--- /srv/rebuilderd/tmp/rebuilderd2ISI45/inputs/qemu-system-ppc_10.0.7+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderd2ISI45/out/qemu-system-ppc_10.0.7+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-02 14:50:25.000000 debian-binary │ -rw-r--r-- 0 0 0 1460 2026-01-02 14:50:25.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3417200 2026-01-02 14:50:25.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3415904 2026-01-02 14:50:25.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x253350 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbaf5f4 0x00baf5f4 0x00baf5f4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbaf604 0x00baf604 0x00baf604 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbaf620 0xbaf620 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbaf630 0xbaf630 R E 0x10000 │ │ │ │ LOAD 0xbbc528 0x00bbc528 0x00bbc528 0x1bf988 0x1f6448 RW 0x10000 │ │ │ │ DYNAMIC 0xcaa93c 0x00caa93c 0x00caa93c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbaf600 0x00baf600 0x00baf600 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbaf610 0x00baf610 0x00baf610 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbbc528 0x00bbc528 0x00bbc528 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbbc528 0x00bbc528 0x00bbc528 0xf3ad8 0xf3ad8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00088b18 088b18 0a66fa 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0012f212 12f212 00bc22 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0013ae34 13ae34 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0013b234 13b234 10b488 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002466bc 2466bc 001f48 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00248604 248604 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00248610 248610 002f00 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0024b510 24b510 78cde4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009d82f4 9d82f4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009d8300 9d8300 1d72f4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00baf5f4 baf5f4 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00baf5fc baf5fc 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00baf600 baf600 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0024b510 24b510 78cdf4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009d8304 9d8304 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009d8310 9d8310 1d72f4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00baf604 baf604 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00baf60c baf60c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00baf610 baf610 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbc528 bbc528 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbc528 bbc528 000cf4 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bbd21c bbd21c 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bbd220 bbd220 0ed71c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caa93c caa93c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caab1c caab1c 0054e4 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 cb0000 0cbeb0 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1057,269 +1057,269 @@ │ │ │ │ 1053: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1057: 00db1532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1058: 005640d8 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1059: 00d6dd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1060: 0081511c 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1060: 00815124 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1061: 00627c28 96 FUNC GLOBAL DEFAULT 12 helper_fcfid │ │ │ │ 1062: 00cbead4 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 007e7834 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 007e783c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 00db18d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 005d56bc 2128 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 1066: 00d76c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1067: 00d7c0a0 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1068: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 00daff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 008e3968 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 007ddda4 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 009674f0 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 008e3970 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 007dddac 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 009674f8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 005dfa10 172 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1074: 00db0b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1075: 00db1df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1076: 00d6b5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 00c7e0c8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 00db13dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 008e737c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 008e7384 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 00285050 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 00db1ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 00db0df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 00d76cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 0094e428 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 0094e430 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 00648f50 224 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1086: 00d67d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00943fac 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1087: 00943fb4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1088: 00db0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1089: 00440488 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1090: 008f424c 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1090: 008f4254 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1091: 00d6e314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1092: 00997f10 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1092: 00997f18 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1093: 00db0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1094: 00db1bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1095: 00d78028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1096: 00db0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1097: 0073db00 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1098: 0097a228 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1097: 0073db08 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1098: 0097a230 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1099: 00d744c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1100: 00d7ac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1101: 008ddb7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008ddb84 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7b3bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d79848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00db0b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00db12e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d67380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 004a8778 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00db020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1109: 0081edbc 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1109: 0081edc4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1110: 00d72990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1111: 00db0db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1112: 00d68050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1113: 00db05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1114: 00d73378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1115: 00cd1a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1116: 0054b81c 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1117: 00d6de44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1118: 00db14d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1119: 008ce188 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1120: 0073d5c0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1121: 0094169c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1119: 008ce190 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1120: 0073d5c8 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1121: 009416a4 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1122: 00db180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1123: 00d6ad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1124: 00577398 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1125: 00db0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1126: 00d6e064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1127: 00537540 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1128: 008e1dd4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1128: 008e1ddc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1129: 00db039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1130: 00db1dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1131: 002f1d04 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1132: 0095f0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1132: 0095f0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1133: 00db1d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1134: 00db0d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1135: 005db9a8 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1136: 00d66cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1137: 0072f2dc 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1137: 0072f2e4 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1138: 0044c914 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1139: 005cf078 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1140: 00921fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1141: 006e7c68 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1140: 00921fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1141: 006e7c70 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1142: 00cc9448 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1143: 008bca10 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1143: 008bca18 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1144: 00d6f290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1145: 008384e8 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1145: 008384f0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1146: 00d692ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1147: 007739e4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1147: 007739ec 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1148: 002a92cc 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1149: 00db1b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1150: 0064a388 44 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1151: 00d8dcac 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1152: 0070da38 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1153: 00954bfc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1152: 0070da40 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1153: 00954c04 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1154: 00d63cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1155: 00db09aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1156: 00949170 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1156: 00949178 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1157: 00d728c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1158: 00741268 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1158: 00741270 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1159: 00db1766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1160: 00db231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1161: 00db1d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1162: 00915900 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1163: 0096073c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1162: 00915908 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1163: 00960744 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1164: 00cc51c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1165: 00db0fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1166: 008bb09c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1166: 008bb0a4 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1167: 00db1c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1168: 0058891c 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1169: 003acaa0 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1170: 00db004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1171: 00d786ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1172: 0053725c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1173: 003cb590 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1174: 00d6a4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1175: 00d67e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1176: 0032b7a8 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1177: 008184c8 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1177: 008184d0 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1178: 0057ac00 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1179: 009952a4 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1179: 009952ac 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1180: 00d65bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1181: 00db12bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1182: 00db1824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1183: 00d74c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1184: 00717158 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1184: 00717160 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1185: 00db0834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1186: 00bc622c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1187: 00d6a5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1188: 002d28e0 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1189: 00db222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1190: 00d6bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1191: 00d76848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1192: 002558bc 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1193: 00cd1efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1194: 00648c18 76 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1195: 0093a6b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1195: 0093a6b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1196: 00ccad08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1197: 00db1380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1198: 00d69c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1199: 00d6e564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1200: 00db133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1201: 00db1a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1202: 00d7a8f0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1203: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1204: 00db0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1205: 00524ab8 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1206: 00dafe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1207: 009400ec 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1207: 009400f4 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1208: 00d695e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1209: 005cd80c 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1210: 00980f04 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1211: 0092a90c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1210: 00980f0c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1211: 0092a914 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1212: 00d68080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1213: 006354d4 212 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1214: 003a2fa4 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1215: 00987e04 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1216: 00b87958 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1215: 00987e0c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1216: 00b87968 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1217: 00d78f08 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1218: 00db0d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1219: 00db1812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1220: 00644724 84 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1221: 007f1034 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1221: 007f103c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1222: 00db1c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1223: 00d7b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1224: 008dfe44 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1224: 008dfe4c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1225: 0032458c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1226: 009426b0 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1227: 008d3ca8 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1226: 009426b8 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1227: 008d3cb0 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1228: 00d79dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1229: 00719af0 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1229: 00719af8 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1230: 00db045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1231: 00db1e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1232: 00631cd4 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ - 1233: 00794624 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1233: 0079462c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1234: 00d70718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1235: 00dafd97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1236: 00db2044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1237: 00951a40 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1237: 00951a48 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1238: 005cde84 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1239: 00523734 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1240: 0028a440 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1241: 0028933c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1242: 00643150 236 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ - 1243: 0073b654 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1244: 009298ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1243: 0073b65c 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1244: 009298b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1245: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1246: 007b616c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1246: 007b6174 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1247: 00daff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1248: 00868a64 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1248: 00868a6c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1249: 00db1d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1250: 00321eac 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1251: 004d0ee0 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1252: 00db0ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1253: 00d7874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1254: 0036ff30 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1255: 00d68bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1256: 00d69d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1257: 00dafe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1258: 008c9f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1259: 00745b30 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1260: 00958924 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1258: 008c9f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1259: 00745b38 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1260: 0095892c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1261: 00337c1c 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1262: 008c7df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1262: 008c7e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1263: 005c3c68 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1264: 00d6dd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1265: 00d7b7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1266: 007afc08 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1266: 007afc10 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1267: 005527f8 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1268: 00db0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1269: 009ac654 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1269: 009ac65c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1270: 00db1f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1271: 00d6b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1272: 00438038 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1273: 00972b48 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1273: 00972b50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1274: 00d6c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1275: 00d75250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1276: 0077beac 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1276: 0077beb4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1277: 00d641b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1278: 009294b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1278: 009294bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1279: 00d76f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1280: 00cc26f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1281: 00db0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1282: 00d72860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1283: 0081f354 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1283: 0081f35c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1284: 00d6df04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1285: 002e7884 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1286: 00db0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1287: 00d7b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1288: 008883bc 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1288: 008883c4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1289: 00d69618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1290: 00d71abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1291: 00db0bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1292: 00db1b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1293: 0090ca2c 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1293: 0090ca34 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1294: 005e16c4 264 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1295: 0044039c 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1296: 00d667a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1297: 00db0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1298: 002b5ea4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1299: 00db0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1300: 00d7921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1301: 00db14bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1302: 007f4400 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1302: 007f4408 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1303: 00d774e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1304: 00d6a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1305: 00930270 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1305: 00930278 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1306: 00db06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1307: 00cd3ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1308: 00465aec 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1309: 00c7d1c8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1310: 00db0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1311: 009476a0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1311: 009476a8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1312: 00d667b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1313: 00d69cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1314: 006e5e58 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1314: 006e5e60 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1315: 0039e9c4 64 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1316: 0029cba8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1317: 00d64aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1318: 00db179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1319: 00d6b40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1320: 00cd3bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ 1321: 00c7d850 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ @@ -1334,249 +1334,249 @@ │ │ │ │ 1330: 00db294a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1331: 00cd339c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTDP │ │ │ │ 1332: 002a11e0 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1333: 00db1468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1334: 00db07ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1335: 004fd494 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1336: 003cb528 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1337: 007ecc14 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1337: 007ecc1c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1338: 002ee28c 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1339: 009caff4 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1340: 00811514 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1341: 00903214 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1339: 009caffc 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1340: 0081151c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1341: 0090321c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1342: 00c7d9d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1343: 00dafd57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1344: 00db1f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1345: 0079497c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1345: 00794984 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1346: 006416ac 268 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ - 1347: 0071c6bc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1348: 0096b0b4 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1347: 0071c6c4 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1348: 0096b0bc 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1349: 00db0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1350: 00d6bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1351: 0029a988 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1352: 00998960 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1352: 00998968 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1353: 00db1c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1354: 0078f710 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1355: 00815578 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1354: 0078f718 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1355: 00815580 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1356: 0038f1c8 728 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1357: 0029c8a0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1358: 00db1c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1359: 00435538 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1360: 00db28e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1361: 00641898 316 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1362: 008fad24 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1362: 008fad2c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1363: 00db02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1364: 009221fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1364: 00922204 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1365: 00db0b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1366: 006d3574 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1367: 00904eac 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1366: 006d357c 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1367: 00904eb4 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1368: 005caf48 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1369: 00910bd0 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1369: 00910bd8 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1370: 0056e8b0 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1371: 00d7247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1372: 00d74098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1373: 004a8708 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1374: 0069e390 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ - 1375: 0070ea24 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1374: 0069e398 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1375: 0070ea2c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1376: 00391d38 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1377: 00646d60 108 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1378: 00d66f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1379: 00d7be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1380: 00db1592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1381: 0056acd4 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1382: 008ee674 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1382: 008ee67c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1383: 00d6bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1384: 00d7bb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1385: 00d65340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1386: 00db0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1387: 00db17e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1388: 007ea5e4 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1389: 0093da10 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1388: 007ea5ec 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1389: 0093da18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1390: 00d68290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1391: 00b879b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1391: 00b879c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1392: 00d6c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1393: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1394: 00780d08 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1394: 00780d10 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1395: 005911f0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1396: 00db25a0 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1397: 004fbf60 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1398: 0093d700 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1399: 007a10c8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1398: 0093d708 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1399: 007a10d0 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1400: 00d6606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1401: 0064a368 16 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1402: 009bfa30 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1403: 009b97a8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1402: 009bfa38 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1403: 009b97b0 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1404: 00db17d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1405: 00d721fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1406: 006ad8f4 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1406: 006ad8fc 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1407: 00db1732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1408: 00db21ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1409: 008de3cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1409: 008de3d4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1410: 002a31e4 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1411: 0074fd7c 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1411: 0074fd84 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1412: 00db0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1413: 00d76174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1414: 0036f3ac 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1415: 00964114 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1415: 0096411c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1416: 00d6f6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1417: 00db072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1418: 00db18d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1419: 00db0c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1420: 00db0b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1421: 00947f34 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1421: 00947f3c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1422: 00db1860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1423: 006417b8 224 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1424: 00d6b50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1425: 00db1f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1426: 0077b86c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1427: 009aee60 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1426: 0077b874 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1427: 009aee68 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1428: 00db2268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1429: 007ad468 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1430: 00988048 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1429: 007ad470 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1430: 00988050 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1431: 00d63c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1432: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1433: 00db1cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1434: 007f65bc 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1434: 007f65c4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1435: 00d67e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1436: 005d2c40 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1437: 007a6188 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1437: 007a6190 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1438: 0062a394 76 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1439: 00db1e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1440: 00db2248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1441: 006419d4 236 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1442: 00d6881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1443: 00db0fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1444: 00d65e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1445: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1446: 00db0c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1447: 007b64c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1447: 007b64c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1448: 00d6d484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1449: 00db016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1450: 00817868 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1451: 009cfd48 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1452: 00900168 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1450: 00817870 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1451: 009cfd50 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1452: 00900170 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1453: 00d76d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1454: 00db021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1455: 00db06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1456: 009bc714 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1457: 006afe08 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1458: 00988b64 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1459: 0081ec78 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1456: 009bc71c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1457: 006afe10 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1458: 00988b6c 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1459: 0081ec80 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1460: 00381e94 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1461: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1462: 00d74bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1463: 00d66578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1464: 0090b474 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1464: 0090b47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1465: 00d693dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1466: 0054b684 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1467: 00537bf8 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1468: 00d6f300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1469: 00db1c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1470: 00d68620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1471: 004b769c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1472: 00931210 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1473: 00951ef0 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1472: 00931218 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1473: 00951ef8 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1474: 00d73fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1475: 00d653e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1476: 0094ed78 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1476: 0094ed80 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1477: 00d8d7d8 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1478: 00daff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1479: 00db0ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1480: 0069fad8 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ - 1481: 00741144 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1480: 0069fae0 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1481: 0074114c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1482: 005a03c8 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1483: 00db1ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1484: 00520980 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1485: 00db0dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1486: 00450334 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1487: 00cd651c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1488: 00299f2c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1489: 008665d4 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1490: 008ffbb4 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1489: 008665dc 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1490: 008ffbbc 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1491: 00d70a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1492: 00db097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1493: 0029a540 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1494: 005d0db4 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1495: 00c7d6b4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1496: 00d76dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1497: 00d74ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1498: 00d6e454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1499: 009352d0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1499: 009352d8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1500: 00d7b1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1501: 0081e644 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1501: 0081e64c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1502: 0053931c 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1503: 0098d7d8 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1503: 0098d7e0 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1504: 00d73a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1505: 00803a34 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1506: 0073dbec 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1507: 008efb94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1505: 00803a3c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1506: 0073dbf4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1507: 008efb9c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1508: 00db2312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1509: 0073f10c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1509: 0073f114 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1510: 00db1fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1511: 0053a710 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1512: 0028514c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1513: 00cd1c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1514: 008e0904 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1514: 008e090c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1515: 00d63bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1516: 005cbfa8 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1517: 00db14b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1518: 00db188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1519: 00550d44 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1520: 00db2204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1521: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1522: 003cb4c8 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1523: 008d7508 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1523: 008d7510 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1524: 0032d57c 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1525: 00302b58 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1526: 00569724 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1527: 00d714dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1528: 0062a344 80 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1529: 00db234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1530: 00dafd83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1531: 008e54d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1532: 009624e8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1531: 008e54dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1532: 009624f0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1533: 002a135c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1534: 00db131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1535: 00db0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1536: 00d6b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1537: 00db2182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1538: 0056290c 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1539: 00db21ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1540: 00db1d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1541: 008c4cd4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1541: 008c4cdc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1542: 00dafe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1543: 0056e484 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1544: 00d707b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1545: 00db0e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1546: 00d69c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1547: 00d652f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1548: 00db04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1549: 00c6a680 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1550: 008f3ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1550: 008f3ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1551: 00d6b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1552: 0079658c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1553: 00923b5c 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1552: 00796594 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1553: 00923b64 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1554: 00db1d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1555: 007dcf84 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1556: 008a4900 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1555: 007dcf8c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1556: 008a4908 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1557: 00377d70 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1558: 0037a6ec 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1559: 0078045c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1560: 009770b0 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1559: 00780464 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1560: 009770b8 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1561: 00d7221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1562: 00d69c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1563: 0095fe28 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1563: 0095fe30 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1564: 00db145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1565: 0098120c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1565: 00981214 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1566: 00d6a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1567: 00d67c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1568: 00284f48 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1569: 00628afc 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1570: 00431378 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1571: 006cb648 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1571: 006cb650 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1572: 00d64ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1573: 0029a840 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1574: 0028b900 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1575: 00d759a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1576: 00db137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1577: 00d6e6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1578: 0051c9c0 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1585,333 +1585,333 @@ │ │ │ │ 1581: 00db1e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1582: 00db1df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1583: 0044b284 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1584: 00323b20 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1585: 0028b1ac 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1586: 00db1994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1587: 00cd1be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1588: 00982a10 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1588: 00982a18 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1589: 0042c1d8 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1590: 00cc6fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1591: 00db17d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1592: 00db21f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1593: 00d67f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1594: 003c9ad4 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1595: 00d74748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1596: 00d6e634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1597: 00d69ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1598: 00294534 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1599: 00db0a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1600: 00db204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1601: 0072afa0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1601: 0072afa8 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 00538714 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1603: 00db0e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1604: 00db0876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1605: 00d79b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1606: 00db0b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1607: 0075aca8 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1608: 0090b5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1607: 0075acb0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1608: 0090b5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1609: 00d7a6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1610: 0029509c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1611: 00975658 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1612: 009c6e54 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1611: 00975660 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1612: 009c6e5c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1613: 00d771c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1614: 00d709b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1615: 00953518 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1615: 00953520 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1616: 003ccc50 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1617: 00d69c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1618: 008fa2b8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1618: 008fa2c0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1619: 00644cdc 64 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1620: 00db1fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1621: 00db19a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1622: 00db10c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1623: 0081fdb4 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1623: 0081fdbc 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1624: 00d724ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1625: 007b11d8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1625: 007b11e0 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1626: 00644b28 108 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1627: 009979b4 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1627: 009979bc 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1628: 00db0af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1629: 00539194 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1630: 00db1844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1631: 00db2134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1632: 00db11cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1633: 00d70798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ 1634: 00d736b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1635: 00db16b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1636: 0073c754 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1636: 0073c75c 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1637: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1638: 00ccaf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvudqp │ │ │ │ 1639: 005772b4 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1640: 0063eb6c 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUWS │ │ │ │ 1641: 00282914 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1642: 00cc3670 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUWVLX │ │ │ │ 1643: 00d67bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1644: 0071bd14 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1644: 0071bd1c 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1645: 00d6d5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1646: 00db16da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1647: 005db494 728 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1648: 00d71a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1649: 00db1d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1650: 00d685f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1651: 00db0df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1652: 0095313c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1652: 00953144 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1653: 00db1b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1654: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1655: 00d77858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1656: 00d73ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1657: 003a5794 196 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1658: 00754e74 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1658: 00754e7c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1659: 00d76f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1660: 00db083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1661: 00532954 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1662: 009508d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1662: 009508e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1663: 00db0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1664: 00db01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1665: 00db04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1666: 0093b850 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1666: 0093b858 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1667: 0062bdc8 348 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1668: 00d72b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1669: 009be778 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1669: 009be780 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1670: 002868dc 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1671: 00d68570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1672: 00255858 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1673: 0096a6e0 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1673: 0096a6e8 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1674: 00db0ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1675: 00c66330 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1676: 00815b7c 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1676: 00815b84 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1677: 00d64420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1678: 0090e390 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1678: 0090e398 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1679: 00db06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1680: 00db0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1681: 00db11ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1682: 00d66538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1683: 00d7b020 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1684: 006efbb8 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1684: 006efbc0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1685: 00d703a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1686: 00db10cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1687: 008ae364 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1688: 00777938 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1687: 008ae36c 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1688: 00777940 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1689: 00cd60fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1690: 00db135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1691: 00db06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1692: 008c721c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1692: 008c7224 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1693: 00db011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1694: 00db0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1695: 0092877c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1695: 00928784 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1696: 00cd1cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1697: 00545be0 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1698: 00db129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1699: 00d6a530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1700: 00db00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1701: 00931540 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1701: 00931548 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1702: 00db185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1703: 00d7a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1704: 00d6bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1705: 00326b20 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1706: 009a1540 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1707: 009518dc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1706: 009a1548 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1707: 009518e4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1708: 00db09b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1709: 0098f7c8 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1710: 008d9940 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1711: 009242bc 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1712: 007e695c 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1709: 0098f7d0 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1710: 008d9948 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1711: 009242c4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1712: 007e6964 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1713: 00d784ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1714: 0032b970 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1715: 00db0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1716: 00db0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1717: 0043df60 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1718: 00289c80 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1719: 003cc9c4 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1720: 003223ac 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1721: 007a07ac 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1721: 007a07b4 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1722: 00db09ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1723: 00d6e4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1724: 00db1e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1725: 00282a30 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1726: 0093a9f8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1727: 00931908 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1726: 0093aa00 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1727: 00931910 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1728: 00db127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1729: 00d65f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1730: 00db200c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1731: 002e9864 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1732: 00d63938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1733: 00d6ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1734: 008c71c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1735: 007adbac 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1734: 008c71c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1735: 007adbb4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1736: 00db1db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1737: 005d8ec4 556 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1738: 004b359c 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1739: 00db063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1740: 00db092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1741: 00d7178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1742: 0088d6a8 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1742: 0088d6b0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1743: 002a8dfc 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1744: 00bc61dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1745: 0062a2fc 72 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1746: 00db1bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1747: 00db088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1748: 00d6926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1749: 009bc42c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1750: 008501c4 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1751: 0094cfe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1749: 009bc434 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1750: 008501cc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1751: 0094cff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1752: 00526e4c 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1753: 00db1f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1754: 00db19ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1755: 00c78f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1756: 0080898c 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1756: 00808994 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1757: 005c844c 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1758: 00755cac 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1759: 00966574 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1760: 00904508 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1758: 00755cb4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1759: 0096657c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1760: 00904510 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1761: 00d7a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1762: 00d6b4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1763: 00d6e734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1764: 00d77348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1765: 009d5418 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1766: 0070fca0 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1765: 009d5420 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1766: 0070fca8 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1767: 00d68ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1768: 009bcbdc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1769: 008ca01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1768: 009bcbe4 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1769: 008ca024 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1770: 0025590c 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1771: 00db19d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1772: 00cd4bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1773: 00645bf4 464 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1774: 00520a60 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1775: 00911d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1775: 00911da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1776: 0027f3f4 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1777: 00db038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1778: 008f409c 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1779: 007f4f80 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1778: 008f40a4 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1779: 007f4f88 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1780: 0040385c 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1781: 00db2302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1782: 00d6b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1783: 009406bc 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1783: 009406c4 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1784: 00298c9c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1785: 00d776b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1786: 00790c18 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1786: 00790c20 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1787: 00d70428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1788: 00d667f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1789: 00db109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1790: 005ad7e0 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1791: 003345dc 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1792: 00d74f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1793: 002f2780 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1794: 00d6e024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1795: 009166f0 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1795: 009166f8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1796: 00d7c5ec 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1797: 004b758c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1798: 0046645c 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1799: 003a54a8 160 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1800: 00dafe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1801: 002a164c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1802: 006cb668 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1802: 006cb670 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1803: 00d70a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1804: 00db18e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1805: 00d6ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1806: 00d73dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1807: 002f2c30 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1808: 008e66f0 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1808: 008e66f8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1809: 00d6b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1810: 00d72c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1811: 00db150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1812: 00c849e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1813: 00450f18 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1814: 00646bcc 152 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1815: 0027ec84 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1816: 00db148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1817: 00d637c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1818: 00967f98 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1818: 00967fa0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1819: 0064323c 272 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1820: 00d68f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1821: 003775f0 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1822: 008fc068 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1823: 0074df24 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1822: 008fc070 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1823: 0074df2c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1824: 005ae1e4 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1825: 00d64100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1826: 00737e44 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1826: 00737e4c 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1827: 00628460 176 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1828: 00cca3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1829: 00d66944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1830: 004b2ec0 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1831: 00820184 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1831: 0082018c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1832: 00d646f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1833: 003a5258 384 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1834: 00db1d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1835: 00299f34 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1836: 0094af68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1837: 00943da8 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1838: 007f5948 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1839: 007f0108 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1836: 0094af70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1837: 00943db0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1838: 007f5950 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1839: 007f0110 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1840: 00db1e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1841: 002b22e0 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1842: 00d75948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1843: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1844: 00d6ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1845: 009cffbc 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1845: 009cffc4 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1846: 00cc0f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1847: 00db0ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1848: 00255924 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1849: 00db1da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1850: 008b9518 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1850: 008b9520 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1851: 00db2262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1852: 00544870 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1853: 00db0bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1854: 00d6dca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1855: 00db1fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1856: 00d6ee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1857: 00cd36b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1858: 00b878e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1859: 00815bec 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1858: 00b878f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1859: 00815bf4 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1860: 00d6a1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1861: 00db23c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1862: 00d794c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1863: 009813b0 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1863: 009813b8 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1864: 00cc15f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1865: 00d72660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1866: 00db03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1867: 00d798e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1868: 00299828 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1869: 00788f00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1870: 0072a45c 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1869: 00788f08 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1870: 0072a464 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1871: 00db1cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1872: 00db0dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1873: 00298d48 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1874: 00282b3c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1875: 00632474 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1876: 00db0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1877: 00db0c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1878: 00931428 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1879: 00997f08 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1878: 00931430 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1879: 00997f10 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1880: 00db08e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1881: 00d7a740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1882: 008d7404 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1882: 008d740c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1883: 00d654a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1884: 007e1b68 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1884: 007e1b70 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1885: 00db187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1886: 00db14ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1887: 008c8f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1888: 008e2870 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1887: 008c8f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1888: 008e2878 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1889: 00d691fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1890: 0077ae20 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1891: 009229fc 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 0077ae28 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1891: 00922a04 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1892: 00db1f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1893: 00d72830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1894: 00db0c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 008ced44 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 008ced4c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00645f18 68 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ 1897: 00db075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1898: 009d3f24 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1898: 009d3f2c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1899: 00d7143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1900: 00dafda6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1901: 00db1ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1902: 00db1d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1903: 00c7e428 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1904: 00d6a1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1905: 00644b94 100 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1906: 009bc100 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1906: 009bc108 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1907: 00db206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 005ba71c 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0057c578 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00d68f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00db15ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1912: 00db1066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1913: 00ccc0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1922,878 +1922,878 @@ │ │ │ │ 1918: 00db227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1919: 00db1a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1920: 00db1da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1921: 00d6adc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1922: 00db0a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1923: 00d74f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1924: 00d75380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1925: 0079237c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1926: 008c3f0c 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1925: 00792384 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1926: 008c3f14 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1927: 00d6a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1928: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1929: 00d7b658 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1930: 00744500 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1930: 00744508 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1931: 00d6c4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1932: 00d76968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1933: 00db077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1934: 00db1f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1935: 00745b90 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1936: 007e6030 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1935: 00745b98 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1936: 007e6038 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1937: 00dafd7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1938: 0062c5b0 428 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1939: 00dafde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1940: 005f29b4 128 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1941: 00db03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1942: 00d6f790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1943: 00751f44 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1944: 007927f0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1943: 00751f4c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1944: 007927f8 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1945: 00dafe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1946: 00d7165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1947: 0073fa70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1947: 0073fa78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1948: 00481be8 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1949: 007581dc 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1950: 0069d1a8 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1951: 008e410c 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1949: 007581e4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1950: 0069d1b0 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1951: 008e4114 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1952: 00d7a750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1953: 00db0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1954: 009d268c 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1954: 009d2694 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1955: 00db1110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1956: 00d659a4 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1957: 00938ca0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1958: 00964284 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1957: 00938ca8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1958: 0096428c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1959: 00d79080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1960: 00db1622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1961: 003aa6f4 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1962: 00cd5c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1963: 0027edf0 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1964: 00db1fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1965: 00cc3568 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 1966: 00866988 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1967: 00792ec4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1966: 00866990 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1967: 00792ecc 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1968: 00d74dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1969: 00d706d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 1970: 0063f684 324 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 1971: 00dafd8d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1972: 00db1a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00d7bc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1974: 0081e868 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1975: 009b2dbc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1974: 0081e870 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1975: 009b2dc4 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1976: 00db1756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1977: 00d7a580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1978: 00c7e4fc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1979: 00d747e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1980: 004fc954 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1981: 00d73848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1982: 00d70468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 1983: 0085b1b0 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1984: 0086e3d8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1983: 0085b1b8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1984: 0086e3e0 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1985: 00db16c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1986: 007317c4 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1986: 007317cc 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1987: 005d2c54 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1988: 008d7474 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1989: 00812770 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1988: 008d747c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1989: 00812778 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1990: 005c72a4 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1991: 009a8310 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1992: 008cba84 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1991: 009a8318 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1992: 008cba8c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1993: 00378054 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1994: 009a8178 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1994: 009a8180 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1995: 00d6a8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1996: 00db205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1997: 00391f28 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1998: 00811354 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1998: 0081135c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1999: 00cd4d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 2000: 00db2246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2001: 00db06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2002: 00db07e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2003: 00298df8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2004: 007442f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2005: 0070cde8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2004: 00744300 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2005: 0070cdf0 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2006: 00588210 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 2007: 00cc02e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 2008: 00759240 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2008: 00759248 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2009: 00db165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2010: 00793740 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2010: 00793748 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2011: 002f31c4 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2012: 00db0e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2013: 00d64280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2014: 0044d3d8 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2015: 00d77f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2016: 00d64710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2017: 00db12ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2018: 00cc2e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_tosingle │ │ │ │ 2019: 002a1a50 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2020: 003c8e04 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2021: 00d6da84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2022: 00db23c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2023: 00cc0364 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2024: 00d688fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2025: 0073d3e0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2026: 0071c170 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2025: 0073d3e8 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2026: 0071c178 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2027: 003843e4 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2028: 00ccc1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2029: 00c71d54 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2030: 00757bc4 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2030: 00757bcc 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2031: 00d794b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2032: 00db1aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2033: 00db1a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2034: 00d6934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2035: 002a3198 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2036: 0077f0a4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2037: 0095f384 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2038: 00814748 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2036: 0077f0ac 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2037: 0095f38c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2038: 00814750 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2039: 00db1254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2040: 009c2bac 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2041: 008139f4 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2040: 009c2bb4 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2041: 008139fc 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2042: 00d74bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2043: 0095cfb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2044: 00998300 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2043: 0095cfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2044: 00998308 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2045: 0062f320 356 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2046: 00d77798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2047: 00db2006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2048: 00cc03e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2049: 009266e0 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2049: 009266e8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2050: 00d66c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2051: 0044b50c 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2052: 009b02ac 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2053: 00825078 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2052: 009b02b4 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2053: 00825080 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2054: 00db1f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2055: 00958af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2055: 00958af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2056: 002a0c08 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2057: 00db216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2058: 00d77958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2059: 007ad0a4 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2059: 007ad0ac 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2060: 002be4f4 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2061: 00d7c598 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2062: 00d66418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2063: 00d677e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2064: 00db110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2065: 00db0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2066: 00db0b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2067: 00822084 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2067: 0082208c 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2068: 00d6e174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2069: 00db2908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2070: 00db05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2071: 009b4a40 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2071: 009b4a48 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2072: 00d5dcc0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2073: 00d6a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2074: 00d7133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2075: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2076: 002a1444 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2077: 00910800 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2078: 009b6d50 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2079: 00773f10 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2080: 007f445c 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2077: 00910808 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2078: 009b6d58 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2079: 00773f18 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2080: 007f4464 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2081: 00293068 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2082: 007450fc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2082: 00745104 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2083: 00db2278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2084: 00c84a80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2085: 00db0ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2086: 00d73528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2087: 00cd2f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ 2088: 00338d90 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2089: 00db1712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2090: 00642990 276 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2091: 00dafd88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2092: 00445ae0 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2093: 002edb18 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2094: 0090a2dc 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2095: 008dbf58 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2094: 0090a2e4 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2095: 008dbf60 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2096: 00db1b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2097: 00d6e194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2098: 008fc608 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2098: 008fc610 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2099: 002e5484 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2100: 00db0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2101: 00db0e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2102: 00cc0154 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2103: 005632cc 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2104: 002eb968 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2105: 00db046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2106: 0056ece0 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2107: 00c7dd4c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2108: 00db0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2109: 00cc01d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ - 2110: 00923f2c 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2110: 00923f34 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2111: 00d73f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2112: 00d8e65c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2113: 002e5b1c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2114: 00db05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2115: 00db0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2116: 0032b490 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2117: 00d64d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2118: 00db295a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2119: 00db20c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2120: 008d7810 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2120: 008d7818 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2121: 00db0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2122: 00c7d67c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2123: 00db2902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2124: 00753e7c 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2124: 00753e84 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2125: 00dafeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2126: 00db2310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2127: 008c8f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2127: 008c8f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2128: 00db0c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2129: 00994a1c 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2130: 00b0d2a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2129: 00994a24 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2130: 00b0d2b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2131: 00db28fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2132: 00377d10 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2133: 0062a8f4 84 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2134: 00db0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2135: 00d79828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2136: 00cc025c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2137: 008c161c 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2138: 0096cae4 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2139: 0098e338 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2140: 009c83a8 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2137: 008c1624 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2138: 0096caec 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2139: 0098e340 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2140: 009c83b0 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2141: 00d6e364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2142: 007e6048 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2143: 009bb8e0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2144: 006ac16c 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2142: 007e6050 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2143: 009bb8e8 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2144: 006ac174 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2145: 0028b930 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2146: 00d777f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2147: 00cc2eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2148: 00d69518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2149: 0057d2a4 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2150: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2151: 00d74458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2152: 00d75c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2153: 00db005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2154: 00998630 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2154: 00998638 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2155: 00db0e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2156: 00d6a930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2157: 00d6ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2158: 005d2ac4 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2159: 00813c90 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2159: 00813c98 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2160: 00d6cdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2161: 00275468 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2162: 00db0c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2163: 00db0c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2164: 00d66824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2165: 00d77898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2166: 0097c714 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2166: 0097c71c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2167: 00d7105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2168: 0081f0e8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2168: 0081f0f0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2169: 00db171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2170: 0029310c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2171: 002f3144 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2172: 007da318 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2172: 007da320 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2173: 002e89ac 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2174: 00815694 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2174: 0081569c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2175: 0055fca4 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2176: 00d77278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2177: 00db2244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2178: 0099a744 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2178: 0099a74c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2179: 00544940 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2180: 002d4df4 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2181: 002ec2b0 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2182: 00d6fbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2183: 00d789cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2184: 00ccc3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxfp │ │ │ │ 2185: 00db0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2186: 005ced78 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2187: 005a5070 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2188: 0074214c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2188: 00742154 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2189: 00d75988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2190: 00d71a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2191: 009d3f2c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2192: 00741c00 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2191: 009d3f34 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2192: 00741c08 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2193: 00d7b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2194: 00285850 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2195: 00935fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2195: 00935fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2196: 0029c334 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2197: 00db12ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2198: 00db0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2199: 0096d1b8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2199: 0096d1c0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2200: 00db1bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2201: 00d73a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2202: 0099c4b8 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2202: 0099c4c0 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2203: 00cd021c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2204: 00926dc8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2205: 00917f48 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2204: 00926dd0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2205: 00917f50 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2206: 00d6f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2207: 00daff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2208: 00db01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2209: 00d77528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2210: 00981478 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2210: 00981480 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2211: 00d7233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2212: 007e4e34 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2213: 00814c9c 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2214: 007e4450 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2212: 007e4e3c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2213: 00814ca4 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2214: 007e4458 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2215: 00db0b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2216: 00d76ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2217: 00930954 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2217: 0093095c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2218: 00db2028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2219: 00d66f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2220: 00723188 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2220: 00723190 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2221: 00d6bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2222: 00db1e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2223: 00d787fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2224: 00db0aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2225: 005cc100 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2226: 00db0ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2227: 004682a0 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2228: 00db1520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2229: 008133ec 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2229: 008133f4 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2230: 004e23d0 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2231: 009682a4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2231: 009682ac 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2232: 00db1f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2233: 009047cc 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2233: 009047d4 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2234: 00d72950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2235: 0098ebdc 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2236: 0094e0d8 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2237: 008c9d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2238: 009cab9c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2235: 0098ebe4 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2236: 0094e0e0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2237: 008c9da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2238: 009caba4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2239: 002fa8f8 2404 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2240: 00d6e624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2241: 005e1aa4 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2242: 0094723c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2242: 00947244 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2243: 00388fb0 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2244: 00db1e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2245: 00333940 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2246: 00db1260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2247: 00db08f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2248: 005dad14 20 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ - 2249: 00794d48 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2249: 00794d50 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2250: 00db20ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2251: 00919380 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2251: 00919388 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2252: 00dafb20 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2253: 00db1f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2254: 0073fb7c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2254: 0073fb84 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2255: 00d7b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2256: 006ecb14 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2256: 006ecb1c 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2257: 0028766c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2258: 00db0ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2259: 00db1614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2260: 00d6c25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2261: 00550498 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2262: 00db14a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2263: 0077c36c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2263: 0077c374 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2264: 00db095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2265: 00d6d384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2266: 006eccf8 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2267: 007ad3d4 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2266: 006ecd00 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2267: 007ad3dc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2268: 00d7c860 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2269: 00d6a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2270: 00d67690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2271: 00cba12c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2272: 00db13a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2273: 0095ff1c 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2274: 00787c3c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2275: 009373e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2276: 00b9e944 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2277: 0073e374 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2273: 0095ff24 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2274: 00787c44 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2275: 009373ec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2276: 00b9e954 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2277: 0073e37c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2278: 002ed15c 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2279: 00cd3420 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2280: 00d7a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2281: 0029a264 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2282: 00db0f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2283: 0053731c 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2284: 004fb8b8 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2285: 00db18ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2286: 00db01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2287: 00d70278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2288: 00805230 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2289: 006ecbc0 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2288: 00805238 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2289: 006ecbc8 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2290: 00db016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2291: 00db140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2292: 0075a2a4 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2292: 0075a2ac 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2293: 00db0b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2294: 009bc890 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2295: 008fb190 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2294: 009bc898 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2295: 008fb198 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2296: 00d6ec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2297: 00d76cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2298: 0094ced4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2298: 0094cedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2299: 00d6e094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2300: 00db1cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2301: 0044ba80 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2302: 00d70378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2303: 00db201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2304: 00d67660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2305: 006ab504 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2305: 006ab50c 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ 2306: 00533c94 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2307: 00d67680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2308: 00d79678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2309: 00d6c658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2310: 00db01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2311: 007b5d2c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2311: 007b5d34 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2312: 00d7b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2313: 00db166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2314: 002931b0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2315: 00d76a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2316: 00828e84 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2317: 00997644 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2316: 00828e8c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2317: 0099764c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2318: 00d735c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2319: 00db0908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2320: 0064bb94 452 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2321: 00db1898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2322: 00db1306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2323: 00926de4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2323: 00926dec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2324: 00db01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2325: 0099659c 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2326: 00916354 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2327: 00925e8c 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2325: 009965a4 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2326: 0091635c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2327: 00925e94 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2328: 00db2214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2329: 00d77118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2330: 00d771a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2331: 00db00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2332: 00d79dc0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2333: 00db0bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2334: 00db10b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2335: 00db1f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2336: 00d7b13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2337: 00db0dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2338: 00950820 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2339: 00940f30 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2340: 008d30f0 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2341: 0098bb9c 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2342: 00902e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2338: 00950828 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2339: 00940f38 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2340: 008d30f8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2341: 0098bba4 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2342: 00902e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2343: 00db1336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2344: 00499250 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2345: 00db0f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2346: 00db21fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2347: 002ef1d4 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2348: 00773d90 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2348: 00773d98 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2349: 00510b70 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2350: 0057d3c8 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2351: 00760cc8 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2352: 00810814 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2351: 00760cd0 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2352: 0081081c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2353: 00bc58ac 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2354: 00d6c23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2355: 00d7873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2356: 0063e654 124 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2357: 005d6148 912 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2358: 0098a508 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2358: 0098a510 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2359: 00db28a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2360: 004b8838 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2361: 00d69e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2362: 003312d8 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2363: 00db0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2364: 00627b00 148 FUNC GLOBAL DEFAULT 12 helper_fctidu │ │ │ │ 2365: 00db023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2366: 00db139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2367: 00805e4c 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2367: 00805e54 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2368: 00d684c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2369: 00db2266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2370: 00d67870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2371: 00627a6c 148 FUNC GLOBAL DEFAULT 12 helper_fctidz │ │ │ │ - 2372: 0072cfa8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2373: 008c1f0c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2372: 0072cfb0 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2373: 008c1f14 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2374: 0029597c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2375: 0096f684 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2375: 0096f68c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2376: 00db2906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2377: 00db2308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2378: 0053a7b4 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2379: 00db05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2380: 0080932c 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2380: 00809334 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2381: 004411ec 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2382: 00db28d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2383: 00791058 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2383: 00791060 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2384: 00d734e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2385: 0056de6c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2386: 00db23b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2387: 00d7bcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2388: 00db1d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2389: 00d73bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2390: 00743064 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2390: 0074306c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2391: 00db1cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2392: 0075fa8c 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2393: 0074b5d8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2394: 008118cc 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2392: 0075fa94 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2393: 0074b5e0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2394: 008118d4 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2395: 00db0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2396: 00d7aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2397: 00586e68 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2398: 0059125c 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2399: 009c9f7c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2400: 00781618 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2399: 009c9f84 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2400: 00781620 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2401: 00db112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2402: 00cd0534 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2403: 00d6ecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2404: 00d68540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2405: 009158fc 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2405: 00915904 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2406: 0053ccf0 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2407: 0038c03c 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2408: 005e1100 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2409: 00d7ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2410: 00db1680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2411: 00d72750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2412: 0070f034 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2412: 0070f03c 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2413: 0050f480 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2414: 00d7192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2415: 00d76be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2416: 0099d22c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2416: 0099d234 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2417: 00d6c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2418: 00d6f180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2419: 00db102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2420: 00db1106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2421: 00db0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2422: 008aa6e4 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2423: 008fa800 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2424: 007ba218 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2422: 008aa6ec 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2423: 008fa808 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2424: 007ba220 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2425: 00db11ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2426: 00d69598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2427: 00db10ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2428: 00d644e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2429: 00917f64 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2429: 00917f6c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2430: 00d78d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2431: 00746264 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2432: 0092e988 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2431: 0074626c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2432: 0092e990 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2433: 00db16f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2434: 007da4d8 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2434: 007da4e0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2435: 0032b978 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2436: 00d705c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2437: 00db0a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2438: 008defa8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2439: 00797324 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2438: 008defb0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2439: 0079732c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2440: 004925a8 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2441: 00290148 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2442: 0040b610 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2443: 00cbfa10 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2444: 00dafe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2445: 00dafe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2446: 00737b60 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2446: 00737b68 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2447: 00cba07c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2448: 009a9ef4 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2448: 009a9efc 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2449: 00db1e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2450: 00cba09c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2451: 0075ebe8 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2452: 00969af4 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2451: 0075ebf0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2452: 00969afc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2453: 00cba0dc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2454: 005772e8 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2455: 00d74008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2456: 009b6f5c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2456: 009b6f64 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2457: 00d6ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2458: 00d7120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2459: 00537280 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2460: 00d6ec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2461: 008d7d44 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2461: 008d7d4c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2462: 00d776e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2463: 0029b468 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2464: 009c5254 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2465: 00742da0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2464: 009c525c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2465: 00742da8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2466: 00546164 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2467: 00d6d6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2468: 0094d26c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2468: 0094d274 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2469: 00db01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2470: 00db1baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2471: 0038cca8 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2472: 007f61c4 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2473: 009b738c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2472: 007f61cc 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2473: 009b7394 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2474: 005dfabc 116 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2475: 00d6c628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2476: 00d6dc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2477: 0084cd6c 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2477: 0084cd74 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2478: 003a2898 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2479: 0077cf7c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2480: 0071c10c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2479: 0077cf84 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2480: 0071c114 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2481: 00cd549c 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2482: 006ed9a8 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2483: 008dcbf0 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2482: 006ed9b0 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2483: 008dcbf8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2484: 00376c30 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2485: 009180b0 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2485: 009180b8 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2486: 00dafda2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2487: 00b86898 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2487: 00b868a8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2488: 00db01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2489: 00d6ce24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2490: 00db1e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2491: 008d147c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2492: 007577b0 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2491: 008d1484 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2492: 007577b8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2493: 00d73ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2494: 0073beec 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2494: 0073bef4 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2495: 00db15e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2496: 00db1ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2497: 0070a52c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2497: 0070a534 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2498: 00d746d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2499: 00db086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2500: 00d66488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2501: 00628510 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2502: 00db1f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2503: 00d78adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2504: 0093d420 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2504: 0093d428 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2505: 00543ffc 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2506: 006447cc 164 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2507: 00d7adb0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2508: 004b8594 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2509: 00587144 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2510: 00db071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2511: 0096b4ec 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2512: 0095ab74 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2511: 0096b4f4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2512: 0095ab7c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2513: 00291190 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2514: 00522510 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2515: 00999480 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2515: 00999488 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2516: 00d65ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2517: 00d6f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2518: 0095b810 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2518: 0095b818 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2519: 00d7244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2520: 00db1e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2521: 00d6f1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2522: 00d66964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2523: 00db0f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2524: 00d7851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2525: 00db08a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2526: 00d7880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2527: 00791120 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2527: 00791128 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2528: 00db15ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2529: 00db0826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2530: 00944348 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2531: 006cb428 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2530: 00944350 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2531: 006cb430 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2532: 00db1852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2533: 00536298 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2534: 00962cf8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2535: 0094baec 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2534: 00962d00 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2535: 0094baf4 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2536: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2537: 00db0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2538: 0096ab84 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2538: 0096ab8c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2539: 00db1224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2540: 00db0d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2541: 008e2b54 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2541: 008e2b5c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2542: 00db1942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2543: 00808e88 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2544: 007c3ac4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2543: 00808e90 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2544: 007c3acc 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2545: 00db128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2546: 00db1b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2547: 00db1e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2548: 008059b4 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2549: 0074bad0 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2548: 008059bc 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2549: 0074bad8 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2550: 00c7d63c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2551: 002a601c 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2552: 00d7be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2553: 00786d3c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2554: 007e6c1c 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2553: 00786d44 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2554: 007e6c24 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2555: 002be9f4 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2556: 00db1288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2557: 00c7de7c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2558: 0093c8fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2559: 007acdb0 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2558: 0093c904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2559: 007acdb8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2560: 00636638 364 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2561: 00d71e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2562: 00d786ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2563: 00825090 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2563: 00825098 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2564: 0044d628 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2565: 00db1fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2566: 00c84968 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2567: 00d7227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2568: 00d677d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2569: 0096120c 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2570: 00999cec 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2569: 00961214 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2570: 00999cf4 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2571: 00d6914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2572: 00db08b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2573: 00d8d594 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2574: 00c7e228 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2575: 0044cc48 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2576: 00d74b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2577: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2578: 00db1d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2579: 00db1f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2580: 00953208 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2581: 008067a4 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2580: 00953210 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2581: 008067ac 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2582: 00db0f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2583: 002527b8 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2584: 0069e830 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2584: 0069e838 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2585: 0064404c 208 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2586: 00db0c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2587: 00927e64 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2587: 00927e6c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2588: 00643f7c 208 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2589: 00d77b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2590: 00d67fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2591: 0064411c 208 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2592: 00db08a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2593: 00db1a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2594: 00d6d864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2595: 00c84b48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2596: 0054614c 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2597: 00c7e644 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2598: 00d63aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2599: 0073d348 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2599: 0073d350 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2600: 00db2356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2601: 00814354 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2601: 0081435c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2602: 00db1b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2603: 00db1bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2604: 002a039c 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2605: 002ee398 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2606: 006441ec 208 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2607: 00db0aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2608: 00286db8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2609: 002ee6e0 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2610: 002ec47c 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2611: 00d7b534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2612: 00d7a570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2613: 00db0fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2614: 0028b9a8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2615: 00b878b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2616: 00741a30 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2615: 00b878c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2616: 00741a38 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2617: 00d76104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2618: 006d9c60 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2619: 0093cebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2618: 006d9c68 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2619: 0093cec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2620: 00db0f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2621: 00782078 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2621: 00782080 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2622: 00d7216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2623: 00d641c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2624: 00db14ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2625: 00db169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2626: 00db1ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2627: 00510d24 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2628: 00794250 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2628: 00794258 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2629: 00d6a4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2630: 00869344 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2630: 0086934c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2631: 00d687ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2632: 00d79808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2633: 00db0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2634: 0063e74c 136 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2635: 0063e1e8 200 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2636: 0039994c 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2637: 00db1a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2638: 00db18e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2639: 004a3c3c 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2640: 00db11e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2641: 00db0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2642: 00d6cf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2643: 008fcd10 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2643: 008fcd18 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2644: 00379908 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2645: 00dafff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2646: 003379c8 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2647: 00db1910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2648: 00740a10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2649: 0085ce7c 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2650: 0097c5c4 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2648: 00740a18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2649: 0085ce84 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2650: 0097c5cc 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2651: 00db2342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2652: 00db1b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2653: 00d67490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2654: 009ca018 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2655: 008a72ec 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2654: 009ca020 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2655: 008a72f4 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2656: 00d78ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2657: 00db02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2658: 00724620 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2658: 00724628 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2659: 00db0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2660: 00db1492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2661: 002f33c8 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2662: 00b9e900 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2662: 00b9e910 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2663: 00db0956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2664: 00635ee8 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2665: 00d67750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2666: 0070d91c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2666: 0070d924 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2667: 004fc1d4 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2668: 0091f660 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2669: 0069efa0 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2668: 0091f668 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2669: 0069efa8 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2670: 0028b8b0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2671: 00756174 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2671: 0075617c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2672: 00d770e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2673: 00d6b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2674: 008d2d48 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2674: 008d2d50 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2675: 00db1a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2676: 00522b04 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2677: 0044b7e4 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2678: 00d7be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2679: 00998098 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2679: 009980a0 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2680: 00cd5cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2681: 00966b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2681: 00966b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2682: 00d65744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2683: 008a5c88 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2684: 00836b00 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2683: 008a5c90 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2684: 00836b08 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2685: 004b7038 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2686: 00d65460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2687: 00d6efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2688: 008f82e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2688: 008f82f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2689: 00c7d694 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2690: 00d76938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2691: 009c60c4 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2692: 0075c9bc 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2691: 009c60cc 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2692: 0075c9c4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2693: 00db1d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2694: 00db1d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2695: 00db0bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ - 2696: 0073badc 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2696: 0073bae4 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2697: 00d73ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2698: 00d6d804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2699: 00d6d984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2700: 006c7cb0 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2700: 006c7cb8 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2701: 00532100 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2702: 0071f434 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2703: 007f31c8 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2702: 0071f43c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2703: 007f31d0 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2704: 00db11e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2705: 003fe754 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2706: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2707: 0094eb14 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2707: 0094eb1c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2708: 00c7da84 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2709: 00d6f500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2710: 00db1b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2711: 008a93e8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2712: 0075ecc4 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2711: 008a93f0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2712: 0075eccc 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2713: 00c7e488 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2714: 00db0bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2715: 00d6a5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2716: 00db0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2717: 00db04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2718: 00d76e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2719: 00931be0 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2719: 00931be8 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2720: 00db0ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2721: 00d79f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2722: 00d9f600 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2723: 0036b928 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2724: 00937a04 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2724: 00937a0c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2725: 00d7861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2726: 00db138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2727: 00db1510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2728: 00d76b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2729: 006a4ee4 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ - 2730: 0096e3e0 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2731: 00941880 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2729: 006a4eec 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2730: 0096e3e8 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2731: 00941888 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2732: 00db1628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2733: 00d7200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2734: 00644d1c 140 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2735: 00db1298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2736: 009c9584 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2737: 00901434 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2736: 009c958c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2737: 0090143c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2738: 0054b79c 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2739: 0081f100 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2740: 0081f7a0 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2741: 009588c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2739: 0081f108 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2740: 0081f7a8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2741: 009588d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2742: 00db1c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2743: 004c35a4 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2744: 00db1dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2745: 00d74f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2746: 00958c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2746: 00958c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2747: 004b4c64 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2748: 00628768 116 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2749: 00512438 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2750: 00d65630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2751: 00d6a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2752: 00d67f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2753: 00db0d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2754: 009999f0 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2755: 009d2958 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2756: 0095ca50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2757: 009be628 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2758: 00722f90 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2754: 009999f8 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2755: 009d2960 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2756: 0095ca58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2757: 009be630 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2758: 00722f98 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2759: 00db1810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2760: 00d6d144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2761: 008c12e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2762: 0078abec 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2763: 0073bc74 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2761: 008c12e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2762: 0078abf4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2763: 0073bc7c 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2764: 00db02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2765: 00d64bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2766: 00c7d9bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2767: 0028a098 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2768: 00d63998 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2769: 00db0d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2770: 00d72650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2771: 00db15b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2772: 00d7be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2773: 00d70a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2774: 00912638 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2774: 00912640 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2775: 00d7b0a4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2776: 00553484 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2777: 0073d2e0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2778: 009722d4 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2777: 0073d2e8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2778: 009722dc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2779: 00db1ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2780: 0092236c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2780: 00922374 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2781: 00544308 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2782: 008bdb2c 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2782: 008bdb34 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2783: 0064498c 136 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2784: 00d77a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2785: 00330a0c 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2786: 00db11f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2787: 0081f4f8 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2788: 009a040c 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2787: 0081f500 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2788: 009a0414 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2789: 00d76a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2790: 00c7ea48 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2791: 0040b68c 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2792: 005b37e8 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2793: 00cd0be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2794: 00d6a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2795: 00538748 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ @@ -2803,1933 +2803,1933 @@ │ │ │ │ 2799: 00d76c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2800: 00291d1c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2801: 00db0ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2802: 002e9c30 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2803: 00d63818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2804: 00d70608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2805: 00d63c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2806: 0098178c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2806: 00981794 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2807: 0062d700 308 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2808: 00db1870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2809: 00d7ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2810: 00db1568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2811: 00d69698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2812: 00d6d8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2813: 00db0d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2814: 00d65680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2815: 008c1954 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2815: 008c195c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2816: 00dafe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2817: 00db1700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2818: 00537a08 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2819: 00d79798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2820: 00d6d444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2821: 009774f4 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2821: 009774fc 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2822: 00d75550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2823: 00d65a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2824: 00d74cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2825: 00db082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2826: 0081e6d8 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2827: 008c79a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2826: 0081e6e0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2827: 008c79b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2828: 00db0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2829: 00db0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2830: 00588e0c 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2831: 00db1312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2832: 002fb25c 144 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2833: 00940b44 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2834: 0094b134 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2833: 00940b4c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2834: 0094b13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2835: 00cd0b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2836: 00db0a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2837: 0028bae8 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2838: 00daffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2839: 00822508 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2840: 0090dfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2839: 00822510 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2840: 0090dfb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2841: 006283b0 176 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2842: 00d74288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2843: 00988b04 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2843: 00988b0c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2844: 00d6a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2845: 002a1400 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2846: 00338554 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2847: 00d733b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2848: 0073c0f0 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2848: 0073c0f8 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2849: 00d68480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2850: 0093ffb0 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2850: 0093ffb8 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2851: 00d76c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2852: 007e5d80 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2852: 007e5d88 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2853: 00d6a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2854: 00db03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2855: 0094884c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2856: 009b1b78 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2855: 00948854 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2856: 009b1b80 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2857: 005cde74 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2858: 00db223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2859: 00d74058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2860: 007074d8 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2860: 007074e0 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2861: 00d65a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2862: 00b9e958 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2862: 00b9e968 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2863: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2864: 00db06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2865: 008a9500 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2865: 008a9508 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2866: 002b7d80 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2867: 002ebc88 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2868: 006286f4 116 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2869: 006ac7d0 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2870: 006ba684 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2869: 006ac7d8 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2870: 006ba68c 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2871: 002a73e8 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2872: 00b2e954 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2873: 00811204 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2874: 00793c64 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2875: 0073e824 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2872: 00b2e964 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2873: 0081120c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2874: 00793c6c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2875: 0073e82c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2876: 005a11dc 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2877: 00722d24 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2877: 00722d2c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2878: 00ccd858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2879: 007f17f4 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2879: 007f17fc 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2880: 00db1f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2881: 00d78e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2882: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2883: 00d6db44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2884: 007989dc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2885: 00991a48 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2884: 007989e4 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2885: 00991a50 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2886: 004b77ac 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2887: 00db18b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2888: 009256c8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2888: 009256d0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2889: 0026cd28 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2890: 0044075c 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2891: 00daff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2892: 00ccfae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2893: 00280cac 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2894: 00db0d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2895: 00db10e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2896: 007e1844 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2896: 007e184c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2897: 00d78ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2898: 00db1f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2899: 00db058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2900: 007e6238 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2900: 007e6240 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2901: 00d68f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2902: 00d6c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2903: 00d7a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2904: 009144d8 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2905: 006a2954 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2904: 009144e0 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2905: 006a295c 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2906: 004b50c0 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2907: 0073da8c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2907: 0073da94 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 2908: 004079d8 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2909: 00961788 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2910: 006ad840 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2909: 00961790 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2910: 006ad848 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2911: 004aa364 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2912: 00db13c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2913: 00d6b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2914: 00db233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2915: 00db1878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2916: 00d719fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2917: 00622944 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2918: 0099d4c0 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2918: 0099d4c8 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2919: 00db22c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2920: 00db0a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2921: 00d79cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2922: 005bdee4 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2923: 00db197c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2924: 00db1d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2925: 00d6a5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2926: 00808afc 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2926: 00808b04 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2927: 00db0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2928: 00cd25b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfids │ │ │ │ 2929: 00db18f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2930: 00d7a394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2931: 002c58e0 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2932: 00953d60 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2932: 00953d68 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2933: 00db0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2934: 00cd252c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidu │ │ │ │ 2935: 00d7112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2936: 00d7beb0 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2937: 00db1646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2938: 007adf30 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2938: 007adf38 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2939: 0064b9d0 452 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2940: 00d6d264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2941: 00c84918 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2942: 002a9118 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2943: 00db03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2944: 00db040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2945: 00d73448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ - 2946: 006ac9c0 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 2946: 006ac9c8 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 2947: 00db0d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2948: 00cbf4e4 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2949: 00d76d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2950: 00db0b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2951: 0099c9c0 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2952: 00782958 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2953: 009285fc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2951: 0099c9c8 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2952: 00782960 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2953: 00928604 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2954: 00db1b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2955: 00d747d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2956: 0043d114 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2957: 00d64610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2958: 00954c98 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2958: 00954ca0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2959: 00d652d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2960: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2961: 00d738c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2962: 009cc6ac 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2962: 009cc6b4 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2963: 005e3078 96 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2964: 006dad3c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2964: 006dad44 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2965: 00d753d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2966: 00d6f360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2967: 00d6c20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2968: 0091edb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2968: 0091edc0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2969: 00db138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2970: 00c78360 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2971: 00726890 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2971: 00726898 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2972: 00d6e1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2973: 008d1b7c 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2974: 008a3ad0 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2973: 008d1b84 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2974: 008a3ad8 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2975: 00d650a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2976: 00534658 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2977: 0096319c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2977: 009631a4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2978: 0043dcc4 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2979: 00959eec 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2979: 00959ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2980: 00d6f4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2981: 008c3808 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2982: 0074bd1c 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2983: 008c0864 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2981: 008c3810 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2982: 0074bd24 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2983: 008c086c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2984: 00cc91b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 2985: 00d6ed00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2986: 00d7ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2987: 00d64720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2988: 00d71eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2989: 00db10f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2990: 00d70ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2991: 008f83a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2991: 008f83a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2992: 00db055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2993: 00db1fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2994: 00cc9130 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 2995: 00d7a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2996: 00d73e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 2997: 0060c400 124 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 2998: 0094c8bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2999: 007a0aa8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2998: 0094c8c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2999: 007a0ab0 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3000: 00d65350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3001: 009883ac 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3001: 009883b4 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3002: 00d72720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3003: 00db0e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3004: 00db19ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3005: 00d7ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3006: 00cc90ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3007: 005835b0 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3008: 0098d490 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3009: 009ac60c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3008: 0098d498 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3009: 009ac614 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3010: 00d715cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3011: 00d66834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3012: 00dafda3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3013: 00d65d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3014: 00db0c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3015: 00958dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3016: 00759bd4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3015: 00958dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3016: 00759bdc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3017: 00cc9028 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3018: 00db1b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3019: 00d79110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3020: 00d7a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3021: 00323e6c 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3022: 00db0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3023: 0073e8fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3024: 0096ce48 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3025: 00999c3c 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3023: 0073e904 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3024: 0096ce50 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3025: 00999c44 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3026: 00db0870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3027: 00d775a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3028: 0043e684 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3029: 007f4558 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3029: 007f4560 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3030: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3031: 006e7b40 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3031: 006e7b48 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3032: 00d6d6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3033: 00db103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3034: 00d63b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3035: 00d75060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3036: 00256e6c 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3037: 00db1fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3038: 008d1944 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3039: 0098f708 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3040: 007f0ab4 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3038: 008d194c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3039: 0098f710 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3040: 007f0abc 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3041: 00db082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3042: 00db068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3043: 0099bf10 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3044: 00732bf4 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3043: 0099bf18 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3044: 00732bfc 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3045: 00d76f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3046: 008bf550 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3047: 007ba478 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3046: 008bf558 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3047: 007ba480 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3048: 00db291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3049: 00db14b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3050: 007ac928 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3050: 007ac930 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3051: 00cc676c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3052: 00d6e2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3053: 009bbe44 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3053: 009bbe4c 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3054: 005ccc78 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3055: 00da766c 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3056: 00db0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3057: 007e77e4 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3057: 007e77ec 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3058: 00db1616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3059: 002958d0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3060: 00d7139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3061: 002cf22c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 3062: 0077bacc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3062: 0077bad4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3063: 00d77948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3064: 002a4088 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3065: 00db0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3066: 0093d648 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3066: 0093d650 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3067: 00d6a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3068: 00ccebf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3069: 0062dfcc 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3070: 00db14e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3071: 00cd5184 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3072: 00974d30 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3073: 008e07c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3074: 00787de0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3072: 00974d38 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3073: 008e07c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3074: 00787de8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3075: 00d6e464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3076: 00db023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3077: 00931814 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3078: 00813e14 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3079: 0096d9cc 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3077: 0093181c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3078: 00813e1c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3079: 0096d9d4 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3080: 005fb494 1060 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3081: 0090d188 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3081: 0090d190 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3082: 002a0fa4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3083: 0058e314 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3084: 00d6f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3085: 00d6884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3086: 0029be38 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3087: 00db1144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3088: 00db04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3089: 008dd09c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3090: 009622c8 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3091: 006a2430 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3092: 009112d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3089: 008dd0a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3090: 009622d0 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3091: 006a2438 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3092: 009112dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3093: 00bcbc38 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3094: 00cccc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3095: 00db19ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3096: 00387d14 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3097: 00d6ac80 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3098: 00d66d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3099: 008a420c 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3099: 008a4214 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3100: 00db04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3101: 00955d8c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3102: 008c8248 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3103: 0075af2c 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3104: 0069d550 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3105: 00815338 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3101: 00955d94 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3102: 008c8250 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3103: 0075af34 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3104: 0069d558 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3105: 00815340 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3106: 00cccaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3107: 00c7b344 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3108: 00d71cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3109: 00db20b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3110: 005a0db8 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3111: 00d68500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3112: 00d734f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3113: 00538388 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3114: 0069dc24 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3114: 0069dc2c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3115: 005526e4 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3116: 002c0150 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3117: 00d68f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3118: 00d67d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3119: 00db2914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3120: 00db00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3121: 00daff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3122: 008c7610 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3123: 006f7790 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3122: 008c7618 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3123: 006f7798 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3124: 00d73e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3125: 00db2078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3126: 00d64d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3127: 00db1af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3128: 00d65994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3129: 00db2128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3130: 0081f558 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3131: 00717cc4 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3132: 008d2e8c 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3133: 00837dd4 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3130: 0081f560 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3131: 00717ccc 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3132: 008d2e94 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3133: 00837ddc 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3134: 00d655f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3135: 00db132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3136: 00d6d474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3137: 00d7b5dc 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3138: 00953028 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3138: 00953030 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3139: 005579a8 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3140: 00db1856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3141: 00db0b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3142: 00db0e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3143: 00db238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3144: 00cdf784 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3145: 0094591c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3145: 00945924 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3146: 00d794f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3147: 007acd18 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3148: 00932770 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3149: 009361b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3147: 007acd20 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3148: 00932778 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3149: 009361b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3150: 00d76144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3151: 00d6cf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3152: 0081112c 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3152: 00811134 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3153: 00db1e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3154: 00c7d750 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3155: 00d6a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3156: 00db1456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3157: 0027b520 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3158: 00936744 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3158: 0093674c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3159: 00d69548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3160: 0099170c 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3160: 00991714 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3161: 002a2728 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3162: 00964170 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3163: 00958758 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3162: 00964178 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3163: 00958760 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3164: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3165: 00570168 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3166: 00db136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3167: 00db1ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3168: 008c3aa8 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3169: 007ba968 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3168: 008c3ab0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3169: 007ba970 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3170: 00db1bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3171: 00d7a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3172: 00db1f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3173: 00d710fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3174: 00502bec 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3175: 00bc9560 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3176: 00d6fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3177: 00d702c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3178: 00996f7c 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3178: 00996f84 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3179: 00db0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3180: 00d6dc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3181: 00956b88 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3182: 00732f48 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3181: 00956b90 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3182: 00732f50 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3183: 00d8d5a4 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3184: 0056970c 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3185: 00442058 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3186: 00733050 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3186: 00733058 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3187: 00db0a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3188: 008b0978 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3188: 008b0980 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3189: 0057d280 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3190: 00d69f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3191: 00db2132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3192: 0070c080 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3192: 0070c088 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3193: 00c67de8 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3194: 00631658 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3195: 005245f0 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3196: 0093e90c 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3197: 0094b020 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3196: 0093e914 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3197: 0094b028 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3198: 002e5338 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3199: 009a2520 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3199: 009a2528 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3200: 0043906c 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3201: 0043439c 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3202: 00db2352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3203: 00780898 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3203: 007808a0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3204: 00d69648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3205: 00917de0 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3205: 00917de8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3206: 00d700e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3207: 008d12fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3208: 008abb44 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3207: 008d1304 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3208: 008abb4c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3209: 003938c4 24 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ - 3210: 00743b50 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3211: 0071db6c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3212: 0077b94c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3210: 00743b58 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3211: 0071db74 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3212: 0077b954 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3213: 00db0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3214: 008b85d8 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3214: 008b85e0 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3215: 00642ba4 272 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3216: 00d7bd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3217: 008e1af4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3218: 00910e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3219: 009adc20 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3220: 007aec00 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3221: 007824dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3217: 008e1afc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3218: 00910e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3219: 009adc28 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3220: 007aec08 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3221: 007824e4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3222: 005c9620 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3223: 00983214 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3223: 0098321c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3224: 002892f0 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3225: 00d75290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3226: 00db28fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3227: 00db0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3228: 00c7d320 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3229: 00db2062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3230: 006278c0 140 FUNC GLOBAL DEFAULT 12 helper_fctiwu │ │ │ │ - 3231: 006a27fc 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3231: 006a2804 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3232: 00db2936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3233: 0032587c 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3234: 00d703e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3235: 00627814 172 FUNC GLOBAL DEFAULT 12 helper_fctiwz │ │ │ │ 3236: 00db009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3237: 00629e28 144 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ - 3238: 0077a288 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3238: 0077a290 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3239: 00db229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3240: 00dafe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3241: 00d6b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3242: 00d77eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3243: 007db4c4 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3243: 007db4cc 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3244: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3245: 00587a50 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3246: 009886b4 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3246: 009886bc 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3247: 004b80a4 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3248: 0028198c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3249: 009b3e74 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3249: 009b3e7c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3250: 00db04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3251: 009c9cec 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3251: 009c9cf4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3252: 00d7a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3253: 00db0a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3254: 002f334c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3255: 00db1d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3256: 0044bcdc 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3257: 00db004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3258: 008217f0 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3258: 008217f8 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3259: 00db20b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3260: 005d2498 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3261: 00db0e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3262: 00db08b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3263: 00db12cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3264: 00d7aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3265: 00d708f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3266: 00cc1048 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3267: 00d63c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3268: 00db152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3269: 00968f38 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3270: 008b95cc 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3271: 00855e34 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3269: 00968f40 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3270: 008b95d4 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3271: 00855e3c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3272: 004fc79c 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3273: 00550690 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3274: 00dafd64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3275: 00810ca8 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3276: 00936320 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3277: 00997408 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3278: 0093b02c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3275: 00810cb0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3276: 00936328 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3277: 00997410 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3278: 0093b034 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3279: 00db1490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3280: 00922794 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3280: 0092279c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3281: 00db125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3282: 00d678b0 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3283: 0031dff8 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3284: 00cd5730 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3285: 00db00f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3286: 00996f00 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3286: 00996f08 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3287: 00db11f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ - 3288: 007fe150 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3289: 00953198 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3288: 007fe158 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3289: 009531a0 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3290: 00db1b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3291: 00d733c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3292: 004fa7f0 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3293: 00633698 276 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3294: 00d6e3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3295: 0072aac0 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3295: 0072aac8 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3296: 00db10f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3297: 00db2136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3298: 00cd57b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3299: 00955878 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3300: 00731544 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3301: 00950b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3302: 00916858 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3299: 00955880 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3300: 0073154c 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3301: 00950b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3302: 00916860 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3303: 005c3ea4 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3304: 00db0992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3305: 00d683a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3306: 008c7780 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3306: 008c7788 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3307: 00334bd4 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3308: 0063e85c 132 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3309: 00d65bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3310: 009988cc 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3310: 009988d4 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3311: 00d6f7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3312: 00db1098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3313: 00db1108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3314: 0099cdb8 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3315: 00719ef4 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3314: 0099cdc0 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3315: 00719efc 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3316: 00449758 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3317: 00d675c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3318: 006c87d8 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3318: 006c87e0 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3319: 00db14ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3320: 00d7a384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3321: 00719028 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3322: 0073c574 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3321: 00719030 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3322: 0073c57c 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3323: 00d7b9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3324: 008befc0 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3324: 008befc8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3325: 00d6f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3326: 00db0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3327: 00c714f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3328: 00d6e604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3329: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3330: 00797ba4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3330: 00797bac 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3331: 00db0c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3332: 008b9c0c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3332: 008b9c14 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3333: 004b2fb0 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3334: 00d66794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3335: 00d67400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3336: 00db290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3337: 00db0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3338: 00981078 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3339: 00715a24 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3338: 00981080 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3339: 00715a2c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3340: 00db0a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3341: 00db0804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3342: 0090bd84 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3343: 007805e4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3342: 0090bd8c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3343: 007805ec 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3344: 00d78d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3345: 00d785bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3346: 00db130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3347: 00443f14 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3348: 007a10d0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3348: 007a10d8 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3349: 00db0c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3350: 007d9808 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3350: 007d9810 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3351: 00db0b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3352: 003773dc 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3353: 0056f3c4 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3354: 00db0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3355: 009aa884 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3355: 009aa88c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3356: 00d6d114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3357: 009b270c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3358: 00959694 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3357: 009b2714 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3358: 0095969c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3359: 00db1748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3360: 005afba8 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3361: 008c15c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3361: 008c15c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3362: 00db0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3363: 008a46d4 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3363: 008a46dc 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3364: 00d67570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3365: 00d6d574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3366: 00d7b5c8 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3367: 00db1eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3368: 00db0872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3369: 00916e00 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3370: 006e64a0 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3371: 009696d0 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3369: 00916e08 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3370: 006e64a8 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3371: 009696d8 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3372: 00257ccc 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3373: 00d73678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3374: 0077e83c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3374: 0077e844 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3375: 00d647b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3376: 00db0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3377: 00db2962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3378: 00db16aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3379: 00959a7c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3379: 00959a84 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3380: 00d64590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3381: 00db0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3382: 00403e10 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3383: 00bcb0a8 52 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3384: 00d73928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3385: 006a4c20 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3386: 00938ddc 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3385: 006a4c28 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3386: 00938de4 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3387: 00257ddc 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3388: 0052b804 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3389: 00338234 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3390: 00d663f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3391: 005640bc 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3392: 006a37bc 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3393: 008fe5bc 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3394: 007af884 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3395: 008d83f8 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3392: 006a37c4 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3393: 008fe5c4 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3394: 007af88c 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3395: 008d8400 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3396: 00db19c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3397: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3398: 00d7234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3399: 00d67340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3400: 00db04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3401: 00c7ecf4 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3402: 0098a2ac 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3402: 0098a2b4 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3403: 005bf9e4 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3404: 00255b58 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3405: 004f0674 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3406: 00db11d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3407: 009894f0 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3408: 008ef79c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3407: 009894f8 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3408: 008ef7a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3409: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3410: 0042f9bc 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3411: 008c70ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3411: 008c70b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3412: 00583b24 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3413: 00db1d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3414: 009b6d0c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3414: 009b6d14 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3415: 00db1df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3416: 0057c518 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3417: 00d74c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3418: 00256838 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3419: 0062b748 348 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3420: 007bd1c8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3420: 007bd1d0 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3421: 0044106c 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3422: 008c8584 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3422: 008c858c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3423: 00d65400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3424: 00741374 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3425: 006db268 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3424: 0074137c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3425: 006db270 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3426: 00cc1804 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3427: 0063a95c 1408 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3428: 007b10a0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3429: 00b2e98c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3428: 007b10a8 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3429: 00b2e99c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3430: 00db162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3431: 0063a3ec 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3432: 008c4660 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3432: 008c4668 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3433: 00db292c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3434: 00db04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3435: 00758b24 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3436: 00751638 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3435: 00758b2c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3436: 00751640 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3437: 004f2b50 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3438: 00b2e984 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3438: 00b2e994 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3439: 00db1bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3440: 00d6c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3441: 00d75998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3442: 00d676b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3443: 007af414 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3443: 007af41c 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3444: 00d6d414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3445: 00289164 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3446: 0091bcb8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3446: 0091bcc0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3447: 00544d5c 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3448: 00297864 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3449: 004f9d40 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3450: 00d71b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3451: 00db095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3452: 00984b28 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3452: 00984b30 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3453: 005127e0 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3454: 002d92c0 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3455: 00db1c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3456: 00d77438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3457: 008d9fd8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3457: 008d9fe0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3458: 004b26f8 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3459: 00554398 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3460: 00940a04 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3460: 00940a0c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3461: 0057e290 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3462: 00757d38 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3462: 00757d40 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3463: 00dafdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3464: 00da8858 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3465: 00db04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3466: 009610b8 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3467: 007cf73c 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3466: 009610c0 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3467: 007cf744 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3468: 00d7191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3469: 0073bda0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3469: 0073bda8 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3470: 00cc3fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3471: 0094ccec 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3471: 0094ccf4 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3472: 00cc3b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3473: 00d6329c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3474: 009a1c48 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3474: 009a1c50 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3475: 00db0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3476: 00db187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3477: 00999340 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3477: 00999348 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3478: 00db1eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3479: 00d7847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3480: 002eee00 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3481: 00db12be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3482: 0072cf18 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3483: 009a3958 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3482: 0072cf20 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3483: 009a3960 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3484: 00db08c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3485: 00d66cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3486: 00dafed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3487: 00db1484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3488: 0076c428 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3488: 0076c430 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3489: 00db167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3490: 00db1c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3491: 00d6e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3492: 00db026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3493: 00db1502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3494: 00cd1110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3495: 00db2004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3496: 00d7857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3497: 0070f440 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3498: 0073e53c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3499: 0084cdb0 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3500: 0098239c 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3497: 0070f448 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3498: 0073e544 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3499: 0084cdb8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3500: 009823a4 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3501: 00d5e398 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3502: 00db190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3503: 00c7e270 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3504: 00d75de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3505: 00db0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3506: 00d790d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3507: 00d77de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3508: 00d78a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3509: 00db013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3510: 009880f0 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3511: 0078fd9c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3510: 009880f8 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3511: 0078fda4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3512: 00db1640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3513: 00db0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3514: 00d7862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3515: 00d73978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3516: 00db19fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3517: 003396c0 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3518: 00639e7c 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3519: 00d64950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3520: 004040e4 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3521: 00639918 1380 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3522: 009ac9d8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3522: 009ac9e0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3523: 00d7209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3524: 007e3024 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3524: 007e302c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3525: 00daffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3526: 00889a44 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3526: 00889a4c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3527: 002538e4 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3528: 00d66228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3529: 00d67f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3530: 00d6f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3531: 0029792c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3532: 0063f348 156 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3533: 0098b824 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3534: 009180cc 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3533: 0098b82c 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3534: 009180d4 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3535: 00db0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3536: 0056ada4 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3537: 007ba8ac 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3537: 007ba8b4 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3538: 00d67320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3539: 00db2296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3540: 007505fc 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3541: 0073bf84 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3540: 00750604 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3541: 0073bf8c 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3542: 006413bc 224 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3543: 00db18c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3544: 007984f4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3545: 009bd444 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3544: 007984fc 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3545: 009bd44c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3546: 002a0cf0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3547: 00d760f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3548: 007162f4 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3548: 007162fc 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3549: 00db189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3550: 008eeb14 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3550: 008eeb1c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3551: 00db0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3552: 00332100 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3553: 0051d228 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3554: 00db0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3555: 008eaffc 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3555: 008eb004 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3556: 004624f4 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3557: 009a5fdc 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3557: 009a5fe4 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3558: 00d6a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3559: 009223c8 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3559: 009223d0 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3560: 0056af68 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3561: 00d7a690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3562: 00cd2e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3563: 009cbc90 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3563: 009cbc98 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3564: 00db0954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3565: 00578eec 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3566: 00257ed0 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3567: 00db1eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3568: 00982400 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3568: 00982408 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3569: 0029c254 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3570: 00db1226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3571: 009686d8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3571: 009686e0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3572: 0058a468 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3573: 002fb308 72 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3574: 00db2893 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3575: 00db2960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3576: 0095d4dc 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3576: 0095d4e4 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3577: 00c7b368 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3578: 00cd44a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3579: 00cc3da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3580: 00d79d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3581: 00c7d358 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3582: 00c7d208 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3583: 00db1638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3584: 0026dc94 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3585: 00cc3880 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3586: 0090c080 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3586: 0090c088 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3587: 00d674a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3588: 00d689ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3589: 00db08ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3590: 008a6e70 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3591: 008ec59c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3590: 008a6e78 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3591: 008ec5a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3592: 00d7b320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3593: 00d746b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3594: 00bc92f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3595: 00db17a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3596: 0093ca10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3596: 0093ca18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3597: 00db01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3598: 00376408 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3599: 0062a8a0 84 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3600: 009b1394 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3601: 00795290 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3600: 009b139c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3601: 00795298 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3602: 00db1708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3603: 00d7a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3604: 00d76064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3605: 008ca6f8 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3605: 008ca700 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3606: 00d6c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3607: 00533ec8 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3608: 00d64abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3609: 0094d044 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3609: 0094d04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3610: 005cf0e8 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3611: 00db0de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3612: 0079520c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3612: 00795214 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3613: 00c7d384 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3614: 00db0c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3615: 00d6eea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3616: 00d7a620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3617: 0093255c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3617: 00932564 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3618: 002ee150 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3619: 00d67810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3620: 00d73888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3621: 00db02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3622: 006aef24 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3622: 006aef2c 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3623: 00d72c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3624: 00db21dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3625: 007de3bc 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3626: 007338a4 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3625: 007de3c4 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3626: 007338ac 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3627: 00d6e334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3628: 0055f170 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3629: 00c7d3ec 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3630: 00d70318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3631: 00db293a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3632: 00db1fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3633: 00d751f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3634: 009bbe0c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3634: 009bbe14 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3635: 00d648a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3636: 005e0a58 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3637: 00db0be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3638: 0059fc94 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3639: 0062ca1c 324 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3640: 00db1386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3641: 006dac0c 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3641: 006dac14 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3642: 00db1d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3643: 00db19d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3644: 005e05d0 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ - 3645: 0073eab0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3645: 0073eab8 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3646: 00db22b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3647: 008a3024 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3647: 008a302c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3648: 00d72c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3649: 00d68070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3650: 0051fd98 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3651: 00db1752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3652: 00db17bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3653: 00db1cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3654: 00d77998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3655: 00db2326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3656: 005e07a0 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3657: 00db032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3658: 00db065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3659: 008dc22c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3659: 008dc234 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3660: 005d3658 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3661: 00436678 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3662: 00db1b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3663: 00db03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3664: 00d79f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3665: 00d77808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3666: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3667: 00d79e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3668: 0062f74c 352 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3669: 009679b0 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3670: 007011f4 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3671: 00910ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3669: 009679b8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3670: 007011fc 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3671: 00910ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3672: 00db0918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3673: 00d6a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3674: 008cf598 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3674: 008cf5a0 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3675: 00d69d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3676: 008c263c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3676: 008c2644 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3677: 00db0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3678: 00db07b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3679: 002979e0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3680: 0070df84 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3680: 0070df8c 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3681: 00d6cf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3682: 003c7c3c 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3683: 00d7af2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3684: 00d6a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3685: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3686: 00db1c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3687: 00db21a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3688: 00d6bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3689: 00d797d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3690: 00921c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3690: 00921c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3691: 0029c78c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3692: 00db0c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3693: 00d682c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3694: 0040a94c 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3695: 0072f330 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3695: 0072f338 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3696: 00db0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3697: 00d63c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3698: 00d6b6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3699: 00d64d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3700: 00db0962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3701: 002a8a04 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3702: 00db20d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3703: 00445110 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3704: 008151e4 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3704: 008151ec 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3705: 00db1862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3706: 00d74688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3707: 00745b1c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3707: 00745b24 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3708: 00d66608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3709: 00d6d9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3710: 00d6edb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3711: 00db0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3712: 00cdf77c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3713: 008ad360 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3713: 008ad368 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3714: 005e685c 40 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3715: 003934e8 136 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3716: 00d710ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3717: 00d6b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3718: 00788b90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3718: 00788b98 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3719: 00d7bfc4 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3720: 00db1764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3721: 00d717ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3722: 0075687c 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3723: 0081fe8c 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3724: 009b1b50 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3722: 00756884 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3723: 0081fe94 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3724: 009b1b58 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3725: 00db11c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3726: 005c9d1c 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3727: 00cc655c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ - 3728: 0073bd0c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3729: 008c1450 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3728: 0073bd14 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3729: 008c1458 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3730: 00d685c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3731: 00d77078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3732: 00740384 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3733: 00762284 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3732: 0074038c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3733: 0076228c 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3734: 0038956c 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3735: 0093a758 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3735: 0093a760 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3736: 003cca28 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3737: 00d77ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3738: 00d6aa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3739: 00d77718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3740: 0028930c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3741: 00d711cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3742: 00d6dc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3743: 00c7e384 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3744: 0062e4c8 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3745: 00db1cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3746: 005bdc8c 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3747: 00928a28 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3747: 00928a30 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3748: 0029f2b8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3749: 00db16fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3750: 00db1a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3751: 005cde6c 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3752: 00db0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3753: 00d7172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3754: 00d75520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3755: 00d6a6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3756: 00d66ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3757: 00db14e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3758: 0091fa4c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3758: 0091fa54 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3759: 00db1b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3760: 009b2de8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3760: 009b2df0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3761: 00db1ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3762: 00d712cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3763: 00d75ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3764: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3765: 00d66714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3766: 00d73368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3767: 00d750d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3768: 00cba1fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3769: 00db0ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3770: 00cba27c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3771: 00d69fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3772: 00cba28c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3773: 00d68b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3774: 0084a648 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3774: 0084a650 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3775: 004e1478 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3776: 0073d454 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3777: 008dbaa8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3778: 009095d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3779: 007baacc 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3780: 0090ab7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3776: 0073d45c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3777: 008dbab0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3778: 009095d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3779: 007baad4 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3780: 0090ab84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3781: 004f4ee8 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3782: 00db0f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3783: 00722eac 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3783: 00722eb4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3784: 00db10c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3785: 00db0250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3786: 00d686c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3787: 0056ae68 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3788: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3789: 008092a8 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3789: 008092b0 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3790: 005cb000 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3791: 00db19ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3792: 004b3bcc 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3793: 004f2658 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3794: 00d6b66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3795: 006a24bc 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3795: 006a24c4 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3796: 002a1cec 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3797: 00d73668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3798: 008ab014 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3798: 008ab01c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3799: 00db007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3800: 00d6cd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3801: 00805ed0 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3801: 00805ed8 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3802: 00d787ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3803: 00d63b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3804: 00d6cda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3805: 009d2594 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3805: 009d259c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3806: 00d65764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3807: 008e006c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3807: 008e0074 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3808: 0057a01c 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3809: 004389b4 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3810: 00982130 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3810: 00982138 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3811: 005dfb30 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3812: 0057c3b0 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3813: 00d720cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3814: 00db03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3815: 00d689fc 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3816: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3817: 005c99d4 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3818: 0095538c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3819: 007976c4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3820: 0098cc54 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3821: 006cb6d4 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3818: 00955394 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3819: 007976cc 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3820: 0098cc5c 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3821: 006cb6dc 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3822: 00d77598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3823: 0056bee4 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3824: 00daffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3825: 005dfcf0 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3826: 00dafd96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3827: 00db23ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3828: 00404220 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3829: 00c7e3ec 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3830: 00db160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3831: 0072c3e0 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3831: 0072c3e8 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3832: 00d6fd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3833: 00d6aaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3834: 00db1ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3835: 00db0958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3836: 00db11c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3837: 0069dcc8 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3837: 0069dcd0 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3838: 00449f54 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3839: 00281000 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3840: 00db0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3841: 00db1346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3842: 00d77d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3843: 006ef81c 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3843: 006ef824 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3844: 0062490c 596 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3845: 00502c94 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3846: 00db18d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3847: 00db1c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3848: 00cca5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3849: 00c7d2a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3850: 00997ef4 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3850: 00997efc 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3851: 00d75dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3852: 00d8dcd0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3853: 00255634 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3854: 00db0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3855: 009b22d0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3855: 009b22d8 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3856: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3857: 00737984 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3857: 0073798c 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3858: 00cca54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3859: 003cb014 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3860: 00d74e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3861: 00db1950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3862: 00295cdc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3863: 00d7229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3864: 00cca4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3865: 00d667d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3866: 00db18a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3867: 0029c660 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3868: 005cffdc 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3869: 00dafe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3870: 00db214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3871: 00d69c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3872: 009643a0 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3873: 009bcab4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3872: 009643a8 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3873: 009bcabc 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3874: 00273eec 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3875: 00631ed0 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3876: 00db1416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3877: 00cca444 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3878: 008e7438 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3878: 008e7440 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3879: 00d754e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3880: 00d719bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3881: 0030d8c8 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3882: 00db0eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3883: 008d7f48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3883: 008d7f50 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3884: 0028b8e0 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3885: 004f841c 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3886: 009ad920 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3886: 009ad928 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3887: 00d6e4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3888: 00daff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3889: 00db146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3890: 00d6b29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3891: 0025430c 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3892: 00db2238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3893: 00d6ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3894: 008fd5a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3894: 008fd5ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3895: 0052ccc4 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3896: 003fd87c 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3897: 00717510 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3897: 00717518 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3898: 003cd644 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3899: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3900: 00d75c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3901: 00583aa4 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3902: 009c9558 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3903: 007d577c 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3902: 009c9560 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3903: 007d5784 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3904: 00db14be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3905: 00284158 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3906: 008f8ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3906: 008f8ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3907: 00db024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3908: 00d715bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3909: 00d737b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3910: 00db0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3911: 00d6d344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3912: 00db1a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3913: 00db01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3914: 0081001c 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3915: 009b93a4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3916: 0081da68 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3914: 00810024 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3915: 009b93ac 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3916: 0081da70 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3917: 00db2292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3918: 005579f8 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3919: 00d65c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3920: 00d6f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3921: 00ccc4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 3922: 003c9a64 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3923: 00741468 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3923: 00741470 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3924: 00d77fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3925: 00db0a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3926: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3927: 00db0dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3928: 00960d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3928: 00960d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3929: 00db0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3930: 00256794 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3931: 00d71c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3932: 00917c7c 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3932: 00917c84 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3933: 00d79d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3934: 00952b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3934: 00952b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3935: 00d74eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3936: 00d79f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3937: 002aa018 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3938: 00d6d9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3939: 00d7b9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3940: 00296100 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3941: 008f3ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3941: 008f3cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3942: 00d78ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3943: 0093d75c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3943: 0093d764 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3944: 00d73e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3945: 005db030 320 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 3946: 00d66924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3947: 00db0a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3948: 00d6d744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3949: 00377ec4 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 3950: 00cc6454 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 3951: 008d765c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3951: 008d7664 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3952: 00db15bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3953: 0099faf0 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3953: 0099faf8 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3954: 00db0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3955: 00d77d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3956: 00927b64 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3956: 00927b6c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3957: 00d75cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3958: 00295d8c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3959: 005add28 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3960: 006e7854 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3960: 006e785c 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3961: 00d7220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3962: 00730a24 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3963: 008f4b68 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3962: 00730a2c 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3963: 008f4b70 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3964: 00d7926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3965: 002f2680 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3966: 0097f7d4 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3967: 0090d858 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3968: 007c4dac 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3966: 0097f7dc 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3967: 0090d860 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3968: 007c4db4 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3969: 00db0f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3970: 00d73788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3971: 00537ad8 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3972: 00da76b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3973: 007506a4 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3973: 007506ac 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3974: 00283e74 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3975: 00d7b7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3976: 00db0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3977: 0071c1d4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3977: 0071c1dc 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3978: 00dafdaf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3979: 00db06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3980: 00562af0 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3981: 00dafdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3982: 00d6916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3983: 00db21e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3984: 00d7830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3985: 0057a35c 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3986: 00d6c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ - 3987: 0071c0a8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3987: 0071c0b0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3988: 00bc522c 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 3989: 00db1a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 3990: 00630e04 308 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 3991: 0099c5a4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3991: 0099c5ac 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 3992: 0062e8b0 356 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 3993: 009316d4 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3993: 009316dc 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 3994: 00629eb8 200 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 3995: 009a8910 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3995: 009a8918 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3996: 00629c74 148 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ - 3997: 0071c658 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3997: 0071c660 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3998: 005ba370 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3999: 00d64fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4000: 00900468 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4000: 00900470 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4001: 00db0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4002: 00db1896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4003: 00db0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4004: 00c7d7f8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4005: 00dafe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4006: 00db169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4007: 00db061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4008: 00db17ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4009: 00741250 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4010: 0071c52c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4009: 00741258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4010: 0071c534 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4011: 00db1472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4012: 0070900c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4012: 00709014 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4013: 00d67c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4014: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4015: 00824b24 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4016: 009cbe08 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4015: 00824b2c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4016: 009cbe10 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4017: 003a50d0 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4018: 00d7a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4019: 00db025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4020: 00d794d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4021: 00d73498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4022: 00936268 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4022: 00936270 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4023: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4024: 0071c5f4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4024: 0071c5fc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4025: 005db170 804 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4026: 00daff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4027: 00388ff4 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4028: 00c7d4b8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4029: 00db1206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4030: 00d713fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4031: 008db224 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4031: 008db22c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4032: 00563eec 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4033: 00d783cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4034: 002a3d4c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4035: 0090a0c8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4035: 0090a0d0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4036: 00db2032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4037: 00929060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4037: 00929068 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4038: 00d65adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4039: 00db053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4040: 008c932c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4040: 008c9334 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4041: 00d79788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4042: 00d798a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4043: 007f1b74 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4043: 007f1b7c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4044: 00db18fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4045: 00db2324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4046: 00db04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4047: 00d72920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4048: 00d78068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4049: 00db1936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4050: 002961b4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4051: 009665d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4051: 009665d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4052: 00d7888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4053: 00db10a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4054: 008cb6f8 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4055: 008e1750 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4054: 008cb700 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4055: 008e1758 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4056: 00d73cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4057: 008c26f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4057: 008c26fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4058: 00d79e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4059: 00db0e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4060: 00d76de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4061: 00db0e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4062: 00d6c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4063: 008caf70 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4063: 008caf78 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4064: 00c7daec 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4065: 004b7f1c 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4066: 00db1edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4067: 008b9ccc 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4067: 008b9cd4 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4068: 00db1806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4069: 00cd3000 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4070: 0091fe38 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4070: 0091fe40 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4071: 00d75908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4072: 00903270 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4073: 0092a108 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4074: 00b0d010 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4072: 00903278 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4073: 0092a110 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4074: 00b0d020 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4075: 0043af4c 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4076: 004fd048 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4077: 00d77a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4078: 008f811c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4078: 008f8124 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4079: 00d7b170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4080: 0099d5e4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4080: 0099d5ec 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4081: 005374c4 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4082: 00921a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4082: 00921a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4083: 00d6c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4084: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4085: 00d6ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4086: 005675c8 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4087: 009698f4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4087: 009698fc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4088: 00d66348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4089: 0029655c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4090: 0056df6c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4091: 006e7088 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4092: 0099922c 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4091: 006e7090 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4092: 00999234 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4093: 00621058 400 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4094: 00629f80 200 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4095: 00d722fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4096: 008f70ac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4096: 008f70b4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4097: 00db0fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4098: 00d6be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4099: 00702b00 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4099: 00702b08 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4100: 00629d08 144 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4101: 00db155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4102: 0094d158 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4102: 0094d160 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4103: 00db14b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4104: 00d8d86c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4105: 00db208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4106: 00db04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4107: 00533454 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4108: 009bf2c4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4109: 006a4fb4 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4108: 009bf2cc 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4109: 006a4fbc 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4110: 00d7137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4111: 00db05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4112: 00d6e294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4113: 00dafeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4114: 002ede08 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4115: 00310a40 1000 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4116: 005da158 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4117: 00d79d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4118: 0032d4e8 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4119: 00d7bbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4120: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4121: 0093c958 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4122: 00990e90 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4121: 0093c960 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4122: 00990e98 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4123: 00db0aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4124: 00d711bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4125: 00db1238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4126: 005da15c 488 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4127: 00db28c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4128: 008c1b3c 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4128: 008c1b44 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4129: 0053ff74 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4130: 00545354 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4131: 00d6d134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4132: 00d6b76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4133: 00db1946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4134: 0094aa1c 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4134: 0094aa24 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4135: 00d67640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4136: 00d6920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4137: 0096ed5c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4138: 00b2e964 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4137: 0096ed64 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4138: 00b2e974 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4139: 00d64b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4140: 00d721ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4141: 00d79050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4142: 002a16d0 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4143: 009ae9c8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4144: 007619b8 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4143: 009ae9d0 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4144: 007619c0 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4145: 00d66884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4146: 009ac138 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4147: 008a7f9c 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4148: 0075870c 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4146: 009ac140 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4147: 008a7fa4 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4148: 00758714 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4149: 004411f0 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4150: 008e619c 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4151: 00826164 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4152: 007f295c 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4150: 008e61a4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4151: 0082616c 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4152: 007f2964 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4153: 00db1c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4154: 009b6cbc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4155: 00810a1c 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4154: 009b6cc4 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4155: 00810a24 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4156: 0064b808 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4157: 00944784 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4158: 0096be20 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4157: 0094478c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4158: 0096be28 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4159: 002ea308 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4160: 00997f60 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4160: 00997f68 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4161: 00d7ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4162: 005a7d70 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4163: 00947a10 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4163: 00947a18 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4164: 00d75dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4165: 0093b240 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4165: 0093b248 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4166: 00dafdb9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4167: 00da8748 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4168: 004499d0 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4169: 00d6d604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4170: 0076c420 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4170: 0076c428 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4171: 00da7670 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4172: 007013a4 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4173: 00980494 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4172: 007013ac 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4173: 0098049c 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4174: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4175: 00db0f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4176: 00dafffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4177: 00db0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4178: 00d7b784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4179: 0028cc50 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4180: 00919bec 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4181: 009c533c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4180: 00919bf4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4181: 009c5344 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4182: 00649fec 388 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4183: 00d7a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4184: 009d2924 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4184: 009d292c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4185: 00d6f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4186: 00634398 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4187: 008f3f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4187: 008f3f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4188: 00d6dcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4189: 00d6a730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4190: 00810da8 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4190: 00810db0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4191: 0051f5e0 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4192: 0053202c 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4193: 009c1fd0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4194: 00797658 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4193: 009c1fd8 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4194: 00797660 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4195: 00db1452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4196: 00545088 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4197: 00db0f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4198: 00daff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4199: 00db1558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4200: 0029a2e4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4201: 005dad68 712 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4202: 00c7dbf0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4203: 00d7923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4204: 00db1f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4205: 00db2396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4206: 0081de30 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4206: 0081de38 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4207: 00d6ce84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4208: 00958a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4208: 00958a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4209: 00d75280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4210: 00d63b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4211: 00296620 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4212: 00753ea0 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4212: 00753ea8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4213: 00d74e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4214: 00d688ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4215: 00813b60 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4215: 00813b68 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4216: 00db0e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4217: 00db1782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4218: 008294d4 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4219: 0094d210 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4218: 008294dc 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4219: 0094d218 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4220: 00d7a600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4221: 00cc71bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ 4222: 00d79528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4223: 0064aaa8 180 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4224: 008f3dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4225: 00903f28 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4226: 0099901c 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4224: 008f3dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4225: 00903f30 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4226: 00999024 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4227: 005d26c0 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4228: 00cd507c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4229: 00d74e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4230: 00d692fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4231: 00633ab4 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4232: 00db0a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4233: 00912c3c 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4234: 0081df84 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4233: 00912c44 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4234: 0081df8c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4235: 0057d0bc 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4236: 007980c8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4236: 007980d0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4237: 0044b168 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4238: 00ccf118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ 4239: 00502c74 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4240: 00b9e8e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4240: 00b9e8f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4241: 00db048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4242: 002e703c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4243: 00db1cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4244: 0070d368 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4245: 0070e3b4 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4244: 0070d370 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4245: 0070e3bc 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4246: 00d6d074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4247: 00d64540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4248: 008a7b34 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4248: 008a7b3c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4249: 00d69f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4250: 008a7d48 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4250: 008a7d50 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4251: 00d6d194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4252: 00311660 1080 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4253: 00db0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4254: 00d68390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4255: 00db13ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4256: 00d64920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4257: 009ad330 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4257: 009ad338 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4258: 00db2350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4259: 00533e0c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4260: 00db08f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4261: 00cc5770 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4262: 00daff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4263: 009b196c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4264: 00810464 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4265: 0094b07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4263: 009b1974 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4264: 0081046c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4265: 0094b084 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4266: 00d64fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4267: 00700f84 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4267: 00700f8c 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4268: 00db08de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4269: 00db1716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4270: 00d6bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4271: 008b99dc 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4271: 008b99e4 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4272: 00db1a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4273: 00db01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4274: 00d7aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4275: 005587e0 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4276: 00d9f4b4 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4277: 00978618 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4278: 009171c4 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4279: 00797fa0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4280: 0076c4a8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4277: 00978620 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4278: 009171cc 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4279: 00797fa8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4280: 0076c4b0 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4281: 00d692cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4282: 0061dc58 544 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4283: 00d6ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4284: 00db2382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4285: 00db0e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4286: 008a65b0 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4286: 008a65b8 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4287: 00d68060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4288: 00858208 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4288: 00858210 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4289: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4290: 00da87d8 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4291: 00d7a710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4292: 00db0eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4293: 00d6a900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4294: 00ccb650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4295: 00db167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4296: 0064149c 300 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4297: 00d7b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4298: 0063721c 504 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4299: 00db0aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4300: 008c8c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4300: 008c8c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4301: 00d64090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4302: 00d6925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4303: 009a6870 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4303: 009a6878 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4304: 00d714fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4305: 00d64db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4306: 008fc084 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4306: 008fc08c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4307: 00d6e424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4308: 00d6b3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4309: 00b9e924 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4309: 00b9e934 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4310: 00cc0ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4311: 008c93e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4311: 008c93ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4312: 00cc5878 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4313: 00d79968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4314: 007dec60 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4314: 007dec68 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4315: 00d79e94 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4316: 006e8040 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4316: 006e8048 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4317: 00db0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4318: 0095d130 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4318: 0095d138 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4319: 0044820c 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4320: 00d7bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4321: 00919580 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 4322: 00984100 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4323: 008dbe08 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4324: 007a8958 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4325: 00962670 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4326: 0073c2f8 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4321: 00919588 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4322: 00984108 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4323: 008dbe10 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4324: 007a8960 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4325: 00962678 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4326: 0073c300 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4327: 00db17c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 4328: 0073c87c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4328: 0073c884 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4329: 0062cb60 304 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4330: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4331: 00d715ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4332: 00d68eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4333: 00db0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4334: 00db2938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4335: 00286cbc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4336: 00782984 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4336: 0078298c 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4337: 00d6d404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4338: 00dafe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4339: 00db095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4340: 00d64260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4341: 00c66470 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4342: 00db1cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4343: 00cc43d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4344: 00d6f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4345: 00db108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4346: 00db1024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4347: 00d76978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4348: 00965020 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4348: 00965028 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4349: 00d750b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4350: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4351: 0056e074 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4352: 00d6c498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4353: 00db1364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4354: 00d75978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4355: 00d79e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4356: 003c8eec 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4357: 00cc403c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4358: 00db1cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4359: 00d6ed40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4360: 00cc3c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4361: 003a2a24 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4362: 00990364 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4362: 0099036c 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4363: 00db1cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4364: 00906c08 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4364: 00906c10 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4365: 00db06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4366: 00daff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4367: 00db1a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4368: 00db1282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4369: 008e85c4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4370: 007af3d4 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4371: 0070cafc 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4369: 008e85cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4370: 007af3dc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4371: 0070cb04 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4372: 00db0960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4373: 002918ec 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4374: 00d75bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4375: 007881b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4375: 007881c0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4376: 00540054 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4377: 006415c8 228 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4378: 00d8d5a8 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4379: 00db1b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4380: 00db23d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4381: 00db12d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4382: 00d78abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4383: 0098ea50 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4384: 008b0774 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4383: 0098ea58 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4384: 008b077c 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4385: 00d7b120 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4386: 00db1cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4387: 00db1f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4388: 00cbf9a8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4389: 00db074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4390: 00db0f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4391: 00d73478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4392: 00d6b69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4393: 00d64790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4394: 0073fe40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4394: 0073fe48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4395: 00cc0b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4396: 002e6290 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4397: 00d6eda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4398: 00d73fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4399: 0029e044 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4400: 002a0864 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4401: 0093dc2c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4402: 0096f048 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4401: 0093dc34 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4402: 0096f050 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4403: 00d67fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4404: 00d7846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4405: 0095a0ac 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4406: 00912460 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4407: 0077d31c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4405: 0095a0b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4406: 00912468 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4407: 0077d324 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4408: 00db0966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4409: 009cb730 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4409: 009cb738 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4410: 00d714ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4411: 00db1af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4412: 008180dc 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4412: 008180e4 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4413: 002e71ac 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4414: 0073e62c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4415: 008060a4 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4414: 0073e634 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4415: 008060ac 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4416: 0026d6d4 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4417: 00db22ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4418: 00db1232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4419: 002e5e04 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4420: 00d71ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4421: 008c9fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4421: 008c9fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4422: 00db1e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4423: 00daff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4424: 00ccd750 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4425: 003a55dc 440 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ - 4426: 0070c318 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4426: 0070c320 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4427: 00d7b1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4428: 007f5f94 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4428: 007f5f9c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4429: 002a719c 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4430: 0074461c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4431: 00902fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4430: 00744624 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4431: 00902ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4432: 00cc3a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4433: 005ba6bc 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4434: 00d74198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4435: 0058ec98 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4436: 002a87b0 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4437: 0059ee7c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4438: 0094c6c0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4438: 0094c6c8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4439: 005d4e1c 112 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4440: 009bc75c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4440: 009bc764 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4441: 00d77458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4442: 00293268 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4443: 003cb598 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4444: 0082a154 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4444: 0082a15c 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4445: 00638e4c 1396 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4446: 00db201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4447: 007e2970 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4448: 00976730 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4447: 007e2978 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4448: 00976738 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4449: 006388e8 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4450: 00940438 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4450: 00940440 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4451: 00276b14 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4452: 00d6be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4453: 00544b30 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4454: 002b5964 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4455: 00db1f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4456: 00745b14 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4456: 00745b1c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4457: 00c7b458 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4458: 00d76858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4459: 005cb43c 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4460: 00d6bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4461: 0081ecec 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4461: 0081ecf4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4462: 00cc3e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4463: 00d788dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4464: 0094b1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4465: 006a7260 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4464: 0094b1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4465: 006a7268 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4466: 00cc3904 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4467: 00911f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4467: 00911f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4468: 00d736d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4469: 00392690 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4470: 00527558 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4471: 00756e64 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4471: 00756e6c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4472: 00db22e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4473: 0095da10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4473: 0095da18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4474: 00d64840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4475: 00754d30 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4475: 00754d38 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4476: 005cb404 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4477: 00769e14 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4477: 00769e1c 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4478: 00d6bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4479: 002f116c 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4480: 008c9388 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4480: 008c9390 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4481: 00db1ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4482: 00d77248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4483: 002a2a18 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4484: 00649768 204 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4485: 00d6dc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4486: 008c7444 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4487: 00957e08 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4486: 008c744c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4487: 00957e10 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4488: 00db20e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4489: 00db0fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4490: 00d7a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4491: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4492: 0026d3bc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4493: 0073fb64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4493: 0073fb6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4494: 00d68550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4495: 008f3f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4495: 008f3f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4496: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4497: 00d71acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4498: 003223ec 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4499: 00d65a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4500: 00cd0324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4501: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4502: 0071c590 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4502: 0071c598 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4503: 004b305c 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4504: 00916090 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4504: 00916098 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4505: 00d6a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4506: 00db0a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4507: 008a4814 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4508: 0099aca0 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4507: 008a481c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4508: 0099aca8 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4509: 00cd042c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4510: 00db03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4511: 00d75828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4512: 0027f7e0 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4513: 00d63848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4514: 0058d0d8 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4515: 00bc7420 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4516: 00db050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4517: 00db09bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4518: 008f4040 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4518: 008f4048 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4519: 00648258 472 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4520: 00d6eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4521: 00931248 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4522: 00917a54 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4521: 00931250 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4522: 00917a5c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4523: 00ccf010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4524: 00ccbe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4525: 00d6908c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4526: 00d6ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4527: 00526ec0 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4528: 0057d238 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4529: 00d63868 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4530: 00291a08 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4531: 00c7dc54 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4532: 00ccbe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4533: 00cd03a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4534: 00db1c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4535: 00d63a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4536: 00745c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4536: 00745c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4537: 00db1d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4538: 00d75ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4539: 004fc498 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4540: 00638384 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4541: 00d67410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4542: 009165e0 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4542: 009165e8 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4543: 003c998c 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4544: 00d6d954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4545: 0062eb74 352 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4546: 00637e24 1376 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4547: 00db01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4548: 0077a748 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4548: 0077a750 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4549: 00dafe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4550: 00991d40 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4550: 00991d48 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4551: 00d64fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4552: 008cae30 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4552: 008cae38 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4553: 00ccd09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4554: 00d6acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4555: 00ccbd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4556: 006ad38c 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4557: 008dc5d8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4556: 006ad394 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4557: 008dc5e0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4558: 00d747f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4559: 007dc04c 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4560: 00780248 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4561: 0094d574 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4562: 007e72c4 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4563: 0081e534 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4564: 009bb80c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4565: 008cfaf8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4559: 007dc054 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4560: 00780250 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4561: 0094d57c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4562: 007e72cc 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4563: 0081e53c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4564: 009bb814 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4565: 008cfb00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4566: 006332f8 392 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4567: 00254554 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4568: 0096e8a4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4568: 0096e8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4569: 00d7177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4570: 0069f1dc 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ - 4571: 00799528 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4572: 008e8e2c 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4573: 006e7010 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4570: 0069f1e4 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4571: 00799530 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4572: 008e8e34 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4573: 006e7018 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4574: 00440408 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4575: 00daff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4576: 00338e88 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4577: 00d7bae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4578: 008261c8 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4579: 0069bffc 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4578: 008261d0 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4579: 0069c004 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4580: 00daff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4581: 00aebda4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4582: 0092b890 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4583: 0094cde0 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4581: 00aebdb4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4582: 0092b898 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4583: 0094cde8 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4584: 00d69ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4585: 00953658 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4585: 00953660 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4586: 00d67390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4587: 00db0894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4588: 00538f58 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4589: 0097a0c0 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4589: 0097a0c8 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4590: 0046410c 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4591: 0096e964 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4592: 009a3860 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4593: 0079ea1c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4591: 0096e96c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4592: 009a3868 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4593: 0079ea24 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4594: 002f6680 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4595: 00538320 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4596: 00dafe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4597: 00db0a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4598: 00580850 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4599: 005579e0 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4600: 00926070 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4600: 00926078 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4601: 00db207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4602: 0031db00 116 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4603: 00db1932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4604: 004a3e98 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4605: 00d8d878 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4606: 0063106c 320 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4607: 00d775c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4608: 00d73b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4609: 0053be04 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4610: 00d66f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4611: 0095ef20 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4611: 0095ef28 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4612: 005629d0 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4613: 00d64e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4614: 00d70328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4615: 00db194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4616: 00db03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4617: 00db05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4618: 00d6c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4619: 00d78ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4620: 007f5308 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4621: 0093f45c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4620: 007f5310 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4621: 0093f464 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4622: 00254178 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4623: 00d68430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4624: 00db0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4625: 008c20f4 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4625: 008c20fc 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4626: 00d66428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4627: 00db0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4628: 0083e82c 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4628: 0083e834 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4629: 004ba3a4 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4630: 00db0dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4631: 008e7f38 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4631: 008e7f40 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4632: 0062d834 416 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4633: 00db0b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4634: 009bedd0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4634: 009bedd8 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4635: 00d66c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4636: 00824138 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4636: 00824140 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4637: 002ebdcc 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4638: 00ccd3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4639: 00db0faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4640: 00445004 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4641: 00987f4c 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4642: 007de3a0 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4643: 0073cc04 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4641: 00987f54 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4642: 007de3a8 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4643: 0073cc0c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4644: 00d6d3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4645: 00d6b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4646: 00550cc4 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4647: 00db1880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4648: 00d751c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4649: 00d6dfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4650: 009a79bc 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4650: 009a79c4 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4651: 00db10da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4652: 00db16e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4653: 0098264c 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4653: 00982654 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4654: 002f0e2c 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4655: 00db1044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4656: 0026cb38 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4657: 00db0818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4658: 00d9ef60 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4659: 005c060c 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4660: 0029a558 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4661: 00db04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4662: 0081ede4 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4663: 008a49ec 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4664: 008c176c 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4665: 00702b58 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4666: 0073ba7c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4662: 0081edec 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4663: 008a49f4 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4664: 008c1774 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4665: 00702b60 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4666: 0073ba84 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4667: 00d72700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4668: 00db1c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4669: 005408c4 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4670: 00db0c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4671: 00db1b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4672: 004f9d6c 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4673: 0077eb88 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4674: 00902ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4675: 0069c938 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4676: 00982840 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4673: 0077eb90 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4674: 00902ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4675: 0069c940 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4676: 00982848 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4677: 00d6f490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4678: 00d673f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4679: 00812814 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4679: 0081281c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4680: 00d6b47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4681: 00db142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4682: 00911558 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4682: 00911560 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4683: 00d5e194 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4684: 0081e160 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4685: 007e5f2c 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4684: 0081e168 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4685: 007e5f34 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4686: 00db0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4687: 00ccb3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4688: 00db040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4689: 00ccbd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4690: 00338b58 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4691: 00ccd960 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4692: 002bfc98 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4693: 007b2178 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4693: 007b2180 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4694: 0062ee10 316 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4695: 002a4638 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4696: 009064ec 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4696: 009064f4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4697: 00db0db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4698: 00db015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4699: 007e53c0 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4699: 007e53c8 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4700: 00466118 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4701: 00492a2c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4702: 00db0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4703: 0057cf70 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4704: 00ccbc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4705: 00d6d6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4706: 00911a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4706: 00911a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4707: 00d6a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4708: 00db0e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4709: 00d641e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4710: 007c39f4 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4710: 007c39fc 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4711: 00636df8 232 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4712: 00d717bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4713: 009117dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4714: 0072077c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4713: 009117e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4714: 00720784 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4715: 00db13ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4716: 0085766c 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4717: 007969b4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4716: 00857674 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4717: 007969bc 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4718: 0063d6c4 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4719: 0063d210 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ 4720: 00db1976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4721: 00948d5c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4721: 00948d64 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4722: 00d6f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4723: 00ccbbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ - 4724: 0070cbe0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4724: 0070cbe8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4725: 00db0b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4726: 00d73fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4727: 00dafe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4728: 00db0c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4729: 00d64880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4730: 00cd0cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdus │ │ │ │ 4731: 006409d0 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMMBM │ │ │ │ @@ -4738,893 +4738,893 @@ │ │ │ │ 4734: 00db079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4735: 00618bf0 200 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4736: 005a07e0 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4737: 0043b1f4 476 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4738: 00d71c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4739: 00db0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4740: 005a04e4 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4741: 0074ff54 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4741: 0074ff5c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4742: 00d76bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4743: 009afb54 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4744: 00794c6c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4745: 0093d088 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4743: 009afb5c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4744: 00794c74 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4745: 0093d090 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4746: 00d718bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4747: 00db0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4748: 00d69738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4749: 00d663a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4750: 004a39d8 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4751: 00db0e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4752: 0043b098 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4753: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4754: 0094d2c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4755: 009b92ac 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4756: 006ba530 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4754: 0094d2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4755: 009b92b4 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4756: 006ba538 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4757: 00d65220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4758: 00db1d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4759: 00d6ab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4760: 008a2f14 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4761: 007594fc 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4762: 008c98ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4760: 008a2f1c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4761: 00759504 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4762: 008c98f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4763: 0055ae38 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4764: 009b7e98 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4764: 009b7ea0 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4765: 00c7e1c4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4766: 00db21fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4767: 00db0c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4768: 00db03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4769: 0084cbf4 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4769: 0084cbfc 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4770: 005cc69c 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4771: 00db1e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4772: 00db184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4773: 0028cdd8 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4774: 00bc6254 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4775: 008daee4 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4775: 008daeec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4776: 00d75eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4777: 00db230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4778: 00d691bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4779: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4780: 00d712bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4781: 00db1d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4782: 00db1b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4783: 007e7be4 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4784: 00942f60 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4785: 0073e464 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4786: 008ce09c 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4783: 007e7bec 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4784: 00942f68 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4785: 0073e46c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4786: 008ce0a4 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4787: 00db28e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4788: 003c7218 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4789: 003c80f4 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4790: 00d79a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4791: 006efa80 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4791: 006efa88 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4792: 00dafd3c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4793: 007a59c8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4794: 00b9e8f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4793: 007a59d0 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4794: 00b9e908 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4795: 00545bf8 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4796: 00db1f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4797: 00d6c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4798: 002c13d0 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4799: 008f7864 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4799: 008f786c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4800: 00db201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4801: 00db1fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4802: 007a0f24 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4802: 007a0f2c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4803: 00d72cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4804: 00744da8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4805: 0098def8 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4804: 00744db0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4805: 0098df00 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4806: 00db01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4807: 00d7889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4808: 0096634c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4809: 0094afc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4808: 00966354 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4809: 0094afcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4810: 0063cd5c 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4811: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4812: 007ac614 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4812: 007ac61c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4813: 00d6c1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4814: 0063c8a8 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4815: 00d74808 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4816: 00d75c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4817: 00b87a18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4817: 00b87a28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4818: 00d7108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4819: 00d76958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4820: 00d6ed20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4821: 00db1ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4822: 00942cbc 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4822: 00942cc4 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4823: 00377568 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4824: 0029fcd4 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4825: 00db10e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4826: 009b236c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4826: 009b2374 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4827: 00db191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4828: 00d75340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4829: 00c7e474 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4830: 00db0a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4831: 00d7894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4832: 00db0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4833: 00d64f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4834: 00db09c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4835: 00db1da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4836: 00c7e214 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4837: 008dfa24 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4837: 008dfa2c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4838: 00cc844c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4839: 007558a0 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4839: 007558a8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4840: 00daffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4841: 00d710dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4842: 00db08b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4843: 00913db4 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4843: 00913dbc 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4844: 00d720ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4845: 00d6a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4846: 002f31d8 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4847: 00aec584 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4848: 006ea8bc 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4849: 0091d8b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4850: 0070df30 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4851: 008c8978 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4847: 00aec594 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4848: 006ea8c4 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4849: 0091d8bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4850: 0070df38 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4851: 008c8980 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4852: 00db00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4853: 006e6b3c 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4853: 006e6b44 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4854: 005e0e24 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4855: 00db01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4856: 00254674 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4857: 00d683f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4858: 007c1b88 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4858: 007c1b90 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4859: 00403604 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4860: 0093e528 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4860: 0093e530 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4861: 00d72d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4862: 00d6d0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4863: 00db1626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4864: 00dafdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4865: 007014e4 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4865: 007014ec 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4866: 00db0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4867: 006e7ae8 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4867: 006e7af0 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4868: 00536de8 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4869: 00db10aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4870: 00ccda68 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4871: 0081f128 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4871: 0081f130 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4872: 00d672e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4873: 00dafdb5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4874: 006e7c28 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4875: 009006e8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4874: 006e7c30 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4875: 009006f0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4876: 00d662c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4877: 00958198 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4877: 009581a0 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4878: 004c4fb0 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4879: 00db07ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4880: 00d78ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4881: 00db10e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4882: 002ec6c4 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4883: 00d69da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4884: 00d67520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4885: 00d664a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4886: 008c8d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4887: 00825ee8 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4886: 008c8d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4887: 00825ef0 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4888: 00db0e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4889: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4890: 0069c9cc 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4890: 0069c9d4 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4891: 00db03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4892: 008c7b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4893: 00b9e960 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4894: 00904c78 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4892: 008c7b20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4893: 00b9e970 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4894: 00904c80 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4895: 00db0af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4896: 00d67710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4897: 0071f498 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4898: 00786d40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4899: 00994aac 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4900: 008cf888 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4897: 0071f4a0 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4898: 00786d48 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4899: 00994ab4 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4900: 008cf890 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4901: 00db0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4902: 00db20aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4903: 00db2058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4904: 00db2294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4905: 00cc70b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 4906: 00c78d8c 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4907: 00cc67f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 4908: 00daffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 4909: 00cc6f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 4910: 008c7278 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4910: 008c7280 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4911: 002a25dc 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4912: 00966460 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4912: 00966468 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4913: 0029d9fc 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4914: 00276d3c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4915: 00337af0 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4916: 008c356c 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4917: 009cb0b4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4916: 008c3574 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4917: 009cb0bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4918: 004b82e8 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4919: 00826140 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4919: 00826148 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4920: 005e52c8 136 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 4921: 002bd850 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4922: 00db235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4923: 002ab434 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4924: 007174f0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4924: 007174f8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4925: 00d661b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4926: 00d6fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4927: 0094057c 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4927: 00940584 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4928: 002a22e4 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4929: 00db1970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4930: 008ca8fc 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4930: 008ca904 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4931: 00d6db74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4932: 00d737f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4933: 005406b4 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4934: 00d73398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4935: 00d6beec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4936: 00db02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4937: 00db1914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4938: 00db0e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4939: 00db1b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4940: 00db1c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4941: 00d7161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4942: 00d66814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4943: 009168e4 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4943: 009168ec 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4944: 00db1692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4945: 00db0b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4946: 00917084 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4946: 0091708c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4947: 00d68ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4948: 00bab174 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 4949: 00992eec 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4948: 00bab184 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 4949: 00992ef4 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4950: 0028b9e8 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4951: 00d77558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4952: 008cf654 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4952: 008cf65c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4953: 00dafe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4954: 00322248 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4955: 008d3d8c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4955: 008d3d94 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4956: 00d75aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 4957: 00cc6ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 4958: 009a71b4 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4959: 00942978 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4960: 0077ac70 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4958: 009a71bc 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4959: 00942980 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4960: 0077ac78 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4961: 00d64dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4962: 009a7a84 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4962: 009a7a8c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4963: 00d7226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4964: 0038202c 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4965: 009a7b3c 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4965: 009a7b44 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4966: 00d672f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4967: 00511630 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4968: 009264e0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4969: 006f7cbc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4968: 009264e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4969: 006f7cc4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4970: 00db19e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4971: 00911bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4971: 00911bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4972: 00d6d234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4973: 00db2958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4974: 00273ea4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4975: 00d6f3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4976: 00d70578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 4977: 002a7a54 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4978: 00983220 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4978: 00983228 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4979: 00d6e5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4980: 00811d6c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4980: 00811d74 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4981: 00cc2b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 4982: 00db2850 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 4983: 00d78f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 4984: 0092f1b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4984: 0092f1b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4985: 00d73318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4986: 0029ccd8 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4987: 008de34c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4988: 009972a4 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4989: 008bdd80 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4987: 008de354 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4988: 009972ac 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4989: 008bdd88 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4990: 00d709e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4991: 007f1d18 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4991: 007f1d20 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4992: 00d8d1f4 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4993: 00d6f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4994: 00db0842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4995: 00d65734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4996: 00d68350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4997: 00d75160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4998: 00708174 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4998: 0070817c 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4999: 00db09a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5000: 009689cc 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5000: 009689d4 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5001: 00db060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5002: 00c7b3f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5003: 0099c5dc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5003: 0099c5e4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5004: 00db14e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5005: 00d7117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5006: 00d72ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5007: 0077d47c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5007: 0077d484 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5008: 00d757d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5009: 0063f54c 312 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ - 5010: 00968e58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5010: 00968e60 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5011: 00d6a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5012: 00d77938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5013: 0043adf0 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5014: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5015: 00d6910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5016: 00cc5668 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5017: 008fb2d0 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5017: 008fb2d8 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5018: 00db22da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5019: 00daff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5020: 006a3098 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5020: 006a30a0 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5021: 00d789bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5022: 00440834 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5023: 00db0bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5024: 00544c54 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5025: 00db031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5026: 00d6d2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5027: 00cc55e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5028: 008242e8 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5029: 0098eb24 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5028: 008242f0 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5029: 0098eb2c 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5030: 00d7205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5031: 00db1166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5032: 00329f14 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5033: 00d779e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5034: 00db10c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5035: 0073cca0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5035: 0073cca8 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5036: 00d716ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5037: 00d7231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5038: 00db0978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5039: 00db2092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5040: 00730ce0 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5041: 00911b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5042: 0069fb08 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5040: 00730ce8 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5041: 00911b20 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5042: 0069fb10 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5043: 00d742f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5044: 00db0f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5045: 00d6ed50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5046: 007948b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5046: 007948c0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5047: 002b6384 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5048: 002e6e10 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5049: 00287d78 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5050: 00dafef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5051: 004076f4 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5052: 00d7b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5053: 0077d394 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5054: 00925d04 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5053: 0077d39c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5054: 00925d0c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5055: 00cc5560 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5056: 0091367c 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5057: 008c8d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5056: 00913684 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5057: 008c8d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5058: 002ed9b8 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5059: 008a9754 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5059: 008a975c 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5060: 00db0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5061: 00db19fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5062: 00d647c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5063: 00db17ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5064: 00822a3c 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5064: 00822a44 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5065: 00cc7c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5066: 00d79578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5067: 00d6b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5068: 00d6ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5069: 00db06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5070: 009bae98 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5071: 0074d5f8 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5070: 009baea0 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5071: 0074d600 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5072: 00db1c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5073: 008ceb70 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5073: 008ceb78 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5074: 00db0d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5075: 00db1192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5076: 00d661f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5077: 00d6d4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5078: 00db0a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5079: 00cc634c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5080: 00db21b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5081: 009ad1dc 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5081: 009ad1e4 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5082: 00d6bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5083: 00db076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5084: 0028dcf0 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5085: 00db1c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5086: 00d6d274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5087: 0090c2b4 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5087: 0090c2bc 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5088: 00d6bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5089: 003daf50 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5090: 0031db74 96 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ - 5091: 00706724 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5091: 0070672c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5092: 00db227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5093: 0094df9c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5093: 0094dfa4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5094: 00d70398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5095: 00c7b3ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5096: 00cc8134 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5097: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5098: 007e505c 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5099: 00811318 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5100: 0077ee6c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5101: 0070a554 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5098: 007e5064 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5099: 00811320 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5100: 0077ee74 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5101: 0070a55c 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5102: 00288a08 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5103: 00d6bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5104: 00d77418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5105: 00633c38 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5106: 00d67ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5107: 00db1036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5108: 003ccbec 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5109: 005d7b1c 4228 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5110: 008d9878 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5110: 008d9880 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5111: 00db229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5112: 00d6f8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5113: 00db0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5114: 006406d0 76 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5115: 00db142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5116: 00db2320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5117: 008c7ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5117: 008c7cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5118: 00d722dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5119: 00cc87e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5120: 00db067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5121: 00d76fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5122: 0097f520 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5123: 006e5920 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5124: 00902b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5122: 0097f528 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5123: 006e5928 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5124: 00902ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5125: 002f2434 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5126: 0028ff98 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5127: 00db0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5128: 00645a40 204 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5129: 00db106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5130: 008c9554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5130: 008c955c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5131: 00d6e654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5132: 009b89dc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5132: 009b89e4 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5133: 0028843c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5134: 00db0bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5135: 00db0d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5136: 0091c418 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5137: 00788a30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5138: 0099f07c 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5139: 008c5ce8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5140: 0098dacc 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5141: 008cb58c 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5142: 00854274 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5136: 0091c420 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5137: 00788a38 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5138: 0099f084 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5139: 008c5cf0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5140: 0098dad4 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5141: 008cb594 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5142: 0085427c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5143: 00db182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5144: 00cc35ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5145: 0061ea50 232 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5146: 0050fec0 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5147: 00528924 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5148: 00db045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5149: 007468ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5150: 007822fc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5149: 007468f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5150: 00782304 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5151: 00db2158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5152: 00d773d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5153: 00d68440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5154: 00c7b350 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5155: 005741b0 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5156: 00d68c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5157: 008cb91c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5157: 008cb924 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5158: 00db1332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5159: 00d6ebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5160: 003fd4bc 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5161: 009b756c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5162: 009949ac 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5161: 009b7574 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5162: 009949b4 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5163: 003348f4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5164: 00c7e9ac 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5165: 00db1b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5166: 00d75b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5167: 00db03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5168: 007f4d58 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5168: 007f4d60 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5169: 00d6a0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5170: 00db0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5171: 0092f604 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5171: 0092f60c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5172: 00d75b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5173: 00d7a3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5174: 00d76ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5175: 00d7246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5176: 00cc6874 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5177: 002dab94 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5178: 008111d4 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5178: 008111dc 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5179: 00d6e444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5180: 006a8580 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5180: 006a8588 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5181: 00d784dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5182: 00d76808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5183: 0069e8c4 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5184: 0069e904 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5183: 0069e8cc 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5184: 0069e90c 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5185: 0026d314 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5186: 00d6886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5187: 003c847c 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5188: 006ab394 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5189: 008f6164 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5188: 006ab39c 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5189: 008f616c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5190: 00583b38 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5191: 00d6894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5192: 00782254 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5193: 00926620 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5192: 0078225c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5193: 00926628 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5194: 00db00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5195: 002946a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5196: 0094c3cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5196: 0094c3d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5197: 005ca084 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5198: 004f09fc 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5199: 00d6d584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5200: 0077b454 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5200: 0077b45c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5201: 00d77158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5202: 0025560c 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5203: 00937b40 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5204: 00703fa4 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5203: 00937b48 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5204: 00703fac 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5205: 00d73b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5206: 00dafd75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5207: 006219bc 268 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5208: 0090d16c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5208: 0090d174 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5209: 0029521c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5210: 007ea748 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5210: 007ea750 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5211: 0029a3bc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5212: 002a8fe8 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5213: 00806a38 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5213: 00806a40 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5214: 00d75f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5215: 00255f84 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5216: 0062f088 316 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5217: 00db0c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5218: 00646830 84 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ 5219: 00db138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5220: 00d757e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5221: 009420b8 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5221: 009420c0 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5222: 00db1200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5223: 00db1b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5224: 00646928 144 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5225: 00db015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5226: 00db04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5227: 00d67fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5228: 0060c2dc 92 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5229: 00646884 88 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5230: 003caf80 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5231: 00717438 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5231: 00717440 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5232: 00d724cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5233: 006a84a0 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5233: 006a84a8 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5234: 00c7b3d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5235: 00db1b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5236: 00979e74 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5236: 00979e7c 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5237: 00d7af5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5238: 00db1f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5239: 00db0812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5240: 00db0c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5241: 007d9724 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5241: 007d972c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5242: 00d75b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5243: 008d5130 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5243: 008d5138 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5244: 00d6fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5245: 005ad0d4 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5246: 00d64a50 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5247: 00d7aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5248: 0095a700 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5248: 0095a708 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5249: 0051b9b8 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5250: 00326bd0 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5251: 00d6ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5252: 008d3fc0 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5252: 008d3fc8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5253: 00d6acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5254: 006468dc 76 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5255: 0098826c 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5255: 00988274 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5256: 00db09e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5257: 005731f8 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5258: 0073f604 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5259: 00b2e9b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5258: 0073f60c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5259: 00b2e9c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5260: 00d703d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5261: 0096005c 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5262: 008d9aac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5261: 00960064 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5262: 008d9ab4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5263: 00d6dc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5264: 009aa18c 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5264: 009aa194 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5265: 0030e1f8 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5266: 00b2e9b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5267: 00990d64 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5266: 00b2e9c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5267: 00990d6c 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5268: 00d7a5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5269: 00d6faec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5270: 00d736c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5271: 008ceeb8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5272: 00b2e9a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5271: 008ceec0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5272: 00b2e9b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5273: 00db1c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5274: 002f33d4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5275: 007b9d40 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5275: 007b9d48 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5276: 00db1030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5277: 00288d28 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5278: 00db1eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5279: 0086e2c4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5279: 0086e2cc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5280: 0059f10c 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5281: 005ca02c 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5282: 00d6bf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5283: 00d66784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5284: 005e26f0 92 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5285: 00daff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5286: 00d70598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5287: 0090b7b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5288: 00968818 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5289: 009653ec 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5287: 0090b7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5288: 00968820 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5289: 009653f4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5290: 00db1b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5291: 00d69c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5292: 0075c644 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5293: 007acf04 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5292: 0075c64c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5293: 007acf0c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5294: 00d752c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5295: 00d64b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5296: 003312d0 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5297: 00d63b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5298: 00db1dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5299: 0028ce98 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5300: 00916c2c 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5300: 00916c34 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5301: 00db1f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5302: 0085f7ac 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5302: 0085f7b4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5303: 00636ee0 104 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ - 5304: 00737934 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5304: 0073793c 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5305: 00cba34c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5306: 0093f274 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5306: 0093f27c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5307: 00cba3bc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5308: 00cc2908 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5309: 00dafd5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5310: 00cba44c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5311: 00d71bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5312: 00d6deb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5313: 007d6ee4 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5313: 007d6eec 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5314: 00db137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5315: 0064ae70 12 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5316: 00db1d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5317: 00d68efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5318: 00db1dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5319: 008c8300 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5320: 00746498 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5319: 008c8308 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5320: 007464a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5321: 00d66268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5322: 00d790b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5323: 00d77a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5324: 00717500 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5324: 00717508 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5325: 00db173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5326: 002f26e8 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5327: 00dafd56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5328: 00d770b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5329: 00533bb0 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5330: 007e1858 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5330: 007e1860 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5331: 00db0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5332: 0062d9d4 244 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5333: 006a3d10 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ - 5334: 0070eb80 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5333: 006a3d18 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5334: 0070eb88 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5335: 00d7152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5336: 00d7b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5337: 0063416c 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5338: 00d69658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5339: 0073ede4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5340: 008653e4 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5339: 0073edec 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5340: 008653ec 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5341: 00d6f2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5342: 00d799b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5343: 0077f97c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5344: 009bf304 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5343: 0077f984 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5344: 009bf30c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5345: 00d6903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5346: 009b98b0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5346: 009b98b8 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5347: 00db1d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5348: 00298438 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5349: 00d6d104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5350: 00d5e1a0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5351: 00940e2c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5352: 0073ca44 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5353: 006ae1d8 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5354: 008acf60 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5351: 00940e34 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5352: 0073ca4c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5353: 006ae1e0 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5354: 008acf68 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5355: 00d74e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5356: 0075b018 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5356: 0075b020 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5357: 00d7bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5358: 003fd3d4 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5359: 008c977c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5359: 008c9784 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5360: 005e09a0 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5361: 00868eac 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5361: 00868eb4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5362: 00d79e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5363: 00d6d874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5364: 0091968c 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5365: 008248d0 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5364: 00919694 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5365: 008248d8 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5366: 00db1d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5367: 00db1c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5368: 00d63288 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5369: 00d8d5c4 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5370: 00db1b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5371: 00db02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5372: 0073cde0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5372: 0073cde8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5373: 00d67360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5374: 00d67e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5375: 00d64040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5376: 00d6e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5377: 008e2964 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5377: 008e296c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5378: 00d6e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5379: 00718c28 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5379: 00718c30 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5380: 00daff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5381: 00db00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5382: 00db0a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5383: 00997d9c 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5384: 006aa4b8 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5383: 00997da4 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5384: 006aa4c0 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5385: 00db1334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5386: 0074bcc4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5387: 0095d91c 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5388: 006a4cfc 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5386: 0074bccc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5387: 0095d924 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5388: 006a4d04 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5389: 00d701d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5390: 00d6fa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5391: 0063e964 100 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5392: 00969f3c 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5392: 00969f44 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5393: 00db2160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5394: 009af4f8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5394: 009af500 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5395: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5396: 00d706b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5397: 005cf130 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5398: 00d71e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5399: 008da48c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5399: 008da494 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5400: 00d6f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5401: 00d796a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5402: 007f4870 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5403: 009b1c2c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5402: 007f4878 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5403: 009b1c34 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5404: 00d6e204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5405: 00295828 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5406: 00db0b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5407: 00d6e0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5408: 00db07c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5409: 00db12e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5410: 00d71b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5411: 0055b734 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5412: 002a0b1c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5413: 0076947c 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5413: 00769484 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5414: 00d7b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5415: 0057cf94 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5416: 0094b0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5417: 00911278 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5416: 0094b0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5417: 00911280 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5418: 00db0a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5419: 00db0ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5420: 009beb20 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5420: 009beb28 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5421: 00d66ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5422: 00db12b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5423: 002e5ef0 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5424: 0098e374 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5424: 0098e37c 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5425: 00db0984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5426: 0093e770 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5426: 0093e778 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5427: 00d70568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5428: 00c7e198 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5429: 00db0b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5430: 007bb66c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5431: 007e801c 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5430: 007bb674 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5431: 007e8024 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5432: 00db076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5433: 00db16ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5434: 00d646d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5435: 00d79b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5436: 0056de84 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5437: 00db1ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5438: 005cff40 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5439: 008c9b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5439: 008c9b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5440: 002984e4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5441: 0056d7e8 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5442: 00db241c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5443: 00db020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5444: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5445: 007b2190 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5445: 007b2198 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5446: 00db221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5447: 00d66eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5448: 0090cf10 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5448: 0090cf18 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5449: 00db202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5450: 00d63c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5451: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5452: 009c9574 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5452: 009c957c 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5453: 00db1acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5454: 00818410 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5454: 00818418 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5455: 00db16ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5456: 009d00b4 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5456: 009d00bc 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5457: 00dafff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5458: 008ae23c 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5459: 009818ac 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5458: 008ae244 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5459: 009818b4 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5460: 00d68c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5461: 0081f314 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5461: 0081f31c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5462: 005accec 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5463: 00d7b7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5464: 00cbc5dc 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5465: 00d75938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5466: 00d66f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5467: 009b499c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5468: 009c1f28 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5467: 009b49a4 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5468: 009c1f30 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5469: 00db1356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5470: 00db2344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5471: 008e790c 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5471: 008e7914 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5472: 00d6c4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5473: 00d64d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5474: 00d64730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5475: 007d0328 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5475: 007d0330 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5476: 00c664a0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5477: 002a8728 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5478: 008bd128 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5478: 008bd130 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5479: 00db0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5480: 00db0c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5481: 00db1168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5482: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5483: 00db061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5484: 00db28de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5485: 0037042c 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5486: 0095d070 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5486: 0095d078 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5487: 0027eb24 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5488: 00d640d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5489: 009c6b38 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5489: 009c6b40 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5490: 00db15d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5491: 007317c0 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5491: 007317c8 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5492: 00db0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5493: 00628f0c 160 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5494: 00d7184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5495: 00d6f350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5496: 00d768a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5497: 00d73708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5498: 008f52a4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5498: 008f52ac 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5499: 005ca42c 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5500: 00db20fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5501: 00d75c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5502: 0042fbec 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5503: 00931088 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5503: 00931090 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5504: 005b529c 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5505: 00969a34 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5505: 00969a3c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5506: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5507: 00cd4de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5508: 00d75510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5509: 00db1666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5510: 00d6dac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5511: 00322058 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5512: 008db424 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5512: 008db42c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5513: 00d6da74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5514: 00db28fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5515: 006244ac 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5516: 003996f8 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5517: 00d6d434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5518: 00db0b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5519: 002d27a0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5520: 00db05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5521: 009bd0e4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5521: 009bd0ec 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5522: 00db1e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5523: 00db1bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5524: 00db210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5525: 00916874 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5526: 00942834 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5525: 0091687c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5526: 0094283c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5527: 0064bd70 344 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5528: 005234e8 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5529: 00d65e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5530: 008fa618 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5530: 008fa620 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5531: 003cc8e0 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5532: 00964dd4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5532: 00964ddc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5533: 00d6d6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5534: 00db1a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5535: 00d6bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5536: 00db1404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5537: 0093e2b4 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5537: 0093e2bc 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5538: 00d713bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5539: 00db1820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5540: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5541: 0098f8a4 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5541: 0098f8ac 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5542: 00db1524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5543: 00b9e91c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5543: 00b9e92c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5544: 00db0eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5545: 00d68320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5546: 007efd58 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5546: 007efd60 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5547: 00d75f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5548: 0079f784 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5548: 0079f78c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5549: 00db1db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5550: 0028096c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5551: 008f8cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5551: 008f8d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5552: 00441a98 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5553: 00d6a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5554: 00db1b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5555: 00db0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5556: 00644320 372 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5557: 00d73a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5558: 00951348 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5558: 00951350 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5559: 00d7860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5560: 00db15dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5561: 00db1db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5562: 00d66d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5563: 003aa568 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5564: 00930f4c 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5565: 0075748c 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5564: 00930f54 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5565: 00757494 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5566: 00d70148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5567: 00ccb338 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5568: 005cde58 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5569: 00db09a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5570: 004c3c64 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5571: 00d7a3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5572: 00298594 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5573: 004fcd2c 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5574: 00955190 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5575: 00797a64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5574: 00955198 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5575: 00797a6c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5576: 00d77f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5577: 00634d60 212 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5578: 00759dd4 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5578: 00759ddc 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5579: 00cd4ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5580: 00918880 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5580: 00918888 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5581: 00db0a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5582: 00947794 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5583: 0094b3c0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5584: 009c942c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5582: 0094779c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5583: 0094b3c8 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5584: 009c9434 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5585: 00d6a670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5586: 00562890 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5587: 00d68130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5588: 009c85dc 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5589: 0081419c 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5588: 009c85e4 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5589: 008141a4 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5590: 005cbf0c 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5591: 00cc65e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5592: 00922cdc 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5592: 00922ce4 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5593: 0029a6c0 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5594: 007c1b04 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5594: 007c1b0c 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5595: 00db1926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5596: 00db202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5597: 00db0972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5598: 00db14cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5599: 00db0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5600: 005233d8 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5601: 006ad250 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5601: 006ad258 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5602: 0064453c 332 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5603: 00db1278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ - 5604: 00984ba4 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5605: 008e47f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5604: 00984bac 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5605: 008e47fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5606: 005cea1c 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5607: 00cce5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ 5608: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5609: 00991a44 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5609: 00991a4c 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5610: 00db189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5611: 007e2a60 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5612: 0093fe98 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5611: 007e2a68 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5612: 0093fea0 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5613: 005b02a8 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5614: 0069e49c 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5614: 0069e4a4 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5615: 00d6f0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5616: 00db196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5617: 0090e248 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5618: 006e6f0c 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5619: 007957f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5617: 0090e250 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5618: 006e6f14 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5619: 00795800 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5620: 00db1aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5621: 00d74ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5622: 00d67e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5623: 00db2178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5624: 00daffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5625: 00629bdc 152 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ 5626: 00db02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -5633,454 +5633,454 @@ │ │ │ │ 5629: 00438e94 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5630: 00db1a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5631: 0051f3f0 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5632: 00629aa4 80 FUNC GLOBAL DEFAULT 12 helper_evfscfsi │ │ │ │ 5633: 00d7870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5634: 0057a1e0 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5635: 00d68590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5636: 00773e28 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5636: 00773e30 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5637: 00db2172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5638: 00cbf9b8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5639: 00db215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5640: 0072c97c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5641: 007231b8 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5640: 0072c984 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5641: 007231c0 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5642: 005873ec 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5643: 00795a90 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5643: 00795a98 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5644: 00d6b2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5645: 00db20b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5646: 00db141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5647: 00754a28 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5647: 00754a30 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5648: 00cd3108 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ - 5649: 00795c44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5649: 00795c4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5650: 0028ced4 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5651: 00d6add8 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5652: 00441470 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5653: 005b0394 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5654: 00822a40 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5654: 00822a48 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5655: 00db1578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5656: 00717844 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5657: 00962a30 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5656: 0071784c 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5657: 00962a38 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5658: 002a7b2c 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5659: 0063ea28 112 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5660: 00339604 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5661: 002aebfc 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5662: 008691a0 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5662: 008691a8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5663: 0058fae0 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5664: 00db10c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5665: 00db0ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5666: 009483a0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5666: 009483a8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5667: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5668: 0095256c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5668: 00952574 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5669: 00d6e004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5670: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5671: 008facc8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5672: 007db7fc 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5671: 008facd0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5672: 007db804 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5673: 00cc6b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5674: 00db17fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5675: 00db1088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5676: 00d78a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5677: 00d79db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5678: 008228c4 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5679: 009885e0 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5678: 008228cc 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5679: 009885e8 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5680: 00db17aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5681: 002ab1cc 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5682: 00d70668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5683: 00d9efb8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5684: 00d74418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5685: 00d75f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5686: 00d64d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5687: 00755a4c 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5687: 00755a54 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5688: 00dafdb1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5689: 009990c4 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5689: 009990cc 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5690: 002eb848 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5691: 007d5f7c 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5691: 007d5f84 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5692: 0029f728 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5693: 0093122c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5693: 00931234 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5694: 00d7a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5695: 00db0ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5696: 0061e18c 16 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5697: 00db102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5698: 00db1e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5699: 00dafd73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5700: 0052aebc 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5701: 006d4904 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5701: 006d490c 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5702: 00293c80 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5703: 0032453c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5704: 00d7876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5705: 00db002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5706: 00d7877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5707: 00d675a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5708: 00db143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5709: 009bfc98 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5710: 009902b0 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5711: 00998b58 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5709: 009bfca0 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5710: 009902b8 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5711: 00998b60 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5712: 00dafde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5713: 00d680a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5714: 008e6350 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5714: 008e6358 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5715: 00db1c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5716: 00d74408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5717: 00629b44 152 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5718: 00810454 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5718: 0081045c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5719: 00629af4 80 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5720: 00cc1570 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5721: 009664bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5721: 009664c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5722: 00db0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5723: 00d77688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5724: 00d6bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5725: 00311e48 476 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5726: 00db199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5727: 00291830 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5728: 00ccff88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5729: 00982180 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5729: 00982188 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5730: 00cce098 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5731: 00dafcb0 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5732: 00cc2dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5733: 00cce1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5734: 00db0f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5735: 00c7b694 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5736: 0086e154 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5737: 006e7038 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5738: 00872ff8 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5736: 0086e15c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5737: 006e7040 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5738: 00873000 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5739: 005cc5c4 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5740: 0064249c 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5741: 00db0f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5742: 005c4068 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5743: 00daff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5744: 00511ae4 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5745: 00db0eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5746: 002a8a1c 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5747: 0090cf2c 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5748: 007448c4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5747: 0090cf34 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5748: 007448cc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5749: 004ba0c0 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5750: 00db1aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5751: 003fe8ec 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5752: 00d6f410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5753: 008bcabc 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5753: 008bcac4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5754: 00c7d4fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5755: 00db28b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5756: 00db15ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5757: 003743d0 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5758: 003c95d4 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5759: 00d6b51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5760: 00dafea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5761: 00291d00 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5762: 00da7668 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5763: 0057c13c 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5764: 00d66c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5765: 0097f740 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5765: 0097f748 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5766: 00d6f270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5767: 006ea068 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5767: 006ea070 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5768: 00270f1c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5769: 00db1c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5770: 005c3200 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5771: 00b928e4 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5771: 00b928f4 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5772: 00db2318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5773: 00db2176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5774: 00db0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5775: 0029a990 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5776: 00906310 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5776: 00906318 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5777: 002d9090 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5778: 00db2008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5779: 0080884c 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5779: 00808854 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5780: 00db20ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5781: 00644ff8 292 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5782: 002ee858 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5783: 00d78c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5784: 004b6dc0 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5785: 0073b15c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5786: 0081e330 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5787: 008ada8c 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5785: 0073b164 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5786: 0081e338 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5787: 008ada94 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5788: 002f6884 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5789: 008c8020 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5790: 00814428 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5791: 00805fa4 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5789: 008c8028 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5790: 00814430 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5791: 00805fac 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5792: 00db1216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5793: 00d707f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5794: 00db13d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5795: 00d7c5e8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5796: 00d6a720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5797: 00981450 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5797: 00981458 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5798: 00d769f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5799: 00db215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5800: 00cc8764 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5801: 0039a67c 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5802: 00d72800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5803: 00d71d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5804: 00db1be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5805: 00cd6180 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5806: 00545fc4 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5807: 00db1496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5808: 00b878c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5808: 00b878d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5809: 00db0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5810: 003c6e34 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5811: 00d75ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5812: 00db043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5813: 00797824 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5814: 0075b24c 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5813: 0079782c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5814: 0075b254 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5815: 00db0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5816: 00d74498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5817: 0073baf4 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5817: 0073bafc 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5818: 00db1dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5819: 00cce11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5820: 00d684f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5821: 00d6c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5822: 002541a4 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5823: 00d7a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5824: 0082486c 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5824: 00824874 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5825: 00cce224 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5826: 00dafd8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5827: 0051e620 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5828: 00d78088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5829: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5830: 0057c41c 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5831: 008fa3f8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5831: 008fa400 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5832: 00d75be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5833: 0051fe50 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5834: 009a9730 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5834: 009a9738 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5835: 00db18bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5836: 00d6bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5837: 00cca75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5838: 00287c10 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5839: 00db1bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5840: 00d687ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5841: 0094fda4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5842: 00796d30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5841: 0094fdac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5842: 00796d38 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5843: 00db2104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5844: 00db0c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5845: 00d6933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5846: 00d751b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5847: 00d75d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5848: 005c06c8 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5849: 00d71a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5850: 009684cc 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5850: 009684d4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5851: 00d8dcb8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5852: 00db204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5853: 00d7ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5854: 0074baa8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5854: 0074bab0 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5855: 00572d74 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5856: 009096e4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5856: 009096ec 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5857: 00492a10 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5858: 00db1384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5859: 009366b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5859: 009366c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5860: 00db1e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5861: 00447f40 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5862: 00db0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5863: 008c7d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5863: 008c7d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5864: 005a5bac 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 5865: 00cc6664 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 5866: 009adc04 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5867: 00776370 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5866: 009adc0c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5867: 00776378 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5868: 00db23d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5869: 00db2338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5870: 00744518 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5870: 00744520 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5871: 00589748 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5872: 008fc1ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5872: 008fc1f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5873: 00d6b63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5874: 0076c6b8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5874: 0076c6c0 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5875: 00c773f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5876: 009b68e8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5876: 009b68f0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5877: 00db04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5878: 00d79c7c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5879: 0029a2d8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5880: 00d75db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5881: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5882: 00d6d784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5883: 009ae9ec 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5883: 009ae9f4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5884: 00d728a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5885: 0075a220 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5885: 0075a228 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 5886: 00db2012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 5887: 008cb7d4 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5887: 008cb7dc 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5888: 00d686e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5889: 00c77fb4 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5890: 00db0a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5891: 0074a350 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5891: 0074a358 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5892: 00cc74d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 5893: 00d6ab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5894: 00db0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5895: 0074fed4 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5896: 0079dae0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5895: 0074fedc 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5896: 0079dae8 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5897: 00db1b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5898: 00db001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5899: 0094d7b4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5899: 0094d7bc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5900: 00db0c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5901: 0028c9c4 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5902: 009b18d8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5903: 008c2a94 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5902: 009b18e0 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5903: 008c2a9c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5904: 002896c8 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5905: 006435bc 332 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 5906: 00257064 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5907: 00db22a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5908: 00db1d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5909: 007958a4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5909: 007958ac 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5910: 00d760d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5911: 00d66e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5912: 00536eb0 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5913: 00d75540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5914: 00db1a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5915: 00d79190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 5916: 00db1a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5917: 009d413c 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5917: 009d4144 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5918: 00d64470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5919: 00d8d4c0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5920: 0051e270 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5921: 00daffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5922: 00d6e6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5923: 0084f1f4 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5923: 0084f1fc 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5924: 00daff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5925: 008f2780 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5925: 008f2788 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5926: 00d7b2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5927: 00795af0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5927: 00795af8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5928: 00db0fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5929: 0083f654 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5929: 0083f65c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5930: 00388e10 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5931: 00795c84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5931: 00795c8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5932: 00db08ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5933: 0077c024 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5933: 0077c02c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5934: 00d64680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5935: 00db1828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5936: 00d683e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5937: 0074383c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5937: 00743844 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5938: 00d7228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5939: 00921a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5940: 008c8a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5939: 00921a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5940: 008c8a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5941: 00d79d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5942: 00db1b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5943: 008beb5c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5944: 00919a00 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5945: 008f3e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5943: 008beb64 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5944: 00919a08 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5945: 008f3e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5946: 00db094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5947: 00db1fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5948: 009649a8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5948: 009649b0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5949: 00db28f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5950: 00293988 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5951: 00293460 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5952: 00db296c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5953: 00d726b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5954: 00d78db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5955: 00d6facc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5956: 00633480 244 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 5957: 00db0d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5958: 00963fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5959: 00903630 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5960: 0085d498 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5958: 00963fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5959: 00903638 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5960: 0085d4a0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5961: 00d6eec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5962: 00db229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5963: 00d6e514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5964: 00d7b20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5965: 008dd1dc 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5965: 008dd1e4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5966: 00dafd6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5967: 00db20ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5968: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5969: 0092265c 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5969: 00922664 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5970: 005b0358 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5971: 00db055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5972: 008caaa8 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5972: 008caab0 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5973: 00d723bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5974: 00dafdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5975: 00db1054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5976: 00329eb4 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5977: 0075fbe8 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5977: 0075fbf0 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5978: 00daffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5979: 005cae78 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5980: 00d67cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5981: 00636f48 172 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 5982: 004a3b70 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5983: 00d6ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5984: 00b9e938 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5985: 009c9580 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5984: 00b9e948 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5985: 009c9588 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5986: 00d79928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5987: 00d75838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5988: 00ccd6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 5989: 005c72dc 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5990: 00643708 296 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 5991: 00c7d50c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5992: 005cde60 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5993: 0043da14 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5994: 0071d8b4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5995: 008fab60 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5994: 0071d8bc 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5995: 008fab68 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5996: 00cc7660 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 5997: 00db0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5998: 00960f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5998: 00960f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 5999: 00db163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6000: 00d65560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6001: 00d797c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6002: 0033944c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6003: 00814c30 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6003: 00814c38 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6004: 0064334c 340 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6005: 00642584 264 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6006: 00d72930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6007: 005235e8 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6008: 005a0318 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6009: 00d66218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6010: 00db0b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6011: 005d2c6c 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6012: 007b0ebc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6012: 007b0ec4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6013: 00db15fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6014: 0057c5dc 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6015: 00d775f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6016: 00db2144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6017: 009bbf3c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6018: 007f4a08 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6017: 009bbf44 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6018: 007f4a10 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6019: 005371b0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6020: 008e2854 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6021: 007e75f4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6020: 008e285c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6021: 007e75fc 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6022: 00d6f3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6023: 00db08e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6024: 0092b464 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6024: 0092b46c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6025: 00d66ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6026: 00449ff0 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6027: 007ae0bc 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6028: 007cf8a8 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6029: 00742164 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6027: 007ae0c4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6028: 007cf8b0 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6029: 0074216c 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6030: 005cabf8 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6031: 009d8300 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6031: 009d8310 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6032: 00dafd10 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6033: 008c1170 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6033: 008c1178 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6034: 00db0800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6035: 00db03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6036: 00996758 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6036: 00996760 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6037: 00db0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6038: 00db16c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6039: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6040: 00db25b0 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6041: 005b0078 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6042: 00db02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6043: 004fc5f0 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6044: 00d6cec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6045: 00ccdbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dcbz │ │ │ │ 6046: 00d76084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6047: 00286700 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6048: 00d7163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6049: 006cb8b8 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6049: 006cb8c0 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6050: 00bc86e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6051: 00d77768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6052: 00ccd018 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6053: 00db0986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6054: 007d83e4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6054: 007d83ec 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6055: 00db037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6056: 00d68330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6057: 00257a44 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6058: 00d701f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6059: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6060: 00d6a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6061: 00db1a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6062: 00db0830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6063: 00db0d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6064: 00790938 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6064: 00790940 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6065: 00d71c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6066: 00d647e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6067: 00388910 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6068: 00d67ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6069: 00d726f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6070: 00780efc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6070: 00780f04 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6071: 004b70e4 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6072: 005cda78 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6073: 00334f8c 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6074: 00646ad8 104 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6075: 008e705c 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6075: 008e7064 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6076: 00d719dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6077: 002ea8a4 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6078: 00d752f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6079: 00d65e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6080: 002ea924 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6081: 00d64980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6082: 002ea9b4 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6089,68 +6089,68 @@ │ │ │ │ 6085: 0053dbb0 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6086: 00dafe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6087: 00db09ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6088: 002eabb8 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6089: 002eac7c 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6090: 00db060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6091: 00db10d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6092: 0098b240 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6093: 007f2e3c 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6092: 0098b248 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6093: 007f2e44 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6094: 003a4e60 304 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6095: 0044fcf4 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6096: 00565298 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6097: 00d7ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6098: 00d785dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6099: 008cd53c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6099: 008cd544 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6100: 00db158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6101: 00db014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6102: 00d6c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6103: 00d6924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6104: 00d5de54 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6105: 005a1144 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6106: 006434a0 284 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ - 6107: 007691fc 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6107: 00769204 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6108: 00d79f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6109: 00d6c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6110: 00d669a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6111: 00302c84 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6112: 00d67cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6113: 0028b4e0 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6114: 009cb78c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6114: 009cb794 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6115: 00d6ce54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6116: 00d79bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6117: 0099981c 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6118: 0093fd58 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6117: 00999824 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6118: 0093fd60 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6119: 00d6915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6120: 00910980 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6120: 00910988 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6121: 006351e0 116 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6122: 00d76db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6123: 00d74518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6124: 0096e2b0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6125: 007c4870 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6126: 008cdb98 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6124: 0096e2b8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6125: 007c4878 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6126: 008cdba0 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6127: 00d711fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6128: 00db296e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6129: 0076c58c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6129: 0076c594 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6130: 00d7123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6131: 008bafd8 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6131: 008bafe0 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6132: 00db1c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6133: 008e0a7c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6133: 008e0a84 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6134: 00d6a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6135: 00db133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6136: 00381ef8 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6137: 008dc0c0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6137: 008dc0c8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6138: 00d70228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6139: 0063e4a4 96 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6140: 0039ea04 324 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6141: 00d6e5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6142: 00d705f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6143: 00d6d624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6144: 00d742a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6145: 00910ce0 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6145: 00910ce8 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6146: 00db0d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6147: 00d6ec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6148: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6149: 00d76ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6150: 00db10d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6151: 00648c70 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6152: 0061f0cc 360 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6164,1068 +6164,1068 @@ │ │ │ │ 6160: 00db0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6161: 00d6d944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6162: 002ede1c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6163: 00db22ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6164: 00daff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6165: 00db07a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6166: 00d68ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6167: 008fdd54 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6167: 008fdd5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6168: 00db0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6169: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6170: 00d66fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6171: 00db058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6172: 00db07b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6173: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6174: 00d76f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6175: 00d69688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6176: 00d65550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6177: 00d702a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EVENT │ │ │ │ 6178: 00db22ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6179: 00d792dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6180: 0072b094 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6181: 0070d848 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6180: 0072b09c 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6181: 0070d850 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6182: 00d779c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6183: 005cd9b0 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6184: 008ad820 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6185: 00911a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6186: 0090e700 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6187: 009af9ac 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6184: 008ad828 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6185: 00911a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6186: 0090e708 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6187: 009af9b4 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6188: 00d72640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6189: 00d6f310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6190: 0053361c 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6191: 0097f6e4 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6191: 0097f6ec 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6192: 00564654 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6193: 0029c1fc 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6194: 00db0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6195: 0093d47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6195: 0093d484 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6196: 00db0c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6197: 00db1b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6198: 00d7122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6199: 00d78a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6200: 00813bf0 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6201: 0071f308 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6200: 00813bf8 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6201: 0071f310 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6202: 00d79948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6203: 007f13d0 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6203: 007f13d8 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6204: 00d65c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6205: 0043e690 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6206: 0059ec74 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6207: 0073d280 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6208: 008d5114 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6209: 007a0b70 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6207: 0073d288 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6208: 008d511c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6209: 007a0b78 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6210: 00d78078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6211: 007ef080 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6211: 007ef088 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6212: 00db28ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6213: 00d6b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6214: 006e3574 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6214: 006e357c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6215: 0043cf40 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6216: 002b7c60 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6217: 00db14a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6218: 00d729c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6219: 00db174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6220: 00d6f870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6221: 007a0ff4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6221: 007a0ffc 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6222: 00d73d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6223: 0057b504 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6224: 005cc1ac 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6225: 007956b0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6225: 007956b8 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6226: 00d7896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6227: 00db1e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6228: 0079766c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6228: 00797674 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6229: 00d6aae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6230: 00db058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6231: 009baf10 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6231: 009baf18 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6232: 00db02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6233: 0093cc38 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6233: 0093cc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6234: 00d71dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6235: 007dd9a8 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6235: 007dd9b0 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6236: 00d773e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6237: 00db03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6238: 00d67f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6239: 00d75ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6240: 006c3f4c 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6240: 006c3f54 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6241: 002db2e8 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6242: 00db0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6243: 00d5de9c 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6244: 005adefc 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6245: 002f2a2c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6246: 00d64080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6247: 00d64f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6248: 00d774a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6249: 00db0ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6250: 00db1a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6251: 002aaf1c 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6252: 00d63a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6253: 00d68ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6254: 00db14fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6255: 008fca5c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6255: 008fca64 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6256: 00db14a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6257: 0028cad0 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6258: 00db19bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6259: 0095f200 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6260: 009c84e8 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6259: 0095f208 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6260: 009c84f0 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6261: 00cc5b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6262: 004b3634 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6263: 00db0eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6264: 009240bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6264: 009240c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6265: 002ea57c 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6266: 00d6e1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6267: 00d7b554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6268: 0057d33c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6269: 00955938 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6270: 00991638 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6269: 00955940 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6270: 00991640 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6271: 00d6c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6272: 00db05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6273: 002a8cd0 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6274: 00ccd8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6275: 0098ef8c 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6275: 0098ef94 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6276: 00634f68 308 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6277: 00d70918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6278: 00dafe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6279: 0053224c 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6280: 00db0e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6281: 007c1b78 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6281: 007c1b80 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6282: 00d75a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6283: 00d744e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6284: 00d64700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6285: 00d73658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6286: 00db044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6287: 00d68360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6288: 00db0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6289: 00db16d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6290: 0093bc58 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6290: 0093bc60 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6291: 00c7bb10 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6292: 00db1330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6293: 002e7430 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6294: 00db0b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6295: 007a0cf4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6295: 007a0cfc 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6296: 0029b484 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6297: 0097d274 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6297: 0097d27c 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6298: 00d73558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6299: 00807564 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6299: 0080756c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6300: 00d73548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6301: 002b5cf4 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6302: 0077787c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6303: 007b6598 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6302: 00777884 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6303: 007b65a0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6304: 006231b4 244 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6305: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6306: 00db1ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6307: 00c7da70 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6308: 0051ff98 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6309: 009b838c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6309: 009b8394 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6310: 00cd6204 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6311: 0057c248 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6312: 00db1552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6313: 00db0d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6314: 00836a14 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6314: 00836a1c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6315: 00caa844 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6316: 00d712fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6317: 00964b28 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 6318: 00756d1c 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6319: 008cbf10 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6320: 007f4a88 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6321: 008d18a4 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6317: 00964b30 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6318: 00756d24 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6319: 008cbf18 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6320: 007f4a90 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6321: 008d18ac 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6322: 004f51d0 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6323: 0072bca8 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6323: 0072bcb0 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6324: 005cbc38 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6325: 00b9e948 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6325: 00b9e958 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6326: 00daff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6327: 00715ca4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6327: 00715cac 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6328: 005bdde4 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6329: 006f790c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6330: 008ef398 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6331: 00811b34 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6329: 006f7914 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6330: 008ef3a0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6331: 00811b3c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6332: 0038f7e0 140 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6333: 00db1174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6334: 00d6b71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6335: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6336: 00d6e1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6337: 00d7b5d8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6338: 00db0d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6339: 00d73a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6340: 0091c7c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6340: 0091c7d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6341: 0029f1c4 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 6342: 0078fb84 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6343: 008aa0c4 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6342: 0078fb8c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6343: 008aa0cc 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6344: 00da7678 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6345: 00d72d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6346: 00297ab4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6347: 00d6fed0 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ - 6348: 008e0f10 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6348: 008e0f18 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6349: 0063eafc 112 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6350: 00d79100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6351: 0079f6e0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6351: 0079f6e8 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6352: 00d69cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 6353: 00906998 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6353: 009069a0 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ 6354: 00ccce8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ - 6355: 007170f0 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6355: 007170f8 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6356: 00db0ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6357: 009364ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6357: 009364f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6358: 00d64a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6359: 00d705e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6360: 005380f8 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6361: 00c7e06c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6362: 00db0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6363: 00d71d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6364: 00db1eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6365: 00cc9c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6366: 00d6a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6367: 00cc697c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6368: 00d6d654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6369: 00cd55a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6370: 007d855c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6370: 007d8564 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6371: 002a1828 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6372: 004fc6d0 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6373: 00db0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6374: 005cd5b8 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6375: 00543d24 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6376: 0070cb14 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6377: 008b8140 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6376: 0070cb1c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6377: 008b8148 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6378: 00d77488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6379: 0079574c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6379: 00795754 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6380: 00d7bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6381: 00db12ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6382: 00d6895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6383: 005465a4 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6384: 00d6a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6385: 00db22dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6386: 00281dc0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6387: 00db05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6388: 00909f64 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6388: 00909f6c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6389: 00db0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6390: 002907a4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6391: 00d76e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6392: 00c7d3a0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6393: 00d6f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6394: 00d75500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6395: 008492fc 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6395: 00849304 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6396: 0057f474 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6397: 00d64810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6398: 003384c0 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6399: 00d65c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6400: 00795a30 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6400: 00795a38 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6401: 00db1534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6402: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6403: 00795c04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6403: 00795c0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6404: 00d759c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6405: 008e71b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6405: 008e71c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6406: 00db1ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6407: 00d67290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6408: 008fb394 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6408: 008fb39c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6409: 00440914 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6410: 00db1b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6411: 00825d9c 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6411: 00825da4 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6412: 00d661c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6413: 007e600c 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6414: 00768e94 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6413: 007e6014 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6414: 00768e9c 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6415: 00d70708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6416: 00339d08 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6417: 00966854 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6417: 0096685c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6418: 00dafee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6419: 00d657e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6420: 004a9fec 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6421: 00db005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6422: 00db0a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6423: 007a0dac 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6423: 007a0db4 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6424: 00db1864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6425: 005e274c 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6426: 00ccfd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ - 6427: 00718d8c 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6427: 00718d94 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6428: 00db0880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6429: 0073d638 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6429: 0073d640 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6430: 00d75f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6431: 00d77d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6432: 002ea4bc 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6433: 008df238 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6434: 008d4804 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6433: 008df240 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6434: 008d480c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6435: 00cc0db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6436: 00db13e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6437: 00d74c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6438: 00db1a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6439: 00db12a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6440: 00d687fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6441: 00992570 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6441: 00992578 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6442: 00d63d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6443: 00db28ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6444: 00d65874 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6445: 00931e48 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6445: 00931e50 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6446: 00d65964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6447: 00db0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6448: 008fbc34 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6449: 0098a580 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6448: 008fbc3c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6449: 0098a588 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6450: 00db128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6451: 00d64960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6452: 005688e8 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6453: 00c7e36c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6454: 00db1cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6455: 0095b290 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6455: 0095b298 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6456: 00d6f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6457: 002a6ba8 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6458: 00d63b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6459: 004b5d7c 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6460: 00339700 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6461: 00d7245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6462: 00db1d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6463: 00cc5d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6464: 0093ac08 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6464: 0093ac10 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6465: 00d7a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6466: 005b9c24 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6467: 005cb86c 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6468: 0032b0c0 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6469: 00db2120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6470: 006cb3e0 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6470: 006cb3e8 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6471: 00d76b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6472: 0094ae54 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6472: 0094ae5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6473: 00db1c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6474: 003e974c 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6475: 00db14e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6476: 00d6a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6477: 00d72730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6478: 008ad47c 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6478: 008ad484 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6479: 00db0f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6480: 002f18f4 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6481: 0056a29c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6482: 0077a9d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6483: 008f3fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6482: 0077a9d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6483: 008f3fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6484: 00d72980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6485: 008a1f68 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6485: 008a1f70 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6486: 00536098 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6487: 007f4b04 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6487: 007f4b0c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6488: 002905d4 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6489: 008c75b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6489: 008c75bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6490: 00cc9a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6491: 009ab830 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6491: 009ab838 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6492: 00d65834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6493: 0026d1b4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6494: 002d8d10 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6495: 008ac5f0 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6495: 008ac5f8 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6496: 00db089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6497: 0077d770 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6497: 0077d778 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6498: 00d6bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6499: 00d76d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6500: 00db21fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6501: 00db03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6502: 00db1cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6503: 00db1242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6504: 00cc99f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6505: 007acc9c 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6505: 007acca4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6506: 0053a2ac 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6507: 00cc9970 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6508: 00db22c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6509: 009b3e30 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6509: 009b3e38 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6510: 00377e2c 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6511: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6512: 00d79c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6513: 00d7834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6514: 00db0f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6515: 005232c4 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6516: 00d7ab24 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6517: 009a8fbc 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6517: 009a8fc4 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6518: 00d714cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6519: 002ab114 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6520: 003dbe94 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6521: 00cc98ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6522: 005ade00 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6523: 00b2e96c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6523: 00b2e97c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6524: 00d73ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6525: 00d68110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6526: 00db0816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6527: 00964c70 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6527: 00964c78 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6528: 00d7a630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6529: 00db0bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6530: 00db0e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6531: 00cca234 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6532: 00d6def4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6533: 00932da4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6533: 00932dac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6534: 00db073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6535: 00db11da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6536: 005528a8 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6537: 00333f14 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6538: 00528d0c 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 6539: 0071f36c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6539: 0071f374 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6540: 00403dc4 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6541: 00d79da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6542: 00db197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6543: 009a10b4 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6543: 009a10bc 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6544: 005a0eb0 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6545: 0033489c 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6546: 00d6e714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6547: 00d77a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6548: 00909a6c 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6548: 00909a74 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6549: 00db069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6550: 00db1322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6551: 0096b660 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6552: 0081d794 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6553: 008bda68 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6554: 009954dc 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6555: 0098a494 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6551: 0096b668 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6552: 0081d79c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6553: 008bda70 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6554: 009954e4 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6555: 0098a49c 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6556: 002f65f0 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6557: 00d6b72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6558: 00d63d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6559: 0063ef20 104 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6560: 00db08fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6561: 00db1bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6562: 00d646b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6563: 00db0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6564: 00916124 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6564: 0091612c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6565: 00db04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6566: 00648170 232 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6567: 009bed88 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6568: 008117f4 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6567: 009bed90 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6568: 008117fc 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6569: 0029c1b8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6570: 00db001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6571: 00cd2be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6572: 00d6e394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6573: 00d7abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6574: 0026d044 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6575: 00ccdaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6576: 00db06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6577: 00db12f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6578: 009669c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6578: 009669cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6579: 00c7e4bc 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6580: 002aa6a8 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6581: 00d64970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6582: 0096a280 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6582: 0096a288 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6583: 0052caf8 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6584: 00d76164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6585: 00d79978 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6586: 00d79c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6587: 00db2400 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6588: 00db0b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6589: 0062de8c 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6590: 0061e648 88 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6591: 00cc7450 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6592: 005a4590 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6593: 00d68000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6594: 00db0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6595: 00d7b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6596: 007bb550 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6596: 007bb558 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6597: 00312c3c 48 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6598: 0099dd34 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6598: 0099dd3c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6599: 00d74cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6600: 0077b2f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6601: 009b9298 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6600: 0077b2f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6601: 009b92a0 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6602: 003215cc 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6603: 00d767c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6604: 00db086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6605: 00d77828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6606: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6607: 00d8d5b0 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6608: 007a358c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6609: 007c1608 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6608: 007a3594 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6609: 007c1610 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6610: 00db1fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6611: 00d6f480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6612: 00db1316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6613: 00d792ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6614: 00db17be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6615: 00d70178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6616: 00955654 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6616: 0095565c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6617: 00db0f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6618: 00db027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 6619: 0077e564 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6619: 0077e56c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6620: 006401dc 356 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6621: 00d6e3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6622: 009c1a88 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6622: 009c1a90 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6623: 00db0a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6624: 00d6ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6625: 0029f230 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6626: 00277058 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6627: 00db1412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6628: 00db293c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6629: 00293440 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6630: 002a052c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6631: 009c88c4 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6631: 009c88cc 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6632: 00db1d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6633: 00db06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6634: 0077ddcc 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6634: 0077ddd4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6635: 00db1cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6636: 009b1a30 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6636: 009b1a38 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6637: 00db0b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6638: 00981b2c 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6638: 00981b34 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6639: 00d70758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6640: 00901598 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6640: 009015a0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6641: 0058fe2c 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6642: 0063eeb8 104 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6643: 006211e8 412 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6644: 00d65028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6645: 00d6b2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6646: 00573f40 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6647: 00db08f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6648: 0027fe24 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6649: 00773514 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6649: 0077351c 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6650: 00db1018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6651: 00db2290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6652: 008cb938 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6652: 008cb940 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6653: 00c78ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6654: 00db07ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6655: 00da76b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6656: 00daffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6657: 00ccb1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6658: 00db0aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6659: 0052cb20 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6660: 00621d90 232 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6661: 00cc66e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6662: 00991a24 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6662: 00991a2c 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6663: 00db012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6664: 0092396c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6665: 008ecdd8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 6666: 00743e64 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6664: 00923974 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6665: 008ecde0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6666: 00743e6c 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6667: 002edea4 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6668: 00db1cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6669: 00621ac8 356 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6670: 008ba738 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6670: 008ba740 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6671: 00dafeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6672: 00909180 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6672: 00909188 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6673: 00db226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6674: 005c9704 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6675: 00d64240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6676: 00bc7898 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6677: 00d7147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6678: 00cc75dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6679: 00dafdba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6680: 00db2072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6681: 00d64d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6682: 00db1a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6683: 008e10d4 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6683: 008e10dc 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6684: 00d78acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6685: 00d73748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6686: 0056973c 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6687: 00d6cde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6688: 00db1c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6689: 006a6774 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6689: 006a677c 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6690: 0025620c 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6691: 008c7c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6692: 00810630 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6691: 008c7c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6692: 00810638 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6693: 002c5990 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6694: 009b043c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6694: 009b0444 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6695: 0029bd98 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6696: 008c9218 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6696: 008c9220 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6697: 00d64770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6698: 00d66318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6699: 00936a88 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6699: 00936a90 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6700: 00292ddc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6701: 00cc0e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6702: 002933a0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6703: 0093d3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6703: 0093d3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6704: 00d6fca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6705: 00d7a730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6706: 00d66298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6707: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6708: 009124fc 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6708: 00912504 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6709: 0056f34c 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6710: 00905540 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6710: 00905548 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6711: 0055e404 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6712: 009315d4 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6713: 009c2db0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6714: 007e65b4 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6715: 00823344 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6712: 009315dc 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6713: 009c2db8 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6714: 007e65bc 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6715: 0082334c 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6716: 00db16fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6717: 00d66568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6718: 00db0a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6719: 0077e6f0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6719: 0077e6f8 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6720: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6721: 00db13e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6722: 00d71fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6723: 00d6e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6724: 0054563c 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6725: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6726: 007de3dc 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6727: 0070cf50 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6726: 007de3e4 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6727: 0070cf58 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6728: 0045e724 1672 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6729: 00d63918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6730: 00545994 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6731: 007e8fa4 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6731: 007e8fac 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6732: 00d6ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6733: 007dbf70 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6733: 007dbf78 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6734: 004b7b58 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6735: 004096ec 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6736: 00c78934 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6737: 00db1392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6738: 005ab790 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6739: 008e13a8 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6739: 008e13b0 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6740: 00db146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6741: 00db227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6742: 00db1c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6743: 00d65330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6744: 003ae260 1760 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6745: 00d6da94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6746: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6747: 00db183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6748: 007f4d0c 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6748: 007f4d14 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6749: 00d77b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6750: 00db1ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6751: 00db0b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6752: 002c5b90 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6753: 00d74f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6754: 003fdc40 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6755: 00d65a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6756: 00db1090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6757: 005356b0 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6758: 00d74028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6759: 00d9f338 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6760: 00db1a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6761: 007b66cc 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6762: 00917640 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6761: 007b66d4 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6762: 00917648 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6763: 00db193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6764: 00562cdc 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6765: 004b62a0 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6766: 009986d8 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6767: 008d7880 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6766: 009986e0 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6767: 008d7888 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6768: 00db07da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6769: 00dafdad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6770: 005358f8 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6771: 009c9644 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6772: 00773648 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6773: 00812760 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6771: 009c964c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6772: 00773650 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6773: 00812768 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6774: 00db28ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6775: 00db1ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6776: 0094be30 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6777: 00753f0c 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6776: 0094be38 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6777: 00753f14 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6778: 00db04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6779: 00d6e114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6780: 00d9f5b8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6781: 00db019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6782: 0044d91c 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6783: 00292e7c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6784: 00db06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6785: 00db12d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6786: 0063532c 216 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6787: 00db12e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6788: 0052cb48 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6789: 0077bd9c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6789: 0077bda4 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6790: 00d709d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6791: 00d7ae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6792: 008cefac 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6792: 008cefb4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6793: 00c7d370 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6794: 004b8a08 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6795: 00db0258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6796: 00db1f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6797: 00d743f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6798: 002a1bb8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6799: 00cba49c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6800: 00db0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6801: 00cba4fc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6802: 00d79dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6803: 0056ba4c 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6804: 00cba51c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6805: 00db0c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6806: 007ac5f0 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6806: 007ac5f8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6807: 004f8848 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6808: 00db1572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6809: 00d77338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6810: 00868a54 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6810: 00868a5c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6811: 00d66d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6812: 007174e8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6813: 008e5284 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6812: 007174f0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6813: 008e528c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6814: 00d6a710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6815: 00864a30 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6815: 00864a38 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6816: 00cd2424 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctid │ │ │ │ 6817: 00db2184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6818: 00555ef8 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6819: 00d6daf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6820: 00db19a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6821: 00d79b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6822: 00d74578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6823: 00632dec 320 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 6824: 0062a078 24 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 6825: 00d6d254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6826: 0053b18c 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6827: 0074de28 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6827: 0074de30 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6828: 00d73be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6829: 00d649a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6830: 00d7b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6831: 00db1922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6832: 00dafe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6833: 00624340 364 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 6834: 00db19d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6835: 00cc24e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 6836: 008c6518 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6836: 008c6520 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6837: 00d657b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6838: 002f247c 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6839: 003bbfd4 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6840: 00d70a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6841: 003fd870 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6842: 002932f8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6843: 0099fbd8 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6843: 0099fbe0 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6844: 00daa2b8 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6845: 00db1a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6846: 009c8898 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6846: 009c88a0 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6847: 00db1a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6848: 00cd27c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiw │ │ │ │ 6849: 00db1c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6850: 00465038 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6851: 009c957c 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6851: 009c9584 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6852: 00d751a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6853: 00db00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6854: 0064ac8c 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 6855: 00d7203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6856: 00d6fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6857: 00d6b59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6858: 0098acf4 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6858: 0098acfc 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6859: 00dafe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6860: 0064b414 36 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 6861: 00d760a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6862: 0061e6a0 48 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 6863: 00db09ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6864: 0078877c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6865: 008c419c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6866: 007433d0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6864: 00788784 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6865: 008c41a4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6866: 007433d8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6867: 0052bacc 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6868: 00daffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6869: 00db1b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6870: 00db18b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6871: 008109b0 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6871: 008109b8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6872: 005d13fc 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6873: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6874: 00db20a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6875: 002f648c 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6876: 0098048c 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6877: 008e6890 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6876: 00980494 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6877: 008e6898 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6878: 0064b438 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 6879: 0036f978 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6880: 0057c4f4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6881: 00db08d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6882: 00d73a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6883: 00db2240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6884: 00cd4104 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 6885: 00d71f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6886: 0043817c 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6887: 008f8458 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6887: 008f8460 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6888: 00db04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6889: 00806e78 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6889: 00806e80 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6890: 00d6a920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6891: 00db0f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6892: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6893: 002a05c8 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6894: 00db1464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6895: 00d6e5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6896: 00db15be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6897: 00296928 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6898: 00db08f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6899: 00440d30 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6900: 00911610 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6900: 00911618 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6901: 00d68ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6902: 00814020 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6902: 00814028 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6903: 00d65fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6904: 00d6bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6905: 0073bac4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6906: 00904648 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6905: 0073bacc 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6906: 00904650 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6907: 0029da68 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6908: 008f5c40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6908: 008f5c48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6909: 00daffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6910: 00d6885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 6911: 00dafe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6912: 00d6eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6913: 00d73c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6914: 00db00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6915: 00757224 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6915: 0075722c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6916: 00db0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6917: 00c7d1f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6918: 00dafeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6919: 00d74b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 6920: 00ccecf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 6921: 008d82b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6921: 008d82c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6922: 002e40c4 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6923: 00cc4354 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 6924: 00292f1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6925: 007dbfb0 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6925: 007dbfb8 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6926: 00d79618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6927: 00555c74 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 6928: 00d70618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ - 6929: 00780bbc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6929: 00780bc4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6930: 00d692ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6931: 007580a4 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6931: 007580ac 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6932: 00db0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6933: 00db159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6934: 009b8e7c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6934: 009b8e84 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6935: 0032d4e0 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6936: 00769000 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6937: 0093249c 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6938: 0075c2a8 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6936: 00769008 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6937: 009324a4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6938: 0075c2b0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6939: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6940: 0081d84c 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6941: 0099dbf8 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6940: 0081d854 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6941: 0099dc00 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6942: 005cdda8 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6943: 00db1b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6944: 00d78fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 6945: 00d6a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6946: 00911df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6946: 00911e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6947: 00db1cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6948: 005c334c 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6949: 00d776d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6950: 008d1fe8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6950: 008d1ff0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6951: 00d73f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6952: 00db10ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6953: 0028e214 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6954: 00997ce0 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6954: 00997ce8 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6955: 00db0888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6956: 0032ce80 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6957: 008fcf40 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6957: 008fcf48 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6958: 00d67ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6959: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 6960: 003da434 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 6961: 0098ab74 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6961: 0098ab7c 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6962: 00d6947c 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6963: 009cc65c 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6963: 009cc664 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6964: 00d67de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6965: 00d64020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6966: 00cc5ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 6967: 00db0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6968: 00715a00 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6969: 008ac844 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6970: 0077bf70 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6971: 00987f34 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6968: 00715a08 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6969: 008ac84c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6970: 0077bf78 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6971: 00987f3c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6972: 00d702e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 6973: 00d8e5a0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6974: 00d66704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6975: 00450348 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6976: 0028b950 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6977: 00d77a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6978: 008ffafc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6978: 008ffb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6979: 00291604 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6980: 008ada2c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6980: 008ada34 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6981: 00db0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6982: 002c593c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6983: 00d7aed4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6984: 007d9f28 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6984: 007d9f30 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 6985: 00cd6834 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 6986: 00990308 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6986: 00990310 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6987: 00295a28 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6988: 00749d94 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6989: 0074307c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6988: 00749d9c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6989: 00743084 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6990: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6991: 008fbf1c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6992: 007ba2b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6991: 008fbf24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6992: 007ba2c0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6993: 00d66cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6994: 00c7de18 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6995: 00769614 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6996: 008d37e8 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6995: 0076961c 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6996: 008d37f0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6997: 003e94c0 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 6998: 00db1cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 6999: 002969e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7000: 008af644 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7000: 008af64c 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7001: 00db1f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7002: 004f6858 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7003: 00db20d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7004: 002ea1b0 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7005: 004505c0 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7006: 008c88c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7006: 008c88c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7007: 00d67fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7008: 0069e944 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7008: 0069e94c 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7009: 00d7196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7010: 004f0778 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7011: 00d739a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7012: 008c27ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7013: 008cbbec 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7012: 008c27b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7013: 008cbbf4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7014: 00d790c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7015: 00db0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7016: 00db09cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7017: 005a3f00 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7018: 0093665c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7018: 00936664 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7019: 00d708c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7020: 00d72840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7021: 00d69c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7022: 00290728 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7023: 009ab398 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7024: 00b86530 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7025: 008ca130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7023: 009ab3a0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7024: 00b86540 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7025: 008ca138 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7026: 00db1016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7027: 00db0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7028: 00db2124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7029: 00d65954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7030: 00d7a3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7031: 00ccce08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7032: 0075831c 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7032: 00758324 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7033: 00db0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7034: 00d67830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7035: 002f0350 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7036: 00db0c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7037: 00754e5c 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7037: 00754e64 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7038: 0028b3e8 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7039: 00cc9340 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7040: 009497e0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7040: 009497e8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7041: 00376c38 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7042: 00d65450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7043: 00db2162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7044: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7045: 0071faa4 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7045: 0071faac 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7046: 00db13b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7047: 00d747b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7048: 00999208 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7049: 009480b4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7048: 00999210 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7049: 009480bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7050: 003a53d8 104 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7051: 00db0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7052: 00d67420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7053: 00db12fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7054: 00db1d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7055: 00280e58 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7056: 002ff844 276 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7057: 00db01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7058: 002f67c0 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7059: 00da76b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7060: 00db1a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7061: 00d7b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7062: 00db190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7063: 00754780 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7063: 00754788 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7064: 004c3a94 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7065: 006baa84 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7066: 008dfb3c 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7065: 006baa8c 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7066: 008dfb44 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7067: 00d676f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7068: 0094ff70 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7069: 00968ca8 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7068: 0094ff78 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7069: 00968cb0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7070: 00db07de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7071: 0090e3ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7071: 0090e3b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7072: 00d73ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7073: 00db11b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7074: 007c3c98 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7075: 00950934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7074: 007c3ca0 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7075: 0095093c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7076: 002b86e4 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7077: 00820354 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7077: 0082035c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7078: 00d67d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7079: 00db1d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7080: 00971678 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7080: 00971680 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7081: 00db1e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7082: 00d767e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7083: 00295ad4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7084: 00db11b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7085: 00db1dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7086: 00505a24 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7087: 0073ef7c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7088: 008114f4 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7087: 0073ef84 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7088: 008114fc 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7089: 00d76748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7090: 00d6602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7091: 008d4f38 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7092: 008e3278 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7091: 008d4f40 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7092: 008e3280 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7093: 003b3c70 192 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7094: 00dafd91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7095: 00873148 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7095: 00873150 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7096: 00db157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7097: 00d7ac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7098: 00db11d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ - 7099: 00780eec 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7099: 00780ef4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7100: 00d74fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7101: 00d6b3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7102: 00d78b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7103: 00d67450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7104: 00d67d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7105: 00d77d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7106: 0029f1d4 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7107: 00618b44 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7108: 0028bb68 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7109: 00d655c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7110: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7111: 00809dac 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7111: 00809db4 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7112: 00d68e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7113: 00bc62f4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7114: 0064ac38 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7115: 008a963c 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7115: 008a9644 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7116: 00db0bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7117: 00811c74 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7117: 00811c7c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7118: 00d733a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7119: 00db2346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7120: 00db00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7121: 00642784 280 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7122: 009880a0 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7122: 009880a8 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7123: 00db23cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7124: 008c84cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7124: 008c84d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7125: 00573108 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7126: 00d652c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7127: 00d79868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7128: 008fa5bc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7129: 0073d8ac 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7130: 0086e320 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7131: 0094efac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7128: 008fa5c4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7129: 0073d8b4 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7130: 0086e328 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7131: 0094efb4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7132: 00d6a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7133: 0058a838 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7134: 00cc80b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7135: 00db0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7136: 00db0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7137: 007c16e4 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7137: 007c16ec 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7138: 00db199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7139: 008184b8 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7140: 00836a1c 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7141: 006af724 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7139: 008184c0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7140: 00836a24 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7141: 006af72c 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7142: 002ece0c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7143: 0058f610 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7144: 0070ede8 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7144: 0070edf0 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7145: 00db06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7146: 00d70ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7147: 00590138 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7148: 00daffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7149: 00323b90 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7150: 005d64d8 48 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7151: 0064949c 328 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7152: 007ac654 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7153: 007081c0 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7154: 00740a28 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7152: 007ac65c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7153: 007081c8 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7154: 00740a30 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7155: 00523854 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7156: 0090f9e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7156: 0090f9f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7157: 005c9f38 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7158: 0098a804 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7158: 0098a80c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7159: 0052bd74 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7160: 00db135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7161: 0036d248 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7162: 009789c0 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7162: 009789c8 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7163: 00db1a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7164: 00d6b53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7165: 00d640a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7166: 003c962c 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7167: 00db03da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7168: 0093a7c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7168: 0093a7d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7169: 0062f484 352 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7170: 007e8b6c 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7170: 007e8b74 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7171: 00db0eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7172: 005caefc 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7173: 00db104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7174: 004fcc44 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7175: 00d64150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7176: 00966688 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7177: 006ad114 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7178: 00756544 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7176: 00966690 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7177: 006ad11c 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7178: 0075654c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7179: 00d6f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7180: 00630a28 316 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7181: 00db019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7182: 00db0b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7183: 00d65bec 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7184: 004a3aa4 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7185: 0044e01c 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7186: 0028d0c8 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7187: 00db1f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7188: 003247c4 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7189: 009115b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7189: 009115bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7190: 00d7bc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7191: 00db1e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7192: 008b8394 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7193: 007cf7a4 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7194: 0093d1f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7192: 008b839c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7193: 007cf7ac 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7194: 0093d200 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7195: 00d78a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7196: 008c0a6c 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7196: 008c0a74 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7197: 00d79498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7198: 008dfec4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7199: 008a1e74 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7198: 008dfecc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7199: 008a1e7c 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7200: 0053a730 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7201: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7202: 00814130 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7203: 009485a4 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7202: 00814138 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7203: 009485ac 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7204: 00db024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7205: 00970554 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7205: 0097055c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7206: 00d746a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7207: 00db0c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7208: 00d6bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7209: 00db03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7210: 00da7671 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7211: 00d6ce44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7212: 0054611c 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7213: 002d91f4 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7214: 00808a54 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7215: 009d4fc8 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7214: 00808a5c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7215: 009d4fd0 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7216: 00db21e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7217: 00db0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7218: 00cd04b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7219: 002a3450 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7220: 0069eec8 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7220: 0069eed0 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7221: 004503dc 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7222: 00462310 20 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7223: 0025362c 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7224: 00d77508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7225: 0057d070 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7226: 005a714c 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7227: 00323d94 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7233,149 +7233,149 @@ │ │ │ │ 7229: 0061d7e4 448 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7230: 005d130c 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7231: 00641db0 204 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7232: 005384f8 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7233: 00db033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7234: 00d6dd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7235: 00d75b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7236: 009194c0 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7237: 00821c48 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7236: 009194c8 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7237: 00821c50 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7238: 00d6b3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7239: 002a8d50 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7240: 00db1c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7241: 00db0de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7242: 00db1c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7243: 0090584c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7243: 00905854 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7244: 003220fc 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7245: 002a3650 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7246: 00925c44 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7247: 009bda30 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7246: 00925c4c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7247: 009bda38 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7248: 00d740d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7249: 00bc627c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7250: 00db0fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7251: 0029231c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7252: 008fbdb8 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7252: 008fbdc0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7253: 00403964 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7254: 007f0680 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7254: 007f0688 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7255: 00c78da0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7256: 00db239a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7257: 0074dfa4 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7257: 0074dfac 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7258: 0053411c 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7259: 00813358 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7259: 00813360 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7260: 00d6b5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7261: 00d6b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7262: 00d643f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7263: 0062e388 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7264: 00db1146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7265: 00d734d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7266: 0094df04 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7266: 0094df0c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7267: 002f5788 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7268: 00902d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7269: 006ae7c4 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7268: 00902d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7269: 006ae7cc 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7270: 004f0298 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7271: 004b7480 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7272: 00db1a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7273: 00d6bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7274: 00756378 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7274: 00756380 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7275: 00db289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7276: 0093d4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7276: 0093d4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7277: 00d75df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7278: 00db08be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7279: 0045ceb0 168 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7280: 00d69638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7281: 00732638 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7282: 008a81c4 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7281: 00732640 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7282: 008a81cc 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7283: 0032cc5c 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7284: 0070e964 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7284: 0070e96c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7285: 00d6d394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7286: 00db037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7287: 00523f0c 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7288: 0099d224 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7288: 0099d22c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7289: 00d6a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7290: 00d6f340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7291: 00db0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7292: 00d6b36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7293: 00d6b75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7294: 00cc11d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7295: 002562ac 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7296: 00cc2b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7297: 00759b40 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7298: 0073d93c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7297: 00759b48 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7298: 0073d944 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7299: 00d73b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7300: 00788634 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7301: 00743254 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7302: 008b93b4 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7303: 0098974c 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7300: 0078863c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7301: 0074325c 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7302: 008b93bc 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7303: 00989754 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7304: 003e8be4 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7305: 00951790 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7306: 008f884c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7305: 00951798 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7306: 008f8854 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7307: 00db0c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7308: 005696e8 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7309: 00cc190c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7310: 007e4b64 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7311: 008f3e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7312: 006e7a6c 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7310: 007e4b6c 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7311: 008f3e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7312: 006e7a74 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7313: 0052ad54 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7314: 00d66388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7315: 00d70638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7316: 00441944 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7317: 00db1902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7318: 00d78cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7319: 00db176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7320: 00db1606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7321: 00d67d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7322: 00db1b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7323: 00539e98 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7324: 0081f260 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7325: 00990ab4 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7326: 008c89d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7324: 0081f268 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7325: 00990abc 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7326: 008c89dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7327: 00537870 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7328: 00d66dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7329: 005e0c28 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7330: 00d6e044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7331: 00d6d8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7332: 00db03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7333: 00db18a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7334: 00d73838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7335: 00d7a6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7336: 00d7194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7337: 008d97b8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7337: 008d97c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7338: 00319be4 328 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7339: 0075973c 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7339: 00759744 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7340: 00db2362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7341: 002923c4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7342: 005ae0a4 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7343: 0077c140 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7343: 0077c148 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7344: 00502d58 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7345: 00d75260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7346: 008ca078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7346: 008ca080 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7347: 00d712ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7348: 006e58ec 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7348: 006e58f4 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7349: 005ca6dc 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7350: 00db0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7351: 004647ec 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7352: 003322e8 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7353: 00cc64d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7354: 00850f64 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7354: 00850f6c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7355: 00db1390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7356: 00db0eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7357: 00db05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7358: 00324258 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7359: 00794f30 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7360: 00722e78 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7359: 00794f38 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7360: 00722e80 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7361: 00d6b38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7362: 0044b88c 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7363: 00cce2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7364: 0053fcc8 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7365: 0052b874 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7366: 005c6ba4 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7367: 00520f48 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7368: 00d7a464 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7369: 00db15ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7370: 00981aa4 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7370: 00981aac 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7371: 00539a6c 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7372: 00cce3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7373: 00d74bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7374: 00db0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7375: 00d73518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7376: 00d6d4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 7377: 00545c18 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ @@ -7392,15 +7392,15 @@ │ │ │ │ 7388: 00db1992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7389: 00db14f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7390: 0032d668 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7391: 00256608 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7392: 00d6c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7393: 00d74468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7394: 0028b8f0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7395: 0091420c 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7395: 00914214 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 7396: 00d65974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7397: 005da3ac 8 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7398: 00d75c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7399: 005c32c0 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7400: 0063de88 168 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7401: 00db1164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7402: 00dafd68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7413,518 +7413,518 @@ │ │ │ │ 7409: 00d78ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7410: 00d6900c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7411: 00d7223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7412: 00d69c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7413: 00562a74 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7414: 00d6f840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7415: 002d8d88 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7416: 007209e0 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7417: 0094fb78 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7416: 007209e8 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7417: 0094fb80 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7418: 00d75a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7419: 0094cf8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7420: 00917780 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7419: 0094cf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7420: 00917788 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7421: 00db01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7422: 00325e24 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7423: 00db0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7424: 00db2254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7425: 00db0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7426: 00857f68 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7426: 00857f70 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7427: 005e229c 468 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7428: 00d7187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7429: 00550c68 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7430: 008dc8b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7431: 0074d4ac 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7430: 008dc8b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7431: 0074d4b4 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7432: 002f280c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7433: 00635814 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7434: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7435: 008db098 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7436: 009ca0d8 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7437: 00954110 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7435: 008db0a0 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7436: 009ca0e0 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7437: 00954118 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7438: 0064972c 60 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7439: 00d68cd0 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7440: 005cc7ac 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7441: 00d6dc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7442: 00528500 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7443: 00db0996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7444: 00db0d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7445: 00db0974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7446: 002ea0a0 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7447: 002a6d34 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7448: 00950ccc 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7448: 00950cd4 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7449: 00db03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7450: 009030a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7450: 009030ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7451: 00cce32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7452: 00dafffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7453: 0081b114 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7453: 0081b11c 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7454: 00db1b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7455: 005a4ef8 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7456: 00cce434 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7457: 00d714ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7458: 0096c048 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7458: 0096c050 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7459: 00dafd7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7460: 0052cce8 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7461: 00db1654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7462: 00d6ee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7463: 00759d60 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7463: 00759d68 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7464: 003a5548 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7465: 00589a5c 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7466: 009b175c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7466: 009b1764 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7467: 00d752b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7468: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7469: 0053d210 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7470: 00d7119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7471: 0028baa8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7472: 00d67770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7473: 0070ed18 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7474: 00745b64 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7475: 00749d5c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7473: 0070ed20 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7474: 00745b6c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7475: 00749d64 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7476: 004b318c 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7477: 00d66754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7478: 00db0928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7479: 00db0e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7480: 00db1d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7481: 0091373c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7481: 00913744 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7482: 00d657a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7483: 007ea834 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7484: 008c33f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7483: 007ea83c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7484: 008c33fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7485: 005273e4 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7486: 00db036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7487: 00d66854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7488: 00cd3210 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7489: 00d76eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7490: 00ccc124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7491: 00984adc 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7491: 00984ae4 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7492: 00d7113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7493: 00d66974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7494: 00d6b30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7495: 00787c38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7495: 00787c40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7496: 0028c208 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7497: 00db2340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7498: 00db1b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7499: 0043d920 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7500: 00db1142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7501: 00db230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7502: 00292470 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7503: 0050f420 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7504: 00781358 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7504: 00781360 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7505: 003249e0 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7506: 0095c95c 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7506: 0095c964 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7507: 00cc9550 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7508: 00d6f770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7509: 0064ae48 16 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ - 7510: 0095f1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7510: 0095f1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7511: 00d7a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7512: 00d649f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7513: 00d64690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7514: 00db0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7515: 00db1cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7516: 009ac974 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7516: 009ac97c 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7517: 00db0a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7518: 00db1890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7519: 00db156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7520: 00db199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7521: 0053676c 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7522: 0072ca80 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7523: 0098a338 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7524: 0098d30c 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7522: 0072ca88 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7523: 0098a340 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7524: 0098d314 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7525: 00d75ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7526: 002a36c0 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7527: 00754024 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7527: 0075402c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7528: 00db0a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7529: 00440cac 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7530: 00d75440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7531: 00745290 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7531: 00745298 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7532: 00d73b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7533: 00d729a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7534: 0028b8d0 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7535: 00527180 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7536: 00d6c08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7537: 0079fc1c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7537: 0079fc24 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7538: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7539: 006b36e8 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7539: 006b36f0 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7540: 00c78f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7541: 007adc08 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7542: 0070d708 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7541: 007adc10 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7542: 0070d710 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7543: 00db099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7544: 00cd2c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7545: 00334d24 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7546: 007f5c60 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7546: 007f5c68 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7547: 00cc6c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7548: 0056d818 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7549: 00cc7138 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7550: 00db1258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7551: 00d6939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7552: 007629b4 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7552: 007629bc 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7553: 00d7bc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7554: 00db296a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7555: 007dbf54 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7555: 007dbf5c 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7556: 00db296f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7557: 00813db8 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7557: 00813dc0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7558: 00d74c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7559: 00db1ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7560: 00cc1888 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7561: 00824eac 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7562: 00999320 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7561: 00824eb4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7562: 00999328 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7563: 00d79858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7564: 008fbc50 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7565: 009ca6bc 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7564: 008fbc58 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7565: 009ca6c4 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7566: 002e87bc 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7567: 0097768c 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7567: 00977694 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7568: 00db0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7569: 00750fd0 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7570: 00829590 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7571: 006acdc0 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7569: 00750fd8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7570: 00829598 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7571: 006acdc8 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7572: 0059efd8 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7573: 00db1ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7574: 00d6fc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7575: 00db1218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7576: 00d65824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7577: 00db28d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7578: 00d6d704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7579: 00286544 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7580: 00503064 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7581: 00d76ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7582: 0095886c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7583: 009363d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7582: 00958874 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7583: 009363e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7584: 0029ef98 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7585: 0077d1a0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7585: 0077d1a8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7586: 00dafe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7587: 00dafdbd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7588: 00db1248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7589: 00d63a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7590: 00c7e530 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7591: 0081e6ac 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7591: 0081e6b4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7592: 00293800 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7593: 00d7bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7594: 00646f48 220 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7595: 00db1bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7596: 00d66734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7597: 007ad264 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7597: 007ad26c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7598: 00d6899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7599: 009c1c2c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7599: 009c1c34 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7600: 004aa5f4 160 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7601: 008b81c8 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7601: 008b81d0 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7602: 00286604 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7603: 00d637a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7604: 00d79b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7605: 00db0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7606: 00d7831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7607: 00d7a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7608: 00db181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7609: 0063e444 96 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7610: 00399b10 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7611: 002904c8 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7612: 00db180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7613: 00850c3c 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7613: 00850c44 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7614: 00d67650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7615: 00db0ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7616: 00555aa0 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7617: 00716428 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7617: 00716430 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7618: 00293d34 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7619: 00511810 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7620: 005d6670 2904 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7621: 00d74e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7622: 00db1548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7623: 00524f34 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7624: 00d658b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7625: 009880ac 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7625: 009880b4 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7626: 00d7198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7627: 0086e1b0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7627: 0086e1b8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7628: 00641098 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7629: 002ee078 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7630: 009d3f68 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7630: 009d3f70 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7631: 00d63808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7632: 00db093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7633: 0062e748 360 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7634: 00d65d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7635: 00d6e214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7636: 00d71e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7637: 00c7bc5c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7638: 00641130 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7639: 00988058 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7639: 00988060 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7640: 005cb4d4 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7641: 00db12d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7642: 008f8178 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7642: 008f8180 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7643: 00d7235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7644: 00d6a6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7645: 008e74f8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7645: 008e7500 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7646: 005646a4 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7647: 004abb40 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7648: 00db113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7649: 00db1dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7650: 00950cd4 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7651: 00942b78 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7650: 00950cdc 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7651: 00942b80 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7652: 00db0b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7653: 008bcef0 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7653: 008bcef8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7654: 00db1ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7655: 00db2056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7656: 007b0e3c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7656: 007b0e44 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7657: 00db1d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7658: 006411c0 68 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7659: 00db2224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7660: 006c8760 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7660: 006c8768 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7661: 00db15cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7662: 00db152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7663: 00d67790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7664: 008dd35c 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7664: 008dd364 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7665: 0029d294 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7666: 009116c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7666: 009116d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7667: 005aa960 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7668: 0028d284 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7669: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7670: 00d770d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7671: 00db0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7672: 00d7869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7673: 004494f0 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7674: 00db18b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7675: 00db13f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7676: 00900c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7676: 00900c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7677: 005e09d0 136 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7678: 008ccd34 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7679: 007f5b60 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7678: 008ccd3c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7679: 007f5b68 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7680: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7681: 00dafda5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7682: 00dafd7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7683: 004b3814 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7684: 0096a4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7684: 0096a4e8 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7685: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7686: 00891c38 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7686: 00891c40 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7687: 00d69db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7688: 00d69678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7689: 00988cdc 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7690: 009835f8 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7689: 00988ce4 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7690: 00983600 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7691: 0059f648 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7692: 00db2328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7693: 00d6e684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7694: 00db1c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7695: 00db0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7696: 00db1882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7697: 00d6f3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7698: 0090174c 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7699: 007daaa8 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7698: 00901754 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7699: 007daab0 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7700: 00d75330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7701: 00d720bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7702: 00908d54 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7702: 00908d5c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7703: 00db0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ - 7704: 006ad1e8 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7704: 006ad1f0 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7705: 0058dccc 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7706: 009550ac 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7706: 009550b4 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7707: 0026cf98 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7708: 00d7b504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7709: 00716abc 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7710: 007c3b94 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7709: 00716ac4 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7710: 007c3b9c 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7711: 00641250 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7712: 00db07f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7713: 00984b30 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7713: 00984b38 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7714: 00d769c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7715: 00d639a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7716: 00ccf2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7717: 00d72ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7718: 00c7d5dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7719: 006412e8 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7720: 007bab98 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7721: 0099ac70 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7720: 007baba0 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7721: 0099ac78 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7722: 0028b1bc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7723: 0077fd78 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7723: 0077fd80 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7724: 00d6f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7725: 0028cf10 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7726: 008d2458 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7726: 008d2460 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7727: 004647f8 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7728: 00d758c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7729: 00db1250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7730: 00d7930c 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7731: 0074d94c 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7731: 0074d954 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7732: 0044fc08 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7733: 00db03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7734: 00db0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7735: 00ccb2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7736: 00b87ac0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7736: 00b87ad0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7737: 00db126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7738: 00280574 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7739: 0093e664 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7740: 00980a84 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7741: 009ca428 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7739: 0093e66c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7740: 00980a8c 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7741: 009ca430 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7742: 00db19b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7743: 0073f474 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7743: 0073f47c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7744: 00641378 68 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7745: 00d73b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7746: 00623d50 416 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7747: 00900fc0 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7747: 00900fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7748: 00ccee00 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ - 7749: 009ac4c0 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7749: 009ac4c8 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7750: 0053ccb8 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7751: 00dafefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7752: 00db01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7753: 0069e7a4 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7753: 0069e7ac 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7754: 00d713dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7755: 0027ff80 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7756: 006234ac 272 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7757: 00d7a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7758: 00db16a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7759: 005cfb40 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7760: 0069cc20 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7761: 00923a2c 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7760: 0069cc28 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7761: 00923a34 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7762: 00d79cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7763: 008ebca0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7764: 0099ad4c 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7763: 008ebca8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7764: 0099ad54 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 7765: 00db041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7766: 00550bd0 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7767: 00945d2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7767: 00945d34 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7768: 00c7dbd4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7769: 003b3c64 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7770: 00db1b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7771: 00d7ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7772: 004b6fc4 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7773: 00db0c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7774: 007de154 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7774: 007de15c 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7775: 00db17de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 7776: 009b1294 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7776: 009b129c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7777: 00d6c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7778: 007e70c4 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7778: 007e70cc 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7779: 00d75320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7780: 0096a5a0 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7780: 0096a5a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7781: 00d6a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7782: 005d4e8c 112 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ - 7783: 00746a14 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 7783: 00746a1c 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 7784: 00db20e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7785: 002e5844 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7786: 008c9440 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7786: 008c9448 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7787: 00d70528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7788: 008657d0 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7789: 008ed5d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7788: 008657d8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7789: 008ed5d8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7790: 00d64f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7791: 009597d0 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7792: 009b6ad4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7791: 009597d8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7792: 009b6adc 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7793: 00db1678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7794: 00db11fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 7795: 00cc6c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 7796: 00db0a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7797: 00dafe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7798: 00860cac 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7798: 00860cb4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7799: 0057c344 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7800: 00db10a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7801: 00d73e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7802: 00db1dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7803: 00cc8554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 7804: 002a3c28 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7805: 00db0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7806: 00d662e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7807: 005912bc 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7808: 00439c58 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7809: 00db03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7810: 0094d0a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7810: 0094d0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7811: 0029171c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7812: 0028beb8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7813: 00988998 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7813: 009889a0 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7814: 00d66d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 7815: 00790c1c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 7815: 00790c24 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 7816: 00ccf5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 7817: 00b9e950 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7817: 00b9e960 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7818: 00d681c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7819: 002e6538 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7820: 00db0b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7821: 00d73cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7822: 00d7aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7823: 003e9504 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 7824: 00d768e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7825: 0028b928 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7826: 008af664 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7826: 008af66c 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7827: 00ccf538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 7828: 0058d9c8 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7829: 00db0c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 7830: 007692c4 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 7831: 0069d77c 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ - 7832: 0073c6c4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 7830: 007692cc 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 7831: 0069d784 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 7832: 0073c6cc 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 7833: 005a00b0 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7834: 00db137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7835: 00d6fabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 7836: 0063f3e4 164 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 7837: 00952968 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7837: 00952970 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7838: 00db1f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7839: 00d8d5a0 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7840: 008d05a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7840: 008d05a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7841: 00573780 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7842: 00446380 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7843: 00db0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7844: 00dafd9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7845: 00db14d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 7846: 00787a48 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 7846: 00787a50 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7847: 00d682b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7848: 008a984c 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7849: 0069d608 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 7850: 008d1088 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7848: 008a9854 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7849: 0069d610 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 7850: 008d1090 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7851: 0029b470 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7852: 00d7a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7853: 00ccdf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 7854: 005372a4 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7855: 00ccf4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 7856: 005d2d2c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7857: 004f48e8 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7858: 00d66954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7859: 005c8860 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7860: 00d65774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7861: 00db1802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7862: 00db1996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7863: 00db1c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7864: 00998874 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7864: 0099887c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7865: 00d65250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7866: 00d6a910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7867: 00db18ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7868: 00987f3c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7868: 00987f44 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7869: 00db28b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7870: 00d668e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7871: 00d7b544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 7872: 007bac38 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7872: 007bac40 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7873: 00d6df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7874: 0074a328 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7874: 0074a330 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7875: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7876: 003771ec 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7877: 00588498 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7878: 005359b4 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7879: 00d8d1f8 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7880: 00d6f2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7881: 002c5818 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7882: 002801a0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7883: 0093637c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7884: 00958ee4 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7885: 008fcd2c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7883: 00936384 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7884: 00958eec 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7885: 008fcd34 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7886: 00d65580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7887: 00980658 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7887: 00980660 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7888: 00db2046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 7889: 00db0d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7890: 0058d3a0 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7891: 00947298 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7891: 009472a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7892: 002906d4 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7893: 00d7c858 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7894: 00d6b5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7895: 00db2188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7896: 00db228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7897: 00c6ac94 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7898: 00db2314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7899: 00d727c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7900: 00902f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7900: 00902f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7901: 00d6ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7902: 00d6e5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 7903: 00cc7d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 7904: 005da3bc 48 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 7905: 00827ba0 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7905: 00827ba8 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7906: 00db1344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7907: 006eb398 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7907: 006eb3a0 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7908: 00299f54 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7909: 00588a88 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7910: 00805244 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7910: 0080524c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7911: 00d66c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7912: 0095bd38 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7912: 0095bd40 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7913: 00d790f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 7914: 00db0922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7915: 002a0e10 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7916: 00d73d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 7917: 00d704c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 7918: 00923aec 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 7919: 0069d6c0 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 7918: 00923af4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7919: 0069d6c8 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 7920: 00db23ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 7921: 005c827c 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7922: 00db11a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 7923: 00db1126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7924: 00d7ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7925: 00d7208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7926: 00d71d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ @@ -7933,650 +7933,650 @@ │ │ │ │ 7929: 004f4afc 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7930: 00492a04 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7931: 002925d0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7932: 00db1fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7933: 00db1636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7934: 00db0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7935: 00db0946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7936: 009b935c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7936: 009b9364 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7937: 00db099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7938: 00d642f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7939: 007f6514 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7939: 007f651c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7940: 002a3988 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7941: 00dafd55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7942: 002a39e8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 7943: 00d6ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 7944: 0081ddb8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7944: 0081ddc0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7945: 00d79e68 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7946: 00db016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7947: 009ba734 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7947: 009ba73c 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7948: 00db079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7949: 00811a64 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7949: 00811a6c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7950: 00538534 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7951: 0058ed00 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7952: 00d77228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7953: 00d66dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7954: 00958b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7955: 0074bdc4 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7956: 0096adfc 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7954: 00958b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7955: 0074bdcc 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7956: 0096ae04 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7957: 00537cb4 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7958: 00db0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7959: 0084b55c 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7960: 008f33a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7961: 007fe208 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7959: 0084b564 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7960: 008f33a8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7961: 007fe210 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7962: 0050602c 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7963: 008c81ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7964: 00b2c0e8 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 7965: 00743cc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7966: 009a118c 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7963: 008c81f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7964: 00b2c0f8 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 7965: 00743ccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7966: 009a1194 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7967: 00db1b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7968: 00daffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7969: 00d6b78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7970: 00db1ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7971: 00d6a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7972: 00817e24 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7973: 00849eec 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7972: 00817e2c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7973: 00849ef4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7974: 002534b8 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7975: 00dafe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7976: 005db9cc 380 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 7977: 00db2154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7978: 00d739e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7979: 00969d08 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7979: 00969d10 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7980: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7981: 005d739c 1920 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 7982: 00d722bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7983: 0098d5b4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7984: 009aeebc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7985: 008b9f38 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7983: 0098d5bc 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7984: 009aeec4 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7985: 008b9f40 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7986: 00db14aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7987: 00512894 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7988: 00d79b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7989: 00c7e2e4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7990: 0028b8c0 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7991: 002eb1ac 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7992: 00db0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7993: 00db28da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7994: 00745b78 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7994: 00745b80 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7995: 00d6be6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7996: 00db21c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7997: 00817e14 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7998: 0070f870 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7997: 00817e1c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7998: 0070f878 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 7999: 00d71bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8000: 00d6a6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8001: 00312bdc 96 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8002: 00db006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8003: 0095d3a4 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8003: 0095d3ac 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8004: 00db0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8005: 0064bfc8 4 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8006: 00dafea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8007: 002ed930 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8008: 00db1422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8009: 00d6f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8010: 00d6dba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8011: 00d77588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8012: 00db16e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8013: 00d73ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8014: 0074a000 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8014: 0074a008 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8015: 00d7b794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8016: 00db1c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8017: 00db06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8018: 0096c1b0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8019: 0075031c 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8018: 0096c1b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8019: 00750324 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8020: 0029267c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8021: 00db06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8022: 007e77cc 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8023: 0077d2b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8022: 007e77d4 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8023: 0077d2bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8024: 00624ec8 524 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8025: 00d70a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8026: 0026fcb4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8027: 00db0874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8028: 00db1846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8029: 006f71a4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8030: 00957cd0 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8029: 006f71ac 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8030: 00957cd8 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8031: 00db13ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8032: 009281c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8032: 009281c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8033: 00db0f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8034: 00966ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8034: 00966ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8035: 00d6d8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8036: 00db217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8037: 0073e194 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8037: 0073e19c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8038: 003245dc 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8039: 00db1fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8040: 006d50ec 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8041: 008bec14 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8040: 006d50f4 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8041: 008bec1c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8042: 0029a2c0 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8043: 00d7a590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8044: 0029475c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8045: 00db09ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8046: 00db0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8047: 00d7acfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8048: 007d8490 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8048: 007d8498 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8049: 00c7d8f8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8050: 0064b814 444 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8051: 0044d9dc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8052: 00db0e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8053: 00db0e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8054: 00d760e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8055: 00d6cfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8056: 00db0932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8057: 002952d4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8058: 00d70648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8059: 00db096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8060: 00b0d530 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8061: 0094155c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8062: 00858f28 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8063: 00902ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8060: 00b0d540 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8061: 00941564 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8062: 00858f30 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8063: 00902aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8064: 00d6a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8065: 0029c4b4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8066: 007440f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8066: 007440f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8067: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8068: 009893a8 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8068: 009893b0 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8069: 00575ac8 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8070: 008a994c 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8070: 008a9954 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8071: 00d78b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8072: 00db200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8073: 00383450 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8074: 004f4a60 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8075: 00db1afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8076: 00db1702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8077: 009270fc 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8077: 00927104 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8078: 00d797a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8079: 0093cb24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8079: 0093cb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8080: 00db1368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8081: 00857314 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8081: 0085731c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8082: 00d66e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8083: 00d706a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8084: 00d68f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8085: 00db0eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8086: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8087: 00db1798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8088: 00db22e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8089: 0073b34c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8089: 0073b354 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8090: 00db0dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8091: 008f4968 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8091: 008f4970 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8092: 00db09c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8093: 00988698 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8093: 009886a0 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8094: 00d6c0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8095: 00d78c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8096: 008fb4d0 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8096: 008fb4d8 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8097: 00d7bd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8098: 00d6feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8099: 00d76f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8100: 00db0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8101: 009bfdcc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8101: 009bfdd4 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8102: 00d741b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8103: 00db0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8104: 003daf44 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8105: 00909df0 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8106: 0071d60c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8105: 00909df8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8106: 0071d614 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8107: 00db03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8108: 009ac724 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8108: 009ac72c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8109: 00db16ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8110: 00bc62a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8111: 0069e8c0 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8111: 0069e8c8 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8112: 00d76e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8113: 0096d90c 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8114: 009aaad4 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8113: 0096d914 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8114: 009aaadc 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8115: 00d734b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8116: 00db1184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8117: 00d6abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8118: 00d6b45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8119: 0090bf2c 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8119: 0090bf34 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8120: 005cfa28 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8121: 00d768b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8122: 007f5938 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8123: 0070cc88 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8122: 007f5940 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8123: 0070cc90 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8124: 0062ea14 352 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8125: 00d7885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8126: 0069d490 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8126: 0069d498 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8127: 002e8cd8 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8128: 0040416c 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8129: 0073e078 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8129: 0073e080 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8130: 0058072c 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8131: 00d673e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8132: 008e3ae8 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8132: 008e3af0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8133: 0043b1ec 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8134: 0029e0f8 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8135: 00db1d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8136: 002a9214 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8137: 0090cc90 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8137: 0090cc98 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8138: 00db010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8139: 00d65470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8140: 0073d394 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8140: 0073d39c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8141: 00db1938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8142: 00d6d024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8143: 00d64ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8144: 00db0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8145: 00b0d158 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8145: 00b0d168 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8146: 005a59d4 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8147: 00d6baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8148: 00d7a5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8149: 00db21c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8150: 00d77e04 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8151: 0095a910 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8151: 0095a918 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8152: 00292720 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8153: 0084cc08 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8153: 0084cc10 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8154: 00d6b74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8155: 00780054 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8155: 0078005c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8156: 00582c38 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8157: 0064b3cc 72 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8158: 00d7928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8159: 00332098 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8160: 00db0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8161: 0028b948 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8162: 00db16ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8163: 00c78868 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 8164: 00701068 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8164: 00701070 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8165: 00d71bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8166: 0055e508 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8167: 00db000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8168: 0028b938 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8169: 007690fc 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8170: 007578ec 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8169: 00769104 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8170: 007578f4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8171: 00d6fd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8172: 00d6b4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8173: 00db14c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8174: 00cc41c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8175: 00db0d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8176: 00d6da04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8177: 008183fc 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8177: 00818404 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8178: 00db1562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8179: 0059ffd4 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8180: 002a3b08 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8181: 00db1aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8182: 00db0f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8183: 00d737a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8184: 00d63ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8185: 00d6aa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8186: 00799adc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8186: 00799ae4 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8187: 00db14c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8188: 009544bc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8189: 008fb964 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8188: 009544c4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8189: 008fb96c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8190: 00d76b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8191: 00628dcc 160 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8192: 00db1de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8193: 007883a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8193: 007883ac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8194: 00dafec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8195: 005689e4 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8196: 00d64b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8197: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8198: 00467e98 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8199: 00d71a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8200: 00db105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8201: 00dafdb2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8202: 0052ae64 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8203: 00cc6a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8204: 00cc7030 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8205: 00db08a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8206: 00b2e974 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8207: 007b0b78 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8206: 00b2e984 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8207: 007b0b80 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8208: 00db2150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8209: 00d77628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8210: 0026ccb0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8211: 007ba730 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8211: 007ba738 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8212: 00db038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8213: 00d69e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8214: 00db1596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8215: 00db07ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8216: 0053a0c8 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8217: 00db03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8218: 005685bc 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8219: 00db15c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8220: 00797f0c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8220: 00797f14 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8221: 00db04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8222: 008bdb6c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8222: 008bdb74 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8223: 00db1a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8224: 00964000 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8224: 00964008 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8225: 00db1e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8226: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8227: 007457f4 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8228: 008a70a0 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8227: 007457fc 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8228: 008a70a8 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8229: 00dafd69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8230: 00449f5c 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8231: 0097923c 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8231: 00979244 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8232: 00528db8 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8233: 002d8698 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8234: 0071eea8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8234: 0071eeb0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8235: 00d6fa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8236: 00cc1678 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8237: 00db00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8238: 00959bec 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8238: 00959bf4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8239: 00db097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8240: 00859658 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8241: 0080925c 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8240: 00859660 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8241: 00809264 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8242: 0051b76c 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8243: 00d66468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8244: 00db0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8245: 003320fc 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8246: 003c8054 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8247: 00db087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8248: 005399fc 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8249: 0070f3a8 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8249: 0070f3b0 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8250: 00d6603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8251: 00378da4 180 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8252: 008b95a8 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8253: 007e4710 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8254: 0097f3dc 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8252: 008b95b0 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8253: 007e4718 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8254: 0097f3e4 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8255: 00db20c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8256: 00d73628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8257: 0062a4e8 132 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8258: 00daffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8259: 00db1840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8260: 00c7bb70 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8261: 009672c8 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8261: 009672d0 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8262: 00257cbc 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8263: 00d701c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8264: 00db0f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8265: 00db1e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8266: 00798034 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8266: 0079803c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8267: 00d65864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8268: 008c2bcc 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8268: 008c2bd4 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8269: 002e756c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8270: 0028abb8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8271: 00d668a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8272: 00db118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8273: 005da0a4 180 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8274: 00550e24 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8275: 00db0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8276: 007c3048 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8276: 007c3050 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8277: 00d780b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8278: 00d6a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8279: 008f8c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8279: 008f8c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8280: 00d69d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8281: 0072bfb8 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8282: 008f5678 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8281: 0072bfc0 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8282: 008f5680 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8283: 00d75b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8284: 00d771e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8285: 00d7132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8286: 0090b8c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8287: 007fccb8 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8286: 0090b8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8287: 007fccc0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8288: 005b20a4 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8289: 00d9f610 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8290: 00db161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8291: 008e7724 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8292: 0081f0f0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8291: 008e772c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8292: 0081f0f8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8293: 00db21e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8294: 00d65420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8295: 00db0862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8296: 00db09f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8297: 0075fba8 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8297: 0075fbb0 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8298: 00db1c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8299: 00d65530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8300: 00286008 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8301: 00948c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8302: 0069d068 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8303: 00828d80 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8301: 00948ca4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8302: 0069d070 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8303: 00828d88 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8304: 00db1ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8305: 0062ecd4 316 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8306: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8307: 00d7be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8308: 00db1abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8309: 00321514 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8310: 006ba330 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8310: 006ba338 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8311: 00db1da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8312: 008d4298 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8312: 008d42a0 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8313: 00db15e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8314: 0055dd5c 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8315: 008d2bc4 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8315: 008d2bcc 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8316: 00db0976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8317: 00db0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8318: 00d73388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8319: 007af704 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8319: 007af70c 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8320: 00db0866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8321: 0069d108 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8321: 0069d110 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8322: 00db1f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8323: 002a8a8c 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8324: 00d6f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8325: 003390f4 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8326: 00d7127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8327: 009c89d4 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8327: 009c89dc 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8328: 003236d8 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8329: 00db0f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8330: 00728a14 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8330: 00728a1c 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8331: 00d6bedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8332: 00db007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8333: 00d6a500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8334: 00db2274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8335: 00db0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8336: 00d68600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8337: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8338: 00db09f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8339: 00d75e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8340: 00db18e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8341: 00d67ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8342: 00c7b41c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8343: 00979404 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8343: 0097940c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8344: 00cba52c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8345: 00909f80 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8345: 00909f88 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8346: 00db00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8347: 00cba54c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8348: 0036f958 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8349: 00cba58c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8350: 0044b408 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8351: 006ac8e0 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ - 8352: 008a9eb8 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8351: 006ac8e8 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8352: 008a9ec0 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8353: 00d7ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8354: 00993088 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8355: 0069f260 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8356: 008fd2f8 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8354: 00993090 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8355: 0069f268 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8356: 008fd300 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8357: 00d638c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8358: 00dafe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8359: 0038828c 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8360: 00980efc 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8361: 00782894 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8360: 00980f04 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8361: 0078289c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8362: 00d77378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8363: 00d74df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8364: 00321f2c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8365: 00283b70 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8366: 008ffdf4 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8366: 008ffdfc 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8367: 0064ac9c 100 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8368: 00db01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8369: 00d7ad0c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8370: 007f25ac 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8371: 0077b660 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8370: 007f25b4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8371: 0077b668 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8372: 00db292e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8373: 0062a70c 24 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8374: 0044e214 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8375: 007f4a18 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8375: 007f4a20 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8376: 0062a45c 140 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8377: 00ccfbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8378: 009c88e8 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8378: 009c88f0 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8379: 00cc94cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8380: 0063404c 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8381: 00d6f850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8382: 008c6dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8382: 008c6dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8383: 00db0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8384: 0057c290 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8385: 00cd16bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ - 8386: 007b0e34 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8386: 007b0e3c 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8387: 00d7189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8388: 0044c160 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8389: 008c8134 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8389: 008c813c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8390: 00391edc 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8391: 00d74328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8392: 00db1dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8393: 00db22f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8394: 009c87cc 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8394: 009c87d4 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8395: 00db1262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8396: 009bcd84 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8396: 009bcd8c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8397: 00d6a6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8398: 0096df50 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8398: 0096df58 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8399: 00db1080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8400: 00db1faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8401: 00d6b6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8402: 00d79e3c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8403: 00d71dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8404: 00db039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8405: 00295528 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8406: 00286114 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8407: 00911724 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8408: 008f8db0 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8407: 0091172c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8408: 008f8db8 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8409: 005cd4dc 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8410: 0097f838 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8410: 0097f840 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8411: 002a24bc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8412: 00980dcc 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8413: 007f2610 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8412: 00980dd4 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8413: 007f2618 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8414: 00db23ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8415: 00daffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8416: 00db0a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8417: 00db07a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8418: 00d69f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8419: 002897ec 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8420: 0033a148 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8421: 00db17ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8422: 002a7c8c 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8423: 00db1ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8424: 0093e0d4 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8424: 0093e0dc 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8425: 002e9e80 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8426: 00d644a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8427: 00d9f50c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8428: 00d73948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8429: 0095b410 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8429: 0095b418 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8430: 0038394c 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8431: 00db0a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8432: 0062c75c 316 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8433: 00d795c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8434: 009033f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8435: 008ab6e4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8434: 009033f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8435: 008ab6ec 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8436: 0053d0d8 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8437: 00db1388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8438: 00793b04 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8439: 006ccbb8 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8438: 00793b0c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8439: 006ccbc0 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8440: 00382a30 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8441: 009aebb8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8441: 009aebc0 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8442: 00537348 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8443: 0075dc00 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8443: 0075dc08 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8444: 003bc054 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8445: 0099c55c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8446: 00936548 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8447: 008c286c 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8448: 008dc494 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8445: 0099c564 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8446: 00936550 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8447: 008c2874 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8448: 008dc49c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8449: 00d7a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8450: 00c7e658 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8451: 00cc2a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ - 8452: 00787fcc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8452: 00787fd4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8453: 00d690cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8454: 00d79728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8455: 006ad68c 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8455: 006ad694 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8456: 00d77868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8457: 0077a13c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8457: 0077a144 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8458: 00511898 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8459: 00d6e614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8460: 00889304 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8460: 0088930c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8461: 00db1296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8462: 00d691cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8463: 008be954 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8463: 008be95c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8464: 00dafe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8465: 00ccc544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8466: 00d6b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8467: 004040e0 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8468: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8469: 00958a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8469: 00958a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8470: 00cd2a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfid │ │ │ │ 8471: 0037701c 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8472: 00db1fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8473: 00769c00 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8473: 00769c08 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8474: 00db0c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8475: 00d64bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8476: 0032c338 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8477: 00db03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8478: 002fee94 84 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8479: 00db17c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8480: 006e6164 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8480: 006e616c 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8481: 00db1d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8482: 00d6e2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8483: 00537d74 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8484: 009795c4 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8485: 009275b0 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8484: 009795cc 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8485: 009275b8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8486: 002a7f60 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8487: 004623a8 332 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8488: 0096ec08 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8488: 0096ec10 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8489: 00d6d514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8490: 007e3540 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8490: 007e3548 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8491: 00db1006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8492: 0040a9b0 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8493: 00d7ae2c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8494: 00cc7f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8495: 008cc1f4 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8495: 008cc1fc 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8496: 0063e564 120 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8497: 00db0f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8498: 00d7b1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8499: 00d74cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8500: 00cc6a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8501: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8502: 002f2aac 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8503: 00825828 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8503: 00825830 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8504: 00db121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8505: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8506: 006afa74 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8506: 006afa7c 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8507: 00db1b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8508: 00936aa4 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8508: 00936aac 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8509: 005d0594 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8510: 00dafed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8511: 0094bfb0 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8511: 0094bfb8 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8512: 00db1372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8513: 00d6b25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8514: 00330884 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8515: 00d70418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8516: 00b2fb50 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8517: 0077fa84 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8516: 00b2fb60 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8517: 0077fa8c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8518: 00d68f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8519: 002ec168 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8520: 00db1c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8521: 009454e0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8521: 009454e8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8522: 0057169c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8523: 00db03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8524: 00d6f720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8525: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8526: 00b9e920 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8526: 00b9e930 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8527: 00d6f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8528: 00db291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8529: 00d6d0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8530: 00db0bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8531: 00dafd5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8532: 00db05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8533: 00d7af3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8534: 0092fa58 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8535: 006e6ec0 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8534: 0092fa60 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8535: 006e6ec8 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8536: 00d65690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8537: 00d69e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8538: 00505ee0 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8539: 009000a8 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8539: 009000b0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8540: 00d77108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8541: 007f44cc 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8541: 007f44d4 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8542: 00d76888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8543: 00db0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8544: 00999148 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8544: 00999150 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8545: 00d6880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8546: 00927f58 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8547: 008ec148 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8548: 00919ebc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8546: 00927f60 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8547: 008ec150 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8548: 00919ec4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8549: 00d6dfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8550: 00d67440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8551: 00d771b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8552: 00db077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8553: 00d7126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8554: 00286214 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 8555: 00742adc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8556: 009d23d8 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8555: 00742ae4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8556: 009d23e0 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8557: 00db0a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8558: 00312a98 96 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8559: 00d720fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8560: 00db122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8561: 00802efc 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8562: 00782c24 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8561: 00802f04 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8562: 00782c2c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8563: 00648c68 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8564: 00db1b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8565: 00db14c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8566: 00728e24 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8567: 007e350c 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8566: 00728e2c 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8567: 007e3514 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8568: 00db00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8569: 00db007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8570: 007971c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8571: 00912020 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8570: 007971d0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8571: 00912028 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8572: 00d74078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8573: 00db0910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8574: 00d64440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8575: 00cc9f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8576: 00db1fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8577: 00db10e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8578: 00db0d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8588,815 +8588,815 @@ │ │ │ │ 8584: 0057d1a0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8585: 00d73768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8586: 00db20e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8587: 002abdd8 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8588: 00db1220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8589: 00d7841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8590: 00ccaa74 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8591: 007f3540 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8591: 007f3548 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8592: 00db0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8593: 00cd4e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8594: 007cf660 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8594: 007cf668 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8595: 00d6bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8596: 007978a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8596: 007978ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8597: 00d645a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8598: 00db0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8599: 00db1df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8600: 00d76184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8601: 00ccf19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8602: 0084bb20 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8603: 007e6e10 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8604: 0090c788 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8605: 0077d978 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8602: 0084bb28 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8603: 007e6e18 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8604: 0090c790 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8605: 0077d980 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8606: 00db25a8 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8607: 009007a8 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8607: 009007b0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8608: 00db0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8609: 00cd129c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8610: 00960eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8611: 009bf66c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8610: 00960eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8611: 009bf674 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8612: 005ade6c 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8613: 006367a4 324 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8614: 0091518c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8615: 00959188 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8614: 00915194 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8615: 00959190 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8616: 00d6ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8617: 00cd4398 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8618: 00d76838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8619: 009aa878 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8619: 009aa880 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8620: 0062a3e0 124 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8621: 00d7adfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8622: 00db295c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8623: 00db0baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8624: 00db0d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8625: 0095743c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8625: 00957444 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8626: 00db065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8627: 006eb1d0 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8627: 006eb1d8 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8628: 00ccb230 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8629: 00db1b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8630: 00797630 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8630: 00797638 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8631: 006368e8 364 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8632: 00d753f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8633: 00db0e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8634: 00385f74 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8635: 00d7b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8636: 00636a54 364 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8637: 005ad9b4 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8638: 002a37ac 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8639: 005ad020 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8640: 00d689ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8641: 00d64310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8642: 00b9e928 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8642: 00b9e938 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8643: 00d6b4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8644: 00d78cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8645: 00db21be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8646: 0062ac9c 88 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8647: 00db0e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8648: 0063050c 80 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8649: 00636bc0 364 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8650: 00db0930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8651: 00d6a650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8652: 00579f28 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8653: 00d72bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8654: 00718b4c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8655: 007c15e8 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8654: 00718b54 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8655: 007c15f0 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8656: 00d66e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8657: 00db0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8658: 0062fcd4 216 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8659: 00d66548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8660: 0028e5a8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8661: 002d8fc8 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8662: 00db1998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8663: 00796ddc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8663: 00796de4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8664: 00c7d700 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8665: 00db2250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8666: 007f1b08 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8666: 007f1b10 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8667: 00d6bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8668: 00db053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8669: 00921d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8670: 00951d10 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8669: 00921d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8670: 00951d18 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8671: 002aa418 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8672: 00cd4a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8673: 008dc2c0 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8673: 008dc2c8 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8674: 002a23a0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8675: 0090b97c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8676: 00946978 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8677: 009667f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8675: 0090b984 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8676: 00946980 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8677: 00966800 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8678: 00d79a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8679: 00d68fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8680: 003223b4 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8681: 00d77058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8682: 009ca498 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8682: 009ca4a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8683: 002cdf00 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8684: 0062b224 292 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8685: 00d72da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8686: 0043d8e8 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8687: 002c1258 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8688: 0095ef7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8688: 0095ef84 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8689: 002a4440 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8690: 0077d218 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8690: 0077d220 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8691: 00d6fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8692: 009c81f8 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8692: 009c8200 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8693: 00cc1780 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8694: 0098b0e8 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8695: 009a7658 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8694: 0098b0f0 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8695: 009a7660 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8696: 00298704 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8697: 009c900c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 8698: 00707e00 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8699: 00808c84 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8697: 009c9014 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8698: 00707e08 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8699: 00808c8c 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8700: 00db20c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8701: 00d728b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8702: 0027e868 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8703: 003a2b98 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8704: 00289eb0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8705: 00794794 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8705: 0079479c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8706: 00db20cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8707: 005cd89c 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8708: 00db156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8709: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8710: 00d76ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8711: 008100f8 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8711: 00810100 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8712: 00d67bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8713: 00809328 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8713: 00809330 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8714: 00db2054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8715: 00db20ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8716: 00d644c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8717: 00db0a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8718: 003ade9c 964 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8719: 00d65240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8720: 00d70268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8721: 00643ef0 52 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8722: 0095f87c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8723: 00918698 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8724: 008f3d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8722: 0095f884 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8723: 009186a0 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8724: 008f3d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8725: 00d77c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8726: 00dafe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8727: 00448330 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8728: 00808c28 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8728: 00808c30 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8729: 00643c74 236 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8730: 00d74b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8731: 00d6932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8732: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8733: 008f5b8c 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8733: 008f5b94 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8734: 00d6aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8735: 0062ac40 92 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8736: 00d6a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8737: 00d696e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8738: 00db03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8739: 00321bf8 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ - 8740: 007bb0b8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8741: 0077fec4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8742: 00979760 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8743: 00981c4c 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8740: 007bb0c0 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8741: 0077fecc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8742: 00979768 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8743: 00981c54 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8744: 00db1320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8745: 0044085c 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8746: 00782bbc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8747: 0093ed74 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8746: 00782bc4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8747: 0093ed7c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8748: 0044f06c 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8749: 00b9e8ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8750: 009b15b4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8749: 00b9e8fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8750: 009b15bc 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8751: 00d657f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8752: 0026ec90 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8753: 00cc22d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 8754: 00db07ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8755: 00db08d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8756: 00d649c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8757: 00283964 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8758: 00284670 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8759: 00c7dce8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8760: 006ba3f4 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8760: 006ba3fc 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8761: 00db15a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8762: 0091d460 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8763: 009511e4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8762: 0091d468 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8763: 009511ec 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8764: 00db1c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8765: 00d7a5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8766: 00d7170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8767: 00db129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 8768: 00cbe318 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8769: 00d6892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8770: 00d706e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 8771: 00528ae8 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8772: 00536df8 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8773: 00915b3c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8773: 00915b44 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8774: 00db07ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8775: 007d0130 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8775: 007d0138 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8776: 0060c3f8 8 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 8777: 00db07c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 8778: 00740f20 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8779: 0096c8b4 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8778: 00740f28 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 8779: 0096c8bc 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8780: 002987b0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8781: 009592c0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8781: 009592c8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8782: 00bc5f3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 8783: 002e8b90 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 8784: 00741dc8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8785: 00980fc8 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8784: 00741dd0 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 8785: 00980fd0 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8786: 00587250 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8787: 00d7197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8788: 0099ad60 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8788: 0099ad68 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8789: 00db0c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8790: 00d74b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8791: 00433c04 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8792: 00db0f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8793: 00db0c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8794: 00db18da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8795: 0056becc 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8796: 002ea270 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8797: 00db1a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 8798: 004f03fc 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 8799: 00797b24 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 8799: 00797b2c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8800: 00d66c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8801: 0095d744 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8801: 0095d74c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8802: 0028a6cc 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8803: 0031d97c 388 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8804: 005b9e08 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8805: 00745b5c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8805: 00745b64 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8806: 00db0a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8807: 00db045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8808: 00db1e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8809: 00811c08 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8809: 00811c10 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8810: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8811: 00d668f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8812: 00d7b804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8813: 007209e8 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8813: 007209f0 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8814: 00db2018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 8815: 00d6d0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8816: 007ba510 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8816: 007ba518 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8817: 0052b388 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8818: 002eec24 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8819: 00d71f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8820: 00db0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8821: 00d6909c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8822: 00dafdb8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8823: 00d74258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8824: 00528154 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8825: 00ce0210 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8826: 00db0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8827: 0094a1d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8827: 0094a1d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8828: 00334a0c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8829: 00d7118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8830: 00d78b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8831: 00d7b5d4 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8832: 0074a0bc 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8833: 009397a4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8832: 0074a0c4 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8833: 009397ac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8834: 005e1bac 356 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 8835: 002e616c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8836: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8837: 00d68490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8838: 00db19c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 8839: 0077fe34 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 8840: 0071f7a4 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 8839: 0077fe3c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 8840: 0071f7ac 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 8841: 00cd1d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 8842: 00444cbc 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 8843: 00d70828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 8844: 0096c548 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8844: 0096c550 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8845: 00d74c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8846: 00c7b3c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8847: 005df730 136 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 8848: 00d70118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ - 8849: 0070d0d8 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 8849: 0070d0e0 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8850: 00d75360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 8851: 00db10de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8852: 00d77178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8853: 00db10b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8854: 002e7850 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 8855: 0092acbc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 8856: 00700ffc 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 8857: 00759118 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 8855: 0092acc4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 8856: 00701004 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 8857: 00759120 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 8858: 00c7d7e0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 8859: 0096d2f8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 8859: 0096d300 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 8860: 00377dd4 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 8861: 009308f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 8862: 009882c0 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 8861: 00930900 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 8862: 009882c8 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 8863: 00db1f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 8864: 005cf168 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 8865: 00db1ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 8866: 00db1982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 8867: 00942174 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 8867: 0094217c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 8868: 002a374c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 8869: 0086619c 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 8869: 008661a4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 8870: 00618880 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 8871: 008113c4 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 8871: 008113cc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 8872: 0026ce4c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 8873: 002a7a3c 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 8874: 0044d820 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 8875: 00db1ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 8876: 0043e044 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 8877: 0062ef4c 316 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 8878: 00939320 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 8878: 00939328 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 8879: 00db0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 8880: 0079747c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 8881: 008daa00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 8882: 008ae13c 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 8880: 00797484 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 8881: 008daa08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 8882: 008ae144 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 8883: 00d7af7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 8884: 00921e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 8885: 00719d40 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 8884: 00921e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 8885: 00719d48 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 8886: 00326200 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 8887: 00db10b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 8888: 009cfec4 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 8888: 009cfecc 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 8889: 00298390 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 8890: 00db1d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 8891: 00d686d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 8892: 00d7237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 8893: 00d65f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 8894: 00db09ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 8895: 00db2024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 8896: 00d76718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 8897: 00db1122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 8898: 00d6e0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 8899: 007510bc 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 8899: 007510c4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 8900: 00d6ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 8901: 0051f464 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 8902: 00370640 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 8903: 002a0e9c 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 8904: 00db0c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 8905: 00632628 316 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 8906: 00db0fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 8907: 00ccbf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 8908: 00433e84 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 8909: 00d6d364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 8910: 00db02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 8911: 00db063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 8912: 009aefd0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 8912: 009aefd8 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 8913: 00da7688 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 8914: 003921e8 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 8915: 00d6ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 8916: 006e7024 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 8916: 006e702c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 8917: 00630f38 308 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 8918: 0036f5e0 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 8919: 004f3064 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 8920: 00db1664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 8921: 00db17a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 8922: 00524f78 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 8923: 00925efc 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 8924: 00950fc0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 8923: 00925f04 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 8924: 00950fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 8925: 00c6ae64 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 8926: 00911eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 8927: 009031b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 8928: 00797d28 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 8926: 00911eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 8927: 009031c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 8928: 00797d30 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 8929: 00db0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 8930: 006e3594 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 8931: 008a7708 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 8930: 006e359c 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 8931: 008a7710 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 8932: 00db03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 8933: 00db0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 8934: 00db0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 8935: 00d786cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 8936: 005878d0 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 8937: 00d740b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 8938: 007b6184 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 8939: 00999268 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 8938: 007b618c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 8939: 00999270 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 8940: 00d75da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 8941: 009aafe4 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 8942: 0093d2b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 8941: 009aafec 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 8942: 0093d2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 8943: 00d69d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 8944: 009b5efc 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 8944: 009b5f04 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 8945: 00d6de04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 8946: 00d7b1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 8947: 00298860 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 8948: 00db14fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8949: 00753fac 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 8949: 00753fb4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 8950: 0058e2c4 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 8951: 00cd3084 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 8952: 008ff704 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 8953: 0084be3c 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 8952: 008ff70c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 8953: 0084be44 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 8954: 00db0dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 8955: 002a16e4 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 8956: 00db21c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 8957: 00cd05b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 8958: 00db0f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 8959: 00db1d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 8960: 00d8d864 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 8961: 00d77128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 8962: 00d64780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 8963: 00905ab8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 8963: 00905ac0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 8964: 00d6be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 8965: 00d6f780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 8966: 00291c88 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 8967: 008f0b74 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 8967: 008f0b7c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 8968: 00db1586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 8969: 00888dd4 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 8969: 00888ddc 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 8970: 00d682f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 8971: 00db11c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 8972: 00d68420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 8973: 008e6418 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 8973: 008e6420 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 8974: 002a7a50 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 8975: 00b2e958 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 8975: 00b2e968 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 8976: 0028ae44 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 8977: 009ca1fc 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 8977: 009ca204 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 8978: 0042d508 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 8979: 006218bc 256 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 8980: 00966d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 8981: 009ca830 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 8980: 00966d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 8981: 009ca838 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 8982: 003aa700 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 8983: 00755f1c 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 8983: 00755f24 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 8984: 004499d8 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 8985: 008d7594 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 8985: 008d759c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 8986: 00db015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 8987: 002cd27c 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 8988: 0081f538 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 8988: 0081f540 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 8989: 00628e6c 160 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 8990: 009118f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 8990: 009118f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 8991: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 8992: 00381714 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 8993: 003aa570 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 8994: 008c1398 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 8994: 008c13a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 8995: 00db1272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ - 8996: 00707498 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 8996: 007074a0 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 8997: 00daff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 8998: 00d67840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 8999: 00c7e4e4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9000: 00799478 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9000: 00799480 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9001: 00db173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9002: 002f5778 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9003: 00d7202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9004: 00961fbc 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9004: 00961fc4 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9005: 00402574 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9006: 00d65acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9007: 00db1a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9008: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9009: 004b6390 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9010: 0062abec 84 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9011: 00d64f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9012: 008204a0 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9013: 007f4c64 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9012: 008204a8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9013: 007f4c6c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9014: 00d64670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9015: 00db0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9016: 00737b6c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9017: 006ef4d8 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9016: 00737b74 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9017: 006ef4e0 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9018: 00d6d894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9019: 00d778b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9020: 007a32f8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9020: 007a3300 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9021: 005afa68 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9022: 00db10ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9023: 005cc5e4 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9024: 00d7b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9025: 00db228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9026: 00941a64 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9027: 008d9e94 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9028: 00977240 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9029: 0090ba34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9026: 00941a6c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9027: 008d9e9c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9028: 00977248 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9029: 0090ba3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9030: 00d6c24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9031: 00d69cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9032: 00812540 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9033: 008a6110 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9034: 008b923c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9032: 00812548 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9033: 008a6118 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9034: 008b9244 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9035: 00db13a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9036: 00d757c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9037: 00d7a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9038: 00937eec 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9038: 00937ef4 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9039: 00db28be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9040: 009bec64 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9040: 009bec6c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9041: 00db0fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9042: 00db0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9043: 005cbddc 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9044: 00db0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9045: 00999184 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9046: 009d3f5c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9047: 009842c0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9045: 0099918c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9046: 009d3f64 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9047: 009842c8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9048: 005c3778 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9049: 009b6b04 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9049: 009b6b0c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9050: 002f33d8 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9051: 00967388 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9051: 00967390 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9052: 0039a4fc 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9053: 00d65b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9054: 00db19cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9055: 00d688ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9056: 00334440 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9057: 00db161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9058: 00db0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9059: 009bb100 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9059: 009bb108 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9060: 0025801c 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9061: 00db0c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9062: 00db0d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9063: 00db1d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9064: 00d7a454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9065: 00905ed0 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9066: 007e5198 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9065: 00905ed8 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9066: 007e51a0 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9067: 00434104 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9068: 00cd1df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9069: 005ab594 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9070: 009108c0 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9071: 00966238 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9070: 009108c8 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9071: 00966240 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9072: 00d7abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9073: 00c7e584 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9074: 00d65f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9075: 00d7bc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9076: 00d6bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9077: 00ccd7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9078: 00db23a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9079: 00db1f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9080: 00d6bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9081: 00921f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9081: 00921f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9082: 00db1a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9083: 0075b1cc 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9084: 0077d4f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9083: 0075b1d4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9084: 0077d4fc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9085: 00d6fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9086: 00db28c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9087: 00db1f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9088: 008cfc38 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9088: 008cfc40 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9089: 00db1e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9090: 0077d8a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9090: 0077d8b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9091: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9092: 009adc1c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9092: 009adc24 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9093: 00db14ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9094: 0054011c 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9095: 00293510 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9096: 00d70908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9097: 0090b920 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9098: 0090c8c8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9097: 0090b928 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9098: 0090c8d0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9099: 00db09d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9100: 00ccb7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9101: 00b9e8e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9101: 00b9e8f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9102: 00db0dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9103: 00db17b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9104: 002a35e4 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9105: 00c84940 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9106: 00522430 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9107: 00d7251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9108: 00ccb758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9109: 00db1720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9110: 0040b2c8 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9111: 009cc1c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9111: 009cc1cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9112: 00d6e124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9113: 00db0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9114: 005b048c 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9115: 00c7e25c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9116: 00d6d334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9117: 00d705a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9118: 00291c98 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9119: 00db22e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9120: 0073dce4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9120: 0073dcec 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9121: 00db23b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9122: 005ceb48 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9123: 008d1018 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9124: 0077d408 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9123: 008d1020 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9124: 0077d410 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9125: 00db2348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9126: 00b0cec0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9126: 00b0ced0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9127: 00d6f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9128: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9129: 009b8a04 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9129: 009b8a0c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9130: 00d643c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9131: 005522e8 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9132: 00ccb6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9133: 00d69628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9134: 0075a194 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9135: 007f5940 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9134: 0075a19c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9135: 007f5948 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9136: 00d77888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9137: 00cccd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9138: 00d68af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9139: 00db16d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9140: 00757aac 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9140: 00757ab4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9141: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9142: 00cccb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9143: 005b9f38 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9144: 008e5d44 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9144: 008e5d4c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9145: 00283db4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9146: 00db1dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9147: 006a5af4 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9148: 008d8b2c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9149: 008e9b6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9147: 006a5afc 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9148: 008d8b34 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9149: 008e9b74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9150: 00db0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9151: 00ccd2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9152: 00d6a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9153: 008e0574 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9154: 0080894c 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9153: 008e057c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9154: 00808954 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9155: 0029a1bc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9156: 00d7849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9157: 00d65934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9158: 00392f94 824 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9159: 00db2020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9160: 00db1618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9161: 009c8730 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9161: 009c8738 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9162: 00d779a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9163: 00db0f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9164: 00db2372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9165: 008c0140 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9166: 0069c5a8 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9165: 008c0148 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9166: 0069c5b0 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9167: 00db02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9168: 008e4bec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9168: 008e4bf4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9169: 00db294e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9170: 0062c898 388 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9171: 00db0eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9172: 00918adc 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9172: 00918ae4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9173: 00db056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9174: 0074df44 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9174: 0074df4c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9175: 00292878 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9176: 00d6d9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9177: 00db179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9178: 00797528 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9178: 00797530 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9179: 002a3ce8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9180: 00d6a540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9181: 00cd5bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ 9182: 00db0bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9183: 00441da8 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9184: 00db12c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9185: 00d69748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9186: 00d65ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9187: 0099143c 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9187: 00991444 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9188: 00db28f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9189: 006e7844 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9189: 006e784c 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9190: 00cd5b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9191: 008c58f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9192: 00745860 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9191: 008c58f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9192: 00745868 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9193: 00db0eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9194: 005c7338 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9195: 00db1778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9196: 00d724bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9197: 00d75010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9198: 005c8af8 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9199: 00d740c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9200: 00db1bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9201: 00d64a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9202: 009caeb0 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9202: 009caeb8 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9203: 00db0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9204: 00dafdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9205: 00db09e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9206: 00db0d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9207: 007a8a2c 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9207: 007a8a34 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9208: 00d65b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9209: 00dafe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9210: 00db0a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9211: 00db0d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9212: 0096b3bc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9212: 0096b3c4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9213: 00cd4ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ - 9214: 0078234c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9214: 00782354 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9215: 00444ad8 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9216: 00d6ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9217: 00545b98 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9218: 00dafd6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9219: 00db0a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9220: 0077e0d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9220: 0077e0d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9221: 00cd3ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9222: 00d703c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9223: 00d6a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9224: 008bd9cc 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9224: 008bd9d4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9225: 00d79518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9226: 00725c64 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9226: 00725c6c 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9227: 002ea568 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9228: 0074b7a4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9229: 0079955c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9228: 0074b7ac 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9229: 00799564 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9230: 003ccb84 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9231: 00d669d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9232: 00db11a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9233: 00db124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9234: 00312af8 116 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9235: 00db06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9236: 00d6902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9237: 00cccd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9238: 005a71ac 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9239: 0073d998 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9239: 0073d9a0 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9240: 00db049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9241: 008e5614 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9242: 00b2fb48 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9241: 008e561c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9242: 00b2fb58 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9243: 00cccbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9244: 0029dce8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9245: 00d67c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9246: 00db03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9247: 007209c8 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9248: 008d06e0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9247: 007209d0 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9248: 008d06e8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9249: 00d76878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9250: 00db1512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9251: 007822a8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9251: 007822b0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9252: 00d7144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9253: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9254: 00292920 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9255: 0099f10c 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9255: 0099f114 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9256: 00db124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9257: 00d6883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9258: 00d6d064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9259: 00d72ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9260: 00d7b5e0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9261: 00d6a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9262: 002ff20c 1592 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9263: 00db0e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9264: 00db2964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9265: 00d66628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9266: 00d74e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9267: 00d7892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9268: 008ca834 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9268: 008ca83c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9269: 00445ce0 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9270: 00d6fc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9271: 00d65984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9272: 00db0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9273: 00d68cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9274: 00d72690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9275: 005c7254 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9276: 00d68460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9277: 00db084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9278: 00745b2c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9279: 0096dd4c 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9278: 00745b34 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9279: 0096dd54 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9280: 00298bf4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9281: 00282608 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9282: 006305ac 80 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9283: 00cd0c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9284: 00982478 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9284: 00982480 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9285: 00d6b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9286: 0027b320 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9287: 00d6706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9288: 00d78b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9289: 008dd5c0 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9289: 008dd5c8 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9290: 00d67240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9291: 009bd584 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9291: 009bd58c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9292: 00db21ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9293: 003aa6b4 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9294: 00d77818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9295: 0062ffdc 228 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9296: 003cafc0 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9297: 0069c404 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9297: 0069c40c 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9298: 00db1972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9299: 00d74188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9300: 00db0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9301: 0028cdd0 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9302: 0081585c 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9302: 00815864 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9303: 00d73508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9304: 009c8fb4 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9304: 009c8fbc 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9305: 00db13c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9306: 00db195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9307: 00db21bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9308: 0055e73c 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9309: 002bfb00 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9310: 00db0c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9311: 00402658 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9312: 00db2064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9313: 00d6ec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9314: 00db127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9315: 00332c10 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9316: 005b04f4 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9317: 006a54f0 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9318: 00925a6c 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9319: 006a2374 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9317: 006a54f8 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9318: 00925a74 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9319: 006a237c 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9320: 00ccb968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9321: 00cd3b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9322: 00d69fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9323: 00db08ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9324: 00db15a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9325: 00d6f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9326: 00db1f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9327: 00db0e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9328: 00587b94 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9329: 00d74fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9330: 003dac38 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9331: 0077478c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9331: 00774794 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9332: 002a8ea8 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9333: 00702cb4 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9333: 00702cbc 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9334: 00d77b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9335: 00d6f190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9336: 005df6a8 136 FUNC GLOBAL DEFAULT 12 ppc40x_core_reset │ │ │ │ 9337: 00d695b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9338: 00db0d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9339: 00db2942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9340: 00dafef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9341: 00d738f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9342: 004b83d8 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9343: 00d773a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9344: 0085552c 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9345: 007eaa74 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9344: 00855534 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9345: 007eaa7c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9346: 0061ea0c 68 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9347: 009b698c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9348: 00773388 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9349: 008e2f1c 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9347: 009b6994 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9348: 00773390 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9349: 008e2f24 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9350: 00db0e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9351: 0027b040 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9352: 00d74398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9353: 0075c4e8 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9353: 0075c4f0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9354: 00537478 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9355: 00745a84 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9356: 0074420c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9355: 00745a8c 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9356: 00744214 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9357: 00cc6b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDDP │ │ │ │ 9358: 005733e8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9359: 00db19b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9360: 00cd2298 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiduz │ │ │ │ 9361: 00d794e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9362: 00c7e3b4 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9363: 00d6b35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9364: 00cd68b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9365: 00db0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9366: 00717564 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9367: 007b0638 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9368: 00745b70 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9366: 0071756c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9367: 007b0640 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9368: 00745b78 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9369: 00d7843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9370: 005394d0 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9371: 00282718 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9372: 0094145c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9373: 007ba358 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9372: 00941464 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9373: 007ba360 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9374: 00db1eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9375: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9376: 009587b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9376: 009587bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9377: 00db0aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9378: 00db2332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9379: 0085ed58 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9380: 008d56fc 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9381: 0077a848 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9379: 0085ed60 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9380: 008d5704 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9381: 0077a850 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9382: 003165cc 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9383: 00d7ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9384: 00db0868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9385: 00958d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9385: 00958d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9386: 00db11aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9387: 00db22ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9388: 00d6f8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9389: 009809ec 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9389: 009809f4 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9390: 00db0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9391: 00968de8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9391: 00968df0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9392: 00d6d004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9393: 002bd7ec 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9394: 00db0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9395: 00db0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9396: 00db01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9397: 00621384 400 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9398: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9405,458 +9405,458 @@ │ │ │ │ 9401: 00c7ebec 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9402: 0053763c 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9403: 00db06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9404: 00d76e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9405: 002929cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9406: 00db1ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9407: 00db18f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9408: 007209d8 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9408: 007209e0 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ 9409: 00d70358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9410: 009c990c 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9410: 009c9914 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9411: 00db1bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 9412: 00737f90 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9412: 00737f98 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9413: 00d6daa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9414: 00969bb4 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9414: 00969bbc 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9415: 00cd000c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9416: 00db00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9417: 00db1a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9418: 005ca104 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9419: 0062b348 408 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9420: 00813cc4 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9420: 00813ccc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9421: 00d76c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9422: 0082a2a0 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9422: 0082a2a8 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9423: 00db19b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9424: 0064ae7c 56 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9425: 0053d024 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9426: 0063307c 336 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9427: 002eb8d0 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9428: 00db1a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9429: 003aa318 584 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9430: 00d662f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9431: 006d3388 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9431: 006d3390 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9432: 00d64530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9433: 00d6b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9434: 00296ce4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9435: 00c7b38c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9436: 004fcf10 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9437: 00941b3c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9438: 0091ac0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9437: 00941b44 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9438: 0091ac14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9439: 00db11b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9440: 00d675f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9441: 00754fb4 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9441: 00754fbc 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9442: 00d65b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9443: 00d6c1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9444: 00393570 408 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9445: 00d77af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9446: 007567e4 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9447: 006eb318 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9446: 007567ec 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9447: 006eb320 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9448: 00d67350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 9449: 0077aa38 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9450: 007566f4 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9449: 0077aa40 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9450: 007566fc 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9451: 00db0a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9452: 00daffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9453: 00db08ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9454: 00567e40 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9455: 002c5c14 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9456: 00d6bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9457: 0095f090 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9458: 00939d00 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9459: 009c8bb0 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9460: 00744108 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9461: 007dd5c8 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9457: 0095f098 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9458: 00939d08 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9459: 009c8bb8 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9460: 00744110 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9461: 007dd5d0 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9462: 00d76f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9463: 009aa060 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9463: 009aa068 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9464: 00d73d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9465: 009652ac 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9466: 006a2744 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9467: 008c8dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9468: 0096fd4c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9465: 009652b4 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9466: 006a274c 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9467: 008c8dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9468: 0096fd54 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9469: 00d77ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9470: 00d7a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9471: 0053fd40 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9472: 00d6fbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9473: 009b7558 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9473: 009b7560 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9474: 00db0a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9475: 00db0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9476: 0095466c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9476: 00954674 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9477: 004ba6a8 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9478: 00db1efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9479: 0028c700 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9480: 00467520 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9481: 008cd144 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9481: 008cd14c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9482: 00cc9e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9483: 00938ba0 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9484: 009bd380 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9483: 00938ba8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9484: 009bd388 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9485: 00db0dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9486: 005e2e30 244 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9487: 00db0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9488: 0098a1d4 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9488: 0098a1dc 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9489: 00d63a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9490: 00db1f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9491: 006ac458 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9491: 006ac460 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9492: 002ff958 1200 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9493: 0053d748 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9494: 008193a8 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9494: 008193b0 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9495: 00db049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9496: 00d73f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9497: 00d6ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9498: 00d654c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9499: 00db0c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9500: 007946bc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9500: 007946c4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9501: 00db04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9502: 00db04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9503: 00db1f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9504: 002970ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9505: 00282818 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9506: 00db0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9507: 00d6bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9508: 0063e504 96 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9509: 00c79100 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9510: 00d69bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9511: 00db28a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9512: 00934a10 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9513: 00728518 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9514: 00aec1c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9512: 00934a18 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9513: 00728520 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9514: 00aec1d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9515: 00d67580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9516: 0091a310 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9517: 0077e4b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9516: 0091a318 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9517: 0077e4c0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9518: 00580ee4 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9519: 0063e024 100 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9520: 00db054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9521: 002a2954 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9522: 00794b18 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9522: 00794b20 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9523: 00db0d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9524: 00635978 324 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9525: 00447f5c 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9526: 009be6d0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9526: 009be6d8 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9527: 00d64e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9528: 006311ac 320 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9529: 002938c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9530: 00db01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9531: 00923660 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9532: 0090b69c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9531: 00923668 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9532: 0090b6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9533: 00db04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9534: 00b2e990 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9534: 00b2e9a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9535: 00db09d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9536: 00635abc 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9537: 004090d4 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9538: 00d74638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9539: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9540: 00319d2c 112 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9541: 00635c20 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9542: 00db06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9543: 00642cb4 252 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9544: 00d74048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9545: 005516d8 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9546: 00db08c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9547: 00daff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9548: 006ef8dc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9549: 009bf250 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9548: 006ef8e4 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9549: 009bf258 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9550: 00635d84 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ - 9551: 008c7330 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9551: 008c7338 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9552: 00db1eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9553: 00db19e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9554: 00db0902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9555: 0029c3f0 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9556: 00524a54 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9557: 005cbe24 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9558: 00db20de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9559: 006e58d8 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9559: 006e58e0 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9560: 00db2272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9561: 00d6d0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9562: 00966bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9562: 00966bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9563: 0064aa20 44 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9564: 00958ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9564: 00958bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9565: 00d702d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9566: 00466998 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9567: 00cc12dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9568: 0061e764 612 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9569: 00334c5c 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9570: 00db0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9571: 0029a910 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9572: 007cf9c4 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9572: 007cf9cc 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9573: 00524bb8 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9574: 00db0d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9575: 00db208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9576: 0029bc8c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9577: 006e4f04 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9577: 006e4f0c 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9578: 00d750c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9579: 00d64580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9580: 00952c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9580: 00952c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9581: 00d738e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 9582: 0077ebf0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9582: 0077ebf8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9583: 00642db0 304 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ - 9584: 0095e28c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9584: 0095e294 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9585: 00db151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9586: 009afdc4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9586: 009afdcc 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9587: 00d7be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9588: 00900484 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9588: 0090048c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9589: 00db0f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9590: 00db1580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9591: 0086606c 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9592: 009d24d0 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9593: 0096bce0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9591: 00866074 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9592: 009d24d8 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9593: 0096bce8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9594: 00287578 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9595: 002d8c50 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9596: 00db03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9597: 00d5e2a0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9598: 00db1c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9599: 00742320 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9599: 00742328 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9600: 00dafd81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9601: 00db1442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9602: 00d778e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9603: 00db0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9604: 00642ee0 172 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ - 9605: 00718d28 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9605: 00718d30 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9606: 00db10ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9607: 006e6060 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9607: 006e6068 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9608: 00db1008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9609: 00db0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9610: 00d7240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9611: 00db147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9612: 0072f738 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9612: 0072f740 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9613: 002e3f74 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9614: 00db1128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9615: 006ec2ac 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9616: 008beb4c 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9615: 006ec2b4 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9616: 008beb54 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9617: 005a0a0c 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9618: 0099acdc 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9618: 0099ace4 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9619: 002a06a8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9620: 00d7ac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9621: 0084b914 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9621: 0084b91c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9622: 00dafd63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9623: 00d74478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9624: 00d68630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9625: 009ae0bc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9625: 009ae0c4 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9626: 00d70288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9627: 00db066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9628: 00bcba70 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9629: 00db1980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9630: 00889ca4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9631: 006ec44c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9632: 0094d874 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9630: 00889cac 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9631: 006ec454 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9632: 0094d87c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9633: 00552200 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9634: 00db08d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9635: 00d661a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9636: 004fa60c 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9637: 00d742e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9638: 009356ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9639: 007daa24 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9638: 009356f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9639: 007daa2c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9640: 00628300 176 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9641: 00441824 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9642: 00d6f6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9643: 0095b550 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 9644: 006ec344 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9643: 0095b558 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9644: 006ec34c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9645: 00d66278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9646: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9647: 005c92cc 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9648: 0029745c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9649: 00731724 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9649: 0073172c 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9650: 00db0e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9651: 00d752d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9652: 0057c2fc 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9653: 004929fc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9654: 0070e5d8 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9654: 0070e5e0 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9655: 00563b24 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9656: 0077b8d4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9656: 0077b8dc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9657: 00db1ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9658: 008180e4 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9658: 008180ec 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9659: 00db0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9660: 00648a4c 460 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9661: 00db1836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9662: 00d73958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9663: 00db1a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9664: 0098a180 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9664: 0098a188 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9665: 002ee1f8 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9666: 00db1400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9667: 00dafed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9668: 00dafea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9669: 009c87c4 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9669: 009c87cc 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9670: 0025691c 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9671: 0038e16c 88 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ - 9672: 0070e5e4 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9672: 0070e5ec 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9673: 002bd824 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9674: 006e8018 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9675: 00964b0c 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9674: 006e8020 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9675: 00964b14 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9676: 00404464 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9677: 00db00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9678: 00cc823c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9679: 00d76d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9680: 005cd750 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9681: 00d7aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9682: 00d64830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9683: 00d70aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9684: 00db21cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9685: 0052406c 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9686: 009935d8 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9687: 00810a94 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9686: 009935e0 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9687: 00810a9c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9688: 00d7bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9689: 0026df8c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9690: 00980938 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9690: 00980940 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9691: 00d7b594 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9692: 00d6f8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9693: 00db2918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9694: 00435c04 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9695: 0096138c 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9695: 00961394 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9696: 0026d910 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9697: 00c84990 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9698: 00d74768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9699: 00db234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9700: 0098e378 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9700: 0098e380 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9701: 0029ce80 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 9702: 0077d56c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9702: 0077d574 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9703: 004380a8 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9704: 00794a48 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9705: 00997544 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9706: 008d632c 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9704: 00794a50 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9705: 0099754c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9706: 008d6334 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9707: 00db28cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9708: 00810114 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9708: 0081011c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9709: 0051bd90 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9710: 00d9ef68 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9711: 00d780d8 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9712: 009ac9c8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9712: 009ac9d0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9713: 00d6e344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9714: 00db2156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9715: 00d5dc10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9716: 00cc4c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9717: 00db2270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9718: 00d6d2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9719: 0062cc90 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9720: 00d744d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9721: 00451238 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9722: 005e0e54 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ - 9723: 006f7d08 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9723: 006f7d10 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9724: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9725: 008d7bc4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9725: 008d7bcc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9726: 00545928 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9727: 00d7bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9728: 00d6fcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9729: 0052391c 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9730: 00dafd72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9731: 007d975c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9732: 008e32e8 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9731: 007d9764 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9732: 008e32f0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9733: 00db0d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9734: 00db205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9735: 00db1c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9736: 007907b4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9737: 007e4c88 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9736: 007907bc 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9737: 007e4c90 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9738: 00302aec 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9739: 00db05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9740: 009874b4 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9741: 00966c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9740: 009874bc 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9741: 00966c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9742: 00db27c8 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9743: 00c7d8e0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9744: 009a3b84 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9744: 009a3b8c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9745: 00277200 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9746: 00d64b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9747: 0095af64 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9747: 0095af6c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9748: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9749: 0096935c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9749: 00969364 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9750: 00dafdae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9751: 00cd46b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ - 9752: 007380e8 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9753: 009a0430 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9752: 007380f0 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 9753: 009a0438 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 9754: 00d6c638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 9755: 007b2ad8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9755: 007b2ae0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9756: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9757: 00db044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9758: 00d72b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9759: 00db206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9760: 006d4830 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9761: 008cb260 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9760: 006d4838 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9761: 008cb268 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9762: 0026d3c4 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9763: 00930a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9763: 00930a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9764: 00d64bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 9765: 00741868 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9766: 009ab724 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9765: 00741870 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 9766: 009ab72c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9767: 00cc05f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 9768: 002a8f68 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9769: 00d7174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9770: 00927730 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9770: 00927738 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9771: 00db105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9772: 0074d090 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9772: 0074d098 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9773: 00d7b584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9774: 00d7104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9775: 00d75ff8 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9776: 00db2330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9777: 00d691ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9778: 002a77e4 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9779: 00cc067c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 9780: 00449f7c 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9781: 00c7e34c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9782: 0074ddf4 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9782: 0074ddfc 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9783: 00db0900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9784: 00db09f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9785: 00db05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9786: 007230b8 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9787: 0094fab8 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9786: 007230c0 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9787: 0094fac0 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9788: 0044041c 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9789: 00db1134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9790: 0081dda0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9790: 0081dda8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9791: 0039eb48 108 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9792: 0096befc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9792: 0096bf04 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9793: 0045f68c 212 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 9794: 00cc0700 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 9795: 00d65eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9796: 00db20fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9797: 00d71f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9798: 00900228 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9798: 00900230 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9799: 00d68470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 9800: 00780508 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9801: 008d7578 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9802: 007db6b8 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9800: 00780510 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 9801: 008d7580 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9802: 007db6c0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9803: 00db1aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9804: 008cd004 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9804: 008cd00c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9805: 00555af8 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9806: 00db0d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9807: 00d6da64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9808: 009a72f0 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 9808: 009a72f8 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 9809: 004078dc 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 9810: 00947c50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9810: 00947c58 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9811: 00db1a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9812: 0064004c 400 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 9813: 00646074 356 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 9814: 00d7acec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9815: 00db19e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9816: 004e21b8 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9817: 008c0ce0 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 9818: 007311a0 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 9817: 008c0ce8 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9818: 007311a8 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9819: 002917bc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9820: 00db099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 9821: 00ccdb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 9822: 004039a4 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 9823: 005df9ac 100 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 9824: 0091e964 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9824: 0091e96c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9825: 00d752a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9826: 00dafde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9827: 00467a38 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9828: 008ac1bc 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9828: 008ac1c4 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9829: 00434474 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9830: 0093840c 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9830: 00938414 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9831: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9832: 00db0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9833: 00db00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 9834: 0064a170 436 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 9835: 0081ea78 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9836: 00990ab0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9835: 0081ea80 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9836: 00990ab8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9837: 00db0a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 9838: 0073ea98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 9838: 0073eaa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9839: 00295474 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 9840: 0078239c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9841: 0098bc40 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9842: 0090e008 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9840: 007823a4 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 9841: 0098bc48 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9842: 0090e010 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9843: 00db168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9844: 0081ef80 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9844: 0081ef88 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 9845: 005d2db0 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 9846: 00bac674 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 9847: 00746b84 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 9846: 00bac684 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 9847: 00746b8c 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 9848: 00db1676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9849: 0030dddc 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 9850: 00cc046c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 9851: 00986140 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9851: 00986148 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9852: 00d79818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9853: 00db0a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9854: 0064289c 244 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 9855: 004cbd60 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9856: 00db1396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9857: 00d72760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9858: 00d6bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -9865,1472 +9865,1472 @@ │ │ │ │ 9861: 002ea554 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 9862: 00cc04f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 9863: 00db183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 9864: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 9865: 00d68f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 9866: 0059c3a4 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 9867: 002a2fb8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 9868: 008fe1a8 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 9868: 008fe1b0 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 9869: 00630b64 344 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 9870: 00912b80 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 9871: 007ba500 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 9872: 008cbc08 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 9870: 00912b88 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 9871: 007ba508 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 9872: 008cbc10 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 9873: 00d718cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 9874: 0072c814 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 9874: 0072c81c 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 9875: 00d7bad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 9876: 00915228 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 9876: 00915230 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 9877: 00d6b70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 9878: 00db28f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 9879: 007ef38c 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 9879: 007ef394 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 9880: 003fd3d0 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 9881: 00db1ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 9882: 0096a7d4 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 9882: 0096a7dc 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 9883: 00db0b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 9884: 00435ea8 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 9885: 00db0afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 9886: 00d65390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 9887: 00db1bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 9888: 005a5a64 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 9889: 008bdb54 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 9890: 00741480 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 9891: 007177f4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 9889: 008bdb5c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 9890: 00741488 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 9891: 007177fc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 9892: 00db13d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 9893: 00d6b26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 9894: 00d64740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 9895: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 9896: 00db0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 9897: 0063f0bc 108 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 9898: 0053739c 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 9899: 00d6d424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 9900: 00cc0574 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 9901: 00d6f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 9902: 00d65aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 9903: 002a3e78 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 9904: 009147f4 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 9904: 009147fc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 9905: 004b4dec 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 9906: 00d6beac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 9907: 00dafe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 9908: 00d73f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 9909: 00d7243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 9910: 00d757f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 9911: 0096f924 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 9911: 0096f92c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 9912: 00d7140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 9913: 00d64940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 9914: 00dafc0c 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 9915: 007e30c8 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 9915: 007e30d0 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 9916: 00d74ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 9917: 00d7a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 9918: 00d6a6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 9919: 00d6e2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 9920: 0064ae58 12 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 9921: 00cba5cc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 9922: 00cba5ec 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 9923: 00db12ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 9924: 00cba65c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 9925: 00db06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 9926: 00db0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 9927: 005af7a0 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 9928: 0085738c 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 9929: 008c7558 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 9930: 00906770 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 9928: 00857394 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 9929: 008c7560 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 9930: 00906778 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 9931: 00db1d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 9932: 0096a970 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 9932: 0096a978 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 9933: 00db1148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 9934: 007e5748 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 9934: 007e5750 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 9935: 00db03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 9936: 00cc1a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 9937: 00555d20 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 9938: 00db13f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 9939: 009398e4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 9939: 009398ec 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 9940: 00db06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 9941: 00db0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 9942: 00db108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 9943: 0069cbdc 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 9943: 0069cbe4 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 9944: 00d6ab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 9945: 00975438 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 9946: 00927ff4 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 9945: 00975440 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 9946: 00927ffc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 9947: 00db10ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 9948: 00d786bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 9949: 00254298 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 9950: 008f9afc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 9951: 0073f788 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 9952: 00870d60 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 9953: 0077a99c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 9950: 008f9b04 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 9951: 0073f790 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 9952: 00870d68 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 9953: 0077a9a4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 9954: 002a3f94 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 9955: 004417c4 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 9956: 00db12b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 9957: 0081170c 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 9957: 00811714 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 9958: 002a0550 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 9959: 002f670c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 9960: 00d64160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 9961: 007406c8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 9961: 007406d0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 9962: 00db1814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 9963: 0064ae64 12 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 9964: 00dafd78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 9965: 002a1d58 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 9966: 008178ac 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 9966: 008178b4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 9967: 00db161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 9968: 00c7d6e8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 9969: 00db1096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 9970: 00daffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 9971: 00d6e104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 9972: 007eabec 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 9972: 007eabf4 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 9973: 00db0e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 9974: 00cc235c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 9975: 00db0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 9976: 00d6ec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 9977: 00d65814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 9978: 0098af5c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 9979: 008ca244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 9978: 0098af64 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 9979: 008ca24c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 9980: 00d6a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 9981: 00d77878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 9982: 006456e4 104 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 9983: 009c0d78 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 9983: 009c0d80 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 9984: 00d7159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 9985: 0070dbc4 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 9985: 0070dbcc 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 9986: 00db1e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 9987: 00db0b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 9988: 00d8d87c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 9989: 00dafe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 9990: 00d8d858 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 9991: 0064574c 112 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 9992: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 9993: 0094e148 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 9993: 0094e150 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 9994: 00db0846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 9995: 00782708 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 9995: 00782710 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 9996: 00db22d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 9997: 0096c064 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 9997: 0096c06c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 9998: 00db01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 9999: 00d64430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10000: 00db11ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 10001: 00c84af8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10002: 009101d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10002: 009101e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10003: 0044d584 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10004: 00d774b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10005: 005b082c 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10006: 00db0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10007: 00794fa0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10007: 00794fa8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10008: 00db1a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10009: 0099ac5c 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10010: 00794228 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10011: 0084b8f8 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10012: 0077ce90 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10013: 009cd88c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10009: 0099ac64 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10010: 00794230 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10011: 0084b900 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10012: 0077ce98 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10013: 009cd894 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10014: 003c8344 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10015: 006457bc 104 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ - 10016: 00740524 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10016: 0074052c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10017: 00db0f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10018: 008e4f18 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10018: 008e4f20 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10019: 006291c0 332 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10020: 002b7e54 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10021: 00979ad0 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10021: 00979ad8 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10022: 00d67460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10023: 0075db50 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10024: 00702d1c 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10023: 0075db58 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10024: 00702d24 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10025: 00291bc0 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10026: 00db1432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10027: 00980324 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10028: 00772fec 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10027: 0098032c 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10028: 00772ff4 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10029: 00db1e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10030: 006a9ae0 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ - 10031: 00702d84 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10030: 006a9ae8 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10031: 00702d8c 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10032: 00d7b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10033: 00910e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10034: 00b89294 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10033: 00910e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10034: 00b892a4 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10035: 00d7b1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10036: 007d8720 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10036: 007d8728 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10037: 00db1de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10038: 007d8e8c 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10038: 007d8e94 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10039: 00d78c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10040: 00db18fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10041: 006e8164 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10041: 006e816c 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10042: 00db18a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10043: 00d79020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10044: 00dafd90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10045: 00dafeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10046: 00db157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10047: 008c6f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10047: 008c6fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10048: 00db096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10049: 00db28a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10050: 00297dbc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10051: 00cc68f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10052: 00d727f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10053: 0090df50 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10054: 008e5f80 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10055: 00b9e918 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10053: 0090df58 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10054: 008e5f88 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10055: 00b9e928 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10056: 00db1c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10057: 00d65a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10058: 008c835c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10058: 008c8364 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10059: 00daffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10060: 00953c24 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10061: 0077ad24 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10060: 00953c2c 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10061: 0077ad2c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10062: 00c65524 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10063: 00740bbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10063: 00740bc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10064: 00d6dfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10065: 00d70928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10066: 00db11e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10067: 00911330 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10067: 00911338 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10068: 00333528 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10069: 007f61cc 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10069: 007f61d4 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10070: 003db260 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10071: 006e4058 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10072: 00991e94 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10071: 006e4060 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10072: 00991e9c 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10073: 00d773b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10074: 00d6d5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10075: 007949c0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10075: 007949c8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10076: 00d6ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10077: 00db0970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10078: 00d6a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10079: 00949d1c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10080: 009418f0 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10079: 00949d24 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10080: 009418f8 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10081: 0064afdc 40 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10082: 00966a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10083: 0098ccf4 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10082: 00966a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10083: 0098ccfc 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10084: 00d727b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10085: 00d69f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10086: 00cca024 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10087: 008fcbc4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10088: 00913fe8 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10089: 0081e0a4 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10087: 008fcbcc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10088: 00913ff0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10089: 0081e0ac 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10090: 00db0b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10091: 00977a14 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10092: 008d0c44 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10091: 00977a1c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10092: 008d0c4c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10093: 00d71d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10094: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10095: 00d65c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10096: 00db1dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10097: 00b929cc 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10097: 00b929dc 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10098: 00db1150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10099: 00db222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10100: 00ccf9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10101: 00ccf958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10102: 00d642e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10103: 004b025c 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10104: 00ccf8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10105: 006a3ac8 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10105: 006a3ad0 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10106: 00d6c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10107: 007803e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10107: 007803f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10108: 00c7d620 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10109: 00d795f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10110: 008f0384 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10111: 008e6de4 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10110: 008f038c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10111: 008e6dec 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10112: 00d76114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10113: 00db10b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10114: 00db235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10115: 00ccfdfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10116: 004aa7fc 564 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10117: 004b6eb0 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10118: 00ccf850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10119: 00db2264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10120: 00291910 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10121: 00d6dea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10122: 00d64b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10123: 00988450 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10124: 008a6c04 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10123: 00988458 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10124: 008a6c0c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10125: 002ece78 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10126: 00db0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10127: 007eefc8 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10127: 007eefd0 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10128: 00db0f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10129: 0098250c 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10130: 007743cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10131: 00b2e994 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10129: 00982514 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10130: 007743d4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10131: 00b2e9a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10132: 00d73c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10133: 00d6d084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10134: 002a4720 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10135: 00db1bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10136: 008d2ee8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10136: 008d2ef0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10137: 00d743c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10138: 006ef8d4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10138: 006ef8dc 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10139: 0043f3fc 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10140: 0057278c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10141: 00d6ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10142: 00cd15b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10143: 00d75b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10144: 00813e2c 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10144: 00813e34 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10145: 00523158 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10146: 0046445c 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10147: 00404494 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10148: 002a6eac 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10149: 00cc21d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10150: 00d76f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10151: 00db1da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10152: 00db1974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10153: 007adc8c 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10153: 007adc94 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10154: 00db1900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10155: 00914d90 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10155: 00914d98 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10156: 00467ce4 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10157: 00d6b56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10158: 0095efd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10159: 00781ec4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10160: 008e7b70 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10158: 0095efe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10159: 00781ecc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10160: 008e7b78 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10161: 00cce4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10162: 00d6d814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10163: 00db1c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10164: 00741038 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10165: 00822034 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10166: 00788cf0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10164: 00741040 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10165: 0082203c 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10166: 00788cf8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10167: 0043dc70 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10168: 0073b22c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10168: 0073b234 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10169: 00649030 16 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10170: 00db0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10171: 00291c38 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10172: 00d704f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10173: 006e061c 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10174: 009834ec 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10173: 006e0624 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10174: 009834f4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10175: 00cc1990 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10176: 0086f3ac 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10176: 0086f3b4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10177: 00d68f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10178: 008c9274 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10178: 008c927c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10179: 0027f93c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10180: 00c7d994 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10181: 00db02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10182: 00283454 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10183: 00d770a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10184: 00db1bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10185: 008cc92c 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10185: 008cc934 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10186: 00db0f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10187: 007f5e20 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10187: 007f5e28 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10188: 00db1b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10189: 00db184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10190: 0090ea08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10191: 008c369c 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10190: 0090ea10 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10191: 008c36a4 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10192: 00db0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10193: 00db0f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10194: 00db0c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10195: 00d7148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10196: 00db0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10197: 00db1d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10198: 00d6f810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10199: 006378e0 1348 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10200: 00d6be7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10201: 009683e0 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10202: 008184a8 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10201: 009683e8 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10202: 008184b0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10203: 003cb278 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10204: 00d76798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10205: 00db111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10206: 00d64490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10207: 0077ef90 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10208: 00741698 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10209: 007de69c 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10207: 0077ef98 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10208: 007416a0 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10209: 007de6a4 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10210: 00db0a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10211: 009a75d0 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10211: 009a75d8 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10212: 00dafd7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10213: 002a9764 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10214: 00db0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10215: 00938a60 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10215: 00938a68 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10216: 00d6931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10217: 00db1cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10218: 00dafd50 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10219: 00db09a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10220: 0073c180 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10220: 0073c188 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10221: 00d6ecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10222: 00900bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10222: 00900bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10223: 00c7e558 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10224: 0071f240 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10224: 0071f248 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10225: 00db0f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10226: 00860d14 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10226: 00860d1c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10227: 00db100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10228: 00d75ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10229: 00db1682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10230: 00c7e604 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10231: 00971ec4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10231: 00971ecc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10232: 00db206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10233: 0030e684 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10234: 00d672d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10235: 00d6f2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10236: 008d7c84 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10237: 008feecc 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10236: 008d7c8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10237: 008feed4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10238: 00d7153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10239: 00db0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10240: 00d64030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10241: 00db16fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10242: 00db1a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10243: 005e2d20 272 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10244: 00d6ed90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10245: 00db178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10246: 00d7a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10247: 008c4238 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10247: 008c4240 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10248: 0051eed8 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10249: 00290528 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10250: 00db1d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10251: 005a0658 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10252: 0073ef64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10252: 0073ef6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10253: 00d79ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10254: 0081831c 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10254: 00818324 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10255: 00d74538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10256: 00d6ced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10257: 00db07aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10258: 007206cc 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10258: 007206d4 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10259: 0058d068 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10260: 00d71b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10261: 00db13cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10262: 00291a30 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10263: 00d64bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10264: 008c54f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10265: 008dc978 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10264: 008c54fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10265: 008dc980 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10266: 00db05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10267: 00984428 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10268: 008ca588 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10267: 00984430 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10268: 008ca590 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10269: 005e8824 16 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10270: 00db1230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10271: 002d7f8c 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10272: 0062dd50 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10273: 00991108 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10274: 007744bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10273: 00991110 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10274: 007744c4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10275: 00d70898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10276: 00d6dfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10277: 0057a4a4 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10278: 0077487c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10278: 00774884 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10279: 0039979c 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10280: 00dafede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10281: 00399808 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10282: 0095d1f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10282: 0095d1f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10283: 00d69d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10284: 00399890 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10285: 00627c88 108 FUNC GLOBAL DEFAULT 12 helper_fcfids │ │ │ │ - 10286: 00796e98 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10286: 00796ea0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10287: 00627cf4 96 FUNC GLOBAL DEFAULT 12 helper_fcfidu │ │ │ │ 10288: 002aa310 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10289: 00db1a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10290: 00966740 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10290: 00966748 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10291: 00537378 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10292: 00bac774 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10293: 008fc338 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10292: 00bac784 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10293: 008fc340 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10294: 0058a09c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10295: 00811524 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10295: 0081152c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10296: 00c7e43c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10297: 00d7b21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10298: 00db1b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10299: 00db2594 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10300: 00d74568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10301: 00324948 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10302: 00d70938 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10303: 00db0d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10304: 00db2322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10305: 00552c9c 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10306: 00d653c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10307: 005adca0 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10308: 00d79170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_SET_EVENT │ │ │ │ - 10309: 00773ebc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10309: 00773ec4 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10310: 002a7158 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10311: 0059f93c 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10312: 00db050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10313: 00539778 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10314: 00db02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10315: 00950b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10316: 00811058 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10315: 00950b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10316: 00811060 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10317: 00d65c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10318: 00d753b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10319: 00b89784 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10319: 00b89794 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10320: 00d6b42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10321: 00d740a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10322: 002870dc 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10323: 00db25e8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10324: 0098251c 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10324: 00982524 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10325: 00cd1e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10326: 0040360c 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10327: 00db1d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10328: 008e0ca0 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10328: 008e0ca8 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10329: 00d78fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10330: 0027fb04 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10331: 00d75200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10332: 00db07b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10333: 00d69c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10334: 00d6601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10335: 00d784ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10336: 009766c0 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10337: 00926bd4 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10336: 009766c8 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10337: 00926bdc 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10338: 00d6fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10339: 008ad03c 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10340: 007ae020 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10341: 00bab274 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10339: 008ad044 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10340: 007ae028 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10341: 00bab284 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10342: 005ba65c 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10343: 00db030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10344: 00d9f38c 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10345: 0053223c 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10346: 00db008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10347: 002f2580 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10348: 00d6b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10349: 00d79040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10350: 008dde00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10350: 008dde08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10351: 00d8d0e4 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10352: 00d73ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10353: 00d6f760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10354: 00523d8c 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10355: 002ea248 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10356: 00637638 332 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10357: 00622f90 268 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10358: 00868c98 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10358: 00868ca0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10359: 005ca354 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10360: 00d70698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10361: 00370680 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10362: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10363: 009b2984 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10363: 009b298c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10364: 00d73468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10365: 00db085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10366: 00db0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10367: 008e6fe8 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10367: 008e6ff0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10368: 00d7b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10369: 006232a8 256 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10370: 00db0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10371: 00649ce0 128 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10372: 00293e88 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10373: 00cc7b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10374: 00d76e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10375: 008c1d24 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10375: 008c1d2c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10376: 00daff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10377: 00c7ec90 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10378: 0093f7c0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10378: 0093f7c8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10379: 00dafff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10380: 005c89a4 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10381: 00db0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10382: 00d704a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10383: 00d70518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10384: 00d74b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10385: 00c7b398 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10386: 00db0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10387: 00db19ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10388: 0029252c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10389: 002949a0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10390: 00d76a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10391: 0058e1c0 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10392: 008b844c 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10392: 008b8454 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10393: 00d6fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10394: 0090111c 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10394: 00901124 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10395: 005db76c 12 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10396: 00db224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10397: 005db778 148 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10398: 004f9c00 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10399: 005db80c 412 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10400: 00936ce0 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10400: 00936ce8 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10401: 00cbe34c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10402: 00cc2c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10403: 00cc4d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10404: 00d70a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10405: 0055e85c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10406: 00291b04 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10407: 00d778c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10408: 006f7a08 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10408: 006f7a10 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10409: 00d70488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10410: 00db0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10411: 009273cc 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10411: 009273d4 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10412: 00329b5c 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10413: 00751910 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10414: 0096e170 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10413: 00751918 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10414: 0096e178 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10415: 00db1504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10416: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10417: 00d74c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10418: 00d64070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10419: 008d3728 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10419: 008d3730 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10420: 00d6f8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10421: 00d642a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10422: 0062abb4 28 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10423: 00db20a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10424: 008a1c90 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10425: 0098d8c0 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10424: 008a1c98 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10425: 0098d8c8 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10426: 00299f48 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10427: 008f5e9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10428: 009166d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10429: 00936600 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10430: 007f60e0 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10427: 008f5ea4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10428: 009166dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10429: 00936608 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10430: 007f60e8 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10431: 003a43c8 148 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10432: 00649bf4 236 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10433: 00d656a0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10434: 005250b8 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10435: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10436: 00cccf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10437: 0056a34c 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10438: 00d655b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10439: 00db145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10440: 00d77018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10441: 0062cdac 396 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10442: 00db1f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10443: 00d6c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10444: 00836a68 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10444: 00836a70 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10445: 00d67860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10446: 003766dc 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10447: 00621f60 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10448: 00d65dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10449: 005797ec 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10450: 00db1f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10451: 0094b190 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10451: 0094b198 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10452: 00db16b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10453: 006222d0 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ - 10454: 008ad8f4 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10455: 00758188 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10456: 007d627c 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10454: 008ad8fc 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10455: 00758190 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10456: 007d6284 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10457: 00d72a00 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10458: 00db1d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10459: 00d708b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10460: 0053cfc4 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10461: 00b9e92c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10462: 00744708 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10461: 00b9e93c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10462: 00744710 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10463: 00d71fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10464: 00d75580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10465: 00d6a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10466: 003312e8 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10467: 005cbaa4 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10468: 0093a6cc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10469: 00968ff8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10468: 0093a6d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10469: 00969000 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10470: 002aafc4 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10471: 00900c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10472: 008ca18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10473: 007e7070 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10471: 00900c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10472: 008ca194 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10473: 007e7078 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10474: 00d7b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10475: 0043a02c 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10476: 009af9fc 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10476: 009afa04 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10477: 00db1724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10478: 008cbaa0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10478: 008cbaa8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10479: 00640564 48 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10480: 00c7bc9c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10481: 00d640b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10482: 0098121c 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10482: 00981224 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10483: 00d77aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10484: 00cc82c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10485: 009867fc 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10485: 00986804 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10486: 00d73408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10487: 00d718fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10488: 00db170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10489: 008e48b4 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10489: 008e48bc 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10490: 00d712dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10491: 00db1780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10492: 00d63588 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10493: 00d6dbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10494: 00794814 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10495: 006e524c 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10494: 0079481c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10495: 006e5254 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10496: 005b0d60 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10497: 0070df18 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10498: 007e618c 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 10499: 0075ef18 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10497: 0070df20 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10498: 007e6194 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10499: 0075ef20 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10500: 00db0a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10501: 002e884c 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10502: 00543fcc 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10503: 008fd4a8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10504: 008c7c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10503: 008fd4b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10504: 008c7c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10505: 00d6d974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10506: 007947d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10506: 007947dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10507: 006421d8 236 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10508: 0096f470 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10508: 0096f478 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10509: 00d6ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10510: 008a1848 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10510: 008a1850 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10511: 005a3b94 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10512: 00db2048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10513: 00db12dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10514: 0057c440 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10515: 00d7a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10516: 008bdd30 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10516: 008bdd38 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10517: 00512d20 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10518: 00db1b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10519: 00d77478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10520: 00cd13a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10521: 00db0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10522: 002d812c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10523: 006227c0 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10524: 009ca334 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10524: 009ca33c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10525: 004f5040 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10526: 0098cc78 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10526: 0098cc80 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10527: 00d6c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10528: 006e785c 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10528: 006e7864 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10529: 0029e088 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10530: 00dafda0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10531: 008e2744 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10531: 008e274c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10532: 0038685c 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10533: 00774f70 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10533: 00774f78 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10534: 00d758b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10535: 002e9cd0 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10536: 00c7d248 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10537: 00db203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ - 10538: 006f78bc 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10539: 0096b9e8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10538: 006f78c4 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10539: 0096b9f0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10540: 00d5de78 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10541: 006e8cec 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10541: 006e8cf4 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10542: 00db0998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10543: 00745a44 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10543: 00745a4c 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10544: 00db21d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10545: 009037b0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10545: 009037b8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10546: 00d6fafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10547: 00808a68 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10547: 00808a70 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10548: 00db0d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10549: 00d70a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10550: 00911838 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10550: 00911840 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10551: 00db1c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10552: 0092c0b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10553: 00758784 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10552: 0092c0b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10553: 0075878c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10554: 00db2000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10555: 0070cea0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10555: 0070cea8 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10556: 00d6b49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10557: 00db1d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10558: 003fd878 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10559: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10560: 0028b2f0 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10561: 00512804 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10562: 00d6e0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10563: 00db00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10564: 00826060 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10565: 006e5fb4 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10566: 0098b7c0 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10564: 00826068 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10565: 006e5fbc 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10566: 0098b7c8 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10567: 0032d190 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10568: 00db1292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10569: 00db0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10570: 00555f00 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10571: 00d77ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10572: 00db1f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10573: 00d7890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10574: 00d6c34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10575: 00999b7c 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10575: 00999b84 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10576: 00d78aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10577: 00913274 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10577: 0091327c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10578: 00db0b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10579: 00d66bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10580: 007d9e90 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10580: 007d9e98 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10581: 00319d9c 96 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10582: 00990970 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10583: 0072f878 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10582: 00990978 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10583: 0072f880 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10584: 00d63978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10585: 00586eac 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10586: 007b6520 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10586: 007b6528 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10587: 003cb588 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10588: 00db001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10589: 00db048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10590: 00d76a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10591: 0062b8a4 292 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10592: 00630cbc 328 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10593: 006e6ef8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10593: 006e6f00 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10594: 00db0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10595: 00339158 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10596: 0063064c 316 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10597: 00d663e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10598: 00439da8 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10599: 00db130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10600: 007b54d8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10600: 007b54e0 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10601: 00d6941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10602: 009827f8 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10603: 008fc78c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10604: 007443fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10602: 00982800 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10603: 008fc794 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10604: 00744404 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10605: 00db11d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10606: 009cd944 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10606: 009cd94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10607: 00db0d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10608: 0057c200 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10609: 006f78dc 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10609: 006f78e4 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10610: 00d7ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10611: 00db0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10612: 0057c3d4 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10613: 00d745e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10614: 00db0ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10615: 00db1726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10616: 00dafd99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10617: 005242b0 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10618: 00954abc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10618: 00954ac4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10619: 0032b980 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10620: 008ec9a4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10621: 00742be0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10620: 008ec9ac 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10621: 00742be8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10622: 00db0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10623: 006ecfe0 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10623: 006ecfe8 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10624: 00476f34 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10625: 00ccb8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10626: 00db0ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10627: 00d64110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10628: 00536814 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10629: 00db0f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10630: 00745c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10631: 006e59a0 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10630: 00745c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10631: 006e59a8 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10632: 00d77068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10633: 00cc1468 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10634: 00d754c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10635: 002e50c4 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10636: 007ba1c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10637: 0096bb28 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10636: 007ba1d0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10637: 0096bb30 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10638: 00d6e4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10639: 0073f888 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10639: 0073f890 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10640: 00db1244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10641: 00db177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10642: 00d76988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10643: 00db19e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10644: 00db00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10645: 00cc886c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10646: 009cbf44 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10646: 009cbf4c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10647: 00db0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10648: 008f077c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10648: 008f0784 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10649: 00db20dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10650: 00ccb860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10651: 00d77b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10652: 009a84d4 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10652: 009a84dc 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10653: 002e5cd8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10654: 009a8248 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10655: 008cc550 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10654: 009a8250 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10655: 008cc558 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10656: 00649d60 152 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10657: 00911b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10657: 00911b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10658: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10659: 00d64b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10660: 00329e6c 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10661: 00db0dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10662: 00db0912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10663: 00cca9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10664: 00db0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10665: 0077d638 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10666: 008e711c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10665: 0077d640 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10666: 008e7124 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10667: 00db1c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10668: 00d741f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10669: 00d72850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10670: 00b9e8f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10671: 009ad1d0 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10670: 00b9e900 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10671: 009ad1d8 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10672: 00dafe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10673: 00d74ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10674: 002b60c8 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10675: 00db08d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10676: 00d689cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10677: 007e33a0 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10677: 007e33a8 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10678: 00d77368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10679: 00d63a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10680: 009148b4 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10680: 009148bc 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10681: 003c3b64 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10682: 00d6b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10683: 00904908 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10684: 0070d778 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10683: 00904910 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10684: 0070d780 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10685: 00db1bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10686: 009abc2c 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10686: 009abc34 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10687: 00db1476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10688: 0093f980 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10688: 0093f988 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10689: 00db1328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10690: 007b5fe0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10690: 007b5fe8 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10691: 00db046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10692: 007accac 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10693: 0095de64 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10692: 007accb4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10693: 0095de6c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10694: 00db1170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10695: 00db0990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10696: 00436558 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10697: 00d6a990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10698: 00c7b44c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10699: 0070e5c8 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10699: 0070e5d0 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10700: 00db19e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10701: 00c79088 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10702: 0043feb0 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10703: 00d7836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10704: 0096aabc 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10704: 0096aac4 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10705: 00db07f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10706: 007a51e8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10706: 007a51f0 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10707: 00db1ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10708: 00d6e664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10709: 00d6f830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10710: 0063edbc 84 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 10711: 00d7ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10712: 002f3350 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10713: 007ea450 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10713: 007ea458 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10714: 0032219c 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 10715: 00255a88 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10716: 008fffe8 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10716: 008ffff0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10717: 00dafcb4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10718: 00d6cd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10719: 008e65ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10719: 008e65b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10720: 0063ee10 92 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 10721: 005523e8 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10722: 00d75808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10723: 003ea158 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10724: 00953a44 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10725: 008c089c 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10726: 009d2314 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10724: 00953a4c 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10725: 008c08a4 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10726: 009d231c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10727: 00d64760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10728: 00db05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10729: 005372c8 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10730: 00904268 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10730: 00904270 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10731: 00dafd40 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10732: 009bb160 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10732: 009bb168 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10733: 00db0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10734: 00db0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10735: 0033ad30 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10736: 006233a8 260 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 10737: 008131c8 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10737: 008131d0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10738: 004a29f0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10739: 00d77398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10740: 0063ee6c 76 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 10741: 005d13c0 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10742: 00db0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10743: 00db223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10744: 00d657c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10745: 00925dcc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10745: 00925dd4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10746: 00d7128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10747: 00d6b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10748: 00db081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10749: 00db07f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10750: 009b9c04 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10750: 009b9c0c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10751: 00591224 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10752: 002e67f0 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10753: 005af328 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10754: 00d75b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10755: 00431370 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10756: 00db165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10757: 00bc618c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10758: 00d6db14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10759: 00d5dbd8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10760: 00d6b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10761: 0094d6f4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10761: 0094d6fc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10762: 002aac7c 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 10763: 0075f610 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 10763: 0075f618 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 10764: 00632764 356 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 10765: 007b0eb4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10766: 00759388 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10765: 007b0ebc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10766: 00759390 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10767: 00d686b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10768: 0096b784 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10768: 0096b78c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10769: 005ab9d0 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10770: 008e60c4 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10770: 008e60cc 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10771: 002d9398 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10772: 00d75a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10773: 00db0df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10774: 00db13c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10775: 00d79d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 10776: 00868d60 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10777: 006e5dd8 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10776: 00868d68 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10777: 006e5de0 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10778: 00d7b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 10779: 0077b358 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10780: 007e4d98 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10779: 0077b360 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 10780: 007e4da0 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10781: 0054169c 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10782: 008118fc 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10783: 00745b98 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10782: 00811904 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10783: 00745ba0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10784: 00d76b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10785: 0025434c 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10786: 0099714c 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10787: 009b14fc 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10786: 00997154 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10787: 009b1504 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10788: 00cc9760 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 10789: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10790: 00d6ddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10791: 00db292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10792: 00db0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10793: 00d73ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10794: 0045eff0 1068 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ - 10795: 0075ee4c 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 10795: 0075ee54 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10796: 0062a048 24 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 10797: 00386e3c 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10798: 006ed7e0 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10798: 006ed7e8 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10799: 00d680f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10800: 00853f64 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10800: 00853f6c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10801: 00d69e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10802: 00db1e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10803: 00db0ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10804: 00d74de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 10805: 007d031c 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 10806: 0077dbcc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 10805: 007d0324 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10806: 0077dbd4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10807: 00db0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10808: 008c2cc0 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10808: 008c2cc8 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10809: 00d71ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10810: 0032cf3c 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10811: 00d740e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 10812: 00751008 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10812: 00751010 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10813: 00636ff4 108 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 10814: 00db0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10815: 008ba90c 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 10816: 00789110 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 10815: 008ba914 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10816: 00789118 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10817: 00d6e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10818: 0064b464 36 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 10819: 00db1d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10820: 00db0fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10821: 00d687bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10822: 0053af5c 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 10823: 00c65200 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 10824: 00d6889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 10825: 00d685d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 10826: 00dafdab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 10827: 00782928 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 10827: 00782930 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 10828: 00db0dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 10829: 00dafd9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 10830: 00db1ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 10831: 00db1276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 10832: 00db12e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 10833: 0028d7b8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 10834: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 10835: 00c79038 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 10836: 00db06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 10837: 00864b50 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 10837: 00864b58 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 10838: 00d7c5d4 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 10839: 00c79010 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 10840: 00db20ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 10841: 00d7110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 10842: 00d6b23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 10843: 00822a08 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 10843: 00822a10 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 10844: 00db0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 10845: 00d77738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 10846: 0060c378 60 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 10847: 004383dc 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 10848: 00d72810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 10849: 00967150 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 10849: 00967158 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 10850: 00d64890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 10851: 00dafee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 10852: 00ccc22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 10853: 00db1bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 10854: 00865300 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 10854: 00865308 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 10855: 00d65440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 10856: 0054b6cc 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 10857: 00db230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 10858: 0058ee90 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 10859: 0062bf24 380 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 10860: 006ccbb0 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 10860: 006ccbb8 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 10861: 005c6c10 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 10862: 00db1362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 10863: 00db214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 10864: 00db0e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 10865: 00d73908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 10866: 00906cc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 10867: 008e2504 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 10866: 00906cd0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 10867: 008e250c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 10868: 00db212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 10869: 0062f1c4 348 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 10870: 008c8414 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 10870: 008c841c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 10871: 00db19c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 10872: 00d6c39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 10873: 002daa60 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 10874: 009803fc 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 10874: 00980404 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 10875: 00d7b774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 10876: 00d6e694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 10877: 00dafdac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 10878: 009121a0 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 10878: 009121a8 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 10879: 00db1886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 10880: 00d77468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 10881: 00510dbc 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 10882: 00db08f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 10883: 00d73c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 10884: 0093db90 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 10885: 008d5e18 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 10884: 0093db98 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 10885: 008d5e20 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 10886: 002bfe64 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 10887: 00d64f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 10888: 0043865c 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 10889: 0096dac0 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 10889: 0096dac8 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 10890: 002a7f70 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 10891: 002f33d0 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 10892: 00db024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 10893: 003cb274 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 10894: 007f4a4c 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 10894: 007f4a54 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 10895: 0062a674 132 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 10896: 00d66c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 10897: 00db159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 10898: 00d65078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 10899: 00d6e404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 10900: 00d76788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 10901: 00db1038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 10902: 00d6fc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_MEM_VALID_EVENT │ │ │ │ 10903: 00d65b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 10904: 00db0e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 10905: 00db1402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 10906: 00d75d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 10907: 007624e4 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 10907: 007624ec 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 10908: 005ad958 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 10909: 0077f768 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 10909: 0077f770 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 10910: 0064aeb4 296 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 10911: 00d665e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 10912: 00db110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 10913: 00755e04 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 10913: 00755e0c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 10914: 00db1956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 10915: 00388af8 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 10916: 007f6e08 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 10917: 007401e0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 10916: 007f6e10 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 10917: 007401e8 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 10918: 00d6ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 10919: 0074323c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 10919: 00743244 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 10920: 005d4ca4 304 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 10921: 00d63b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 10922: 00d6fa04 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 10923: 005adbbc 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 10924: 008f8b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 10925: 0069d5ac 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 10926: 008c9834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 10924: 008f8b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 10925: 0069d5b4 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 10926: 008c983c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 10927: 00db1ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 10928: 0091414c 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 10928: 00914154 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 10929: 00db1408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 10930: 00949390 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 10930: 00949398 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 10931: 005cb1c0 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 10932: 004b8018 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 10933: 00d74488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 10934: 0096a374 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 10934: 0096a37c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 10935: 00632f2c 336 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 10936: 00db0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 10937: 00d713cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 10938: 00545808 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 10939: 00db217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 10940: 008f5738 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 10940: 008f5740 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 10941: 00db02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 10942: 00cd630c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 10943: 00db1f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 10944: 00c7da30 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 10945: 00db1eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 10946: 00d6dff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 10947: 00cc61c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 10948: 00402500 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 10949: 0098a810 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 10949: 0098a818 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 10950: 00291dc0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 10951: 00d66c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 10952: 0094c494 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 10952: 0094c49c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 10953: 002543a0 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 10954: 009b60a4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 10954: 009b60ac 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 10955: 00dafe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 10956: 0062e24c 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 10957: 00db0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 10958: 00d6e854 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 10959: 00d63cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 10960: 00811298 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 10961: 00983524 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 10960: 008112a0 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 10961: 0098352c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 10962: 00db231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 10963: 009003a8 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 10963: 009003b0 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 10964: 00d6e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 10965: 00902f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 10965: 00902f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 10966: 002a3118 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 10967: 0094bb5c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 10967: 0094bb64 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 10968: 00d6d214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 10969: 00db0d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 10970: 00db15c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 10971: 00754a14 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 10972: 0080776c 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 10971: 00754a1c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 10972: 00807774 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 10973: 00d6fc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 10974: 00437c24 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 10975: 00d6c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 10976: 00d77138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 10977: 00db117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 10978: 00d74f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 10979: 00bc63ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 10980: 00d6be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 10981: 00d6dee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 10982: 00db21e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 10983: 00d693cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 10984: 00d5dc88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 10985: 00958cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 10985: 00958cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 10986: 00d6f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 10987: 00d746c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 10988: 005cc328 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 10989: 00582c5c 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 10990: 00db13bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 10991: 008ba870 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 10991: 008ba878 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 10992: 0044ed4c 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 10993: 0062a5e8 140 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 10994: 00db011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 10995: 00d66558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 10996: 0045f638 84 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 10997: 00d6a580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 10998: 00db1c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 10999: 00d67f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11000: 008dc844 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11000: 008dc84c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11001: 00d6a4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11002: 002e56b0 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11003: 00d6df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11004: 00dafdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11005: 0057cfdc 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11006: 00293bc4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11007: 00d7aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11008: 00c7e008 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11009: 0072ce4c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11009: 0072ce54 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11010: 00db1de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11011: 00557974 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11012: 0028b8d8 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11013: 005c8f84 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11014: 009bd6bc 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11014: 009bd6c4 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11015: 00db18f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11016: 00d65f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11017: 005dcabc 528 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11018: 009822d0 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11019: 0071b3a0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11018: 009822d8 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11019: 0071b3a8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11020: 00db1210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11021: 00524ef8 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11022: 00db0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11023: 00db1788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11024: 00db16f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11025: 00ccb128 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11026: 002eb38c 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11027: 0029f38c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11028: 0081f550 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11028: 0081f558 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11029: 00d7a3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11030: 0063509c 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11031: 00db0878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11032: 005add34 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11033: 00903330 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11033: 00903338 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11034: 00dafd5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11035: 00d668d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11036: 00991254 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11036: 0099125c 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11037: 00d688cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11038: 00db00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11039: 008d2a80 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11039: 008d2a88 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11040: 00db211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11041: 00519da4 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11042: 00291e68 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11043: 00db28c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11044: 00d75310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11045: 00cc14ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11046: 00d67ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11047: 009afc20 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11047: 009afc28 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11048: 0055afe4 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11049: 0073fe58 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11050: 00719508 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11049: 0073fe60 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11050: 00719510 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11051: 00db12d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11052: 0057cf28 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11053: 003704f4 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11054: 0074d5a8 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11054: 0074d5b0 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11055: 004ba46c 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11056: 007cc3f4 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11056: 007cc3fc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11057: 00d68b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11058: 00db1010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11059: 00d6a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11060: 00d787ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11061: 00c7d344 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11062: 00d79488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11063: 004b56a8 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11064: 007baed0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11064: 007baed8 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11065: 00daff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11066: 008cfd2c 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11066: 008cfd34 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11067: 00d683d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11068: 00d6f140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11069: 0074d7b0 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11069: 0074d7b8 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11070: 00db038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11071: 00d76b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11072: 00742e8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11072: 00742e94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11073: 00dafee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11074: 0085e598 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11075: 009c1a5c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11074: 0085e5a0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11075: 009c1a64 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11076: 00db2282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11077: 008ddcc0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11077: 008ddcc8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11078: 00d64000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11079: 00334838 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11080: 002e4d2c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11081: 00d66438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11082: 00821bd8 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11082: 00821be0 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11083: 00db04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11084: 007b6610 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11084: 007b6618 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11085: 00db0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11086: 00db2236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11087: 00d7199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11088: 00d6dd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11089: 00d71f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11090: 0072c774 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11090: 0072c77c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11091: 00db04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11092: 00db1f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11093: 00d6bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11094: 0058a594 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11095: 00730a54 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11095: 00730a5c 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11096: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11097: 00730ad0 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11097: 00730ad8 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11098: 00dafde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11099: 0032d414 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11100: 005517f0 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11101: 00db07a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11102: 00409098 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11103: 0090962c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11103: 00909634 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11104: 00db11f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11105: 00912d30 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11105: 00912d38 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11106: 00db1906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11107: 00572eec 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11108: 00db0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11109: 00d68180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11110: 008e3a28 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11110: 008e3a30 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11111: 00d6d2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11112: 00db0c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11113: 002cfd90 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11114: 00db2026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11115: 00db0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11116: 008c312c 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11117: 00b87a00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11116: 008c3134 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11117: 00b87a10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11118: 00cc424c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11119: 00db1a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11120: 00db23a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11121: 007acb40 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11122: 0071de00 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11123: 007f73a0 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11121: 007acb48 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11122: 0071de08 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11123: 007f73a8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11124: 00db02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11125: 0085d640 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11125: 0085d648 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11126: 00d66d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11127: 009222b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11127: 009222bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11128: 00db198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11129: 007f26c4 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11129: 007f26cc 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11130: 00db0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11131: 008c95b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11132: 00908958 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11131: 008c95b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11132: 00908960 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11133: 002908e8 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11134: 009b17c0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11135: 0094a624 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11134: 009b17c8 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11135: 0094a62c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11136: 0057c4d0 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11137: 008cf078 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11137: 008cf080 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11138: 00289fa4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11139: 00376758 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11140: 00b868a0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11140: 00b868b0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11141: 004aa694 360 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11142: 0075753c 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11142: 00757544 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11143: 00d658e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11144: 00462340 104 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11145: 0058f7f8 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11146: 00d726a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11147: 007a51c8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11148: 00938ff4 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11147: 007a51d0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11148: 00938ffc 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11149: 00d7ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11150: 00dafd54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11151: 008c960c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11152: 0090e374 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11151: 008c9614 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11152: 0090e37c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11153: 00d6a9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11154: 00d7afbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11155: 007e5f98 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11155: 007e5fa0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11156: 00d7b894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11157: 00dafd79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11158: 00d664e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11159: 005a08fc 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11160: 00578d70 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11161: 008c2ff0 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11162: 0099dab0 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11163: 008d40b4 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11161: 008c2ff8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11162: 0099dab8 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11163: 008d40bc 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11164: 00d732f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11165: 00d6d734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11166: 00622ac8 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11167: 00d79538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11168: 0032d4ec 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11169: 00db144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11170: 00d6fa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11171: 009bcc7c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11171: 009bcc84 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11172: 00c84a08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11173: 002c5854 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11174: 002cd230 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11175: 00db05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11176: 00cc8fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11177: 007f02b0 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11177: 007f02b8 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11178: 003db6ec 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11179: 0099c334 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11179: 0099c33c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11180: 00db140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11181: 00299720 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11182: 0090e188 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11182: 0090e190 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11183: 00d7a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11184: 00d68680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11185: 0056437c 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11186: 00db1746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11187: 009ad1e4 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11187: 009ad1ec 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11188: 00d735e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11189: 009935bc 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11190: 0073ce80 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11189: 009935c4 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11190: 0073ce88 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11191: 005a69b0 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11192: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11193: 00db194a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11194: 00d7859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 11195: 0073d8f4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11196: 00716164 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11195: 0073d8fc 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11196: 0071616c 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11197: 00291f14 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11198: 00d65280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11199: 00db09b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11200: 00d77538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11201: 00dafd7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11202: 002f3354 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11203: 00db1eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11204: 00280b0c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11205: 00d68580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11206: 00db28ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11207: 00ccd9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11208: 00db0bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11209: 00db0f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11210: 00936434 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11211: 007e5300 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11212: 008f84b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11210: 0093643c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11211: 007e5308 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11212: 008f84bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11213: 00db2118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11214: 00db1252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11215: 0037a884 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11216: 00c7dca8 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11217: 00982338 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11218: 0081f3cc 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11217: 00982340 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11218: 0081f3d4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11219: 004f79ac 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11220: 00db0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11221: 00d9f601 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11222: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11223: 0028a7e8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11224: 00db25a4 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11225: 00db23d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11226: 00858ca0 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11226: 00858ca8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11227: 003fd2f8 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11228: 004f83c4 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11229: 0073bfd0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11230: 006c3fe4 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11231: 0096a400 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 11232: 00716bfc 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11233: 007f72e8 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11229: 0073bfd8 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11230: 006c3fec 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11231: 0096a408 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11232: 00716c04 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11233: 007f72f0 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11234: 0062a56c 124 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11235: 00db0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11236: 00d69e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11237: 00d6d304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11238: 00db19ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11239: 00754e68 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11240: 006ec554 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11241: 0071f3d0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11239: 00754e70 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11240: 006ec55c 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11241: 0071f3d8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11242: 00447b30 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11243: 00c7d9a8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11244: 00db09b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11245: 0077bd68 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11246: 00759ac4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11245: 0077bd70 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11246: 00759acc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11247: 00d64290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11248: 003aa708 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11249: 00db19f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11250: 00db143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11251: 0062acfc 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11252: 00d6cfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11253: 006ec744 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11254: 0071eb28 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11253: 006ec74c 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11254: 0071eb30 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11255: 00d68230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11256: 00db116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11257: 00d7aec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11258: 00d79688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11259: 00db1ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11260: 00db1f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11261: 00db0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11262: 00db1d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11263: 0057d048 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11264: 00db117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ - 11265: 006ec600 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11265: 006ec608 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11266: 00545654 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11267: 002a9d38 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11268: 00737a48 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11268: 00737a50 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11269: 00d7ae80 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11270: 00cd6390 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ - 11271: 0073fd64 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11272: 009b1690 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11271: 0073fd6c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11272: 009b1698 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11273: 00d68510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11274: 00db1888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11275: 00db2944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11276: 009c7688 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11276: 009c7690 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11277: 00d6f1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11278: 0070bfa4 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11279: 0099c614 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11280: 008ad6e4 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11278: 0070bfac 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11279: 0099c61c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11280: 008ad6ec 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11281: 0062b9c8 408 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11282: 00db1948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11283: 005d1608 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11284: 00d7a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11285: 0093207c 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11285: 00932084 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11286: 00d7135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11287: 009c0938 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11287: 009c0940 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11288: 00db067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11289: 0069df64 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11289: 0069df6c 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11290: 00db00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11291: 00d67280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11292: 0063e3e4 96 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11293: 00c7d7cc 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11294: 005465bc 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11295: 00d739d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11296: 00da767c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11297: 00db1832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11298: 00915efc 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11298: 00915f04 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11299: 00d73e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11300: 00db1db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11301: 00d7addc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11302: 008fbf00 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11302: 008fbf08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11303: 00db10d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11304: 00d6f470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11305: 00d79718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11306: 009b6548 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11306: 009b6550 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11307: 00d69ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11308: 00909688 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11308: 00909690 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11309: 0064a3b8 136 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11310: 008f5d80 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11310: 008f5d88 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11311: 00cba800 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11312: 00dafdaa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11313: 0096690c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11313: 00966914 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11314: 00d673a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11315: 0029fa34 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11316: 002955e0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11317: 005aeb84 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11318: 00d69f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11319: 00d66b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11320: 00620010 380 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11321: 00db1f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11322: 00d6705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11323: 005385d0 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11324: 00731220 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11325: 007562d4 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11324: 00731228 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11325: 007562dc 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11326: 0064b810 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11327: 00649df8 148 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11328: 00db1fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11329: 0063e088 76 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11330: 00d6d634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11331: 00d65f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11332: 00377fdc 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11338,1484 +11338,1484 @@ │ │ │ │ 11334: 00476810 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11335: 00db0c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11336: 00d664b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11337: 0062acf8 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11338: 00d65afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11339: 00286310 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11340: 00d7b514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11341: 00740040 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11341: 00740048 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11342: 00d66f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11343: 009ca64c 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11343: 009ca654 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11344: 00d73338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11345: 00db00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11346: 00b0ccc8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11346: 00b0ccd8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11347: 00d69dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11348: 0028af60 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11349: 00795190 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11349: 00795198 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11350: 00db11fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11351: 00d637d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11352: 00d65dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11353: 00d70af4 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11354: 00751c1c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11354: 00751c24 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11355: 00db0eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11356: 009a8c2c 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11357: 006a458c 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11356: 009a8c34 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11357: 006a4594 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11358: 00d6f710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11359: 0062b4e0 320 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11360: 00db16dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11361: 002901d4 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11362: 00c7e5d0 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11363: 00d6e434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11364: 00db1e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11365: 00d74728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11366: 00b2e9bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11366: 00b2e9cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11367: 00db2080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11368: 0044daa8 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11369: 00782abc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11370: 0094cf30 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11369: 00782ac4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11370: 0094cf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11371: 00db19f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11372: 00b2e9b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11373: 00941d5c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11374: 00780a44 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11372: 00b2e9c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11373: 00941d64 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11374: 00780a4c 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11375: 00d6e494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11376: 005a6a2c 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11377: 00551edc 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11378: 0051c700 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11379: 00db0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11380: 00811504 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11380: 0081150c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11381: 00db1ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11382: 00d73598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11383: 00db1486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11384: 006aee14 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11384: 006aee1c 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11385: 00d6cf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11386: 005ad988 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11387: 00da7674 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11388: 008dab44 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11388: 008dab4c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11389: 005d90f0 320 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11390: 00327474 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11391: 00d7bc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11392: 00db18c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11393: 00db174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11394: 007ba3f8 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11395: 0070e08c 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11396: 00978460 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11397: 009c73d8 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11394: 007ba400 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11395: 0070e094 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11396: 00978468 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11397: 009c73e0 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11398: 00d75fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11399: 00d6a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11400: 007f0c48 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11401: 00914004 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11400: 007f0c50 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11401: 0091400c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11402: 00db1118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11403: 00db0ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11404: 00d680e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11405: 0081afa8 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11405: 0081afb0 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11406: 00db100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11407: 00db02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11408: 00d74da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11409: 00db06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11410: 00637060 248 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11411: 008d4e20 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11411: 008d4e28 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11412: 00cc73cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11413: 002a09c4 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11414: 0081e8e0 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11414: 0081e8e8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11415: 00db01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11416: 00db11ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ - 11417: 00730dac 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11417: 00730db4 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11418: 00daff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11419: 00d73d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11420: 007014d4 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11421: 008377e0 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11420: 007014dc 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11421: 008377e8 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11422: 00db2014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11423: 005da3ec 184 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11424: 00d67df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11425: 00d7afac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11426: 008d3b34 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11426: 008d3b3c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11427: 00d76af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11428: 00d6e3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11429: 00d66e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11430: 00911164 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11431: 008de9cc 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11430: 0091116c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11431: 008de9d4 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11432: 0064210c 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11433: 00d9f061 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11434: 0064ab5c 72 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11435: 00db15ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11436: 00d77fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11437: 006edcbc 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11437: 006edcc4 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11438: 005fb2d0 452 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11439: 00d76908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11440: 00db0afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11441: 00408958 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11442: 008eef8c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11443: 008d230c 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11442: 008eef94 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11443: 008d2314 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11444: 00db1304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11445: 00db1152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11446: 00cba69c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11447: 00cba6fc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11448: 00cba70c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11449: 005d1578 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11450: 007b0138 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11450: 007b0140 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11451: 00d6c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11452: 00db088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11453: 00d77008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11454: 00d772f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11455: 00d6d534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11456: 00db05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11457: 00d6f890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11458: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11459: 009c9554 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11460: 008c7bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11461: 006e5908 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11462: 009726f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11463: 008d6470 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11459: 009c955c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11460: 008c7bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11461: 006e5910 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11462: 009726fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11463: 008d6478 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11464: 00d665a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11465: 00ccac84 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11466: 00db1308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11467: 0081173c 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11467: 00811744 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11468: 0062a738 24 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11469: 00db02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11470: 008d86b4 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11471: 0088914c 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11472: 0090cb9c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11470: 008d86bc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11471: 00889154 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11472: 0090cba4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11473: 00d66368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11474: 00d69e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11475: 009aefc0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11475: 009aefc8 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11476: 0028642c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11477: 00d65e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11478: 00db0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11479: 002a12c8 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11480: 004392e4 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11481: 00db1f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11482: 00c71164 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11483: 003312e0 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11484: 00daff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11485: 00db1b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11486: 00dafe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11487: 00637158 196 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11488: 00d66f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11489: 00cd5838 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11490: 00986774 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11490: 0098677c 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11491: 00db1966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11492: 00db22e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11493: 00d65320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11494: 00db0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11495: 009c830c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11495: 009c8314 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11496: 00db15b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11497: 009d3f34 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11497: 009d3f3c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11498: 00d75898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11499: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11500: 00d680b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11501: 00d74438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11502: 00cd58bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11503: 00c7d528 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11504: 00cc7558 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11505: 009320ec 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11506: 008ad104 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11505: 009320f4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11506: 008ad10c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11507: 00d6887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11508: 00db066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11509: 00aeb844 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11510: 007ba610 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11511: 0069de1c 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11509: 00aeb854 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11510: 007ba618 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11511: 0069de24 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11512: 00db1b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11513: 00b9e94c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11514: 009034b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11513: 00b9e95c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11514: 009034b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11515: 00db068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11516: 00d7bd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11517: 0079f7c4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11517: 0079f7cc 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11518: 00daffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11519: 0033a100 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11520: 00931aec 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11520: 00931af4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11521: 0043e208 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 11522: 00732674 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11522: 0073267c 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11523: 00d7acac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11524: 0090b52c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11524: 0090b534 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11525: 00580748 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11526: 0074e830 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11526: 0074e838 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11527: 00db0f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11528: 00db1848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11529: 005df948 100 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11530: 0093d590 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11530: 0093d598 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11531: 00572ae0 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11532: 00d9f608 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11533: 0062c0a0 488 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11534: 00daffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11535: 00797680 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11535: 00797688 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11536: 00db1b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11537: 0051ba8c 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11538: 00cd3294 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11539: 00db1a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11540: 00db1f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11541: 00630308 196 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11542: 00d78da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11543: 007f2760 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11543: 007f2768 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11544: 00db0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11545: 00d69528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11546: 00db15e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11547: 008f8680 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11547: 008f8688 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11548: 00d73488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11549: 00db0bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11550: 00d7b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11551: 00814248 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11551: 00814250 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11552: 00d79f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11553: 00ccc5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11554: 00403434 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11555: 0062acf4 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11556: 008f4e40 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 11557: 007829bc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11556: 008f4e48 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11557: 007829c4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11558: 00dafd39 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11559: 0064b004 968 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11560: 0062cf38 308 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11561: 009cc1e0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11561: 009cc1e8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11562: 00d66bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11563: 00d7af00 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11564: 00d6edf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11565: 00db0e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11566: 0096f25c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11566: 0096f264 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11567: 00db0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11568: 00c7b404 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11569: 00d6dc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11570: 00d6f1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11571: 005adc48 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11572: 00bc7964 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11573: 0099794c 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11573: 00997954 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11574: 00388f8c 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11575: 00644908 132 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11576: 00902a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11576: 00902a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11577: 00db03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11578: 00d737e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11579: 00930bc4 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11580: 00773c60 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11579: 00930bcc 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11580: 00773c68 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11581: 00db0e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11582: 00777748 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11582: 00777750 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11583: 00db05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11584: 00db08ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11585: 0056baf0 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11586: 003c6c98 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11587: 008c85e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11587: 008c85e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11588: 00644494 168 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11589: 005da4a4 52 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11590: 0055e470 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11591: 00d7204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11592: 008a8a30 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11592: 008a8a38 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11593: 00dafeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11594: 00d6a750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11595: 00552ea0 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11596: 00db19a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11597: 0055ab74 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11598: 00db1e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11599: 00d6c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11600: 00d6b73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11601: 0053fd90 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11602: 00dafdb4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11603: 008a5eb8 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11603: 008a5ec0 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11604: 00db1762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11605: 00db0d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11606: 00403854 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11607: 00db17a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11608: 00d74fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11609: 00d78d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11610: 00998274 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11610: 0099827c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11611: 00db16f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11612: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11613: 0099d1dc 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11613: 0099d1e4 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11614: 002f1104 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11615: 00285d24 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11616: 00d7af6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11617: 00db18c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11618: 00db1d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11619: 00dafd9e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11620: 00db0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11621: 0043db30 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11622: 00d6f460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11623: 00db1872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11624: 00ccc2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11625: 009399a4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11626: 00997a4c 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11625: 009399ac 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11626: 00997a54 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11627: 006423b4 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11628: 00cd0114 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11629: 00908140 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11629: 00908148 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11630: 00db05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11631: 00505b2c 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11632: 00daffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11633: 00cc7ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11634: 00db0a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11635: 00782490 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11636: 009645d4 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11635: 00782498 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11636: 009645dc 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11637: 00d72ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11638: 00794e8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11638: 00794e94 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11639: 005229f8 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11640: 0029c578 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11641: 00d67260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11642: 00745b60 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11643: 00905bf8 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11642: 00745b68 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11643: 00905c00 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11644: 00db0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11645: 006e6be4 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11645: 006e6bec 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11646: 005cb670 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11647: 00d75d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11648: 00644688 156 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 11649: 00d71c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11650: 00641ac0 308 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 11651: 00d7215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11652: 0079536c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11652: 00795374 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11653: 00579fcc 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11654: 008090bc 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11655: 00900cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11654: 008090c4 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11655: 00900cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11656: 00d68eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11657: 0029d348 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11658: 008146a8 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11658: 008146b0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11659: 00db20d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11660: 00d778a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11661: 0094b248 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11661: 0094b250 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11662: 00db18e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11663: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11664: 002b6580 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11665: 0095f9b8 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11665: 0095f9c0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11666: 00d72b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11667: 00cd19d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 11668: 00d6c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11669: 00d79d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11670: 007952ec 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11670: 007952f4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11671: 005730f4 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11672: 008e51c4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11672: 008e51cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11673: 00d6d354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11674: 00323dd0 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11675: 00572d60 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11676: 00db0e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11677: 00d6dad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11678: 00d6dc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11679: 00d68b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11680: 00db13b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11681: 00d65844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11682: 00db0dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11683: 00db181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11684: 0057d214 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11685: 0093d8d8 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11686: 0099cb10 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11685: 0093d8e0 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11686: 0099cb18 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11687: 00db1208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 11688: 00ccef08 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 11689: 00db2940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11690: 008f8794 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11690: 008f879c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11691: 00d7891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11692: 002c5834 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11693: 007827a0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11693: 007827a8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11694: 00d6b28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11695: 00db1eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11696: 003926f4 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11697: 00d76b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11698: 00644870 152 FUNC GLOBAL DEFAULT 12 helper_vextuhlx │ │ │ │ 11699: 002d6fb4 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11700: 00d66518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11701: 005caa80 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11702: 00db16ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11703: 00db28e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11704: 0043d064 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11705: 00db07d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11706: 00799f14 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11706: 00799f1c 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11707: 00d78afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11708: 00d73898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11709: 009cac5c 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11710: 006f7990 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11711: 007e1c68 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11709: 009cac64 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11710: 006f7998 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11711: 007e1c70 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11712: 00285e24 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11713: 0057958c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11714: 007998d4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11714: 007998dc 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11715: 00635404 104 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 11716: 00dafe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 11717: 00717520 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 11717: 00717528 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11718: 002e55a8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11719: 009aecd8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11720: 008c7894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11719: 009aece0 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11720: 008c789c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11721: 00d696b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11722: 00d65620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11723: 00d6b68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11724: 0029061c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11725: 00d74c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11726: 00939484 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11726: 0093948c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11727: 00d6aab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11728: 00d6e234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11729: 00d6f750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 11730: 00773cf8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 11730: 00773d00 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11731: 00d74d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11732: 009907a4 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11732: 009907ac 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11733: 00db16b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11734: 0026ca98 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11735: 00dafdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11736: 00d6702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11737: 00db170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 11738: 00d6a620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 11739: 00775144 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 11739: 0077514c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11740: 00641bf4 236 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 11741: 003cb2dc 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11742: 00c7d668 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11743: 00db1c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 11744: 009ac9d0 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11744: 009ac9d8 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11745: 00d79a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11746: 00d6be9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11747: 003dc79c 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 11748: 00dafd95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11749: 002ab248 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 11750: 0090ee00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11750: 0090ee08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11751: 00db0ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11752: 00db0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11753: 00db13c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11754: 0072b038 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11755: 0090afd0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11756: 009845c8 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11754: 0072b040 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11755: 0090afd8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11756: 009845d0 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11757: 004a33e8 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11758: 00db185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 11759: 0069c784 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 11759: 0069c78c 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 11760: 00d66248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11761: 0090b6f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 11762: 006cb60c 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 11761: 0090b700 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11762: 006cb614 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 11763: 00db0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11764: 008cb124 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11765: 00757a60 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11764: 008cb12c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11765: 00757a68 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11766: 00d68640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11767: 0052508c 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11768: 00d6a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11769: 0099a390 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11770: 00811110 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 11771: 0077c8ec 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 11769: 0099a398 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11770: 00811118 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11771: 0077c8f4 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11772: 00db0e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11773: 00db03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11774: 00db16be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11775: 009b2ed0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11775: 009b2ed8 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11776: 00bc6428 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11777: 00d7249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 11778: 0077bb34 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 11778: 0077bb3c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11779: 00492a20 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11780: 00d77318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11781: 0069db84 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 11781: 0069db8c 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 11782: 00db008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11783: 00d7168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 11784: 006d39a4 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11784: 006d39ac 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11785: 00db0fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11786: 00d65270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11787: 00d6ddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11788: 008fbd9c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11788: 008fbda4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11789: 0028b8e8 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 11790: 0077276c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11791: 00946d28 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 11792: 008dcaac 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11793: 00902c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11790: 00772774 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 11791: 00946d30 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11792: 008dcab4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11793: 00902c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11794: 00db0e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11795: 00950c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 11796: 00723a3c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 11795: 00950c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11796: 00723a44 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11797: 00d73f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11798: 00db0b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 11799: 00db0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 11800: 00cceb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 11801: 00d78fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 11802: 002f336c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 11803: 00644ed0 296 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 11804: 008dbc14 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 11804: 008dbc1c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 11805: 0039a3a4 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 11806: 00d6cf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 11807: 00d73868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 11808: 00db123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 11809: 00db2286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11810: 00d6aa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 11811: 0044cb80 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 11812: 0075409c 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 11812: 007540a4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 11813: 00db1b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 11814: 0070dfe0 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 11814: 0070dfe8 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 11815: 002e72fc 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 11816: 00d663d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 11817: 0071b6f0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 11817: 0071b6f8 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 11818: 00302c10 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 11819: 00db0c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 11820: 00d67e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 11821: 00daff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 11822: 00db1742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 11823: 00728e28 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 11823: 00728e30 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 11824: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 11825: 00323fd0 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 11826: 00d75a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 11827: 00db0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 11828: 00285f18 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 11829: 0028d954 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 11830: 008c11cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 11831: 0093ea74 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 11830: 008c11d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 11831: 0093ea7c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 11832: 00d7a6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 11833: 006407e8 208 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 11834: 00d6d6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 11835: 00db0a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 11836: 009c8ad4 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 11837: 008ad760 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 11836: 009c8adc 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 11837: 008ad768 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 11838: 00db1ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 11839: 008e2c98 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 11839: 008e2ca0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 11840: 0057ac90 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 11841: 0084a424 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 11841: 0084a42c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 11842: 00281bac 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 11843: 00644aa4 132 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 11844: 00640910 88 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 11845: 00d6e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 11846: 00d76918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 11847: 00cc4a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 11848: 0064b80c 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 11849: 00999090 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 11849: 00999098 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 11850: 00db1116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 11851: 00980604 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 11852: 00941070 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 11851: 0098060c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 11852: 00941078 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 11853: 00db1a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 11854: 00db1f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 11855: 00db0b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 11856: 00511bec 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 11857: 007ac5cc 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 11858: 00977e98 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 11859: 008c9160 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 11860: 00745b08 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 11861: 007e5f68 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 11862: 007452a8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 11857: 007ac5d4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 11858: 00977ea0 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 11859: 008c9168 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 11860: 00745b10 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 11861: 007e5f70 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 11862: 007452b0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 11863: 0064099c 52 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 11864: 00d66dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 11865: 0070dee0 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 11866: 00782bf8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 11867: 00943eec 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 11865: 0070dee8 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 11866: 00782c00 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 11867: 00943ef4 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 11868: 00db0fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 11869: 00d70448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 11870: 00da766e 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 11871: 00d66bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 11872: 00cc7fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 11873: 00db1916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 11874: 00d77c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 11875: 00db174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 11876: 00d7b1f0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 11877: 00db182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 11878: 0093f504 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 11878: 0093f50c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 11879: 00db0b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 11880: 0059fdac 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 11881: 007b2130 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 11882: 0081269c 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 11881: 007b2138 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 11882: 008126a4 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 11883: 00283358 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 11884: 00388e74 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 11885: 009b182c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 11885: 009b1834 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 11886: 00db2106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 11887: 00db0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 11888: 0044b518 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 11889: 0091349c 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 11889: 009134a4 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 11890: 00db114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 11891: 007e1800 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 11892: 008da690 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 11891: 007e1808 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 11892: 008da698 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 11893: 00d753c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 11894: 00d79958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 11895: 00646dcc 160 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 11896: 007563c4 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 11896: 007563cc 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 11897: 00d6ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 11898: 002ea794 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 11899: 00794310 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 11899: 00794318 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 11900: 00dafd9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 11901: 0053d1fc 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 11902: 00db111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 11903: 00db1cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 11904: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 11905: 00644da8 296 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ - 11906: 0078109c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 11906: 007810a4 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 11907: 00dafe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 11908: 008a9cac 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 11908: 008a9cb4 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 11909: 00db1ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 11910: 00d74138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 11911: 00db2922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 11912: 00818330 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 11912: 00818338 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 11913: 00d77c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 11914: 0073cb70 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 11915: 0078091c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 11914: 0073cb78 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 11915: 00780924 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 11916: 00dafe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 11917: 0077cf14 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 11917: 0077cf1c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 11918: 0025561c 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 11919: 003aa5a4 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 11920: 00721578 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 11921: 00798600 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 11920: 00721580 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 11921: 00798608 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 11922: 004f1228 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 11923: 00d6b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 11924: 00958c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 11925: 007f5d98 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 11924: 00958c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 11925: 007f5da0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 11926: 00dafeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 11927: 0053504c 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 11928: 004641c0 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 11929: 00db0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 11930: 009c0638 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 11931: 008184b0 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 11930: 009c0640 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 11931: 008184b8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 11932: 003a4df0 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 11933: 00d73aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 11934: 0069cb94 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 11934: 0069cb9c 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 11935: 00d77ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 11936: 00db1dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 11937: 00d7219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 11938: 00d6d8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 11939: 002e9958 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 11940: 00463f48 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 11941: 007948f8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 11941: 00794900 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 11942: 00db107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 11943: 003775f4 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 11944: 0099877c 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 11944: 00998784 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 11945: 00db22a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 11946: 00db1f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 11947: 00644a14 144 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 11948: 009c6580 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 11948: 009c6588 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 11949: 00283754 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 11950: 00db23d8 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 11951: 00db0f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 11952: 00d7ac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 11953: 00c7d90c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 11954: 0026ddec 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 11955: 0081f02c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 11955: 0081f034 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 11956: 00d77f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 11957: 00db218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 11958: 00d747a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 11959: 00dafd66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 11960: 007ba3a4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 11961: 008c7a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 11960: 007ba3ac 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 11961: 008c7a0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 11962: 00db214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 11963: 00d710cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 11964: 00c7ed1c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 11965: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 11966: 00788ae0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 11967: 008f4c40 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 11966: 00788ae8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 11967: 008f4c48 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 11968: 00d6fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 11969: 008091ec 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 11969: 008091f4 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 11970: 00db1fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 11971: 0064ac88 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 11972: 0028b918 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 11973: 00316360 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 11974: 00649bb0 32 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 11975: 0057d25c 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 11976: 00cc79fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 11977: 00626058 312 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 11978: 00d6ce94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 11979: 007b9534 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 11979: 007b953c 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 11980: 00d788ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 11981: 0073d1e8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 11981: 0073d1f0 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 11982: 00d76a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 11983: 00cd5de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 11984: 00db14f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 11985: 00902284 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 11985: 0090228c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 11986: 0028842c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 11987: 00498eac 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 11988: 004407a0 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 11989: 008e345c 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 11989: 008e3464 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 11990: 0058ffd0 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 11991: 00936728 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 11991: 00936730 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 11992: 00d690ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 11993: 00cd063c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 11994: 0091f20c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 11995: 0090ba90 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 11994: 0091f214 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 11995: 0090ba98 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 11996: 0055afc0 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 11997: 00d7a6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 11998: 003c3694 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 11999: 009b2270 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 11999: 009b2278 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12000: 00d70138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 12001: 00db089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12002: 00db0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12003: 00db00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12004: 009bdad8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12004: 009bdae0 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12005: 00d786fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12006: 00d6dbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12007: 00d66b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12008: 00dafd48 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12009: 00d79ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12010: 00257854 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12011: 00d6e274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 12012: 00d76f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12013: 00d75420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12014: 00db0bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12015: 00d6d5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12016: 00db0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12017: 00d783bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12018: 00db14c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12019: 008c4440 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12019: 008c4448 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12020: 00da7680 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12021: 0098f9e4 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12021: 0098f9ec 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12022: 00d76c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12023: 00745b68 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12023: 00745b70 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12024: 00db0a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12025: 00dafd80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12026: 0064071c 204 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12027: 00d70478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12028: 00d6a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12029: 00d6b57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12030: 00cd2214 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ 12031: 00d65aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12032: 006408b8 88 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12033: 00db0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12034: 0062b620 296 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12035: 00db162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12036: 0029de9c 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12037: 004f9f20 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12038: 009b48cc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12039: 00902b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12038: 009b48d4 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12039: 00902b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12040: 00d6db34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12041: 00d6f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12042: 00db210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12043: 00db05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12044: 00d6e034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12045: 003dc790 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12046: 006295a0 524 FUNC GLOBAL DEFAULT 12 helper_fcmpo │ │ │ │ 12047: 00db178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12048: 0073d6ac 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12048: 0073d6b4 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12049: 00db2598 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 12050: 0078ac38 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12051: 00810b20 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12052: 006a6380 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12050: 0078ac40 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12051: 00810b28 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12052: 006a6388 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12053: 006293d0 464 FUNC GLOBAL DEFAULT 12 helper_fcmpu │ │ │ │ 12054: 00db0f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12055: 008c9eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12056: 008d7000 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12055: 008c9eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12056: 008d7008 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12057: 00db19dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12058: 00640968 52 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12059: 00db0fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12060: 007e5e00 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12060: 007e5e08 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12061: 00d6a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12062: 0084cd28 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12062: 0084cd30 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12063: 00d7b04c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12064: 00ccb4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12065: 007b64d0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12065: 007b64d8 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12066: 00d70348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12067: 00d758e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12068: 00781fe0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12068: 00781fe8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12069: 00db131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12070: 00daffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12071: 0077de74 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12071: 0077de7c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12072: 004b036c 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12073: 00db1a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12074: 006ace7c 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12074: 006ace84 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12075: 00db04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12076: 00432124 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12077: 00db2298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12078: 00d7a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12079: 0040414c 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12080: 00db1358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12081: 00db152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12082: 008d03c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12082: 008d03cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12083: 00db1cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12084: 007de23c 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12085: 009a1d8c 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12084: 007de244 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12085: 009a1d94 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12086: 00db2168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12087: 006efa0c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12087: 006efa14 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12088: 00db03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12089: 0075d9dc 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12089: 0075d9e4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12090: 00ccfb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12091: 00d6912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12092: 00db1480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12093: 009aea28 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12094: 0073e554 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12093: 009aea30 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12094: 0073e55c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12095: 00db19a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12096: 009601e4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12096: 009601ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12097: 00cc7978 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12098: 0074eb24 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12098: 0074eb2c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12099: 00d6c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12100: 00d70338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12101: 00db0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12102: 009bff14 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12102: 009bff1c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12103: 00db10ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12104: 00db0a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12105: 00544168 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12106: 008ad50c 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12107: 009b28f0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12106: 008ad514 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12107: 009b28f8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12108: 00d72b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12109: 008ed9cc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12109: 008ed9d4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12110: 00272908 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12111: 00d743b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12112: 00d64410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12113: 00db2234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12114: 00d6d9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12115: 0074607c 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12116: 009b4dd0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12115: 00746084 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12116: 009b4dd8 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12117: 00d645b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12118: 007cf964 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12118: 007cf96c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12119: 00d75d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12120: 00db0bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12121: 002a6238 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12122: 008e89fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12123: 009a600c 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12124: 0077a0f8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12125: 00719460 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12126: 00979cd4 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12122: 008e8a04 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12123: 009a6014 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12124: 0077a100 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12125: 00719468 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12126: 00979cdc 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12127: 00db2094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12128: 008c863c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12129: 006a2b70 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12130: 008c9c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12131: 0069f1ec 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12128: 008c8644 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12129: 006a2b78 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12130: 008c9c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12131: 0069f1f4 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12132: 0029df68 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12133: 00d65f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12134: 005db9c4 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12135: 00dafddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12136: 0095c2dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12136: 0095c2e4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12137: 00d680d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12138: 0029b16c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12139: 009277f0 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12139: 009277f8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12140: 00db0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12141: 00d69ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12142: 00d75120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12143: 00994110 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12143: 00994118 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12144: 006303cc 320 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12145: 006c8224 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12145: 006c822c 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12146: 00da767d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12147: 00db2920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12148: 0079f44c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12148: 0079f454 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12149: 00db1f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12150: 00db0e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12151: 0071c784 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12152: 00957890 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12151: 0071c78c 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12152: 00957898 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12153: 004b4448 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12154: 00cca96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12155: 009ad8e0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12155: 009ad8e8 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12156: 00d6da24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12157: 008fa1a4 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12157: 008fa1ac 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12158: 00db1e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12159: 00d5dc58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12160: 00d79e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12161: 0090b9d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12161: 0090b9e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12162: 0028b908 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12163: 009808ac 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12163: 009808b4 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12164: 00cca33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12165: 00636068 336 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12166: 00db168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12167: 00db0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12168: 00db081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12169: 00403820 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12170: 00db0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12171: 00cc3988 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12172: 006e791c 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12172: 006e7924 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12173: 00c7e5e8 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12174: 00d78a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12175: 00790a08 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12175: 00790a10 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12176: 00d6c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ - 12177: 00725948 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12178: 009549b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12177: 00725950 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12178: 009549b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12179: 006361b8 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12180: 00db1abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12181: 004b392c 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12182: 00636338 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12183: 009b1b98 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12184: 009557b8 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12183: 009b1ba0 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12184: 009557c0 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12185: 005adc74 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12186: 00d68b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12187: 008aef14 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12187: 008aef1c 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12188: 00d6b6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12189: 004734e0 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12190: 00d64380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12191: 0073d180 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12191: 0073d188 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12192: 00db0e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12193: 00dafd5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12194: 00730d98 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12194: 00730da0 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12195: 00d675e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12196: 00443c1c 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12197: 006364b8 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpiz │ │ │ │ 12198: 00db0af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12199: 005cc968 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12200: 0064ac84 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_transaction_failed │ │ │ │ 12201: 003c9c94 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12202: 00db0b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12203: 00db0882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12204: 00d692dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12205: 00db21e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12206: 0064adc8 112 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12207: 00db103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12208: 00d71bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12209: 0071687c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12209: 00716884 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12210: 00db09a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12211: 00db1c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12212: 00b0cec8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12212: 00b0ced8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12213: 00d8d5c8 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12214: 00c7d9f0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12215: 00db1608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12216: 00db232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12217: 00293de8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12218: 00d6d7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12219: 00db0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12220: 00979930 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12220: 00979938 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12221: 00d69e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12222: 005caacc 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12223: 00cd2b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12224: 00954a20 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12224: 00954a28 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12225: 0051190c 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12226: 00292a90 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12227: 008dd904 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12228: 00998c54 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12227: 008dd90c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12228: 00998c5c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12229: 00d6b54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12230: 00db0c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12231: 003c9de0 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12232: 002948f8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12233: 00ccec74 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12234: 00db03d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12235: 00960c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12235: 00960c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12236: 00cd02a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12237: 00db0bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12238: 00db0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12239: 008f4544 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12239: 008f454c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12240: 00d7a700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12241: 00db1964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12242: 00d799f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12243: 009b2314 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12243: 009b231c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12244: 00c7e398 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12245: 00db0f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12246: 00d6d994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12247: 007208a8 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12248: 00743168 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12249: 0069e710 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12250: 0069dec0 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12247: 007208b0 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12248: 00743170 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12249: 0069e718 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12250: 0069dec8 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12251: 0037a7a0 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12252: 00d7a680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12253: 00d6ede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12254: 009bc6cc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12254: 009bc6d4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12255: 00db2954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12256: 0062d06c 296 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12257: 00d6ec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12258: 00db0a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12259: 00966fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12259: 00966fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12260: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12261: 00824414 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12261: 0082441c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12262: 003792b4 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12263: 00d69d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12264: 0099f344 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12264: 0099f34c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12265: 00291964 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12266: 004bb67c 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12267: 00db120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12268: 00db2926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12269: 009174d8 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12270: 00b0cacc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12269: 009174e0 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12270: 00b0cadc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12271: 00db2030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12272: 0099cc54 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12272: 0099cc5c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12273: 00d7858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12274: 00c7d2f8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12275: 00db1b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12276: 00cc4e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12277: 00db0a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12278: 00cc8e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12279: 00d64650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12280: 00c7ecd8 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12281: 00976580 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12281: 00976588 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12282: 00d6f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12283: 00758448 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12283: 00758450 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12284: 00d6e574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12285: 008f4384 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12285: 008f438c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12286: 00db1530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12287: 00db1b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12288: 00918218 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12289: 007ba980 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12290: 008073d4 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12288: 00918220 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12289: 007ba988 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12290: 008073dc 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12291: 00cc8d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ - 12292: 0077c08c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12293: 00b92acc 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12292: 0077c094 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12293: 00b92adc 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12294: 005a4ca8 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12295: 0099d244 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12295: 0099d24c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12296: 005c05a4 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12297: 0028b910 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12298: 00795404 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12298: 0079540c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12299: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12300: 00d7baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12301: 00d79e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12302: 00db0a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12303: 00db26a8 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12304: 00947ad0 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12304: 00947ad8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12305: 00d69718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12306: 002cf66c 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12307: 00db1774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12308: 00dafe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12309: 00d6e414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12310: 008c7b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12310: 008c7b7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12311: 00db1772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12312: 00db029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12313: 00966404 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12313: 0096640c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12314: 00536db0 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12315: 00d6a960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12316: 00d657d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12317: 0096662c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12317: 00966634 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12318: 00db2180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12319: 0094fa5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12319: 0094fa64 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12320: 0062ad00 292 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12321: 00db1690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12322: 00db0e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12323: 007f3838 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12324: 0091121c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12325: 0098d66c 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12323: 007f3840 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12324: 00911224 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12325: 0098d674 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12326: 00db1f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12327: 00d7b7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12328: 00db1cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12329: 00cc8e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12330: 00814da0 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12330: 00814da8 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12331: 00d77a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12332: 00db12de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12333: 006b018c 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12333: 006b0194 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12334: 00d7114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 12335: 0073e44c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 12336: 00782674 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12335: 0073e454 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12336: 0078267c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12337: 00d775e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12338: 00d5dc28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12339: 00524d50 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12340: 00d783ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12341: 00952da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12341: 00952dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12342: 00d788cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12343: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12344: 00920224 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12344: 0092022c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12345: 00db1100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12346: 00db1366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12347: 0098ed50 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12347: 0098ed58 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12348: 005a0434 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12349: 00719c18 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12349: 00719c20 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12350: 00d7925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12351: 00964514 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12351: 0096451c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12352: 00d7ac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12353: 008c6d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12354: 00864c88 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12353: 008c6d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12354: 00864c90 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12355: 00d709a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 12356: 00722f40 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12356: 00722f48 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12357: 00d7213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12358: 00812824 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12358: 0081282c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12359: 00d696d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12360: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12361: 0028a18c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12362: 00d664c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12363: 00996874 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12363: 0099687c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12364: 00d64820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12365: 00624b60 368 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ - 12366: 007326b4 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 12367: 00730bf8 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12366: 007326bc 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12367: 00730c00 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12368: 00281a90 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12369: 00969134 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12369: 0096913c 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12370: 00db0f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12371: 00db2212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12372: 007bd888 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12372: 007bd890 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12373: 00d6f2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12374: 00d6be8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12375: 00db0e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12376: 008f8d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12376: 008f8d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12377: 0059d704 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12378: 00d6c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12379: 00d6f8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12380: 0028c558 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12381: 00d73ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12382: 00db0e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12383: 0074b600 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12383: 0074b608 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12384: 0057c464 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12385: 009589dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12385: 009589e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12386: 00db079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12387: 006281a0 176 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12388: 00d70628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12389: 00d7af8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12390: 00805548 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12390: 00805550 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12391: 0056535c 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12392: 0056b088 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12393: 00255d00 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12394: 00db1fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12395: 0096cff8 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12395: 0096d000 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12396: 00d7accc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12397: 00d78ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12398: 009331f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12399: 006eb720 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12398: 00933200 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12399: 006eb728 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12400: 00db19ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12401: 00cc6d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12402: 00db177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12403: 005b0410 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12404: 00db1556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12405: 00386c8c 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12406: 009cf2d8 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12406: 009cf2e0 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12407: 005730fc 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12408: 009cb4f4 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12408: 009cb4fc 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12409: 00db18ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12410: 00d708a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12411: 00db0ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12412: 008f4d80 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12413: 007e5100 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12412: 008f4d88 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12413: 007e5108 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12414: 00db057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12415: 009209fc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12415: 00920a04 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12416: 002918c4 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12417: 005cfc3c 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12418: 0069e984 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12418: 0069e98c 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12419: 00db0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12420: 00d74428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12421: 008182b0 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12421: 008182b8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12422: 00db0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12423: 00947184 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12423: 0094718c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12424: 00d68bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12425: 00db1d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12426: 00db0e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12427: 00781084 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12428: 007dcf7c 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12427: 0078108c 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12428: 007dcf84 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12429: 005d35d8 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12430: 00623ef0 508 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ - 12431: 009bfe68 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12432: 0078fd28 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12433: 0091138c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12434: 0093f640 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12435: 00947474 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12431: 009bfe70 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12432: 0078fd30 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12433: 00911394 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12434: 0093f648 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12435: 0094747c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12436: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12437: 00db2376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12438: 00db203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12439: 00cc4eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ - 12440: 0098e9bc 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12440: 0098e9c4 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12441: 00d7109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12442: 00d681f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12443: 00d7a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12444: 0093d30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 12445: 00741680 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12444: 0093d314 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12445: 00741688 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12446: 002f3358 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12447: 00db164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12448: 00295e3c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12449: 009b9460 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12449: 009b9468 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12450: 0043b024 116 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12451: 00db1a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12452: 00d79d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12453: 00d63cd8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12454: 00db22d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12455: 00cc96dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12456: 00db115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12457: 008d9674 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12457: 008d967c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12458: 00db2370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12459: 008f8960 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12459: 008f8968 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12460: 003344a0 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12461: 002edc4c 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12462: 008dd480 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12463: 006ad3b0 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12462: 008dd488 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12463: 006ad3b8 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12464: 00db293e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12465: 00288b98 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12466: 00730c4c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12467: 00949fbc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12466: 00730c54 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12467: 00949fc4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12468: 00d7a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12469: 00db1e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12470: 00d7b02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12471: 00d64c0c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12472: 008c738c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12472: 008c7394 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12473: 00db02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12474: 00d638f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12475: 00db21f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12476: 00db20b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12477: 00d67c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12478: 009114fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12478: 00911504 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12479: 00d71aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12480: 00db08a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12481: 00db0d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12482: 009bb9b4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12483: 00998ba4 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12482: 009bb9bc 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12483: 00998bac 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12484: 005df644 100 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12485: 00d6b43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12486: 00d71fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12487: 00db09dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12488: 0028d444 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12489: 00db237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12490: 0057d360 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12491: 00db1c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12492: 005c8340 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12493: 00db02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12494: 006e7b38 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12494: 006e7b40 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12495: 00db0988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12496: 009002e8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12496: 009002f0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12497: 0032d480 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12498: 00d79b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12499: 002927d4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12500: 00db20f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12501: 002f10a0 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12502: 0096c9a8 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12502: 0096c9b0 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12503: 002ea3a0 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12504: 00d6b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12505: 00db0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12506: 00db10f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12507: 00db1182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12508: 00965934 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12509: 00966518 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12508: 0096593c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12509: 00966520 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12510: 00db1b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12511: 00db1dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12512: 00700f94 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12512: 00700f9c 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12513: 00d76ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12514: 002b7d9c 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12515: 00cc9c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12516: 00d667c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12517: 00d7bc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12518: 00db1ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12519: 00794b54 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12520: 0098bb2c 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12519: 00794b5c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12520: 0098bb34 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12521: 00cc4984 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12522: 004379a0 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12523: 00296268 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12524: 00286bb4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12525: 008b91c8 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12526: 00927254 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12527: 00964228 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12525: 008b91d0 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12526: 0092725c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12527: 00964230 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12528: 00d68c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12529: 007cff88 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12529: 007cff90 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12530: 00db1c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12531: 007ad4fc 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12531: 007ad504 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12532: 00d7183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12533: 00c7d228 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12534: 00d6dec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12535: 00338c48 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12536: 00db176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12537: 00db1180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12538: 003c8d64 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12539: 008c766c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12540: 0070ee34 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12539: 008c7674 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12540: 0070ee3c 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12541: 00d66804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12542: 00db09e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12543: 0064bd58 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12544: 005e2758 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12545: 00da885c 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12546: 00db126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12547: 0086e20c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12547: 0086e214 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12548: 00d66498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12549: 00db1604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12550: 00db17ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12551: 009b0564 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12551: 009b056c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12552: 00534944 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12553: 00db1daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12554: 00910688 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12554: 00910690 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12555: 00564094 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12556: 00db0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12557: 00961c10 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12558: 008f2b8c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12557: 00961c18 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12558: 008f2b94 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12559: 00db0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12560: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12561: 008f91dc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12561: 008f91e4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12562: 002ecfac 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12563: 002919d8 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12564: 005acfbc 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12565: 00db0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12566: 00db0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12567: 00906ac8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12567: 00906ad0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12568: 004b792c 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12569: 0054b8b0 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12570: 00db1094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12571: 00db107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12572: 0028932c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12573: 00948460 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12573: 00948468 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12574: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12575: 00d769d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12576: 0090c1c0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12577: 0074135c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12576: 0090c1c8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12577: 00741364 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12578: 00d66528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12579: 00632ca8 324 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12580: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12581: 00d64510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12582: 00db218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12583: 00d76bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12584: 00d64660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12585: 00db13b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12586: 0074d7a4 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12586: 0074d7ac 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12587: 005a78e4 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12588: 00745b58 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12588: 00745b60 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12589: 00cd06c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12590: 00db10ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12591: 00d67880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12592: 0046801c 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12593: 00973344 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12594: 009cb5b4 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12593: 0097334c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12594: 009cb5bc 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12595: 004083ec 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12596: 005caf94 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12597: 0073dc6c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12597: 0073dc74 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12598: 00402560 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12599: 00db1a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12600: 00794440 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12601: 009c857c 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12600: 00794448 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12601: 009c8584 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12602: 005cb454 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12603: 00d6d224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12604: 009bc9f0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12605: 0079f2cc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12606: 009982f0 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12607: 007bb138 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12604: 009bc9f8 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12605: 0079f2d4 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12606: 009982f8 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12607: 007bb140 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12608: 00d658c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12609: 002a0d50 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12610: 00b2e970 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12610: 00b2e980 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12611: 006115f8 1700 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12612: 009bb40c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12612: 009bb414 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12613: 004f3854 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12614: 008f4a2c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12614: 008f4a34 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12615: 00d684a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12616: 0053a200 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12617: 00c7d89c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12618: 0099dd38 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12618: 0099dd40 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12619: 0061f234 268 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 12620: 0057d714 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12621: 00d6d014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12622: 00db1378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12623: 00db0d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12624: 00921acc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12624: 00921ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12625: 002a3db0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12626: 00981b58 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12626: 00981b60 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12627: 0055ac58 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12628: 003aa67c 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12629: 00cc5350 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 12630: 00524c1c 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12631: 008240f0 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12631: 008240f8 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12632: 00c7b440 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12633: 005790a8 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12634: 00db1986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12635: 00db23ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12636: 00db09c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12637: 00cc8f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 12638: 00d75b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12639: 0029c05c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12640: 00c7e51c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12641: 00cc52cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 12642: 00db2952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12643: 0081e7f0 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12644: 0073cd48 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12643: 0081e7f8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12644: 0073cd50 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12645: 00577ff4 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12646: 00324710 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12647: 00d6fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12648: 00db0de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12649: 009c63e0 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12650: 0096bee0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12649: 009c63e8 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12650: 0096bee8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12651: 004f4248 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12652: 0073aecc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12653: 00910cc4 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12652: 0073aed4 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12653: 00910ccc 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12654: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12655: 0026d3cc 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12656: 009b99a0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12656: 009b99a8 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12657: 00db0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12658: 00d69e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12659: 00d6ed80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12660: 00d7897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12661: 00d6b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12662: 00db22a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12663: 00db1aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12664: 00745cc4 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12664: 00745ccc 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12665: 00db0f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12666: 00db28e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12667: 00cc5248 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 12668: 00d73dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12669: 008bc864 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12669: 008bc86c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12670: 00572c74 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 12671: 008a67b0 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12671: 008a67b8 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12672: 00d7920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12673: 00918f6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12673: 00918f74 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12674: 00c7d334 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12675: 0093f10c 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12675: 0093f114 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12676: 00d7b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12677: 009612cc 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12678: 00756b60 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12677: 009612d4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12678: 00756b68 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12679: 00db0828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12680: 00d64aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12681: 0044ae68 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12682: 0094af0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 12683: 009bd9c4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12682: 0094af14 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12683: 009bd9cc 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12684: 002966e4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12685: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12686: 0027e9d0 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12687: 00db1042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12688: 007d6038 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 12689: 00762a7c 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 12688: 007d6040 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12689: 00762a84 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12690: 00db08e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12691: 0026f168 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12692: 00cd2ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 12693: 00932338 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12694: 00811b38 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12695: 008ad4e0 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12693: 00932340 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12694: 00811b40 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12695: 008ad4e8 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12696: 00d774d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12697: 002eceec 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12698: 003daeac 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 12699: 00db2102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12700: 0093dfc4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12700: 0093dfcc 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12701: 00d77c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12702: 0063fd0c 488 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 12703: 00cc8344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 12704: 00d6df94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12705: 00950c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12705: 00950c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12706: 00d6f200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12707: 00810c38 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 12708: 00715d08 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 12707: 00810c40 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12708: 00715d10 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12709: 00cd45a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 12710: 00db0f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12711: 00438ac0 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12712: 00292074 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12713: 00db1dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12714: 00d6f220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 12715: 0069f080 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 12715: 0069f088 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 12716: 00d6d9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12717: 00db1c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12718: 00ccf7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 12719: 0053ea2c 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12720: 00960d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12720: 00960da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12721: 00d6da54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12722: 00ccf640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 12723: 00295c30 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12724: 00db1bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12725: 0056be1c 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12726: 00c7b434 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12727: 00ccf748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 12728: 00db0b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12729: 002b7ed4 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12730: 00cc54dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ - 12731: 007619dc 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12732: 00980ea0 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12733: 00918990 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12731: 007619e4 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 12732: 00980ea8 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12733: 00918998 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12734: 00d6a630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12735: 008f0f74 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12736: 007bb01c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12735: 008f0f7c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12736: 007bb024 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12737: 00d6a1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12738: 00cc5458 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 12739: 00492a0c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12740: 006e79b0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12740: 006e79b8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12741: 00db0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12742: 00db0e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12743: 00994254 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12743: 0099425c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12744: 00d66fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12745: 0093f900 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12746: 007ae5a4 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12745: 0093f908 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12746: 007ae5ac 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12747: 00c7e934 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12748: 009967cc 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12748: 009967d4 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12749: 00db1a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 12750: 00cc45e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 12751: 00ccf6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 12752: 007f4498 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12752: 007f44a0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12753: 00544d80 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12754: 007a8428 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12755: 007ae40c 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12754: 007a8430 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12755: 007ae414 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12756: 002f3374 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12757: 005c936c 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12758: 008cb51c 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12758: 008cb524 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12759: 0029480c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12760: 0029f31c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 12761: 00cc53d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 12762: 00925808 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12762: 00925810 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12763: 00d6f2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12764: 00d73778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12765: 0028b958 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12766: 003808d8 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12767: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12768: 00958d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12768: 00958d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12769: 00d6fc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12770: 0095828c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12770: 00958294 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12771: 00db0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12772: 00db0b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12773: 009a0df8 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12773: 009a0e00 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12774: 002a2104 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12775: 00295388 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12776: 00338da8 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12777: 00325800 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12778: 008c24c4 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12778: 008c24cc 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12779: 0032d01c 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12780: 0052cb84 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12781: 006c312c 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12781: 006c3134 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12782: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12783: 00d7a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12784: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12785: 00dafd84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12786: 00db22d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12787: 00d711ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12788: 0032aa80 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12789: 008be164 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12789: 008be16c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12790: 00db1e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 12791: 00745788 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 12792: 0070c834 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12793: 00799268 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12791: 00745790 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 12792: 0070c83c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 12793: 00799270 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12794: 00d64050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12795: 0053be00 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12796: 003267e0 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12797: 0029045c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12798: 0074bc00 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12798: 0074bc08 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12799: 00d672a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12800: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 12801: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 12802: 0057d2c8 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 12803: 00db002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 12804: 00daff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 12805: 004f08c4 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 12806: 00d7129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 12807: 008fd900 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 12807: 008fd908 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 12808: 00db116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 12809: 00966f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 12810: 00811e64 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 12809: 00966f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 12810: 00811e6c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 12811: 00292120 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 12812: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 12813: 00cc25f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 12814: 00db05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 12815: 00db2074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 12816: 00d6a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 12817: 00296050 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -12824,2861 +12824,2861 @@ │ │ │ │ 12820: 00d6aa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 12821: 00d64a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 12822: 004aab38 176 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 12823: 00d64afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 12824: 004040fc 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 12825: 00d6ce34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 12826: 00db1070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 12827: 009c2b60 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 12827: 009c2b68 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 12828: 00d6dd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 12829: 00db23c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 12830: 00daff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 12831: 00daff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 12832: 0070e14c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 12833: 009278e4 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 12832: 0070e154 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 12833: 009278ec 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 12834: 00d6e534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 12835: 00d6df64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 12836: 0059f1f0 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 12837: 00db1ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 12838: 0040987c 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 12839: 005cc4e8 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 12840: 00b87928 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 12840: 00b87938 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 12841: 0028a904 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 12842: 00c7d938 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 12843: 00524b70 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 12844: 00290328 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 12845: 00db01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 12846: 00d716dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 12847: 005c8170 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 12848: 00d676a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 12849: 00db1418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 12850: 00900a7c 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 12850: 00900a84 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 12851: 00d646a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 12852: 00db0be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 12853: 00db1d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 12854: 00d74ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 12855: 00d6a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 12856: 00db2916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 12857: 00d6f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 12858: 008fce78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 12858: 008fce80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 12859: 00db043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 12860: 00628bec 160 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 12861: 00d786dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 12862: 00d64140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 12863: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 12864: 00976ea0 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 12864: 00976ea8 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 12865: 00db10ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 12866: 00db19ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 12867: 00db238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 12868: 00d684e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 12869: 00545fa4 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 12870: 00d6da14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 12871: 009d1f10 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 12871: 009d1f18 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 12872: 00d6e284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 12873: 00db13be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 12874: 00966ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 12874: 00966cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 12875: 00d6da34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 12876: 00d72b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 12877: 00d74ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 12878: 00db03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 12879: 00d6f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 12880: 00d6a1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 12881: 00db2284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12882: 00c7b410 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 12883: 00db1f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 12884: 00d7a670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 12885: 00765c14 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 12885: 00765c1c 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 12886: 005d8ba0 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 12887: 00281338 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 12888: 0042ea4c 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 12889: 009b89fc 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 12890: 007010d0 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 12889: 009b8a04 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 12890: 007010d8 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 12891: 00cc00d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 12892: 00d77bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 12893: 00db080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 12894: 00db0e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 12895: 00d790e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 12896: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 12897: 00d7adec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 12898: 009111c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 12898: 009111c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 12899: 00d6e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 12900: 008b8130 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 12900: 008b8138 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 12901: 00d73bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 12902: 00db2390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 12903: 00289a34 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 12904: 008c23d0 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 12904: 008c23d8 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 12905: 00db115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 12906: 0071e0b8 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 12906: 0071e0c0 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 12907: 00d6c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 12908: 00db13f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 12909: 00db028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 12910: 009811c8 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 12910: 009811d0 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 12911: 00d69758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 12912: 00d6d504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 12913: 00db090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 12914: 00d6f510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 12915: 00db16bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 12916: 00d7be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 12917: 00436ee8 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 12918: 00db1436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12919: 007eef6c 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 12919: 007eef74 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 12920: 00d7b110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 12921: 003274c8 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 12922: 002a3108 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 12923: 00cc4564 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 12924: 009b64ac 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 12924: 009b64b4 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 12925: 00d6c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 12926: 0044546c 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 12927: 00d66cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 12928: 00532678 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 12929: 0051bc84 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 12930: 00740028 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 12930: 00740030 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 12931: 00324098 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 12932: 00d64330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 12933: 00296da8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 12934: 009b2298 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 12934: 009b22a0 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 12935: 00db08ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 12936: 009018f4 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 12936: 009018fc 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 12937: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 12938: 0092353c 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 12938: 00923544 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 12939: 00cd2190 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 12940: 0093dd70 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 12941: 007463a4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 12940: 0093dd78 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 12941: 007463ac 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 12942: 00d6bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 12943: 008f53e0 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 12943: 008f53e8 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 12944: 0044c158 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 12945: 0032a5bc 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 12946: 008f9730 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 12947: 008c86f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 12948: 00999918 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 12946: 008f9738 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 12947: 008c86fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 12948: 00999920 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 12949: 00d6c1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 12950: 00db224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 12951: 00441148 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 12952: 00db00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 12953: 0095cf5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 12954: 00774b44 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 12955: 009816b4 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 12953: 0095cf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 12954: 00774b4c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 12955: 009816bc 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 12956: 00cc8d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 12957: 0053d814 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 12958: 002921c4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 12959: 00d65b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 12960: 00cc7d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 12961: 00d73d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 12962: 00cd4c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 12963: 00d63d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 12964: 0096e370 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 12964: 0096e378 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 12965: 0063e378 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 12966: 00daff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 12967: 00db1804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 12968: 00296494 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 12969: 008ddf44 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 12969: 008ddf4c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 12970: 00338150 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 12971: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 12972: 00d7115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 12973: 00d73618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 12974: 00cd5310 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 12975: 00d74e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 12976: 00db0d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 12977: 00911f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 12978: 0094256c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 12977: 00911f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 12978: 00942574 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 12979: 004f2c08 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 12980: 007f2520 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 12980: 007f2528 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 12981: 00db1d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 12982: 00465ab4 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 12983: 00cbf508 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 12984: 00d65724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 12985: 008c9668 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 12985: 008c9670 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 12986: 0058fcd0 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 12987: 00d77a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 12988: 00633d80 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 12989: 00db0886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 12990: 00d773c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 12991: 008d8008 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 12991: 008d8010 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 12992: 005ae308 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 12993: 00d6c4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 12994: 009aedb8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 12994: 009aedc0 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 12995: 00d6a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 12996: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 12997: 0053a2fc 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 12998: 00d76ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 12999: 00905400 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 12999: 00905408 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13000: 00d7bbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13001: 00cc10cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 13002: 00d70198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13003: 00d73538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13004: 00476b70 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13005: 00d63be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13006: 00db1574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13007: 00db00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13008: 007e5cd8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13008: 007e5ce0 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13009: 0029f5b4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13010: 008da0a0 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13010: 008da0a8 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13011: 00db06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13012: 00db0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13013: 00db013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13014: 00743cdc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13014: 00743ce4 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13015: 00632b64 324 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13016: 00297164 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13017: 004529fc 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13018: 0097c660 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13018: 0097c668 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13019: 00640630 160 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13020: 002a46c8 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13021: 00cc7a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13022: 0094d0fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13022: 0094d104 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13023: 00db2590 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13024: 007e8ec4 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13024: 007e8ecc 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13025: 00d79b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13026: 00cca8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13027: 0062ae24 408 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13028: 00921be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13028: 00921be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13029: 002f33c0 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13030: 00299f98 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13031: 00d787dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13032: 00d6e4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13033: 00db2148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13034: 0093cda8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13035: 0073b858 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13034: 0093cdb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13035: 0073b860 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13036: 004b3470 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13037: 0044640c 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13038: 00db15f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13039: 00d707e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13040: 008cd7e0 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13041: 0094d1b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13040: 008cd7e8 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13041: 0094d1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13042: 00436550 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13043: 002ab0dc 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13044: 00d77498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13045: 0043b3d0 248 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13046: 004041e8 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13047: 002ef608 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13048: 00db0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13049: 00581578 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13050: 008ab914 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13050: 008ab91c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13051: 00daff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13052: 0093ce04 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13052: 0093ce0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13053: 005c3dd4 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13054: 00d6bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13055: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13056: 0075efc0 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13056: 0075efc8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13057: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13058: 0073fc58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13058: 0073fc60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13059: 005b9f6c 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13060: 008d9d70 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13061: 008a74f0 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13060: 008d9d78 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13061: 008a74f8 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13062: 0044b5fc 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13063: 00d76a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13064: 00db0abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13065: 00d754d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13066: 00d726c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13067: 0056e5cc 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13068: 008f9078 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13069: 00967dec 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13070: 0073dd58 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13068: 008f9080 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13069: 00967df4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13070: 0073dd60 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ 13071: 00d70738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13072: 009472f4 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13072: 009472fc 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13073: 00d6a700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13074: 00b94284 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ - 13075: 008d3054 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13074: 00b94294 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13075: 008d305c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13076: 00db0ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13077: 00d689dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13078: 00829ad8 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13078: 00829ae0 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13079: 00255198 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13080: 0028c8b8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13081: 00323a68 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13082: 008cf458 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13082: 008cf460 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13083: 00d72d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13084: 00db114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13085: 00377d20 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13086: 00db18b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13087: 00db0c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13088: 00794b90 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13089: 0075aacc 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13088: 00794b98 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13089: 0075aad4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13090: 00db11a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13091: 00db12ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13092: 00db1ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13093: 00977bb0 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13093: 00977bb8 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13094: 00d69f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13095: 00db0864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13096: 00db2946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13097: 00db0da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13098: 009a0e24 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13098: 009a0e2c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13099: 00d7b574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13100: 00db1e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13101: 00cc83c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13102: 0090728c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13103: 00927394 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13104: 007f27cc 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13102: 00907294 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13103: 0092739c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13104: 007f27d4 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13105: 00db1582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13106: 0052b8b8 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13107: 008c7eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13107: 008c7eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13108: 00c78a60 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13109: 00d76c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13110: 0095e730 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13111: 00751a80 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13110: 0095e738 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13111: 00751a88 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13112: 00d7a6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13113: 00632a30 308 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13114: 0028b8b8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13115: 00d6b5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13116: 006331cc 300 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13117: 007e28b0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13117: 007e28b8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13118: 00c7d3c8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13119: 00db0f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13120: 00c7d1dc 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13121: 0075509c 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13121: 007550a4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13122: 00d6888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13123: 00d7b7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13124: 00db1b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13125: 006495e4 328 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13126: 00d64990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13127: 007b9d88 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13128: 007c034c 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13127: 007b9d90 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13128: 007c0354 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13129: 00d75e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13130: 00826194 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13131: 009824f4 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13130: 0082619c 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13131: 009824fc 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13132: 00d7b864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13133: 00cd420c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ - 13134: 00960830 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13134: 00960838 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13135: 00db073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13136: 0064ae38 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13137: 00d66984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13138: 00d79768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13139: 00db23b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13140: 00338cb0 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13141: 00991ecc 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13142: 007190cc 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13143: 0069cbac 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13141: 00991ed4 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13142: 007190d4 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13143: 0069cbb4 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13144: 00db207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13145: 00d792fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13146: 00db104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13147: 00c7b3b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13148: 00786d38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13148: 00786d40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13149: 0039bf74 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13150: 00d7b764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13151: 007f4b9c 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13151: 007f4ba4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13152: 00db20f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13153: 005e100c 244 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13154: 00db02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 13155: 0071feec 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13155: 0071fef4 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13156: 00d780a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13157: 00db1f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13158: 00297534 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13159: 0099d5a4 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13160: 0098181c 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13159: 0099d5ac 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13160: 00981824 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13161: 00db1868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13162: 00db15fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13163: 0085e658 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13163: 0085e660 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13164: 00d73bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13165: 00db0b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13166: 00db1a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13167: 009ad224 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13168: 009c92b8 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13169: 008d8828 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13170: 00978b74 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13171: 0081f540 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13167: 009ad22c 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13168: 009c92c0 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13169: 008d8830 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13170: 00978b7c 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13171: 0081f548 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13172: 00d74af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13173: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13174: 00d64570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13175: 00d6ee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13176: 002a1374 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13177: 00dafdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13178: 00daff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13179: 008d117c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13179: 008d1184 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13180: 00649af0 192 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13181: 009cb4d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13181: 009cb4e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13182: 005a0cc4 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13183: 002a1164 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13184: 0090b868 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13184: 0090b870 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13185: 00d6d0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13186: 00db0ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13187: 008c3148 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13187: 008c3150 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13188: 00cc2d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13189: 00d7a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13190: 00926d34 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13190: 00926d3c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13191: 00d7131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13192: 0063e2b0 200 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13193: 0080920c 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13193: 00809214 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13194: 00c7d1a0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13195: 00db0f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13196: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13197: 0094e1f4 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13198: 0090b80c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13197: 0094e1fc 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13198: 0090b814 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13199: 00db132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13200: 0057a53c 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13201: 0096c334 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13201: 0096c33c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13202: 00d67550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13203: 00b0d00c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13203: 00b0d01c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13204: 00d66934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13205: 00d65d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13206: 00d65e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13207: 0062bb60 320 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13208: 007b62d8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13208: 007b62e0 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13209: 00d6e4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13210: 00630788 344 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13211: 002a1554 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13212: 00d74118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13213: 00293f2c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13214: 00d73c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13215: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13216: 0063e0d4 276 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13217: 00db0bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13218: 00db20ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13219: 0092333c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13219: 00923344 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13220: 00d6b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13221: 00d700f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13222: 00d6a4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13223: 00794524 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13224: 007e5d8c 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13225: 008fa454 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13223: 0079452c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13224: 007e5d94 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13225: 008fa45c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13226: 002f33cc 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13227: 00551c30 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13228: 00daff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13229: 0039bc14 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13230: 00db0ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13231: 00db0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13232: 00db01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13233: 00294a4c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13234: 00980378 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13234: 00980380 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13235: 00db1894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13236: 00440300 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13237: 00cc93c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13238: 00cc50bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13239: 008cecd4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13239: 008cecdc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13240: 00cc4f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13241: 00d6893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13242: 0085c5f0 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13242: 0085c5f8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13243: 00545344 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13244: 00db07ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13245: 00cc5038 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13246: 0086fa20 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13246: 0086fa28 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13247: 00db05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13248: 00d6d454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13249: 00d6a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13250: 00d690bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13251: 00db0af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13252: 00db1bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13253: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13254: 00948f40 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13255: 00978d2c 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13254: 00948f48 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13255: 00978d34 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13256: 00d71e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13257: 00d73f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13258: 00d73b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13259: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13260: 0095bef8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13260: 0095bf00 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13261: 00d6e154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13262: 008bdfc4 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13262: 008bdfcc 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13263: 00d7ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13264: 00d73da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13265: 00cd18cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13266: 00d68170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13267: 00d676e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13268: 005ae8bc 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13269: 00db0ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13270: 00d68660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13271: 00cc4fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVW │ │ │ │ 13272: 00d7a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13273: 0077a054 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13273: 0077a05c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13274: 0044bb40 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13275: 00db186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13276: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13277: 00d65088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13278: 007db368 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13278: 007db370 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13279: 00d64eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13280: 009a7604 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13280: 009a760c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13281: 00db114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13282: 00d76e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13283: 00d6f6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13284: 008141b4 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13284: 008141bc 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13285: 00d6a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13286: 0045019c 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13287: 00db070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13288: 00d6e6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13289: 00d74378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13290: 00d65a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13291: 00982010 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13292: 008c1564 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13291: 00982018 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13292: 008c156c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13293: 00d641f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13294: 00db0f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13295: 00db0c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13296: 00cca0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13297: 009ac300 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13297: 009ac308 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13298: 0032469c 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13299: 0099c64c 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13300: 008e7cbc 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13299: 0099c654 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13300: 008e7cc4 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13301: 00325fac 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13302: 00d640c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13303: 008c3290 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13303: 008c3298 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13304: 00db1f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13305: 00db1caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13306: 00daff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13307: 00d6a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13308: 00db2276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13309: 00811628 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13309: 00811630 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13310: 00db1a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13311: 007a05ac 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13312: 009b0410 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13311: 007a05b4 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13312: 009b0418 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13313: 00cd1320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13314: 0029b170 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13315: 00d71cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13316: 00407b00 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13317: 004d0d68 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13318: 00db15ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13319: 0058c98c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13320: 00c7e9c0 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13321: 0081eb1c 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13321: 0081eb24 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13322: 00db0ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13323: 00db28ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13324: 00d6f7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13325: 00d77f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13326: 008c97d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13326: 008c97e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13327: 00db108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13328: 007e4adc 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13328: 007e4ae4 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13329: 00db0f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13330: 00d736f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13331: 00d65bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13332: 009d4c88 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13333: 009cb17c 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13334: 00b87a30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13335: 009a0f54 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13332: 009d4c90 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13333: 009cb184 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13334: 00b87a40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13335: 009a0f5c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13336: 00d7218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13337: 00d74d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13338: 00db072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13339: 00d774c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13340: 00d7a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13341: 00db15d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13342: 00952c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13342: 00952c3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13343: 00534574 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13344: 00db0836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13345: 0079fbe8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13345: 0079fbf0 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13346: 0044e0e8 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13347: 005a4bac 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13348: 00376c40 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13349: 007502f4 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13349: 007502fc 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13350: 005247ec 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13351: 00db22fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13352: 00db13ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13353: 006a61c0 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13354: 00912328 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13353: 006a61c8 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13354: 00912330 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13355: 00d65e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13356: 00d9f348 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13357: 00dafd61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13358: 00c7e330 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13359: 00d66b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13360: 00db0d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13361: 00d6d884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13362: 00db1f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13363: 007972b0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13363: 007972b8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13364: 00db1028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13365: 0043e22c 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13366: 00db1908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13367: 00d7b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13368: 005e0e84 140 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13369: 00926804 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13369: 0092680c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13370: 00db031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13371: 009aa280 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13372: 0091e510 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13371: 009aa288 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13372: 0091e518 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13373: 00d78b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13374: 00d66bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13375: 00d64620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13376: 00db1002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13377: 00db12d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13378: 00d6fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13379: 00646478 232 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ 13380: 00db08e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13381: 00db0940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13382: 00d798d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13383: 00db0ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13384: 00788980 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13384: 00788988 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13385: 00db1072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13386: 00d69668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13387: 00978ee0 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13387: 00978ee8 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13388: 00db25ad 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13389: 00649834 700 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13390: 008068b8 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13390: 008068c0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13391: 0029a320 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13392: 00db1032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13393: 00d63c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13394: 00d7138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13395: 0098b01c 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13395: 0098b024 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13396: 0039f96c 492 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13397: 005a0088 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13398: 00d73f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13399: 00db1b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13400: 00db17d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13401: 009d19fc 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13401: 009d1a04 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13402: 0029f22c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13403: 0086dfe4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13403: 0086dfec 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13404: 00d66b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 13405: 006f7034 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13405: 006f703c 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13406: 00db0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13407: 0062a160 92 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13408: 0079a28c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13408: 0079a294 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13409: 00ccf094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13410: 00d6cd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13411: 00d75868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13412: 009a6b30 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13412: 009a6b38 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13413: 0058e604 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13414: 00db1156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13415: 00d665b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13416: 009cb23c 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13417: 009813e8 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13418: 00741050 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13416: 009cb244 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13417: 009813f0 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13418: 00741058 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13419: 006240ec 292 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13420: 00d6d1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13421: 0040acf4 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13422: 00db0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13423: 0056e3e4 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13424: 00db033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13425: 00db11a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13426: 00db0a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13427: 00db1cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13428: 0095f034 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13428: 0095f03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13429: 00db188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13430: 00d77ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13431: 00db0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13432: 00d6e244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13433: 0069e088 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13433: 0069e090 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13434: 00db18b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13435: 007f1be0 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13435: 007f1be8 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13436: 00db113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13437: 00db05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13438: 007503fc 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13438: 00750404 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13439: 00db0c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13440: 00d6c1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13441: 00db16d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13442: 005ae504 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13443: 00955670 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13444: 0071aa48 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13445: 0075a860 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13443: 00955678 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13444: 0071aa50 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13445: 0075a868 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13446: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13447: 00ca99e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13448: 0081e5a8 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13448: 0081e5b0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13449: 00dafd98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13450: 00d6bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13451: 00d779d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13452: 00db0bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13453: 00db1ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13454: 00d792cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13455: 005b0a3c 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13456: 007e5c30 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13457: 00936154 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13456: 007e5c38 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13457: 0093615c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13458: 00db1b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13459: 00d704b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13460: 00d6ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13461: 0095a314 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13462: 008d259c 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13461: 0095a31c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13462: 008d25a4 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13463: 0061c0f4 812 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13464: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13465: 007ad5c8 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13465: 007ad5d0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13466: 00d6c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13467: 00d717dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13468: 0062c288 416 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13469: 00d65b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13470: 00d71a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13471: 008f8b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13472: 007ad308 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13473: 0092d0fc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13471: 008f8b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13472: 007ad310 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13473: 0092d104 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13474: 00d655d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13475: 00db1e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13476: 00813b10 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13476: 00813b18 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13477: 00db1988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13478: 00bc7450 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13479: 008f5854 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13479: 008f585c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13480: 00daff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13481: 007579c4 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 13482: 00786f18 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13481: 007579cc 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13482: 00786f20 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13483: 00d79180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13484: 00745b24 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13484: 00745b2c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13485: 00db1a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13486: 006abf90 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13487: 007a6784 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13486: 006abf98 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13487: 007a678c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13488: 00db1560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13489: 00811f58 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13490: 00976994 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13489: 00811f60 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13490: 0097699c 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13491: 00646560 192 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13492: 009b9674 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13493: 0072afd0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13492: 009b967c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13493: 0072afd8 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13494: 00d6922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13495: 00997dac 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13495: 00997db4 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13496: 00646620 48 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13497: 005ae490 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13498: 00db0a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13499: 002568bc 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13500: 00335080 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13501: 0039bbc0 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13502: 00db1efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13503: 00578e9c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13504: 00b9e908 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13504: 00b9e918 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13505: 00db036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13506: 0056dc34 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13507: 00621e78 232 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13508: 0043f514 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13509: 008d2198 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13510: 007f2bec 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13509: 008d21a0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13510: 007f2bf4 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13511: 0057bf18 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13512: 00d71fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13513: 00981a18 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13513: 00981a20 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13514: 00db0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13515: 00db00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13516: 00db0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13517: 007d5b08 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13518: 0071ced0 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13517: 007d5b10 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13518: 0071ced8 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13519: 00db04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13520: 00954e44 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13520: 00954e4c 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13521: 00d6bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13522: 00db13aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13523: 00d6cef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13524: 00646650 52 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ - 13525: 00788e50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13525: 00788e58 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13526: 00d777b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13527: 00d79778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13528: 00940cec 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13528: 00940cf4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13529: 00d6a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13530: 007f6634 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13530: 007f663c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13531: 00d6a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13532: 00d7149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13533: 00d5e3e8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13534: 00db21a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13535: 00daff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13536: 0094fc6c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13536: 0094fc74 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13537: 00d7b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13538: 00d6a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13539: 00294138 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13540: 0095a1ec 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13540: 0095a1f4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13541: 00d65854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13542: 00960fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13543: 00952378 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13544: 006e543c 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13545: 0084beec 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13542: 00960fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13543: 00952380 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13544: 006e5444 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13545: 0084bef4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13546: 003ea354 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13547: 00db091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13548: 0098e800 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13548: 0098e808 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13549: 00d639b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13550: 008acd38 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13550: 008acd40 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13551: 002a034c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13552: 007ae3c4 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13553: 0092d900 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13552: 007ae3cc 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13553: 0092d908 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13554: 00d74d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13555: 006e5950 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13555: 006e5958 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13556: 00db2900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13557: 007e32b8 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13557: 007e32c0 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13558: 00294c70 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13559: 008d9bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13560: 00813f54 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13559: 008d9bf8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13560: 00813f5c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13561: 00d6f2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13562: 005cdbb4 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13563: 0080fd20 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13563: 0080fd28 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13564: 00d7107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13565: 00d6f4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13566: 00db1ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13567: 00db168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13568: 00d7182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13569: 00d6a600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13570: 005378f8 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13571: 0032afe4 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13572: 00d7aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13573: 006d3a4c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13574: 008d49b8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13573: 006d3a54 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13574: 008d49c0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13575: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13576: 00d75c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13577: 0028c060 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13578: 00d75ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13579: 005640a8 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13580: 008dff44 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13581: 008a2f7c 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13580: 008dff4c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13581: 008a2f84 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13582: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13583: 00db1912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13584: 005506e4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13585: 00cd14ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ - 13586: 0090e5c8 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13586: 0090e5d0 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13587: 00d77df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13588: 00cc7768 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 13589: 00378144 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13590: 00db194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13591: 00d7b7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13592: 007ac7a4 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13592: 007ac7ac 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13593: 00d668c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13594: 00db1d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13595: 00d6a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13596: 00db0844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13597: 00d795e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13598: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13599: 006d3b2c 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13599: 006d3b34 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13600: 00c849b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13601: 00db20ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13602: 00db1454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13603: 0064ad00 68 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 13604: 00544e28 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13605: 009c9004 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13605: 009c900c 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13606: 00d77308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13607: 00db22c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13608: 00d67f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13609: 00d6d094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13610: 00380ad8 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13611: 00d73a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13612: 00d7ba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13613: 00db2138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13614: 009b629c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13614: 009b62a4 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13615: 005c0674 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13616: 009d4944 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13616: 009d494c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13617: 00ccac00 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 13618: 00d65bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13619: 0029e35c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13620: 00db169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13621: 00d72be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13622: 009641cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13622: 009641d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13623: 00db0994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13624: 00d70658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ - 13625: 00797154 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13625: 0079715c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13626: 002a76b0 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13627: 00d74d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13628: 00d70158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ 13629: 00587d28 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13630: 00d75140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13631: 0060c220 92 FUNC GLOBAL DEFAULT 12 cpu_read_xer │ │ │ │ 13632: 0053ec7c 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13633: 00716404 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13633: 0071640c 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13634: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13635: 002ed820 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13636: 00557948 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13637: 00db17f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13638: 00da87d4 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13639: 00db1b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13640: 00d65d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13641: 00db2898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13642: 00d70858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 13643: 00d7a5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13644: 00d724dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13645: 0098bcdc 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13645: 0098bce4 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13646: 00d7239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13647: 00d7141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13648: 00db17fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13649: 005249c8 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13650: 00dafe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 13651: 00db131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13652: 0099f26c 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13652: 0099f274 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13653: 002db278 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13654: 00db22a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13655: 00db065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13656: 00d79888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13657: 00db28e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13658: 00d710ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 13659: 00db1bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 13660: 00db0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 13661: 00db181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 13662: 00db01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 13663: 007953c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 13663: 007953cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 13664: 005ca908 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 13665: 003aa610 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 13666: 00d77658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13667: 0057ccc4 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13668: 00d66238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13669: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13670: 00d6907c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13671: 00d6a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13672: 00db2950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13673: 009a24dc 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13673: 009a24e4 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13674: 00db0fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13675: 00db0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 13676: 0071cc08 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 13677: 0072ce24 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 13676: 0071cc10 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 13677: 0072ce2c 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13678: 00daff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13679: 005ab6d4 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13680: 0057a2e4 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13681: 0069e68c 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 13682: 00889a00 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13681: 0069e694 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 13682: 00889a08 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13683: 00db0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13684: 00d758d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13685: 00d64010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13686: 00d73a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13687: 00902bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13687: 00902c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13688: 00d7a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13689: 0028119c 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13690: 008e7594 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13690: 008e759c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 13691: 00ccef8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ 13692: 00528560 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13693: 00db1ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13694: 00283658 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13695: 00dafdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13696: 00db071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13697: 00db1462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13698: 009b9228 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13698: 009b9230 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13699: 00464924 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13700: 00d760b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13701: 00c7d2d8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13702: 002ead4c 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13703: 00db00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13704: 00db14f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13705: 00db0b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13706: 00d6bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13707: 009578ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13708: 008ac3c8 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13709: 007d9714 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13707: 009578f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13708: 008ac3d0 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13709: 007d971c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13710: 00db069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13711: 00db17e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13712: 00d6b62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13713: 0099f5fc 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13713: 0099f604 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13714: 00285948 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13715: 007fe774 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13715: 007fe77c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13716: 00db22ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13717: 00d7225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13718: 005c39b8 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13719: 00d67c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13720: 00d75210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13721: 00751b4c 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13721: 00751b54 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13722: 00d7adcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13723: 00d74558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13724: 009a7bd4 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13724: 009a7bdc 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13725: 00db1a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13726: 00db1808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13727: 00db1e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13728: 00db1afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13729: 00db1644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 13730: 00774a5c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 13730: 00774a64 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13731: 00d6fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13732: 0042c7d4 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13733: 0094b8d8 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13733: 0094b8e0 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13734: 00db06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13735: 006c8958 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13735: 006c8960 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13736: 00435dd8 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13737: 00d710bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13738: 00db1a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13739: 0053a170 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13740: 00db15c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13741: 009b0124 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13741: 009b012c 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13742: 00d6fcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13743: 00c7ddec 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13744: 00968208 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13744: 00968210 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13745: 005465b8 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13746: 0058fc34 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13747: 009b9554 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13747: 009b955c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13748: 00d7b834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13749: 00c7a024 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13750: 0099da2c 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13750: 0099da34 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13751: 00d67600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13752: 005cde7c 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13753: 00868910 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13753: 00868918 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13754: 00db1954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13755: 00d7a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 13756: 0077a0e8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 13756: 0077a0f0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13757: 00618e3c 104 FUNC GLOBAL DEFAULT 12 ppc_cpu_list │ │ │ │ 13758: 006453fc 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 13759: 0029fa54 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 13760: 00db216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13761: 00d74b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 13762: 0029a344 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 13763: 00745770 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 13763: 00745778 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 13764: 00d7bbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 13765: 00db2100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13766: 0093d6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 13767: 006ae2ec 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 13766: 0093d6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 13767: 006ae2f4 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 13768: 00629914 84 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 13769: 00291988 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 13770: 00db22ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 13771: 00962c04 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 13772: 0069e028 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 13771: 00962c0c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 13772: 0069e030 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 13773: 00d6a610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 13774: 00d71bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 13775: 00649e8c 44 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 13776: 00c7b35c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 13777: 006ef3c8 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 13778: 00812e48 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 13779: 00773d44 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 13777: 006ef3d0 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 13778: 00812e50 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 13779: 00773d4c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 13780: 00d6701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 13781: 00dafe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 13782: 008f9cc0 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 13782: 008f9cc8 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 13783: 00db1db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 13784: 00db1f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 13785: 00db0be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 13786: 00db22c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 13787: 00621c2c 356 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 13788: 009070a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 13788: 009070a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 13789: 00db23d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 13790: 00db2840 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 13791: 008d13bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 13791: 008d13c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 13792: 00db1efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 13793: 009012c4 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 13793: 009012cc 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 13794: 00d6904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 13795: 009847a4 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 13795: 009847ac 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 13796: 00db0dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 13797: 00563090 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 13798: 00294348 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 13799: 00d77a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 13800: 00d75bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 13801: 00578940 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 13802: 0064bd60 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 13803: 00db17b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 13804: 00db1e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 13805: 00d7a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13806: 00d6e484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 13807: 00d79af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 13808: 0078fca4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 13809: 008c6ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 13808: 0078fcac 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 13809: 008c6ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 13810: 00db059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 13811: 00db086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 13812: 00db1478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 13813: 0043a890 1012 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 13814: 00d66764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 13815: 002be644 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 13816: 00db0fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 13817: 00db026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 13818: 005c3b98 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 13819: 00db0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 13820: 00968608 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 13821: 0096b1a8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 13820: 00968610 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 13821: 0096b1b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 13822: 00d76ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 13823: 00db1428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 13824: 00db1438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 13825: 00438518 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 13826: 005505cc 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 13827: 00294e98 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 13828: 00645570 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 13829: 002a386c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 13830: 007a8bb0 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 13830: 007a8bb8 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 13831: 00d75888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 13832: 008ff30c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 13833: 00750268 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 13832: 008ff314 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 13833: 00750270 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 13834: 00dafef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 13835: 00db017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 13836: 0099a6f4 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 13837: 009139e0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 13836: 0099a6fc 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 13837: 009139e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 13838: 00db0f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 13839: 003fd86c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 13840: 00db0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 13841: 0028b07c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 13842: 002f1cfc 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 13843: 00db186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 13844: 00391d50 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 13845: 00d73b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 13846: 00788114 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 13847: 0080ff60 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 13848: 00960558 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 13846: 0078811c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 13847: 0080ff68 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 13848: 00960560 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 13849: 00d7151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 13850: 00567c2c 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 13851: 00dafc34 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 13852: 009cd8e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 13853: 0098a38c 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 13852: 009cd8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 13853: 0098a394 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 13854: 00db1c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 13855: 00d8d590 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 13856: 00591840 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 13857: 00db1aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 13858: 0069e8bc 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 13858: 0069e8c4 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 13859: 00daff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 13860: 00d6e3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 13861: 00db003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 13862: 0090855c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 13862: 00908564 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 13863: 00d78a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 13864: 00817928 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 13864: 00817930 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 13865: 00db0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 13866: 00913804 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 13866: 0091380c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 13867: 00db1fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 13868: 00d76dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 13869: 00d742c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 13870: 008d79c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 13870: 008d79c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 13871: 00ccf220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 13872: 009934dc 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 13873: 008d1cc8 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 13872: 009934e4 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 13873: 008d1cd0 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 13874: 00db1cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 13875: 00633f04 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 13876: 005cfad4 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 13877: 00980c50 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 13877: 00980c58 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 13878: 00377f30 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 13879: 00db17a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 13880: 002ed8a8 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 13881: 005d3bc4 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 13882: 0090e3c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 13883: 00774aa8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 13884: 0070d624 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 13882: 0090e3d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 13883: 00774ab0 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 13884: 0070d62c 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 13885: 00db1dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 13886: 00d67d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 13887: 00439fa8 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 13888: 0029b1bc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 13889: 0078fe68 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 13889: 0078fe70 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 13890: 00db176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 13891: 00d6b41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 13892: 00928508 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 13893: 008c9ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 13892: 00928510 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 13893: 008c9ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 13894: 00291700 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 13895: 00d75f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 13896: 00d68f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 13897: 0073c610 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 13897: 0073c618 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 13898: 00db0ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 13899: 0090d078 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 13899: 0090d080 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 13900: 00d729b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 13901: 00d7214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 13902: 00d77188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 13903: 00db163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 13904: 00db22f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 13905: 00d77bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 13906: 0062bca0 296 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 13907: 006308e0 328 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 13908: 008a6368 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 13909: 007bb690 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 13908: 008a6370 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 13909: 007bb698 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 13910: 00551958 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 13911: 00737a1c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 13911: 00737a24 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 13912: 00d687dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 13913: 00db1958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 13914: 00572c10 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 13915: 0062ab50 24 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 13916: 00d785ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 13917: 00c84a58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 13918: 0069e228 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 13918: 0069e230 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 13919: 00c6640c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 13920: 00bca6f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 13921: 009b1718 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 13922: 009ba594 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 13921: 009b1720 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 13922: 009ba59c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 13923: 00d69bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 13924: 00789270 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 13924: 00789278 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 13925: 0064b43c 36 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 13926: 00db1830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 13927: 00959d2c 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 13928: 007d8338 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 13927: 00959d34 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 13928: 007d8340 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 13929: 00d76a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 13930: 00d741a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 13931: 00769ce4 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 13931: 00769cec 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 13932: 00db15b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 13933: 00d74778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 13934: 008db9e8 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 13935: 00790cf0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 13934: 008db9f0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 13935: 00790cf8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 13936: 0064b460 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 13937: 00866bb0 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 13938: 0093d140 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 13937: 00866bb8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 13938: 0093d148 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 13939: 00db006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 13940: 00797644 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 13940: 0079764c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 13941: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 13942: 009220e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 13943: 00828d2c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 13942: 009220f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 13943: 00828d34 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 13944: 00db05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 13945: 00db0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 13946: 0073bf1c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 13946: 0073bf24 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 13947: 002b8788 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 13948: 00d6bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 13949: 0074a418 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 13950: 008db928 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 13949: 0074a420 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 13950: 008db930 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 13951: 00588d5c 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 13952: 004041e0 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 13953: 00cd1530 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 13954: 00db0892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 13955: 00db1ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 13956: 00cc37fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 13957: 00db1ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 13958: 00961678 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 13958: 00961680 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 13959: 00c7da5c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 13960: 008a471c 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 13961: 00971a70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 13960: 008a4724 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 13961: 00971a78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 13962: 00d6b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 13963: 00d642c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 13964: 00492a00 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 13965: 00d77698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 13966: 00cbe548 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 13967: 007c2778 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 13967: 007c2780 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 13968: 00db0b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 13969: 00d78018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 13970: 004413a0 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 13971: 00db05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 13972: 00d68150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 13973: 00492a14 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 13974: 00c7e56c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 13975: 00588ce8 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 13976: 00715d48 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 13976: 00715d50 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 13977: 00d65ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 13978: 00d6f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 13979: 00d71cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 13980: 00d644f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 13981: 00ccf430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 13982: 00db1d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 13983: 008ccb00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 13983: 008ccb08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 13984: 002e8df0 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 13985: 00ccf3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 13986: 0057c59c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 13987: 0070e844 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 13987: 0070e84c 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 13988: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 13989: 00db121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 13990: 00d676d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 13991: 00990c5c 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 13992: 008b9464 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 13993: 0074d998 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 13991: 00990c64 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 13992: 008b946c 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 13993: 0074d9a0 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 13994: 00d7a434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 13995: 009aec48 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 13996: 0081f51c 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 13995: 009aec50 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 13996: 0081f524 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 13997: 00291fd0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 13998: 0095bdb8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 13998: 0095bdc0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 13999: 00cc97e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 14000: 0061f340 1184 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 14001: 00b9e940 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14002: 00949b08 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14001: 00b9e950 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14002: 00949b10 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14003: 00db0c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14004: 00db1c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14005: 00db1f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14006: 00d6f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14007: 002535c4 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14008: 00ccf328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14009: 00db1542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14010: 00d73568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14011: 00db02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14012: 002edd4c 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14013: 00757158 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14014: 00b87910 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14013: 00757160 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14014: 00b87920 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14015: 00db12f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14016: 0058fa84 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14017: 0074b954 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14017: 0074b95c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14018: 00d7103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14019: 00db15b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14020: 00937524 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14020: 0093752c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14021: 00565374 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14022: 00d646c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14023: 00c7e284 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14024: 00922cf8 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14024: 00922d00 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14025: 00d7a444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14026: 00d70128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14027: 005cfbec 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14028: 00d72b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14029: 007a0340 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14029: 007a0348 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14030: 0052b8f4 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14031: 009661dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14031: 009661e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14032: 00db06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14033: 00cbe344 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14034: 00db1410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14035: 00802f0c 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14035: 00802f14 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14036: 00db0b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14037: 00d74318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14038: 00db28ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14039: 00dafd71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14040: 00d72d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14041: 008b9600 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14041: 008b9608 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14042: 00db0b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14043: 00d6d7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14044: 009a24ac 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14044: 009a24b4 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14045: 002f51b4 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14046: 00db226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14047: 00db237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14048: 0053a0e8 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14049: 009bece0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14049: 009bece8 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14050: 00db0f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14051: 00db0ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14052: 00db19fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14053: 00d78c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14054: 009be6b4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14054: 009be6bc 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14055: 0036b190 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14056: 006337ac 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14057: 00435a40 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14058: 009be890 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14059: 007a0ddc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14058: 009be898 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14059: 007a0de4 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14060: 00d66b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14061: 0080651c 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14061: 00806524 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14062: 00d6dce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14063: 00db0c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14064: 00d73588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14065: 00537c74 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14066: 00649eb8 92 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14067: 00d7ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14068: 00d645e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14069: 009339fc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14069: 00933a04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14070: 002a3f0c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14071: 00d7106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14072: 00d674d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14073: 005cc3a0 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14074: 00db0c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14075: 009ac490 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14076: 00910740 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14077: 008dadf0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14075: 009ac498 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14076: 00910748 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14077: 008dadf8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14078: 00d79878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14079: 00ccae94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14080: 00545214 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14081: 009832fc 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14082: 008cc86c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14081: 00983304 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14082: 008cc874 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14083: 00d74ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14084: 003847e4 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14085: 00d76a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14086: 00db1a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14087: 00db0ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14088: 00537de8 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14089: 00d6fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14090: 00d79a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14091: 005450a8 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14092: 00537a0c 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14093: 0064511c 364 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14094: 00d6bf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14095: 00db0e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14096: 00d67fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14097: 00988a74 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14098: 00aec698 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14097: 00988a7c 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14098: 00aec6a8 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14099: 00d75d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14100: 00797964 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14100: 0079796c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14101: 00c7ec4c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14102: 00db02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14103: 00db2068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14104: 005ae11c 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14105: 00db14da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14106: 00db196c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14107: 00476688 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14108: 00db056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14109: 00d7bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14110: 00daff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14111: 0074b9ac 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14111: 0074b9b4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14112: 002b5b24 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14113: 0028b8f8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14114: 005d4284 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14115: 00db073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14116: 0029aa20 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14117: 00db1052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14118: 00d702b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ 14119: 00db051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14120: 00d63a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 14121: 0077b72c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14121: 0077b734 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14122: 00db1dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14123: 00440954 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14124: 00dafe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14125: 00db0fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14126: 00d77448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14127: 0071e334 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14128: 009cb4bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14127: 0071e33c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14128: 009cb4c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14129: 00d7a5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14130: 004b8598 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14131: 00c7d94c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14132: 0056533c 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14133: 00d6a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14134: 00db2130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14135: 00d74608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14136: 002d22d0 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14137: 00953374 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14137: 0095337c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14138: 0028b960 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14139: 009c9560 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14139: 009c9568 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14140: 00db1ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14141: 00db2196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14142: 00db1140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14143: 00546730 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14144: 009119a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14144: 009119b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14145: 00dafda8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14146: 00dafecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14147: 0099a444 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14147: 0099a44c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14148: 00db290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14149: 00d784cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14150: 00cc2ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14151: 00db0ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14152: 00d8d57c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14153: 0028c8b0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14154: 00d74158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14155: 00645f5c 280 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14156: 008f94d4 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14157: 0095a5c4 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14156: 008f94dc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14157: 0095a5cc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14158: 00d7116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14159: 00db1d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14160: 007a0e94 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14161: 008a4560 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14162: 007e4f48 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14160: 007a0e9c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14161: 008a4568 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14162: 007e4f50 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14163: 00db28bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14164: 00d7a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14165: 00d745f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14166: 00db14b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14167: 00db18d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14168: 0027fccc 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14169: 008f1b6c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14169: 008f1b74 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14170: 00d7845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14171: 00db0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14172: 00989874 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14172: 0098987c 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14173: 00da7638 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14174: 0096772c 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14174: 00967734 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14175: 0036bbcc 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14176: 00aec694 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14177: 0077ba3c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14176: 00aec6a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14177: 0077ba44 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14178: 00d6927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14179: 00d7a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14180: 00323d64 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14181: 00db1498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14182: 0036fb54 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14183: 00cd441c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADDQ │ │ │ │ 14184: 00ccaf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfux │ │ │ │ 14185: 00db220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14186: 00db12a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14187: 002a60a8 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14188: 005ced10 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14189: 0056907c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14190: 00d73c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14191: 0062c428 392 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14192: 0094b2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14192: 0094b2ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14193: 00d67d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14194: 009c956c 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14195: 0084ec04 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14196: 009286bc 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14194: 009c9574 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14195: 0084ec0c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14196: 009286c4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14197: 00cd3c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14198: 00d6d374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14199: 00403e18 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14200: 00952fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14201: 00977d48 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14200: 00952fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14201: 00977d50 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14202: 00db0ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14203: 0063567c 204 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14204: 00d76818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14205: 00db0e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14206: 00798974 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14207: 00916f40 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14206: 0079897c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14207: 00916f48 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14208: 0029bd50 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14209: 00cd3ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14210: 00d75020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14211: 00d733e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14212: 009c86a4 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14212: 009c86ac 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14213: 00db12c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14214: 003739a4 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14215: 00cd2df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14216: 00640ad8 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14217: 00d6fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14218: 005ca3a4 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14219: 00d6b3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14220: 00db0f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14221: 00db1b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14222: 0052a7f8 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14223: 00640bd0 328 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14224: 00754a50 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14224: 00754a58 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14225: 005d7368 52 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14226: 00db165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14227: 00d63968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14228: 00d77f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14229: 00d6f7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14230: 00db1f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14231: 00d799e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14232: 008d8504 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14232: 008d850c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14233: 00db0a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14234: 00d6a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14235: 009abb30 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14236: 006ecf44 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14235: 009abb38 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14236: 006ecf4c 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14237: 002892d0 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14238: 00590120 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14239: 00742f78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14239: 00742f80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14240: 00db1f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14241: 00d645d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14242: 009509ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14242: 009509f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14243: 00db0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14244: 00db0c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14245: 005afe9c 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14246: 002a710c 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14247: 0074ba58 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14247: 0074ba60 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14248: 00db0de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14249: 00754b44 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14250: 008e4344 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14249: 00754b4c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14250: 008e434c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14251: 002be874 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14252: 002b60d4 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14253: 00d6d6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14254: 0077fb08 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14254: 0077fb10 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14255: 00db1d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14256: 00962b70 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14256: 00962b78 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14257: 00db1d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14258: 00db1136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14259: 00daffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14260: 00745b04 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14260: 00745b0c 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14261: 00d6a970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14262: 00d707a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14263: 008c50e4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14264: 007b2148 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14263: 008c50ec 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14264: 007b2150 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14265: 00d65660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 14266: 00707fe0 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14266: 00707fe8 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14267: 00322678 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14268: 00daff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14269: 00700f8c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14270: 009a10e0 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14269: 00700f94 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14270: 009a10e8 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14271: 00db1ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14272: 00d75fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14273: 007e2e90 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14273: 007e2e98 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14274: 00d69568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14275: 00d74298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14276: 00d78038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14277: 00d73fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14278: 007afc48 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14278: 007afc50 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14279: 00db1602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14280: 00d74d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14281: 007a06b4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14281: 007a06bc 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14282: 00d77238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14283: 002b78d8 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14284: 00dafc6c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14285: 007a0ef0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14286: 0098e960 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14285: 007a0ef8 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14286: 0098e968 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14287: 005c3ac8 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14288: 0062ab7c 28 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14289: 00d71b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14290: 00db1e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14291: 00997020 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14291: 00997028 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14292: 00cc76e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14293: 008c72d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14293: 008c72dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14294: 0053b74c 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14295: 00db060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14296: 00323ef8 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14297: 00db09ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14298: 0084a2c4 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14299: 007e521c 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14298: 0084a2cc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14299: 007e5224 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14300: 00db1ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14301: 0078079c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14301: 007807a4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14302: 00448204 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14303: 004040ec 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14304: 0057d314 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14305: 008f8510 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14305: 008f8518 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14306: 00db0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14307: 00d6dfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14308: 00d64b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14309: 00d66744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14310: 00db18f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14311: 0071012c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14311: 00710134 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14312: 00cca2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14313: 007dd1e4 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 14314: 007b9d58 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14313: 007dd1ec 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14314: 007b9d60 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14315: 00d7a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14316: 00d6c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14317: 0090e358 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14318: 007ba800 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14317: 0090e360 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14318: 007ba808 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14319: 005c39f4 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14320: 00db04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14321: 006efa88 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 14322: 0081dda8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14323: 009a1688 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14321: 006efa90 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14322: 0081ddb0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14323: 009a1690 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14324: 00c7d834 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14325: 00c7ea8c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14326: 00d6bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14327: 00d66fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14328: 00b2e97c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14328: 00b2e98c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14329: 00ccab7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14330: 00640340 500 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14331: 00d722ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14332: 008557a0 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14332: 008557a8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14333: 00db14de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14334: 009306d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14334: 009306d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14335: 005db9bc 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14336: 00b9e8dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14337: 00b2e978 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14336: 00b9e8ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14337: 00b2e988 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14338: 00d6fa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14339: 00749ffc 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14340: 0099e838 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14341: 008c74fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14339: 0074a004 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14340: 0099e840 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14341: 008c7504 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14342: 00db0c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14343: 008155ec 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14343: 008155f4 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14344: 00db233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14345: 00db00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14346: 00987f44 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14346: 00987f4c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14347: 00dafdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14348: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14349: 00d7b24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14350: 00da8850 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14351: 00db1132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14352: 005381e4 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14353: 007daf20 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14353: 007daf28 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14354: 00db16a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14355: 00524c88 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14356: 00d665c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14357: 00db209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14358: 00d638d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14359: 00d6b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14360: 00d6dc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14361: 00d638a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14362: 0079f3c8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14362: 0079f3d0 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14363: 005d2650 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14364: 00db050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14365: 00d6a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14366: 00db04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14367: 00719634 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14367: 0071963c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14368: 00db0bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14369: 00d6ee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14370: 00911c88 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14370: 00911c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14371: 00d6d844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14372: 009520b8 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14372: 009520c0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14373: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14374: 00d6898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14375: 00d75d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14376: 00d6f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14377: 00998c44 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14377: 00998c4c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14378: 00db14ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14379: 00db021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14380: 00db0dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14381: 00db21ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14382: 0039254c 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14383: 00db1e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14384: 0073e17c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14384: 0073e184 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14385: 00d783fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14386: 00b0cec4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14386: 00b0ced4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14387: 00339d0c 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14388: 00ccd228 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14389: 00daff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14390: 005c38a8 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14391: 0095e078 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14391: 0095e080 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14392: 00d716bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14393: 0094e334 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14393: 0094e33c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14394: 005ca188 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14395: 005d8e74 64 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14396: 00d60310 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14397: 00d796f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14398: 00db01e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14399: 00d76d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14400: 00d6f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14401: 00db1610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14402: 002f33b8 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14403: 0077a6e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14404: 008c2750 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14403: 0077a6e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14404: 008c2758 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14405: 00255ba0 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14406: 0028bb28 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14407: 00916260 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14408: 0094b79c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14409: 009ac7f4 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14410: 007a10bc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14407: 00916268 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14408: 0094b7a4 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14409: 009ac7fc 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14410: 007a10c4 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14411: 00d73638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14412: 0029a26c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14413: 00db1318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14414: 00d78c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14415: 0077559c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14415: 007755a4 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14416: 00d7be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14417: 0044b6dc 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14418: 002a3c88 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14419: 00db00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14420: 00db1b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14421: 0043dd8c 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14422: 00d75a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14423: 00d71b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14424: 00d716ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14425: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14426: 00d7beb0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14427: 00db1a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14428: 009521ac 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14428: 009521b4 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14429: 0040786c 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14430: 0086e268 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14431: 006f69d8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14432: 007a34f0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14430: 0086e270 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14431: 006f69e0 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14432: 007a34f8 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14433: 00cc004c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14434: 007aca58 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14434: 007aca60 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14435: 00d6c07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14436: 00cc4b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ - 14437: 006cb688 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14437: 006cb690 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14438: 00370360 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14439: 00bc7d34 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14440: 00435818 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14441: 00db118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14442: 0029fa44 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14443: 00c6f574 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14444: 0044bc00 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14445: 00c7d30c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14446: 0077c7f4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14446: 0077c7fc 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14447: 00db13f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14448: 00d79070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14449: 0099c3dc 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14449: 0099c3e4 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14450: 00c7d878 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14451: 009133dc 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14451: 009133e4 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14452: 00db192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14453: 00db13e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14454: 00db02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14455: 00db13de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14456: 00db1d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14457: 00d701a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14458: 007f7590 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14458: 007f7598 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14459: 00db0b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14460: 00db0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14461: 00918708 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14462: 006e3540 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14463: 007884ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14461: 00918710 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14462: 006e3548 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14463: 007884f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14464: 00db033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14465: 00d70ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14466: 0099c754 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14466: 0099c75c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14467: 00db014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14468: 00db28f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14469: 005c8bc8 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14470: 009a6670 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14471: 0075f5c8 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14470: 009a6678 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14471: 0075f5d0 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14472: 00d68210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14473: 0092a55c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14473: 0092a564 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14474: 00d73348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14475: 00869168 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14475: 00869170 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14476: 00d6aad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14477: 0074da2c 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14477: 0074da34 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14478: 00d7835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14479: 00d7a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14480: 00440fd4 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14481: 00d65e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14482: 00db1fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14483: 00742890 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14483: 00742898 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14484: 00db06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14485: 00d71adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14486: 00d79758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14487: 00d707d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14488: 009c8870 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14488: 009c8878 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14489: 00d64640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14490: 007ba694 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14491: 0082207c 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14490: 007ba69c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14491: 00822084 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14492: 00db047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14493: 003dbd6c 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14494: 00db0824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14495: 0098684c 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14495: 00986854 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14496: 00db1bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14497: 00d6cf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14498: 00d6f740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14499: 0070cd30 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14500: 00947ff4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14501: 009be698 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14502: 0096c318 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14503: 0070c3ac 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14504: 0074a3c0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14499: 0070cd38 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14500: 00947ffc 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14501: 009be6a0 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14502: 0096c320 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14503: 0070c3b4 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14504: 0074a3c8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14505: 00d67700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14506: 00bc952c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14507: 00db1f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14508: 00d6ddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14509: 00d68c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14510: 0027db74 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14511: 00d65fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14512: 008d6ec0 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14512: 008d6ec8 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14513: 00db1cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14514: 00909bb8 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14514: 00909bc0 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14515: 00572b28 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14516: 00db112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14517: 00db0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14518: 00d675b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14519: 008dc400 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14519: 008dc408 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14520: 0043e210 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14521: 005c9f88 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14522: 00d64340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14523: 00282c44 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14524: 00c657ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14525: 00d669c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14526: 00d64170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14527: 007de57c 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14527: 007de584 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14528: 00db1c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14529: 00d68260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14530: 0077e40c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14530: 0077e414 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14531: 002a2ae4 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14532: 00d785cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14533: 0029fc48 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14534: 00db238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14535: 0064bd64 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 14536: 005d1b1c 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14537: 00d6b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14538: 00d789fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14539: 00db0ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14540: 00db1fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 14541: 00625acc 480 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 14542: 00923dec 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14543: 00865acc 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14542: 00923df4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14543: 00865ad4 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14544: 00db0bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ - 14545: 0073f45c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14546: 00787a54 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14545: 0073f464 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14546: 00787a5c 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14547: 00db098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14548: 008a1b88 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14548: 008a1b90 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14549: 00573510 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14550: 00805ba8 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14550: 00805bb0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14551: 00338bc4 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14552: 0043dfdc 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14553: 00db10be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14554: 00447d54 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14555: 0073f994 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14555: 0073f99c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14556: 00d653f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 14557: 00d79160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 14558: 00700f90 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14558: 00700f98 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14559: 00c7e544 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14560: 00d75490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14561: 008ccf68 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14562: 0077ce0c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14561: 008ccf70 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14562: 0077ce14 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14563: 00db1326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14564: 00db0a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14565: 0064aba4 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 14566: 00db2392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14567: 004c5354 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14568: 008220e4 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14569: 00888e28 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14570: 00745fbc 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14568: 008220ec 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14569: 00888e30 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14570: 00745fc4 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14571: 00d5e1b8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14572: 00db15da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14573: 00d6baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14574: 00cd3630 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 14575: 00db0fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14576: 00db16a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14577: 005109d8 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14578: 00d76d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14579: 007b9d70 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14579: 007b9d78 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14580: 00d637f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14581: 0054677c 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14582: 00db02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14583: 00d64900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14584: 00330984 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14585: 008f83fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14585: 008f8404 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14586: 00d77568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14587: 00db005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14588: 00d73d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14589: 0044a25c 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 14590: 00781bd8 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 14591: 0096c1cc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14590: 00781be0 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14591: 0096c1d4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14592: 00d684d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14593: 00d682d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14594: 00744f54 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14594: 00744f5c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14595: 00db216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14596: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14597: 0074eb8c 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14597: 0074eb94 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14598: 00d654e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14599: 00591784 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14600: 00334980 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 14601: 005e0250 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 14602: 008141a4 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14602: 008141ac 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14603: 00db2895 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14604: 003dbe9c 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14605: 00db1154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14606: 007f0b90 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14606: 007f0b98 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14607: 00daff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14608: 00d648d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14609: 00db0b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14610: 00d79648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14611: 005e0410 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 14612: 0032bdc4 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14613: 00db1be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14614: 00db1d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14615: 0094c280 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14615: 0094c288 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14616: 00d6a660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14617: 009110ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14617: 009110b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14618: 00dafdb7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14619: 0029b930 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14620: 002aeb80 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14621: 0074f840 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14621: 0074f848 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14622: 00db213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14623: 00db20a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14624: 00d768f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14625: 00db0d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14626: 00db040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 14627: 0071a690 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 14628: 0098ae9c 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 14627: 0071a698 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 14628: 0098aea4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 14629: 00d63b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14630: 00db1516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 14631: 00d705d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 14632: 008adbc8 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14632: 008adbd0 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14633: 00db18ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14634: 005e12d8 1004 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 14635: 00d7b450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14636: 00d6d5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14637: 00d7a364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14638: 00db0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14639: 00db2378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14640: 00d6ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14641: 00d74128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14642: 00d6eca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14643: 003a5440 104 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14644: 005e1ef0 368 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 14645: 0044d4e0 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14646: 00284970 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14647: 00967098 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14647: 009670a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14648: 00db14ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14649: 00db2232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14650: 002d0144 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14651: 00282d6c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14652: 00db2082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14653: 00db1a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 14654: 0054586c 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 14655: 00db04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 14656: 00db1050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 14657: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 14658: 003c6fc4 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 14659: 00789420 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 14659: 00789428 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14660: 00d71b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14661: 00d75110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14662: 00d71e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14663: 00db1588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14664: 00dafde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14665: 002a3edc 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 14666: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14667: 00daffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14668: 00d6a980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14669: 00534214 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14670: 008e01b0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14670: 008e01b8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14671: 00d6dd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14672: 00db02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14673: 00d7bc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14674: 003c91f8 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14675: 002535a4 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14676: 00d6cdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14677: 0032b894 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14678: 008c42a8 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14679: 009b0080 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 14680: 0077ab54 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 14678: 008c42b0 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14679: 009b0088 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14680: 0077ab5c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14681: 00db1196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14682: 00642f8c 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 14683: 003c8e40 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14684: 00db0e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14685: 006312ec 436 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 14686: 00d6d294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 14687: 00781d28 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 14687: 00781d30 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14688: 00d67610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 14689: 00db030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 14690: 00d75ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14691: 00db0b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14692: 002a7534 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14693: 00643028 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 14694: 00db0e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14695: 008e03fc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14695: 008e0404 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14696: 00db1aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14697: 0096c480 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14698: 007a5b94 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14697: 0096c488 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14698: 007a5b9c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14699: 00d78aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14700: 0029bcc0 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14701: 00d73f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14702: 008c8b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14702: 008c8b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14703: 00d6e554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14704: 00db0fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14705: 00d6c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14706: 0074dcd0 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14706: 0074dcd8 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 14707: 00627054 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 14708: 00940578 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14708: 00940580 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14709: 00d68fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14710: 00db1918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14711: 00d8d7cc 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14712: 00d75878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14713: 00999724 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14714: 008bf05c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14715: 0081f480 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 14716: 007076f8 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14717: 00904b80 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14713: 0099972c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14714: 008bf064 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14715: 0081f488 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14716: 00707700 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 14717: 00904b88 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14718: 00286ac8 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14719: 00d7c0a4 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 14720: 006430c4 140 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 14721: 009b878c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14721: 009b8794 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 14722: 00649f14 84 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 14723: 00ccb440 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 14724: 00643e28 200 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ 14725: 00d76a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 14726: 005116e8 296 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 14727: 00295b80 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 14728: 00643b64 272 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 14729: 00db21b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 14730: 00db0a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 14731: 002ef9bc 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 14732: 00db11ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 14733: 00bc8888 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 14734: 00db11a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 14735: 0098867c 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 14735: 00988684 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 14736: 00dafdbc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 14737: 005a55d0 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 14738: 00437c74 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 14739: 00d74c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 14740: 0093e8b0 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 14740: 0093e8b8 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 14741: 00d643a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 14742: 0058334c 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 14743: 00523a04 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 14744: 00d757a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 14745: 00db1cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 14746: 00d76154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 14747: 00d71d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 14748: 00988a1c 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 14748: 00988a24 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 14749: 00dafdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 14750: 00db0c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 14751: 008c949c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 14751: 008c94a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 14752: 005a0bd0 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 14753: 008c292c 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 14753: 008c2934 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 14754: 00433dc4 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 14755: 00782528 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 14756: 007dd7b8 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 14755: 00782530 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 14756: 007dd7c0 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 14757: 00db220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 14758: 002822fc 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 14759: 00dafe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 14760: 006ea020 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 14761: 0079f9f8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 14760: 006ea028 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 14761: 0079fa00 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 14762: 004b8730 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 14763: 004b8538 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 14764: 00922030 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 14765: 007f2cf0 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 14766: 009968e8 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 14764: 00922038 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 14765: 007f2cf8 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 14766: 009968f0 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 14767: 00d66864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 14768: 00d6d1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 14769: 00db198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 14770: 007cfffc 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 14771: 00909cf0 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 14772: 00814a4c 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 14770: 007d0004 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 14771: 00909cf8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 14772: 00814a54 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 14773: 00d7b4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 14774: 00534d38 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 14775: 0050f528 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 14776: 00d76ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 14777: 007bb678 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 14777: 007bb680 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 14778: 0059aac8 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 14779: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 14780: 00db0dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 14781: 00d6b27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 14782: 00db16ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 14783: 00db0a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 14784: 009bc33c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 14784: 009bc344 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 14785: 002895a4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 14786: 00c7dacc 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 14787: 00db1f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 14788: 00d71dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 14789: 00db18c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 14790: 0077a5a0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 14791: 0081ee8c 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 14790: 0077a5a8 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 14791: 0081ee94 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 14792: 00d8d580 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 14793: 00d77b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 14794: 00db0d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 14795: 008f8f84 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 14796: 00837c5c 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 14797: 009b2810 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 14795: 008f8f8c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 14796: 00837c64 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 14797: 009b2818 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 14798: 00d77028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 14799: 00d64220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 14800: 009243b0 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 14801: 00966968 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 14800: 009243b8 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 14801: 00966970 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 14802: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 14803: 00db167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 14804: 00822a68 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 14804: 00822a70 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 14805: 006250d4 608 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 14806: 00997ec8 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 14806: 00997ed0 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 14807: 00d71e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 14808: 00d7bcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 14809: 0055109c 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 14810: 00ccaaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 14811: 00db0fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 14812: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 14813: 00db1430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 14814: 00295f9c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 14815: 0095faac 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 14815: 0095fab4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 14816: 00db1240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 14817: 00926e00 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 14817: 00926e08 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 14818: 00435fe8 352 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 14819: 003265d0 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 14820: 00db1300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 14821: 00db0bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 14822: 0094d634 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 14822: 0094d63c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 14823: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 14824: 00d6a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 14825: 00537498 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 14826: 002ed000 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 14827: 00643d60 200 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ - 14828: 0077ed44 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 14829: 00934618 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 14830: 00762310 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 14828: 0077ed4c 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 14829: 00934620 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 14830: 00762318 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 14831: 00db1c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 14832: 009654e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 14832: 009654e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 14833: 00db0d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 14834: 00643a68 252 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 14835: 00db1944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 14836: 003e91ac 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 14837: 00981918 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 14838: 008107a8 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 14839: 008be7a8 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 14837: 00981920 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 14838: 008107b0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 14839: 008be7b0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 14840: 00537a34 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 14841: 00db0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 14842: 002e99e0 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 14843: 00db0a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 14844: 00d6ece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 14845: 00db195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 14846: 0038334c 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 14847: 00db0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 14848: 00912d4c 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 14848: 00912d54 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 14849: 00434044 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 14850: 005e17cc 632 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 14851: 00dafda1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 14852: 00d6e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 14853: 00d75e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 14854: 00d695a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 14855: 008119f0 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 14856: 006d4970 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 14855: 008119f8 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 14856: 006d4978 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 14857: 00dafeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 14858: 0029a120 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 14859: 00636d2c 204 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 14860: 002ec084 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 14861: 0077a1b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 14861: 0077a1c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 14862: 00d6fcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 14863: 0028240c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 14864: 0043d160 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 14865: 00d66e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 14866: 00d642d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 14867: 00db093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 14868: 00db0b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 14869: 00d77bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 14870: 00d6aa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 14871: 00d7aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 14872: 00c67c88 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 14873: 00db2040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ - 14874: 00762154 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 14874: 0076215c 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 14875: 00cd1b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 14876: 00988bfc 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 14877: 0094b430 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 14878: 008de0c4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 14876: 00988c04 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 14877: 0094b438 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 14878: 008de0cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 14879: 00db17b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 14880: 00d75430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 14881: 00d7a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 14882: 002eca7c 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 14883: 00717134 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 14883: 0071713c 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 14884: 00db07e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 14885: 00d71eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 14886: 00d65a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 14887: 0098e340 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 14887: 0098e348 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 14888: 00daffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 14889: 00db21a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 14890: 00d77848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 14891: 00d73cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 14892: 006d3518 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 14892: 006d3520 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 14893: 00db16b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 14894: 0052510c 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 14895: 008d3934 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 14895: 008d393c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 14896: 00d68010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 14897: 006344a4 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 14898: 00db1bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 14899: 00587f40 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 14900: 00970154 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 14900: 0097015c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 14901: 00436dc4 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 14902: 00c65d80 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 14903: 00d68ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 14904: 0090068c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 14905: 009cd7d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 14906: 0069cbc4 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 14907: 00967d14 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 14908: 008e1268 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 14904: 00900694 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 14905: 009cd7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 14906: 0069cbcc 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 14907: 00967d1c 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 14908: 008e1270 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 14909: 00db219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 14910: 00d78a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 14911: 00d75cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 14912: 008a1ddc 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 14912: 008a1de4 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 14913: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 14914: 006328c8 360 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 14915: 008c8ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 14915: 008c8ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 14916: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 14917: 00db115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 14918: 00d727a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 14919: 00db1642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 14920: 0026e054 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 14921: 00c7b428 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 14922: 00db1138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 14923: 00d79f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 14924: 00d79658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14925: 0070eb4c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 14925: 0070eb54 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 14926: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 14927: 00db18fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 14928: 00d688bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 14929: 0071027c 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 14930: 0096101c 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 14929: 00710284 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 14930: 00961024 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 14931: 00db237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 14932: 00707d84 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 14932: 00707d8c 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 14933: 005a1064 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 14934: 00db12e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 14935: 005ba7a8 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 14936: 00daff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 14937: 007e71cc 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 14937: 007e71d4 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 14938: 00db0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 14939: 00d7b22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 14940: 007f7564 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 14940: 007f756c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 14941: 00d6d7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 14942: 00db0abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 14943: 009593e8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 14943: 009593f0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 14944: 00db02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 14945: 0077eb54 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 14946: 00aebfc4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 14945: 0077eb5c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 14946: 00aebfd4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 14947: 00c7b380 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 14948: 0027e6d8 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 14949: 006e6f38 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 14949: 006e6f40 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 14950: 00d71dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 14951: 0092e0a8 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 14951: 0092e0b0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 14952: 0062afbc 320 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 14953: 0054038c 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 14954: 00d78008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 14955: 007bd5e4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 14955: 007bd5ec 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 14956: 00627b94 148 FUNC GLOBAL DEFAULT 12 helper_fctiduz │ │ │ │ 14957: 00db0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 14958: 0053b84c 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 14959: 00719194 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 14960: 008fa99c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 14961: 00913cfc 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 14959: 0071919c 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 14960: 008fa9a4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 14961: 00913d04 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 14962: 00d79898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 14963: 00510f70 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 14964: 007eff5c 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 14964: 007eff64 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 14965: 00db28dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 14966: 002963d0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 14967: 00db2098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 14968: 00db1714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 14969: 008cd238 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 14970: 0092e4dc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 14969: 008cd240 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 14970: 0092e4e4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 14971: 00d7acbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 14972: 00db2334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 14973: 00901450 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 14974: 0090b588 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 14973: 00901458 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 14974: 0090b590 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 14975: 005a5f6c 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 14976: 00cc33dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ - 14977: 009a10d0 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 14978: 00889d2c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 14977: 009a10d8 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 14978: 00889d34 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 14979: 00d64e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 14980: 00868894 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 14981: 007f75a4 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 14980: 0086889c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 14981: 007f75ac 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 14982: 0048e7e0 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 14983: 00d6f380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 14984: 00960e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 14985: 009401f8 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 14984: 00960e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 14985: 00940200 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 14986: 00c7de60 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 14987: 00db1d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 14988: 005ab380 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 14989: 00cc487c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 14990: 00993214 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 14991: 009b4d64 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 14992: 0090f5f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 14990: 0099321c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 14991: 009b4d6c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 14992: 0090f5f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 14993: 00db15fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14994: 00db1ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 14995: 003fde3c 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 14996: 004b32ac 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 14997: 00db1e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 14998: 007a8950 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 14999: 00999b30 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 14998: 007a8958 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 14999: 00999b38 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15000: 00d6db84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15001: 004342d4 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15002: 00d6708c 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15003: 00db04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15004: 00db159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15005: 00cd2844 132 OBJECT GLOBAL DEFAULT 24 helper_info_frim │ │ │ │ - 15006: 0077db20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15006: 0077db28 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15007: 00cd29d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frin │ │ │ │ 15008: 00db046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15009: 00db1d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15010: 0028250c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15011: 007ad6a0 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15011: 007ad6a8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15012: 00cd28c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frip │ │ │ │ - 15013: 00744bf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15013: 00744bf8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15014: 00d74648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15015: 005a071c 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15016: 00d65048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15017: 008fc624 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15017: 008fc62c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15018: 00d75c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15019: 00d717cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15020: 004b36cc 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15021: 008c07d4 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15022: 00b2e95c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15023: 007e270c 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15024: 0079f604 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15021: 008c07dc 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15022: 00b2e96c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15023: 007e2714 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15024: 0079f60c 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15025: 00d63a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15026: 009840ac 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15027: 0098a6f0 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15028: 00926940 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15026: 009840b4 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15027: 0098a6f8 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15028: 00926948 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15029: 00db0f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15030: 002eb6f8 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15031: 008da1cc 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15031: 008da1d4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ 15032: 00cd294c 132 OBJECT GLOBAL DEFAULT 24 helper_info_friz │ │ │ │ - 15033: 008c794c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15033: 008c7954 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15034: 00db0c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15035: 007a5544 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15036: 0079fc00 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15035: 007a554c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15036: 0079fc08 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15037: 005e2470 480 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15038: 00d72890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15039: 00db103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15040: 007fe944 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15040: 007fe94c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15041: 00338074 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15042: 0075ad3c 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15042: 0075ad44 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15043: 00d6e054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15044: 00db0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15045: 00d77428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15046: 00db1656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15047: 00db16b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15048: 00d69d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15049: 00db1394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15050: 00db213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15051: 005ba4b0 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15052: 00d6aa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15053: 007f4e10 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15053: 007f4e18 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15054: 00db1ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15055: 00d682e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15056: 0098e954 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15057: 009b2f68 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15058: 007448ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15056: 0098e95c 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15057: 009b2f70 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15058: 007448b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15059: 00db1866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15060: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15061: 00db20be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15062: 00db163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15063: 00d7872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15064: 00857870 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15064: 00857878 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15065: 00d76778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15066: 00d7bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15067: 0059fe90 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15068: 00b87940 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15068: 00b87950 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15069: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15070: 0061bf4c 100 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15071: 0057c3f8 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15072: 00d75bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15073: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15074: 009b27f8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15074: 009b2800 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15075: 00db1ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15076: 0074158c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15076: 00741594 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15077: 00d6d044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15078: 00db06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15079: 00da767e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15080: 00db2930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15081: 00d65600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15082: 005cde88 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15083: 00d677b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15084: 00625900 460 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15085: 00d77258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15086: 00d70508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15087: 00572c88 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15088: 00d77be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15089: 00998a5c 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15089: 00998a64 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15090: 00db0854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15091: 009aa5ec 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15092: 009120e0 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15091: 009aa5f4 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15092: 009120e8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15093: 00539948 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15094: 00900868 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15094: 00900870 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15095: 004fc504 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15096: 00d79c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15097: 009026d8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15097: 009026e0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15098: 00404048 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15099: 00d79fb0 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15100: 00ca4188 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15101: 00db0e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15102: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15103: 00d6a690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15104: 00db175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15105: 00d67480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15106: 00d77388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15107: 00db2966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15108: 009a73e0 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15109: 007f1a10 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15108: 009a73e8 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15109: 007f1a18 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15110: 00db130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15111: 00d6c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15112: 004f83e4 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 15113: 0081159c 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15113: 008115a4 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15114: 00db22a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15115: 0072ccd4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15115: 0072ccdc 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15116: 00d6f260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15117: 00d78c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15118: 00db09b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15119: 00255810 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15120: 009b2d6c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15121: 00990c58 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15120: 009b2d74 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15121: 00990c60 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15122: 00db06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15123: 008d4948 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15123: 008d4950 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15124: 00d65290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15125: 00d6e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15126: 00d643d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15127: 00db2288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15128: 008cdf5c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15128: 008cdf64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15129: 002555dc 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15130: 0096a390 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15130: 0096a398 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15131: 00db01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15132: 008fca40 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15132: 008fca48 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15133: 005adcfc 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15134: 00db01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 15135: 007886d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15135: 007886e0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15136: 0042bd38 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15137: 0093ccf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15137: 0093ccf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15138: 00408a04 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15139: 00492a1c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15140: 00535efc 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15141: 00db0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15142: 00403e74 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15143: 0071e87c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15143: 0071e884 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15144: 00dafeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15145: 00dafe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15146: 00d76b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15147: 00d68ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15148: 005a0ac8 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15149: 005aeacc 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15150: 00946578 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15150: 00946580 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15151: 00d6bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15152: 00d69cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15153: 002b642c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15154: 0069faec 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15154: 0069faf4 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15155: 00d7b4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15156: 00d6a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15157: 0098d9b8 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15157: 0098d9c0 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15158: 00d6be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15159: 00d6ce74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15160: 007e89dc 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15160: 007e89e4 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15161: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15162: 00d8d598 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15163: 006f697c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15163: 006f6984 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15164: 00d648f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15165: 00c78fc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15166: 008e2374 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15166: 008e237c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15167: 00d73ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15168: 0070eb54 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15168: 0070eb5c 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15169: 00d6937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15170: 008c7050 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15171: 00924020 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15172: 008c2584 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15173: 008c3e4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15170: 008c7058 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15171: 00924028 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15172: 008c258c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15173: 008c3e54 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15174: 00db0e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15175: 008f8624 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15176: 0070c8cc 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15175: 008f862c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15176: 0070c8d4 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15177: 00db0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15178: 005d3620 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15179: 00daff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15180: 009273b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15180: 009273b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15181: 00d79fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15182: 006e587c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15182: 006e5884 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15183: 00287ec0 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15184: 00537750 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15185: 0076c794 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15185: 0076c79c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15186: 00cbe3ac 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15187: 00db0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15188: 0092c4a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15188: 0092c4b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15189: 003fdeac 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15190: 00db051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15191: 00956230 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15192: 00961e7c 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15193: 007ba498 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15191: 00956238 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15192: 00961e84 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15193: 007ba4a0 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15194: 00db110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15195: 00db085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15196: 00dafd93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15197: 00d6700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15198: 00d78c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15199: 00439fd0 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15200: 002ee338 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15201: 0081e090 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15202: 0069d3d4 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15203: 00889ac4 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15204: 00972f44 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15201: 0081e098 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15202: 0069d3dc 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15203: 00889acc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15204: 00972f4c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15205: 003a308c 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15206: 0053b230 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15207: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15208: 0090d764 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15208: 0090d76c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15209: 00d6f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15210: 0081f2d8 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15210: 0081f2e0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15211: 00d7a3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15212: 00db1564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15213: 003350e0 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15214: 00db186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15215: 00db048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15216: 0032d0ec 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15217: 00d792ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15218: 00db0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15219: 0093a7e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15219: 0093a7ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15220: 00db1a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15221: 0093d19c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ - 15222: 0069d260 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15221: 0093d1a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15222: 0069d268 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15223: 00db014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15224: 00997c30 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15225: 007adf78 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15224: 00997c38 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15225: 007adf80 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15226: 00292d44 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15227: 003cca7c 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15228: 0073f2b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15228: 0073f2bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15229: 003299e8 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15230: 00d7afcc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15231: 00623860 284 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ - 15232: 00796cb0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15232: 00796cb8 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15233: 00db1102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15234: 00db190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15235: 00db1f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15236: 0094963c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15236: 00949644 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15237: 00d70538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15238: 00db0df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15239: 007174f8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15239: 00717500 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15240: 005789c0 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15241: 0069cd48 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15242: 006e6ef0 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15243: 00728288 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15241: 0069cd50 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15242: 006e6ef8 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15243: 00728290 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15244: 00db1c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15245: 005b0be4 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15246: 00d6adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15247: 0069f1f8 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15247: 0069f200 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15248: 006235bc 332 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15249: 00292278 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15250: 009219b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15251: 007d5a58 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15252: 00952f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15250: 009219c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15251: 007d5a60 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15252: 00952f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15253: 00d64a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15254: 0069cdc4 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15254: 0069cdcc 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15255: 0029577c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15256: 00db1dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15257: 009923c0 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15258: 009bcb34 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15257: 009923c8 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15258: 009bcb3c 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15259: 00db06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15260: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15261: 00d6f230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15262: 00d693ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15263: 008eabf8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15263: 008eac00 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15264: 00d7838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15265: 0081f248 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15265: 0081f250 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15266: 00db057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15267: 00813d64 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15268: 006e4dd4 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15269: 0092eda4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15270: 008cea30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15267: 00813d6c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15268: 006e4ddc 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15269: 0092edac 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15270: 008cea38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15271: 00d64370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15272: 00cc3460 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15273: 00db1194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15274: 002885a8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15275: 00db087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15276: 005450cc 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15277: 002ce37c 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15278: 00733648 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15279: 007b61f0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15280: 00b879a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15278: 00733650 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15279: 007b61f8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15280: 00b879b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15281: 00d63948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15282: 0053bccc 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15283: 0073b96c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15283: 0073b974 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15284: 00d72b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15285: 00d5e188 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15286: 00db06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15287: 00855d54 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15288: 0086e040 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15287: 00855d5c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15288: 0086e048 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15289: 005cbbfc 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15290: 008c90a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15290: 008c90b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15291: 00db2174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15292: 007c27ac 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15292: 007c27b4 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15293: 00d71aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15294: 00dafda9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15295: 009ac794 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15295: 009ac79c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15296: 00d63958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15297: 00db213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15298: 00db11d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15299: 0058abd0 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15300: 00967ad4 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15301: 00806e2c 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15300: 00967adc 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15301: 00806e34 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15302: 00d65c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15303: 00cd6624 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15304: 00d70498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15305: 005740b8 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15306: 00d6a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15307: 00db106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15308: 00db0948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15309: 00cd5628 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15310: 00db1a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15311: 006a3064 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15312: 00991c00 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15313: 00822628 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15311: 006a306c 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15312: 00991c08 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15313: 00822630 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15314: 00444000 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15315: 00750378 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15316: 007e1930 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15315: 00750380 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15316: 007e1938 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15317: 00d77f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15318: 00d74208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15319: 0055e924 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15320: 00db1648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15321: 00cd56ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15322: 006347a4 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15323: 00dafeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15324: 00db03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15325: 00d73328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15326: 00d64e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15327: 00db051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15328: 00287858 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15329: 009440d0 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15329: 009440d8 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15330: 00d75480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15331: 002cf514 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15332: 00444140 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15333: 0074ddc0 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15333: 0074ddc8 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15334: 0058eee0 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15335: 00d72cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15336: 00958e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15337: 0093c4f4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15336: 00958e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15337: 0093c4fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15338: 00db219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15339: 0098421c 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15339: 00984224 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15340: 00293a4c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15341: 00cd2634 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwuz │ │ │ │ 15342: 00d66894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15343: 00ccb548 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15344: 0094daf4 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15344: 0094dafc 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15345: 00cbe33c 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15346: 00d64b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15347: 006eb498 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15348: 007a1200 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15347: 006eb4a0 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15348: 007a1208 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15349: 00d785fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15350: 00323e14 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15351: 00404018 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15352: 00d76fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15353: 0096cd70 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15354: 007e5a7c 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15353: 0096cd78 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15354: 007e5a84 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15355: 00cd6498 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15356: 005cfca0 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15357: 00d79ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15358: 009b81b0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15358: 009b81b8 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15359: 00d74bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15360: 00db13a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15361: 00d76fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15362: 00d6bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15363: 00db17dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15364: 005aa89c 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15365: 0081d6dc 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15365: 0081d6e4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15366: 00db2948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15367: 008e24b8 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15368: 0091e110 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15369: 008c6e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15370: 0090c378 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15371: 00906e48 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15367: 008e24c0 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15368: 0091e118 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15369: 008c6e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15370: 0090c380 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15371: 00906e50 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15372: 004fa830 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15373: 00625cac 460 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15374: 00cd6288 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15375: 00d67850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15376: 00db03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15377: 00db05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15378: 00d690fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15379: 0070e184 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15379: 0070e18c 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15380: 002f33c4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15381: 00d72bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15382: 00d772b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15383: 004446fc 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15384: 0080ffbc 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15385: 008c34ac 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15384: 0080ffc4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15385: 008c34b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15386: 00d66478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15387: 00930840 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15387: 00930848 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15388: 00db078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15389: 00988c4c 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15389: 00988c54 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15390: 00d6e744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15391: 00d64270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15392: 007519d8 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15392: 007519e0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15393: 00d6fadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15394: 00d6896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15395: 007f0618 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15395: 007f0620 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15396: 0061bfb0 324 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15397: 0030dfd0 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15398: 00c7db18 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15399: 00db18d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15400: 00db12f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15401: 00dafd6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15402: 008c1860 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15402: 008c1868 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15403: 0064104c 76 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15404: 0030ea44 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15405: 005229ec 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15406: 00db0ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15407: 009846b8 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15407: 009846c0 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15408: 00db150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15409: 00d6ebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15410: 00d73698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15411: 002cd2c8 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15412: 00907168 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15412: 00907170 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15413: 00db011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15414: 008ffc74 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15414: 008ffc7c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15415: 00db1256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15416: 00ccd120 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15417: 00d63a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15418: 00d76b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15419: 006410e4 76 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15420: 003313b4 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15421: 0055e5d0 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15422: 0093d02c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15422: 0093d034 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15423: 00db0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15424: 005e1d40 432 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15425: 00db295e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15426: 00db08c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15427: 00d6d794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15428: 00d75e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15429: 00288e94 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15430: 00d744f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15431: 00d6de24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15432: 00256418 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15433: 008cb354 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15433: 008cb35c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15434: 00db08d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15435: 00d789ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15436: 00db047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15437: 00db0fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15438: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15439: 008145f8 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15439: 00814600 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15440: 0029026c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15441: 0064117c 68 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15442: 00da76c1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15443: 00d5dccc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15444: 00db2122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15445: 00db1186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15446: 009bdb4c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15446: 009bdb54 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15447: 00db0c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15448: 00745b00 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15448: 00745b08 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15449: 00db1046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15450: 004b3774 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15451: 00d65914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15452: 00db1458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15453: 0078f570 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15453: 0078f578 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15454: 00d73858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15455: 00db1d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15456: 00db0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15457: 008d8bec 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15457: 008d8bf4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15458: 00d70258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15459: 00376c20 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15460: 007f36d0 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15460: 007f36d8 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15461: 00402770 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15462: 0095f4f0 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15462: 0095f4f8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15463: 00d68c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15464: 009806fc 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15464: 00980704 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15465: 00dafeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15466: 006355a8 212 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15467: 0055e630 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15468: 00cd5208 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15469: 008c6e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15469: 008c6e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15470: 00db0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15471: 005b9c40 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15472: 00dafd6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15473: 008f88a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15473: 008f88b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15474: 00d75b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15475: 004aaa30 104 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15476: 00c7e084 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15477: 008be1fc 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15478: 009cba64 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15477: 008be204 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15478: 009cba6c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15479: 00db10dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15480: 00d66618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15481: 00db0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15482: 009164a0 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15482: 009164a8 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15483: 00c7d73c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15484: 00d713ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15485: 0098e654 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15485: 0098e65c 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15486: 00c7db6c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15487: 0096d490 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15488: 007e4a64 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15487: 0096d498 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15488: 007e4a6c 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15489: 00d68bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15490: 009662f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15491: 009ca9e4 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15490: 009662f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15491: 009ca9ec 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15492: 00db18aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15493: 009afc8c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15493: 009afc94 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15494: 00d71cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15495: 00d75530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15496: 006ccbc0 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15496: 006ccbc8 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15497: 00db1c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15498: 0093e144 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15498: 0093e14c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15499: 00dafefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15500: 00720108 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15500: 00720110 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15501: 00db2114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15502: 00db0a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15503: 007436ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15503: 007436b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15504: 00380a70 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15505: 00790f10 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15505: 00790f18 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 15506: 00cc4a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 15507: 009043a4 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15507: 009043ac 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ 15508: 00cd2ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frsp │ │ │ │ - 15509: 007bbfdc 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15510: 007e6498 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15509: 007bbfe4 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15510: 007e64a0 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15511: 00db2202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15512: 00641204 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 15513: 00d79628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15514: 00d7a640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15515: 00db00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15516: 00d7927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15517: 00d6d174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15518: 008c8808 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15519: 00720570 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15518: 008c8810 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15519: 00720578 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15520: 0064129c 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ 15521: 005ada24 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15522: 00c7e994 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15523: 0044a17c 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15524: 002ebc00 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15525: 00db035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15526: 009a9ef0 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15526: 009a9ef8 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15527: 00582d34 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15528: 00dafe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15529: 00d6d544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15530: 0081f258 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15530: 0081f260 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15531: 00d65b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15532: 00403b1c 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15533: 00dafd86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15534: 00d7a760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15535: 00db0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15536: 00c78ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15537: 00d6dda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15538: 005d2c60 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15539: 0062d474 340 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 15540: 009787c8 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15540: 009787d0 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15541: 002ec58c 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15542: 00d6f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 15543: 00641334 68 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 15544: 0074b7b8 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15544: 0074b7c0 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15545: 004408b8 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15546: 00d6b4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15547: 00296aa8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15548: 00851ac4 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15549: 009a3568 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15548: 00851acc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15549: 009a3570 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15550: 00d64400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15551: 00900d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15552: 007ecbd4 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15553: 0081ec1c 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15554: 007433b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15551: 00900d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15552: 007ecbdc 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15553: 0081ec24 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15554: 007433c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15555: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15556: 0073cad8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15556: 0073cae0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15557: 00d66844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15558: 00d75590 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15559: 00952cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15559: 00952cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15560: 0053445c 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15561: 009061a8 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15561: 009061b0 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15562: 00d712ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15563: 00db1d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15564: 00db0a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15565: 0091b4b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15565: 0091b4bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15566: 00d7844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15567: 00d63d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15568: 00c7d60c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15569: 00d645f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15570: 005837c4 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15571: 00db1c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 15572: 00d6ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15573: 00865c10 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15573: 00865c18 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15574: 00db172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15575: 0057b670 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15576: 00db21a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15577: 00473720 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15578: 00c718c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 15579: 00d6d054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15580: 0094bce8 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15580: 0094bcf0 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15581: 00db136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15582: 006e7820 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15582: 006e7828 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15583: 00d6d714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15584: 004b6cc8 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15585: 00db1734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 15586: 0077bf08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 15586: 0077bf10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15587: 00d78b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15588: 00d759f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15589: 00911780 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15589: 00911788 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15590: 0039fb80 460 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 15591: 009adfa4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15591: 009adfac 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15592: 00cc6244 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 15593: 00daffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15594: 00db0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15595: 00d6c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15596: 00d7a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15597: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15598: 00d6901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15599: 00db022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 15600: 00788590 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 15600: 00788598 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15601: 00d69be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15602: 00db22f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15603: 00b87a78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15603: 00b87a88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15604: 00db1c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15605: 005453a4 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15606: 00db1cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15607: 00db0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15608: 007da158 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15608: 007da160 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15609: 00db05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15610: 00c76c3c 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15611: 00568cd8 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 15612: 0069f5dc 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 15612: 0069f5e4 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 15613: 00534040 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15614: 00daff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15615: 008e96c4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15615: 008e96cc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15616: 00db15a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15617: 007ae5f0 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 15618: 006a4094 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 15617: 007ae5f8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15618: 006a409c 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 15619: 00d6ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15620: 00db0b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15621: 00d7884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15622: 00db0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15623: 00536150 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 15624: 00d70a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15625: 00db2126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15626: 0062a090 24 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ - 15627: 0070c798 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 15627: 0070c7a0 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15628: 00d68be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15629: 0039fd4c 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 15630: 00cc4c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 15631: 00813e5c 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 15632: 0071b718 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15633: 007f4c18 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15631: 00813e64 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15632: 0071b720 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 15633: 007f4c20 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15634: 00d7ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 15635: 0073d120 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 15635: 0073d128 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 15636: 0061bef0 92 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 15637: 00d719cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15638: 005922c4 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15639: 00db1b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15640: 008d0988 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15640: 008d0990 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15641: 00cc7348 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ - 15642: 0071b820 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15643: 00930a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15642: 0071b828 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 15643: 00930a70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15644: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15645: 00d689bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15646: 00963af4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15646: 00963afc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15647: 00db23c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15648: 002ce13c 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15649: 007504e8 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15649: 007504f0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15650: 002a9820 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15651: 00db17e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15652: 0056ebb8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15653: 005aaf64 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15654: 00db1af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15655: 00d6d644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15656: 0090bcbc 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15657: 008e45f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15658: 009d1b98 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15656: 0090bcc4 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15657: 008e45f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15658: 009d1ba0 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15659: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 15660: 0070fd38 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15661: 009aecc0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15660: 0070fd40 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 15661: 009aecc8 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15662: 00d6fbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15663: 003275d4 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15664: 00db004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15665: 00d6f860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15666: 00db15ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15667: 00cc4144 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 15668: 00d66d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15669: 00db034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15670: 00db0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15671: 00cc3d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ - 15672: 0071ef70 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15673: 007254e0 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15672: 0071ef78 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 15673: 007254e8 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15674: 0029a490 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15675: 00db0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15676: 00d757b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15677: 00db1cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15678: 00db1e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15679: 00db0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 15680: 00db0c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -15695,710 +15695,710 @@ │ │ │ │ 15691: 00db02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 15692: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 15693: 00d7a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 15694: 0062b0fc 296 FUNC GLOBAL DEFAULT 12 helper_XVADDSP │ │ │ │ 15695: 0027e3ec 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 15696: 00db0bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REPLY_DSTATE │ │ │ │ 15697: 00db07f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 15698: 007888d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 15698: 007888d8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 15699: 00d66f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 15700: 002ec938 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 15701: 00c78f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 15702: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 15703: 00db0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 15704: 005d13f8 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 15705: 00d69d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 15706: 004b6398 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 15707: 00d6eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 15708: 00d6c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 15709: 00d68c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 15710: 0063aedc 1084 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 15711: 00db13d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 15712: 0090662c 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 15712: 00906634 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 15713: 00db1ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 15714: 00948a9c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 15714: 00948aa4 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 15715: 0058381c 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 15716: 0098d5bc 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 15716: 0098d5c4 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 15717: 00db1b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 15718: 00c7d2bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 15719: 00db01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 15720: 004366e8 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 15721: 0061fc78 588 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 15722: 008fc354 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 15723: 008c78f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 15724: 007b951c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 15722: 008fc35c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 15723: 008c78f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 15724: 007b9524 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 15725: 00db01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 15726: 008ed1d4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 15726: 008ed1dc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 15727: 00db19de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 15728: 00777a00 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 15728: 00777a08 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 15729: 00db20bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 15730: 00cc4774 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 15731: 00d6e384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 15732: 00780d64 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 15733: 007f2fbc 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 15732: 00780d6c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 15733: 007f2fc4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 15734: 00d788bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 15735: 008061dc 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 15735: 008061e4 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 15736: 002b85ec 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 15737: 00db0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 15738: 00db1a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 15739: 00d7bcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 15740: 008c0c54 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 15740: 008c0c5c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 15741: 002a354c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 15742: 00db0e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 15743: 007c28c4 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 15743: 007c28cc 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 15744: 00d70868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 15745: 00db22e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 15746: 00b87898 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 15746: 00b878a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 15747: 00d67cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 15748: 00dafd8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 15749: 008cc334 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 15750: 007ba67c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 15749: 008cc33c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 15750: 007ba684 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 15751: 00db18dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 15752: 00d6b6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 15753: 00545c30 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 15754: 005c2454 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 15755: 00db16d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 15756: 00db1474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 15757: 0044c4dc 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 15758: 00d7217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 15759: 00db035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 15760: 005af334 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 15761: 008f6468 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 15761: 008f6470 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 15762: 00d7b340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 15763: 00db0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 15764: 00648c64 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 15765: 00db0da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 15766: 00d7871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 15767: 00db1b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 15768: 009106e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 15768: 009106ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 15769: 00db1f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 15770: 00d7922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 15771: 00cc0fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 15772: 00db06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 15773: 00d79c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 15774: 00d65eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 15775: 0053d8f0 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 15776: 008d89ec 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 15776: 008d89f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 15777: 00db0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 15778: 00db2394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 15779: 00dafe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 15780: 008ae1f4 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 15780: 008ae1fc 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 15781: 00cc3f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 15782: 00db1a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 15783: 00cc3b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 15784: 00db21f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 15785: 00d686a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 15786: 00d7169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 15787: 0062db84 276 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 15788: 00d73648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 15789: 0084bc90 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 15790: 007439c8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 15789: 0084bc98 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 15790: 007439d0 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 15791: 00d6f280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 15792: 00db2208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 15793: 00d6923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 15794: 00d65784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 15795: 00926fbc 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 15795: 00926fc4 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 15796: 00db01f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 15797: 0099b500 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 15798: 008e7794 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 15797: 0099b508 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 15798: 008e779c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 15799: 00db04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 15800: 0030dc78 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 15801: 00db0af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 15802: 00db117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 15803: 00745ba8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 15803: 00745bb0 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 15804: 00db04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 15805: 0098a1c4 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 15806: 0079c9e8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 15805: 0098a1cc 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 15806: 0079c9f0 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 15807: 00db1776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 15808: 00450304 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 15809: 00329afc 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 15810: 005d9ccc 184 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 15811: 00646c64 252 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 15812: 00da76b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 15813: 00db0b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 15814: 00d674f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 15815: 00814b30 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 15815: 00814b38 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 15816: 004b4510 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 15817: 00755a54 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 15818: 007f5af8 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 15817: 00755a5c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 15818: 007f5b00 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 15819: 00db1af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 15820: 005d9a0c 704 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 15821: 008fab04 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 15821: 008fab0c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 15822: 00d73e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 15823: 00511a68 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 15824: 006a2608 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ - 15825: 00742878 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 15824: 006a2610 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 15825: 00742880 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 15826: 00536f24 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 15827: 005d2c48 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 15828: 002b7fd8 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 15829: 005cbe90 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 15830: 00335120 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 15831: 002a17bc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 15832: 00d8e794 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 15833: 008c7e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 15834: 00b0cac8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 15833: 008c7e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 15834: 00b0cad8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 15835: 0052fdc0 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 15836: 00db0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 15837: 00dafd8f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 15838: 0055e3a8 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 15839: 00db0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 15840: 00c7b338 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 15841: 00db1fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 15842: 00d723dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 15843: 0061e6d0 4 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 15844: 0061e6d4 144 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 15845: 007d6124 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 15845: 007d612c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 15846: 00db202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 15847: 00d7ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 15848: 003cb450 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 15849: 003fd4c4 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 15850: 00d7b14c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 15851: 00db189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 15852: 00d77db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 15853: 0099d234 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 15853: 0099d23c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 15854: 00db1214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 15855: 00dafe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 15856: 00d6a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 15857: 00cd108c 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 15858: 00d70a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 15859: 00db0e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 15860: 00d77618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 15861: 0028ce3c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 15862: 00b9e8e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 15862: 00b9e8f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 15863: 00daff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 15864: 0061e19c 836 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 15865: 00db20a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 15866: 00cd1008 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 15867: 009b3f20 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 15867: 009b3f28 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 15868: 00d75400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 15869: 00db1eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 15870: 008d1498 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 15870: 008d14a0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 15871: 00db1424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 15872: 00257f78 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 15873: 0099b8b0 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 15873: 0099b8b8 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 15874: 00db0ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 15875: 005401c8 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 15876: 006ae3ec 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 15876: 006ae3f4 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 15877: 00db0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 15878: 00d777c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 15879: 0073d4cc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 15879: 0073d4d4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 15880: 005a0fcc 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 15881: 0032ceb4 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 15882: 00742338 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 15882: 00742340 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 15883: 004fcf48 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 15884: 006a6694 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 15884: 006a669c 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 15885: 00db1658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 15886: 00d76b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 15887: 00d76d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 15888: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 15889: 00db1064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 15890: 00db1114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 15891: 00db1526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 15892: 007192bc 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 15893: 008aa92c 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 15892: 007192c4 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 15893: 008aa934 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 15894: 005d729c 204 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ - 15895: 0071b678 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 15895: 0071b680 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 15896: 00cd5e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 15897: 006288f4 280 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 15898: 00db17ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 15899: 00958980 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 15899: 00958988 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 15900: 00daff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 15901: 0070efc4 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 15902: 00b9e90c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 15903: 00773084 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 15901: 0070efcc 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 15902: 00b9e91c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 15903: 0077308c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 15904: 00db22ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15905: 00db1e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 15906: 008e0d70 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 15906: 008e0d78 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 15907: 00d70438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 15908: 00d77fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 15909: 00d7acdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 15910: 00d63c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 15911: 0091350c 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 15912: 00928134 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 15911: 00913514 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 15912: 0092813c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 15913: 00d65dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 15914: 005817e4 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 15915: 0069dab8 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 15915: 0069dac0 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 15916: 00db1d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15917: 00db07fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 15918: 008aa2d4 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 15918: 008aa2dc 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 15919: 00d63bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 15920: 0071a110 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 15920: 0071a118 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 15921: 002aaa90 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 15922: 00950aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 15922: 00950aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 15923: 00db0b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 15924: 00db0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 15925: 0053d9d0 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 15926: 00db1dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 15927: 00d7867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 15928: 0075f310 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 15928: 0075f318 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 15929: 00d75450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 15930: 008ad684 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 15931: 009993e0 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 15930: 008ad68c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 15931: 009993e8 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 15932: 00d75470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 15933: 00808d78 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 15933: 00808d80 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 15934: 00cd5100 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 15935: 00db1c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 15936: 0090614c 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 15936: 00906154 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 15937: 003a4bfc 484 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ - 15938: 0073beb0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 15938: 0073beb8 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 15939: 005325a0 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 15940: 008121e4 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 15940: 008121ec 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 15941: 00d68280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 15942: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 15943: 00ccb020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 15944: 00524e64 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 15945: 00381fc0 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 15946: 00db0950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 15947: 00555b5c 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 15948: 00d6d564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 15949: 0073e644 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 15950: 008e2838 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 15949: 0073e64c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 15950: 008e2840 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 15951: 00572c28 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 15952: 00984738 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 15953: 0093da2c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 15952: 00984740 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 15953: 0093da34 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 15954: 00cc5e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 15955: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 15956: 0029a0dc 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 15957: 00d79060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 15958: 00d64300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 15959: 00db0898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 15960: 00cd2d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ 15961: 00c7d654 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 15962: 005ab284 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 15963: 0058e48c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 15964: 00d64ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 15965: 0073e35c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 15965: 0073e364 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 15966: 005ab218 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 15967: 00d76fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 15968: 00550b68 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 15969: 00d66fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 15970: 00d6b2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 15971: 007075c0 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 15971: 007075c8 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 15972: 00d7175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 15973: 00db0934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 15974: 0062930c 196 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 15975: 00d693fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 15976: 00d74628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 15977: 00d665f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 15978: 00d64de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15979: 00930ac4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 15979: 00930acc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 15980: 005d1b18 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 15981: 00441bc0 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 15982: 00d6929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 15983: 00941f40 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 15983: 00941f48 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 15984: 00d6f7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 15985: 00d73b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 15986: 0095162c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 15986: 00951634 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 15987: 00d6c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 15988: 00db13fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 15989: 00db021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 15990: 00cc34e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 15991: 007dd0f8 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 15991: 007dd100 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 15992: 00577e90 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 15993: 002ed6fc 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 15994: 00d662a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 15995: 00448198 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 15996: 002a7310 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 15997: 00d66258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 15998: 00295690 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 15999: 009005cc 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16000: 0081f03c 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 15999: 009005d4 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16000: 0081f044 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16001: 00295eec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16002: 00d789dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16003: 00d6cd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16004: 00d68610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16005: 00920610 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16005: 00920618 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16006: 004fca10 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16007: 00386d78 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16008: 00d6d964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16009: 00568834 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16010: 00db05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16011: 00d65640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16012: 005ab0d4 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16013: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16014: 00d7aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16015: 007c0b24 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16015: 007c0b2c 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16016: 00d79a94 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16017: 0053cb64 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16018: 00db03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16019: 00910f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16020: 00754238 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16021: 007e1d54 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16019: 00910f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16020: 00754240 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16021: 007e1d5c 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16022: 00d73c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16023: 002c5b28 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16024: 008c8e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16024: 008c8e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16025: 00cc613c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ - 16026: 0077a16c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16026: 0077a174 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16027: 00d68020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16028: 00d7afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16029: 0062a060 24 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ - 16030: 00794de8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16030: 00794df0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16031: 0064ae3c 12 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ 16032: 00492a28 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16033: 00d68190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16034: 004354e4 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16035: 0029a2cc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16036: 00769400 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16036: 00769408 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16037: 00d77bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 16038: 00795134 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16038: 0079513c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16039: 00db0f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16040: 00d759b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16041: 00d65e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16042: 0077af2c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16042: 0077af34 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16043: 00db151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16044: 00981550 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16044: 00981558 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16045: 0053d5a4 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16046: 003a4de0 16 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16047: 00d67780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16048: 00d6bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16049: 006467a8 68 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16050: 00db23be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16051: 00db13da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16052: 00d6a770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16053: 007950b0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16053: 007950b8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16054: 00d74d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16055: 006467ec 68 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16056: 00450350 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16057: 00db294c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16058: 007a1380 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16058: 007a1388 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16059: 00d68220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16060: 00788448 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16060: 00788450 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16061: 00d64e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16062: 003fe77c 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16063: 00db0d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16064: 007ac9c0 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16064: 007ac9c8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16065: 004f3020 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16066: 008cb7b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16066: 008cb7c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16067: 00d7a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16068: 00327524 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16069: 0059f524 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16070: 00984380 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16070: 00984388 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16071: 0029631c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16072: 004f4fa4 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16073: 008dbca8 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16073: 008dbcb0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16074: 003c375c 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16075: 00d6db54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16076: 00db1f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16077: 00d6a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16078: 00d66904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16079: 007ae150 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16079: 007ae158 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16080: 00db0904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16081: 00d8d868 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16082: 00db1508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16083: 004410a4 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16084: 00d6b79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16085: 00cc4da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16086: 00d72710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16087: 00db06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16088: 00db1b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16089: 00955420 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16089: 00955428 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16090: 00440c28 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16091: 0061eb38 1428 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16092: 005cc550 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16093: 0075809c 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16093: 007580a4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16094: 00d70808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16095: 00255d44 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16096: 00d63908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16097: 00d761a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16098: 002e6a18 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16099: 00795cc4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16099: 00795ccc 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16100: 0054511c 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16101: 00d74068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16102: 00db0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16103: 00db053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16104: 00db0e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16105: 00d704e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16106: 00db151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16107: 007979a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16108: 007080ac 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16109: 0072bd14 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16107: 007979ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16108: 007080b4 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16109: 0072bd1c 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16110: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16111: 00db1104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16112: 00d6a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16113: 00db121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16114: 00db150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16115: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16116: 009b0ddc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16116: 009b0de4 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16117: 00db0bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16118: 00db0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16119: 0082a1e0 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16119: 0082a1e8 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16120: 00d6d7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16121: 00d63858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16122: 005c3190 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16123: 0079815c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16124: 008c32ac 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16123: 00798164 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16124: 008c32b4 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16125: 00db1ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16126: 008bf2a0 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16126: 008bf2a8 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16127: 0050f654 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16128: 0064a32c 4 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16129: 00cd35ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16130: 00d67c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16131: 005ae5fc 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16132: 00daff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16133: 00d65430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16134: 0070a56c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16135: 00745ac4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16134: 0070a574 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16135: 00745acc 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16136: 00cd5940 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbl │ │ │ │ 16137: 005cdd10 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 16138: 00db0e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16139: 00cc8b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16140: 00db1d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16141: 004423f4 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16142: 003e941c 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16143: 0077d9dc 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16143: 0077d9e4 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16144: 00db0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16145: 00d6b67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16146: 008dacac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16146: 008dacb4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16147: 00626f1c 312 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16148: 008ad4f0 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16149: 009b9a18 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16148: 008ad4f8 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16149: 009b9a20 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16150: 00d66e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16151: 00d68e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16152: 00cd59c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16153: 00b2e9a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16153: 00b2e9b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16154: 00d6bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16155: 003a5140 280 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16156: 008eb490 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16157: 0069e7e8 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16156: 008eb498 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16157: 0069e7f0 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16158: 00db0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16159: 00521054 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16160: 008a9a78 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16161: 00b2e998 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16160: 008a9a80 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16161: 00b2e9a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16162: 004b0358 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16163: 00daff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16164: 00db1796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16165: 00d5de84 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16166: 0093a570 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16166: 0093a578 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16167: 00d77268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16168: 00d68030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16169: 00d64850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16170: 00db1e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16171: 0077f1d0 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16171: 0077f1d8 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16172: 00cc4900 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16173: 008d3634 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16173: 008d363c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16174: 00cc8b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16175: 00db158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16176: 008d2128 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16177: 00978810 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16176: 008d2130 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16177: 00978818 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16178: 00d73758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16179: 00db119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16180: 008d0504 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16180: 008d050c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16181: 00db200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16182: 00db0f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16183: 00d751e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16184: 00db077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16185: 00db084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16186: 0052af50 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16187: 00db05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16188: 00db1f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16189: 006348d4 336 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16190: 00d7a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16191: 00db20c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16192: 00d63d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16193: 00d5de90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16194: 00717554 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16194: 0071755c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16195: 00db28d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16196: 002967a8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16197: 0062d5c8 312 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16198: 00dafd8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16199: 00947568 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16200: 009cb6d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16201: 00948260 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16199: 00947570 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16200: 009cb6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16201: 00948268 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16202: 00db1ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16203: 00d7ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16204: 00db1bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16205: 00db06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16206: 00d66b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16207: 00339d10 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16208: 0073ff4c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16208: 0073ff54 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16209: 00db1e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16210: 00d75858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16211: 00d68c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16212: 00d69bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16213: 005ad144 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16214: 00db00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16215: 004f35d8 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16216: 009586fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16217: 008227cc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16216: 00958704 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16217: 008227d4 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16218: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16219: 00d665d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16220: 00daffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16221: 0028719c 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16222: 00d7875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16223: 00db1696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16224: 00db0ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16225: 00d733f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16226: 00dafd70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16227: 00db00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16228: 00dafda4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16229: 0073fd4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16230: 007580a0 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16231: 0072bef4 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16229: 0073fd54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16230: 007580a8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16231: 0072befc 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16232: 00c7d27c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16233: 002d9368 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16234: 00db11f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16235: 00d77cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16236: 0093072c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16237: 00b9e95c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16238: 009aba48 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16236: 00930734 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16237: 00b9e96c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16238: 009aba50 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16239: 00d6ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16240: 0093b450 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16240: 0093b458 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16241: 00d6fb0c 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16242: 007ba518 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16242: 007ba520 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16243: 00db0a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16244: 00d75090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16245: 00db054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16246: 00d6c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16247: 00db064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16248: 008f43e0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16248: 008f43e8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16249: 00d74368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16250: 0083803c 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16250: 00838044 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16251: 00d713ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16252: 00db054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16253: 00444010 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16254: 009cc038 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16254: 009cc040 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16255: 00db1ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16256: 00958e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16256: 00958e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16257: 006480a4 204 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16258: 00dafdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16259: 00950bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16259: 00950bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16260: 00db1246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16261: 00951ba8 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16262: 008dc0dc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16261: 00951bb0 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16262: 008dc0e4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16263: 00d68edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16264: 00d649b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16265: 005a5ca4 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16266: 00db1d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16267: 00d77748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16268: 00d79c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16269: 0040396c 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16270: 00723618 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16270: 00723620 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16271: 00d637b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16272: 00db15e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16273: 00551fb8 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16274: 0096cc30 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16274: 0096cc38 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16275: 00db00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16276: 00db102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16277: 00db0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16278: 00db2052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16279: 00797064 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16280: 0099cd10 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16279: 0079706c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16280: 0099cd18 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16281: 00625334 332 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16282: 009ae378 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16283: 008a92a4 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16282: 009ae380 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16283: 008a92ac 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16284: 00d6ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16285: 00db1d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16286: 00d7179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16287: 00965160 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16287: 00965168 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16288: 0057d1f0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16289: 002f333c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16290: 00b87a90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16290: 00b87aa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16291: 00cc72c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16292: 00c7e454 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16293: 00926a34 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16293: 00926a3c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16294: 00d7232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16295: 00d6919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16296: 00d72780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16297: 0071ab18 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16297: 0071ab20 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16298: 00db16f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16299: 0097533c 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16299: 00975344 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16300: 00d6b6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16301: 0077cfe4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16301: 0077cfec 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16302: 00db0da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16303: 00d6b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16304: 00db0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16305: 00aec1c8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16306: 00952e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16305: 00aec1d8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16306: 00952e64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16307: 002a3bc8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16308: 00d639f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16309: 005cd4f4 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16310: 0058db4c 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16311: 00db1fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16312: 002a38cc 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16313: 00db1546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16314: 00d6dbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16315: 00d7171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16316: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16317: 00d79698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16318: 008d123c 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16319: 009385bc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16318: 008d1244 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16319: 009385c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16320: 00db153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16321: 005d2d08 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16322: 00db149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16323: 00db15a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16324: 004b3400 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16325: 0081fcdc 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16325: 0081fce4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16326: 00d733d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16327: 00db0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16328: 00daff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16329: 00745b0c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16329: 00745b14 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16330: 00d75220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16331: 00d7aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16332: 00d6b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16333: 009883d0 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16333: 009883d8 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16334: 00db0b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16335: 00db0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16336: 00db2086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16337: 00829b38 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16337: 00829b40 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16338: 0028dd8c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16339: 008bed74 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16339: 008bed7c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16340: 00dafd34 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16341: 00728684 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16342: 008c891c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16341: 0072868c 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16342: 008c8924 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16343: 00db047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16344: 00824954 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16345: 00b8aae4 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16344: 0082495c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16345: 00b8aaf4 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16346: 00db042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16347: 005896d8 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16348: 00db0f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16349: 009238ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16350: 00990dc0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16349: 009238b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16350: 00990dc8 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16351: 00db00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16352: 00d5dcb4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16353: 006217b0 268 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16354: 006e3d6c 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16355: 009386fc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16356: 00980270 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16354: 006e3d74 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16355: 00938704 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16356: 00980278 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16357: 00d6f700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16358: 00d6ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16359: 00d6abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ 16360: 00cd24a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidus │ │ │ │ - 16361: 009228c0 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16362: 006d4b70 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16361: 009228c8 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16362: 006d4b78 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16363: 00db1d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16364: 00dafd59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16365: 005adccc 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16366: 007dc13c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16366: 007dc144 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16367: 00d769e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16368: 002941dc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16369: 00d77838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16370: 00d7a720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16371: 00d64930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16372: 00db2192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16373: 00d6f3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16374: 00d6c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16375: 0062562c 352 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16376: 00960f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16376: 00960f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16377: 00db1ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16378: 0062a84c 84 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16379: 004b5720 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16380: 00db0f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16381: 00db164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16382: 00294d1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16383: 00dafe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16384: 00d6fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16385: 00db0f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16386: 0081f528 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16386: 0081f530 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16387: 0055eeb4 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16388: 00dafe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16389: 00d7bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16390: 00db1528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16391: 009197ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16391: 009197f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16392: 00d65490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16393: 006af144 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16393: 006af14c 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16394: 00d7250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16395: 00d68560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16396: 00db1aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16397: 00cc63d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16398: 00db0916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16399: 00db0820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16400: 00db1236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16407,488 +16407,488 @@ │ │ │ │ 16403: 00257d6c 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16404: 00d6a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16405: 00db123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16406: 00492a24 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16407: 0062dc98 184 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16408: 0044df4c 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16409: 003c83d0 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16410: 009a887c 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16410: 009a8884 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16411: 00c7e240 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16412: 0051ba20 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16413: 00db09ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16414: 00db06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16415: 007235a0 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16415: 007235a8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16416: 00db0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16417: 007c17c8 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16418: 008bec74 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16419: 008f9b58 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16420: 00932984 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16417: 007c17d0 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16418: 008bec7c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16419: 008f9b60 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16420: 0093298c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16421: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16422: 00db0968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16423: 0090a728 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16423: 0090a730 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16424: 00d66f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16425: 00db17f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16426: 00d64ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16427: 0041f40c 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16428: 00db218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16429: 00d6efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16430: 00782110 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16430: 00782118 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16431: 00db225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16432: 00dafdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16433: 007fe85c 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16433: 007fe864 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16434: 00d64750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16435: 00404240 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16436: 00daff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16437: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16438: 00874294 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16438: 0087429c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16439: 0051cd08 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16440: 00d66ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16441: 00d73e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16442: 004641ac 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16443: 00d6d4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16444: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16445: 00db1ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16446: 00d72d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16447: 00db000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16448: 008d9358 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16448: 008d9360 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16449: 00634c8c 212 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16450: 00d770f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16451: 00cd1740 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16452: 00647e84 544 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16453: 002869d8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16454: 00788300 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16454: 00788308 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16455: 00db1576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16456: 0074c0d0 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16457: 006eb418 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16458: 008c9b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16456: 0074c0d8 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16457: 006eb420 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16458: 008c9b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 16459: 0063bfd8 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 16460: 00911894 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16461: 008741a8 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16460: 0091189c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16461: 008741b0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16462: 0063bb98 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 16463: 00db17cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16464: 00285a40 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16465: 008c8470 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16465: 008c8478 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16466: 00db0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16467: 005e0970 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 16468: 00db1420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16469: 00d77f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16470: 008b866c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16471: 008c8190 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16470: 008b8674 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16471: 008c8198 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16472: 0060c338 64 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 16473: 00db1cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16474: 00d64250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 16475: 00b879e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16476: 009a0308 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16475: 00b879f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16476: 009a0310 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16477: 002dab58 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16478: 003895b0 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16479: 00cd5acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 16480: 00d70768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 16481: 00257658 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16482: 00580718 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16483: 00db042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16484: 0092d4ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16484: 0092d4b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16485: 00d78cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16486: 008c9bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16486: 008c9bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16487: 00cced7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 16488: 00db080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16489: 006487c8 644 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 16490: 00db0b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16491: 00324530 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16492: 00431fd8 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16493: 003312f0 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16494: 007194d8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16494: 007194e0 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16495: 00d7142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16496: 00d7b310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16497: 00db1674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16498: 0028828c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16499: 00cd5a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 16500: 0033137c 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16501: 00c7e68c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16502: 0094e9d8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16502: 0094e9e0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16503: 00db134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16504: 004381c4 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16505: 002cf138 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16506: 00d64120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16507: 002fb2ec 28 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16508: 00db1c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16509: 00d65380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16510: 00631a94 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 16511: 00db2084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16512: 009411b4 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16513: 00b9e8d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16512: 009411bc 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16513: 00b9e8e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16514: 004f4570 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16515: 007e62ec 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16515: 007e62f4 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16516: 00d715ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16517: 00911050 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16517: 00911058 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16518: 00db1522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16519: 00db1b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16520: 0095c15c 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16520: 0095c164 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16521: 005ae184 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16522: 00daffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16523: 00db0b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16524: 00d67760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16525: 00d6d524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16526: 005cd99c 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16527: 00d76ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16528: 00d77c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16529: 007fe5a0 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16529: 007fe5a8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16530: 00db14c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16531: 00db0f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16532: 00d6936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16533: 008fafd0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16534: 00997ed8 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16535: 008c1114 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16533: 008fafd8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16534: 00997ee0 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16535: 008c111c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16536: 0058fe0c 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 16537: 00700f80 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 16538: 00954870 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16537: 00700f88 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16538: 00954878 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16539: 0064abf0 72 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 16540: 00db0c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16541: 00d74618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16542: 00d6c668 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16543: 00c77278 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16544: 00d7ac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16545: 00cc2a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 16546: 00db17b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16547: 008cd678 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16547: 008cd680 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16548: 00d6fa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16549: 00db2190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16550: 008202f8 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16550: 00820300 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 16551: 00d68ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 16552: 0090dafc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16552: 0090db04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16553: 00d7b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16554: 00cd5520 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 16555: 0053d084 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16556: 00db04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16557: 00285b40 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16558: 00d79608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16559: 0063b758 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 16560: 002be7a8 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16561: 008ea7fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16561: 008ea804 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16562: 00d70308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 16563: 00cba7e0 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 16564: 0073cfb8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 16564: 0073cfc0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 16565: 0063b318 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 16566: 0040793c 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 16567: 00db0c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16568: 0099a59c 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16568: 0099a5a4 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16569: 00db1b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16570: 00d6882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16571: 00754524 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16572: 0096b2fc 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16573: 0091c068 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16571: 0075452c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16572: 0096b304 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16573: 0091c070 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16574: 00d67310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16575: 004b6948 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16576: 00b9e904 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16576: 00b9e914 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16577: 00d7b854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16578: 005e1d10 48 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 16579: 00d760c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16580: 0026dddc 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16581: 00bc6204 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16582: 00db1fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16583: 0057cfb8 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 16584: 0070e8a4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 16584: 0070e8ac 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16585: 00db1158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16586: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16587: 00daff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16588: 00d6bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16589: 00db0c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16590: 00d6cfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16591: 00d73d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16592: 007dd068 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16592: 007dd070 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16593: 0053745c 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16594: 00d70458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 16595: 00298ec0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16596: 00847890 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16596: 00847898 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16597: 00442104 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16598: 00d7ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16599: 00c7d768 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16600: 0090f1f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16600: 0090f200 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16601: 00d65d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16602: 00d73458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16603: 00db020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16604: 00d6a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 16605: 00964c8c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 16606: 0069f8a0 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 16605: 00964c94 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16606: 0069f8a8 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 16607: 00465bc0 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16608: 008acad8 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 16609: 0094f554 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16608: 008acae0 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16609: 0094f55c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16610: 00d695c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16611: 0052536c 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16612: 00d7c5e0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16613: 00db1d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16614: 00954fb8 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16614: 00954fc0 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16615: 00db0e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16616: 00990294 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16616: 0099029c 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16617: 005559f0 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16618: 00db28a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 16619: 007455e8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 16619: 007455f0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16620: 00631854 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 16621: 00d79668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16622: 0073df0c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 16622: 0073df14 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16623: 00db0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 16624: 007230e8 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16624: 007230f0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16625: 00db07f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16626: 009a2518 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16626: 009a2520 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16627: 00db1bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16628: 0085f220 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16629: 0088e890 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16628: 0085f228 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16629: 0088e898 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16630: 00d77f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16631: 00c77120 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 16632: 008c9df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16633: 007bbac8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16632: 008c9dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16633: 007bbad0 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16634: 00d7b23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16635: 00db0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 16636: 00649048 256 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 16637: 00759670 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16637: 00759678 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16638: 00d65ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16639: 00759454 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16639: 0075945c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16640: 00db1026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16641: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16642: 008d9218 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 16643: 00788fb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16644: 007b21a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16642: 008d9220 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16643: 00788fb8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 16644: 007b21b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16645: 0029a68c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16646: 00d7b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16647: 004a312c 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 16648: 0071d370 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 16648: 0071d378 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16649: 00d6bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16650: 003ea3f4 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 16651: 0032d620 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16652: 008c3c54 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16652: 008c3c5c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16653: 0032d750 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16654: 00db23b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16655: 00db1020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 16656: 00732188 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 16656: 00732190 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16657: 00db2336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16658: 00d723ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16659: 00d6e1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16660: 00db23bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16661: 00db0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 16662: 007080f4 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 16662: 007080fc 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16663: 00cc9fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 16664: 00d73578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16665: 00d74ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16666: 00db153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16667: 007a3bf0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16667: 007a3bf8 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16668: 00439604 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16669: 0053d7ec 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16670: 00d6bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16671: 0096d7cc 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16671: 0096d7d4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16672: 00db2354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16673: 00d76738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16674: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16675: 00db0c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 16676: 00ccc01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 16677: 00db0b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 16678: 00649fd0 28 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 16679: 00db0dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 16680: 0094c7fc 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 16681: 0099fc50 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 16680: 0094c804 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 16681: 0099fc58 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 16682: 00c7e2ac 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 16683: 00db0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 16684: 00255898 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 16685: 00db0da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 16686: 008d077c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 16687: 00910f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 16686: 008d0784 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 16687: 00910fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 16688: 004f9648 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 16689: 00d655a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 16690: 002a75d8 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 16691: 005c7400 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 16692: 0074a034 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 16692: 0074a03c 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 16693: 00db135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 16694: 00441f04 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 16695: 00d77978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 16696: 00d7186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 16697: 00d642b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 16698: 006cb578 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 16698: 006cb580 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 16699: 00d6a5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 16700: 00d70688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 16701: 0031b80c 244 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 16702: 00d74358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 16703: 007de3f8 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 16703: 007de400 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 16704: 00db0ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 16705: 007f2974 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 16705: 007f297c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 16706: 00d78c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 16707: 00787f28 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 16708: 009be71c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 16709: 00952bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 16707: 00787f30 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 16708: 009be724 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 16709: 00952be0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 16710: 00db15ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 16711: 00d7866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 16712: 00db1aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 16713: 0098fa8c 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 16713: 0098fa94 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 16714: 00d6bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 16715: 00d677a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 16716: 009514ac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 16716: 009514b4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 16717: 00285c34 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 16718: 00cd17c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 16719: 00d7bac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 16720: 0095f314 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 16720: 0095f31c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 16721: 00d7b26c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 16722: 002f135c 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 16723: 00db0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 16724: 005cb74c 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 16725: 00db01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 16726: 00b2da5c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 16726: 00b2da6c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 16727: 00d7bcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 16728: 009aebc8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 16728: 009aebd0 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 16729: 00d66724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 16730: 00db0ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 16731: 00818398 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 16732: 0095f148 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 16731: 008183a0 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 16732: 0095f150 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 16733: 00db17e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 16734: 00997964 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 16735: 00962188 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 16734: 0099796c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 16735: 00962190 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 16736: 00db2034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 16737: 00db1a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ 16738: 0060c27c 96 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 16739: 0081f250 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 16739: 0081f258 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 16740: 00cd1638 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 16741: 00db10c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 16742: 00db10d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 16743: 00d7853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 16744: 00db1c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 16745: 00cd1218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 16746: 008f856c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 16746: 008f8574 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 16747: 00db28c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 16748: 00933dac 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 16748: 00933db4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 16749: 00db1be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 16750: 00971224 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 16750: 0097122c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 16751: 00db0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 16752: 00d75bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 16753: 0093ecb4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 16754: 0073c44c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 16753: 0093ecbc 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 16754: 0073c454 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 16755: 00db0d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 16756: 009bc2a4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 16756: 009bc2ac 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 16757: 00db0b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 16758: 00db1d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 16759: 00d723fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 16760: 00db1ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 16761: 00d641a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 16762: 00910ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 16763: 007b0e9c 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 16762: 00910ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 16763: 007b0ea4 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 16764: 005287fc 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 16765: 00323a58 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 16766: 009579a4 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 16766: 009579ac 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 16767: 004a3d08 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 16768: 00db0f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 16769: 00db1fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 16770: 00d7bd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 16771: 00db1434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 16772: 008f9094 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 16773: 00810cb4 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 16772: 008f909c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 16773: 00810cbc 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 16774: 0056e0e0 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 16775: 00d66358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 16776: 008742ec 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 16777: 00797864 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 16778: 00757814 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 16776: 008742f4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 16777: 0079786c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 16778: 0075781c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 16779: 00db0bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 16780: 0036f968 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 16781: 00751e0c 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 16781: 00751e14 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 16782: 00d78e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 16783: 002d92bc 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 16784: 00db0f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 16785: 005d2d10 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 16786: 009969d4 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 16787: 007b93e8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 16786: 009969dc 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 16787: 007b93f0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 16788: 00310e28 336 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 16789: 00285244 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 16790: 00db01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 16791: 004b8648 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 16792: 002b7cb0 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 16793: 00db171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 16794: 00d7b300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 16795: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 16796: 00db0b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 16797: 00ccdf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 16798: 00d77c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 16799: 0027c3f4 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 16800: 006e58f4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 16801: 00980500 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 16802: 008dbac4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 16800: 006e58fc 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 16801: 00980508 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 16802: 008dbacc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 16803: 00d6fe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 16804: 00d65c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 16805: 00d64acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 16806: 00329a74 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 16807: 007e844c 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 16808: 008d8644 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 16807: 007e8454 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 16808: 008d864c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 16809: 00d6dcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 16810: 00889b44 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 16810: 00889b4c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 16811: 00dafd77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 16812: 00d6d1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 16813: 00db0848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 16814: 00d63838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 16815: 00629968 84 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ - 16816: 00795440 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 16816: 00795448 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 16817: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 16818: 002903a0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 16819: 00d69708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 16820: 00db1e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 16821: 0081de3c 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 16821: 0081de44 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 16822: 00db139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 16823: 00db1854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 16824: 00cd4ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 16825: 00623aa4 292 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 16826: 00db1f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 16827: 00717bdc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 16827: 00717be4 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 16828: 00db055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 16829: 00d65fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 16830: 00d6c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 16831: 00db08fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 16832: 00795970 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 16832: 00795978 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 16833: 00db0f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 16834: 00db1f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 16835: 00795b84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 16835: 00795b8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 16836: 00d66d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 16837: 008ab4b4 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 16837: 008ab4bc 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 16838: 0029bd08 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 16839: 00d75050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 16840: 00d6de94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 16841: 00d65300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 16842: 00380834 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 16843: 00db0b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 16844: 00db0c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 16845: 00db1660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 16846: 00812390 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 16846: 00812398 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 16847: 00d7b2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 16848: 00db11e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 16849: 0028a2f0 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 16850: 00d79ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 16851: 00d7150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 16852: 00d70168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 16853: 00db10f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 16854: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 16855: 007512f0 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 16855: 007512f8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 16856: 00d66648 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 16857: 00c84aa8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 16858: 00db1876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 16859: 00d73c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 16860: 00db193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 16861: 00db16e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 16862: 00c7de30 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 16863: 00db07e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 16864: 00db0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 16865: 00d72790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 16866: 00d75fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 16867: 009abbd8 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 16867: 009abbe0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 16868: 00d6e584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 16869: 00d71e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 16870: 00d65540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 16871: 00db0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 16872: 00586e38 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 16873: 00cc2800 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 16874: 00d640f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 16875: 0028fe7c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 16876: 00722f2c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 16876: 00722f34 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 16877: 006287dc 280 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 16878: 008e7b54 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 16878: 008e7b5c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 16879: 00db1e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 16880: 00db0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 16881: 00db04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 16882: 00db15d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 16883: 00980d6c 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 16883: 00980d74 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 16884: 00dafdbe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 16885: 00d68b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 16886: 00d6ebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 16887: 00555f10 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 16888: 00db13e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 16889: 00dafd7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 16890: 005e2764 212 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -16897,32 +16897,32 @@ │ │ │ │ 16893: 00cbe4f4 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 16894: 00d6928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 16895: 00d6a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 16896: 00d6b55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 16897: 00dafeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 16898: 00d6f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 16899: 00db22d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 16900: 007da698 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 16900: 007da6a0 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 16901: 00331300 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 16902: 007a022c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 16903: 007544d4 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 16904: 008e1c38 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 16902: 007a0234 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 16903: 007544dc 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 16904: 008e1c40 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 16905: 005e0f10 252 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 16906: 00810510 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 16906: 00810518 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 16907: 00d6ab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 16908: 00d7b5cc 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 16909: 00ccee84 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 16910: 00db098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 16911: 00db0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16912: 006e7b58 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 16912: 006e7b60 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 16913: 00db20d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 16914: 00d5dca0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 16915: 002e5fdc 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 16916: 008f8230 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 16917: 00966e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 16916: 008f8238 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 16917: 00966e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 16918: 00db234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 16919: 00ccfe80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 16920: 002e6414 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 16921: 002977ac 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 16922: 00db18c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 16923: 00db22f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 16924: 00db080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -16938,273 +16938,273 @@ │ │ │ │ 16934: 00640d18 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 16935: 005c9808 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 16936: 00d76c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 16937: 00d76768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 16938: 00db2934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 16939: 00db0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 16940: 00535a18 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 16941: 009b23a4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 16941: 009b23ac 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 16942: 0028384c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 16943: 00931ca0 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 16944: 00707b64 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 16943: 00931ca8 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 16944: 00707b6c 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 16945: 00d78e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 16946: 00d78e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 16947: 002ed2a0 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 16948: 00d6ded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 16949: 00db221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 16950: 00288878 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 16951: 00c84b20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 16952: 008a8e74 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 16953: 007e17ac 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 16952: 008a8e7c 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 16953: 007e17b4 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 16954: 00649f68 76 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 16955: 008ea3cc 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 16956: 009145e8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 16955: 008ea3d4 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 16956: 009145f0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 16957: 00db0edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 16958: 00d77d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 16959: 005e54d8 428 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ - 16960: 00740bd4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 16960: 00740bdc 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 16961: 00dafe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 16962: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 16963: 008c9890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 16963: 008c9898 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 16964: 00d736a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 16965: 00999eb8 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 16965: 00999ec0 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 16966: 00db1590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 16967: 008f8be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 16968: 0071adc0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 16967: 008f8bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 16968: 0071adc8 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 16969: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 16970: 00c7deb4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 16971: 008f482c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 16971: 008f4834 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 16972: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 16973: 00db0ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 16974: 00d64360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 16975: 0029a54c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 16976: 00db0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 16977: 00db23a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 16978: 00db101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 16979: 0098078c 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 16979: 00980794 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 16980: 00635174 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 16981: 0053cef4 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 16982: 002e784c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 16983: 003705c0 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 16984: 005ceeec 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 16985: 00762148 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 16986: 008c94f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 16987: 009bdb38 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 16985: 00762150 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 16986: 008c9500 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 16987: 009bdb40 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 16988: 00d6d284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 16989: 009a6e94 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 16989: 009a6e9c 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 16990: 00d79908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 16991: 00757fd8 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 16991: 00757fe0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 16992: 00db172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 16993: 004b5b4c 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 16994: 00337d14 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 16995: 003bc2d8 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 16996: 0093117c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 16996: 00931184 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 16997: 00d6e784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 16998: 00d6d464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 16999: 00757e34 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 16999: 00757e3c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17000: 00d6d154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17001: 006ac34c 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 17001: 006ac354 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 17002: 00d7bdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17003: 00db128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ - 17004: 0070e120 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17004: 0070e128 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17005: 00db056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17006: 007ec1e4 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17007: 00948dcc 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17006: 007ec1ec 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17007: 00948dd4 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17008: 003e9948 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17009: 00d6d674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17010: 0069cf1c 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17010: 0069cf24 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17011: 002f3360 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17012: 00db1c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17013: 00287944 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17014: 007230cc 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17015: 00741be8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17014: 007230d4 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17015: 00741bf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17016: 00d654b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17017: 007ad148 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17017: 007ad150 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17018: 00d751d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17019: 00d67ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17020: 0069cfc0 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17021: 00988564 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17022: 00732208 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17020: 0069cfc8 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17021: 0098856c 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17022: 00732210 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17023: 00cd0954 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17024: 00829720 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17024: 00829728 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17025: 00db289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17026: 0095805c 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17026: 00958064 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17027: 00db0d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17028: 00d65510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17029: 00db0852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17030: 00d77548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17031: 00db20da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17032: 008105c0 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17032: 008105c8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17033: 00d77328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17034: 008c7108 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17034: 008c7110 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17035: 00db232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17036: 002943e8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17037: 00d74e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17038: 005e1a44 96 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17039: 00db1302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17040: 00db0832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17041: 00d7c594 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17042: 00db1d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17043: 0075ec44 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17043: 0075ec4c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17044: 00d6fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_SET_IRQ_EVENT │ │ │ │ 17045: 0062707c 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_setbit │ │ │ │ 17046: 00db175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17047: 00d648c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17048: 00db0a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17049: 00d75410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17050: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17051: 00591638 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17052: 00db072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17053: 00980508 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17054: 009360f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17053: 00980510 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17054: 00936100 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17055: 00d6f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17056: 00d768d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17057: 00db0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17058: 00daff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17059: 00294f40 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17060: 00741850 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17060: 00741858 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17061: 00daffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17062: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17063: 00d7a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17064: 007dc3ac 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17065: 00719568 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17064: 007dc3b4 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17065: 00719570 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17066: 00d752e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17067: 00d71efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17068: 00d6c3bc 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17069: 006e7f64 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17069: 006e7f6c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17070: 00db05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17071: 00334c6c 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17072: 00d69f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17073: 00795564 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17073: 0079556c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17074: 00db05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17075: 007d71b4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17075: 007d71bc 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17076: 00db125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17077: 00db0d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17078: 0095b150 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17079: 0072ef00 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17078: 0095b158 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17079: 0072ef08 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17080: 00d68090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17081: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17082: 00d6707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17083: 00d724ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17084: 00db15f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17085: 00cc81b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ - 17086: 007959d0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17086: 007959d8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17087: 00dafe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17088: 00cd3948 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17089: 0029a528 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17090: 00795bc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17090: 00795bcc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17091: 00d6c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17092: 009b20b8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17092: 009b20c0 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17093: 00d681a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17094: 00db22aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17095: 00db1aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17096: 00db18ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17097: 008e6fec 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17097: 008e6ff4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17098: 00d66398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17099: 0095a02c 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17099: 0095a034 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17100: 00d6cf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 17101: 0071ac24 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17101: 0071ac2c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17102: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17103: 00db0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17104: 00d684b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17105: 00d7a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 17106: 00742ccc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17106: 00742cd4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17107: 00d7a414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17108: 00922e40 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17109: 009bb484 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17108: 00922e48 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17109: 009bb48c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17110: 00d75e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17111: 009422b8 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17112: 008c8ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17111: 009422c0 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17112: 008c8ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17113: 00c7cdf4 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17114: 00d721dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17115: 00db10fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17116: 00d6a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17117: 0029e1a8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17118: 0096e614 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17118: 0096e61c 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17119: 00d78b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17120: 00d72c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17121: 008c99a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17121: 008c99ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17122: 00db0ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17123: 002ea82c 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17124: 00299f3c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17125: 00d6b6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17126: 002f33b0 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17127: 00cce6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17128: 00db15c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17129: 00db217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17130: 00db21de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17131: 00d693bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17132: 00813e44 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17132: 00813e4c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17133: 00d6fa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17134: 008c2000 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17134: 008c2008 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17135: 00d6fc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17136: 00db20c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17137: 00935b40 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17137: 00935b48 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17138: 00538104 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17139: 007ba488 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17139: 007ba490 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17140: 00d72c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17141: 00db1310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17142: 00634e34 308 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17143: 00d68530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17144: 00db21ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17145: 0069d8f8 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17145: 0069d900 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17146: 00d7b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17147: 00d76c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17148: 003c99fc 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17149: 00db0eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17150: 00dafed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17151: 003cc864 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17152: 00ccd648 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17153: 00957948 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17153: 00957950 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17154: 00322318 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17155: 00d6c22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17156: 0029d11c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17157: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17158: 005cf1b4 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17159: 00718af8 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17159: 00718b00 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17160: 005365ac 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17161: 00d73a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17162: 00987eec 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17162: 00987ef4 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17163: 00640594 156 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17164: 00db0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17165: 00d74c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17166: 005273e8 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17167: 00db187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17168: 00925b2c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 17169: 00794938 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17170: 008c8ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17171: 007f1bb0 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17168: 00925b34 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17169: 00794940 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17170: 008c8af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17171: 007f1bb8 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17172: 00db222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17173: 0073c7e8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17173: 0073c7f0 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17174: 003c7ac0 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17175: 00db16de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17176: 0069e7ec 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17177: 00921b28 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17178: 008d3a74 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17176: 0069e7f4 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17177: 00921b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17178: 008d3a7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17179: 00d77148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17180: 00db1fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17181: 0063227c 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17182: 00d65098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17183: 00812c2c 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17183: 00812c34 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17184: 0026debc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17185: 006422c4 240 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17186: 00d71a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17187: 004f310c 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17188: 008c1e18 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17188: 008c1e20 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17189: 00d63928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17190: 00d75c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17191: 008f6028 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17191: 008f6030 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17192: 00d76ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17193: 00dafea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17194: 007b2160 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17194: 007b2168 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17195: 00db068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17196: 0057d660 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17197: 0069d838 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17197: 0069d840 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17198: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17199: 00921c98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17199: 00921ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17200: 00db022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17201: 00db02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17202: 00db12f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17203: 0057b3b0 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17204: 00ccfa60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17205: 002a9190 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17206: 00640e20 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17212,18 +17212,18 @@ │ │ │ │ 17208: 00d716cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17209: 003391e0 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17210: 00db160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17211: 00cd5ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17212: 00d663c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17213: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17214: 00bc9404 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ - 17215: 00803dc8 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17215: 00803dd0 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17216: 00640f18 308 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17217: 00d78df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17218: 009d4b30 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17218: 009d4b38 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17219: 00d74448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17220: 004409b8 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17221: 00db0c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17222: 00db0bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17223: 00db1398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17224: 00dafe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17225: 00db1274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17232,2435 +17232,2435 @@ │ │ │ │ 17228: 0038e1c4 168 FUNC GLOBAL DEFAULT 12 macio_ide_register_dma │ │ │ │ 17229: 00d6d314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17230: 00d687cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17231: 0053ee14 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17232: 003dba60 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17233: 00645288 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17234: 00cd5d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ - 17235: 0073b004 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17235: 0073b00c 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17236: 00db01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17237: 00d75a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17238: 00db17ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17239: 009666e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17240: 008f80c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17241: 0098fa44 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17242: 00930674 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17239: 009666ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17240: 008f80c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17241: 0098fa4c 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17242: 0093067c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17243: 00d77928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17244: 0043dc80 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17245: 00db1348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17246: 008cf008 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17247: 008c9720 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17246: 008cf010 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17247: 008c9728 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17248: 00d6d3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17249: 00db0b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17250: 00915dbc 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17251: 00901080 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17250: 00915dc4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17251: 00901088 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17252: 00324a78 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17253: 00db0e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17254: 00db1204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17255: 00db23c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17256: 00cc6d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17257: 006e70c4 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17257: 006e70cc 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17258: 005cdfd8 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17259: 00ccc7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17260: 0062a0a8 92 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17261: 003ae940 180 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17262: 00db0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17263: 00db0aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17264: 00d76134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17265: 0044dda0 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17266: 008fcba8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17267: 00775164 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17266: 008fcbb0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17267: 0077516c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17268: 00dafe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17269: 0077516c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17269: 00775174 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17270: 00db12b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17271: 00d71edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17272: 00464080 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17273: 007751ac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17273: 007751b4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17274: 00284260 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17275: 00db16ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17276: 00775240 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17277: 007752dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17278: 00911fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17276: 00775248 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17277: 007752e4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17278: 00911fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17279: 00db1178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17280: 00db1af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 17281: 00775380 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17281: 00775388 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17282: 00db0e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17283: 0077542c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17284: 0077a040 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17285: 0090e33c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17286: 007754e0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17283: 00775434 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17284: 0077a048 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17285: 0090e344 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17286: 007754e8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17287: 0044f994 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17288: 00777994 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17288: 0077799c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17289: 00d6a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17290: 00632084 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17291: 00581afc 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17292: 0057af60 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17293: 00cc9e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17294: 00d6f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17295: 0028aa68 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17296: 0058a978 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17297: 00740d88 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17298: 0093a0fc 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17297: 00740d90 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17298: 0093a104 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17299: 00db212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17300: 007954ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17300: 007954f4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17301: 00dafe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17302: 00393708 444 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17303: 007e6594 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17303: 007e659c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17304: 00db0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17305: 00786d44 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17305: 00786d4c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17306: 00db037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17307: 0056d8b4 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17308: 005338f4 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17309: 00db08c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17310: 00376500 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17311: 00d76e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17312: 00db0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17313: 008c6ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17313: 008c6ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17314: 0051b7cc 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17315: 00db00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17316: 00d77038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17317: 00d65924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17318: 00d7832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17319: 00953484 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17320: 007a11a8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17321: 0096af74 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17322: 00989664 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17319: 0095348c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17320: 007a11b0 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17321: 0096af7c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17322: 0098966c 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17323: 00daffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17324: 00814540 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17324: 00814548 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17325: 00db1fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17326: 0093ce60 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17326: 0093ce68 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17327: 004419a8 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17328: 00d65794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17329: 008bcc14 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17330: 00993420 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17331: 00988db8 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17329: 008bcc1c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17330: 00993428 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17331: 00988dc0 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17332: 00d767d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17333: 00d692bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17334: 00989114 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17334: 0098911c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17335: 00cbea7c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17336: 00d737d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17337: 0090c61c 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17338: 0077e138 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17337: 0090c624 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17338: 0077e140 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17339: 00296e6c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17340: 00d68c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17341: 00403d80 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17342: 00815924 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17342: 0081592c 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17343: 00d69fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17344: 008c807c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17345: 0075f474 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17344: 008c8084 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17345: 0075f47c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17346: 00d7abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17347: 00db09c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17348: 00db0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17349: 00629084 216 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17350: 00d77168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17351: 00d67730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17352: 00cce644 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17353: 002be444 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17354: 00324b10 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17355: 008f1774 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17355: 008f177c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17356: 00d6fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17357: 00d6b3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17358: 003aa6ec 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17359: 00d774f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17360: 00db0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17361: 008c21e8 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17361: 008c21f0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17362: 0062915c 100 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17363: 00db11dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17364: 00289b60 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17365: 004b30f4 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17366: 0079dab8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17366: 0079dac0 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17367: 00db0a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17368: 00903100 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17368: 00903108 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17369: 00ccc964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17370: 00db0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17371: 00793bbc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17371: 00793bc4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17372: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17373: 0063f238 164 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17374: 00db1cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17375: 00404010 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17376: 005918ec 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17377: 00d70678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17378: 00284370 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17379: 00d723ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17380: 006c860c 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17380: 006c8614 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17381: 00d70888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17382: 0081382c 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17382: 00813834 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17383: 00db0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17384: 00db1202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17385: 00db0a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17386: 0098141c 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17386: 00981424 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17387: 00db1dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17388: 00d7ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17389: 00db07fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17390: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17391: 005d2e48 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17392: 007b0494 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17393: 007745ac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17392: 007b049c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17393: 007745b4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17394: 00d74f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17395: 00b2e9c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17395: 00b2e9d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17396: 002d9130 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17397: 00cc42d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17398: 00dafdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17399: 00d656ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17400: 00745efc 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17400: 00745f04 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17401: 00d798f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17402: 009aa034 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17403: 009acbb8 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17402: 009aa03c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17403: 009acbc0 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17404: 00db07d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17405: 00d7a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17406: 00986858 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17406: 00986860 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17407: 00db19be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17408: 00967804 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17408: 0096780c 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17409: 00db00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17410: 00db03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17411: 008c87ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17411: 008c87b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17412: 00c7e594 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17413: 00d7241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17414: 007acf80 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17415: 0081ece8 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17414: 007acf88 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17415: 0081ecf0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17416: 00d77ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17417: 00d6b3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17418: 00d6cd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17419: 0043cfc4 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17420: 0071ccd8 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17420: 0071cce0 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17421: 00db1f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17422: 00db08aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17423: 0062ab68 20 FUNC GLOBAL DEFAULT 12 helper_efdcfs │ │ │ │ 17424: 00d68200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17425: 00d7156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17426: 00d6945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17427: 005885dc 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17428: 00d71e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17429: 00dafe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17430: 0026f024 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17431: 0029721c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17432: 009cb384 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17433: 009309b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17432: 009cb38c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17433: 009309b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17434: 00db0b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17435: 00978824 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17435: 0097882c 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17436: 00d799c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17437: 00db0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17438: 00db154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17439: 00c7dc20 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 17440: 005d6028 288 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 17441: 00cc5140 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 17442: 008de510 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17443: 007fe644 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17444: 0083766c 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17442: 008de518 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17443: 007fe64c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17444: 00837674 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17445: 00d65f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17446: 00287294 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17447: 0078f940 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17448: 0084ca90 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17449: 009382d0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17447: 0078f948 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17448: 0084ca98 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17449: 009382d8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17450: 00d69e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17451: 00c7dc3c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17452: 0029bba0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17453: 00888a3c 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17454: 00799254 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17453: 00888a44 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17454: 0079925c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 17455: 00cd4314 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 17456: 006e5890 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17456: 006e5898 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17457: 00d6f430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17458: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17459: 00db0db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17460: 00dafe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17461: 00d75040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17462: 00db08c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17463: 00d64e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17464: 00d79d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17465: 004dcd2c 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17466: 00d66b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17467: 00717384 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17468: 0072c070 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17467: 0071738c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17468: 0072c078 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17469: 00db0942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17470: 00db13ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17471: 00db2228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17472: 0086e0f8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17472: 0086e100 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17473: 00d73db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17474: 005346fc 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17475: 00d6f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17476: 00d71d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17477: 00cc8c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 17478: 00db0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17479: 0027b1b0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17480: 00855940 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17481: 009adec8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17480: 00855948 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17481: 009aded0 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17482: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17483: 00d6c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17484: 0057b554 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17485: 00997b30 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17485: 00997b38 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17486: 002e9b4c 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17487: 00806980 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17487: 00806988 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17488: 00cc1eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 17489: 009430a4 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17489: 009430ac 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17490: 00439bcc 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17491: 0074050c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17491: 00740514 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17492: 00db1a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17493: 007619c0 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17493: 007619c8 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17494: 00daff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17495: 00cc6034 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 17496: 00db1c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17497: 00db0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17498: 00cc1f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 17499: 00db1f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17500: 00d69578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17501: 00d75230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17502: 00903a20 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17502: 00903a28 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17503: 003aa56c 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17504: 00db07c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17505: 00d7a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17506: 00db13a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17507: 00d6c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17508: 00db0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 17509: 00db0ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17510: 00db28b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17511: 00d67560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17512: 00d77ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17513: 00d64df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17514: 00d691ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17515: 00cc62c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 17516: 00cc3778 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 17517: 00911abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17517: 00911ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17518: 00ccba70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 17519: 0069ce44 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ - 17520: 00793c10 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17519: 0069ce4c 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 17520: 00793c18 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17521: 005e2f54 292 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 17522: 00db0b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17523: 002a98ec 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17524: 00daffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17525: 00633574 8 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 17526: 00625480 428 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 17527: 00db0b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17528: 00d6c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 17529: 00d6a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17530: 006ccd3c 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17531: 0091272c 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17530: 006ccd44 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17531: 00912734 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17532: 00284470 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 17533: 0075fc48 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 17533: 0075fc50 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17534: 00ccbaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 17535: 00d78c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 17536: 007401c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17537: 008e5b64 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17538: 00951774 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 17539: 0069ceb0 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 17536: 007401d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 17537: 008e5b6c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17538: 0095177c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17539: 0069ceb8 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 17540: 0044bed4 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17541: 00d797b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17542: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17543: 00d75570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 17544: 00db0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17545: 009cc054 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17545: 009cc05c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17546: 00daff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17547: 008c133c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17547: 008c1344 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17548: 00288004 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17549: 0093d368 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17549: 0093d370 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17550: 003b2470 1440 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 17551: 00d76928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17552: 00287394 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17553: 00db23aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17554: 00903ca4 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17554: 00903cac 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17555: 00db090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17556: 00d79f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17557: 00db09fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17558: 0029b850 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 17559: 003feef8 112 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 17560: 009113e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17560: 009113f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17561: 006461d8 156 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 17562: 00437a94 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 17563: 004d0890 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17564: 00db14f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17565: 008e4d30 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17565: 008e4d38 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17566: 00db1c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17567: 00db02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17568: 00d6e594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17569: 00d66c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 17570: 0073d234 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 17570: 0073d23c 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 17571: 00cc40c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 17572: 00db0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17573: 00db0a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 17574: 00916aec 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17574: 00916af4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17575: 00db0926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17576: 00cc3ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 17577: 00db01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17578: 00641e7c 224 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 17579: 004f23f0 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17580: 00db035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17581: 00db10fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17582: 0036f3d4 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17583: 00db2206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17584: 0090cdd4 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17584: 0090cddc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17585: 00d6dab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17586: 00db06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 17587: 0063357c 284 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 17588: 0090168c 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17589: 00938824 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17588: 00901694 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17589: 0093882c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17590: 00d6cf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17591: 00d643e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17592: 004339ec 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17593: 00947128 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17594: 00986b70 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17593: 00947130 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17594: 00986b78 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17595: 0029760c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17596: 0074d444 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17596: 0074d44c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17597: 00d6ee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17598: 0099e7e4 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17598: 0099e7ec 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17599: 0063f914 328 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 17600: 0056abdc 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17601: 002e7690 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17602: 00db179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17603: 00d73f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17604: 00d77b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17605: 00d780c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17606: 00db17b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17607: 00db2252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17608: 00d6c488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 17609: 00db0944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17610: 00d6f400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17611: 00d77988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17612: 008c1284 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17612: 008c128c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17613: 00d70388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 17614: 005c3f74 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 17615: 00403724 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 17616: 008a2a00 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17617: 008f6258 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17616: 008a2a08 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17617: 008f6260 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17618: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17619: 00d79a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17620: 00d79a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17621: 00d6c1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17622: 00d6ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17623: 00db0aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17624: 00751688 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17625: 00798234 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 17624: 00751690 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17625: 0079823c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17626: 004718b0 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17627: 00db094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17628: 002a7ee0 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17629: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17630: 004fb95c 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17631: 008c82a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17631: 008c82ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 17632: 004078a4 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 17633: 007dd170 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17633: 007dd178 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17634: 00288710 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17635: 00db0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 17636: 00db198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 17637: 00ccfc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 17638: 00db11b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 17639: 00981640 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 17640: 009ab57c 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17639: 00981648 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17640: 009ab584 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17641: 00492a08 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17642: 00d6e074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17643: 00d738b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17644: 002ebec0 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17645: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 17646: 00aec370 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17647: 009a0e8c 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17646: 00aec380 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17647: 009a0e94 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17648: 00403828 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 17649: 00d73cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17650: 00d67d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17651: 00d66d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17652: 00d72820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17653: 00d685b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17654: 00d76074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17655: 00d72880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 17656: 00cc3eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 17657: 0063f488 196 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 17658: 009d4a28 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17658: 009d4a30 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17659: 00d79b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17660: 00cc3a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 17661: 00ccad8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 17662: 00966e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17662: 00966e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 17663: 00d75390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 17664: 00d71c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 17665: 00db1b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 17666: 00dafe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 17667: 00db02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 17668: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 17669: 00936490 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 17670: 008cf794 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 17669: 00936498 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 17670: 008cf79c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 17671: 00d78bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 17672: 00c7d95c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 17673: 00628fac 216 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 17674: 00d6a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 17675: 00911c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17675: 00911c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 17676: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 17677: 003764c4 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 17678: 0095d2b0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 17678: 0095d2b8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 17679: 00db0c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 17680: 00635254 216 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 17681: 00622e60 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 17682: 0069f8bc 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 17682: 0069f8c4 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 17683: 00d6eeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 17684: 00649040 8 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 17685: 00287488 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 17686: 00cbf4c0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 17687: 00db1040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 17688: 00db008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 17689: 008fc4bc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 17689: 008fc4c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 17690: 005c8344 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 17691: 00d65f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 17692: 00db1584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 17693: 008c3dc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 17693: 008c3dc8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 17694: 00db12ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 17695: 007f52f0 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 17696: 00961694 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 17695: 007f52f8 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 17696: 0096169c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 17697: 0061d9a4 692 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 17698: 00cc77ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 17699: 00d67cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 17700: 008ffb58 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 17701: 0075f0e8 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 17700: 008ffb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 17701: 0075f0f0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 17702: 00cd4b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 17703: 00ccbf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 17704: 006a3030 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 17704: 006a3038 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 17705: 00d68140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 17706: 00d76bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 17707: 0053db3c 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 17708: 00d67590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 17709: 00dafe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 17710: 00db0896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 17711: 00cdf780 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 17712: 00dafec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 17713: 003c7708 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 17714: 00db0f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 17715: 009bfeb4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 17715: 009bfebc 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 17716: 00d720ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 17717: 00795528 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 17718: 008204a4 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 17717: 00795530 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 17718: 008204ac 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 17719: 00db091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 17720: 0062fb74 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 17721: 002f2c90 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 17722: 006a510c 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 17723: 00759894 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 17724: 006abe88 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 17725: 008c9948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 17722: 006a5114 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 17723: 0075989c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 17724: 006abe90 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 17725: 008c9950 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 17726: 00d71bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 17727: 00d6fd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 17728: 007e785c 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 17728: 007e7864 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 17729: 00db1620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 17730: 00d69ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 17731: 009bc128 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 17731: 009bc130 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 17732: 00d722cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 17733: 0099ad90 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 17734: 00774ba0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 17733: 0099ad98 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 17734: 00774ba8 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 17735: 00d7bd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 17736: 00db1b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 17737: 00d6e224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 17738: 0096dc8c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 17738: 0096dc94 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 17739: 0057a334 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 17740: 008fb5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 17741: 0072cc44 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 17740: 008fb5c4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 17741: 0072cc4c 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 17742: 00db1952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 17743: 00db0ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 17744: 00db192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 17745: 008f4fa0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 17745: 008f4fa8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 17746: 0052ab5c 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 17747: 00d63c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 17748: 00d773f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17749: 0071753c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 17749: 00717544 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 17750: 00cc1360 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 17751: 00d65310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 17752: 00db2216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 17753: 0074db04 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 17753: 0074db0c 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 17754: 0057ac28 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 17755: 00db1092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 17756: 00742ea4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 17756: 00742eac 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 17757: 00db0a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 17758: 00d7b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 17759: 00db1e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 17760: 00d63cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 17761: 009d28fc 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 17762: 008e9048 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 17761: 009d2904 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 17762: 008e9050 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 17763: 00d68c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 17764: 00d74038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 17765: 00db05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 17766: 00d681b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 17767: 009a10a0 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 17767: 009a10a8 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 17768: 00cc1fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 17769: 00813784 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 17769: 0081378c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 17770: 00db1c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 17771: 00288ffc 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 17772: 0055f894 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 17773: 00402abc 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 17774: 00dafed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 17775: 00db1670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 17776: 0058d290 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 17777: 00b9e954 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 17777: 00b9e964 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 17778: 00d7848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 17779: 00d74f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 17780: 00cc2044 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ - 17781: 0077bbac 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 17781: 0077bbb4 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 17782: 00567a80 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 17783: 00db28f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 17784: 0080fcac 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 17784: 0080fcb4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 17785: 00db031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 17786: 00d69d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 17787: 008c3450 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 17788: 00918558 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 17789: 006a2a14 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 17787: 008c3458 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 17788: 00918560 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 17789: 006a2a1c 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 17790: 00d6a510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 17791: 00758d44 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 17791: 00758d4c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 17792: 00d6ec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 17793: 00db0dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 17794: 00cd39cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 17795: 0058aa28 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 17796: 009bea94 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 17796: 009bea9c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 17797: 00cd4944 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 17798: 00644bf8 228 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 17799: 00d77ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 17800: 00d77d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 17801: 00d8d7d4 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 17802: 00d7125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 17803: 0029686c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 17804: 00759ce4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 17805: 00914cd0 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 17804: 00759cec 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 17805: 00914cd8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 17806: 00db098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 17807: 004b59bc 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 17808: 00447100 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 17809: 00ccb9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 17810: 009545fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 17810: 00954604 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 17811: 00db0a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 17812: 007c21c4 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 17812: 007c21cc 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 17813: 00d779f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 17814: 00cd4f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 17815: 00c7df5c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 17816: 009b22c0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 17816: 009b22c8 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 17817: 00cc0c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 17818: 008cb064 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 17818: 008cb06c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 17819: 00c7e6a0 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 17820: 00ccbb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 17821: 00d6e254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 17822: 00daff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 17823: 0063055c 80 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 17824: 0096f710 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 17824: 0096f718 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 17825: 00d79130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 17826: 0051f3ac 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 17827: 00cd3e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 17828: 00d6f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 17829: 00db0c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 17830: 008149d0 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 17831: 008c9104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 17830: 008149d8 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 17831: 008c910c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 17832: 002ea68c 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 17833: 00d675d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 17834: 00db191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 17835: 0093deac 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 17835: 0093deb4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 17836: 00db0a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 17837: 00db0e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 17838: 00d6d3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 17839: 00db14e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 17840: 00cd48c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 17841: 00d6bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 17842: 00db0e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 17843: 003ccf6c 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 17844: 009d2a70 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 17845: 008157a8 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 17846: 008a8c54 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 17844: 009d2a78 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 17845: 008157b0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 17846: 008a8c5c 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 17847: 00daff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 17848: 00d74148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 17849: 00d685a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 17850: 00d647a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 17851: 0097097c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 17852: 007977e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 17851: 00970984 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 17852: 007977ec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 17853: 00db09ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 17854: 00db28ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 17855: 00927670 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 17856: 00745438 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 17855: 00927678 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 17856: 00745440 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 17857: 00646274 144 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 17858: 00d7185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 17859: 00d72d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 17860: 00db01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 17861: 0079ffd8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 17861: 0079ffe0 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 17862: 00d6942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 17863: 00d734c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 17864: 007e5830 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 17864: 007e5838 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 17865: 00256038 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 17866: 00d6f730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 17867: 00db02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 17868: 007b9458 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 17869: 008c6920 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 17868: 007b9460 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 17869: 008c6928 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 17870: 00db07c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 17871: 00787e84 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 17872: 009b8624 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 17871: 00787e8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 17872: 009b862c 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 17873: 00db0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 17874: 00324108 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 17875: 00db0a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 17876: 00db02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 17877: 0078f9c8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 17877: 0078f9d0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 17878: 00db11de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ - 17879: 007e3728 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 17879: 007e3730 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 17880: 00d72cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 17881: 00d683c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 17882: 00794754 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 17882: 0079475c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 17883: 00db083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 17884: 00293fd4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 17885: 00cd69c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 17886: 00db12b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 17887: 007dce24 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 17887: 007dce2c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 17888: 00db1124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 17889: 00d784fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 17890: 00d7893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 17891: 0070c598 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 17891: 0070c5a0 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 17892: 004b4fcc 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 17893: 00db0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 17894: 00d643b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 17895: 00db064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 17896: 00d64bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 17897: 00db119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 17898: 00db10fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 17899: 00db0ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 17900: 00294afc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 17901: 0028456c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 17902: 005239d0 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 17903: 008d5cd4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 17904: 009cc708 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 17903: 008d5cdc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 17904: 009cc710 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 17905: 00cc7b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 17906: 00db091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 17907: 00941074 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 17907: 0094107c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 17908: 00c7ed04 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 17909: 008dd29c 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 17910: 008d755c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 17909: 008dd2a4 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 17910: 008d7564 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 17911: 00db0a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 17912: 00db191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 17913: 00761a18 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 17913: 00761a20 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 17914: 00bc62cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 17915: 002f2c48 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 17916: 0077b10c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 17916: 0077b114 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 17917: 0044f074 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 17918: 0076235c 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 17919: 009841c4 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 17920: 00990600 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 17918: 00762364 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 17919: 009841cc 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 17920: 00990608 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 17921: 0026d550 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 17922: 00d6ce04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 17923: 00947d18 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 17924: 0073f2cc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 17923: 00947d20 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 17924: 0073f2d4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 17925: 00db0ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 17926: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 17927: 003932cc 316 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 17928: 00db0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 17929: 00db06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 17930: 00d78bcc 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 17931: 00db0c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 17932: 007809c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 17933: 009642e0 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 17932: 007809c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 17933: 009642e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 17934: 00db0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 17935: 00db07d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 17936: 00cc298c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 17937: 00db1450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 17938: 002e4c58 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 17939: 00d7837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 17940: 009b4070 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 17941: 0098cbc0 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 17942: 00998d30 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 17940: 009b4078 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 17941: 0098cbc8 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 17942: 00998d38 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 17943: 002f2404 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 17944: 009beb7c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 17944: 009beb84 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 17945: 00db1f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 17946: 003cc954 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 17947: 008c9ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 17947: 008c9ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 17948: 00d69f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 17949: 00645b0c 232 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 17950: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 17951: 008e4734 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 17952: 009cb920 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 17951: 008e473c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 17952: 009cb928 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 17953: 00db1c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 17954: 0092c8a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 17955: 0099836c 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 17954: 0092c8a8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 17955: 00998374 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 17956: 00d68a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 17957: 00db062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 17958: 00db08dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 17959: 008e4da0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 17960: 0085fe54 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 17959: 008e4da8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 17960: 0085fe5c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 17961: 00db1324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 17962: 00db1b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 17963: 005773ac 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 17964: 00d73798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 17965: 004a37d0 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 17966: 0082f130 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 17966: 0082f138 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 17967: 00d6c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 17968: 00d69f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 17969: 00db22fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 17970: 00db1228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 17971: 00574110 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 17972: 00db1d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 17973: 009c5454 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 17974: 00902cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 17975: 00828348 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 17973: 009c545c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 17974: 00902cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 17975: 00828350 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 17976: 00d6ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 17977: 00d77678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 17978: 00d64d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 17979: 00db23ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 17980: 004f9f88 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 17981: 00da7700 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 17982: 00db1c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 17983: 00db10a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 17984: 0095aa4c 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 17985: 00915670 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 17984: 0095aa54 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 17985: 00915678 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 17986: 00db0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 17987: 0032578c 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 17988: 008cc72c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 17988: 008cc734 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 17989: 002ebf38 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 17990: 002821f4 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 17991: 00cd49c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 17992: 00db0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17993: 00c848f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 17994: 00db12fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 17995: 00404238 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 17996: 0057c488 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 17997: 00d64450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 17998: 008c6f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 17999: 00746948 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 17998: 008c6f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 17999: 00746950 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 18000: 00db2366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18001: 008659cc 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18002: 00928394 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 18003: 0073b4a8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 18001: 008659d4 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18002: 0092839c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18003: 0073b4b0 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18004: 00cca6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ - 18005: 00768f4c 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18006: 0099fe60 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18005: 00768f54 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18006: 0099fe68 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18007: 00d6fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18008: 00ccd330 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18009: 00db1d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18010: 00db0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18011: 009c3d7c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18011: 009c3d84 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18012: 00dafedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18013: 00d6c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18014: 007599b4 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18014: 007599bc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18015: 00db1190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18016: 00db155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18017: 00808c8c 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18017: 00808c94 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18018: 00d6bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18019: 00d6d614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18020: 00db210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18021: 00d68690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18022: 008c9e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18022: 008c9e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18023: 0046749c 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18024: 00d69f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18025: 00d6a1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18026: 00db05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18027: 002a24a4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18028: 00d65f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18029: 00d73428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18030: 005c867c 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18031: 00796f7c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18032: 00992658 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18031: 00796f84 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18032: 00992660 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18033: 00d6e324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18034: 007194f0 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18034: 007194f8 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18035: 00db0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18036: 00d75a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18037: 00cc3250 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18038: 00966db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18038: 00966dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18039: 00d72c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18040: 00339528 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18041: 005b4364 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18042: 00db1704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18043: 00d7b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18044: 00d664d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18045: 0077f55c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18045: 0077f564 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18046: 00d7a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18047: 00db1314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18048: 00db0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18049: 00d7254c 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18050: 00db02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18051: 00918bd0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18051: 00918bd8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18052: 005e5450 136 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18053: 00db1aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18054: 002a7f74 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18055: 00d7b814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18056: 008db7e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18056: 008db7ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18057: 00464f90 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18058: 00cd23a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidu │ │ │ │ 18059: 005b0b0c 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18060: 00db0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18061: 009215cc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18061: 009215d4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18062: 00d9efb0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18063: 005d2efc 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18064: 00db148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18065: 00db0850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18066: 00db04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18067: 00512794 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18068: 00cd231c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidz │ │ │ │ 18069: 00285754 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18070: 00d72b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18071: 0086e434 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18071: 0086e43c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18072: 0029f00c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18073: 00d73c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18074: 009918d0 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18075: 00aebc60 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18076: 00996bf8 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18077: 007e65c4 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18074: 009918d8 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18075: 00aebc70 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18076: 00996c00 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18077: 007e65cc 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18078: 00281560 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18079: 00db1076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18080: 0058338c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18081: 009b2d4c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18081: 009b2d54 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18082: 00d72740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18083: 00d70a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18084: 0028bd10 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18085: 00284b4c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18086: 0040b680 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18087: 00d6d7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18088: 00d8d7c8 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 18089: 00d77198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18090: 00cc0cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18091: 00daffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18092: 002a1038 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18093: 00535df4 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18094: 00d6b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18095: 00991858 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18096: 006ec270 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18095: 00991860 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18096: 006ec278 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18097: 00d72960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18098: 00db17fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18099: 00d771d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18100: 004fc878 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18101: 00d66448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18102: 00d735b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18103: 005531dc 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18104: 0055b550 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18105: 00647b74 784 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18106: 00825fa4 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18106: 00825fac 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18107: 00dafdb3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18108: 00628d2c 160 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18109: 00db04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18110: 00d7222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18111: 00505f3c 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18112: 00533acc 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18113: 00619cf4 8700 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18114: 007dd030 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18114: 007dd038 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18115: 00db1ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18116: 00d6bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18117: 00d66994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18118: 00717594 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18119: 008af030 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18118: 0071759c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18119: 008af038 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18120: 0032bc64 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18121: 007d825c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18121: 007d8264 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18122: 003836fc 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18123: 00db112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18124: 0053120c 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18125: 00555ee8 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18126: 00d74218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18127: 00928e50 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18127: 00928e58 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18128: 004f30b8 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18129: 009530e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18129: 009530e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18130: 00d65b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 18131: 00950990 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18132: 008e1f18 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18131: 00950998 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18132: 008e1f20 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18133: 003702ec 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18134: 00293744 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18135: 00d6a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18136: 0094c984 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18136: 0094c98c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18137: 00648c6c 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18138: 00db225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18139: 004b7158 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18140: 00383bc4 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18141: 00c7daa0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18142: 006c8094 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18142: 006c809c 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18143: 00db092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18144: 00db1e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18145: 00d77048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18146: 00db08bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18147: 00d7212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18148: 00d6905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18149: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18150: 0043ac84 364 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18151: 00db192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18152: 004040cc 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18153: 002a3b68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18154: 008ca1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18154: 008ca1f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18155: 00db0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18156: 00d746e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18157: 00d7855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18158: 0093ca6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18158: 0093ca74 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18159: 00db00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18160: 00293b10 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18161: 0095c708 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18162: 008a4bf4 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18161: 0095c710 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18162: 008a4bfc 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18163: 00d68670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18164: 00d78bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18165: 009821cc 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18165: 009821d4 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18166: 00d71f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18167: 00d6bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18168: 009663a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18168: 009663b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18169: 00528c60 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18170: 0038f6c0 288 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18171: 0099a80c 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18172: 0073bed8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18173: 009cbbc8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18174: 008d1a88 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18171: 0099a814 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18172: 0073bee0 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18173: 009cbbd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18174: 008d1a90 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18175: 002e8d8c 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18176: 00d706f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18177: 00db142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18178: 004672e4 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18179: 00db1722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18180: 00d74178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18181: 007fcd90 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18181: 007fcd98 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18182: 00c7dd14 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18183: 008693d8 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18183: 008693e0 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18184: 005d2fc0 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18185: 00996b08 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18185: 00996b10 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18186: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18187: 00cd37bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18188: 00db2108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18189: 003ea35c 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18190: 002e8a78 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18191: 00d6bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18192: 007aeaec 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18192: 007aeaf4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18193: 00db1ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18194: 002fef34 116 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18195: 00db04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18196: 002e4ea4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18197: 007ba950 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18198: 0081144c 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18199: 007576b4 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18200: 008fa064 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18197: 007ba958 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18198: 00811454 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18199: 007576bc 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18200: 008fa06c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18201: 00cc9d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18202: 007ace3c 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18202: 007ace44 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18203: 00337b7c 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18204: 00db010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18205: 00257410 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18206: 00db0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18207: 00db0f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18208: 00d654d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18209: 00cc7c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18210: 0062309c 280 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18211: 008fae8c 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18212: 00811864 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18211: 008fae94 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18212: 0081186c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18213: 00d64f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18214: 009049d0 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18214: 009049d8 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18215: 00d6d8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18216: 00d7aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18217: 00951364 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18217: 0095136c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18218: 0052ac0c 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18219: 00d77f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18220: 00db1934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18221: 004f5294 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18222: 00d7b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18223: 006e57e8 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18223: 006e57f0 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18224: 00db04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18225: 00d6fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18226: 006d356c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18227: 008fb8a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18226: 006d3574 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18227: 008fb8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18228: 00d6f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18229: 00d772c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18230: 0096fb38 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18230: 0096fb40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18231: 00d78dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18232: 00d66308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18233: 00db01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18234: 00d79a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18235: 00790afc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18235: 00790b04 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18236: 00db1e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18237: 00d65038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18238: 0028b940 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18239: 002e5250 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18240: 00930788 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18240: 00930790 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18241: 004b6fdc 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18242: 00d7aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18243: 006a6000 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18244: 009abc44 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18243: 006a6008 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18244: 009abc4c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18245: 00ccd1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18246: 008f4704 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18247: 0091dd08 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18246: 008f470c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18247: 0091dd10 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18248: 00db04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18249: 00996820 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18249: 00996828 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18250: 00db032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18251: 00d7ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18252: 008e1894 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18253: 008c8bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18254: 00922ae0 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18252: 008e189c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18253: 008c8c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18254: 00922ae8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18255: 003ff4c0 56 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18256: 005dad28 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18257: 00464b80 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18258: 00c7ec38 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18259: 0079f4c8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18259: 0079f4d0 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18260: 00d71f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18261: 00572cb8 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18262: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18263: 005fb8b8 9592 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18264: 004aa024 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18265: 00db076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18266: 0073bc0c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18266: 0073bc14 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18267: 00cc9238 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18268: 00d6a9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18269: 005520f8 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18270: 006e71b4 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18270: 006e71bc 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18271: 002ae870 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18272: 00db07e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18273: 005230c8 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18274: 002c5aa4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18275: 00d66e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18276: 0075708c 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18277: 008db364 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18276: 00757094 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18277: 008db36c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18278: 00d76194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18279: 00db1ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18280: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18281: 00d74668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18282: 002ebb88 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18283: 00c7de00 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18284: 003703d4 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 18285: 00dafd8e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18286: 0057c368 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18287: 00545074 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18288: 00d64d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18289: 00580f9c 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18290: 00291ba8 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18291: 00db0f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18292: 0069e2b8 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18292: 0069e2c0 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18293: 00d66dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18294: 00db180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18295: 0069e324 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18295: 0069e32c 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18296: 00db03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18297: 00db05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18298: 008ba428 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18299: 0081f034 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18298: 008ba430 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18299: 0081f03c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18300: 00db20fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18301: 00d6e704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18302: 00db1a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18303: 00db1dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18304: 00db0802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18305: 004d0b28 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18306: 0044ff30 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18307: 00d77c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18308: 0094bf94 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18309: 00743e4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18308: 0094bf9c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18309: 00743e54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18310: 00d66d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18311: 00471d14 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18312: 00543d9c 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18313: 00d67510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18314: 00d78fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18315: 00d6911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18316: 00d6f420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18317: 00cc32d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18318: 0093e0b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18318: 0093e0c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18319: 00d5dcf8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18320: 005dab94 372 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18321: 00db1ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18322: 00805ca8 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18323: 0070fb60 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18322: 00805cb0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18323: 0070fb68 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18324: 00d68e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18325: 00d785ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18326: 0098d538 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18326: 0098d540 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18327: 00544450 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18328: 003fd4b0 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18329: 00954dd4 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18329: 00954ddc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18330: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18331: 00d6f910 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18332: 00810214 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18333: 00888dbc 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18334: 008f1f6c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18332: 0081021c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18333: 00888dc4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18334: 008f1f74 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18335: 0032bac8 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18336: 00d7a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18337: 00b879d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18337: 00b879e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18338: 00d6f1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18339: 00d6f4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18340: 00523514 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18341: 00db0acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18342: 00d71c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18343: 007b21bc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18343: 007b21c4 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18344: 0055b0fc 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18345: 00db0838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18346: 00296f30 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18347: 00d64130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18348: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18349: 009ca558 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18350: 00810e60 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18351: 00788c40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18349: 009ca560 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18350: 00810e68 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18351: 00788c48 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18352: 00d5de60 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18353: 00463e18 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18354: 00d69eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18355: 0093cf74 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18355: 0093cf7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18356: 003ff6ac 984 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18357: 008fc8d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18358: 006ef89c 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18359: 0070cff8 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18357: 008fc8e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18358: 006ef8a4 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18359: 0070d000 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18360: 00db0a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18361: 00cc9afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18362: 00b2c134 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18362: 00b2c144 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18363: 00462324 28 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18364: 00d6d2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18365: 00d75070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18366: 00d6e4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18367: 00634a24 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18368: 00db2380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18369: 008a43d8 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18369: 008a43e0 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18370: 00d6ed10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18371: 00d7bc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18372: 00905600 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18373: 009498f8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18372: 00905608 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18373: 00949900 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18374: 00d6fa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18375: 0099d254 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18375: 0099d25c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18376: 00cc86e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18377: 00512918 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18378: 00da8854 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18379: 00d8d7d0 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18380: 002ecf60 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18381: 00db0a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18382: 00d65d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18383: 007dc20c 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18383: 007dc214 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18384: 00db1286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 18385: 00d6cfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18386: 00db04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18387: 00dafd74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18388: 00754a30 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18389: 008e7228 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18388: 00754a38 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18389: 008e7230 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18390: 00c7d4d0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18391: 00534f60 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18392: 00906d88 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18393: 009782e4 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18392: 00906d90 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18393: 009782ec 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18394: 00d77ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18395: 00d6c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ - 18396: 0080668c 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18397: 0097907c 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18398: 009a2fa0 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18396: 00806694 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18397: 00979084 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18398: 009a2fa8 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18399: 005650d8 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18400: 00db04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18401: 003165dc 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18402: 00db14ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 18403: 005dad08 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 18404: 008e8170 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18404: 008e8178 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18405: 00439d30 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18406: 00d6d914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18407: 004b5900 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18408: 00900ddc 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18408: 00900de4 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18409: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18410: 00d65dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18411: 007510fc 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18411: 00751104 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18412: 00db1874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18413: 009bf4b4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18414: 00936bec 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18413: 009bf4bc 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18414: 00936bf4 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18415: 00cc7870 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 18416: 00db0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18417: 00db15d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18418: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18419: 00db0a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18420: 00db12ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 18421: 00d70408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 18422: 0082a370 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18422: 0082a378 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18423: 00db1d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18424: 00d6d0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18425: 0081f530 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18426: 008d4db0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18425: 0081f538 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18426: 008d4db8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18427: 00d75958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18428: 00370040 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18429: 006305fc 80 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ - 18430: 007ae240 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18431: 008ab25c 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18430: 007ae248 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18431: 008ab264 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18432: 00db12da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18433: 0099335c 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18433: 00993364 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18434: 00d7b824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18435: 00d67ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18436: 005ca00c 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18437: 00291be8 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18438: 00d6c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18439: 00c7dfa4 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18440: 00db1ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18441: 003fd7d0 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18442: 005252b0 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18443: 00db0ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18444: 006db4b4 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18444: 006db4bc 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18445: 00db14dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18446: 00db0e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18447: 00902dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18447: 00902dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18448: 00db1550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18449: 00cc23e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 18450: 007e20bc 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18450: 007e20c4 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18451: 00db1e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18452: 00721704 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18452: 0072170c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18453: 00db002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18454: 00db288c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18455: 00db136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18456: 0043e248 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18457: 002972d4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18458: 00d7ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18459: 00da87e0 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18460: 00d71d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18461: 0098ec6c 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18461: 0098ec74 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18462: 00d67db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18463: 006b5e54 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 18464: 006ae4d8 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 18465: 006ad37c 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 18463: 006b5e5c 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18464: 006ae4e0 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 18465: 006ad384 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 18466: 00d6f210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18467: 00cc2254 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 18468: 00db1062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18469: 005ceca0 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18470: 00db1370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18471: 008d7b04 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18471: 008d7b0c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18472: 00db140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18473: 00db1a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18474: 004f9d7c 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18475: 0073f61c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18475: 0073f624 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 18476: 0063428c 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 18477: 007a8c20 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18477: 007a8c28 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18478: 0044b500 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18479: 00523404 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18480: 00649bd0 36 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 18481: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 18482: 0061e9c8 68 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 18483: 009bbea4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18484: 00811978 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 18485: 00718908 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18483: 009bbeac 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18484: 00811980 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18485: 00718910 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18486: 00d8d5c0 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18487: 00db13b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18488: 00d77c98 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18489: 00db0ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18490: 00b878f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18491: 00912f5c 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 18492: 00947b90 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18490: 00b87908 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18491: 00912f64 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 18492: 00947b98 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18493: 00d6be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18494: 00d6a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 18495: 0077d138 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18496: 00998134 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18495: 0077d140 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 18496: 0099813c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18497: 00db21ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18498: 00953084 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18498: 0095308c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18499: 00580f24 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18500: 00db11ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 18501: 00d74678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18502: 00d79150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 18503: 00d7abf0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18504: 00db15aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18505: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18506: 00d743d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18507: 007e31d8 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18507: 007e31e0 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18508: 003764d4 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18509: 00d74168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18510: 00d6ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18511: 004b5a38 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18512: 0098f8a8 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18512: 0098f8b0 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18513: 00d6c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18514: 007dcea4 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18514: 007dceac 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18515: 00545dc4 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18516: 00db21f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18517: 00d796d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18518: 00db0f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18519: 00db19b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18520: 00db0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18521: 00337cb0 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18522: 00d77a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18523: 00b99eb0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18523: 00b99ec0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18524: 00431bc8 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18525: 00d6d184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 18526: 006a43a0 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 18526: 006a43a8 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 18527: 00d6de84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18528: 003c7918 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18529: 00db11ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 18530: 00db1594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18531: 0064ad44 132 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 18532: 0063e380 100 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ - 18533: 007978e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 18533: 007978ec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18534: 004079e8 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18535: 0028ba28 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18536: 00db0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18537: 00cbea80 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18538: 00db08b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18539: 007a0318 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18539: 007a0320 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18540: 00db1688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18541: 00db0ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18542: 00912e94 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 18543: 00968ec8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18544: 007a81b8 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18545: 0094feb4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18542: 00912e9c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 18543: 00968ed0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18544: 007a81c0 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18545: 0094febc 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18546: 0043dee8 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18547: 00db2242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18548: 00db19f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18549: 0029b588 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18550: 009b6af4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18551: 007595c8 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18550: 009b6afc 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18551: 007595d0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18552: 002c598c 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18553: 007c25ec 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18554: 00901254 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18553: 007c25f4 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18554: 0090125c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18555: 00d79b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 18556: 0073e734 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 18557: 00aec588 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18558: 009a2388 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18556: 0073e73c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 18557: 00aec598 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18558: 009a2390 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18559: 00cc9b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 18560: 00db0e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18561: 00d7230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18562: 008c14ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18562: 008c14b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18563: 00d6703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18564: 00d7868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18565: 0090e7f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18565: 0090e7fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18566: 00d7bce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18567: 0056bd30 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18568: 008f137c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18568: 008f1384 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18569: 00db0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18570: 00db0b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18571: 00281668 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18572: 00d71f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18573: 00d75e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18574: 005da914 640 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 18575: 00cb13a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18576: 00db08a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18577: 0051c4a4 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18578: 0028de54 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18579: 00db0fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18580: 0055dbcc 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18581: 00d66bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 18582: 00cc0784 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 18583: 0092379c 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18583: 009237a4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18584: 00d6f1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18585: 00d7a3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18586: 00902d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18586: 00902d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18587: 00db07dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18588: 00db1b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18589: 00db0c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18590: 008e3828 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18590: 008e3830 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18591: 00d6bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18592: 005dad48 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ - 18593: 00761f70 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 18593: 00761f78 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18594: 00d67ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 18595: 00741f9c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 18595: 00741fa4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 18596: 00624cd0 504 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 18597: 00838a78 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18598: 008d93c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18597: 00838a80 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18598: 008d93d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18599: 00da76b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 18600: 00d64da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18601: 00439ea4 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18602: 00d637e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18603: 002976dc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18604: 00db0fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18605: 00d72d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18606: 00d74108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18607: 00924ddc 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18608: 006ccd74 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18607: 00924de4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18608: 006ccd7c 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18609: 00db2002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 18610: 00731688 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 18610: 00731690 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18611: 00d74278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18612: 00d74788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18613: 00d662b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18614: 005aafc0 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 18615: 00d73de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 18616: 00d72db0 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18617: 00d6ddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18618: 00db1eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18619: 002f3370 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18620: 00d7a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18621: 0028564c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 18622: 008c13f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18622: 008c13fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18623: 005cf0ac 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18624: 00daff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18625: 00537a10 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18626: 007ddba8 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18626: 007ddbb0 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18627: 00db2896 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18628: 00db0b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18629: 003ea2c4 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 18630: 00281448 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 18631: 00db2894 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 18632: 00992f64 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 18632: 00992f6c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 18633: 00d75d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 18634: 00d67270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 18635: 00537804 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 18636: 00d66f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 18637: 00db061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 18638: 0029815c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 18639: 0072cd44 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 18639: 0072cd4c 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 18640: 00d9e998 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 18641: 00291804 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 18642: 00db042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 18643: 0077a33c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 18643: 0077a344 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 18644: 00283fe8 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 18645: 00db1e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 18646: 0077fb8c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 18646: 0077fb94 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 18647: 0063dff0 52 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 18648: 00d7252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 18649: 00903048 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 18649: 00903050 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 18650: 00d76ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 18651: 00db2910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 18652: 00cc47f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 18653: 00daff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 18654: 009a1dcc 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 18654: 009a1dd4 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 18655: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 18656: 00d778d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 18657: 00db0b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 18658: 005a098c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 18659: 00d682a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 18660: 0029ab80 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 18661: 00988214 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 18661: 0098821c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 18662: 00437b40 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 18663: 00d64ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 18664: 0043b868 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 18665: 00db11e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 18666: 009c8280 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 18666: 009c8288 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 18667: 0027f68c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 18668: 0033adec 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 18669: 00dafe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 18670: 009a2e6c 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 18670: 009a2e74 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 18671: 00db0c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 18672: 00d6a940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 18673: 009adf24 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 18673: 009adf2c 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 18674: 00db23a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 18675: 008d5280 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 18675: 008d5288 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 18676: 00d75d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 18677: 00820024 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 18677: 0082002c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 18678: 0043dd4c 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 18679: 00846d50 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 18679: 00846d58 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 18680: 00d6e2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 18681: 0029a534 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 18682: 008c91bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 18683: 0077d708 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 18684: 00732654 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 18682: 008c91c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 18683: 0077d710 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 18684: 0073265c 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 18685: 00c7d260 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 18686: 00db026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 18687: 00c7de44 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 18688: 00db0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 18689: 00db00e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 18690: 008b9c48 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 18691: 00905194 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 18690: 008b9c50 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 18691: 0090519c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 18692: 00d68fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 18693: 002feee8 76 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 18694: 00db1f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 18695: 008abd74 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 18695: 008abd7c 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 18696: 00db1e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 18697: 00510118 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 18698: 00daff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 18699: 00db14d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 18700: 00db22c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 18701: 00d72bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 18702: 00938960 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 18702: 00938968 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 18703: 0032d6dc 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 18704: 00db1a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 18705: 00db06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 18706: 005d6508 360 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 18707: 007f1728 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 18707: 007f1730 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 18708: 00db0f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 18709: 00707e5c 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 18709: 00707e64 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 18710: 00cc0a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 18711: 00d63828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 18712: 00db1e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 18713: 00d6f320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 18714: 0056e80c 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 18715: 00dafd94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 18716: 00929d00 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 18716: 00929d08 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 18717: 00cca1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 18718: 008e02b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 18718: 008e02c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 18719: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 18720: 00db07e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 18721: 00298208 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 18722: 00562eac 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 18723: 007c1910 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 18723: 007c1918 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 18724: 00cc5c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 18725: 00db1172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 18726: 00d742d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 18727: 00cc0a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 18728: 00db1bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 18729: 00d7164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 18730: 00db2076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 18731: 00530e7c 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 18732: 00325bd4 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 18733: 00db13e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 18734: 00539d78 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 18735: 007b60f0 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 18735: 007b60f8 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 18736: 002ea604 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 18737: 00db1a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 18738: 00db0e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 18739: 00d7193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 18740: 00cd6414 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 18741: 00db158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 18742: 0056b32c 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 18743: 00526ddc 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 18744: 00745934 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 18744: 0074593c 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 18745: 00642028 228 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ - 18746: 007f4d84 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 18747: 00945030 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 18746: 007f4d8c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 18747: 00945038 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 18748: 004b936c 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 18749: 005da4d8 568 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 18750: 0091310c 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 18750: 00913114 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 18751: 00cbffc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 18752: 00c7ec68 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 18753: 00d6cea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 18754: 004075a0 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 18755: 005d17d0 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 18756: 00d73808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 18757: 00725bd4 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 18757: 00725bdc 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 18758: 00d79ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 18759: 0043d2ac 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 18760: 00d5dea8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 18761: 00d68100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 18762: 00951a5c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 18762: 00951a64 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 18763: 00c7d920 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 18764: 00d7879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 18765: 00b9e93c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 18765: 00b9e94c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 18766: 00db1ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 18767: 00db0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 18768: 00d6d124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 18769: 0073d9fc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 18769: 0073da04 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 18770: 00d74f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 18771: 00db1960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 18772: 0096679c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 18772: 009667a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 18773: 00640534 48 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ - 18774: 00768e64 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 18774: 00768e6c 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 18775: 00d79508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 18776: 00d77778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 18777: 00d721bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 18778: 009cc070 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 18779: 0084ed90 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 18778: 009cc078 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 18779: 0084ed98 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 18780: 00db1e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 18781: 00762984 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 18781: 0076298c 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 18782: 00d73ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 18783: 00db1bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 18784: 0077e2d0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 18784: 0077e2d8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 18785: 00d73438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 18786: 00d77608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 18787: 00db1538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 18788: 00966f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 18788: 00966f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 18789: 00db1738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 18790: 00d796c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 18791: 00d65fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 18792: 00d73728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 18793: 00d70ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 18794: 00d6cff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 18795: 00d65480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 18796: 006f7744 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 18796: 006f774c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 18797: 002f26b0 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 18798: 0058a650 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 18799: 005aac98 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 18800: 003885e8 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 18801: 00db0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 18802: 005bd9b0 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 18803: 009ca8f0 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 18803: 009ca8f8 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 18804: 00d783dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 18805: 00db1d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 18806: 00922144 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 18807: 0069d998 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 18808: 009a869c 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 18806: 0092214c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 18807: 0069d9a0 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 18808: 009a86a4 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 18809: 00d777e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 18810: 00cc0994 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 18811: 00806410 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 18812: 0073d7ec 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 18811: 00806418 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 18812: 0073d7f4 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 18813: 00db018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 18814: 00cc0d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 18815: 00db146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 18816: 00d6607c 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 18817: 00d5dc70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 18818: 00c7d4e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 18819: 00d74fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 18820: 00531938 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 18821: 003c9fa8 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 18822: 00d7190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 18823: 0077dd20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 18823: 0077dd28 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 18824: 00cc0910 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ - 18825: 00723ec8 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 18825: 00723ed0 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 18826: 00d72c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 18827: 009145cc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 18827: 009145d4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 18828: 00dafdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 18829: 007f0448 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 18830: 008ee1cc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 18829: 007f0450 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 18830: 008ee1d4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 18831: 002a3928 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 18832: 008d9cb0 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 18832: 008d9cb8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 18833: 005a6eb4 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 18834: 00628c8c 160 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ - 18835: 0077d7d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 18835: 0077d7e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 18836: 00db1706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 18837: 0096ad34 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 18837: 0096ad3c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 18838: 005a08c0 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 18839: 00d741e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 18840: 00db078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 18841: 00628a0c 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 18842: 0026ced8 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 18843: 00db1de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 18844: 00d70248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 18845: 00d7bc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 18846: 00db0b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 18847: 009c5728 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 18847: 009c5730 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 18848: 00d646e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 18849: 00745450 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 18849: 00745458 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 18850: 00db07c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 18851: 00d68f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 18852: 00d78dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 18853: 003824a8 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 18854: 0058e140 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 18855: 00d7840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 18856: 00db1294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 18857: 009c4a60 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 18857: 009c4a68 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 18858: 004b5458 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 18859: 00d67630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 18860: 00d7863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 18861: 00d74248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 18862: 009cd9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 18862: 009cd9a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 18863: 00d6f370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 18864: 00d6e6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 18865: 00d79cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 18866: 00732d5c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 18867: 00936040 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 18866: 00732d64 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 18867: 00936048 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 18868: 002982b8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 18869: 00ccea64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 18870: 00545fd8 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 18871: 00d7145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 18872: 00995368 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 18873: 00815a9c 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 18874: 009ac0d4 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 18872: 00995370 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 18873: 00815aa4 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 18874: 009ac0dc 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 18875: 00d6e164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 18876: 00dafec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 18877: 00537128 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 18878: 0093cfd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 18878: 0093cfd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 18879: 00535980 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 18880: 00403830 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 18881: 00d77788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 18882: 0099ad3c 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 18882: 0099ad44 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 18883: 00db1650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 18884: 00b932cc 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 18884: 00b932dc 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 18885: 0032ae90 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 18886: 002a95e0 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 18887: 0096b8c4 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 18888: 00b9e8f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 18889: 00732e44 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 18887: 0096b8cc 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 18888: 00b9e904 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 18889: 00732e4c 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 18890: 00db0c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 18891: 00d66cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 18892: 00d67330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 18893: 00797aa4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 18894: 00921e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 18895: 008c80d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 18896: 0094c118 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 18893: 00797aac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 18894: 00921e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 18895: 008c80e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 18896: 0094c120 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 18897: 00d638e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 18898: 00d66408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 18899: 00d74d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 18900: 00db21b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 18901: 0056e3b8 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 18902: 00d6d4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 18903: 00d78048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 18904: 002f577c 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 18905: 0099ef88 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 18905: 0099ef90 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 18906: 00db1aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 18907: 00d650d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 18908: 00c7e964 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 18909: 0053a338 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 18910: 00339070 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 18911: 00d6e184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 18912: 0069dfc8 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ - 18913: 00718fa8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 18914: 007f1078 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 18912: 0069dfd0 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 18913: 00718fb0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 18914: 007f1080 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 18915: 00db009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 18916: 00db143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 18917: 00d696c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 18918: 00d6b58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 18919: 00d716fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 18920: 005911c0 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 18921: 0027f12c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 18922: 00d7854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 18923: 00db1338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 18924: 0099177c 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 18925: 00737a28 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 18924: 00991784 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 18925: 00737a30 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 18926: 00540478 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 18927: 005da710 504 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 18928: 00d6d2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 18929: 008c1c30 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 18929: 008c1c38 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 18930: 00563cec 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 18931: 00db03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 18932: 00db0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 18933: 00d656bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 18934: 00d68340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 18935: 00bc61b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 18936: 00d77728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 18937: 00d6906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 18938: 00d75af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 18939: 00865e70 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 18939: 00865e78 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 18940: 00d6a9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 18941: 00db144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 18942: 0071d0c8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 18942: 0071d0d0 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 18943: 005a5b70 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 18944: 008d08c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 18945: 00836a24 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 18944: 008d08c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 18945: 00836a2c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 18946: 0032c404 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 18947: 00c77628 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 18948: 009787fc 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 18949: 009a3cc0 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 18948: 00978804 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 18949: 009a3cc8 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 18950: 004929f0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 18951: 00cd273c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwu │ │ │ │ 18952: 00cd66a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 18953: 0093d534 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 18953: 0093d53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 18954: 00d5e0c4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 18955: 00d67da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 18956: 002546b8 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 18957: 00db1758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 18958: 00c7e624 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 18959: 00db0b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 18960: 00d67b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 18961: 00702a58 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 18961: 00702a60 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 18962: 00d6e724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 18963: 008c8528 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 18963: 008c8530 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 18964: 00d6913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 18965: 00762970 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 18965: 00762978 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 18966: 005372f8 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 18967: 00d6f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ 18968: 00cd26b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwz │ │ │ │ - 18969: 009970bc 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 18969: 009970c4 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 18970: 00d737c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 18971: 00c654f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 18972: 00db1500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 18973: 00d7833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 18974: 00d6abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 18975: 0074a748 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 18976: 0077dfc8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 18977: 0099f3f8 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 18978: 00900d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 18975: 0074a750 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 18976: 0077dfd0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 18977: 0099f400 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 18978: 00900d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 18979: 00d73bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 18980: 0052b9b8 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 18981: 00d6f4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 18982: 00db0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 18983: 00d67d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 18984: 0091194c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 18984: 00911954 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 18985: 00db01da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 18986: 00db0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 18987: 00db1460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 18988: 00dafe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 18989: 008c9a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 18989: 008c9a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 18990: 00d74e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 18991: 00d64350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 18992: 00db0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 18993: 00281cb8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 18994: 00db0afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 18995: 00d6dcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 18996: 005ccbf4 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 18997: 00db1990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 18998: 009c6238 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 18998: 009c6240 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 18999: 00cc5da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 19000: 002e3ddc 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19001: 00c7e3d4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19002: 00821fe8 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19002: 00821ff0 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19003: 00d63988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19004: 00d78b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19005: 00d790a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19006: 008c1a48 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19006: 008c1a50 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19007: 0053878c 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19008: 008a83dc 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19008: 008a83e4 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19009: 00cd2ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19010: 009d4464 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19010: 009d446c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19011: 00d73358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19012: 007d054c 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19013: 0077cd1c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19012: 007d0554 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19013: 0077cd24 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19014: 0027f2a0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19015: 00daffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19016: 0081255c 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19016: 00812564 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19017: 00d6890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19018: 0058910c 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19019: 00d5dd78 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19020: 00d6f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19021: 00860bc0 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19021: 00860bc8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19022: 00d6b44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19023: 00960320 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19023: 00960328 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19024: 00323d28 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19025: 00d728d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19026: 00dafd76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19027: 00db0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19028: 00789060 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19029: 009b7f4c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19030: 0073c4e0 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 19031: 007870d8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19028: 00789068 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19029: 009b7f54 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19030: 0073c4e8 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19031: 007870e0 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19032: 00cc3358 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19033: 00d7af4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19034: 00db1c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19035: 00720828 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19035: 00720830 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19036: 00d76758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19037: 00db2358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19038: 009c4878 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19038: 009c4880 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19039: 00db0c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 19040: 0073e71c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19040: 0073e724 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19041: 00d6b5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19042: 004b7a48 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19043: 00d7b6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19044: 00dafd82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19045: 00d65edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19046: 00d73b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19047: 00db1fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19048: 00c7d984 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19049: 00d6f880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19050: 00296b64 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19051: 00d7883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19052: 00403e38 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19053: 00958810 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19053: 00958818 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19054: 00d6bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19055: 00ccd540 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19056: 005c7274 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19057: 00b87988 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19058: 00744d90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19059: 00b0d538 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19057: 00b87998 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19058: 00744d98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19059: 00b0d548 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19060: 00dafe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19061: 007e20dc 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19062: 008c8e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19061: 007e20e4 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19062: 008c8e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19063: 00d696f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19064: 0032a810 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19065: 00b0d534 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19065: 00b0d544 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19066: 00db0db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19067: 00d761b4 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19068: 0090b754 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19068: 0090b75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19069: 004164b8 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19070: 00db1494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19071: 00824df8 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19071: 00824e00 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19072: 00db2364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19073: 0058e25c 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19074: 008e7a60 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19075: 0099faa0 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19074: 008e7a68 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19075: 0099faa8 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19076: 0062d194 312 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19077: 00d6d694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19078: 00db1940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19079: 009d2b98 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19079: 009d2ba0 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19080: 002e3de8 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19081: 0093db20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19081: 0093db28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19082: 005cef84 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19083: 00da7673 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19084: 00d7b604 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19085: 00b0d3e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19085: 00b0d3f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19086: 0058a4d8 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19087: 00db18de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19088: 00cc2884 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19089: 00d67300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 19090: 0073c218 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19090: 0073c220 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19091: 0057d2ec 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19092: 00db0e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19093: 006e67d4 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19093: 006e67dc 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19094: 0039fb58 40 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19095: 009a1c00 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19096: 00921b84 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19095: 009a1c08 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19096: 00921b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19097: 002a31f4 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19098: 00d7bbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19099: 00744a4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19099: 00744a54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19100: 00db1e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19101: 008a69ac 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19101: 008a69b4 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19102: 00375a18 764 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19103: 00d6c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19104: 003c3a58 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19105: 00d76124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19106: 00d68c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19107: 009d1f04 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19107: 009d1f0c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19108: 00d7ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19109: 00db0ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19110: 008c7abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 19111: 009872e4 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19112: 0073e054 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19113: 007079f8 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19114: 008fd518 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19110: 008c7ac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19111: 009872ec 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19112: 0073e05c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19113: 00707a00 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19114: 008fd520 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19115: 00db20f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19116: 00d7b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19117: 003c3890 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19118: 006a8740 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19119: 008f87f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19120: 00723430 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19118: 006a8748 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19119: 008f87f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19120: 00723438 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19121: 00db0982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19122: 00d64230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19123: 0057c4ac 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19124: 00db0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19125: 0062abd0 28 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19126: 009aebd0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19127: 0095f774 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19126: 009aebd8 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19127: 0095f77c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19128: 00c79128 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19129: 00621514 412 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19130: 00924c9c 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19131: 0095eb28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19132: 008adcdc 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19130: 00924ca4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19131: 0095eb30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19132: 008adce4 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19133: 00d68120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19134: 008120b4 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19134: 008120bc 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19135: 00db182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19136: 0090685c 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19136: 00906864 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19137: 00dafdb0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19138: 0029a98c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19139: 00db2750 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19140: 00cc8c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19141: 003268b0 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19142: 00762a18 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19142: 00762a20 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19143: 00d7a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19144: 00db12b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19145: 008f8738 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19145: 008f8740 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19146: 00db0fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19147: 00781ce0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19147: 00781ce8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19148: 00d6d1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19149: 00755b0c 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19149: 00755b14 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19150: 00db1a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 19151: 0083eaa8 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19151: 0083eab0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19152: 00db1686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19153: 00db123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19154: 00db21aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19155: 005fe000 388 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19156: 007bae10 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 19157: 0073e914 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19158: 00942480 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19156: 007bae18 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19157: 0073e91c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19158: 00942488 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19159: 00d791fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19160: 008eff8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19160: 008eff94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19161: 00d6ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19162: 00db1c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19163: 00281884 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19164: 002e4718 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19165: 00db0914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19166: 00d67d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19167: 0079f790 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19167: 0079f798 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19168: 00d6c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19169: 00db0ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19170: 00d71a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19171: 004b9d5c 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19172: 007875c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19172: 007875d0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19173: 00db162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19174: 00d6fce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19175: 00d63a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19176: 008c8698 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19176: 008c86a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19177: 00db029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19178: 0093415c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19178: 00934164 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19179: 005ab45c 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19180: 00dafdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19181: 0099c248 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19181: 0099c250 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19182: 00db1ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19183: 00d7154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19184: 00dafe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19185: 0092cca8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19185: 0092ccb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19186: 00d796b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19187: 00d79748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19188: 007ba374 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19188: 007ba37c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19189: 002a5f80 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19190: 008b83d0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19191: 00957ec8 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19190: 008b83d8 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19191: 00957ed0 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19192: 00cd672c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ - 19193: 0078825c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19193: 00788264 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19194: 00d753a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19195: 00d6d924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19196: 007dad68 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19197: 00922258 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19196: 007dad70 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19197: 00922260 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19198: 00db030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19199: 00c7e1e0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19200: 0095a454 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19200: 0095a45c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19201: 005c3a30 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19202: 00d6ed30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19203: 00d7130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19204: 009411b8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19204: 009411c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19205: 00cbff44 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19206: 009950d8 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19207: 00903af8 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19206: 009950e0 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19207: 00903b00 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19208: 00db1444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 19209: 00706840 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19209: 00706848 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19210: 00db0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19211: 00db203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ - 19212: 008c74a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19213: 0075b1e8 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19212: 008c74a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19213: 0075b1f0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19214: 00db1fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19215: 00d7bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19216: 00d6bebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19217: 00dafff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19218: 002fb37c 336 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19219: 00c7d294 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19220: 009d4388 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19220: 009d4390 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19221: 00db0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19222: 00db09da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19223: 00286fc8 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19224: 00d791a0 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19225: 00d6e644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19226: 00751438 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19226: 00751440 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19227: 00538e08 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19228: 006ef5b8 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19229: 0086932c 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19228: 006ef5c0 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19229: 00869334 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19230: 00db232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19231: 00723690 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19231: 00723698 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19232: 00d73a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19233: 00d78e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19234: 007a5fb0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19234: 007a5fb8 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19235: 00c673f8 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19236: 008581c8 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19236: 008581d0 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19237: 00384898 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19238: 00976808 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19238: 00976810 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19239: 00290670 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19240: 00936950 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19240: 00936958 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19241: 00d74598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19242: 00cc4b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19243: 008d4fd4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19243: 008d4fdc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19244: 00cc92bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19245: 00db14ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19246: 008298fc 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19246: 00829904 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19247: 00db1bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19248: 00d67890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19249: 00953904 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19250: 00964748 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19251: 0084ceb0 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19249: 0095390c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19250: 00964750 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19251: 0084ceb8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19252: 00db02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19253: 00d7111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19254: 008b851c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19255: 00733714 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19254: 008b8524 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19255: 0073371c 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19256: 00d6f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19257: 0096b47c 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19257: 0096b484 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19258: 00d767a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19259: 00634b54 312 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19260: 00d7be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19261: 005ad670 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19262: 00d76f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19263: 008cabd4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19264: 0094b59c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19263: 008cabdc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19264: 0094b5a4 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19265: 00db010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19266: 007b63b4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19267: 009acfe0 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19266: 007b63bc 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19267: 009acfe8 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19268: 00d67800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19269: 00db15c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19270: 00db0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19271: 00d7166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19272: 00393408 120 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19273: 0070eae4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19274: 00906630 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19273: 0070eaec 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19274: 00906638 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19275: 00d75190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19276: 00d78e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19277: 00950a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19277: 00950a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19278: 00d68040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19279: 00daff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19280: 005a58f0 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19281: 008db4e4 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19282: 009a6094 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19281: 008db4ec 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19282: 009a609c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19283: 00db1e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19284: 006e6c60 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19285: 009b1de4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19284: 006e6c68 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19285: 009b1dec 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19286: 0057d094 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19287: 00db0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19288: 00d6b65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19289: 00d76c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 19290: 0094e7a0 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19290: 0094e7a8 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19291: 00cd1194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19292: 004042fc 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19293: 00db0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19294: 00976378 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19294: 00976380 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19295: 00d72af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19296: 00580924 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19297: 00db14a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19298: 0090598c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19298: 00905994 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19299: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19300: 00552774 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19301: 00d6f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19302: 00d650c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19303: 002a4630 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19304: 00824f60 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19304: 00824f68 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19305: 00d79a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19306: 002aa900 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19307: 00d63bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19308: 00ccc6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19309: 00d67f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19310: 00db0890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19311: 00d77ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19312: 00d74b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19313: 00ccd4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19314: 00db06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19315: 00289300 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19316: 00d6f3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19317: 0098bde4 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19318: 0095d014 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19319: 007080d4 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19320: 009d3f40 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19317: 0098bdec 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19318: 0095d01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19319: 007080dc 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19320: 009d3f48 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19321: 00dafd5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19322: 00db1188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19323: 006e7b48 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19323: 006e7b50 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19324: 00d74ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19325: 00d7b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19326: 00cc46f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19327: 00d7a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19328: 00db0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19329: 00811ad8 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19330: 008c8cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19329: 00811ae0 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19330: 008c8cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19331: 00d6e1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19332: 0057c2d8 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19333: 0060c47c 212 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19334: 008fd058 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19335: 00737988 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19334: 008fd060 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19335: 00737990 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19336: 00d6d934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19337: 005a6c40 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19338: 005b0894 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19339: 00758a58 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19340: 007977a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19341: 009a3234 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19342: 009844e8 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19343: 007fe684 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19344: 0079500c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19345: 009623ac 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19339: 00758a60 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19340: 007977ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19341: 009a323c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19342: 009844f0 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19343: 007fe68c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19344: 00795014 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19345: 009623b4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19346: 00cca12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 19347: 00d64f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19348: 00d661e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19349: 00d6d684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19350: 00299970 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19351: 008c7f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19351: 008c7f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19352: 00d718ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 19353: 0061de78 788 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 19354: 008fd588 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19355: 006e6bec 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19354: 008fd590 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19355: 006e6bf4 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19356: 00324380 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19357: 00969e48 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19357: 00969e50 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19358: 003c399c 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19359: 00d76998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19360: 00db118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19361: 005ca300 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19362: 00db0980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19363: 00db12c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19364: 00d74718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19365: 0029ac28 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 19366: 009c845c 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 19366: 009c8464 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 19367: 00d6c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19368: 007f7638 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19368: 007f7640 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19369: 004f3c20 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19370: 003c37ec 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19371: 00db2010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 19372: 00511c74 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19373: 00d6efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19374: 00d6a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19375: 00d641d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19376: 00db09de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19377: 00db0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19378: 00951bc4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19378: 00951bcc 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19379: 00d70748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 19380: 0090d390 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19380: 0090d398 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 19381: 0063fbb4 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 19382: 00749ff4 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19382: 00749ffc 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19383: 00c66b54 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 19384: 00938eb4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19384: 00938ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19385: 004754ac 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19386: 008d7e08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 19387: 00773ddc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19386: 008d7e10 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19387: 00773de4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19388: 002daad0 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19389: 00db1728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19390: 0056ae70 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19391: 00806378 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19391: 00806380 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19392: 00db1b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19393: 003c28d0 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19394: 00db155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19395: 00293450 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19396: 005c84f0 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19397: 00db069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19398: 00d8dccc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19399: 00d7210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19400: 0028b1dc 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19401: 0099f550 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19401: 0099f558 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19402: 00db1fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19403: 00d6df14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19404: 00779bfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19404: 00779c04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19405: 00d6a680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19406: 00779c3c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19407: 0095f638 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19406: 00779c44 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19407: 0095f640 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19408: 00db1bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19409: 00779c84 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19410: 00779dec 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19411: 00779e44 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19409: 00779c8c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19410: 00779df4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19411: 00779e4c 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19412: 00d74508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19413: 00d77918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19414: 00779ea4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19414: 00779eac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19415: 00db1dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19416: 00d77218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 19417: 007080b4 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 19417: 007080bc 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19418: 00db17e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19419: 007bb688 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19419: 007bb690 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19420: 00d74588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19421: 00db101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19422: 00d777a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19423: 00d7211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19424: 0095c820 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19424: 0095c828 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 19425: 00db05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19426: 002e71d0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19427: 009097a4 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19427: 009097ac 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19428: 00cc802c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 19429: 00d6b4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19430: 00db225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 19431: 00737a34 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 19431: 00737a3c 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19432: 00d72d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19433: 008a85e8 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19434: 007286cc 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19433: 008a85f0 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19434: 007286d4 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19435: 00db11f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 19436: 005e2cd4 76 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 19437: 00dafdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19438: 0090e0c8 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19439: 007e5660 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19438: 0090e0d0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19439: 007e5668 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19440: 00d7206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19441: 00d69fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19442: 00d741d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19443: 0093a2c8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19443: 0093a2d0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19444: 00d6e5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19445: 00d77d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19446: 00572ce8 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19447: 00db2166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19448: 00338f70 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19449: 00cd3ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 19450: 00d669e4 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19451: 0094c264 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19452: 007a87ec 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19451: 0094c26c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19452: 007a87f4 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19453: 00d74ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19454: 0057d10c 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19455: 0094d324 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19455: 0094d32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 19456: 00cd3f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 19457: 008159d8 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19457: 008159e0 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19458: 00d77d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19459: 00d6e144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19460: 00c7df8c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19461: 00520f78 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 19462: 00774fd8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 19462: 00774fe0 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19463: 00db092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19464: 00d6f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19465: 00d721ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 19466: 009c5950 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 19467: 006d7f54 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19466: 009c5958 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 19467: 006d7f5c 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19468: 00dafe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 19469: 0071ee44 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 19469: 0071ee4c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19470: 00db0b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 19471: 0078f52c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 19471: 0078f534 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19472: 00db09fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19473: 005c24bc 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19474: 0057ab9c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19475: 004512d8 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19476: 00646390 232 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 19477: 0057c53c 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19478: 0093cac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19478: 0093cad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19479: 00db2038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 19480: 00db0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19481: 00dafd87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19482: 00db05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19483: 007ba308 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19484: 007d57e8 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19485: 009605c8 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19483: 007ba310 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19484: 007d57f0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19485: 009605d0 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19486: 00db0be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 19487: 0061892c 536 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 19488: 007e53b0 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19488: 007e53b8 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19489: 00d69ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 19490: 00743824 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19491: 0074a0d4 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19492: 009846f8 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19490: 0074382c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 19491: 0074a0dc 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19492: 00984700 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19493: 00db2891 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19494: 002be710 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19495: 00d7b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19496: 00d658f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19497: 00d77dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19498: 00d66458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19499: 009114a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19499: 009114a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19500: 00db1c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19501: 00824cf0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 19502: 0073d72c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 19501: 00824cf8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19502: 0073d734 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 19503: 00cc85d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpo │ │ │ │ 19504: 00db0c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19505: 008f2368 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19505: 008f2370 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19506: 002ef020 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19507: 00997da4 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19508: 0098a964 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19507: 00997dac 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19508: 0098a96c 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19509: 00cc84d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpu │ │ │ │ 19510: 0062ab98 28 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 19511: 00db173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19512: 00d6c14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 19513: 00744f3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 19513: 00744f44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19514: 00db100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19515: 00db0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19516: 005aceec 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19517: 00cd3d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 19518: 00563aa0 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19519: 007bb680 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 19520: 007cc3c8 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19519: 007bb688 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19520: 007cc3d0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19521: 00d77358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 19522: 00743530 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 19522: 00743538 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19523: 004995d0 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19524: 00d74d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19525: 00d72ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19526: 00d7bc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19527: 00d78de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19528: 009ad1e0 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19529: 0074df04 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19528: 009ad1e8 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19529: 0074df0c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19530: 00d75c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19531: 002a312c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19532: 00d63a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19533: 00cccf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 19534: 00db1ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19535: 00d70838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 19536: 00824a48 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19536: 00824a50 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19537: 00db157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19538: 00cc36f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 19539: 00db177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19540: 005b9c3c 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 19541: 00707524 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 19541: 0070752c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19542: 002f9b48 3504 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19543: 00941ed0 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19543: 00941ed8 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19544: 00db0b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19545: 00db00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19546: 00db1d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 19547: 0077d16c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 19547: 0077d174 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19548: 00d64e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19549: 00583864 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19550: 00db085c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19551: 00db06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19552: 008c8864 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19552: 008c886c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19553: 00282f50 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19554: 008106e8 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19554: 008106f0 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19555: 00db0f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19556: 00db18a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19557: 00d6d2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19558: 00ccc64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 19559: 00db0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19560: 00d745b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19561: 00db039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19562: 00d776f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19563: 00982274 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 19564: 00717508 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 19563: 0098227c 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19564: 00717510 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19565: 0053afac 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19566: 00930e44 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19566: 00930e4c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19567: 00d70588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 19568: 00d706c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 19569: 00db1bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19570: 00db0e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19571: 00db175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19572: 007dbfe8 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19572: 007dbff0 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19573: 00d7c0a8 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19574: 00db1112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19575: 00647484 396 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 19576: 006314a0 440 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 19577: 00d727d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19578: 00d67e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19579: 002f3368 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19580: 00888f98 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19580: 00888fa0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 19581: 00646684 192 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 19582: 0091d044 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19582: 0091d04c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19583: 005127bc 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19584: 00942314 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19584: 0094231c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19585: 00d78a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19586: 00d77518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19587: 009312b8 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19588: 0074bfb0 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19587: 009312c0 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19588: 0074bfb8 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19589: 00c7b3a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19590: 00d6a520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19591: 00646744 48 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 19592: 0058778c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19593: 006477b0 484 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 19594: 00d6da44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19595: 00d69588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19596: 00db1f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19597: 00cce53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ - 19598: 00779764 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 19598: 0077976c 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19599: 00d644d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19600: 009d1e80 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19600: 009d1e88 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19601: 00d722ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19602: 003972f0 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19603: 0063c418 1168 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 19604: 00d67be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19605: 00d6f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19606: 00722edc 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19606: 00722ee4 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19607: 00db17f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19608: 00db1078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 19609: 00d75370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 19610: 00646774 52 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ - 19611: 0096703c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 19612: 0077fccc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 19611: 00967044 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 19612: 0077fcd4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 19613: 00d63ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 19614: 00db1e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 19615: 0080fea4 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 19615: 0080feac 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 19616: 00c63a1c 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 19617: 009affb0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 19617: 009affb8 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 19618: 00db0884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 19619: 00db12a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 19620: 0028b6dc 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 19621: 00d7124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 19622: 00dafdb6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 19623: 007d5918 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 19623: 007d5920 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 19624: 00c6662c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 19625: 00407d08 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 19626: 00db0c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 19627: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 19628: 009a78f0 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 19629: 0073e284 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 19630: 00724344 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 19631: 009262a0 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 19628: 009a78f8 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 19629: 0073e28c 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 19630: 0072434c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 19631: 009262a8 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 19632: 00256254 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 19633: 00cd08d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ - 19634: 0071cc84 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 19634: 0071cc8c 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 19635: 00db0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 19636: 00d6e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 19637: 003c7e2c 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 19638: 00d70238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 19639: 006ad028 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 19639: 006ad030 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 19640: 00d6ee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 19641: 00376e50 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 19642: 006f7950 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 19642: 006f7958 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 19643: 00d6e544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 19644: 009190b0 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 19644: 009190b8 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 19645: 00d7b4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 19646: 0083886c 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 19646: 00838874 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 19647: 00d797e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 19648: 00d6bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 19649: 00c84ad0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 19650: 003266a4 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 19651: 00db1fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 19652: 0029b794 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 19653: 0093a3bc 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 19653: 0093a3c4 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 19654: 00d7b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 19655: 008e3134 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 19655: 008e313c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 19656: 00db0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 19657: 00253350 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 19658: 0036f8ec 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 19659: 00db097a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 19660: 00dafd6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 19661: 00db01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 19662: 00daffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -19669,444 +19669,444 @@ │ │ │ │ 19665: 00db057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 19666: 00d64190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 19667: 0028176c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 19668: 00db1a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 19669: 00db12a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_RETRY_DSTATE │ │ │ │ 19670: 00d70728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 19671: 00d67bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 19672: 007170f4 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 19672: 007170fc 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 19673: 00d719ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 19674: 00d7a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 19675: 0029a034 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 19676: 00db22fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 19677: 0085e610 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 19677: 0085e618 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 19678: 002ab220 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 19679: 00db0c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 19680: 009875a4 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 19680: 009875ac 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 19681: 00db21b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 19682: 00db12f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 19683: 0099f5c4 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 19684: 0094ddc0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 19683: 0099f5cc 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 19684: 0094ddc8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 19685: 002f2418 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 19686: 003c9f64 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 19687: 00d6a760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 19688: 008fa780 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 19688: 008fa788 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 19689: 00daff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 19690: 008da310 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 19690: 008da318 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 19691: 00d63d68 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 19692: 00db1c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 19693: 008ca2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 19693: 008ca2a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 19694: 00daff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 19695: 00db0920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 19696: 00db1598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 19697: 00db0d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 19698: 002a6178 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 19699: 0084cae8 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 19699: 0084caf0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 19700: 002aec5c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 19701: 0096a894 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 19701: 0096a89c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 19702: 00d68650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 19703: 00291cbc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 19704: 0090b640 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 19704: 0090b648 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 19705: 0030d568 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 19706: 00d6cdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 19707: 0056d84c 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 19708: 00cce7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 19709: 00db0856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 19710: 00917b14 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 19711: 0077fc2c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 19710: 00917b1c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 19711: 0077fc34 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 19712: 0056d504 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 19713: 00dafeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 19714: 00d71b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 19715: 0074e7c4 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 19715: 0074e7cc 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 19716: 00da766d 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 19717: 00957044 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 19717: 0095704c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 19718: 00d7a5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 19719: 002830d0 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 19720: 00cd1950 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 19721: 00db06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 19722: 00db2260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 19723: 009bd3d8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 19723: 009bd3e0 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 19724: 00daffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 19725: 00db1d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 19726: 0090d9b4 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 19726: 0090d9bc 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 19727: 002fb350 44 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 19728: 00d72940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 19729: 004b61e0 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 19730: 00740874 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 19730: 0074087c 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 19731: 00db0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 19732: 006a4b40 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 19732: 006a4b48 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 19733: 0064bd68 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 19734: 00d627fc 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 19735: 00db1630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 19736: 005d4dd4 72 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 19737: 002f1198 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 19738: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 19739: 00905d94 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 19739: 00905d9c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 19740: 00d6bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 19741: 00db1b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 19742: 005a3a98 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 19743: 00cc30c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 19744: 008be088 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 19744: 008be090 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 19745: 00db20f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 19746: 00db0c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 19747: 00d73e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 19748: 0094dccc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 19749: 00914734 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 19748: 0094dcd4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 19749: 0091473c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 19750: 00db063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 19751: 00db0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 19752: 008f6ca4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 19752: 008f6cac 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 19753: 00db013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 19754: 0084cfdc 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 19755: 00707890 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 19754: 0084cfe4 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 19755: 00707898 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 19756: 00bc5fe0 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 19757: 00db204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 19758: 00db036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 19759: 00db0bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 19760: 00d78cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 19761: 00d66e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 19762: 00d6edd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 19763: 00d6fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 19764: 007f4e78 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 19764: 007f4e80 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 19765: 0062d2cc 424 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 19766: 00db2022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 19767: 00db1ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 19768: 00d6f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 19769: 00d6917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 19770: 008124c4 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 19770: 008124cc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 19771: 00d77b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 19772: 0073d058 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 19772: 0073d060 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 19773: 00d77b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 19774: 00581118 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 19775: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 19776: 00966b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 19776: 00966b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 19777: 00db0dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 19778: 00db0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 19779: 0083e97c 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 19780: 00707744 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 19779: 0083e984 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 19780: 0070774c 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 19781: 00db111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 19782: 007bc738 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 19782: 007bc740 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 19783: 00db1cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 19784: 00db00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 19785: 00db1fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 19786: 00db1c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 19787: 0061f7e0 1176 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 19788: 00db0e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 19789: 0072ed28 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 19789: 0072ed30 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 19790: 00d672c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 19791: 00813dfc 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 19791: 00813e04 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 19792: 0026d248 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 19793: 00d6f7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 19794: 0081f548 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 19795: 00921dac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 19794: 0081f550 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 19795: 00921db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 19796: 00db0dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 19797: 00db04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 19798: 00d71afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 19799: 00dafe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 19800: 00d701e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 19801: 00db1074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 19802: 00db08e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 19803: 00d6918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 19804: 0099713c 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 19805: 0093609c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 19806: 00733858 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 19804: 00997144 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 19805: 009360a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 19806: 00733860 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 19807: 0038c01c 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 19808: 00db17da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 19809: 0097e1e4 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 19809: 0097e1ec 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 19810: 00291a60 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 19811: 00db0ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 19812: 008e4484 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 19813: 006f68b8 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 19814: 009b44c0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 19812: 008e448c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 19813: 006f68c0 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 19814: 009b44c8 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 19815: 00db1800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 19816: 00db04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 19817: 00918974 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 19818: 00743fc4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 19817: 0091897c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 19818: 00743fcc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 19819: 00d75180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 19820: 00db2386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19821: 002a1ae8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 19822: 00d78098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 19823: 008f828c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 19824: 009258d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 19823: 008f8294 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 19824: 009258d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 19825: 00db09f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 19826: 00d73ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 19827: 00db02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 19828: 00dafdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 19829: 00db0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 19830: 007b5e80 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 19830: 007b5e88 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 19831: 00db0b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 19832: 00b2e950 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 19832: 00b2e960 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 19833: 00db22be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19834: 00d77f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 19835: 009bb3e4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 19836: 0091670c 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 19837: 00952eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 19835: 009bb3ec 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 19836: 00916714 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 19837: 00952ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 19838: 0063ef88 100 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 19839: 00bc7900 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 19840: 00c7e5a4 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 19841: 0091062c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 19841: 00910634 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 19842: 00db0bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 19843: 00d649e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 19844: 00db0a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 19845: 0095fbe8 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 19846: 00965d88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 19845: 0095fbf0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 19846: 00965d90 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 19847: 00db1e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 19848: 00db1536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 19849: 00d7b564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 19850: 0063efec 112 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 19851: 00d7882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 19852: 00d8d5a1 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 19853: 00d685e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 19854: 00db1340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 19855: 00d7895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 19856: 00d7c090 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 19857: 00291cdc 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 19858: 007ac150 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 19858: 007ac158 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 19859: 00cce014 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 19860: 009b1b40 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 19861: 008d9550 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 19860: 009b1b48 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 19861: 008d9558 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 19862: 00db147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 19863: 00db08cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 19864: 009640b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 19865: 006f6078 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 19864: 009640c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 19865: 006f6080 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 19866: 0063f05c 96 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 19867: 00db0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 19868: 008f7c6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 19868: 008f7c74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 19869: 00d74348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 19870: 00911108 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 19870: 00911110 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 19871: 00db009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 19872: 00809eb4 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 19872: 00809ebc 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 19873: 00db0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 19874: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 19875: 005ad960 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 19876: 007424e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 19876: 007424f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 19877: 004466ec 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 19878: 0050fbd0 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 19879: 00d76bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 19880: 00d68fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 19881: 009912dc 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 19881: 009912e4 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 19882: 002a1b50 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 19883: 00d74d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 19884: 00cd084c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 19885: 009518f8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 19886: 009801cc 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 19885: 00951900 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 19886: 009801d4 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 19887: 00db18e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 19888: 00db224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 19889: 00d6a5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 19890: 00d73e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 19891: 0090e3e4 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 19891: 0090e3ec 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 19892: 00d6e5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 19893: 00d75f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 19894: 00dafe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 19895: 00db166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 19896: 00d661d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 19897: 00da7682 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 19898: 004079d0 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 19899: 005cde64 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 19900: 00b0d014 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 19901: 00799c38 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 19900: 00b0d024 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 19901: 00799c40 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 19902: 00d6f390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 19903: 005ce9a8 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 19904: 00d76c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 19905: 00db02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 19906: 005579f0 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 19907: 00db20b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 19908: 00399748 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 19909: 00d652b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 19910: 00db0be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 19911: 00d65904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 19912: 00534ac8 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 19913: 008eddc8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 19913: 008eddd0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 19914: 00d75848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 19915: 00db195e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 19916: 008f3d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 19916: 008f3d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 19917: 00d64600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 19918: 00db1b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 19919: 00db1c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 19920: 0074d024 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 19920: 0074d02c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 19921: 00d70208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 19922: 00384438 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 19923: 0077aaec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 19923: 0077aaf4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 19924: 00db22ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 19925: 00c7e050 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 19926: 00d76a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 19927: 0039b888 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 19928: 002e5c04 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 19929: 00db1056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 19930: 00d68b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 19931: 007bc620 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 19931: 007bc628 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 19932: 00db0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 19933: 00db052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 19934: 0099c358 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 19934: 0099c360 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 19935: 00d6c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 19936: 008ce2c4 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 19936: 008ce2cc 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 19937: 00cd4ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 19938: 00db0d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 19939: 0029448c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 19940: 00d6ce14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 19941: 004f2a98 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 19942: 002a4660 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 19943: 00daff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 19944: 00db10a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 19945: 00d6e2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 19946: 00d66598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 19947: 00cce74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 19948: 006e60d8 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 19948: 006e60e0 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 19949: 006299bc 116 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 19950: 00d6c648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 19951: 0062986c 84 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 19952: 00db034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 19953: 003243c8 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 19954: 0053197c 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 19955: 007622b8 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 19955: 007622c0 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 19956: 00db19b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 19957: 00294fec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 19958: 007f4568 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 19958: 007f4570 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 19959: 00d5e1ac 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 19960: 0063ebd0 80 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ - 19961: 0071bcbc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 19961: 0071bcc4 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 19962: 00d76054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 19963: 009bed5c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 19963: 009bed64 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 19964: 00d67eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 19965: 008e6a54 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 19965: 008e6a5c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 19966: 00505d7c 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 19967: 008f5914 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 19967: 008f591c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 19968: 005a4368 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 19969: 0086e490 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 19969: 0086e498 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 19970: 0063ec6c 76 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 19971: 00d79e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 19972: 00d6fcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 19973: 0051cf18 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 19974: 009c4f80 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 19974: 009c4f88 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 19975: 00db26cc 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 19976: 00bca8ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 19977: 00537018 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 19978: 00329ed8 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 19979: 00742af4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 19979: 00742afc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 19980: 00d672b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 19981: 0074115c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 19981: 00741164 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 19982: 00db0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 19983: 0095cea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 19983: 0095ceac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 19984: 00db2384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19985: 002e77d0 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 19986: 004a2eb8 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 19987: 00d745c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 19988: 00d77c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 19989: 00d6d594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 19990: 00db1086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 19991: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 19992: 00d6879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 19993: 00d70108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 19994: 0063ed04 92 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 19995: 002935cc 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 19996: 00db1bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 19997: 0029f898 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 19998: 009b2ebc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 19998: 009b2ec4 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 19999: 002a0a74 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20000: 00db0adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20001: 00745dc4 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20001: 00745dcc 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20002: 00d6a9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20003: 00db22bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20004: 00d77638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20005: 00812608 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20005: 00812610 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20006: 00d6f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20007: 00d7a770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20008: 00790de8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20008: 00790df0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20009: 0029b464 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20010: 00db0b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20011: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20012: 007439b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20012: 007439b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20013: 00db1000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20014: 008fc8f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20014: 008fc8fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20015: 00d6b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20016: 008de7c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20016: 008de7d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20017: 00db0e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20018: 00cc088c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20019: 00ccb5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ - 20020: 0073f124 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20020: 0073f12c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20021: 00db21f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20022: 00c7d720 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20023: 00cc3148 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20024: 00db1cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20025: 00d67720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20026: 00d68bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20027: 003aa564 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20028: 0063e37c 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20029: 00756ab4 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20030: 007bacd4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20031: 0092dcf8 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20029: 00756abc 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20030: 007bacdc 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20031: 0092dd00 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20032: 00db1d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20033: 0096a954 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20033: 0096a95c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20034: 006469b8 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20035: 00d77ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20036: 00d69df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20037: 00646a84 84 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ - 20038: 007973d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20038: 007973d8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20039: 00d65efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20040: 00791f38 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20041: 00792b24 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20040: 00791f40 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20041: 00792b2c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20042: 00dafd9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20043: 008f9618 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20043: 008f9620 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20044: 00cd3318 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20045: 00864e90 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20046: 00793318 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20045: 00864e98 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20046: 00793320 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20047: 006469fc 68 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20048: 00db116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20049: 00d77fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20050: 00629a30 116 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20051: 003dbf28 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20052: 006298c0 84 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20053: 00d7b8b4 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20054: 00db0bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20055: 00cc9868 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20056: 0063ec20 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20057: 009cae94 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20057: 009cae9c 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20058: 00d6faac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20059: 0085814c 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20059: 00858154 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20060: 004b5848 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20061: 00db1a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20062: 00646a40 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20063: 00c6aae8 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20064: 00d7b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20065: 00db0b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20066: 00d788fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20067: 0063ecb8 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20068: 004a3dd0 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20069: 002f06ac 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20070: 0077e5e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20070: 0077e5f0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20071: 0043a488 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20072: 00db1740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20073: 008dafd8 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20073: 008dafe0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20074: 00d64f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20075: 00646b40 140 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20076: 007a656c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20076: 007a6574 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20077: 0028f4b4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20078: 0098355c 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20078: 00983564 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20079: 00d6935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20080: 00947888 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20080: 00947890 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20081: 00d6db64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20082: 00d72870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20083: 00d6c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20084: 00d769b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20085: 0079fe34 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20085: 0079fe3c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20086: 00d72c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20087: 005cb5c8 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20088: 0064aa78 48 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20089: 00d73988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20090: 00db1f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20091: 0063ed60 92 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20092: 00db1ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20093: 00338fdc 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20094: 0055b7fc 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20095: 00337888 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20096: 004b41b0 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20097: 00d6b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20098: 00750270 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20099: 009bc5d8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20098: 00750278 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20099: 009bc5e0 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20100: 00db1fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20101: 0095fce8 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20101: 0095fcf0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20102: 00db062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20103: 0064aa4c 44 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20104: 002b7cc8 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20105: 002a0db0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20106: 00646e6c 220 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20107: 00db0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20108: 005ad940 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ @@ -20117,218 +20117,218 @@ │ │ │ │ 20113: 0051ef48 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20114: 004457c0 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20115: 00dafeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20116: 0028324c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20117: 00d690dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20118: 00db2210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20119: 00cc0808 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20120: 009c9550 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20121: 007d0e64 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20120: 009c9558 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20121: 007d0e6c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20122: 00db13ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20123: 008d0d80 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20124: 008c1678 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20123: 008d0d88 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20124: 008c1680 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20125: 00db1f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20126: 00d647d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20127: 007b21b0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20128: 00912a40 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20129: 009ae010 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20127: 007b21b8 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20128: 00912a48 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20129: 009ae018 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20130: 00db12ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20131: 006a401c 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20131: 006a4024 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20132: 00d6e474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20133: 007e96d0 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20133: 007e96d8 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20134: 002ecbd4 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20135: 00d64f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20136: 00db02fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20137: 00d75f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20138: 006d0318 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20138: 006d0320 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20139: 005a7374 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20140: 00db0bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20141: 0038d254 356 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ - 20142: 0077a220 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20142: 0077a228 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20143: 00440824 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20144: 0094eeb8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20145: 007e6d80 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20144: 0094eec0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20145: 007e6d88 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20146: 00da766f 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20147: 00cc5a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20148: 00889ca0 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20148: 00889ca8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20149: 00c78d70 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20150: 0095b6d0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20150: 0095b6d8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20151: 00d66fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20152: 005f2a34 5012 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20153: 00db0810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20154: 00d7a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20155: 007c1ca8 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20155: 007c1cb0 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20156: 0029865c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20157: 00db1ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20158: 00db104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20159: 00d75270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20160: 00dafec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20161: 00b92898 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20161: 00b928a8 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20162: 00c7dedc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20163: 005e8834 464 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ - 20164: 00744310 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20164: 00744318 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20165: 00db1694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20166: 00c6e9d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20167: 00914c10 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20167: 00914c18 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20168: 004098ec 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20169: 00756f14 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20169: 00756f1c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20170: 0053d8cc 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20171: 0028cde0 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20172: 00d6bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20173: 0055e014 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20174: 00db223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20175: 007941dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20175: 007941e4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20176: 00db2170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20177: 0069e54c 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20177: 0069e554 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20178: 00db16c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20179: 005a3b18 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20180: 00ccb0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20181: 00d745d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20182: 00cd3dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20183: 0029c0a4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20184: 0081a928 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20185: 007d9d08 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20186: 007e1b54 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20184: 0081a930 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20185: 007d9d10 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20186: 007e1b5c 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20187: 00d6dde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20188: 008088c4 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20188: 008088cc 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20189: 00d6c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20190: 00d66c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20191: 006b034c 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20191: 006b0354 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20192: 00cdf6d4 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20193: 00751ed4 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20193: 00751edc 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20194: 00db236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20195: 004991b0 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 20196: 00773468 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20197: 006eb298 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20198: 0099fb14 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20199: 0069c380 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20196: 00773470 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20197: 006eb2a0 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20198: 0099fb1c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20199: 0069c388 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20200: 00648594 564 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20201: 00d663b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20202: 002a9204 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20203: 00db21da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20204: 00d65260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20205: 002a90a0 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20206: 00d796e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20207: 00db0906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20208: 00db23b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20209: 00d68ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20210: 007a12c0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20210: 007a12c8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20211: 00d750a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20212: 008c8750 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20213: 00928230 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20212: 008c8758 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20213: 00928238 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20214: 00d76868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20215: 00937dac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20216: 009b506c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20215: 00937db4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20216: 009b5074 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20217: 00db094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20218: 00db0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20219: 00db0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20220: 00d77b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20221: 00d63c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20222: 008093fc 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20223: 009473b4 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20224: 00949754 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20222: 00809404 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20223: 009473bc 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20224: 0094975c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20225: 00dafd89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20226: 00db197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20227: 008d3ecc 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20227: 008d3ed4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20228: 00db16f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20229: 00c7dba4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20230: 00dafdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20231: 00d727e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20232: 00d66378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20233: 00d64d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20234: 00db1e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20235: 008dd7c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20235: 008dd7c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20236: 00db28aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20237: 007943a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20237: 007943b0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20238: 00db07d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20239: 00d77298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20240: 0058e0c4 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20241: 00d79030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20242: 00db0fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20243: 00d6f3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20244: 003a5858 196 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20245: 00d65570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20246: 006c89f8 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20246: 006c8a00 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20247: 00db205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20248: 008f50e0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20248: 008f50e8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20249: 00db0de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20250: 00907ce4 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20250: 00907cec 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20251: 00db05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20252: 008f986c 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20253: 0099a658 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20252: 008f9874 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20253: 0099a660 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20254: 0058378c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20255: 0077b520 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20256: 00996500 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20257: 008fc770 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20258: 0093089c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20255: 0077b528 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20256: 00996508 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20257: 008fc778 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20258: 009308a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20259: 00d66e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20260: 00d6605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20261: 00d5de6c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20262: 00db0bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20263: 00b927f8 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20263: 00b92808 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20264: 00d6e6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20265: 00d6c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20266: 00d703b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20267: 00d718dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20268: 0090c4d0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20268: 0090c4d8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20269: 00db171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20270: 005451d4 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20271: 00db00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20272: 00323dec 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20273: 00d784bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20274: 00db1d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20275: 00647610 416 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20276: 005d9eac 488 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20277: 00d7195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20278: 00525224 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20279: 0057d1c4 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20280: 008c4880 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20280: 008c4888 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20281: 00c65234 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20282: 00daffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20283: 00851a3c 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20283: 00851a44 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20284: 00647994 480 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20285: 0099d8cc 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20285: 0099d8d4 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20286: 002903fc 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20287: 00628250 176 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ - 20288: 007624f4 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20289: 0077e240 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20288: 007624fc 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20289: 0077e248 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20290: 00bc96a4 52 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20291: 009258ec 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20291: 009258f4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20292: 00db01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20293: 00d6c09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20294: 003ff38c 308 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20295: 004a859c 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20296: 009a038c 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20297: 009c7c3c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20296: 009a0394 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20297: 009c7c44 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20298: 00dafda7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20299: 00d65dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20300: 00d67370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20301: 008fc4a0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20302: 0093cf18 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20303: 009671ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20304: 0095acb4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20305: 007d5eec 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20301: 008fc4a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20302: 0093cf20 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20303: 009671b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20304: 0095acbc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20305: 007d5ef4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20306: 00d7ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20307: 003fff98 292 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ - 20308: 007429c8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20308: 007429d0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20309: 00d798c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20310: 009bc684 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20310: 009bc68c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20311: 002f2a4c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20312: 00648430 356 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 20313: 003fd7cc 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20314: 009221a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20314: 009221a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20315: 00d75100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20316: 00939fbc 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20316: 00939fc4 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20317: 00331274 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 20318: 0069dd6c 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 20318: 0069dd74 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 20319: 00d795a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20320: 009197d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20320: 009197d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20321: 00439280 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20322: 00310f78 1768 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ - 20323: 0071b8c8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20323: 0071b8d0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20324: 00d73e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20325: 005aae60 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20326: 00db149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20327: 00d79938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20328: 00cc60b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBEUQM │ │ │ │ 20329: 00468064 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20330: 00db0f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ @@ -20338,297 +20338,297 @@ │ │ │ │ 20334: 00db0e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20335: 00d6bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20336: 00db211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20337: 00db0e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20338: 00db127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 20339: 00cd483c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 20340: 00dafe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20341: 00950f00 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 20342: 0069da14 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 20341: 00950f08 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20342: 0069da1c 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 20343: 00db1632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20344: 0098b1b4 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20345: 009a0230 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20344: 0098b1bc 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20345: 009a0238 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20346: 00d7136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20347: 009670f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20347: 009670fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20348: 00d683b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20349: 0074bf40 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20349: 0074bf48 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20350: 00dafdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 20351: 009a3320 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20351: 009a3328 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20352: 00db1c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20353: 00d6ee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20354: 002f15b8 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 20355: 0062f5e4 360 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 20356: 009c1980 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20356: 009c1988 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20357: 00d7929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20358: 00d72bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20359: 00649fb4 28 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 20360: 00d709f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20361: 005cc7e0 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20362: 00537628 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20363: 00968058 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 20364: 006d5350 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20363: 00968060 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20364: 006d5358 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20365: 00d7a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20366: 00d64e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20367: 00cba820 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20368: 008e5c2c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20368: 008e5c34 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20369: 00d71a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20370: 0032b170 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20371: 00d653d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20372: 00db145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20373: 00d71c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20374: 00d74238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20375: 00c7d6d4 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20376: 00db21ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20377: 002a31b0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20378: 00d71ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20379: 00740d70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20379: 00740d78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20380: 00d6cfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20381: 00db0f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20382: 00d73738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20383: 00db1bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20384: 008f86dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20384: 008f86e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20385: 002a44dc 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20386: 008c9f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20386: 008c9f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20387: 00db178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20388: 00db1c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20389: 00d6a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20390: 00d7236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20391: 00d77d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20392: 00d797f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 20393: 00cd2004 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 20394: 00cd2088 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 20395: 009b6b18 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20395: 009b6b20 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20396: 00db22d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 20397: 00cd210c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 20398: 008df0f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20398: 008df0fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20399: 00d717ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20400: 005af3f4 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20401: 00dafe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20402: 00728c90 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20403: 0096153c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20402: 00728c98 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20403: 00961544 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20404: 00db1c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20405: 00db1014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20406: 0077fa00 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20406: 0077fa08 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20407: 00db1068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20408: 009261d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20408: 009261e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20409: 00d64550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20410: 009bbaa8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20410: 009bbab0 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20411: 00db1eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20412: 00d6df74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20413: 009c5e2c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20414: 0085fb70 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20415: 009211d4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20413: 009c5e34 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20414: 0085fb78 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20415: 009211dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20416: 00dafefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20417: 00cd1f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ 20418: 00c7de9c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20419: 00281fe8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20420: 00db219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20421: 0028554c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20422: 00d6ec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20423: 00db20d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20424: 005d14f0 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20425: 00db17d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20426: 00db075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20427: 00b2e988 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20428: 009b1f20 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20429: 009aa354 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20430: 0094411c 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20431: 008f8a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20432: 0091543c 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20427: 00b2e998 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20428: 009b1f28 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20429: 009aa35c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20430: 00944124 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20431: 008f8a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20432: 00915444 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20433: 00d7bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20434: 0093d254 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20434: 0093d25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20435: 002892e0 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20436: 00d6dbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20437: 00b2e980 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20438: 0082224c 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20437: 00b2e990 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20438: 00822254 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20439: 004035fc 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 20440: 00d743a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20441: 00cd0090 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 20442: 002787f0 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20443: 00db144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20444: 00db10a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20445: 00d71fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20446: 00917c98 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20446: 00917ca0 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20447: 00d72970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20448: 0093d0e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20449: 008cf1ec 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20448: 0093d0ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20449: 008cf1f4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20450: 00db1120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20451: 00d746f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20452: 007cf79c 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20452: 007cf7a4 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20453: 0029c23c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20454: 0032bbc0 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20455: 00d76898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 20456: 0071bc64 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 20456: 0071bc6c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20457: 00dafe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20458: 00d77fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20459: 00d728e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20460: 00745b34 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20460: 00745b3c 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20461: 0043a064 340 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20462: 00817ea8 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20462: 00817eb0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20463: 00db04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20464: 0026cdb0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20465: 00db0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20466: 00d7881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20467: 00db0fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20468: 00db228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20469: 0092b06c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 20470: 0071a2e4 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 20469: 0092b074 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20470: 0071a2ec 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20471: 00db01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20472: 005ad728 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20473: 00dafd58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20474: 00d6e354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 20475: 006ccfa4 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 20475: 006ccfac 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 20476: 00db19d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20477: 00d7852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20478: 00d7b884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20479: 00d695d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20480: 007a8c90 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20480: 007a8c98 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20481: 00568928 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20482: 00627264 24 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 20483: 00dafe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20484: 00db1f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20485: 009a30f4 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20485: 009a30fc 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20486: 00d66efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20487: 00d6edc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20488: 00ccd438 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 20489: 00d798b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20490: 00c6ef60 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 20491: 00d719ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20492: 002918a0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20493: 00db1058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20494: 008b9c8c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20494: 008b9c94 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20495: 003165d4 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20496: 00cd5418 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 20497: 00db07a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20498: 00db025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20499: 002aa1c4 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20500: 00c78f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20501: 00d64d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 20502: 00796f04 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 20502: 00796f0c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20503: 00d6aa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 20504: 00730f38 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 20504: 00730f40 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20505: 00d75ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20506: 0095c41c 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20507: 0099715c 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20506: 0095c424 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20507: 00997164 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20508: 002a3e14 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20509: 0028b920 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20510: 0053a358 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20511: 00db0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20512: 00db211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 20513: 007738b0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 20513: 007738b8 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 20514: 00545364 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20515: 00d71f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20516: 00d7a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20517: 0064bd6c 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ - 20518: 0070fdd0 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 20518: 0070fdd8 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20519: 00d743e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20520: 0098d5ac 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20521: 007b1d48 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20520: 0098d5b4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20521: 007b1d50 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20522: 005402d0 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20523: 00d771f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20524: 00953468 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20524: 00953470 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20525: 00db02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20526: 00db1de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20527: 00d7a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20528: 00d6e6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20529: 00d67470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 20530: 007970e0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 20531: 009bafbc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20532: 0074e854 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 20533: 0069e5ec 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 20530: 007970e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 20531: 009bafc4 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20532: 0074e85c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20533: 0069e5f4 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 20534: 005ae368 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20535: 00cceae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ - 20536: 00716bc8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 20536: 00716bd0 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20537: 00db074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20538: 009cd69c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20539: 00b2f0a0 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20538: 009cd6a4 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20539: 00b2f0b0 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20540: 00db018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 20541: 008025d0 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20541: 008025d8 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20542: 00db1160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20543: 007999c0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20543: 007999c8 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20544: 00d5e36c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20545: 00db1266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 20546: 002e4df0 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20547: 008d35c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 20548: 00701aac 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20549: 007f6464 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20547: 008d35cc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20548: 00701ab4 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 20549: 007f646c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20550: 0057ac60 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20551: 00db2258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20552: 009806ac 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20552: 009806b4 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20553: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20554: 00d66f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20555: 00db28c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20556: 0053cba8 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 20557: 00723998 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20558: 00967208 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20557: 007239a0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20558: 00967210 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20559: 00db0c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 20560: 00701e40 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 20560: 00701e48 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20561: 00db1bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 20562: 005df810 312 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 20563: 00921cf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20563: 00921cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20564: 00db00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20565: 007f1e64 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20565: 007f1e6c 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20566: 00d79478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20567: 00db209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20568: 00db2300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20569: 009b109c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 20570: 0073bc5c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20571: 00746c78 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 20572: 00701c68 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 20569: 009b10a4 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20570: 0073bc64 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 20571: 00746c80 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20572: 00701c70 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20573: 00d7a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20574: 00d74b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20575: 00d6db04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20576: 00db0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20577: 00db03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20578: 00d76728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20579: 00dafd6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20580: 0094817c 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20581: 009d24e0 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20580: 00948184 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20581: 009d24e8 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20582: 00db1e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20583: 0090bfec 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20584: 009695dc 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20583: 0090bff4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20584: 009695e4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20585: 0053cc08 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 20586: 0074b8fc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20587: 007e6a84 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20588: 00952e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20589: 007c1a78 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20586: 0074b904 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20587: 007e6a8c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20588: 00952e08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20589: 007c1a80 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20590: 002e9d88 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 20591: 007619ac 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20592: 008f45a0 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 20593: 0073db78 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 20591: 007619b4 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 20592: 008f45a8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20593: 0073db80 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 20594: 00db166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 20595: 0093cbdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20595: 0093cbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 20596: 00d70188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 20597: 0096e764 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20597: 0096e76c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 20598: 00d6ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 20599: 00d74698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 20600: 007f5950 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 20600: 007f5958 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 20601: 00d776c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 20602: 00cbe534 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 20603: 004079c0 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 20604: 0056b9a8 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 20605: 009395c4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 20605: 009395cc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 20606: 00db0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 20607: 00db119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 20608: 00db188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 20609: 00991378 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 20609: 00991380 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 20610: 00583914 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 20611: 008f689c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 20612: 008acd00 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 20613: 007e97bc 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 20611: 008f68a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 20612: 008acd08 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 20613: 007e97c4 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 20614: 0044b9c0 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 20615: 00755e48 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 20615: 00755e50 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 20616: 003c7fbc 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 20617: 00db1784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 20618: 00db1554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 20619: 00ccff04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 20620: 007e3518 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 20620: 007e3520 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 20621: 00db28a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 20622: 002919b0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 20623: 008eb898 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 20623: 008eb8a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 20624: 00bc93d4 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 20625: 00db0d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 20626: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 20627: 004b7364 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 20628: 00db21b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 20629: 0055e7c8 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 20630: 00db06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -20637,329 +20637,329 @@ │ │ │ │ 20633: 00db13d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 20634: 00db0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 20635: 00d68e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 20636: 00db0d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 20637: 00dafd5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 20638: 00db0b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 20639: 00db1c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 20640: 00951610 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 20640: 00951618 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 20641: 00d75f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 20642: 006280f0 176 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 20643: 00db2016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 20644: 00db1be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 20645: 007426c4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 20645: 007426cc 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 20646: 00d79c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 20647: 00db2116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 20648: 005a4b58 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 20649: 008d7540 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 20650: 009ad8f4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 20649: 008d7548 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 20650: 009ad8fc 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 20651: 00d65520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 20652: 0043e41c 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 20653: 00db2956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 20654: 0044512c 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 20655: 005c22b4 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 20656: 00981cec 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 20656: 00981cf4 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 20657: 00c7e1f4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 20658: 00254874 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 20659: 00d688dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 20660: 00864e08 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 20660: 00864e10 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 20661: 00646304 140 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 20662: 0063e6d0 124 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 20663: 008f8e4c 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 20663: 008f8e54 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 20664: 00db02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 20665: 00d66328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 20666: 0090d628 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 20667: 00708e90 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 20666: 0090d630 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 20667: 00708e98 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 20668: 0029baa8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 20669: 00db17f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 20670: 00d64fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 20671: 00db1354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 20672: 00db1c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 20673: 00d758f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 20674: 00d76e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 20675: 00d74be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 20676: 009d1ef0 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 20676: 009d1ef8 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 20677: 00d650e8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 20678: 00d65944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 20679: 00376c28 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 20680: 00d69dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 20681: 00d777d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 20682: 007209d0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 20682: 007209d8 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 20683: 00d69608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 20684: 00755c24 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 20684: 00755c2c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 20685: 00db02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 20686: 00d7aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 20687: 00db1786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 20688: 0073d848 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 20689: 008c7838 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 20688: 0073d850 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 20689: 008c7840 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 20690: 00d75d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 20691: 00db15a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 20692: 00cc214c 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 20693: 0044af34 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 20694: 00d65610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 20695: 00941314 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 20695: 0094131c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 20696: 00db209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20697: 00d6e3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 20698: 00db0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 20699: 00db1a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 20700: 006e6870 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 20700: 006e6878 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 20701: 00588784 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 20702: 003925bc 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 20703: 002540d8 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 20704: 00d735d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 20705: 00db025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 20706: 00d6d3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 20707: 007f3628 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 20707: 007f3630 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 20708: 00d79598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 20709: 00751d14 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 20709: 00751d1c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 20710: 00d68160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 20711: 002e776c 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 20712: 00db0c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 20713: 00db1ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 20714: 00d68fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 20715: 002867f0 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 20716: 00db1084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 20717: 00db05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 20718: 00d73eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 20719: 009b15f8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 20720: 009bc170 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 20721: 008f89bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 20719: 009b1600 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 20720: 009bc178 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 20721: 008f89c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 20722: 00db02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 20723: 00db0f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 20724: 00d74268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 20725: 0063f128 156 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 20726: 00cc31cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 20727: 00d644b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 20728: 00d75fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 20729: 00db184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 20730: 007f6788 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 20730: 007f6790 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 20731: 00d74528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 20732: 00db1446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 20733: 0044d3a8 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 20734: 00cd09d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 20735: 00db19f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 20736: 00d75e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 20737: 00d77e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 20738: 0094170c 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 20738: 00941714 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 20739: 005d1790 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 20740: 0064bec8 252 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 20741: 00d71b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 20742: 00d65670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 20743: 0032ca4c 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 20744: 00db1376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 20745: 008aed68 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 20745: 008aed70 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 20746: 00db0a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 20747: 00d6d754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 20748: 00386ce4 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 20749: 008c2e20 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 20749: 008c2e28 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 20750: 00648e7c 212 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 20751: 00db0ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 20752: 00ccae10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 20753: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 20754: 00d6d4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 20755: 00db0952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 20756: 0074d528 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 20756: 0074d530 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 20757: 00d7bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 20758: 0077270c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 20759: 00762674 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 20758: 00772714 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 20759: 0076267c 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 20760: 00d6d854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 20761: 00db22b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 20762: 00d68520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 20763: 00d652e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 20764: 00db1924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 20765: 00280828 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 20766: 00db0fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 20767: 0094941c 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 20767: 00949424 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 20768: 00d718ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 20769: 00d8d870 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 20770: 00b8567c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 20770: 00b8568c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 20771: 00d7b874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 20772: 007c28b0 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 20773: 007e1758 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 20774: 0071b874 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 20775: 0099a5b8 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 20772: 007c28b8 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 20773: 007e1760 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 20774: 0071b87c 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 20775: 0099a5c0 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 20776: 00db1d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 20777: 00d71f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 20778: 00959524 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 20779: 008dc71c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 20778: 0095952c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 20779: 008dc724 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 20780: 0056e474 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 20781: 00db0860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 20782: 00d735f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 20783: 00d7158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 20784: 0074fae0 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 20785: 00913bbc 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 20786: 0093c050 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 20784: 0074fae8 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 20785: 00913bc4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 20786: 0093c058 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 20787: 00db0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 20788: 00d63ab8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 20789: 00d681d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 20790: 00969220 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 20790: 00969228 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 20791: 00db17c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 20792: 00db1754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 20793: 00db0dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 20794: 004042a0 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 20795: 008fb980 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 20795: 008fb988 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 20796: 002f2cd0 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 20797: 00da767f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 20798: 00d6a640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 20799: 0095f2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 20799: 0095f2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 20800: 00daffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 20801: 00db09d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 20802: 0055e5c8 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 20803: 00daffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 20804: 00980e3c 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 20805: 00966d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 20804: 00980e44 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 20805: 00966d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 20806: 00daff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 20807: 00d73418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 20808: 00db1b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 20809: 006ad2b4 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 20809: 006ad2bc 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 20810: 00d64870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 20811: 00d65650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 20812: 00db02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 20813: 0077b9c4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 20813: 0077b9cc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 20814: 00db1a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 20815: 00db0fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 20816: 00db0ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 20817: 00cce8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 20818: 00ccd5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 20819: 009bb738 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 20819: 009bb740 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 20820: 00cc1258 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 20821: 00db0da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 20822: 00d6e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 20823: 00581614 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 20824: 009b1e58 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 20824: 009b1e60 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 20825: 00d6bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 20826: 00d6d724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 20827: 00db2164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20828: 00db13d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 20829: 00db236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20830: 00db0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 20831: 008ad2a4 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 20831: 008ad2ac 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 20832: 002917e8 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 20833: 00db11b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 20834: 00948710 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 20834: 00948718 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 20835: 005a4bd4 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 20836: 00d74db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 20837: 002c5b1c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 20838: 0074d7ac 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 20838: 0074d7b4 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 20839: 00524b3c 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 20840: 00db0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 20841: 00d726d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 20842: 0029f200 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 20843: 00574108 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 20844: 007c033c 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 20844: 007c0344 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 20845: 00db1176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ - 20846: 006ec88c 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 20846: 006ec894 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 20847: 00db0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 20848: 00d648b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 20849: 00d7157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 20850: 007a04a8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 20851: 008fbae8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 20852: 0073ec48 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 20850: 007a04b0 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 20851: 008fbaf0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 20852: 0073ec50 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 20853: 002cf774 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 20854: 00db19f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 20855: 00d69fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 20856: 00d76d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 20857: 009a3318 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 20858: 006eca1c 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 20857: 009a3320 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 20858: 006eca24 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 20859: 00d6ec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 20860: 00d6b2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 20861: 00d6a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 20862: 009c9564 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 20862: 009c956c 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 20863: 005e0e00 36 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 20864: 0099618c 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 20864: 00996194 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 20865: 00d7aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 20866: 002820f0 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 20867: 00444008 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 20868: 00db1482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 20869: 002a3a48 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 20870: 00947950 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 20870: 00947958 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 20871: 00d759d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 20872: 00b87aa8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 20872: 00b87ab8 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 20873: 00db120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 20874: 00d6badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 20875: 00d72b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 20876: 008042a0 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 20876: 008042a8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 20877: 00d6befc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 20878: 006ec924 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 20878: 006ec92c 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 20879: 004b5b58 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 20880: 0070dfa8 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 20881: 009876c8 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 20882: 0071757c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 20880: 0070dfb0 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 20881: 009876d0 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 20882: 00717584 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 20883: 00d69558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 20884: 002fefa8 612 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 20885: 00db19d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 20886: 00db18a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 20887: 00d77578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 20888: 005b9e34 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 20889: 002ea4a8 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 20890: 00db1ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 20891: 005a00a8 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 20892: 00cca864 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 20893: 00d7155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 20894: 007011f0 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 20894: 007011f8 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 20895: 00db1c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 20896: 00dafe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 20897: 00db0b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 20898: 008da5d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 20898: 008da5d8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 20899: 00db0b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 20900: 00d693ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 20901: 00d6aac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 20902: 00d7a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 20903: 002daf64 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 20904: 002d93c8 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 20905: 00d6d204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 20906: 0032bd08 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 20907: 00818b70 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 20907: 00818b78 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 20908: 00d71f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 20909: 00d6a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 20910: 0094b9b0 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 20910: 0094b9b8 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 20911: 00daff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 20912: 00754a40 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 20913: 008c76c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 20912: 00754a48 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 20913: 008c76d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 20914: 00d71d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 20915: 00db141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 20916: 00db1fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 20917: 002f3340 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 20918: 00d6d5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 20919: 00db153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 20920: 00db003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 20921: 00808e3c 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 20921: 00808e44 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 20922: 00db1a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 20923: 00d6b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 20924: 00376658 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 20925: 0063e7d4 136 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 20926: 00d67e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 20927: 00720620 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 20927: 00720628 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 20928: 00db1770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 20929: 00db078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 20930: 00d64320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 20931: 00d75f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 20932: 009a0e84 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 20933: 007dea80 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 20932: 009a0e8c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 20933: 007dea88 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 20934: 00d6897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 20935: 00619c54 160 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 20936: 00281ed0 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 20937: 00d6b48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 20938: 00d654f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 20939: 00d63b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 20940: 00797ae4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 20940: 00797aec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 20941: 00d65b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 20942: 00d7a424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 20943: 00d6b52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 20944: 00d78d10 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 20945: 00d7181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 20946: 00d6ee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 20947: 0069f09c 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 20947: 0069f0a4 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 20948: 00db1be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20949: 005ba824 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 20950: 00d652a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 20951: 0096405c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 20952: 008a908c 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 20951: 00964064 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 20952: 008a9094 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 20953: 00db0dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 20954: 0070a534 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 20954: 0070a53c 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 20955: 00d7b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 20956: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 20957: 00cd5394 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 20958: 0062aa28 148 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 20959: 00d7a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 20960: 00d6d904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 20961: 0062a750 84 FUNC GLOBAL DEFAULT 12 helper_efdctsi │ │ │ │ @@ -20967,23 +20967,23 @@ │ │ │ │ 20963: 00d6a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 20964: 004f7ca4 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 20965: 004b3368 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 20966: 00db1d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 20967: 00c7dccc 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 20968: 00d7224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 20969: 00d74cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 20970: 007806c0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 20970: 007806c8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 20971: 00528644 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 20972: 006a4490 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 20972: 006a4498 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 20973: 00286eb0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 20974: 008c83b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 20974: 008c83c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 20975: 00db0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 20976: 00da8851 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 20977: 00d6704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 20978: 0093f0b0 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 20978: 0093f0b8 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 20979: 00d7a650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 20980: 00db1268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 20981: 004079c8 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 20982: 00cc1a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 20983: 0042e354 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 20984: 00db2924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 20985: 00db1afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -20998,32 +20998,32 @@ │ │ │ │ 20994: 00db1d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 20995: 00637414 548 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 20996: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 20997: 00327420 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 20998: 00d72770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 20999: 00d68410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21000: 00d79000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 21001: 00915c7c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21001: 00915c84 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21002: 00d6fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21003: 00dafee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21004: 00db00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21005: 00db1e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21006: 00d750f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21007: 00d7a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21008: 00db18f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21009: 00d7a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21010: 00d6d7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21011: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21012: 008f85c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21013: 00999330 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21012: 008f85d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21013: 00999338 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21014: 00db027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21015: 00811ba0 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21015: 00811ba8 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21016: 00d6f6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21017: 0028841c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21018: 006e79b8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21018: 006e79c0 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21019: 00d77a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21020: 00da7672 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21021: 00d79a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21022: 00d64200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21023: 00db2198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21024: 00db0ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21025: 00d741c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21032,837 +21032,837 @@ │ │ │ │ 21028: 00298928 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21029: 00403d70 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21030: 00db10b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21031: 00d64e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21032: 002e8778 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21033: 00439d6c 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21034: 00323c48 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21035: 0082172c 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21036: 00920de8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21037: 007deaac 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21035: 00821734 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21036: 00920df0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21037: 007deab4 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21038: 00d77708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21039: 002ec9f0 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21040: 00db0ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21041: 00db2388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21042: 00cd318c 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21043: 0062aabc 148 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21044: 0062a7a4 84 FUNC GLOBAL DEFAULT 12 helper_efdctui │ │ │ │ 21045: 00db1ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21046: 00d6d1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21047: 00db0936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21048: 00db0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21049: 00d735a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21050: 008c904c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21051: 0071b91c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21050: 008c9054 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21051: 0071b924 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21052: 00d648e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21053: 00cce854 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21054: 00d65590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21055: 00cbeb04 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21056: 008e5f10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21056: 008e5f18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21057: 00db0dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21058: 00d7a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21059: 00db1adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21060: 00db2408 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21061: 008e83a0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21062: 009a203c 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21063: 009cb904 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21061: 008e83a8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21062: 009a2044 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21063: 009cb90c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21064: 00db2096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21065: 00d77ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21066: 00cc1b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21067: 0062578c 372 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21068: 002535e4 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21069: 00794564 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21069: 0079456c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21070: 00d75d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21071: 00cc1c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctui │ │ │ │ 21072: 00d64210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21073: 00d79ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21074: 0071bc0c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21074: 0071bc14 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21075: 00db1e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21076: 005addd0 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21077: 00741db0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21077: 00741db8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21078: 00d7b12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21079: 00402ec0 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21080: 00db052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21081: 00db0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21082: 00294284 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21083: 003308d8 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21084: 00d70368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21085: 0062397c 296 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21086: 00cc445c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21087: 00cc7240 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21088: 008e5f84 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21089: 00750600 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21088: 008e5f8c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21089: 00750608 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21090: 00db233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21091: 00d69de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21092: 0044fd9c 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21093: 00d7bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21094: 00c7d970 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21095: 00d77288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21096: 0073edcc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21096: 0073edd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21097: 006270f0 352 FUNC GLOBAL DEFAULT 12 helper_fpscr_check_status │ │ │ │ 21098: 00db05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21099: 00d744a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21100: 00d673c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21101: 00d71dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21102: 00db185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21103: 00d7ae94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21104: 00294dcc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21105: 002a93c0 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21106: 0029d000 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21107: 00db1f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21108: 00b2e960 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21108: 00b2e970 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21109: 00573fe8 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21110: 00db0964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21111: 00db21a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21112: 00702aec 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21112: 00702af4 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21113: 005347e0 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21114: 003a554c 144 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21115: 0046684c 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21116: 0071f988 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21116: 0071f990 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21117: 00d6d834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21118: 00db1b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21119: 00741a18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21120: 009b0508 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21121: 00b92a4c 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ - 21122: 0073fa88 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21123: 008a7920 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21119: 00741a20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21120: 009b0510 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21121: 00b92a5c 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21122: 0073fa90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21123: 008a7928 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21124: 005ca408 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21125: 00d7b0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21126: 00447a38 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21127: 009c6860 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21127: 009c6868 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21128: 00db2060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21129: 00d7248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21130: 005b9dac 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21131: 00db1566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21132: 00db017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21133: 00d639c4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21134: 007597e0 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21134: 007597e8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21135: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21136: 00d6bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21137: 00db003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21138: 00d655e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21139: 0053374c 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21140: 00545268 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21141: 00db0a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21142: 006af05c 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21142: 006af064 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21143: 00db193a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21144: 003fd3c8 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21145: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21146: 007ec158 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21146: 007ec160 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21147: 00d70878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21148: 00db1dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21149: 008acd1c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21149: 008acd24 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21150: 00db00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21151: 00db0e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21152: 008fd5c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21152: 008fd5c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21153: 00d6ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21154: 00db1fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21155: 00d69778 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21156: 008c60e4 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21156: 008c60ec 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21157: 003350d0 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 21158: 00797590 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21159: 00807064 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21158: 00797598 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21159: 0080706c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21160: 00db0fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21161: 002a380c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21162: 00db2050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21163: 005b0924 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21164: 00db1822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21165: 00d6e014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21166: 00901e30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21167: 006ed8d4 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21166: 00901e38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21167: 006ed8dc 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 21168: 00d77d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21169: 00996d48 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21169: 00996d50 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21170: 00d67bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21171: 00d65370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21172: 006a62a0 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21172: 006a62a8 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21173: 00db1744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21174: 00743fe8 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21175: 0070c10c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21176: 00939ae4 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21174: 00743ff0 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21175: 0070c114 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21176: 00939aec 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21177: 00d67f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21178: 00d68400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21179: 00960df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21180: 00813a8c 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21179: 00960dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21180: 00813a94 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21181: 0053b4a8 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21182: 00db00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21183: 00dafff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21184: 00db212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21185: 0081f514 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21185: 0081f51c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21186: 00d73b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21187: 007c17c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21187: 007c17c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21188: 00db0ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21189: 0029a3b4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21190: 0032ac6c 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21191: 008214c4 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21191: 008214cc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21192: 00d650b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21193: 0053fc20 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21194: 00510d1c 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21195: 00d740f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21196: 0071752c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21196: 00717534 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21197: 00db0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21198: 00d6f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21199: 00db1838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21200: 007551ec 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21200: 007551f4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21201: 00dafe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21202: 00992488 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21202: 00992490 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21203: 00db1004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21204: 0058a7fc 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21205: 00d70218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21206: 002ec368 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21207: 005ae9dc 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21208: 009b9e94 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21208: 009b9e9c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21209: 00daffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21210: 00d65754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21211: 0078f6c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21211: 0078f6cc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21212: 00d6f450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21213: 00d7b844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21214: 005a5514 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21215: 00d6fc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 21216: 0062dac8 188 FUNC GLOBAL DEFAULT 12 helper_xstsqrtdp │ │ │ │ 21217: 00d75928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21218: 00d74018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21219: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21220: 00db1858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21221: 00db170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21222: 00537938 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21223: 00d65360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21224: 007d61d8 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21225: 009b1194 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21226: 00991ee0 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21224: 007d61e0 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21225: 009b119c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21226: 00991ee8 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21227: 00db1f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21228: 00db154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21229: 00813604 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21229: 0081360c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21230: 002d9364 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21231: 00744c08 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21232: 0098d2b4 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21231: 00744c10 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21232: 0098d2bc 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21233: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21234: 00db1ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21235: 008f5538 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21235: 008f5540 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21236: 00db1c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21237: 0079e9d8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21237: 0079e9e0 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21238: 0044da9c 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21239: 00d74c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21240: 00d6df24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21241: 0056635c 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21242: 00db215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21243: 00293688 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21244: 00d67dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21245: 00981720 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21246: 007e6e78 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21247: 0095c59c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21245: 00981728 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21246: 007e6e80 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21247: 0095c5a4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21248: 00d65b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21249: 007458cc 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21249: 007458d4 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21250: 00d74d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21251: 004648d8 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21252: 00d65abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21253: 00d6e524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21254: 00d750e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21255: 0038c58c 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21256: 00db0bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21257: 00914398 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21258: 0077a538 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21257: 009143a0 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21258: 0077a540 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21259: 00db041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21260: 00d7a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21261: 00db1e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21262: 008667c8 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21263: 007d00a0 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21262: 008667d0 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21263: 007d00a8 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21264: 00daff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21265: 0044e3b4 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21266: 006e4074 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21267: 009861b0 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21266: 006e407c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21267: 009861b8 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21268: 00ccfcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 21269: 00db0f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21270: 002aa784 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21271: 009c5af8 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21272: 007a51d8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21273: 0093cb80 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21271: 009c5b00 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21272: 007a51e0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21273: 0093cb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21274: 0053bafc 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21275: 00cc56ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ - 21276: 00742db8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21277: 00983394 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21276: 00742dc0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21277: 0098339c 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21278: 00db22cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21279: 00db0822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21280: 00d75e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21281: 00d71d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21282: 00db1cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21283: 00db0c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21284: 005bc658 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21285: 005ceec0 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21286: 00d647f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21287: 008cad10 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21287: 008cad18 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21288: 0064268c 248 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 21289: 004b321c 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21290: 00db0c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21291: 0043b154 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21292: 00d6e1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21293: 0033842c 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21294: 009d3f18 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21294: 009d3f20 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21295: 00db0bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21296: 007b21a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21296: 007b21a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21297: 00db1768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21298: 005640f4 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21299: 005d3ef4 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21300: 008d15e8 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21300: 008d15f0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21301: 00d701b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 21302: 00d5de08 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21303: 00d69768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21304: 00db1e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21305: 00745ba0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21305: 00745ba8 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21306: 00d6c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21307: 00d73c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21308: 0029bf20 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21309: 00545c70 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21310: 00c7d8c8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21311: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21312: 009982f8 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21313: 007abf50 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21314: 009cb7e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21312: 00998300 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21313: 007abf58 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21314: 009cb7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21315: 00db109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21316: 00530dcc 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21317: 0070c688 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21317: 0070c690 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21318: 00db04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21319: 007455d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21319: 007455d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21320: 002be918 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21321: 0056dec8 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21322: 00db0ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21323: 00d76aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21324: 00db16e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21325: 00db01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21326: 00db1652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21327: 00437d68 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21328: 00cc57f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 21329: 00d64ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21330: 00cc7e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 21331: 006e45b4 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21331: 006e45bc 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21332: 00537238 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21333: 00db0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21334: 0026db4c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21335: 00d6a950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21336: 00db0bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21337: 00d649d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21338: 00552660 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21339: 00d6b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21340: 00d7253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21341: 00db1818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21342: 007b0120 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21342: 007b0128 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21343: 00cc44e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 21344: 00d787bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21345: 009b61c8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21345: 009b61d0 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21346: 0064a328 4 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ - 21347: 00744604 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21347: 0074460c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21348: 00d64560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21349: 00294098 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21350: 00db1b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21351: 0096d640 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21351: 0096d648 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21352: 00d65a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21353: 002a2560 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21354: 00916a58 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21354: 00916a60 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21355: 00db1bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21356: 00db1e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21357: 00d74dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21358: 00db0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21359: 0071f2a4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21359: 0071f2ac 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21360: 00db14b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21361: 008e6ec8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21361: 008e6ed0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21362: 00299618 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21363: 00930c9c 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21363: 00930ca4 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21364: 00294bc8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21365: 00db2968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21366: 007f1ba8 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21367: 006e7d34 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21366: 007f1bb0 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21367: 006e7d3c 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21368: 00daff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21369: 00db034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21370: 00db0c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21371: 00932260 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21371: 00932268 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21372: 00db0fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21373: 0095109c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21373: 009510a4 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21374: 00d74548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21375: 0095246c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21376: 0094427c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21375: 00952474 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21376: 00944284 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21377: 00d754a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21378: 00d6f170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21379: 0077a3a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21380: 00984178 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21379: 0077a3ac 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21380: 00984180 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21381: 00db2066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21382: 0092fe64 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21383: 0077e360 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21384: 0096a470 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 21385: 007979e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21382: 0092fe6c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21383: 0077e368 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21384: 0096a478 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21385: 007979ec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21386: 00d708e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 21387: 00db19a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21388: 00db1440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21389: 00d73998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21390: 0050f568 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21391: 00795610 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21391: 00795618 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21392: 0056dac4 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21393: 009552d0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21394: 008e9270 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21393: 009552d8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21394: 008e9278 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21395: 00431958 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21396: 00db1518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21397: 0059df14 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21398: 009886ac 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21398: 009886b4 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21399: 00db08ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21400: 00db1978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21401: 00cd38c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 21402: 00d6babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21403: 00868a4c 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21404: 0081280c 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21403: 00868a54 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21404: 00812814 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21405: 00d79468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21406: 0094986c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21407: 0091cc1c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21406: 00949874 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21407: 0091cc24 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21408: 00d6b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21409: 00980818 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21409: 00980820 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21410: 00d79ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21411: 00db0fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 21412: 0077ac08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 21412: 0077ac10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21413: 00dafe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21414: 00c7e1ac 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21415: 00d6dcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21416: 00db20a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21417: 0099663c 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21418: 008d0b04 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21417: 00996644 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21418: 008d0b0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21419: 00daff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21420: 00d6ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21421: 0027b664 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21422: 00db052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21423: 00824be8 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21424: 00b87a48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21423: 00824bf0 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21424: 00b87a58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21425: 00d6ecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21426: 00982848 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21427: 0081dd98 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21426: 00982850 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21427: 0081dda0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21428: 00db0b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21429: 007d5d50 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21429: 007d5d58 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21430: 00db1e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21431: 008fbacc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21432: 00868cb0 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21431: 008fbad4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21432: 00868cb8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21433: 00c6effc 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21434: 00d78b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21435: 0094fdc0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 21436: 0073d540 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 21435: 0094fdc8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21436: 0073d548 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 21437: 00d795d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21438: 0092743c 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21438: 00927444 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21439: 00d65fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21440: 00db0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21441: 0096ee9c 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21441: 0096eea4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21442: 00db1342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21443: 008e2ddc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21443: 008e2de4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 21444: 005aed30 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21445: 00db0f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21446: 00db088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21447: 00d7baf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21448: 00d789ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21449: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21450: 00db087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21451: 0032257c 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 21452: 0052b41c 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21453: 00536018 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21454: 00db1c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21455: 006e74f4 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21455: 006e74fc 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21456: 002989d0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21457: 00dafebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21458: 0081ed14 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21458: 0081ed1c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21459: 00d7201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21460: 00db1612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21461: 00db14f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21462: 008495d4 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 21463: 009cba80 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21462: 008495dc 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21463: 009cba88 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21464: 00d64180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 21465: 0071b7c8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 21465: 0071b7d0 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21466: 00d63bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21467: 00db15f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21468: 004f47a4 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21469: 0091b060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 21470: 00737994 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21471: 007572ec 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21469: 0091b068 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21470: 0073799c 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 21471: 007572f4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21472: 00d70558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 21473: 00c71e04 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 21474: 00db13fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21475: 00db1a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21476: 00db1a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 21477: 005e2838 24 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 21478: 00853610 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21478: 00853618 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21479: 00626190 364 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 21480: 009cc7a8 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21480: 009cc7b0 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21481: 005aeb34 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21482: 00d6ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21483: 004b81bc 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21484: 0051cf04 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21485: 00d76e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21486: 00db1750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21487: 00d6e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 21488: 00d8d59c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 21489: 00d69bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 21490: 0058e22c 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21491: 00555dd4 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21492: 00d6efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 21493: 00737dfc 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 21493: 00737e04 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21494: 00db1bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21495: 002bfe74 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21496: 008c9d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21496: 008c9d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21497: 00db1406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21498: 00db15d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21499: 00d7a610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21500: 0026cb94 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21501: 00d69d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 21502: 0069c9d0 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 21502: 0069c9d8 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 21503: 00444690 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 21504: 0077d6a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 21504: 0077d6a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21505: 00db1930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21506: 00d7842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21507: 007e9004 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21508: 007dd3d8 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21507: 007e900c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21508: 007dd3e0 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21509: 00d75a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21510: 00db101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21511: 007bae28 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21511: 007bae30 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21512: 00db15b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21513: 00db0c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21514: 00db0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21515: 00564b58 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21516: 0098ec7c 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 21517: 0073e80c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21518: 007a0854 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21516: 0098ec84 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21517: 0073e814 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 21518: 007a085c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21519: 00536554 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 21520: 006aca9c 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 21520: 006acaa4 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 21521: 00dafdbf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21522: 00db1222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 21523: 00376600 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21524: 00981214 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21524: 0098121c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21525: 00db070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21526: 006a60e0 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 21527: 007f443c 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21526: 006a60e8 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 21527: 007f4444 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21528: 00d69ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21529: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21530: 00db1730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21531: 00db08fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21532: 00c7d3b4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21533: 00d7a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21534: 007406b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 21534: 007406b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21535: 005addc8 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21536: 00287aa8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21537: 00db0d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21538: 00db0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21539: 006e81b0 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21539: 006e81b8 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21540: 00db0924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21541: 00623708 344 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 21542: 00db1e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 21543: 0077e8f4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 21543: 0077e8fc 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21544: 002dab14 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21545: 00d6d034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21546: 00db17ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21547: 00298a7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21548: 00d6f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21549: 00db1e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 21550: 0078fa40 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21551: 0080768c 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21550: 0078fa48 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 21551: 00807694 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21552: 00cc1150 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 21553: 00d776a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21554: 00db1352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21555: 002dafc4 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21556: 00818204 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21556: 0081820c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21557: 00daff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21558: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21559: 008f9390 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21559: 008f9398 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21560: 00db07a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21561: 008a3360 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21561: 008a3368 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21562: 00db0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 21563: 0077e66c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 21563: 0077e674 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21564: 00d68270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21565: 009acdc4 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 21566: 00741f84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 21567: 007e6848 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21568: 00913ef4 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 21569: 006acf60 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 21565: 009acdcc 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21566: 00741f8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 21567: 007e6850 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21568: 00913efc 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 21569: 006acf68 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 21570: 00db12a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 21571: 0099c1e0 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 21572: 008d7524 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 21571: 0099c1e8 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 21572: 008d752c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 21573: 00db0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 21574: 00645824 60 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 21575: 00daff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21576: 00db03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 21577: 00cc5a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 21578: 00db1928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 21579: 00d76f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 21580: 00d7a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 21581: 00d6b31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 21582: 004b3c48 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 21583: 00805a40 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 21584: 0075d9f8 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 21585: 0074036c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 21586: 00737794 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 21583: 00805a48 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 21584: 0075da00 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 21585: 00740374 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 21586: 0073779c 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 21587: 0028b5d8 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 21588: 0075a678 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 21588: 0075a680 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 21589: 00629820 76 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 21590: 0090c4b4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 21590: 0090c4bc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 21591: 00cc5980 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 21592: 006297ac 20 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 21593: 0093d5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 21593: 0093d5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 21594: 00d7a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 21595: 00d69e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 21596: 0063f7c8 332 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 21597: 00d75150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 21598: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 21599: 00db1984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 21600: 00d68b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 21601: 00db1284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 21602: 005cd62c 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 21603: 00db0fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 21604: 00931978 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 21604: 00931980 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 21605: 0064b800 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 21606: 00d64910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 21607: 00d76e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 21608: 00cc58fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 21609: 0063e8e0 132 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 21610: 00d5dd88 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 21611: 00648d04 376 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 21612: 00d6aa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 21613: 00d6e0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 21614: 0081db00 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 21615: 00757dd4 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 21614: 0081db08 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 21615: 00757ddc 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 21616: 00d77968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 21617: 00d75b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 21618: 00db2360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ - 21619: 0069cca0 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 21619: 0069cca8 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 21620: 0064b804 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 21621: 00d75560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 21622: 00796ff0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 21622: 00796ff8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 21623: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 21624: 00db2230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 21625: 004fc660 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 21626: 00d7b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 21627: 006f719c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 21627: 006f71a4 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 21628: 00d7a6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 21629: 00716858 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 21630: 00940334 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 21629: 00716860 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 21630: 0094033c 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 21631: 0056e8f0 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 21632: 00db1884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 21633: 00774af8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 21633: 00774b00 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 21634: 00db0814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 21635: 00db0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 21636: 00db0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 21637: 00289da0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 21638: 009c2890 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 21638: 009c2898 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 21639: 005ae498 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 21640: 00b9e934 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 21640: 00b9e944 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 21641: 00443d48 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 21642: 00981e2c 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 21642: 00981e34 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 21643: 00d7b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 21644: 00648c74 144 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 21645: 00966294 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 21646: 007309e4 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 21645: 0096629c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 21646: 007309ec 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 21647: 00d6e134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 21648: 00daff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 21649: 00d711ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 21650: 00d79ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21651: 00d717fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 21652: 00db122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 21653: 00d799d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 21654: 00b87970 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 21655: 0073d0b8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 21656: 0077dc78 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 21654: 00b87980 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 21655: 0073d0c0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 21656: 0077dc80 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 21657: 00db081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 21658: 00db1264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 21659: 007e2084 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 21659: 007e208c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 21660: 00d78d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 21661: 00db1ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 21662: 005a090c 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 21663: 00744a64 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 21663: 00744a6c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 21664: 00441b2c 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 21665: 0094bccc 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 21666: 00990a54 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 21665: 0094bcd4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 21666: 00990a5c 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 21667: 00db160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 21668: 0096e54c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 21668: 0096e554 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 21669: 00d7bca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 21670: 009b1d7c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 21670: 009b1d84 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 21671: 00d65058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 21672: 0057d0e4 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 21673: 008ccc40 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 21673: 008ccc48 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 21674: 00db0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 21675: 008f8a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 21675: 008f8a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 21676: 00d7898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 21677: 00d6d164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 21678: 00917dfc 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 21678: 00917e04 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 21679: 00524150 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 21680: 00db0c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 21681: 00539e44 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 21682: 0059fed4 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 21683: 006297d4 76 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 21684: 00d6f4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 21685: 00db027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 21686: 00db164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 21687: 006297c0 20 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 21688: 00d6c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 21689: 00db21ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 21690: 00cc78f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 21691: 009c5134 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 21691: 009c513c 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 21692: 00d68300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 21693: 00403d78 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 21694: 00d677f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 21695: 0077a450 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 21695: 0077a458 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 21696: 006393c0 1368 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 21697: 00db0a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 21698: 004723c0 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 21699: 00298b2c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 21700: 002e6c5c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 21701: 00b2c0b4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 21701: 00b2c0c4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 21702: 00db2194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 21703: 00db14d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 21704: 006473a0 228 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 21705: 00d6a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 21706: 00917b30 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 21706: 00917b38 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 21707: 00daff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 21708: 00db1dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 21709: 00db0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 21710: 008abf98 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 21711: 00733188 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 21712: 0074ba04 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 21710: 008abfa0 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 21711: 00733190 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 21712: 0074ba0c 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 21713: 004fcba4 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 21714: 009cc3c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 21714: 009cc3d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 21715: 00d686f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 21716: 0095d650 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 21716: 0095d658 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 21717: 00d7ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 21718: 009aef54 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 21718: 009aef5c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 21719: 0028a590 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 21720: 0069c3c4 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 21721: 009b6b24 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 21720: 0069c3cc 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 21721: 009b6b2c 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 21722: 005e5024 676 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 21723: 00d73308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 21724: 00d77648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 21725: 002f3348 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 21726: 006ba2c4 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 21726: 006ba2cc 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 21727: 00db07ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 21728: 00db125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 21729: 00546134 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 21730: 00db0fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 21731: 0098820c 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 21731: 00988214 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 21732: 00d78e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 21733: 00d6a090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 21734: 00d7850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 21735: 00db032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 21736: 00db1698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 21737: 007a53bc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 21738: 007b6450 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 21737: 007a53c4 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 21738: 007b6458 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 21739: 0029ba2c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 21740: 00745b88 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 21740: 00745b90 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 21741: 002ee9d0 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 21742: 008c1228 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 21742: 008c1230 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 21743: 005916b4 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 21744: 00db1600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 21745: 00d79d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 21746: 00d78b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 21747: 00db226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 21748: 009c5f90 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 21749: 0099d74c 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 21748: 009c5f98 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 21749: 0099d754 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 21750: 00db09c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 21751: 00960ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 21752: 0073fc70 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 21753: 00788da0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 21751: 00960ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 21752: 0073fc78 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 21753: 00788da8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 21754: 00db17c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 21755: 0069e118 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 21755: 0069e120 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 21756: 005699dc 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 21757: 005a7298 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 21758: 00822770 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 21758: 00822778 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 21759: 00cca7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 21760: 00db1e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 21761: 004b60ac 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 21762: 00cd0f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 21763: 00db2070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 21764: 00db1c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 21765: 00d6604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 21766: 0093ae1c 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 21766: 0093ae24 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 21767: 00cd0f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 21768: 00d73718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 21769: 00db1fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 21770: 00db1570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 21771: 00d77c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 21772: 0081f120 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 21772: 0081f128 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 21773: 00db1a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 21774: 00535170 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 21775: 00cd0df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 21776: 00d7bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 21777: 00b9e930 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 21778: 007f296c 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 21777: 00b9e940 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 21778: 007f2974 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 21779: 005889e4 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 21780: 00db05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 21781: 00d7b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 21782: 00db13ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 21783: 008d4124 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 21783: 008d412c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 21784: 00d6efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 21785: 00d72670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 21786: 00323cf8 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 21787: 00db02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 21788: 00d7aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 21789: 00db1920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 21790: 00db1dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 21791: 00db0fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 21792: 0069f1a4 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 21792: 0069f1ac 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 21793: 00db1ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 21794: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 21795: 00cd07c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 21796: 00d667e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 21797: 0056e528 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 21798: 00d6f8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 21799: 00db2112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 21800: 009c581c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 21801: 00742bc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 21802: 008a880c 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 21800: 009c5824 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 21801: 00742bd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 21802: 008a8814 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 21803: 00d74798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 21804: 002ec778 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 21805: 00cc5fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 21806: 00db02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 21807: 005d9d84 296 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 21808: 0043d5d0 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 21809: 00291738 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 21810: 007014cc 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 21810: 007014d4 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 21811: 00d6bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 21812: 0097f688 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 21812: 0097f690 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 21813: 00577338 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 21814: 00284a60 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 21815: 00db1ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 21816: 00572a58 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 21817: 00914ad0 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 21817: 00914ad8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 21818: 00d79bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 21819: 00cc9658 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 21820: 00d6b33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 21821: 0099f238 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 21821: 0099f240 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 21822: 00db000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 21823: 00d66208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 21824: 00d71e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 21825: 00d7121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 21826: 00db0eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 21827: 00d64e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 21828: 0069e834 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 21828: 0069e83c 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 21829: 00386198 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 21830: 00dafd67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 21831: 0081ebec 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 21831: 0081ebf4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 21832: 00c66500 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 21833: 00cd1848 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ - 21834: 00743150 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 21834: 00743158 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 21835: 00d78058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 21836: 0055e8c0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 21837: 007e45cc 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 21838: 00999310 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 21837: 007e45d4 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 21838: 00999318 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 21839: 00c7b374 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 21840: 00d7ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 21841: 0077ea14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 21842: 008cbe1c 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 21841: 0077ea1c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 21842: 008cbe24 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 21843: 00d6a740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 21844: 0029d1d8 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 21845: 00961ad4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 21846: 0074a3c8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 21845: 00961adc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 21846: 0074a3d0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 21847: 00d70548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 21848: 00d6d3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 21849: 00329bbc 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 21850: 00951dd8 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 21851: 00740efc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 21852: 00700f7c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 21850: 00951de0 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 21851: 00740f04 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 21852: 00700f84 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 21853: 00d6f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 21854: 008e5080 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 21854: 008e5088 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 21855: 00dafe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 21856: 009c19f4 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 21857: 0096d3b8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 21856: 009c19fc 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 21857: 0096d3c0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 21858: 00d662d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 21859: 00d711dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 21860: 00db18ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 21861: 003caf40 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 21862: 00d681e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 21863: 00d79140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ 21864: 005c9450 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -21872,365 +21872,365 @@ │ │ │ │ 21868: 00284878 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 21869: 00db05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 21870: 00d7b5b8 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 21871: 00dafece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 21872: 0028ad08 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 21873: 00db22de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 21874: 00db07cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 21875: 0077b1f4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 21875: 0077b1fc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 21876: 00dafdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 21877: 00d6db94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 21878: 007b6178 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 21878: 007b6180 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 21879: 00ccc334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 21880: 002f3344 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 21881: 00db1892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 21882: 00dafe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 21883: 00db0d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 21884: 0075505c 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 21884: 00755064 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 21885: 00db25ac 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 21886: 00966ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 21886: 00966ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 21887: 004098e4 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 21888: 00291938 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 21889: 0058f86c 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 21890: 00d7aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 21891: 00911d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 21891: 00911d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 21892: 00db1162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 21893: 00db0a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 21894: 00d64bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 21895: 0095c020 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 21895: 0095c028 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 21896: 00db0e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 21897: 009827a8 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 21898: 00b9e914 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 21897: 009827b0 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 21898: 00b9e924 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 21899: 0062a2b0 76 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 21900: 002a1a60 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 21901: 00d73608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 21902: 00db1ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 21903: 00d6db24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 21904: 002a10dc 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 21905: 0086dd04 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 21905: 0086dd0c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 21906: 0056627c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 21907: 00626c8c 212 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 21908: 00d8d5ac 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 21909: 00d791ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 21910: 00db0f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 21911: 00d76d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 21912: 008f5eb8 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 21912: 008f5ec0 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 21913: 002d00e4 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 21914: 008e368c 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 21915: 009bcfb0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 21914: 008e3694 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 21915: 009bcfb8 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 21916: 00db012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 21917: 0055253c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 21918: 00d65018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 21919: 00d7a404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 21920: 00b9e8fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 21920: 00b9e90c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 21921: 00d6b64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 21922: 00d6cd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 21923: 00332bf4 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 21924: 00d72d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 21925: 008de204 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 21926: 00b87a60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 21925: 008de20c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 21926: 00b87a70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 21927: 00d74f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 21928: 00d64060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 21929: 0028354c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 21930: 00db1b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 21931: 00c78db0 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 21932: 00d74658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 21933: 007550e0 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 21934: 0096e9d4 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 21935: 008ba628 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 21933: 007550e8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 21934: 0096e9dc 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 21935: 008ba630 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 21936: 00db1e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 21937: 0097f560 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 21937: 0097f568 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 21938: 0064a378 16 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ - 21939: 0094b300 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 21939: 0094b308 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 21940: 00d6bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21941: 00db06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 21942: 00d67f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 21943: 00cba830 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 21944: 00db1022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 21945: 00d7865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 21946: 0069d318 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 21946: 0069d320 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 21947: 00d74338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 21948: 00d6a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 21949: 008dcd64 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 21950: 0071b770 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 21949: 008dcd6c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 21950: 0071b778 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 21951: 00dafe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 21952: 00d60afc 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 21953: 00d754b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 21954: 0077a504 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 21954: 0077a50c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 21955: 00db0b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 21956: 00db21d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 21957: 007e5fa0 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 21957: 007e5fa8 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 21958: 005190f0 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 21959: 00db0fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 21960: 00c7e9d8 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 21961: 00db1904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 21962: 00d78a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 21963: 00d7aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 21964: 00d67ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 21965: 0043a3f4 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 21966: 008dbdec 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 21966: 008dbdf4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 21967: 00db0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 21968: 00db290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 21969: 005a6b28 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 21970: 0057745c 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 21971: 00865214 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 21972: 009baf18 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 21973: 00866380 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 21974: 007ba268 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 21975: 00779768 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 21976: 00991e68 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 21971: 0086521c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 21972: 009baf20 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 21973: 00866388 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 21974: 007ba270 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 21975: 00779770 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 21976: 00991e70 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 21977: 00d69538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 21978: 0042ce68 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 21979: 003c98fc 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 21980: 008e06b8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 21980: 008e06c0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 21981: 00db2220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 21982: 007ea680 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 21982: 007ea688 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 21983: 00db0938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 21984: 008cc690 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 21984: 008cc698 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 21985: 00ccdc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 21986: 00ccdd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 21987: 00626d60 208 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 21988: 00db0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 21989: 00d74708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 21990: 00db03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 21991: 0062a260 80 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 21992: 0081da0c 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 21992: 0081da14 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 21993: 00d7bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 21994: 0073ec30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 21994: 0073ec38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 21995: 002cf44c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 21996: 006e4174 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 21996: 006e417c 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 21997: 00db0e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 21998: 00db09be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 21999: 00db059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22000: 00d6891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22001: 00db19aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22002: 00d72680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22003: 00552fb8 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22004: 007230e4 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22005: 00951200 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22004: 007230ec 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22005: 00951208 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22006: 00db0e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22007: 008d9488 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22007: 008d9490 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22008: 0062fec8 276 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ - 22009: 0077f72c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22009: 0077f734 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22010: 00db1e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 22011: 0070c958 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22011: 0070c960 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22012: 00db1cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22013: 002d2404 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22014: 00db208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22015: 00db291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 22016: 00aecac4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22016: 00aecad4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22017: 00c84a30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22018: 00db017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22019: 00d6f4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22020: 003996e8 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22021: 00db0b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22022: 00d71a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22023: 0052486c 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22024: 00d720dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 22025: 00d7176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22026: 00d74fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22027: 0055b12c 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22028: 002bfc04 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22029: 00d7bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22030: 00db0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22031: 009a76e4 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22031: 009a76ec 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22032: 00d7188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22033: 00d747c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22034: 00db0bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22035: 00db1fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22036: 00db1790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22037: 00990e10 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22037: 00990e18 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22038: 00db070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22039: 00d6ab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22040: 007e1e8c 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22040: 007e1e94 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22041: 00364834 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22042: 00db1048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22043: 00715bd4 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22044: 009acbe8 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22043: 00715bdc 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22044: 009acbf0 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22045: 00d6a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22046: 00db10d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22047: 0090b4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22047: 0090b4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22048: 00d758a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22049: 009c90d0 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22050: 0074085c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22049: 009c90d8 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22050: 00740864 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22051: 00d772a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22052: 002900c0 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22053: 00dafe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22054: 008fc1d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22054: 008fc1d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22055: 00627d54 108 FUNC GLOBAL DEFAULT 12 helper_fcfidus │ │ │ │ 22056: 00db1e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22057: 00d65c7c 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22058: 00d73fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22059: 00d66638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22060: 0043380c 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22061: 00db0858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22062: 009668b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22063: 00980484 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22062: 009668b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22063: 0098048c 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22064: 00db0ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22065: 00d6b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22066: 00db0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22067: 005654a8 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22068: 0095bbf8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22069: 0091166c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22070: 008aefec 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22071: 0093f31c 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22072: 00963640 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22068: 0095bc00 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22069: 00911674 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22070: 008aeff4 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22071: 0093f324 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22072: 00963648 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22073: 00db2090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22074: 00db1c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22075: 008ad1dc 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22076: 009b19a4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22075: 008ad1e4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22076: 009b19ac 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22077: 00d6a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22078: 00db0a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22079: 009804a4 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22079: 009804ac 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22080: 00d79638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22081: 009a9edc 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22081: 009a9ee4 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22082: 00db0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22083: 00ccdcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22084: 00db09a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22085: 00d67500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22086: 00c67628 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22087: 00d73968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22088: 00db06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22089: 00ccde04 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctui │ │ │ │ 22090: 00d6e264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22091: 00db09d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22092: 00579e84 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22093: 00db1d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22094: 00d74308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22095: 006285c0 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ - 22096: 00788070 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22096: 00788078 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22097: 00578eb8 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22098: 00d6a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22099: 00d7878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22100: 00d9ef58 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22101: 00d7a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22102: 004412c8 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22103: 00db05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22104: 0077eac4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22104: 0077eacc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22105: 00d75350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22106: 0042cf20 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22107: 00745bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22107: 00745bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22108: 00db0a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22109: 00814ac0 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22110: 0094db64 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22109: 00814ac8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22110: 0094db6c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22111: 00db1130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22112: 00db0c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22113: 00288148 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22114: 00d66588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22115: 00db1fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22116: 00806bd4 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22116: 00806bdc 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22117: 00d63774 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22118: 00d6a1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22119: 0064b488 444 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22120: 00db096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22121: 008e26d4 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22122: 007825c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22123: 008c77dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22121: 008e26dc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22122: 007825d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22123: 008c77e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22124: 00d6938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22125: 009ac6c4 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22126: 007177fc 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22127: 007e7028 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22125: 009ac6cc 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22126: 00717804 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22127: 007e7030 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22128: 00db17f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22129: 00d77da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22130: 00dafe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22131: 00db1b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22132: 00db0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22133: 0090bb50 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22133: 0090bb58 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22134: 00520f3c 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22135: 00d72910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22136: 00d76fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22137: 0064b644 444 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22138: 00917914 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22138: 0091791c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22139: 0062fdac 284 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22140: 0026d124 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22141: 00db20e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22142: 00db22f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22143: 00db0e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22144: 00911444 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22144: 0091144c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22145: 0029b424 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22146: 009a674c 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22146: 009a6754 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22147: 00db1792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22148: 00db28ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22149: 0074c314 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22149: 0074c31c 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22150: 005cc834 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22151: 00626e30 236 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22152: 00d6dc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22153: 0028b1cc 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22154: 007992d4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22154: 007992dc 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22155: 00d6f900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22156: 009ac5dc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22156: 009ac5e4 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22157: 00628024 204 FUNC GLOBAL DEFAULT 12 helper_frim │ │ │ │ 22158: 00db0dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22159: 00627dc0 204 FUNC GLOBAL DEFAULT 12 helper_frin │ │ │ │ 22160: 00627f58 204 FUNC GLOBAL DEFAULT 12 helper_frip │ │ │ │ 22161: 00d79120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22162: 00827fb4 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22162: 00827fbc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22163: 00db2146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22164: 00d7b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22165: 00d6b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22166: 004e27d4 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22167: 00b0d3ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22167: 00b0d3fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22168: 0029f1bc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22169: 00b0d2a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22169: 00b0d2b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22170: 002a96d8 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22171: 00759c50 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22171: 00759c58 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22172: 00db1b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22173: 00b0d15c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22173: 00b0d16c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22174: 00d8d874 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22175: 00d6a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22176: 00db1624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22177: 009566dc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22177: 009566e4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22178: 004929f8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22179: 00d715fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22180: 00627e8c 204 FUNC GLOBAL DEFAULT 12 helper_friz │ │ │ │ 22181: 00d6f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22182: 009c5c98 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22183: 0079f540 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22182: 009c5ca0 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22183: 0079f548 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22184: 00db0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22185: 00d76cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22186: 00d75968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22187: 00d6ed60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22188: 0062a1bc 92 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22189: 005648dc 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22190: 007891c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22191: 007f2874 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22190: 007891c8 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22191: 007f287c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22192: 00db20ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22193: 00db23a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22194: 00db1a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22195: 00d79010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22196: 009582a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22196: 009582b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22197: 002e7940 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22198: 00d77208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22199: 0043dc1c 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22200: 0095382c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22200: 00953834 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22201: 00dafea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22202: 008c7fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22202: 008c7fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22203: 002a459c 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22204: 007505b8 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22204: 007505c0 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22205: 0057d000 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22206: 005baa8c 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22207: 00d6fc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22208: 00913128 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22208: 00913130 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22209: 00d7b190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22210: 00db0dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22211: 007de078 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22211: 007de080 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22212: 00433bb4 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22213: 00d680c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22214: 00ccde88 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22215: 00cd0198 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22216: 00437e04 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22217: 00d6b77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22218: 00552d7c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22219: 00d6b34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22220: 00d73918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22221: 00d79bd8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22222: 00d6a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22223: 00d6f7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22224: 009bff50 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22225: 009ba1fc 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22224: 009bff58 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22225: 009ba204 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22226: 00437620 360 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22227: 00d6b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22228: 00db2928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22229: 002f335c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22230: 00d76df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22231: 00d71e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22232: 00db0b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22238,79 +22238,79 @@ │ │ │ │ 22234: 00db05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22235: 00db12fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22236: 00db15e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22237: 002a74f0 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22238: 00db122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 22239: 00d6a9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22240: 00d7bd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22241: 0093c9b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22241: 0093c9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22242: 00db235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22243: 008e56d4 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22243: 008e56dc 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22244: 00d70788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 22245: 00d664f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22246: 00759a30 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22247: 009ab34c 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22248: 007e5308 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22246: 00759a38 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22247: 009ab354 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22248: 007e5310 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22249: 003e9ddc 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22250: 0058fb7c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22251: 007ddfc0 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22251: 007ddfc8 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22252: 00d67c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22253: 00550ef8 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22254: 00818498 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22255: 006ccca8 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22254: 008184a0 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22255: 006cccb0 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22256: 00db0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22257: 00db0ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22258: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22259: 00d6f820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22260: 0036c85c 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22261: 00db2110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22262: 00d703f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 22263: 005da344 104 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ 22264: 00db075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22265: 007991a4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22265: 007991ac 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22266: 0057c26c 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22267: 0062a218 72 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 22268: 002ffe08 536 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22269: 008f8344 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22270: 008d1d88 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22271: 0074d8d8 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22269: 008f834c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22270: 008d1d90 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22271: 0074d8e0 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22272: 003c9ad8 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22273: 00d6f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22274: 00d721cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22275: 00cd65a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 22276: 00d6dbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22277: 00da76b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22278: 00d67530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22279: 00811760 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22280: 009150ac 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22281: 007e61b8 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22279: 00811768 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22280: 009150b4 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22281: 007e61c0 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22282: 00db0efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22283: 00db0f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22284: 0070d8b0 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22284: 0070d8b8 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22285: 00db0aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22286: 00d6b2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22287: 0077b010 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22288: 00773e74 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22287: 0077b018 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22288: 00773e7c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22289: 00dafdc0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22290: 00b2e9ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22291: 008f379c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22292: 008c25e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22290: 00b2e9bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22291: 008f37a4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22292: 008c25e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22293: 00db05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22294: 00db1bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22295: 00311d38 272 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22296: 00b2e9a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22297: 0085ff6c 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22296: 00b2e9b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22297: 0085ff74 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22298: 00cd3528 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 22299: 00d72b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22300: 00d5e0bc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22301: 008c96c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22302: 00b2e99c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22301: 008c96cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22302: 00b2e9ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22303: 00db220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22304: 00db0d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22305: 0072bd4c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22305: 0072bd54 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22306: 00db120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 22307: 00d6d4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22308: 00db1816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22309: 00297e6c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22310: 00d767f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22311: 00cc20c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 22312: 00db04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ @@ -22318,978 +22318,978 @@ │ │ │ │ 22314: 00db0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22315: 0044f17c 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22316: 002a091c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22317: 0043ddf0 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22318: 00d6a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22319: 00db0daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22320: 00db0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22321: 0086e09c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22321: 0086e0a4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22322: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22323: 00d708d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 22324: 0099f1f8 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22324: 0099f200 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22325: 004fcc2c 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22326: 0093eb74 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22327: 00914f6c 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 22328: 0075c38c 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22329: 0084cf68 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22326: 0093eb7c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22327: 00914f74 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22328: 0075c394 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22329: 0084cf70 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22330: 00db2306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22331: 00db2890 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22332: 00db134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22333: 00910a98 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22333: 00910aa0 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22334: 005ca5d4 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22335: 00532350 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22336: 0095424c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22337: 007101d4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22336: 00954254 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22337: 007101dc 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22338: 00db02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22339: 002d91f0 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22340: 00d78fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 22341: 00db0aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22342: 00db1270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 22343: 005370a0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 22344: 0073f764 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22344: 0073f76c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22345: 00db0ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22346: 00db14fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22347: 00db2186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22348: 0044d72c 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22349: 007e22bc 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22349: 007e22c4 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22350: 00d6e504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22351: 00d78e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22352: 00d6ecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22353: 00db0fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22354: 00db0b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22355: 00daff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22356: 002ee188 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22357: 00db0808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 22358: 007429ec 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 22358: 007429f4 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22359: 00d7abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22360: 00db21c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22361: 009649c4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22361: 009649cc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22362: 00db19da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22363: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22364: 0029ef7c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22365: 00dafd65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22366: 00d6eed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22367: 00d6d9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22368: 008e2664 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 22369: 007175ac 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 22368: 008e266c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22369: 007175b4 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 22370: 002a35f4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 22371: 00903570 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22371: 00903578 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22372: 00d690ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22373: 00d6f240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22374: 00db1f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22375: 00db0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22376: 002a6110 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22377: 00db01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22378: 00db1eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22379: 00d79d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22380: 00db147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22381: 00297f2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22382: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 22383: 009cfb78 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22384: 008c7f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22383: 009cfb80 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22384: 008c7f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22385: 005a5b08 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22386: 005c8628 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22387: 00728590 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22387: 00728598 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22388: 00dafe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22389: 00db15f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22390: 00db18ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22391: 00d6a9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22392: 00db1212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 22393: 00d65410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22394: 00d77408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22395: 0033ade8 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22396: 00d75e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22397: 00806548 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22397: 00806550 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22398: 00cc865c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 22399: 00d6f150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22400: 00537900 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22401: 009884e8 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22402: 008fea8c 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22401: 009884f0 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22402: 008fea94 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22403: 00db2142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22404: 00906f60 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22404: 00906f68 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22405: 00db13a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22406: 004b3ac4 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22407: 002daf0c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22408: 00ccc754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 22409: 00d69728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22410: 004b8880 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22411: 0029bc58 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 22412: 007436c4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 22412: 007436cc 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22413: 00db03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22414: 0029f070 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 22415: 0077f388 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22416: 009365a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22417: 008d4c70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22415: 0077f390 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 22416: 009365ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22417: 008d4c78 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22418: 0027ef60 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22419: 00d73d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22420: 005da094 16 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 22421: 00d6de34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22422: 0090d998 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22422: 0090d9a0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22423: 00d6df84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22424: 009cf2a4 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22424: 009cf2ac 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22425: 00d76948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22426: 00cc277c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 22427: 00d79838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22428: 004f49d4 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22429: 008e5a20 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22429: 008e5a28 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22430: 00db0f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22431: 005cbe4c 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22432: 0057cf4c 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22433: 0069eda0 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 22433: 0069eda8 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 22434: 00d6de14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 22435: 0077d910 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 22435: 0077d918 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22436: 00d783ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22437: 00d6cd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22438: 006279d8 148 FUNC GLOBAL DEFAULT 12 helper_fctid │ │ │ │ 22439: 005c9580 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22440: 003ccb2c 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22441: 00db1cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22442: 00931f88 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22442: 00931f90 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22443: 0053bc4c 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22444: 00d6c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22445: 00db0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22446: 00db0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 22447: 00806c88 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22447: 00806c90 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22448: 00d6f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22449: 008aa4e4 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22449: 008aa4ec 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22450: 00db1360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22451: 00d6d554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22452: 009a1c50 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22452: 009a1c58 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22453: 004f3cc8 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22454: 00db029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22455: 00860ad4 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22455: 00860adc 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22456: 00db1760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22457: 00db0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22458: 007dd0fc 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22458: 007dd104 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22459: 00627768 172 FUNC GLOBAL DEFAULT 12 helper_fctiw │ │ │ │ 22460: 00d770c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22461: 004929f4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22462: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22463: 00db05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22464: 003656fc 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22465: 009cd830 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22466: 0072bd80 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22465: 009cd838 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22466: 0072bd88 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 22467: 003de740 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 22468: 0093fac0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22469: 007bad74 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22468: 0093fac8 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22469: 007bad7c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22470: 00d7b8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22471: 00db05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22472: 00bc58dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22473: 00db07be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22474: 00d64500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22475: 00db0e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22476: 00d753e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22477: 009bca10 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22478: 006cb730 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 22479: 009bbeec 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22477: 009bca18 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22478: 006cb738 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 22479: 009bbef4 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22480: 00d64a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22481: 00d6930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22482: 002f2958 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 22483: 007201cc 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 22483: 007201d4 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22484: 005af554 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22485: 003a4f90 116 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22486: 00d6d764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22487: 00db1a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22488: 00db1382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22489: 006ae954 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 22490: 009bc614 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22491: 0093a73c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22489: 006ae95c 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 22490: 009bc61c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22491: 0093a744 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22492: 00db1426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22493: 00d66eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 22494: 0062e10c 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 22495: 0095d7e0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22495: 0095d7e8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22496: 00d674b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22497: 00837150 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 22498: 007a8698 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22497: 00837158 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22498: 007a86a0 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22499: 00d739f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22500: 007a0108 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22500: 007a0110 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22501: 00543fa8 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22502: 004f3678 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22503: 00cd1428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 22504: 00502b64 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22505: 009490b0 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22505: 009490b8 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22506: 005e2650 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 22507: 00cd3738 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ - 22508: 007441f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 22508: 007441fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22509: 005892c0 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22510: 0074de74 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 22511: 0090d2d4 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22510: 0074de7c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22511: 0090d2dc 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22512: 002980b4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22513: 0062f8ac 360 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 22514: 00d67e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22515: 00d6a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22516: 00d6a6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22517: 007a1a18 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22517: 007a1a20 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22518: 00297fdc 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 22519: 00744414 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 22519: 0074441c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22520: 00d75cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22521: 00db0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22522: 005fdf9c 100 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 22523: 00330b68 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 22524: 004f50d4 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 22525: 008cda58 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22525: 008cda60 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22526: 00d67f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22527: 00db0c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22528: 00d6f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22529: 005a0020 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22530: 00944c2c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22530: 00944c34 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22531: 00d739c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22532: 0053318c 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22533: 00d79738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 22534: 00443d14 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22535: 00d729d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22536: 0057cd94 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22537: 00d6becc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22538: 00d65e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 22539: 00d709c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 22540: 0095c4dc 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22540: 0095c4e4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22541: 00db1662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22542: 00db02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22543: 0032592c 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22544: 00d73d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 22545: 007175a4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 22545: 007175ac 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22546: 0053fd48 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22547: 00db126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 22548: 00537c94 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22549: 00db11fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 22550: 00983408 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 22550: 00983410 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 22551: 00d76cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 22552: 00db221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 22553: 005cae04 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 22554: 00db074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 22555: 008c8edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 22555: 008c8ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 22556: 00d6fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 22557: 00981648 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 22557: 00981650 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 22558: 00db064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 22559: 0077e1a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 22559: 0077e1a8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 22560: 00d795b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 22561: 00745b80 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 22562: 0069c444 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 22561: 00745b88 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 22562: 0069c44c 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 22563: 003c820c 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 22564: 00db01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 22565: 0095bad0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 22565: 0095bad8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 22566: 005ba830 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 22567: 00db1e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 22568: 00641ce0 208 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 22569: 00db13fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 22570: 00db0d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 22571: 008066c8 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 22571: 008066d0 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 22572: 00db0fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 22573: 00db0d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 22574: 00db2280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 22575: 005d2428 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 22576: 00980ce8 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 22576: 00980cf0 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 22577: 00db1f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 22578: 00d70994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 22579: 00cd4734 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 22580: 0094aeb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 22580: 0094aeb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 22581: 00db0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 22582: 00744720 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 22583: 008e3548 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 22582: 00744728 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 22583: 008e3550 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 22584: 00d6acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 22585: 002e9ad0 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 22586: 0055c0fc 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 22587: 008e3fc8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 22587: 008e3fd0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 22588: 0062a104 92 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 22589: 00289910 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 22590: 00db28b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 22591: 00926ebc 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 22592: 00907834 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 22593: 00927ca4 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 22591: 00926ec4 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 22592: 0090783c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 22593: 00927cac 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 22594: 00cc16fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 22595: 0062a948 112 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 22596: 00db134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 22597: 00d6d824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 22598: 009bba00 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 22599: 008fa940 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 22600: 009777dc 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 22598: 009bba08 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 22599: 008fa948 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 22600: 009777e4 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 22601: 0029a644 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 22602: 00d69c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 22603: 0062a6f8 20 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ 22604: 00cd3840 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 22605: 0093364c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 22606: 00997bc4 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 22605: 00933654 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 22606: 00997bcc 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ 22607: 00628670 132 FUNC GLOBAL DEFAULT 12 helper_frsp │ │ │ │ - 22608: 008c9c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 22609: 009ad280 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 22608: 008c9c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 22609: 009ad288 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 22610: 00db0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 22611: 00d63c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 22612: 00852dcc 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 22613: 00950414 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 22612: 00852dd4 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 22613: 0095041c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 22614: 00d6aa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 22615: 00d73878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 22616: 002aed58 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 22617: 005691f4 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 22618: 006301e8 288 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 22619: 00aecac8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 22619: 00aecad8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 22620: 003ffa84 1300 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 22621: 00d745a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 22622: 00911ce4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 22622: 00911cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 22623: 00cc1ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 22624: 00db13f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 22625: 0027f0d0 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 22626: 00d79458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 22627: 00cc1db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 22628: 00db19c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 22629: 00db0c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 22630: 00dafef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 22631: 007d9668 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 22632: 0095f25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 22633: 008b8360 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 22631: 007d9670 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 22632: 0095f264 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 22633: 008b8368 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 22634: 00db1b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 22635: 00d74088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 22636: 008cd694 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 22637: 009d4e54 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 22638: 0070b840 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 22636: 008cd69c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 22637: 009d4e5c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 22638: 0070b848 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 22639: 00db08ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 22640: 00511b6c 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 22641: 006e5ba4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 22641: 006e5bac 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 22642: 00db0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 22643: 00db12aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 22644: 002ae880 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 22645: 00d6abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 22646: 00d7864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 22647: 007acea0 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 22647: 007acea8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 22648: 00db2368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 22649: 005ba834 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 22650: 00db1c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 22651: 00d6ed70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 22652: 00d75ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 22653: 00d6cf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 22654: 00d66914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 22655: 0056b1e8 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 22656: 00db2256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 22657: 00d68240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 22658: 00b9e910 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 22659: 00707c64 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 22658: 00b9e920 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 22659: 00707c6c 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 22660: 00db0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 22661: 00db28b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 22662: 005cf300 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 22663: 00db0eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 22664: 0075fb68 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 22664: 0075fb70 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 22665: 00d68310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 22666: 00db1034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 22667: 00d64630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 22668: 00d7a660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 22669: 009979ac 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 22669: 009979b4 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 22670: 00d7aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 22671: 00db012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 22672: 00d72900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 22673: 0028b968 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 22674: 00db1850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 22675: 00d70848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 22676: 00db11d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 22677: 00daff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 22678: 00623bc8 392 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 22679: 00537ba8 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 22680: 00d6dae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 22681: 007469a4 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 22681: 007469ac 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 22682: 00d6de64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 22683: 00db13c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 22684: 00535dd4 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 22685: 00903878 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 22685: 00903880 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 22686: 00d64460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 22687: 00da7681 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 22688: 00787a50 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 22688: 00787a58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 22689: 00db03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 22690: 00964870 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 22690: 00964878 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 22691: 00d68b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 22692: 0062a9b8 112 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 22693: 00d767b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 22694: 00db1060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 22695: 00db148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 22696: 00db06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 22697: 0062a724 20 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 22698: 00db1ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 22699: 0070fba4 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 22699: 0070fbac 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 22700: 00db049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 22701: 006a6854 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 22701: 006a685c 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 22702: 00d75460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 22703: 00db0ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 22704: 00378d34 112 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 22705: 00db1826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 22706: 00d79c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 22707: 00574210 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 22708: 0032d580 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 22709: 00db018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 22710: 0093a1d4 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 22710: 0093a1dc 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 22711: 00d6e304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 22712: 00db0806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 22713: 00cc95d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 22714: 00db239c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 22715: 00db2304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 22716: 00d6a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 22717: 00d653b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 22718: 00cc1d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 22719: 006442bc 100 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 22720: 00d6ebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 22721: 00db09f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 22722: 009c55d0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 22722: 009c55d8 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 22723: 00cc1e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 22724: 00d73c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 22725: 00db1448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 22726: 002a78dc 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 22727: 006300c0 296 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 22728: 0072bd1c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 22728: 0072bd24 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 22729: 00d6d774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 22730: 0095cf00 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 22730: 0095cf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 22731: 00d68450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 22732: 0028b8a8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 22733: 008c73e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 22733: 008c73f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 22734: 00511a58 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 22735: 0099d800 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 22735: 0099d808 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 22736: 00d66edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 22737: 00d7a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 22738: 00db0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 22739: 009073cc 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 22739: 009073d4 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 22740: 00db0a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 22741: 0073da44 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 22741: 0073da4c 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 22742: 00d75170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 22743: 0038f688 56 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 22744: 00db0c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 22745: 003fd4e0 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 22746: 00db22b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 22747: 009cc2d4 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 22747: 009cc2dc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 22748: 00d65e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 22749: 00db17a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 22750: 00db0efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 22751: 0051ee38 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 22752: 00d6e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 22753: 0075b07c 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 22753: 0075b084 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 22754: 00db20e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 22755: 0081ea70 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 22755: 0081ea78 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 22756: 003c9c44 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 22757: 00dafc6c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 22758: 00db09fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 22759: 00b0ccc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 22760: 008f8c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 22761: 008148fc 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 22762: 0096eb40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 22759: 00b0ccd4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 22760: 008f8ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 22761: 00814904 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 22762: 0096eb48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 22763: 00d7a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 22764: 00d7bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 22765: 0029a3ac 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 22766: 00d695f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 22767: 00d6c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 22768: 00db0db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 22769: 00934e08 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 22769: 00934e10 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 22770: 00d6d1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 22771: 007d5c60 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 22772: 008aab74 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 22771: 007d5c68 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 22772: 008aab7c 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 22773: 004f2f78 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 22774: 0074b8d4 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 22774: 0074b8dc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 22775: 00d65008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 22776: 00d704d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 22777: 008116a4 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 22778: 008dfd00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 22779: 00948974 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 22780: 00952f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 22777: 008116ac 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 22778: 008dfd08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 22779: 0094897c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 22780: 00952f78 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 22781: 00d7b4a0 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 22782: 008557ac 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 22782: 008557b4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 22783: 002d2384 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 22784: 00633930 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 22785: 00db1234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 22786: 00db18be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 22787: 008d4b30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 22787: 008d4b38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 22788: 00db133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 22789: 0094fa00 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 22789: 0094fa08 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 22790: 00db1b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 22791: 00787a4c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 22791: 00787a54 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 22792: 005dfeb0 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 22793: 00db1736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 22794: 00d7ae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 22795: 00daff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 22796: 00db11be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 22797: 00d6a5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 22798: 00d638b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 22799: 00cc2f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 22800: 00d73818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 22801: 00970dd0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 22801: 00970dd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 22802: 00db08b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 22803: 007f5a88 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 22803: 007f5a90 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 22804: 00db22b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 22805: 0069e878 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 22806: 007a2640 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 22805: 0069e880 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 22806: 007a2648 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 22807: 00d6c21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 22808: 00743548 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 22808: 00743550 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 22809: 00db0a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 22810: 0057c320 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 22811: 0071ef0c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 22811: 0071ef14 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 22812: 00dafe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 22813: 00338a2c 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 22814: 005e0080 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 22815: 0069f1ac 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 22816: 008c7a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 22815: 0069f1b4 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 22816: 008c7a68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 22817: 00cba8a4 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 22818: 00d72d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 22819: 00393480 104 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 22820: 009916ec 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 22821: 008fb110 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 22820: 009916f4 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 22821: 008fb118 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 22822: 00dafdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 22823: 008f2f90 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 22823: 008f2f98 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 22824: 00d76ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 22825: 006e7050 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 22825: 006e7058 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 22826: 00db1834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 22827: 00d669b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 22828: 008e67d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 22828: 008e67d8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 22829: 0029e0a0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 22830: 00db141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 22831: 00742500 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 22831: 00742508 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 22832: 00d65500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 22833: 00939c40 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 22834: 009c4df0 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 22833: 00939c48 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 22834: 009c4df8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 22835: 00323a90 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 22836: 0090fde0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 22836: 0090fde8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 22837: 005e2060 572 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 22838: 00637784 348 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 22839: 00db1350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 22840: 00794878 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 22840: 00794880 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 22841: 005adf1c 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 22842: 00db06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 22843: 00d726e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 22844: 00536a10 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 22845: 00cc256c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_exp │ │ │ │ - 22846: 0077a108 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 22846: 0077a110 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 22847: 00db1dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 22848: 00db093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 22849: 00d702f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_PIT_EVENT │ │ │ │ 22850: 00c7b3e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 22851: 00cd47b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 22852: 00c7df74 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 22853: 00db10bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 22854: 00588354 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 22855: 00db0e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 22856: 00db1f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 22857: 00d691dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 22858: 006c31a4 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 22858: 006c31ac 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 22859: 00db16a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 22860: 00d775b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 22861: 0096a140 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 22861: 0096a148 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 22862: 00296c20 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 22863: 00db15f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 22864: 00d696a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 22865: 00db156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 22866: 00297b6c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 22867: 00323ed4 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 22868: 0063fa5c 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ - 22869: 007b94c8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 22869: 007b94d0 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 22870: 00d73ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 22871: 00d67c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 22872: 00db0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 22873: 00641f5c 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 22874: 00cd3a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 22875: 006a2894 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 22875: 006a289c 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 22876: 00d739b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 22877: 00982c38 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 22877: 00982c40 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 22878: 00db16c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 22879: 0075ed74 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 22879: 0075ed7c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 22880: 00d75f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 22881: 00db006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 22882: 004a35f8 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 22883: 00db0b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 22884: 00d68380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 22885: 00c6b228 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 22886: 00c78fe8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 22887: 00d66774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 22888: 00d67620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 22889: 009182e0 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 22889: 009182e8 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 22890: 00522e00 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 22891: 00964e9c 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 22891: 00964ea4 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 22892: 00d723cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 22893: 008de90c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 22894: 00966a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 22895: 0098bd78 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 22893: 008de914 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 22894: 00966a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 22895: 0098bd80 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 22896: 00644778 84 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 22897: 00900f50 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 22897: 00900f58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 22898: 0059223c 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 22899: 00db22b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 22900: 00db13b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 22901: 00db0a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 22902: 00d6d494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 22903: 00718bdc 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 22903: 00718be4 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 22904: 00db06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 22905: 00db0efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 22906: 00db01fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 22907: 00dafee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 22908: 007e2b68 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 22908: 007e2b70 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 22909: 005b01b8 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 22910: 0074d738 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 22910: 0074d740 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 22911: 00d6e374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 22912: 00702018 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 22912: 00702020 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 22913: 00db0ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 22914: 0073ddd8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 22915: 00821708 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 22916: 0071032c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 22914: 0073dde0 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 22915: 00821710 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 22916: 00710334 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 22917: 00db10f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 22918: 0029a4f0 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 22919: 00db0bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 22920: 00d64fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 22921: 00db0f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 22922: 00d742b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 22923: 00901a30 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 22924: 006e5bc8 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 22925: 007026e8 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 22926: 007177d0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 22927: 0077d24c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 22928: 00789320 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 22923: 00901a38 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 22924: 006e5bd0 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 22925: 007026f0 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 22926: 007177d8 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 22927: 0077d254 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 22928: 00789328 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 22929: 00285350 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 22930: 00db1842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 22931: 00d778f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 22932: 00635748 204 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 22933: 00d7b524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 22934: 002a3aa8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 22935: 00d78e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 22936: 007dc464 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 22936: 007dc46c 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 22937: 00d729f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 22938: 00d7899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 22939: 0099c56c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 22939: 0099c574 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 22940: 00d64480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 22941: 00702378 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 22941: 00702380 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 22942: 00db16e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 22943: 002ec82c 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 22944: 00742cb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 22944: 00742cbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 22945: 00db109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 22946: 00737c80 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 22946: 00737c88 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 22947: 00db107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 22948: 0038f4a0 488 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 22949: 00296ff4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 22950: 00297c34 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 22951: 005afdb8 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 22952: 0077df20 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 22953: 009611f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 22954: 00803a88 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 22952: 0077df28 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 22953: 009611f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 22954: 00803a90 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 22955: 00643830 312 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 22956: 00db14d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 22957: 00db01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 22958: 00d75300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 22959: 00da87dc 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 22960: 0071acac 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 22960: 0071acb4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 22961: 0029da10 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 22962: 00db1d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 22963: 00c7dd34 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 22964: 0098a13c 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 22964: 0098a144 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 22965: 00544a1c 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 22966: 00d674c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 22967: 00759920 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 22968: 009391e0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 22967: 00759928 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 22968: 009391e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 22969: 005807e8 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 22970: 00cd693c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 22971: 00d74b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 22972: 0051baf8 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 22973: 006e5430 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 22974: 00790890 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 22973: 006e5438 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 22974: 00790898 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 22975: 00db01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 22976: 002a68f8 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 22977: 0028c3b0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 22978: 008c362c 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 22978: 008c3634 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 22979: 00db1d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 22980: 00cc5f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 22981: 00d6ce64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 22982: 0073cca8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 22982: 0073ccb0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 22983: 00db0e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 22984: 00d6b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 22985: 008e9fc0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 22985: 008e9fc8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 22986: 00d68b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 22987: 00db09d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 22988: 0069d204 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 22988: 0069d20c 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 22989: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 22990: 00946124 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 22990: 0094612c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 22991: 00db10e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 22992: 00566774 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 22993: 00d645c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 22994: 00db0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 22995: 00db2140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 22996: 00780144 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 22996: 0078014c 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 22997: 004f2cc0 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 22998: 004dcd08 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 22999: 0028ba68 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23000: 00d76b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 23001: 0077a8b0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23002: 008df324 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23001: 0077a8b8 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 23002: 008df32c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23003: 00db0a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 23004: 00773c14 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 23004: 00773c1c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23005: 002555b0 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23006: 00d7aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23007: 00d6f330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23008: 00db1e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23009: 00d6e0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23010: 009ab93c 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23010: 009ab944 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23011: 00db041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23012: 005629e0 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23013: 00283c94 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23014: 0079f744 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23014: 0079f74c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23015: 00d64390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23016: 008da750 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23016: 008da758 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23017: 005d0410 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23018: 00389938 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23019: 00db0dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23020: 00836ab4 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23020: 00836abc 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23021: 00db21c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23022: 00dafdbb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23023: 0095ae24 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23023: 0095ae2c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23024: 00d64520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23025: 00538940 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23026: 00959940 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23026: 00959948 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23027: 0026cc18 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23028: 00643968 256 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23029: 00991f94 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23030: 0099219c 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23031: 007573bc 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23029: 00991f9c 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23030: 009921a4 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23031: 007573c4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23032: 00d6cee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23033: 007907f0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23034: 006e4f74 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23033: 007907f8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23034: 006e4f7c 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23035: 00d79568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23036: 007ec934 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23037: 009935f4 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23038: 009bebd8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23036: 007ec93c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23037: 009935fc 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23038: 009bebe0 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23039: 00db0f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23040: 00db0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23041: 00913b20 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23041: 00913b28 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23042: 00db1ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23043: 00c7d5f4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23044: 00dafe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23045: 008c2698 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23046: 0098d518 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23045: 008c26a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23046: 0098d520 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23047: 00db1a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23048: 00db066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23049: 00d6c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23050: 00cc466c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23051: 005e1b58 84 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23052: 00d68250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23053: 00d66338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23054: 00db0f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23055: 00db09e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23056: 0077ff64 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23057: 0099f030 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23056: 0077ff6c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23057: 0099f038 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23058: 00db2200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23059: 00db1506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23060: 00d5d8bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23061: 0096257c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23061: 00962584 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23062: 00db043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23063: 00d65230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23064: 00d6bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23065: 0062fa14 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23066: 00d6a570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23067: 00d64b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23068: 00d7180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23069: 0028b8c8 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23070: 004a2810 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23071: 00955560 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23071: 00955568 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23072: 00d67430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23073: 00cc2fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23074: 00d7238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23075: 00db089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23076: 00d769a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23077: 00c7dd6c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23078: 00db1466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23079: 00db0b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23080: 008e87d8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23081: 009514c8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23080: 008e87e0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23081: 009514d0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23082: 00db1082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23083: 00d6bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23084: 00d6e0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23085: 0029738c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23086: 008e0bf4 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23087: 009828f8 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23086: 008e0bfc 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23087: 00982900 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23088: 00297ce8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23089: 00db0a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23090: 002e66c4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23091: 00db023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23092: 003cb39c 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23093: 00db1c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23094: 00db0bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23095: 00538c28 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23096: 0092bcac 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23097: 0096949c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23096: 0092bcb4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23097: 009694a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23098: 0053a570 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23099: 00808c94 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23100: 00b2ee2c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23099: 00808c9c 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23100: 00b2ee3c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23101: 004b3fb0 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23102: 00d7a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23103: 007eb228 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23103: 007eb230 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23104: 00d6c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23105: 004f3a40 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23106: 00cd5eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23107: 00db17d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23108: 0072c498 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23108: 0072c4a0 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23109: 0057c38c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23110: 00cc6e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23111: 0061fec4 332 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23112: 00db0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23113: 0093cd4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23113: 0093cd54 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23114: 0054597c 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23115: 009b8a38 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23115: 009b8a40 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23116: 00d71c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23117: 007e6394 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23117: 007e639c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23118: 00db12c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23119: 005d9954 184 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23120: 00d707c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23121: 00538270 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23122: 00d68cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23123: 00db1a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23124: 008c7d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23124: 008c7da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23125: 00d79588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23126: 00db289c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23127: 00d738a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23128: 00d79bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23129: 009675f4 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23129: 009675fc 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23130: 00d67c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23131: 00d63d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23132: 0074a240 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23132: 0074a248 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23133: 005d9694 704 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23134: 00903d7c 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23134: 00903d84 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23135: 00d66508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23136: 00d71b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23137: 00d64860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23138: 00db0840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23139: 00d6e3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23140: 0086e37c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23140: 0086e384 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23141: 00db1470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23142: 008f92d0 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23143: 008c9a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23142: 008f92d8 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23143: 008c9a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23144: 00527564 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23145: 007803dc 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23145: 007803e4 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23146: 00db04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23147: 00d7a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23148: 00d6ee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23149: 00c6f8fc 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23150: 00941cec 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23150: 00941cf4 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23151: 00d6944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23152: 00bc6e00 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23153: 00d73df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23154: 00d6b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23155: 00d6b2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23156: 0032b850 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23157: 007ea990 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23157: 007ea998 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23158: 00645860 116 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ - 23159: 00786d58 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23159: 00786d60 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23160: 00d78eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23161: 0077ebbc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23162: 0081e27c 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23161: 0077ebc4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23162: 0081e284 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23163: 00d6e2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23164: 00773cac 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23164: 00773cb4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23165: 002e7700 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23166: 00635108 108 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23167: 00d68e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23168: 0073c9a8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23168: 0073c9b0 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ 23169: 006458d4 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ - 23170: 00723c60 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23170: 00723c68 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23171: 003247d4 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23172: 00d6fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23173: 00d7ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23174: 0062e608 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23175: 009bd234 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23175: 009bd23c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23176: 005e5350 256 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23177: 008f8904 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23177: 008f890c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23178: 00d772e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23179: 00db03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23180: 00db2218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23181: 00756a34 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23182: 008f99c0 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23181: 00756a3c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23182: 008f99c8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23183: 0028d608 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23184: 00db1012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23185: 0055f034 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23186: 00948bdc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23186: 00948be4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23187: 00cca654 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23188: 00580744 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23189: 009a2f70 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23189: 009a2f78 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23190: 00d640e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23191: 00c66440 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23192: 00d6b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23193: 0057c224 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23194: 007b5ce0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23194: 007b5ce8 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23195: 00db1f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23196: 00cd67b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23197: 00db0ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23198: 00db1e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23199: 007450e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23199: 007450ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23200: 00cc5c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 23201: 006b0248 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 23201: 006b0250 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 23202: 00da7683 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23203: 00db0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23204: 00cd4188 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 23205: 00d76094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23206: 00d64800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23207: 00918cf0 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23207: 00918cf8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23208: 00db21d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23209: 00d75fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23210: 00d65f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23211: 00d7146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23212: 008f745c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23213: 0098fcb4 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23212: 008f7464 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23213: 0098fcbc 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23214: 00d6946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23215: 00db02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23216: 00d75240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23217: 00dafd62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23218: 0063f2dc 108 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 23219: 002e6d2c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23220: 00db0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23221: 00d658d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23222: 0057c2b4 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23223: 005d2e98 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23224: 00d6dd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23225: 00812cc0 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23226: 00749dcc 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23225: 00812cc8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23226: 00749dd4 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23227: 00db083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23228: 00d7a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23229: 008bcb60 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23229: 008bcb68 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23230: 00d69ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23231: 00db03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23232: 0080fe2c 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23233: 00986978 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23232: 0080fe34 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23233: 00986980 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23234: 00d73938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23235: 0064a3b4 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 23236: 00d7ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23237: 002e6b30 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23238: 00d7b078 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23239: 00d9f3a0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23240: 0094d9b8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23241: 007b2198 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23240: 0094d9c0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23241: 007b21a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23242: 00629d98 144 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 23243: 00db07b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23244: 0081f110 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23244: 0081f118 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23245: 00d78e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23246: 00db154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23247: 00db0d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23248: 00db0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23249: 008c7724 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23249: 008c772c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23250: 00db0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23251: 00d7a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23252: 0025613c 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23253: 00d79548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23254: 00db12c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 23255: 0064a324 4 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 23256: 00906010 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 23257: 006aae68 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 23256: 00906018 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23257: 006aae70 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 23258: 00d74228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 23259: 006aea08 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 23259: 006aea10 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 23260: 00579870 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23261: 00db0ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23262: 00db0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23263: 002a6d74 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23264: 00db1dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23265: 00917398 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23265: 009173a0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23266: 006216b0 256 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 23267: 00d6940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23268: 00db1a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23269: 00db1b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23270: 009aefdc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23270: 009aefe4 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23271: 00db1e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23272: 00d71d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23273: 00d772d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23274: 006a8660 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 23275: 00949f30 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23274: 006a8668 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 23275: 00949f38 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23276: 00d73d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23277: 00d6bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23278: 009052d4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23278: 009052dc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23279: 00d77668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 23280: 00733608 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23280: 00733610 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23281: 00492a18 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23282: 007b07fc 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23282: 007b0804 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23283: 00d66288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23284: 009a2568 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23284: 009a2570 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23285: 00d75918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23286: 00db0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23287: 00d7887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23288: 00321498 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23289: 00d6bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23290: 002a7cd4 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23291: 0060c3b4 68 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -23297,100 +23297,100 @@ │ │ │ │ 23293: 00d6bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23294: 00d7134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23295: 003c909c 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23296: 00d67e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23297: 00d73af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23298: 00522a28 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23299: 00d6a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23300: 00732bd8 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23300: 00732be0 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23301: 00d75818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23302: 00db1710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23303: 007f0998 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23303: 007f09a0 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23304: 00db1df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23305: 007b64c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23305: 007b64d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23306: 002f2f18 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23307: 00db2226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23308: 0099fa5c 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23309: 00720868 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23308: 0099fa64 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23309: 00720870 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23310: 00cd0a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 23311: 00d7b25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23312: 0093ef74 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23312: 0093ef7c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23313: 00db04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23314: 00db1bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23315: 002ebb00 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23316: 005fde30 364 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 23317: 00db062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23318: 008e8c10 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23318: 008e8c18 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23319: 002b6124 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23320: 00d79f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23321: 00d788ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23322: 0069cae0 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 23323: 008c22dc 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23322: 0069cae8 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 23323: 008c22e4 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23324: 00db02f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23325: 0043628c 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23326: 00d7160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23327: 00db0e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23328: 0094ec08 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23328: 0094ec10 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23329: 00db2904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23330: 00db1e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23331: 002eb57c 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23332: 00626bf4 152 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ - 23333: 009a7214 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 23333: 009a721c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 23334: 00435e28 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23335: 00db0aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23336: 0063f1c4 116 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 23337: 00ccc85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 23338: 00c790d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 23339: 009412f8 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23339: 00941300 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23340: 00db0ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 23341: 00921f1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23341: 00921f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23342: 00d72ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23343: 00d71c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23344: 004476c8 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23345: 002806cc 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23346: 007f5d70 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23346: 007f5d78 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23347: 005cbcd0 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23348: 003c99ec 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23349: 00d6f250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23350: 005405b8 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23351: 00922c1c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23351: 00922c24 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23352: 00d67e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23353: 00c7b6b4 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23354: 0098298c 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23354: 00982994 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23355: 00407854 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 23356: 00797a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 23356: 00797a2c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23357: 00db0ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23358: 0029aae4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23359: 0098a0f8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23359: 0098a100 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23360: 00db0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23361: 008a3218 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23361: 008a3220 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23362: 0029a2ec 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23363: 0093242c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23364: 00aec374 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23363: 00932434 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23364: 00aec384 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23365: 00db0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23366: 004b34f4 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23367: 00db1290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 23368: 00db2932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 23369: 00ccc43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 23370: 006e7118 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23370: 006e7120 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23371: 00558704 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23372: 0028c8a8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23373: 00daffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23374: 00d6de54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23375: 00db1ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23376: 0028931c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 23377: 00db2892 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23378: 00d6d324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23379: 00db207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 23380: 009c6708 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 23380: 009c6710 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 23381: 005876d8 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23382: 0056d768 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 23383: 007426ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23384: 008a1be8 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23385: 00984778 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23383: 007426b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 23384: 008a1bf0 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23385: 00984780 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23386: 00d6fc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23387: 006246dc 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 23388: 00db0d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23389: 0029e008 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23390: 00d6ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23391: 00d676c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23392: 00c7bde4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -23398,69 +23398,69 @@ │ │ │ │ 23394: 00292b34 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23395: 00db1414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23396: 00d754f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23397: 00d668b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23398: 00db2374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23399: 004aaa98 160 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23400: 0052cc10 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23401: 008fd630 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23401: 008fd638 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 23402: 0024cad8 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 23403: 00967bd8 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 23404: 00999a54 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23405: 007acc28 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23403: 00967be0 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23404: 00999a5c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23405: 007acc30 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23406: 00d6a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23407: 00d673d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23408: 0085f300 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23408: 0085f308 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23409: 00cce9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 23410: 00db0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23411: 0059c694 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23412: 009036f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23413: 0072c2bc 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 23414: 00741574 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 23412: 009036f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23413: 0072c2c4 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23414: 0074157c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23415: 00db2316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23416: 00db09e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23417: 007af354 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23418: 00821ba4 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23417: 007af35c 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23418: 00821bac 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23419: 002d93d0 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23420: 00285450 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23421: 00c790b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23422: 00d60cdc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23423: 00db0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23424: 00283a6c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23425: 00ccc9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 23426: 00db20f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23427: 007ef2d4 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23427: 007ef2dc 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23428: 00312b6c 112 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23429: 00db1cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23430: 00db1e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23431: 00db0fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23432: 008c3ddc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23433: 00988f40 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23432: 008c3de4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23433: 00988f48 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23434: 00db0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23435: 008ffd34 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23435: 008ffd3c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23436: 002e8810 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23437: 00750534 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23438: 007b64b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23437: 0075053c 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23438: 007b64c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23439: 002bfe7c 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23440: 00dafd85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23441: 005d2bb0 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23442: 00d76828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23443: 00989254 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23443: 0098925c 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23444: 0053cf5c 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23445: 0091557c 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23445: 00915584 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23446: 00dafe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23447: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23448: 00db0ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23449: 00d6a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 23450: 00cc9d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 23451: 00ccc8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 23452: 00923890 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23453: 009cd488 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23452: 00923898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23453: 009cd490 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23454: 00d74ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23455: 007e768c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23455: 007e7694 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23456: 00db149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23457: 0052749c 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23458: 002803c0 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23459: 00db1b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23460: 00db06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23461: 0064594c 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ 23462: 00db0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -23469,214 +23469,214 @@ │ │ │ │ 23465: 00d7162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 23466: 00d71b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 23467: 00db0b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 23468: 00d6abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 23469: 002e480c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 23470: 006459c4 124 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 23471: 00d6dd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 23472: 0069c728 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 23472: 0069c730 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 23473: 003826d0 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 23474: 00718e34 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 23474: 00718e3c 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 23475: 00d66dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 23476: 00d7ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23477: 00d79558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23478: 00cba874 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23479: 00284d54 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 23480: 00db05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 23481: 00db044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ 23482: 00622118 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDCQ │ │ │ │ 23483: 005d8eb4 16 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 23484: 00db01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 23485: 00d7a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23486: 00d75a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 23487: 00762218 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 23487: 00762220 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23488: 00292be0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23489: 00db028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23490: 00d7bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23491: 0093620c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23492: 007ad740 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23491: 00936214 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23492: 007ad748 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23493: 00c76bc8 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23494: 00d6d664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23495: 00dafd92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23496: 00292fcc 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23497: 00db0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23498: 00d768c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23499: 00d6fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23500: 00db1a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23501: 00d74738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23502: 00d6ee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 23503: 0069e3fc 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 23503: 0069e404 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 23504: 00db01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23505: 00d65068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23506: 00622d30 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 23507: 00526e14 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23508: 00d6b4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23509: 00911e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23509: 00911e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23510: 00dafdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 23511: 009a74d8 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 23511: 009a74e0 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 23512: 0059a528 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23513: 00d67540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23514: 005b0e8c 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23515: 00db0e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23516: 006f5fa4 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23517: 007e615c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23516: 006f5fac 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23517: 007e6164 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 23518: 00622bfc 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 23519: 00cbfec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 23520: 00923cc4 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23521: 008e6c50 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23520: 00923ccc 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23521: 008e6c58 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23522: 00d6fc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23523: 00d65210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 23524: 00db11bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 23525: 008ca0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23525: 008ca0dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23526: 00db0f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23527: 0094cbb0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23528: 0095087c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23527: 0094cbb8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23528: 00950884 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23529: 00d75c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23530: 009c0878 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23530: 009c0880 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23531: 0055e6d8 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23532: 00d67670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23533: 005cede8 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23534: 00db1e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23535: 0059fa20 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23536: 002912ec 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23537: 00982550 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23537: 00982558 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23538: 00db196e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23539: 00524394 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23540: 00d6c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 23541: 00533d50 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 23542: 00952d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 23542: 00952d50 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 23543: 00db00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 23544: 00b2e968 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 23544: 00b2e978 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 23545: 00db1a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 23546: 00d6d5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 23547: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 23548: 00d775d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 23549: 00d79f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 23550: 00db231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 23551: 00d6a4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 23552: 00db1634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 23553: 00c77ee0 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 23554: 00ccca6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 23555: 00d65804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 23556: 00d7242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 23557: 008cbd54 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 23557: 008cbd5c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 23558: 004645b4 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 23559: 00db296d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 23560: 005caae8 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 23561: 00864ab0 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 23562: 00939a98 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 23561: 00864ab8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 23562: 00939aa0 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 23563: 00d76da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 23564: 00db1a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 23565: 00aebfc0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 23565: 00aebfd0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 23566: 00d6aaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 23567: 00db07fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 23568: 00db21d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 23569: 00db1198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 23570: 0082f34c 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 23570: 0082f354 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 23571: 00db16d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 23572: 006b000c 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 23572: 006b0014 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 23573: 0063fef4 344 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 23574: 00904db8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 23574: 00904dc0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 23575: 00cd0e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 23576: 00db1b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 23577: 00cc2674 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 23578: 006a599c 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 23578: 006a59a4 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 23579: 00d67820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 23580: 00db059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 23581: 00cd0d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 23582: 00db1718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 23583: 00d79b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 23584: 00db1968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 23585: 00c79060 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 23586: 00db2036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 23587: 00d67c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 23588: 0074d978 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 23589: 0099d624 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 23590: 007201dc 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 23588: 0074d980 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 23589: 0099d62c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 23590: 007201e4 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 23591: 0057b4c4 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 23592: 00d7bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 23593: 00d6ceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 23594: 0092608c 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 23594: 00926094 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 23595: 0055afb4 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 23596: 00d738d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 23597: 00db15de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 23598: 00d77758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 23599: 00db05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 23600: 0057317c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 23601: 0026ee10 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 23602: 0091b908 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 23603: 008053b8 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 23602: 0091b910 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 23603: 008053c0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 23604: 00db183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 23605: 0054566c 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 23606: 008c1508 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 23606: 008c1510 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 23607: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 23608: 00db236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23609: 00db1f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 23610: 0077c56c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 23611: 006db350 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 23610: 0077c574 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 23611: 006db358 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 23612: 00d75ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 23613: 0062a7f8 84 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 23614: 00db1514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 23615: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 23616: 009362c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 23616: 009362cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 23617: 00db071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 23618: 00db18ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 23619: 00737e58 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 23620: 00993284 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 23621: 009496c8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 23619: 00737e60 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 23620: 0099328c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 23621: 009496d0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 23622: 00534bac 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 23623: 00db0b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 23624: 00978148 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 23624: 00978150 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 23625: 004385a4 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 23626: 0040412c 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 23627: 0096b23c 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 23628: 00754c30 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 23627: 0096b244 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 23628: 00754c38 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 23629: 002ea25c 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 23630: 0029a640 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 23631: 00928c3c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 23632: 0081da48 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 23631: 00928c44 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 23632: 0081da50 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 23633: 0028477c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 23634: 00db0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 23635: 00292c88 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 23636: 00d68370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 23637: 00d6a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 23638: 00d7a374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 23639: 00d66d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 23640: 00db19c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 23641: 0098cc28 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 23641: 0098cc30 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 23642: 00db06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 23643: 00cd462c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ - 23644: 0077d840 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 23644: 0077d848 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 23645: 00db21d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 23646: 0074d9a0 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 23646: 0074d9a8 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 23647: 00cc88f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 23648: 008dbf74 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 23648: 008dbf7c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 23649: 00db1488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 23650: 00436148 136 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ - 23651: 00794a8c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 23651: 00794a94 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 23652: 00cc89f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 23653: 002a7cb0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 23654: 004b3880 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 23655: 00438cb8 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 23656: 009ba2a4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 23656: 009ba2ac 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 23657: 00cce95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 23658: 00db0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 23659: 00db14a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 23660: 0073c060 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 23660: 0073c068 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 23661: 00d6ec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 23662: 0095b990 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 23662: 0095b998 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 23663: 00d7be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 23664: 0090c9bc 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 23664: 0090c9c4 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 23665: 00db11c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 23666: 0059c994 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 23667: 0026e11c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 23668: 00742f90 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 23668: 00742f98 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 23669: 004b5ae8 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 23670: 00d75080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 23671: 008203f8 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 23671: 00820400 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 23672: 00db0dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 23673: 00d6b24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 23674: 00d6f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 23675: 00622548 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 23676: 00db1668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 23677: 003cb33c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 23678: 00d678a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -23684,400 +23684,400 @@ │ │ │ │ 23680: 00cb4528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 23681: 004f83a8 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 23682: 00db2222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 23683: 00d79708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 23684: 00db1374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 23685: 00db2088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 23686: 004ba02c 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 23687: 00743b38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 23688: 007e7724 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 23687: 00743b40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 23688: 007e772c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 23689: 00d7b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 23690: 00913290 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 23691: 0079723c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 23690: 00913298 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 23691: 00797244 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 23692: 00db1f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 23693: 00d7167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 23694: 00d728f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 23695: 00db0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 23696: 00d6df34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 23697: 00db022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 23698: 005368ec 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 23699: 009b59e8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 23699: 009b59f0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 23700: 004f447c 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 23701: 00db1f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 23702: 00db07d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 23703: 0074d914 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 23704: 009b4938 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 23705: 007c31f4 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 23706: 0071e5e0 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 23703: 0074d91c 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 23704: 009b4940 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 23705: 007c31fc 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 23706: 0071e5e8 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 23707: 00634624 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 23708: 00993e70 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 23708: 00993e78 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 23709: 00db0e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 23710: 00d71a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 23711: 00d759e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 23712: 00db172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 23713: 00db1684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 23714: 0063e5dc 120 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 23715: 002945f8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 23716: 008c38fc 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 23717: 00812874 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 23716: 008c3904 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 23717: 0081287c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 23718: 00d71ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 23719: 0081481c 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 23719: 00814824 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 23720: 00d72c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 23721: 00db1b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 23722: 0061d68c 344 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 23723: 005ab830 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 23724: 00c7dc78 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 23725: 0063e9c8 96 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 23726: 00295168 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 23727: 007195d8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 23728: 008a9bb4 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 23729: 0073e26c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 23730: 0094c0fc 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 23727: 007195e0 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 23728: 008a9bbc 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 23729: 0073e274 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 23730: 0094c104 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 23731: 00cc8974 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 23732: 00987e50 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 23733: 008c8a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 23734: 009307e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 23732: 00987e58 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 23733: 008c8a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 23734: 009307ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 23735: 00db0f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 23736: 00cd34a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 23737: 00cc8a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 23738: 00d7173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 23739: 00d73a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 23740: 00d6d8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 23741: 00d71c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 23742: 0039bfe8 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 23743: 00d6e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 23744: 00d74388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 23745: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 23746: 00db07b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 23747: 002dab40 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 23748: 00db129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ - 23749: 0078188c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 23749: 00781894 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 23750: 0040ac84 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 23751: 0070d7e0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 23751: 0070d7e8 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 23752: 00db00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 23753: 00db11c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 23754: 00db16ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 23755: 006ed0bc 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 23755: 006ed0c4 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 23756: 00625e78 480 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 23757: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 23758: 00d6b39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 23759: 0055f858 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 23760: 0099adcc 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 23761: 00960150 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 23760: 0099add4 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 23761: 00960158 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 23762: 00287768 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 23763: 00921ec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 23764: 00902e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 23763: 00921ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 23764: 00902e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 23765: 00d6bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 23766: 00d66bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 23767: 00db0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 23768: 006270a4 76 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 23769: 00db0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 23770: 009536ec 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 23770: 009536f4 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 23771: 00528ba4 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 23772: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 23773: 00d7aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 23774: 00d792bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 23775: 0077e068 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 23776: 008c2f5c 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 23775: 0077e070 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 23776: 008c2f64 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 23777: 00d67250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 23778: 00572d8c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 23779: 00d6600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 23780: 0075a098 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 23780: 0075a0a0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 23781: 00d779b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 23782: 009ae4a4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 23783: 009099ac 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 23782: 009ae4ac 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 23783: 009099b4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 23784: 0043a038 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 23785: 00d9f05c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 23786: 00d7bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 23787: 0073c914 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 23787: 0073c91c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 23788: 00d656cc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 23789: 009259ac 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 23789: 009259b4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 23790: 00db13ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 23791: 00572a8c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 23792: 004bbf64 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 23793: 00d7856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 23794: 0073d788 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 23794: 0073d790 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 23795: 00db0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 23796: 00cb9e7c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 23797: 00cb9ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 23798: 00d7bb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 23799: 00cb9f1c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 23800: 0094e6ac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 23800: 0094e6b4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 23801: 005cb46c 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 23802: 00d77088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 23803: 00cc3040 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 23804: 00cb9f4c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 23805: 00d7886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 23806: 009aad54 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 23807: 0086dd5c 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 23806: 009aad5c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 23807: 0086dd64 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 23808: 00cb9f9c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 23809: 00cba03c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 23810: 00d653a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 23811: 00db1e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 23812: 00db1962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 23813: 00db0bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 23814: 009d24d8 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 23815: 007944c0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 23814: 009d24e0 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 23815: 007944c8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 23816: 0029d574 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 23817: 00758074 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 23818: 0069cb7c 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 23817: 0075807c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 23818: 0069cb84 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 23819: 00db1672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 23820: 004a2bd0 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 23821: 00db105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 23822: 00db04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 23823: 00db1bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 23824: 00d6d244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 23825: 0092347c 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 23826: 007da868 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 23825: 00923484 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 23826: 007da870 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 23827: 00d72c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 23828: 00383e38 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 23829: 00db124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ - 23830: 00794480 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 23831: 00928818 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 23830: 00794488 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 23831: 00928820 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 23832: 002eba00 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 23833: 00cd528c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 23834: 0064ac94 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 23835: 00daff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 23836: 007b20e4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 23836: 007b20ec 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 23837: 0029b6b4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 23838: 00796534 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 23838: 0079653c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 23839: 00d67dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 23840: 0075912c 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 23841: 009cb844 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 23840: 00759134 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 23841: 009cb84c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 23842: 00d68aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 23843: 007e659c 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 23843: 007e65a4 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 23844: 00d74e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ 23845: 005df7b8 88 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 23846: 008f81d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 23846: 008f81dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 23847: 004677bc 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 23848: 0090315c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 23848: 00903164 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 23849: 00d7839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 23850: 00796134 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 23850: 0079613c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 23851: 00db0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 23852: 00d734a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 23853: 009471e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 23853: 009471e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 23854: 00db0d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 23855: 00d705b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 23856: 00434408 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 23857: 00d6c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 23858: 00797924 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 23858: 0079792c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 23859: 00db18cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 23860: 00db17c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 23861: 00796b28 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 23862: 0081a6c0 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 23863: 00796b7c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 23864: 00796bd8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 23861: 00796b30 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 23862: 0081a6c8 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 23863: 00796b84 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 23864: 00796be0 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 23865: 00dafe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 23866: 00db08da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 23867: 00c7dc90 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 23868: 0073f97c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 23868: 0073f984 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 23869: 00db17ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 23870: 00796c3c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 23870: 00796c44 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 23871: 00db00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 23872: 00db2398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 23873: 006a5354 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 23874: 006e3538 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 23873: 006a535c 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 23874: 006e3540 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 23875: 00d6f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 23876: 007db130 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 23876: 007db138 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 23877: 00d744b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 23878: 008f3c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 23878: 008f3c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 23879: 00627250 20 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 23880: 00d6dd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 23881: 00d5e464 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 23882: 00db0f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 23883: 00db1fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 23884: 00d6b32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 23885: 0094be4c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 23885: 0094be54 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 23886: 00db0e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 23887: 00d6de74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 23888: 008de208 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 23889: 0094e570 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 23888: 008de210 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 23889: 0094e578 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 23890: 00d77908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 23891: 00d70778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 23892: 00d66874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 23893: 00cc13e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ - 23894: 0073cf20 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 23894: 0073cf28 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 23895: 00d68b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 23896: 00db0aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 23897: 005741e0 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 23898: 005c880c 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 23899: 00645dc4 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 23900: 0063546c 104 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 23901: 00cd5f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 23902: 00645ea4 116 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 23903: 00dafdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 23904: 0073ff34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 23905: 008fd220 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 23904: 0073ff3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 23905: 008fd228 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 23906: 00d714bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 23907: 00db0e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 23908: 00756c70 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 23908: 00756c78 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 23909: 00d677c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 23910: 00db1540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 23911: 00645e10 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 23912: 0056b144 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 23913: 00d66c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 23914: 007f0378 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 23915: 006d4788 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 23914: 007f0380 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 23915: 006d4790 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 23916: 00daff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 23917: 0055ef88 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 23918: 00db0d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 23919: 00db019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 23920: 00db1544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 23921: 00951080 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 23922: 00737c00 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 23921: 00951088 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 23922: 00737c08 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 23923: 00d715dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 23924: 0071c720 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 23924: 0071c728 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 23925: 00db16cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 23926: 007d0324 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 23926: 007d032c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 23927: 00cd4524 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 23928: 00645e5c 72 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 23929: 00868ddc 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 23929: 00868de4 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 23930: 00bc8758 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 23931: 00d6a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 23932: 00db0f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 23933: 008bd124 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 23934: 0073b718 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 23933: 008bd12c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 23934: 0073b720 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 23935: 00d7924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 23936: 00db0f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 23937: 008c92d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 23937: 008c92d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 23938: 00450424 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 23939: 009688d8 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 23939: 009688e0 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 23940: 00d74f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 23941: 00d79090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 23942: 00db07bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 23943: 00d77b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 23944: 009ad0ec 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 23944: 009ad0f4 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 23945: 00cd4080 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ - 23946: 006ccdfc 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 23946: 006cce04 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 23947: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 23948: 008aadcc 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 23949: 0077469c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 23948: 008aadd4 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 23949: 007746a4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 23950: 004f48b4 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 23951: 002a3fc8 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 23952: 006e40d4 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 23952: 006e40dc 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 23953: 00db067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 23954: 00d64adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 23955: 00788820 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 23956: 0072349c 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 23957: 006aff20 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ - 23958: 0070efd0 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 23955: 00788828 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 23956: 007234a4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 23957: 006aff28 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 23958: 0070efd8 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 23959: 00d79f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 23960: 0092208c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 23961: 0093cc94 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 23962: 008c0dc4 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 23963: 0086931c 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 23960: 00922094 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 23961: 0093cc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 23962: 008c0dcc 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 23963: 00869324 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 23964: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 23965: 0094f0a0 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 23965: 0094f0a8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 23966: 00db11ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 23967: 002571ac 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 23968: 00db084a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 23969: 00d6f160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 23970: 00d7207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 23971: 00db1d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 23972: 009a3e44 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 23972: 009a3e4c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 23973: 00d77098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 23974: 0079f738 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 23974: 0079f740 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 23975: 00dafd60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 23976: 003c36dc 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 23977: 00dafebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 23978: 00284e50 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 23979: 00d66ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 23980: 00d71ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 23981: 00db16a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 23982: 00db090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 23983: 00d729e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 23984: 00732318 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 23984: 00732320 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 23985: 00db28d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 23986: 00db0fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 23987: 005e6884 152 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 23988: 0096c774 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 23988: 0096c77c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 23989: 00d64f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 23990: 00d6e084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 23991: 00d6e674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 23992: 008bdec0 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 23992: 008bdec8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 23993: 00d7aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 23994: 009a6124 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 23994: 009a612c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 23995: 00db03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 23996: 008bddec 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 23996: 008bddf4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 23997: 00dafd9f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 23998: 008036a4 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 23998: 008036ac 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 23999: 00d6dd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24000: 00643f24 88 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 24001: 00d75030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24002: 008ccdf4 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24002: 008ccdfc 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 24003: 0063df30 192 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 24004: 009cfae4 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24004: 009cfaec 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24005: 00dafec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24006: 00d6c1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24007: 00d6f1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24008: 00d6bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24009: 00d73828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24010: 0073f8a0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24010: 0073f8a8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24011: 00db1a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24012: 00d6ebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24013: 0056834c 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24014: 00db139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24015: 00849d34 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24015: 00849d3c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24016: 005119d8 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24017: 00db2912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24018: 00db0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24019: 00d6d3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24020: 0063ea98 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24021: 00d6aa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24022: 00759f34 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24022: 00759f3c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24023: 00db1b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24024: 00d6f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24025: 00d66e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24026: 0032766c 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24027: 00cd6078 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24028: 008320e0 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24028: 008320e8 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24029: 00cc2464 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ - 24030: 00794a04 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24030: 00794a0c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24031: 00d75e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24032: 00d673b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24033: 00d7b03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24034: 00d7a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24035: 00284c4c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24036: 002e4618 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24037: 00d68700 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24038: 00db106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24039: 002e9f90 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24040: 00922310 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24041: 0084b604 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24040: 00922318 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24041: 0084b60c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24042: 003cb148 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24043: 00928324 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24044: 0091a7b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24045: 008c7164 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24043: 0092832c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24044: 0091a7c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24045: 008c716c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24046: 00569704 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24047: 008bdbac 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24047: 008bdbb4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24048: 00d674e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24049: 0070e138 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24049: 0070e140 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24050: 00d78a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24051: 00dafffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24052: 009a96c4 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24053: 0081e3cc 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24052: 009a96cc 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24053: 0081e3d4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24054: 00d724fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24055: 003a5004 204 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24056: 0099c564 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24056: 0099c56c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24057: 00282e90 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24058: 0033ad84 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24059: 00d70298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24060: 00db0fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24061: 00db0d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24062: 00d6c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24063: 002a173c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24064: 005376b4 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24065: 00d7af9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24066: 005c746c 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24067: 009241fc 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24067: 00924204 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24068: 00db00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24069: 006f7b80 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24069: 006f7b88 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24070: 00cd4290 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24071: 0069f1b4 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24072: 009966e8 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24071: 0069f1bc 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24072: 009966f0 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24073: 00d6f800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24074: 00db259c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24075: 00bc8860 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24076: 004480b0 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24077: 00db2152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24078: 00573800 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24079: 003fd874 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x248604 │ │ │ │ - 0x0000000d (FINI) 0x9d82f4 │ │ │ │ + 0x0000000d (FINI) 0x9d8304 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbc528 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3316 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbbd21c │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x88b18 │ │ │ │ 0x00000006 (SYMTAB) 0x2aa08 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ad92eb8b88f633f91381ddd408cd9b94137f8232 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 61b1785981b7f661f8b53d622703e8bf9991f567 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -2/lib/ld-linux.so.3 │ │ │ │ +g/lib/ld-linux.so.3 │ │ │ │ =D"tBR %B │ │ │ │ !*C._!`&O2 │ │ │ │ x9d.x{9, │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"_(6b|c │ │ │ │ t1k,e*F2v │ │ │ │ 5Q`X~.Or2Z │ │ │ │ @@ -23756,23 +23756,23 @@ │ │ │ │ ERSTSTOR │ │ │ │ UUUUUUE@ │ │ │ │ GFC UMEQ │ │ │ │ DD@@"" │ │ │ │ UUUU3333 │ │ │ │ IHAVEOPT │ │ │ │ TPOEVAHI │ │ │ │ -IHAVEOPT| │ │ │ │ +IHAVEOPTt │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ desczero │ │ │ │ vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ -COWDKDMV( │ │ │ │ -FLATVMFSSPARH │ │ │ │ +COWDKDMV0 │ │ │ │ +FLATVMFSSPARP │ │ │ │ vmfsseSp │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ gdbstub: Bad syscall format string '%s' │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1324 +12,1324 @@ │ │ │ │ ldr r1, [pc, #24] @ 24b544 │ │ │ │ ldr r0, [pc, #24] @ 24b548 │ │ │ │ ldr r2, [pc, #24] @ 24b54c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq sp, r9, r8, lsr #20 │ │ │ │ - ldrheq ip, [r8], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq ip, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + addeq sp, r9, r8, lsr sl │ │ │ │ + rsbseq ip, r8, ip, asr #31 │ │ │ │ + rsbseq ip, r8, r0, ror #31 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b580 │ │ │ │ ldr r1, [pc, #24] @ 24b584 │ │ │ │ ldr r0, [pc, #24] @ 24b588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq lr, r9, r0, asr #13 │ │ │ │ - rsbseq lr, r8, r0, asr #30 │ │ │ │ - rsbseq lr, r8, r8, asr pc │ │ │ │ + ldrdeq lr, [r9], r0 │ │ │ │ + rsbseq lr, r8, r0, asr pc │ │ │ │ + rsbseq lr, r8, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b5bc │ │ │ │ ldr r1, [pc, #24] @ 24b5c0 │ │ │ │ ldr r0, [pc, #24] @ 24b5c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0089e7b4 │ │ │ │ - rsbseq pc, r8, r0, ror #5 │ │ │ │ - rsbseq pc, r8, ip, ror #5 │ │ │ │ + addeq lr, r9, r4, asr #15 │ │ │ │ + ldrsheq pc, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsheq pc, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b5f8 │ │ │ │ ldr r1, [pc, #24] @ 24b5fc │ │ │ │ ldr r0, [pc, #24] @ 24b600 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r0, sl, r8, lsr r2 │ │ │ │ - rsbseq pc, r8, r8, asr #31 │ │ │ │ + addeq r0, sl, r8, asr #4 │ │ │ │ ldrsbeq pc, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq pc, r8, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b638 │ │ │ │ ldr r1, [pc, #28] @ 24b63c │ │ │ │ ldr r0, [pc, #28] @ 24b640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - strdeq lr, [sp], ip │ │ │ │ - rsbseq r2, r9, r0, lsl #22 │ │ │ │ - rsbseq r2, r9, ip, lsl #22 │ │ │ │ + addeq lr, sp, ip, lsl #10 │ │ │ │ + rsbseq r2, r9, r0, lsl fp │ │ │ │ + rsbseq r2, r9, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b678 │ │ │ │ ldr r1, [pc, #28] @ 24b67c │ │ │ │ ldr r0, [pc, #28] @ 24b680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r0, lr, r8, r5 │ │ │ │ - @ instruction: 0x00796598 │ │ │ │ + addeq r0, lr, r8, lsr #11 │ │ │ │ rsbseq r6, r9, r8, lsr #11 │ │ │ │ + ldrheq r6, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b6b4 │ │ │ │ ldr r1, [pc, #24] @ 24b6b8 │ │ │ │ ldr r0, [pc, #24] @ 24b6bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r0, lr, r8, ror #11 │ │ │ │ - rsbseq r6, r9, r8, ror r7 │ │ │ │ - rsbseq r6, r9, ip, lsl #15 │ │ │ │ + strdeq r0, [lr], r8 │ │ │ │ + rsbseq r6, r9, r8, lsl #15 │ │ │ │ + @ instruction: 0x0079679c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b6f4 │ │ │ │ ldr r1, [pc, #28] @ 24b6f8 │ │ │ │ ldr r0, [pc, #28] @ 24b6fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b700 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008e26b0 │ │ │ │ - rsbseq sp, r9, r0, lsr r6 │ │ │ │ - rsbseq sp, r9, r4, asr #12 │ │ │ │ + addeq r2, lr, r0, asr #13 │ │ │ │ + rsbseq sp, r9, r0, asr #12 │ │ │ │ + rsbseq sp, r9, r4, asr r6 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b738 │ │ │ │ ldr r1, [pc, #28] @ 24b73c │ │ │ │ ldr r0, [pc, #28] @ 24b740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r2, lr, ip, ror #12 │ │ │ │ - rsbseq sp, r9, ip, ror #11 │ │ │ │ - rsbseq sp, r9, r0, lsl #12 │ │ │ │ + addeq r2, lr, ip, ror r6 │ │ │ │ + ldrsheq sp, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sp, r9, r0, lsl r6 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b77c │ │ │ │ ldr r1, [pc, #28] @ 24b780 │ │ │ │ ldr r0, [pc, #28] @ 24b784 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [lr], r4 │ │ │ │ - rsbseq sp, r9, r8, lsr #11 │ │ │ │ - ldrheq sp, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r2, lr, r4, ror #17 │ │ │ │ + ldrheq sp, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sp, r9, ip, asr #11 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b7c0 │ │ │ │ ldr r1, [pc, #28] @ 24b7c4 │ │ │ │ ldr r0, [pc, #28] @ 24b7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b7cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r2, lr, r0, r8 │ │ │ │ - rsbseq sp, r9, r4, ror #10 │ │ │ │ - rsbseq lr, r9, ip, lsr #29 │ │ │ │ + addeq r2, lr, r0, lsr #17 │ │ │ │ + rsbseq sp, r9, r4, ror r5 │ │ │ │ + ldrheq lr, [r9], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b800 │ │ │ │ ldr r1, [pc, #24] @ 24b804 │ │ │ │ ldr r0, [pc, #24] @ 24b808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r0, lsr #24 │ │ │ │ - @ instruction: 0x0079fb98 │ │ │ │ + addeq r2, lr, r0, lsr ip │ │ │ │ rsbseq pc, r9, r8, lsr #23 │ │ │ │ + ldrheq pc, [r9], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b83c │ │ │ │ ldr r1, [pc, #24] @ 24b840 │ │ │ │ ldr r0, [pc, #24] @ 24b844 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008e2db4 │ │ │ │ - ldrheq r0, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r0, sl, r8, asr #3 │ │ │ │ + addeq r2, lr, r4, asr #27 │ │ │ │ + rsbseq r0, sl, ip, asr #3 │ │ │ │ + ldrsbeq r0, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b87c │ │ │ │ ldr r1, [pc, #28] @ 24b880 │ │ │ │ ldr r0, [pc, #28] @ 24b884 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r3, lr, r0, ror #6 │ │ │ │ - rsbseq r3, sl, r4, ror #10 │ │ │ │ - ldrheq r3, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + addeq r3, lr, r0, ror r3 │ │ │ │ + rsbseq r3, sl, r4, ror r5 │ │ │ │ + rsbseq r3, sl, r0, asr #19 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b8bc │ │ │ │ ldr r1, [pc, #24] @ 24b8c0 │ │ │ │ ldr r0, [pc, #24] @ 24b8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008e53b0 │ │ │ │ - rsbseq sl, sl, ip, lsr #30 │ │ │ │ - rsbseq sl, sl, r8, lsr pc │ │ │ │ + addeq r5, lr, r0, asr #7 │ │ │ │ + rsbseq sl, sl, ip, lsr pc │ │ │ │ + rsbseq sl, sl, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b8fc │ │ │ │ ldr r1, [pc, #28] @ 24b900 │ │ │ │ ldr r0, [pc, #28] @ 24b904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip │ │ │ │ - @ instruction: 0x007ad694 │ │ │ │ + addeq r6, lr, ip, lsl r0 │ │ │ │ rsbseq sp, sl, r4, lsr #13 │ │ │ │ + ldrheq sp, [sl], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b93c │ │ │ │ ldr r1, [pc, #28] @ 24b940 │ │ │ │ ldr r0, [pc, #28] @ 24b944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008e69b4 │ │ │ │ - rsbseq r0, fp, r4, asr r0 │ │ │ │ - rsbseq r0, fp, r4, ror #1 │ │ │ │ + addeq r6, lr, r4, asr #19 │ │ │ │ + rsbseq r0, fp, r4, rrx │ │ │ │ + ldrsheq r0, [fp], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b97c │ │ │ │ ldr r1, [pc, #28] @ 24b980 │ │ │ │ ldr r0, [pc, #28] @ 24b984 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b988 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r6, lr, ip, lr │ │ │ │ - rsbseq r1, fp, ip, asr r1 │ │ │ │ + addeq r6, lr, ip, lsr #29 │ │ │ │ rsbseq r1, fp, ip, ror #2 │ │ │ │ + rsbseq r1, fp, ip, ror r1 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b9c0 │ │ │ │ ldr r1, [pc, #28] @ 24b9c4 │ │ │ │ ldr r0, [pc, #28] @ 24b9c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b9cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r6, lr, r8, asr lr │ │ │ │ - rsbseq r1, fp, r8, lsl r1 │ │ │ │ + addeq r6, lr, r8, ror #28 │ │ │ │ rsbseq r1, fp, r8, lsr #2 │ │ │ │ + rsbseq r1, fp, r8, lsr r1 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba04 │ │ │ │ ldr r1, [pc, #28] @ 24ba08 │ │ │ │ ldr r0, [pc, #28] @ 24ba0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r6, lr, r4, lsl lr │ │ │ │ - ldrsbeq r1, [fp], #-8 @ │ │ │ │ - rsbseq r1, fp, r8, lsl #2 │ │ │ │ + addeq r6, lr, r4, lsr #28 │ │ │ │ + rsbseq r1, fp, r8, ror #1 │ │ │ │ + rsbseq r1, fp, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba44 │ │ │ │ ldr r1, [pc, #28] @ 24ba48 │ │ │ │ ldr r0, [pc, #28] @ 24ba4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [lr], r4 │ │ │ │ - @ instruction: 0x007b1094 │ │ │ │ - rsbseq r1, fp, r4, ror #1 │ │ │ │ + addeq r6, lr, r4, ror #27 │ │ │ │ + rsbseq r1, fp, r4, lsr #1 │ │ │ │ + ldrsheq r1, [fp], #-4 @ │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ba84 │ │ │ │ ldr r1, [pc, #24] @ 24ba88 │ │ │ │ ldr r0, [pc, #24] @ 24ba8c │ │ │ │ ldr r2, [pc, #24] @ 24ba90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r4, pc, r4, ror sp @ │ │ │ │ - @ instruction: 0x007b2c90 │ │ │ │ - @ instruction: 0x00889cbc │ │ │ │ + addeq r4, pc, r4, lsl #27 │ │ │ │ + rsbseq r2, fp, r0, lsr #25 │ │ │ │ + addeq r9, r8, ip, asr #25 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24bac4 │ │ │ │ ldr r1, [pc, #24] @ 24bac8 │ │ │ │ ldr r0, [pc, #24] @ 24bacc │ │ │ │ ldr r2, [pc, #24] @ 24bad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r5, pc, r4, lsr #3 │ │ │ │ - rsbseq r5, fp, r0, ror #11 │ │ │ │ - ldrsheq r5, [fp], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x008f51b4 │ │ │ │ + ldrsheq r5, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r5, fp, r4, lsl #12 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb08 │ │ │ │ ldr r1, [pc, #28] @ 24bb0c │ │ │ │ ldr r0, [pc, #28] @ 24bb10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bb14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r3, ip, asr #24 │ │ │ │ - rsbseq r0, sl, ip, ror #13 │ │ │ │ - rsbseq r0, sl, r0, lsl #14 │ │ │ │ + addseq r0, r3, ip, asr ip │ │ │ │ + ldrsheq r0, [sl], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r0, sl, r0, lsl r7 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb4c │ │ │ │ ldr r1, [pc, #28] @ 24bb50 │ │ │ │ ldr r0, [pc, #28] @ 24bb54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r8, lsl #24 │ │ │ │ - rsbseq pc, fp, ip, asr lr @ │ │ │ │ - rsbseq pc, fp, r8, ror #28 │ │ │ │ + addseq r0, r3, r8, lsl ip │ │ │ │ + rsbseq pc, fp, ip, ror #28 │ │ │ │ + rsbseq pc, fp, r8, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb8c │ │ │ │ ldr r1, [pc, #28] @ 24bb90 │ │ │ │ ldr r0, [pc, #28] @ 24bb94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bb98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r8, asr #23 │ │ │ │ - rsbseq pc, fp, r8, lsl lr @ │ │ │ │ - rsbseq pc, fp, ip, lsr lr @ │ │ │ │ + @ instruction: 0x00930bd8 │ │ │ │ + rsbseq pc, fp, r8, lsr #28 │ │ │ │ + rsbseq pc, fp, ip, asr #28 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bbd0 │ │ │ │ ldr r1, [pc, #28] @ 24bbd4 │ │ │ │ ldr r0, [pc, #28] @ 24bbd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r4, lsl #23 │ │ │ │ - ldrsbeq pc, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq pc, fp, r8, lsl lr @ │ │ │ │ + umullseq r0, r3, r4, fp │ │ │ │ + rsbseq pc, fp, r8, ror #27 │ │ │ │ + rsbseq pc, fp, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc10 │ │ │ │ ldr r1, [pc, #28] @ 24bc14 │ │ │ │ ldr r0, [pc, #28] @ 24bc18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bc1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r4, asr #22 │ │ │ │ - rsbseq pc, fp, r4, asr #15 │ │ │ │ - rsbseq pc, fp, r8, lsl #28 │ │ │ │ + addseq r0, r3, r4, asr fp │ │ │ │ + ldrsbeq pc, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq pc, fp, r8, lsl lr @ │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc54 │ │ │ │ ldr r1, [pc, #28] @ 24bc58 │ │ │ │ ldr r0, [pc, #28] @ 24bc5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bc60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r0, lsl #22 │ │ │ │ - rsbseq pc, fp, r0, lsl #15 │ │ │ │ - rsbseq pc, fp, r4, asr #27 │ │ │ │ + addseq r0, r3, r0, lsl fp │ │ │ │ + @ instruction: 0x007bf790 │ │ │ │ + ldrsbeq pc, [fp], #-212 @ 0xffffff2c @ │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc98 │ │ │ │ ldr r1, [pc, #28] @ 24bc9c │ │ │ │ ldr r0, [pc, #28] @ 24bca0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00930abc │ │ │ │ - rsbseq pc, fp, ip, lsr r7 @ │ │ │ │ - rsbseq pc, fp, r0, lsr #27 │ │ │ │ + addseq r0, r3, ip, asr #21 │ │ │ │ + rsbseq pc, fp, ip, asr #14 │ │ │ │ + ldrheq pc, [fp], #-208 @ 0xffffff30 @ │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bcdc │ │ │ │ ldr r1, [pc, #28] @ 24bce0 │ │ │ │ ldr r0, [pc, #28] @ 24bce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r3, r4, asr #29 │ │ │ │ - rsbseq pc, fp, ip, asr #25 │ │ │ │ - ldrsbeq pc, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x00932ed4 │ │ │ │ + ldrsbeq pc, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq pc, fp, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd1c │ │ │ │ ldr r1, [pc, #28] @ 24bd20 │ │ │ │ ldr r0, [pc, #28] @ 24bd24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bd28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r3, r4, lsl #29 │ │ │ │ - rsbseq pc, fp, r8, lsl #25 │ │ │ │ - rsbseq pc, fp, ip, lsr #25 │ │ │ │ + umullseq r2, r3, r4, lr │ │ │ │ + @ instruction: 0x007bfc98 │ │ │ │ + ldrheq pc, [fp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd60 │ │ │ │ ldr r1, [pc, #28] @ 24bd64 │ │ │ │ ldr r0, [pc, #28] @ 24bd68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq r3, r3, ip, r4 @ │ │ │ │ - rsbseq r3, sl, ip, lsl #7 │ │ │ │ - rsbseq r3, sl, r0, lsr #7 │ │ │ │ + addseq r3, r3, ip, lsr #9 │ │ │ │ + @ instruction: 0x007a339c │ │ │ │ + ldrheq r3, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bda0 │ │ │ │ ldr r1, [pc, #28] @ 24bda4 │ │ │ │ ldr r0, [pc, #28] @ 24bda8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bdac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r3, r3, ip, asr r4 │ │ │ │ - rsbseq r9, ip, r4, lsr r4 │ │ │ │ - rsbseq r9, ip, r0, ror #9 │ │ │ │ + addseq r3, r3, ip, ror #8 │ │ │ │ + rsbseq r9, ip, r4, asr #8 │ │ │ │ + ldrsheq r9, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bde4 │ │ │ │ ldr r1, [pc, #28] @ 24bde8 │ │ │ │ ldr r0, [pc, #28] @ 24bdec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bdf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r4, r3, r8, lsr pc │ │ │ │ - rsbseq sp, ip, r0, asr #2 │ │ │ │ + addseq r4, r3, r8, asr #30 │ │ │ │ rsbseq sp, ip, r0, asr r1 │ │ │ │ + rsbseq sp, ip, r0, ror #2 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be28 │ │ │ │ ldr r1, [pc, #28] @ 24be2c │ │ │ │ ldr r0, [pc, #28] @ 24be30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r6, r3, ip, asr #13 │ │ │ │ - rsbseq r8, sp, r0, lsr #24 │ │ │ │ - rsbseq r8, sp, r8, lsr #24 │ │ │ │ + @ instruction: 0x009366dc │ │ │ │ + rsbseq r8, sp, r0, lsr ip │ │ │ │ + rsbseq r8, sp, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be68 │ │ │ │ ldr r1, [pc, #28] @ 24be6c │ │ │ │ ldr r0, [pc, #28] @ 24be70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, lsr #15 │ │ │ │ - rsbseq r5, lr, r4, lsr #17 │ │ │ │ + @ instruction: 0x009387b8 │ │ │ │ ldrheq r5, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r5, lr, r4, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bea8 │ │ │ │ ldr r1, [pc, #28] @ 24beac │ │ │ │ ldr r0, [pc, #28] @ 24beb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24beb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, ror #8 │ │ │ │ - rsbseq fp, r9, r4, asr r9 │ │ │ │ - rsbseq r9, lr, r4, ror #19 │ │ │ │ + addseq r9, r3, r0, ror r4 │ │ │ │ + rsbseq fp, r9, r4, ror #18 │ │ │ │ + ldrsheq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24beec │ │ │ │ ldr r1, [pc, #28] @ 24bef0 │ │ │ │ ldr r0, [pc, #28] @ 24bef4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, lsl r4 │ │ │ │ - rsbseq r9, lr, r4, lsr #17 │ │ │ │ - rsbseq r5, r9, ip, ror #28 │ │ │ │ + addseq r9, r3, ip, lsr #8 │ │ │ │ + ldrheq r9, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r5, r9, ip, ror lr │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf30 │ │ │ │ ldr r1, [pc, #28] @ 24bf34 │ │ │ │ ldr r0, [pc, #28] @ 24bf38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, lsl #16 │ │ │ │ - ldrheq r3, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r3, sl, ip, lsl #4 │ │ │ │ + addseq r9, r3, r4, lsl r8 │ │ │ │ + rsbseq r3, sl, ip, asr #3 │ │ │ │ + rsbseq r3, sl, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf70 │ │ │ │ ldr r1, [pc, #28] @ 24bf74 │ │ │ │ ldr r0, [pc, #28] @ 24bf78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, asr #15 │ │ │ │ - rsbseq r3, sl, ip, ror r1 │ │ │ │ - rsbseq r3, sl, ip, asr #3 │ │ │ │ + @ instruction: 0x009397d4 │ │ │ │ + rsbseq r3, sl, ip, lsl #3 │ │ │ │ + ldrsbeq r3, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bfb0 │ │ │ │ ldr r1, [pc, #28] @ 24bfb4 │ │ │ │ ldr r0, [pc, #28] @ 24bfb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bfbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r4, lsr #21 │ │ │ │ - rsbseq fp, r9, ip, asr #16 │ │ │ │ - ldrsbeq r9, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x00939ab4 │ │ │ │ + rsbseq fp, r9, ip, asr r8 │ │ │ │ + rsbseq r9, lr, ip, ror #17 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bff4 │ │ │ │ ldr r1, [pc, #28] @ 24bff8 │ │ │ │ ldr r0, [pc, #28] @ 24bffc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, ror #20 │ │ │ │ - rsbseq r0, sl, r0, lsl #4 │ │ │ │ - rsbseq r0, sl, r4, lsl r2 │ │ │ │ + addseq r9, r3, r0, ror sl │ │ │ │ + rsbseq r0, sl, r0, lsl r2 │ │ │ │ + rsbseq r0, sl, r4, lsr #4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c038 │ │ │ │ ldr r1, [pc, #28] @ 24c03c │ │ │ │ ldr r0, [pc, #28] @ 24c040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r3, ip, lsl sl │ │ │ │ - rsbseq fp, lr, r8, lsl #27 │ │ │ │ - rsbseq ip, lr, ip, lsr #3 │ │ │ │ + addseq r9, r3, ip, lsr #20 │ │ │ │ + @ instruction: 0x007ebd98 │ │ │ │ + ldrheq ip, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c078 │ │ │ │ ldr r1, [pc, #28] @ 24c07c │ │ │ │ ldr r0, [pc, #28] @ 24c080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009399dc │ │ │ │ - ldrheq r5, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r5, r9, ip, asr #27 │ │ │ │ + addseq r9, r3, ip, ror #19 │ │ │ │ + rsbseq r5, r9, r8, asr #27 │ │ │ │ + ldrsbeq r5, [r9], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c0b8 │ │ │ │ ldr r1, [pc, #28] @ 24c0bc │ │ │ │ ldr r0, [pc, #28] @ 24c0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r8, lsr #2 │ │ │ │ - rsbseq r0, sl, ip, lsr r1 │ │ │ │ - rsbseq r0, sl, r0, asr r1 │ │ │ │ + addseq sl, r3, r8, lsr r1 │ │ │ │ + rsbseq r0, sl, ip, asr #2 │ │ │ │ + rsbseq r0, sl, r0, ror #2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c0fc │ │ │ │ ldr r1, [pc, #28] @ 24c100 │ │ │ │ ldr r0, [pc, #28] @ 24c104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r3, r4, ror #29 │ │ │ │ - rsbseq lr, r8, r0, ror r4 │ │ │ │ - rsbseq lr, r8, r8, lsl #9 │ │ │ │ + @ instruction: 0x0093aef4 │ │ │ │ + rsbseq lr, r8, r0, lsl #9 │ │ │ │ + @ instruction: 0x0078e498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c13c │ │ │ │ ldr r1, [pc, #28] @ 24c140 │ │ │ │ ldr r0, [pc, #28] @ 24c144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, ror r5 │ │ │ │ - rsbseq lr, r8, r0, lsr r4 │ │ │ │ - rsbseq r3, pc, r0, ror #30 │ │ │ │ + addseq fp, r3, r4, lsl #11 │ │ │ │ + rsbseq lr, r8, r0, asr #8 │ │ │ │ + rsbseq r3, pc, r0, ror pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c17c │ │ │ │ ldr r1, [pc, #28] @ 24c180 │ │ │ │ ldr r0, [pc, #28] @ 24c184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r4, lsr r5 │ │ │ │ - ldrsheq lr, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq lr, r8, r8, lsl #8 │ │ │ │ + addseq fp, r3, r4, asr #10 │ │ │ │ + rsbseq lr, r8, r0, lsl #8 │ │ │ │ + rsbseq lr, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c1b8 │ │ │ │ ldr r1, [pc, #24] @ 24c1bc │ │ │ │ ldr r0, [pc, #24] @ 24c1c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq ip, r3, ip, ror r6 │ │ │ │ - rsbseq r5, r9, r4, ror ip │ │ │ │ - rsbseq r5, r9, r8, lsl #25 │ │ │ │ + addseq ip, r3, ip, lsl #13 │ │ │ │ + rsbseq r5, r9, r4, lsl #25 │ │ │ │ + @ instruction: 0x00795c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c1f8 │ │ │ │ ldr r1, [pc, #28] @ 24c1fc │ │ │ │ ldr r0, [pc, #28] @ 24c200 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq ip, r3, ip, asr #15 │ │ │ │ - addeq r2, r0, ip, lsr r2 │ │ │ │ - addeq r2, r0, r0, asr r2 │ │ │ │ + @ instruction: 0x0093c7dc │ │ │ │ + addeq r2, r0, ip, asr #4 │ │ │ │ + addeq r2, r0, r0, ror #4 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c23c │ │ │ │ ldr r1, [pc, #28] @ 24c240 │ │ │ │ ldr r0, [pc, #28] @ 24c244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r8, lsl #15 │ │ │ │ - strdeq r2, [r0], ip │ │ │ │ - addeq r2, r0, r4, lsr #4 │ │ │ │ + umullseq ip, r3, r8, r7 │ │ │ │ + addeq r2, r0, ip, lsl #4 │ │ │ │ + addeq r2, r0, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c278 │ │ │ │ ldr r1, [pc, #24] @ 24c27c │ │ │ │ ldr r0, [pc, #24] @ 24c280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq ip, r3, ip, lsr #30 │ │ │ │ - ldrsheq lr, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq lr, r8, r8, lsl #6 │ │ │ │ + addseq ip, r3, ip, lsr pc │ │ │ │ + rsbseq lr, r8, r0, lsl #6 │ │ │ │ + rsbseq lr, r8, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c2b8 │ │ │ │ ldr r1, [pc, #28] @ 24c2bc │ │ │ │ ldr r0, [pc, #28] @ 24c2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c2c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093cef0 │ │ │ │ - addeq r5, r0, ip, ror #4 │ │ │ │ + addseq ip, r3, r0, lsl #30 │ │ │ │ addeq r5, r0, ip, ror r2 │ │ │ │ + addeq r5, r0, ip, lsl #5 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c2f8 │ │ │ │ ldr r1, [pc, #24] @ 24c2fc │ │ │ │ ldr r0, [pc, #24] @ 24c300 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093daf8 │ │ │ │ - @ instruction: 0x0080d9b8 │ │ │ │ - strdeq sp, [r0], r8 │ │ │ │ + addseq sp, r3, r8, lsl #22 │ │ │ │ + addeq sp, r0, r8, asr #19 │ │ │ │ + addeq sp, r0, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c338 │ │ │ │ ldr r1, [pc, #28] @ 24c33c │ │ │ │ ldr r0, [pc, #28] @ 24c340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093dabc │ │ │ │ - rsbseq lr, r8, r4, lsr r2 │ │ │ │ - rsbseq lr, r8, ip, asr #4 │ │ │ │ + addseq sp, r3, ip, asr #21 │ │ │ │ + rsbseq lr, r8, r4, asr #4 │ │ │ │ + rsbseq lr, r8, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c378 │ │ │ │ ldr r1, [pc, #28] @ 24c37c │ │ │ │ ldr r0, [pc, #28] @ 24c380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq lr, r3, r0, lsr #8 │ │ │ │ - @ instruction: 0x00810cbc │ │ │ │ - addeq r0, r1, r0, lsl sp │ │ │ │ + addseq lr, r3, r0, lsr r4 │ │ │ │ + addeq r0, r1, ip, asr #25 │ │ │ │ + addeq r0, r1, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c3b4 │ │ │ │ ldr r1, [pc, #24] @ 24c3b8 │ │ │ │ ldr r0, [pc, #24] @ 24c3bc │ │ │ │ ldr r2, [pc, #24] @ 24c3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009441bc │ │ │ │ - rsbseq ip, r9, ip, ror #18 │ │ │ │ - @ instruction: 0x007c7c9c │ │ │ │ + addseq r4, r4, ip, asr #3 │ │ │ │ + rsbseq ip, r9, ip, ror r9 │ │ │ │ + rsbseq r7, ip, ip, lsr #25 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c3f8 │ │ │ │ ldr r1, [pc, #28] @ 24c3fc │ │ │ │ ldr r0, [pc, #28] @ 24c400 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, lsl #3 │ │ │ │ - rsbseq ip, r9, ip, lsr #18 │ │ │ │ - rsbseq r7, ip, ip, asr ip │ │ │ │ + umullseq r4, r4, r0, r1 @ │ │ │ │ + rsbseq ip, r9, ip, lsr r9 │ │ │ │ + rsbseq r7, ip, ip, ror #24 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c43c │ │ │ │ ldr r1, [pc, #28] @ 24c440 │ │ │ │ ldr r0, [pc, #28] @ 24c444 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c448 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009443d0 │ │ │ │ - addeq r5, r1, ip, ror #3 │ │ │ │ - addeq r5, r1, r0, lsl #4 │ │ │ │ + addseq r4, r4, r0, ror #7 │ │ │ │ + strdeq r5, [r1], ip │ │ │ │ + addeq r5, r1, r0, lsl r2 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c480 │ │ │ │ ldr r1, [pc, #28] @ 24c484 │ │ │ │ ldr r0, [pc, #28] @ 24c488 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, lsl lr │ │ │ │ - rsbseq lr, r8, ip, ror #1 │ │ │ │ - rsbseq lr, r8, r4, lsl #2 │ │ │ │ + addseq r4, r4, ip, lsr #28 │ │ │ │ + ldrsheq lr, [r8], #-12 @ │ │ │ │ + rsbseq lr, r8, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c4c0 │ │ │ │ ldr r1, [pc, #28] @ 24c4c4 │ │ │ │ ldr r0, [pc, #28] @ 24c4c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c4cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r8, ror #11 │ │ │ │ - addeq ip, r1, r8, lsl fp │ │ │ │ - strdeq r2, [r1], r0 │ │ │ │ + @ instruction: 0x009455f8 │ │ │ │ + addeq ip, r1, r8, lsr #22 │ │ │ │ + addeq r2, r1, r0, lsl #28 │ │ │ │ muleq r0, r3, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c500 │ │ │ │ ldr r1, [pc, #24] @ 24c504 │ │ │ │ ldr r0, [pc, #24] @ 24c508 │ │ │ │ ldr r2, [pc, #24] @ 24c50c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq r5, r4, r8, r7 │ │ │ │ - rsbseq ip, r9, r0, lsr #16 │ │ │ │ - rsbseq ip, r9, r4, lsr r8 │ │ │ │ + addseq r5, r4, r8, lsr #15 │ │ │ │ + rsbseq ip, r9, r0, lsr r8 │ │ │ │ + rsbseq ip, r9, r4, asr #16 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c540 │ │ │ │ ldr r1, [pc, #24] @ 24c544 │ │ │ │ ldr r0, [pc, #24] @ 24c548 │ │ │ │ ldr r2, [pc, #24] @ 24c54c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r4, lsl #15 │ │ │ │ - rsbseq ip, r9, r0, ror #15 │ │ │ │ - ldrsheq ip, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + umullseq r5, r4, r4, r7 │ │ │ │ + ldrsheq ip, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c580 │ │ │ │ ldr r1, [pc, #24] @ 24c584 │ │ │ │ ldr r0, [pc, #24] @ 24c588 │ │ │ │ ldr r2, [pc, #24] @ 24c58c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r5, r4, r0, lsr pc │ │ │ │ - rsbseq ip, r9, r0, lsr #15 │ │ │ │ - ldrheq ip, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r5, r4, r0, asr #30 │ │ │ │ + ldrheq ip, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r9, r4, asr #15 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c5c4 │ │ │ │ ldr r1, [pc, #28] @ 24c5c8 │ │ │ │ ldr r0, [pc, #28] @ 24c5cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c5d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, asr sl │ │ │ │ - rsbseq fp, r9, r8, lsr r2 │ │ │ │ - rsbseq r9, lr, r8, asr #5 │ │ │ │ + addseq r8, r4, r4, ror #20 │ │ │ │ + rsbseq fp, r9, r8, asr #4 │ │ │ │ + ldrsbeq r9, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c608 │ │ │ │ ldr r1, [pc, #28] @ 24c60c │ │ │ │ ldr r0, [pc, #28] @ 24c610 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r0, lsl sl │ │ │ │ - addeq r1, r2, r8, ror #20 │ │ │ │ - addeq r1, r2, r0, lsr fp │ │ │ │ + addseq r8, r4, r0, lsr #20 │ │ │ │ + addeq r1, r2, r8, ror sl │ │ │ │ + addeq r1, r2, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c648 │ │ │ │ ldr r1, [pc, #28] @ 24c64c │ │ │ │ ldr r0, [pc, #28] @ 24c650 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009489d0 │ │ │ │ - rsbseq sp, r8, r4, lsr #30 │ │ │ │ - rsbseq sp, r8, ip, lsr pc │ │ │ │ + addseq r8, r4, r0, ror #19 │ │ │ │ + rsbseq sp, r8, r4, lsr pc │ │ │ │ + rsbseq sp, r8, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c684 │ │ │ │ ldr r1, [pc, #24] @ 24c688 │ │ │ │ ldr r0, [pc, #24] @ 24c68c │ │ │ │ ldr r2, [pc, #24] @ 24c690 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00948fd4 │ │ │ │ - rsbseq pc, r9, ip, ror #22 │ │ │ │ - rsbseq pc, r9, r0, lsl #23 │ │ │ │ + addseq r8, r4, r4, ror #31 │ │ │ │ + rsbseq pc, r9, ip, ror fp @ │ │ │ │ + @ instruction: 0x0079fb90 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c6c8 │ │ │ │ ldr r1, [pc, #28] @ 24c6cc │ │ │ │ ldr r0, [pc, #28] @ 24c6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq r8, r4, r8, pc @ │ │ │ │ - rsbseq r5, r9, r8, ror #14 │ │ │ │ - rsbseq r5, r9, ip, ror r7 │ │ │ │ + addseq r8, r4, r8, lsr #31 │ │ │ │ + rsbseq r5, r9, r8, ror r7 │ │ │ │ + rsbseq r5, r9, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c708 │ │ │ │ ldr r1, [pc, #28] @ 24c70c │ │ │ │ ldr r0, [pc, #28] @ 24c710 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009493f0 │ │ │ │ - addeq r6, r2, r4, lsr r8 │ │ │ │ - addeq r6, r2, r0, asr #16 │ │ │ │ + addseq r9, r4, r0, lsl #8 │ │ │ │ + addeq r6, r2, r4, asr #16 │ │ │ │ + addeq r6, r2, r0, asr r8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c74c │ │ │ │ ldr r1, [pc, #28] @ 24c750 │ │ │ │ ldr r0, [pc, #28] @ 24c754 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsl #13 │ │ │ │ - rsbseq r7, lr, r0, asr r1 │ │ │ │ - addeq r8, r2, r0, lsl #19 │ │ │ │ + umullseq r9, r4, ip, r6 │ │ │ │ + rsbseq r7, lr, r0, ror #2 │ │ │ │ + umulleq r8, r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c790 │ │ │ │ ldr r1, [pc, #28] @ 24c794 │ │ │ │ ldr r0, [pc, #28] @ 24c798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c79c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, asr #12 │ │ │ │ - rsbseq r7, lr, ip, lsl #2 │ │ │ │ - addeq r8, r2, ip, lsr r9 │ │ │ │ + addseq r9, r4, r8, asr r6 │ │ │ │ + rsbseq r7, lr, ip, lsl r1 │ │ │ │ + addeq r8, r2, ip, asr #18 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c7d4 │ │ │ │ ldr r1, [pc, #28] @ 24c7d8 │ │ │ │ ldr r0, [pc, #28] @ 24c7dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c7e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsr #21 │ │ │ │ - addeq fp, r2, ip, lsl #8 │ │ │ │ - addeq fp, r2, ip, lsl #15 │ │ │ │ + @ instruction: 0x00949abc │ │ │ │ + addeq fp, r2, ip, lsl r4 │ │ │ │ + umulleq fp, r2, ip, r7 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c818 │ │ │ │ ldr r1, [pc, #28] @ 24c81c │ │ │ │ ldr r0, [pc, #28] @ 24c820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, ror #20 │ │ │ │ - addeq fp, r2, r8, asr #7 │ │ │ │ - addeq fp, r2, r4, ror #14 │ │ │ │ + addseq r9, r4, r8, ror sl │ │ │ │ + ldrdeq fp, [r2], r8 │ │ │ │ + addeq fp, r2, r4, ror r7 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c85c │ │ │ │ ldr r1, [pc, #28] @ 24c860 │ │ │ │ ldr r0, [pc, #28] @ 24c864 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r8, r6 │ │ │ │ - @ instruction: 0x0079f998 │ │ │ │ - rsbseq pc, r9, ip, lsr #19 │ │ │ │ + addseq sl, r4, r8, lsr #13 │ │ │ │ + rsbseq pc, r9, r8, lsr #19 │ │ │ │ + ldrheq pc, [r9], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8a0 │ │ │ │ ldr r1, [pc, #28] @ 24c8a4 │ │ │ │ ldr r0, [pc, #28] @ 24c8a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, asr r6 │ │ │ │ - addeq lr, r2, ip, asr #3 │ │ │ │ - addeq lr, r2, ip, ror #3 │ │ │ │ + addseq sl, r4, r4, ror #12 │ │ │ │ + ldrdeq lr, [r2], ip │ │ │ │ + strdeq lr, [r2], ip │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8e4 │ │ │ │ ldr r1, [pc, #28] @ 24c8e8 │ │ │ │ ldr r0, [pc, #28] @ 24c8ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, lsl #23 │ │ │ │ - rsbseq pc, r9, r0, lsl r9 @ │ │ │ │ - rsbseq pc, r9, r4, lsr #18 │ │ │ │ + umullseq sl, r4, r4, fp │ │ │ │ + rsbseq pc, r9, r0, lsr #18 │ │ │ │ + rsbseq pc, r9, r4, lsr r9 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c928 │ │ │ │ ldr r1, [pc, #28] @ 24c92c │ │ │ │ ldr r0, [pc, #28] @ 24c930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, asr #22 │ │ │ │ - ldrdeq lr, [r2], r4 │ │ │ │ - addeq lr, r2, ip, ror #27 │ │ │ │ + addseq sl, r4, r0, asr fp │ │ │ │ + addeq lr, r2, r4, ror #27 │ │ │ │ + strdeq lr, [r2], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c968 │ │ │ │ ldr r1, [pc, #28] @ 24c96c │ │ │ │ ldr r0, [pc, #28] @ 24c970 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c974 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsl #22 │ │ │ │ - addeq lr, r2, ip, lsl #25 │ │ │ │ - addeq lr, r2, ip, asr #27 │ │ │ │ + addseq sl, r4, r0, lsl fp │ │ │ │ + umulleq lr, r2, ip, ip │ │ │ │ + ldrdeq lr, [r2], ip │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c9ac │ │ │ │ ldr r1, [pc, #28] @ 24c9b0 │ │ │ │ ldr r0, [pc, #28] @ 24c9b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094aabc │ │ │ │ - rsbseq r5, r9, r4, lsl #9 │ │ │ │ - @ instruction: 0x00795498 │ │ │ │ + addseq sl, r4, ip, asr #21 │ │ │ │ + @ instruction: 0x00795494 │ │ │ │ + rsbseq r5, r9, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 24ca00 │ │ │ │ ldr r4, [pc, #48] @ 24ca04 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1340,67 +1340,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 24ca0c │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 24872c │ │ │ │ - addeq lr, r2, r4, ror #26 │ │ │ │ + addeq lr, r2, r4, ror sp │ │ │ │ adceq lr, r5, r8, lsr r1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - addeq lr, r2, r4, asr sp │ │ │ │ + addeq lr, r2, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ca40 │ │ │ │ ldr r1, [pc, #24] @ 24ca44 │ │ │ │ ldr r0, [pc, #24] @ 24ca48 │ │ │ │ ldr r2, [pc, #24] @ 24ca4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq sl, r4, r8, lr │ │ │ │ - ldrheq pc, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq pc, r9, r4, asr #15 │ │ │ │ + addseq sl, r4, r8, lsr #29 │ │ │ │ + rsbseq pc, r9, r0, asr #15 │ │ │ │ + ldrsbeq pc, [r9], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ca84 │ │ │ │ ldr r1, [pc, #28] @ 24ca88 │ │ │ │ ldr r0, [pc, #28] @ 24ca8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ca90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, asr lr │ │ │ │ - addeq pc, r2, r4, lsr #25 │ │ │ │ - @ instruction: 0x0082fcb0 │ │ │ │ + addseq sl, r4, ip, ror #28 │ │ │ │ + @ instruction: 0x0082fcb4 │ │ │ │ + addeq pc, r2, r0, asr #25 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cac8 │ │ │ │ ldr r1, [pc, #28] @ 24cacc │ │ │ │ ldr r0, [pc, #28] @ 24cad0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl #4 │ │ │ │ - addeq r5, r3, r8, lsl r4 │ │ │ │ - addeq r5, r3, r8, ror r4 │ │ │ │ + addseq fp, r4, r4, lsl r2 │ │ │ │ + addeq r5, r3, r8, lsr #8 │ │ │ │ + addeq r5, r3, r8, lsl #9 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 0024cad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1414,622 +1414,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 24cb28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, asr r6 │ │ │ │ - addeq sp, r3, r8, lsl sp │ │ │ │ - addeq sp, r3, r0, asr #28 │ │ │ │ + addseq fp, r4, ip, ror #12 │ │ │ │ + addeq sp, r3, r8, lsr #26 │ │ │ │ + addeq sp, r3, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb60 │ │ │ │ ldr r1, [pc, #28] @ 24cb64 │ │ │ │ ldr r0, [pc, #28] @ 24cb68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsl r6 │ │ │ │ - ldrdeq sp, [r3], r8 │ │ │ │ - addeq sp, r3, r0, lsr #28 │ │ │ │ + addseq fp, r4, ip, lsr #12 │ │ │ │ + addeq sp, r3, r8, ror #25 │ │ │ │ + addeq sp, r3, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cba0 │ │ │ │ ldr r1, [pc, #28] @ 24cba4 │ │ │ │ ldr r0, [pc, #28] @ 24cba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl r7 │ │ │ │ - @ instruction: 0x0083dfb0 │ │ │ │ - umulleq r6, r5, ip, r2 │ │ │ │ + addseq fp, r4, r4, lsr #14 │ │ │ │ + addeq sp, r3, r0, asr #31 │ │ │ │ + addeq r6, r5, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cbdc │ │ │ │ ldr r1, [pc, #24] @ 24cbe0 │ │ │ │ ldr r0, [pc, #24] @ 24cbe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsl #19 │ │ │ │ - addeq lr, r3, r4, lsr r9 │ │ │ │ - addeq lr, r3, r0, asr #18 │ │ │ │ + umullseq fp, r4, r8, r9 │ │ │ │ + addeq lr, r3, r4, asr #18 │ │ │ │ + addeq lr, r3, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cc18 │ │ │ │ ldr r1, [pc, #24] @ 24cc1c │ │ │ │ ldr r0, [pc, #24] @ 24cc20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsl #20 │ │ │ │ - rsbseq sp, r8, r0, asr r9 │ │ │ │ - rsbseq sp, r8, r8, ror #18 │ │ │ │ + addseq fp, r4, r0, lsl sl │ │ │ │ + rsbseq sp, r8, r0, ror #18 │ │ │ │ + rsbseq sp, r8, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc58 │ │ │ │ ldr r1, [pc, #28] @ 24cc5c │ │ │ │ ldr r0, [pc, #28] @ 24cc60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, asr #19 │ │ │ │ - addeq lr, r3, ip, ror #23 │ │ │ │ - addeq lr, r3, ip, lsl #24 │ │ │ │ + @ instruction: 0x0094b9d4 │ │ │ │ + strdeq lr, [r3], ip │ │ │ │ + addeq lr, r3, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc98 │ │ │ │ ldr r1, [pc, #28] @ 24cc9c │ │ │ │ ldr r0, [pc, #28] @ 24cca0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, lsl #19 │ │ │ │ - addeq lr, r3, r8, lsr #23 │ │ │ │ - addeq lr, r3, r4, asr #32 │ │ │ │ + umullseq fp, r4, r4, r9 │ │ │ │ + @ instruction: 0x0083ebb8 │ │ │ │ + addeq lr, r3, r4, asr r0 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ccd8 │ │ │ │ ldr r1, [pc, #24] @ 24ccdc │ │ │ │ ldr r0, [pc, #24] @ 24cce0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r0, lsl #26 │ │ │ │ - @ instruction: 0x0078d890 │ │ │ │ - rsbseq r3, pc, r0, asr #7 │ │ │ │ + addseq fp, r4, r0, lsl sp │ │ │ │ + rsbseq sp, r8, r0, lsr #17 │ │ │ │ + ldrsbeq r3, [pc], #-48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd18 │ │ │ │ ldr r1, [pc, #28] @ 24cd1c │ │ │ │ ldr r0, [pc, #28] @ 24cd20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, asr #25 │ │ │ │ - rsbseq sp, r8, r4, asr r8 │ │ │ │ - rsbseq sp, r8, ip, ror #16 │ │ │ │ + @ instruction: 0x0094bcd4 │ │ │ │ + rsbseq sp, r8, r4, ror #16 │ │ │ │ + rsbseq sp, r8, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd58 │ │ │ │ ldr r1, [pc, #28] @ 24cd5c │ │ │ │ ldr r0, [pc, #28] @ 24cd60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cd64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094c2d8 │ │ │ │ - rsbseq fp, r9, ip, asr #31 │ │ │ │ - ldrsheq r7, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + addseq ip, r4, r8, ror #5 │ │ │ │ + ldrsbeq fp, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r7, ip, ip, lsl #6 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd9c │ │ │ │ ldr r1, [pc, #28] @ 24cda0 │ │ │ │ ldr r0, [pc, #28] @ 24cda4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cda8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq ip, r4, r4, r2 │ │ │ │ - rsbseq fp, r9, r8, lsl #31 │ │ │ │ - ldrheq r7, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + addseq ip, r4, r4, lsr #5 │ │ │ │ + @ instruction: 0x0079bf98 │ │ │ │ + rsbseq r7, ip, r8, asr #5 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cde0 │ │ │ │ ldr r1, [pc, #28] @ 24cde4 │ │ │ │ ldr r0, [pc, #28] @ 24cde8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cdec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r0, asr r2 │ │ │ │ - rsbseq fp, r9, r4, asr #30 │ │ │ │ - rsbseq r7, ip, r4, ror r2 │ │ │ │ + addseq ip, r4, r0, ror #4 │ │ │ │ + rsbseq fp, r9, r4, asr pc │ │ │ │ + rsbseq r7, ip, r4, lsl #5 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ce20 │ │ │ │ ldr r1, [pc, #24] @ 24ce24 │ │ │ │ ldr r0, [pc, #24] @ 24ce28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sp, r4, r0, ror r7 │ │ │ │ - addeq r1, r4, r8, lsl #26 │ │ │ │ + addseq sp, r4, r0, lsl #15 │ │ │ │ addeq r1, r4, r8, lsl sp │ │ │ │ + addeq r1, r4, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce60 │ │ │ │ ldr r1, [pc, #28] @ 24ce64 │ │ │ │ ldr r0, [pc, #28] @ 24ce68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, lsr #11 │ │ │ │ - rsbseq sp, r8, ip, lsl #14 │ │ │ │ - rsbseq r3, pc, ip, lsr r2 @ │ │ │ │ + @ instruction: 0x0094f5b4 │ │ │ │ + rsbseq sp, r8, ip, lsl r7 │ │ │ │ + rsbseq r3, pc, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cea0 │ │ │ │ ldr r1, [pc, #28] @ 24cea4 │ │ │ │ ldr r0, [pc, #28] @ 24cea8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, ror #10 │ │ │ │ - rsbseq sp, r8, ip, asr #13 │ │ │ │ - rsbseq sp, r8, r4, ror #13 │ │ │ │ + addseq pc, r4, r4, ror r5 @ │ │ │ │ + ldrsbeq sp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq sp, [r8], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cee0 │ │ │ │ ldr r1, [pc, #28] @ 24cee4 │ │ │ │ ldr r0, [pc, #28] @ 24cee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, lsr #10 │ │ │ │ - addeq fp, r4, r0, asr #18 │ │ │ │ - rsbseq ip, ip, ip, lsr r1 │ │ │ │ + addseq pc, r4, r4, lsr r5 @ │ │ │ │ + addeq fp, r4, r0, asr r9 │ │ │ │ + rsbseq ip, ip, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf20 │ │ │ │ ldr r1, [pc, #28] @ 24cf24 │ │ │ │ ldr r0, [pc, #28] @ 24cf28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, lsr fp @ │ │ │ │ - rsbseq sp, r8, ip, asr #12 │ │ │ │ - rsbseq r3, pc, ip, ror r1 @ │ │ │ │ + addseq pc, r4, r8, asr #22 │ │ │ │ + rsbseq sp, r8, ip, asr r6 │ │ │ │ + rsbseq r3, pc, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf60 │ │ │ │ ldr r1, [pc, #28] @ 24cf64 │ │ │ │ ldr r0, [pc, #28] @ 24cf68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cf6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094faf8 │ │ │ │ - addeq fp, r6, r4, lsr #14 │ │ │ │ - ldrheq ip, [ip], #-8 @ │ │ │ │ + addseq pc, r4, r8, lsl #22 │ │ │ │ + addeq fp, r6, r4, lsr r7 │ │ │ │ + rsbseq ip, ip, r8, asr #1 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cfa4 │ │ │ │ ldr r1, [pc, #28] @ 24cfa8 │ │ │ │ ldr r0, [pc, #28] @ 24cfac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cfb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094fab4 │ │ │ │ - addeq fp, r6, r0, ror #13 │ │ │ │ - rsbseq ip, ip, r4, ror r0 │ │ │ │ + addseq pc, r4, r4, asr #21 │ │ │ │ + strdeq fp, [r6], r0 │ │ │ │ + rsbseq ip, ip, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cfe8 │ │ │ │ ldr r1, [pc, #28] @ 24cfec │ │ │ │ ldr r0, [pc, #28] @ 24cff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, ror sl @ │ │ │ │ - umulleq fp, r6, ip, r6 │ │ │ │ - rsbseq ip, ip, r0, lsr r0 │ │ │ │ + addseq pc, r4, r0, lsl #21 │ │ │ │ + addeq fp, r6, ip, lsr #13 │ │ │ │ + rsbseq ip, ip, r0, asr #32 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d02c │ │ │ │ ldr r1, [pc, #28] @ 24d030 │ │ │ │ ldr r0, [pc, #28] @ 24d034 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, lsr #20 │ │ │ │ - addeq fp, r6, r8, asr r6 │ │ │ │ - rsbseq fp, ip, ip, ror #31 │ │ │ │ + addseq pc, r4, ip, lsr sl @ │ │ │ │ + addeq fp, r6, r8, ror #12 │ │ │ │ + ldrsheq fp, [ip], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d070 │ │ │ │ ldr r1, [pc, #28] @ 24d074 │ │ │ │ ldr r0, [pc, #28] @ 24d078 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d07c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, ror #19 │ │ │ │ - addeq fp, r6, r4, lsl r6 │ │ │ │ - rsbseq fp, ip, r8, lsr #31 │ │ │ │ + @ instruction: 0x0094f9f8 │ │ │ │ + addeq fp, r6, r4, lsr #12 │ │ │ │ + ldrheq fp, [ip], #-248 @ 0xffffff08 @ │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0b4 │ │ │ │ ldr r1, [pc, #28] @ 24d0b8 │ │ │ │ ldr r0, [pc, #28] @ 24d0bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, lsr #19 │ │ │ │ - ldrheq sp, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrsbeq sp, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0094f9b4 │ │ │ │ + rsbseq sp, r8, r8, asr #9 │ │ │ │ + rsbseq sp, r8, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0f4 │ │ │ │ ldr r1, [pc, #28] @ 24d0f8 │ │ │ │ ldr r0, [pc, #28] @ 24d0fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d100 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, ror #18 │ │ │ │ - umulleq fp, r6, r0, r5 │ │ │ │ - rsbseq fp, ip, r4, lsr #30 │ │ │ │ + addseq pc, r4, r4, ror r9 @ │ │ │ │ + addeq fp, r6, r0, lsr #11 │ │ │ │ + rsbseq fp, ip, r4, lsr pc │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d138 │ │ │ │ ldr r1, [pc, #28] @ 24d13c │ │ │ │ ldr r0, [pc, #28] @ 24d140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, lsr #18 │ │ │ │ - addeq fp, r6, ip, asr #10 │ │ │ │ - rsbseq fp, ip, r0, ror #29 │ │ │ │ + addseq pc, r4, r0, lsr r9 @ │ │ │ │ + addeq fp, r6, ip, asr r5 │ │ │ │ + ldrsheq fp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d17c │ │ │ │ ldr r1, [pc, #28] @ 24d180 │ │ │ │ ldr r0, [pc, #28] @ 24d184 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094f8dc │ │ │ │ - addeq fp, r6, r8, lsl #10 │ │ │ │ - @ instruction: 0x007cbe9c │ │ │ │ + addseq pc, r4, ip, ror #17 │ │ │ │ + addeq fp, r6, r8, lsl r5 │ │ │ │ + rsbseq fp, ip, ip, lsr #29 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d1c0 │ │ │ │ ldr r1, [pc, #28] @ 24d1c4 │ │ │ │ ldr r0, [pc, #28] @ 24d1c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d1cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq pc, r4, r8, r8 @ │ │ │ │ - addeq fp, r6, r4, asr #9 │ │ │ │ - addeq sp, r4, ip, lsr #2 │ │ │ │ + addseq pc, r4, r8, lsr #17 │ │ │ │ + ldrdeq fp, [r6], r4 │ │ │ │ + addeq sp, r4, ip, lsr r1 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d204 │ │ │ │ ldr r1, [pc, #28] @ 24d208 │ │ │ │ ldr r0, [pc, #28] @ 24d20c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, asr r8 @ │ │ │ │ - addeq fp, r6, r0, lsl #9 │ │ │ │ - rsbseq fp, ip, r4, lsl lr │ │ │ │ + addseq pc, r4, r4, ror #16 │ │ │ │ + umulleq fp, r6, r0, r4 │ │ │ │ + rsbseq fp, ip, r4, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d248 │ │ │ │ ldr r1, [pc, #28] @ 24d24c │ │ │ │ ldr r0, [pc, #28] @ 24d250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, lsl r8 @ │ │ │ │ - addeq fp, r6, ip, lsr r4 │ │ │ │ - strdeq sp, [r4], r8 │ │ │ │ + addseq pc, r4, r0, lsr #16 │ │ │ │ + addeq fp, r6, ip, asr #8 │ │ │ │ + addeq sp, r4, r8, lsl #2 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d28c │ │ │ │ ldr r1, [pc, #28] @ 24d290 │ │ │ │ ldr r0, [pc, #28] @ 24d294 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, asr #15 │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ - ldrdeq sp, [r4], r4 │ │ │ │ + @ instruction: 0x0094f7dc │ │ │ │ + addeq fp, r6, r8, lsl #8 │ │ │ │ + addeq sp, r4, r4, ror #1 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d2d0 │ │ │ │ ldr r1, [pc, #28] @ 24d2d4 │ │ │ │ ldr r0, [pc, #28] @ 24d2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, lsl #15 │ │ │ │ - @ instruction: 0x0086b3b8 │ │ │ │ - rsbseq fp, ip, ip, asr #26 │ │ │ │ + umullseq pc, r4, r8, r7 @ │ │ │ │ + addeq fp, r6, r8, asr #7 │ │ │ │ + rsbseq fp, ip, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d310 │ │ │ │ ldr r1, [pc, #28] @ 24d314 │ │ │ │ ldr r0, [pc, #28] @ 24d318 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d31c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, asr #14 │ │ │ │ - addeq fp, r6, r4, ror r3 │ │ │ │ - rsbseq fp, ip, r8, lsl #26 │ │ │ │ + addseq pc, r4, r8, asr r7 @ │ │ │ │ + addeq fp, r6, r4, lsl #7 │ │ │ │ + rsbseq fp, ip, r8, lsl sp │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d354 │ │ │ │ ldr r1, [pc, #28] @ 24d358 │ │ │ │ ldr r0, [pc, #28] @ 24d35c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, lsl #14 │ │ │ │ - addeq fp, r6, r0, lsr r3 │ │ │ │ - rsbseq fp, ip, r4, asr #25 │ │ │ │ + addseq pc, r4, r4, lsl r7 @ │ │ │ │ + addeq fp, r6, r0, asr #6 │ │ │ │ + ldrsbeq fp, [ip], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d394 │ │ │ │ ldr r1, [pc, #24] @ 24d398 │ │ │ │ ldr r0, [pc, #24] @ 24d39c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, lsl #22 │ │ │ │ - addeq lr, r4, r0, ror #30 │ │ │ │ - addeq lr, r4, r8, ror pc │ │ │ │ + addseq r0, r5, ip, lsl fp │ │ │ │ + addeq lr, r4, r0, ror pc │ │ │ │ + addeq lr, r4, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d3d4 │ │ │ │ ldr r1, [pc, #28] @ 24d3d8 │ │ │ │ ldr r0, [pc, #28] @ 24d3dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00950ad0 │ │ │ │ - addeq lr, r4, r0, asr pc │ │ │ │ - rsbseq fp, ip, r8, asr #24 │ │ │ │ + addseq r0, r5, r0, ror #21 │ │ │ │ + addeq lr, r4, r0, ror #30 │ │ │ │ + rsbseq fp, ip, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d414 │ │ │ │ ldr r1, [pc, #28] @ 24d418 │ │ │ │ ldr r0, [pc, #28] @ 24d41c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, asr #24 │ │ │ │ - addeq lr, r6, r0, lsr #26 │ │ │ │ - addeq pc, r4, r0, lsr #2 │ │ │ │ + addseq r0, r5, r4, asr ip │ │ │ │ + addeq lr, r6, r0, lsr sp │ │ │ │ + addeq pc, r4, r0, lsr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d454 │ │ │ │ ldr r1, [pc, #28] @ 24d458 │ │ │ │ ldr r0, [pc, #28] @ 24d45c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, lsl #24 │ │ │ │ - addeq lr, r6, r0, ror #25 │ │ │ │ - addeq pc, r4, ip, ror #1 │ │ │ │ + addseq r0, r5, r4, lsl ip │ │ │ │ + strdeq lr, [r6], r0 │ │ │ │ + strdeq pc, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d494 │ │ │ │ ldr r1, [pc, #28] @ 24d498 │ │ │ │ ldr r0, [pc, #28] @ 24d49c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, asr #23 │ │ │ │ - umulleq lr, r6, ip, ip │ │ │ │ - ldrdeq pc, [r4], r0 │ │ │ │ + @ instruction: 0x00950bd4 │ │ │ │ + addeq lr, r6, ip, lsr #25 │ │ │ │ + addeq pc, r4, r0, ror #1 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24ac64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2041,17 +2041,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d4f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009516b0 │ │ │ │ - rsbseq sp, r8, r0, lsl #1 │ │ │ │ - @ instruction: 0x0078d098 │ │ │ │ + addseq r1, r5, r0, asr #13 │ │ │ │ + @ instruction: 0x0078d090 │ │ │ │ + rsbseq sp, r8, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24ac64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2062,457 +2062,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d548 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d54c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, asr #15 │ │ │ │ - ldrdeq r5, [r5], ip │ │ │ │ - ldrsbeq fp, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x009517d4 │ │ │ │ + addeq r5, r5, ip, ror #7 │ │ │ │ + rsbseq fp, ip, r8, ror #21 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d584 │ │ │ │ ldr r1, [pc, #28] @ 24d588 │ │ │ │ ldr r0, [pc, #28] @ 24d58c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d590 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r0, lsl #15 │ │ │ │ - umulleq r5, r5, r8, r3 @ │ │ │ │ - @ instruction: 0x007cba94 │ │ │ │ + umullseq r1, r5, r0, r7 │ │ │ │ + addeq r5, r5, r8, lsr #7 │ │ │ │ + rsbseq fp, ip, r4, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d5c8 │ │ │ │ ldr r1, [pc, #28] @ 24d5cc │ │ │ │ ldr r0, [pc, #28] @ 24d5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, ip, lsr r7 │ │ │ │ - addeq r5, r5, r8, asr r3 │ │ │ │ - rsbseq fp, ip, r4, asr sl │ │ │ │ + addseq r1, r5, ip, asr #14 │ │ │ │ + addeq r5, r5, r8, ror #6 │ │ │ │ + rsbseq fp, ip, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d608 │ │ │ │ ldr r1, [pc, #28] @ 24d60c │ │ │ │ ldr r0, [pc, #28] @ 24d610 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d614 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009516fc │ │ │ │ - addeq r5, r5, r4, lsl r3 │ │ │ │ - rsbseq fp, ip, r0, lsl sl │ │ │ │ + addseq r1, r5, ip, lsl #14 │ │ │ │ + addeq r5, r5, r4, lsr #6 │ │ │ │ + rsbseq fp, ip, r0, lsr #20 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d64c │ │ │ │ ldr r1, [pc, #28] @ 24d650 │ │ │ │ ldr r0, [pc, #28] @ 24d654 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009516b8 │ │ │ │ - ldrdeq r5, [r5], r0 │ │ │ │ - rsbseq fp, ip, ip, asr #19 │ │ │ │ + addseq r1, r5, r8, asr #13 │ │ │ │ + addeq r5, r5, r0, ror #5 │ │ │ │ + ldrsbeq fp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d690 │ │ │ │ ldr r1, [pc, #28] @ 24d694 │ │ │ │ ldr r0, [pc, #28] @ 24d698 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d69c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, ror r6 │ │ │ │ - addeq r5, r5, ip, lsl #5 │ │ │ │ - rsbseq fp, ip, r8, lsl #19 │ │ │ │ + addseq r1, r5, r4, lsl #13 │ │ │ │ + umulleq r5, r5, ip, r2 @ │ │ │ │ + @ instruction: 0x007cb998 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d6d0 │ │ │ │ ldr r1, [pc, #24] @ 24d6d4 │ │ │ │ ldr r0, [pc, #24] @ 24d6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r8, asr #25 │ │ │ │ - addeq lr, r4, r4, lsr #24 │ │ │ │ - addeq lr, r4, ip, lsr ip │ │ │ │ + @ instruction: 0x00951cd8 │ │ │ │ + addeq lr, r4, r4, lsr ip │ │ │ │ + addeq lr, r4, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d710 │ │ │ │ ldr r1, [pc, #28] @ 24d714 │ │ │ │ ldr r0, [pc, #28] @ 24d718 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r1, r5, ip, lsl #30 │ │ │ │ - rsbseq ip, r8, ip, asr lr │ │ │ │ - rsbseq ip, r8, r4, ror lr │ │ │ │ + addseq r1, r5, ip, lsl pc │ │ │ │ + rsbseq ip, r8, ip, ror #28 │ │ │ │ + rsbseq ip, r8, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d750 │ │ │ │ ldr r1, [pc, #28] @ 24d754 │ │ │ │ ldr r0, [pc, #28] @ 24d758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, ror #1 │ │ │ │ - strdeq r6, [r5], r0 │ │ │ │ - addeq r6, r5, ip, ror #12 │ │ │ │ + ldrsheq r2, [r5], r4 │ │ │ │ + addeq r6, r5, r0, lsl #12 │ │ │ │ + addeq r6, r5, ip, ror r6 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d794 │ │ │ │ ldr r1, [pc, #28] @ 24d798 │ │ │ │ ldr r0, [pc, #28] @ 24d79c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d7a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, lsr #1 │ │ │ │ - addeq r6, r5, ip, lsr #11 │ │ │ │ - addeq r6, r5, r8, lsr #12 │ │ │ │ + ldrheq r2, [r5], r0 │ │ │ │ + @ instruction: 0x008565bc │ │ │ │ + addeq r6, r5, r8, lsr r6 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d7d8 │ │ │ │ ldr r1, [pc, #28] @ 24d7dc │ │ │ │ ldr r0, [pc, #28] @ 24d7e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, ip, lsl #7 │ │ │ │ - addeq r6, r5, r4, asr #21 │ │ │ │ - rsbseq fp, ip, r4, asr #16 │ │ │ │ + umullseq r2, r5, ip, r3 │ │ │ │ + ldrdeq r6, [r5], r4 │ │ │ │ + rsbseq fp, ip, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d818 │ │ │ │ ldr r1, [pc, #28] @ 24d81c │ │ │ │ ldr r0, [pc, #28] @ 24d820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, ip, asr #6 │ │ │ │ - addeq r6, r5, r0, lsl #21 │ │ │ │ - @ instruction: 0x00856ab8 │ │ │ │ + addseq r2, r5, ip, asr r3 │ │ │ │ + umulleq r6, r5, r0, sl │ │ │ │ + addeq r6, r5, r8, asr #21 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d858 │ │ │ │ ldr r1, [pc, #24] @ 24d85c │ │ │ │ ldr r0, [pc, #24] @ 24d860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, lsr lr │ │ │ │ - rsbseq ip, r8, r0, lsl sp │ │ │ │ - rsbseq r2, pc, r0, asr #16 │ │ │ │ + addseq r2, r5, r4, asr #28 │ │ │ │ + rsbseq ip, r8, r0, lsr #26 │ │ │ │ + rsbseq r2, pc, r0, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d898 │ │ │ │ ldr r1, [pc, #28] @ 24d89c │ │ │ │ ldr r0, [pc, #28] @ 24d8a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r8, ror lr │ │ │ │ - ldrsbeq ip, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq ip, r8, ip, ror #25 │ │ │ │ + addseq r2, r5, r8, lsl #29 │ │ │ │ + rsbseq ip, r8, r4, ror #25 │ │ │ │ + ldrsheq ip, [r8], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d8d4 │ │ │ │ ldr r1, [pc, #24] @ 24d8d8 │ │ │ │ ldr r0, [pc, #24] @ 24d8dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009535b0 │ │ │ │ - addeq sp, r5, r0, asr #7 │ │ │ │ + addseq r3, r5, r0, asr #11 │ │ │ │ ldrdeq sp, [r5], r0 │ │ │ │ + addeq sp, r5, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d914 │ │ │ │ ldr r1, [pc, #28] @ 24d918 │ │ │ │ ldr r0, [pc, #28] @ 24d91c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, lsr #12 │ │ │ │ - addeq sp, r5, r8, asr r8 │ │ │ │ - addeq sp, r5, r4, ror #16 │ │ │ │ + addseq r3, r5, r4, lsr r6 │ │ │ │ + addeq sp, r5, r8, ror #16 │ │ │ │ + addeq sp, r5, r4, ror r8 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d958 │ │ │ │ ldr r1, [pc, #28] @ 24d95c │ │ │ │ ldr r0, [pc, #28] @ 24d960 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, lsl r8 │ │ │ │ - umulleq lr, r5, r4, r7 │ │ │ │ - addeq lr, r5, r0, asr #18 │ │ │ │ + addseq r3, r5, ip, lsr #16 │ │ │ │ + addeq lr, r5, r4, lsr #15 │ │ │ │ + addeq lr, r5, r0, asr r9 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d99c │ │ │ │ ldr r1, [pc, #28] @ 24d9a0 │ │ │ │ ldr r0, [pc, #28] @ 24d9a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r0, lsl #26 │ │ │ │ - addeq r0, r6, r4, asr #17 │ │ │ │ - rsbseq fp, ip, r0, lsl #13 │ │ │ │ + addseq r3, r5, r0, lsl sp │ │ │ │ + ldrdeq r0, [r6], r4 │ │ │ │ + @ instruction: 0x007cb690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d9dc │ │ │ │ ldr r1, [pc, #28] @ 24d9e0 │ │ │ │ ldr r0, [pc, #28] @ 24d9e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r0, asr #25 │ │ │ │ - @ instruction: 0x0078cb90 │ │ │ │ - rsbseq ip, r8, r8, lsr #23 │ │ │ │ + @ instruction: 0x00953cd0 │ │ │ │ + rsbseq ip, r8, r0, lsr #23 │ │ │ │ + ldrheq ip, [r8], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24da1c │ │ │ │ ldr r1, [pc, #28] @ 24da20 │ │ │ │ ldr r0, [pc, #28] @ 24da24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [r5], r4 @ │ │ │ │ - rsbseq ip, r8, r0, asr fp │ │ │ │ - rsbseq ip, r8, r8, ror #22 │ │ │ │ + addseq r4, r5, r4, lsl #2 │ │ │ │ + rsbseq ip, r8, r0, ror #22 │ │ │ │ + rsbseq ip, r8, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24da5c │ │ │ │ ldr r1, [pc, #28] @ 24da60 │ │ │ │ ldr r0, [pc, #28] @ 24da64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq r4, r5, ip, r8 │ │ │ │ - addeq r3, r6, r8, asr r5 │ │ │ │ - addeq r3, r6, r0, asr #11 │ │ │ │ + addseq r4, r5, ip, lsr #17 │ │ │ │ + addeq r3, r6, r8, ror #10 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24da9c │ │ │ │ ldr r1, [pc, #28] @ 24daa0 │ │ │ │ ldr r0, [pc, #28] @ 24daa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24daa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r4, r5, ip, asr r8 │ │ │ │ - addeq r3, r6, r4, lsl r5 │ │ │ │ - addeq r3, r6, ip, lsl #11 │ │ │ │ + addseq r4, r5, ip, ror #16 │ │ │ │ + addeq r3, r6, r4, lsr #10 │ │ │ │ + umulleq r3, r6, ip, r5 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dae0 │ │ │ │ ldr r1, [pc, #28] @ 24dae4 │ │ │ │ ldr r0, [pc, #28] @ 24dae8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24daec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r8, lsl r8 │ │ │ │ - ldrdeq r3, [r6], r0 │ │ │ │ - addeq r3, r6, r8, asr r5 │ │ │ │ + addseq r4, r5, r8, lsr #16 │ │ │ │ + addeq r3, r6, r0, ror #9 │ │ │ │ + addeq r3, r6, r8, ror #10 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24db24 │ │ │ │ ldr r1, [pc, #28] @ 24db28 │ │ │ │ ldr r0, [pc, #28] @ 24db2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009547d4 │ │ │ │ - umulleq r3, r6, r0, r4 │ │ │ │ - addeq r3, r6, r0, asr r5 │ │ │ │ + addseq r4, r5, r4, ror #15 │ │ │ │ + addeq r3, r6, r0, lsr #9 │ │ │ │ + addeq r3, r6, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24db64 │ │ │ │ ldr r1, [pc, #28] @ 24db68 │ │ │ │ ldr r0, [pc, #28] @ 24db6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq r4, r5, r4, r7 │ │ │ │ - addeq r3, r6, r0, asr r4 │ │ │ │ - @ instruction: 0x008634b8 │ │ │ │ + addseq r4, r5, r4, lsr #15 │ │ │ │ + addeq r3, r6, r0, ror #8 │ │ │ │ + addeq r3, r6, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dba4 │ │ │ │ ldr r1, [pc, #28] @ 24dba8 │ │ │ │ ldr r0, [pc, #28] @ 24dbac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r4, asr r7 │ │ │ │ - addeq r3, r6, r0, lsl r4 │ │ │ │ - addeq r3, r6, r0, lsl r5 │ │ │ │ + addseq r4, r5, r4, ror #14 │ │ │ │ + addeq r3, r6, r0, lsr #8 │ │ │ │ + addeq r3, r6, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dbe4 │ │ │ │ ldr r1, [pc, #28] @ 24dbe8 │ │ │ │ ldr r0, [pc, #28] @ 24dbec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r4, r5, ip, ror r9 │ │ │ │ - addeq r4, r6, ip, lsl #9 │ │ │ │ - addeq r4, r6, r4, asr #10 │ │ │ │ + addseq r4, r5, ip, lsl #19 │ │ │ │ + umulleq r4, r6, ip, r4 │ │ │ │ + addeq r4, r6, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc20 │ │ │ │ ldr r1, [pc, #24] @ 24dc24 │ │ │ │ ldr r0, [pc, #24] @ 24dc28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r5, r5, ip, asr #3 │ │ │ │ - addeq r8, r6, r8, lsl #13 │ │ │ │ - ldrsbeq fp, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x009551dc │ │ │ │ + umulleq r8, r6, r8, r6 │ │ │ │ + rsbseq fp, ip, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24ac64 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2523,912 +2523,912 @@ │ │ │ │ ldr r0, [pc, #28] @ 24dc7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r5, r5, r4, lsr #21 │ │ │ │ - ldrsheq ip, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq ip, r8, r0, lsl r9 │ │ │ │ + @ instruction: 0x00955ab4 │ │ │ │ + rsbseq ip, r8, r8, lsl #18 │ │ │ │ + rsbseq ip, r8, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dcb4 │ │ │ │ ldr r1, [pc, #28] @ 24dcb8 │ │ │ │ ldr r0, [pc, #28] @ 24dcbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r5, r5, r8, lsr #25 │ │ │ │ - ldrheq ip, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsbeq ip, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x00955cb8 │ │ │ │ + rsbseq ip, r8, r8, asr #17 │ │ │ │ + rsbseq ip, r8, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dcf0 │ │ │ │ ldr r1, [pc, #24] @ 24dcf4 │ │ │ │ ldr r0, [pc, #24] @ 24dcf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r5, r5, r0, asr lr │ │ │ │ - rsbseq ip, r8, r8, ror r8 │ │ │ │ - @ instruction: 0x0078c890 │ │ │ │ + addseq r5, r5, r0, ror #28 │ │ │ │ + rsbseq ip, r8, r8, lsl #17 │ │ │ │ + rsbseq ip, r8, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd2c │ │ │ │ ldr r1, [pc, #24] @ 24dd30 │ │ │ │ ldr r0, [pc, #24] @ 24dd34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009571bc │ │ │ │ - rsbseq ip, r8, ip, lsr r8 │ │ │ │ - rsbseq ip, r8, r4, asr r8 │ │ │ │ + addseq r7, r5, ip, asr #3 │ │ │ │ + rsbseq ip, r8, ip, asr #16 │ │ │ │ + rsbseq ip, r8, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd68 │ │ │ │ ldr r1, [pc, #24] @ 24dd6c │ │ │ │ ldr r0, [pc, #24] @ 24dd70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r8, lsr #6 │ │ │ │ - rsbseq ip, r8, r0, lsl #16 │ │ │ │ - rsbseq ip, r8, r8, lsl r8 │ │ │ │ + addseq r7, r5, r8, lsr r3 │ │ │ │ + rsbseq ip, r8, r0, lsl r8 │ │ │ │ + rsbseq ip, r8, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dda4 │ │ │ │ ldr r1, [pc, #24] @ 24dda8 │ │ │ │ ldr r0, [pc, #24] @ 24ddac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r7, r5, ip, asr #15 │ │ │ │ - rsbseq ip, r8, r4, asr #15 │ │ │ │ - ldrsbeq ip, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x009577dc │ │ │ │ + ldrsbeq ip, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq ip, r8, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dde0 │ │ │ │ ldr r1, [pc, #24] @ 24dde4 │ │ │ │ ldr r0, [pc, #24] @ 24dde8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00957bb4 │ │ │ │ - rsbseq ip, r8, r8, lsl #15 │ │ │ │ - rsbseq ip, r8, r0, lsr #15 │ │ │ │ + addseq r7, r5, r4, asr #23 │ │ │ │ + @ instruction: 0x0078c798 │ │ │ │ + ldrheq ip, [r8], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de1c │ │ │ │ ldr r1, [pc, #24] @ 24de20 │ │ │ │ ldr r0, [pc, #24] @ 24de24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r0, lsr sp │ │ │ │ - rsbseq ip, r8, ip, asr #14 │ │ │ │ - rsbseq ip, r8, r4, ror #14 │ │ │ │ + addseq r7, r5, r0, asr #26 │ │ │ │ + rsbseq ip, r8, ip, asr r7 │ │ │ │ + rsbseq ip, r8, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de58 │ │ │ │ ldr r1, [pc, #24] @ 24de5c │ │ │ │ ldr r0, [pc, #24] @ 24de60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r8, lsl r2 │ │ │ │ - rsbseq ip, r8, r0, lsl r7 │ │ │ │ - rsbseq ip, r8, r8, lsr #14 │ │ │ │ + addseq r8, r5, r8, lsr #4 │ │ │ │ + rsbseq ip, r8, r0, lsr #14 │ │ │ │ + rsbseq ip, r8, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de94 │ │ │ │ ldr r1, [pc, #24] @ 24de98 │ │ │ │ ldr r0, [pc, #24] @ 24de9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r8, r5, ip, lsr #12 │ │ │ │ - ldrsbeq ip, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq ip, r8, ip, ror #13 │ │ │ │ + addseq r8, r5, ip, lsr r6 │ │ │ │ + rsbseq ip, r8, r4, ror #13 │ │ │ │ + ldrsheq ip, [r8], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ded0 │ │ │ │ ldr r1, [pc, #24] @ 24ded4 │ │ │ │ ldr r0, [pc, #24] @ 24ded8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009586d0 │ │ │ │ - @ instruction: 0x0078c698 │ │ │ │ - ldrheq ip, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + addseq r8, r5, r0, ror #13 │ │ │ │ + rsbseq ip, r8, r8, lsr #13 │ │ │ │ + rsbseq ip, r8, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df0c │ │ │ │ ldr r1, [pc, #24] @ 24df10 │ │ │ │ ldr r0, [pc, #24] @ 24df14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r8, asr #17 │ │ │ │ - rsbseq ip, r8, ip, asr r6 │ │ │ │ - rsbseq ip, r8, r4, ror r6 │ │ │ │ + @ instruction: 0x009588d8 │ │ │ │ + rsbseq ip, r8, ip, ror #12 │ │ │ │ + rsbseq ip, r8, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df48 │ │ │ │ ldr r1, [pc, #24] @ 24df4c │ │ │ │ ldr r0, [pc, #24] @ 24df50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsl #1 │ │ │ │ - rsbseq ip, r8, r0, lsr #12 │ │ │ │ - rsbseq ip, r8, r8, lsr r6 │ │ │ │ + umullseq r9, r5, r4, r0 │ │ │ │ + rsbseq ip, r8, r0, lsr r6 │ │ │ │ + rsbseq ip, r8, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df84 │ │ │ │ ldr r1, [pc, #24] @ 24df88 │ │ │ │ ldr r0, [pc, #24] @ 24df8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009594f4 │ │ │ │ - rsbseq ip, r8, r4, ror #11 │ │ │ │ - ldrsheq ip, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + addseq r9, r5, r4, lsl #10 │ │ │ │ + ldrsheq ip, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, r8, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dfc0 │ │ │ │ ldr r1, [pc, #24] @ 24dfc4 │ │ │ │ ldr r0, [pc, #24] @ 24dfc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r4, lsl #20 │ │ │ │ - rsbseq ip, r8, r8, lsr #11 │ │ │ │ - rsbseq ip, r8, r0, asr #11 │ │ │ │ + addseq r9, r5, r4, lsl sl │ │ │ │ + ldrheq ip, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq ip, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dffc │ │ │ │ ldr r1, [pc, #24] @ 24e000 │ │ │ │ ldr r0, [pc, #24] @ 24e004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq sl, r5, ip, r0 │ │ │ │ - rsbseq ip, r8, ip, ror #10 │ │ │ │ - rsbseq ip, r8, r4, lsl #11 │ │ │ │ + addseq sl, r5, ip, lsr #1 │ │ │ │ + rsbseq ip, r8, ip, ror r5 │ │ │ │ + @ instruction: 0x0078c594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e03c │ │ │ │ ldr r1, [pc, #28] @ 24e040 │ │ │ │ ldr r0, [pc, #28] @ 24e044 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, lsl #1 │ │ │ │ - addeq r0, r9, r4, lsl #30 │ │ │ │ - addeq r1, r9, r8, lsr #32 │ │ │ │ + umullseq sl, r5, r4, r0 │ │ │ │ + addeq r0, r9, r4, lsl pc │ │ │ │ + addeq r1, r9, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e07c │ │ │ │ ldr r1, [pc, #28] @ 24e080 │ │ │ │ ldr r0, [pc, #28] @ 24e084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, asr #2 │ │ │ │ - addeq r1, r9, r0, lsl #1 │ │ │ │ - umulleq r1, r9, r8, r0 │ │ │ │ + addseq sl, r5, r4, asr r1 │ │ │ │ + umulleq r1, r9, r0, r0 │ │ │ │ + addeq r1, r9, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e0b8 │ │ │ │ ldr r1, [pc, #24] @ 24e0bc │ │ │ │ ldr r0, [pc, #24] @ 24e0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a1d0 │ │ │ │ - ldrheq ip, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq ip, r8, r8, asr #9 │ │ │ │ + addseq sl, r5, r0, ror #3 │ │ │ │ + rsbseq ip, r8, r0, asr #9 │ │ │ │ + ldrsbeq ip, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e0f4 │ │ │ │ ldr r1, [pc, #24] @ 24e0f8 │ │ │ │ ldr r0, [pc, #24] @ 24e0fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, ror #7 │ │ │ │ - rsbseq ip, r8, r4, ror r4 │ │ │ │ - rsbseq r1, pc, r4, lsr #31 │ │ │ │ + @ instruction: 0x0095a3f8 │ │ │ │ + rsbseq ip, r8, r4, lsl #9 │ │ │ │ + ldrheq r1, [pc], #-244 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e134 │ │ │ │ ldr r1, [pc, #28] @ 24e138 │ │ │ │ ldr r0, [pc, #28] @ 24e13c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e140 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsr #7 │ │ │ │ - addeq r1, r9, ip, ror #26 │ │ │ │ - addeq r1, r9, r0, asr #27 │ │ │ │ + @ instruction: 0x0095a3bc │ │ │ │ + addeq r1, r9, ip, ror sp │ │ │ │ + ldrdeq r1, [r9], r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e178 │ │ │ │ ldr r1, [pc, #28] @ 24e17c │ │ │ │ ldr r0, [pc, #28] @ 24e180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, ror #6 │ │ │ │ - ldrsheq ip, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq ip, r8, ip, lsl #8 │ │ │ │ + addseq sl, r5, r8, ror r3 │ │ │ │ + rsbseq ip, r8, r4, lsl #8 │ │ │ │ + rsbseq ip, r8, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e1b8 │ │ │ │ ldr r1, [pc, #28] @ 24e1bc │ │ │ │ ldr r0, [pc, #28] @ 24e1c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, asr r6 │ │ │ │ - ldrheq ip, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r1, pc, r4, ror #29 │ │ │ │ + addseq sl, r5, r4, ror #12 │ │ │ │ + rsbseq ip, r8, r4, asr #7 │ │ │ │ + ldrsheq r1, [pc], #-228 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e1f8 │ │ │ │ ldr r1, [pc, #28] @ 24e1fc │ │ │ │ ldr r0, [pc, #28] @ 24e200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, lsl r6 │ │ │ │ - addeq r1, r9, r8, asr pc │ │ │ │ - addeq r4, r1, r8, asr #2 │ │ │ │ + addseq sl, r5, r4, lsr #12 │ │ │ │ + addeq r1, r9, r8, ror #30 │ │ │ │ + addeq r4, r1, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e238 │ │ │ │ ldr r1, [pc, #28] @ 24e23c │ │ │ │ ldr r0, [pc, #28] @ 24e240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, lsr r8 │ │ │ │ - rsbseq ip, r8, r4, lsr r3 │ │ │ │ - rsbseq r1, pc, r4, ror #28 │ │ │ │ + addseq sl, r5, r4, asr #16 │ │ │ │ + rsbseq ip, r8, r4, asr #6 │ │ │ │ + rsbseq r1, pc, r4, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e278 │ │ │ │ ldr r1, [pc, #28] @ 24e27c │ │ │ │ ldr r0, [pc, #28] @ 24e280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a7f4 │ │ │ │ - ldrsheq ip, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq ip, r8, ip, lsl #6 │ │ │ │ + addseq sl, r5, r4, lsl #16 │ │ │ │ + rsbseq ip, r8, r4, lsl #6 │ │ │ │ + rsbseq ip, r8, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e2b4 │ │ │ │ ldr r1, [pc, #24] @ 24e2b8 │ │ │ │ ldr r0, [pc, #24] @ 24e2bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a8f0 │ │ │ │ - umulleq r2, r9, ip, r4 │ │ │ │ + addseq sl, r5, r0, lsl #18 │ │ │ │ addeq r2, r9, ip, lsr #9 │ │ │ │ + @ instruction: 0x008924bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e2f0 │ │ │ │ ldr r1, [pc, #24] @ 24e2f4 │ │ │ │ ldr r0, [pc, #24] @ 24e2f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsl #18 │ │ │ │ - rsbseq ip, r8, r8, ror r2 │ │ │ │ - @ instruction: 0x0078c290 │ │ │ │ + addseq sl, r5, r0, lsl r9 │ │ │ │ + rsbseq ip, r8, r8, lsl #5 │ │ │ │ + rsbseq ip, r8, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e32c │ │ │ │ ldr r1, [pc, #24] @ 24e330 │ │ │ │ ldr r0, [pc, #24] @ 24e334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsl #18 │ │ │ │ - rsbseq ip, r8, ip, lsr r2 │ │ │ │ - rsbseq ip, r8, r4, asr r2 │ │ │ │ + addseq sl, r5, ip, lsl r9 │ │ │ │ + rsbseq ip, r8, ip, asr #4 │ │ │ │ + rsbseq ip, r8, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e368 │ │ │ │ ldr r1, [pc, #24] @ 24e36c │ │ │ │ ldr r0, [pc, #24] @ 24e370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, asr #18 │ │ │ │ - rsbseq ip, r8, r0, lsl #4 │ │ │ │ - rsbseq r1, pc, r0, lsr sp @ │ │ │ │ + addseq sl, r5, ip, asr r9 │ │ │ │ + rsbseq ip, r8, r0, lsl r2 │ │ │ │ + rsbseq r1, pc, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e3a8 │ │ │ │ ldr r1, [pc, #28] @ 24e3ac │ │ │ │ ldr r0, [pc, #28] @ 24e3b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsr r9 │ │ │ │ - rsbseq ip, r8, r4, asr #3 │ │ │ │ - ldrsheq r1, [pc], #-196 @ │ │ │ │ + addseq sl, r5, ip, asr #18 │ │ │ │ + ldrsbeq ip, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r1, pc, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e3e8 │ │ │ │ ldr r1, [pc, #28] @ 24e3ec │ │ │ │ ldr r0, [pc, #28] @ 24e3f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a8fc │ │ │ │ - rsbseq ip, r8, r4, lsl #3 │ │ │ │ - @ instruction: 0x0078c19c │ │ │ │ + addseq sl, r5, ip, lsl #18 │ │ │ │ + @ instruction: 0x0078c194 │ │ │ │ + rsbseq ip, r8, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e428 │ │ │ │ ldr r1, [pc, #28] @ 24e42c │ │ │ │ ldr r0, [pc, #28] @ 24e430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, lsl sl │ │ │ │ - rsbseq ip, r8, r4, asr #2 │ │ │ │ - rsbseq ip, r8, ip, asr r1 │ │ │ │ + addseq sl, r5, r8, lsr #20 │ │ │ │ + rsbseq ip, r8, r4, asr r1 │ │ │ │ + rsbseq ip, r8, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e464 │ │ │ │ ldr r1, [pc, #24] @ 24e468 │ │ │ │ ldr r0, [pc, #24] @ 24e46c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, ror sl │ │ │ │ - rsbseq ip, r8, r4, lsl #2 │ │ │ │ - rsbseq r1, pc, r4, lsr ip @ │ │ │ │ + addseq sl, r5, ip, lsl #21 │ │ │ │ + rsbseq ip, r8, r4, lsl r1 │ │ │ │ + rsbseq r1, pc, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e4a4 │ │ │ │ ldr r1, [pc, #28] @ 24e4a8 │ │ │ │ ldr r0, [pc, #28] @ 24e4ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, asr #20 │ │ │ │ - rsbseq ip, r8, r8, asr #1 │ │ │ │ - rsbseq ip, r8, r0, ror #1 │ │ │ │ + addseq sl, r5, r0, asr sl │ │ │ │ + ldrsbeq ip, [r8], #-8 @ │ │ │ │ + ldrsheq ip, [r8], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e4e4 │ │ │ │ ldr r1, [pc, #28] @ 24e4e8 │ │ │ │ ldr r0, [pc, #28] @ 24e4ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, lsl fp │ │ │ │ - addeq r2, r9, r4, lsl #22 │ │ │ │ - addeq r2, r9, ip, lsl fp │ │ │ │ + addseq sl, r5, r4, lsr #22 │ │ │ │ + addeq r2, r9, r4, lsl fp │ │ │ │ + addeq r2, r9, ip, lsr #22 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e528 │ │ │ │ ldr r1, [pc, #28] @ 24e52c │ │ │ │ ldr r0, [pc, #28] @ 24e530 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095aad0 │ │ │ │ - addeq r2, r9, r0, asr #21 │ │ │ │ - addeq r2, r9, ip, lsl #22 │ │ │ │ + addseq sl, r5, r0, ror #21 │ │ │ │ + ldrdeq r2, [r9], r0 │ │ │ │ + addeq r2, r9, ip, lsl fp │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e568 │ │ │ │ ldr r1, [pc, #24] @ 24e56c │ │ │ │ ldr r0, [pc, #24] @ 24e570 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, lsl #26 │ │ │ │ - addeq r3, r9, r4, lsl #9 │ │ │ │ - umulleq r3, r9, ip, r4 │ │ │ │ + addseq sl, r5, r4, lsl sp │ │ │ │ + umulleq r3, r9, r4, r4 │ │ │ │ + addeq r3, r9, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e5a8 │ │ │ │ ldr r1, [pc, #28] @ 24e5ac │ │ │ │ ldr r0, [pc, #28] @ 24e5b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, asr #25 │ │ │ │ - addeq r3, r9, r8, asr #8 │ │ │ │ - addeq r3, r9, r0, ror #8 │ │ │ │ + @ instruction: 0x0095acd8 │ │ │ │ + addeq r3, r9, r8, asr r4 │ │ │ │ + addeq r3, r9, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e5e8 │ │ │ │ ldr r1, [pc, #28] @ 24e5ec │ │ │ │ ldr r0, [pc, #28] @ 24e5f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, lsl #25 │ │ │ │ - addeq r3, r9, r8, lsl #8 │ │ │ │ - addeq r3, r9, r4, lsr r4 │ │ │ │ + umullseq sl, r5, r8, ip │ │ │ │ + addeq r3, r9, r8, lsl r4 │ │ │ │ + addeq r3, r9, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e628 │ │ │ │ ldr r1, [pc, #28] @ 24e62c │ │ │ │ ldr r0, [pc, #28] @ 24e630 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, asr #24 │ │ │ │ - addeq r3, r9, r8, asr #7 │ │ │ │ - strdeq r3, [r9], r4 │ │ │ │ + addseq sl, r5, r8, asr ip │ │ │ │ + ldrdeq r3, [r9], r8 │ │ │ │ + addeq r3, r9, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e668 │ │ │ │ ldr r1, [pc, #28] @ 24e66c │ │ │ │ ldr r0, [pc, #28] @ 24e670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r0, lsl #2 │ │ │ │ - rsbseq fp, r8, r4, lsl #30 │ │ │ │ - rsbseq fp, r8, ip, lsl pc │ │ │ │ + addseq fp, r5, r0, lsl r1 │ │ │ │ + rsbseq fp, r8, r4, lsl pc │ │ │ │ + rsbseq fp, r8, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e6a8 │ │ │ │ ldr r1, [pc, #28] @ 24e6ac │ │ │ │ ldr r0, [pc, #28] @ 24e6b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, asr r1 │ │ │ │ - rsbseq fp, r8, r4, asr #29 │ │ │ │ - ldrsheq r1, [pc], #-148 @ │ │ │ │ + addseq fp, r5, ip, ror #2 │ │ │ │ + ldrsbeq fp, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r1, pc, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e6e4 │ │ │ │ ldr r1, [pc, #24] @ 24e6e8 │ │ │ │ ldr r0, [pc, #24] @ 24e6ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, asr #5 │ │ │ │ - rsbseq fp, r8, r4, lsl #29 │ │ │ │ - ldrheq r1, [pc], #-148 @ │ │ │ │ + @ instruction: 0x0095b2dc │ │ │ │ + @ instruction: 0x0078be94 │ │ │ │ + rsbseq r1, pc, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e724 │ │ │ │ ldr r1, [pc, #28] @ 24e728 │ │ │ │ ldr r0, [pc, #28] @ 24e72c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umullseq fp, r5, r0, r2 │ │ │ │ - rsbseq fp, r8, r8, asr #28 │ │ │ │ - rsbseq fp, r8, r0, ror #28 │ │ │ │ + addseq fp, r5, r0, lsr #5 │ │ │ │ + rsbseq fp, r8, r8, asr lr │ │ │ │ + rsbseq fp, r8, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e764 │ │ │ │ ldr r1, [pc, #28] @ 24e768 │ │ │ │ ldr r0, [pc, #28] @ 24e76c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, lsr #14 │ │ │ │ - rsbseq r3, r9, ip, asr #13 │ │ │ │ - rsbseq r3, r9, r0, ror #13 │ │ │ │ + addseq fp, r5, ip, lsr r7 │ │ │ │ + ldrsbeq r3, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq r3, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e7a0 │ │ │ │ ldr r1, [pc, #24] @ 24e7a4 │ │ │ │ ldr r0, [pc, #24] @ 24e7a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, ror #15 │ │ │ │ - rsbseq r0, sl, r8, asr #18 │ │ │ │ - rsbseq r0, sl, ip, asr r9 │ │ │ │ + @ instruction: 0x0095b7f8 │ │ │ │ + rsbseq r0, sl, r8, asr r9 │ │ │ │ + rsbseq r0, sl, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e7e0 │ │ │ │ ldr r1, [pc, #28] @ 24e7e4 │ │ │ │ ldr r0, [pc, #28] @ 24e7e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, lsr #15 │ │ │ │ - rsbseq r0, sl, ip, lsl #18 │ │ │ │ - rsbseq r0, sl, ip, asr r9 │ │ │ │ + @ instruction: 0x0095b7bc │ │ │ │ + rsbseq r0, sl, ip, lsl r9 │ │ │ │ + rsbseq r0, sl, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e820 │ │ │ │ ldr r1, [pc, #28] @ 24e824 │ │ │ │ ldr r0, [pc, #28] @ 24e828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, ror #14 │ │ │ │ - rsbseq r0, sl, ip, asr #17 │ │ │ │ - rsbseq r0, sl, ip, lsl r9 │ │ │ │ + addseq fp, r5, ip, ror r7 │ │ │ │ + ldrsbeq r0, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r0, sl, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e85c │ │ │ │ ldr r1, [pc, #24] @ 24e860 │ │ │ │ ldr r0, [pc, #24] @ 24e864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, lsl #15 │ │ │ │ - rsbseq r0, sl, ip, lsl #17 │ │ │ │ - ldrsbeq r0, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + umullseq fp, r5, ip, r7 │ │ │ │ + @ instruction: 0x007a089c │ │ │ │ + rsbseq r0, sl, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e89c │ │ │ │ ldr r1, [pc, #28] @ 24e8a0 │ │ │ │ ldr r0, [pc, #28] @ 24e8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r0, asr r7 │ │ │ │ - rsbseq r0, sl, r0, asr r8 │ │ │ │ - rsbseq r0, sl, r0, lsr #17 │ │ │ │ + addseq fp, r5, r0, ror #14 │ │ │ │ + rsbseq r0, sl, r0, ror #16 │ │ │ │ + ldrheq r0, [sl], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e8dc │ │ │ │ ldr r1, [pc, #28] @ 24e8e0 │ │ │ │ ldr r0, [pc, #28] @ 24e8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r0, lsl r7 │ │ │ │ - rsbseq r0, sl, r0, lsl r8 │ │ │ │ - rsbseq r0, sl, r0, ror #16 │ │ │ │ + addseq fp, r5, r0, lsr #14 │ │ │ │ + rsbseq r0, sl, r0, lsr #16 │ │ │ │ + rsbseq r0, sl, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e918 │ │ │ │ ldr r1, [pc, #24] @ 24e91c │ │ │ │ ldr r0, [pc, #24] @ 24e920 │ │ │ │ ldr r2, [pc, #24] @ 24e924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, lsl #20 │ │ │ │ - strdeq r5, [r9], r0 │ │ │ │ - addeq r5, r9, r4, lsl #25 │ │ │ │ + addseq fp, r5, r8, lsl sl │ │ │ │ + addeq r5, r9, r0, lsl #24 │ │ │ │ + umulleq r5, r9, r4, ip │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e95c │ │ │ │ ldr r1, [pc, #28] @ 24e960 │ │ │ │ ldr r0, [pc, #28] @ 24e964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, lsl #25 │ │ │ │ - addeq r6, r9, r0, ror r5 │ │ │ │ - addeq r3, r3, r4, asr r8 │ │ │ │ + umullseq fp, r5, r8, ip │ │ │ │ + addeq r6, r9, r0, lsl #11 │ │ │ │ + addeq r3, r3, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e99c │ │ │ │ ldr r1, [pc, #28] @ 24e9a0 │ │ │ │ ldr r0, [pc, #28] @ 24e9a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e9a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, asr #24 │ │ │ │ - addeq r6, r9, ip, lsr #10 │ │ │ │ - addeq r3, r3, r0, lsl r8 │ │ │ │ + addseq fp, r5, r8, asr ip │ │ │ │ + addeq r6, r9, ip, lsr r5 │ │ │ │ + addeq r3, r3, r0, lsr #16 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e9e0 │ │ │ │ ldr r1, [pc, #28] @ 24e9e4 │ │ │ │ ldr r0, [pc, #28] @ 24e9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r4, lsl #24 │ │ │ │ - addeq r6, r9, r8, ror #9 │ │ │ │ - addeq r6, r9, r8, ror r5 │ │ │ │ + addseq fp, r5, r4, lsl ip │ │ │ │ + strdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, r8, lsl #11 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ea24 │ │ │ │ ldr r1, [pc, #28] @ 24ea28 │ │ │ │ ldr r0, [pc, #28] @ 24ea2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addseq pc, r5, ip, ror #11 │ │ │ │ - @ instruction: 0x008986b4 │ │ │ │ - addeq r8, r9, ip, asr #13 │ │ │ │ + @ instruction: 0x0095f5fc │ │ │ │ + addeq r8, r9, r4, asr #13 │ │ │ │ + ldrdeq r8, [r9], ip │ │ │ │ ldr r0, [pc, #8] @ 24ea40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r4, r0, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 24eb10 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 24a85c │ │ │ │ ldr r5, [pc, #156] @ 24eb14 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 990970 │ │ │ │ + bl 990978 │ │ │ │ ldr r2, [pc, #148] @ 24eb18 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 24eb1c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3452,72 +3452,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a2e6c │ │ │ │ + bl 9a2e74 │ │ │ │ ldr r0, [pc, #40] @ 24eb2c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9d82c8 │ │ │ │ + b 9d82d8 │ │ │ │ adcseq sp, r2, r4, asr #12 │ │ │ │ umlaleq ip, r5, r4, r0 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r0, asr #28 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq ip, r4, r8, asr r2 │ │ │ │ andeq ip, r4, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24eb40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq lr, r4, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24eb54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq pc, [r4], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24eb68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq pc, [r4], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24eb7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r5, r5, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 24eb90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sp, r5, ip, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24eba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sp, r5, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24ebb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r0, [r6], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24ebcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r2, r6, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24ebe0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r4, r6, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 24ed00 │ │ │ │ ldr r2, [pc, #260] @ 24ed04 │ │ │ │ @@ -3578,3257 +3578,3257 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 24ed1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r5, r8, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bge fecf97bc <__bss_end__@@Base+0xfdf46e4c> │ │ │ │ bge fecf97bc <__bss_end__@@Base+0xfdf46e4c> │ │ │ │ adcseq sp, r2, r4, lsr r9 │ │ │ │ adcseq sp, r2, r8, lsl r9 │ │ │ │ adceq fp, r5, ip, ror #28 │ │ │ │ - rsbseq r5, r9, r4, lsl #3 │ │ │ │ + @ instruction: 0x00795194 │ │ │ │ ldr r0, [pc, #8] @ 24ed30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r8, r9, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 24ed44 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r2, sl, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24ed58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ muleq sl, r8, fp │ │ │ │ ldr r0, [pc, #8] @ 24ed6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strheq r8, [sl], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24ed80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq ip, sl, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24ed94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq ip, sl, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 24eda8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sp, sl, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 24edbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq pc, sl, r8, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 24edd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r1, fp, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 24ede4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r3, fp, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24edf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r6, fp, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24ee0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r6, [fp], -ip │ │ │ │ ldr r0, [pc, #8] @ 24ee20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ muleq fp, r8, sp │ │ │ │ ldr r0, [pc, #8] @ 24ee34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sl, fp, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24ee48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq lr, fp, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 24ee5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r0, ip, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24ee70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x000c31b4 │ │ │ │ ldr r0, [pc, #8] @ 24ee84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r3, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ee98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r7, ip, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 24eeac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sl, ip, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24eec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sl, ip, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 24eed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sp, ip, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 24eee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq lr, ip, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 24eefc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq lr, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ef10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq pc, ip, r4, lsl r3 @ │ │ │ │ ldr r0, [pc, #8] @ 24ef24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq pc, ip, r8, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 24ef38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq pc, ip, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 24ef4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r0, sp, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 24ef60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r1, sp, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24ef74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r1, sp, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24ef88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r1, sp, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24ef9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r2, sp, ip, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 24efb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq r5, [sp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24efc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r5, sp, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24efd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq lr, sp, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24efec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r3, lr, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 24f000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r3, lr, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 24f014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r8, lr, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 24f028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq r9, [lr], -ip │ │ │ │ ldr r0, [pc, #8] @ 24f03c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sl, lr, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 24f050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq sl, lr, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andeq r4, pc, ip, lsr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 24f078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r5, r1, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24f08c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r6, r1, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f0a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x001177d4 │ │ │ │ ldr r0, [pc, #8] @ 24f0b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r1, r2, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 24f0c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r5, r2, r8, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 24f0dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r5, r2, ip, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 24f0f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r6, r2, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 24f104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r7, r2, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 24f118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mulseq r2, ip, r5 │ │ │ │ ldr r0, [pc, #8] @ 24f12c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sl, r2, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 24f140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sl, r2, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 24f154 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq fp, r2, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24f168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq fp, r2, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 24f17c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r2, r3, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 24f190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r2, r3, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 24f1a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r2, r3, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24f1b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, r3, r0, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 24f1cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, r3, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f1e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0013e5f8 │ │ │ │ ldr r0, [pc, #8] @ 24f1f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq pc, r3, r8, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r0, r4, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24f21c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r1, r4, ip, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 24f230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r3, r4, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 24f244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r4, r4, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 24f258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r5, r4, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f26c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r5, r4, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 24f280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrheq r8, [r4], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0014bdd0 │ │ │ │ ldr r0, [pc, #8] @ 24f2a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq ip, r4, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 24f2bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, r4, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 24f2d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0014e9d8 │ │ │ │ ldr r0, [pc, #8] @ 24f2e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0014e9d4 │ │ │ │ ldr r0, [pc, #8] @ 24f2f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq pc, r4, ip, lsl r2 @ │ │ │ │ ldr r0, [pc, #8] @ 24f30c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0014f8d4 │ │ │ │ ldr r0, [pc, #8] @ 24f320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r0, r5, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 24f334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r3, r5, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 24f348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x001539b0 │ │ │ │ ldr r0, [pc, #8] @ 24f35c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mulseq r5, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 24f370 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r5, r5, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 24f384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mulseq r5, r4, r5 │ │ │ │ ldr r0, [pc, #8] @ 24f398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r6, r5, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24f3ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r7, r5, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 24f3c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mulseq r5, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 24f3d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq fp, r5, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24f3e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mulseq r5, ip, r2 │ │ │ │ ldr r0, [pc, #8] @ 24f3fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq ip, r5, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, r5, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24f424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, r5, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 24f438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq pc, r5, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f44c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r1, r6, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24f460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mulseq r6, r0, ip │ │ │ │ ldr r0, [pc, #8] @ 24f474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r3, r6, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r4, r6, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 24f49c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r7, r6, r0, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f4b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r9, r6, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24f4c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq fp, r6, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24f4d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq fp, r6, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24f4ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq ip, r6, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 24f500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, r6, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24f514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r0, r7, ip, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 24f528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r4, r7, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 24f53c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mulseq r7, r8, r7 │ │ │ │ ldr r0, [pc, #8] @ 24f550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, r8, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 24f564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq pc, r8, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24f578 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0019b3b8 │ │ │ │ ldr r0, [pc, #8] @ 24f58c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq pc, r9, r4, lsl r2 @ │ │ │ │ ldr r0, [pc, #8] @ 24f5a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r2, sl, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 24f5b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x001a79b0 │ │ │ │ ldr r0, [pc, #8] @ 24f5c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x001a7db4 │ │ │ │ ldr r0, [pc, #8] @ 24f5dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq ip, sl, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 24f5f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq pc, sl, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 24f604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x001b0ab8 │ │ │ │ ldr r0, [pc, #8] @ 24f618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sl, fp, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 24f62c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sl, fp, r8, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24f640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x001badd8 │ │ │ │ ldr r0, [pc, #8] @ 24f654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq ip, fp, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 24f668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq sp, fp, r8, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 24f67c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq pc, sp, r8, ror lr @ │ │ │ │ ldr r0, [pc, #8] @ 24f690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r1, lr, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f6a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r2, lr, r4, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24f6b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r2, lr, ip, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 24f6cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r7, lr, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 24f6e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r7, lr, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 24f6f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r8, lr, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24f708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r8, lr, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 24f71c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x001ec2b8 │ │ │ │ ldr r0, [pc, #8] @ 24f730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r4, pc, r0, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 24f744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ andseq r5, pc, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 24f758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r1, r0, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f76c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r1, r0, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 24f780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq r1, [r0], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r1, [r0], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f7a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r0, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 24f7bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r0, r0, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 24f7d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r3, r0, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 24f7e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x002035b0 │ │ │ │ ldr r0, [pc, #8] @ 24f7f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r3, r0, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 24f80c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x00205cb4 │ │ │ │ ldr r0, [pc, #8] @ 24f834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r6, r0, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 24f848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r7, r0, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 24f85c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r9, r0, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 24f870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r9, r0, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 24f884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sl, r0, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 24f898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sl, r0, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24f8ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sp, r0, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 24f8c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq lr, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 24f8d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq lr, [r0], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24f8e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq pc, r0, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 24f8fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r0, r1, r4, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 24f910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r3, r1, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 24f924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x00218db8 │ │ │ │ ldr r0, [pc, #8] @ 24f938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r0, r2, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 24f94c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r2, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 24f960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r8, r2, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 24f974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sl, r2, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r3, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 24f99c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sp, r3, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 24f9b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r3, r4, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 24f9c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r9, r4, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24f9d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sl, r4, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 24f9ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq fp, r4, r4, ror sp │ │ │ │ ldr r0, [pc, #8] @ 24fa00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r2, [r5], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24fa14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, r5, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 24fa28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sl, r5, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 24fa3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sl, r5, r4, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 24fa50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaeq r5, r8, r1, fp │ │ │ │ ldr r0, [pc, #8] @ 24fa64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0025bbb4 │ │ │ │ ldr r0, [pc, #8] @ 24fa78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq ip, [r5], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24fa8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r6, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24faa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r6, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 24fab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq fp, r6, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 24fac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r5, [r7], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24fadc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r5, [r7], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24faf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r1, [r8], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fb04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r1, r8, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24fb18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r8, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 24fb2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sp, r8, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24fb40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0028dfb0 │ │ │ │ ldr r0, [pc, #8] @ 24fb54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq lr, r8, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24fb68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaeq r8, r0, r6, lr │ │ │ │ ldr r0, [pc, #8] @ 24fb7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq lr, r8, ip, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 24fb90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r0, r9, ip │ │ │ │ ldr r0, [pc, #8] @ 24fba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r0, r9, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 24fbb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r1, r9, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 24fbcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r9, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 24fbe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, r9, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 24fbf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r3, r9, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 24fc08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r5, r9, r4, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 24fc1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r6, r9, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 24fc30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r7, r9, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 24fc44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq r8, [r9], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24fc58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq lr, [r9], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fc6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r0, sl, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24fc80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r1, sl, r4, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 24fc94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, sl, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 24fca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r2, sl, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24fcbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, sl, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 24fcd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq ip, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24fce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaeq sl, r4, r8, sp │ │ │ │ ldr r0, [pc, #8] @ 24fcf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r3, fp, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 24fd0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r5, fp, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24fd20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r6, [fp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fd34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq fp, fp, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24fd48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r3, ip, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 24fd5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, ip, r4, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24fd70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, ip, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 24fd84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r4, [ip], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24fd98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaeq ip, r4, r6, r4 │ │ │ │ ldr r0, [pc, #8] @ 24fdac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, ip, r8, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 24fdc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, ip, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24fdd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, ip, ip, ror fp │ │ │ │ ldr r0, [pc, #8] @ 24fde8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r4, ip, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 24fdfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r5, ip, r0 │ │ │ │ ldr r0, [pc, #8] @ 24fe10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r5, ip, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 24fe24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x002c54b4 │ │ │ │ ldr r0, [pc, #8] @ 24fe38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r5, [ip], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fe4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sp, ip, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 24fe60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq lr, ip, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 24fe74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r7, sp, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 24fe88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r7, [sp], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fe9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ strdeq r8, [sp], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24feb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r9, sp, r4, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 24fec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq sl, sp, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 24fed8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq sl, [sp], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24feec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eoreq r1, lr, r0, lsl #9 │ │ │ │ ldr r0, [pc, #4] @ 24fefc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9902b0 │ │ │ │ + b 9902b8 │ │ │ │ adcseq sp, r3, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24ff10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrdeq r0, [pc], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24ff24 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrsheq r1, [r0], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24ff38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r3, r0, r0, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 24ff4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r4, r0, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24ff60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x00305fb8 │ │ │ │ ldr r0, [pc, #8] @ 24ff74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r6, r0, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 24ff88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x00307af4 │ │ │ │ ldr r0, [pc, #8] @ 24ff9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r7, r0, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 24ffb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r8, r0, r4, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 24ffc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq r0, ip, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 24ffd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq r0, ip, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 24ffec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r8, r0, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 250000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r9, r0, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 250014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, r0, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 250028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, r0, r4, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 25003c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, r0, r4, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 250050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq fp, r0, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 250064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq ip, r0, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 250078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ ldrsheq lr, [r0], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25008c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq r1, r8, r3, r3 │ │ │ │ ldr r0, [pc, #8] @ 2500a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq ip, r1, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 2500b4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0032a6b0 │ │ │ │ ldr r0, [pc, #8] @ 2500c8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq fp, r2, r0, lsl r6 │ │ │ │ ldr r0, [pc, #4] @ 2500d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9902b0 │ │ │ │ + b 9902b8 │ │ │ │ @ instruction: 0x00b3e6bc │ │ │ │ ldr r0, [pc, #8] @ 2500ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r2, r4, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 250100 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq lr, r4, ip, lsr #4 │ │ │ │ ldr r0, [pc, #4] @ 250110 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9902b0 │ │ │ │ + b 9902b8 │ │ │ │ adcseq lr, r4, r0, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 2501c0 │ │ │ │ ldr r3, [pc, #148] @ 2501c4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 746c78 │ │ │ │ + bl 746c80 │ │ │ │ ldr r2, [pc, #128] @ 2501c8 │ │ │ │ ldr r1, [pc, #128] @ 2501cc │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 980270 │ │ │ │ + bl 980278 │ │ │ │ ldr r0, [pc, #92] @ 2501d0 │ │ │ │ ldr r2, [pc, #92] @ 2501d4 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 2501d8 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 980270 │ │ │ │ + bl 980278 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq sl, r5, r8, ror #19 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ andeq r4, r0, ip, asr #14 │ │ │ │ - addeq sl, r0, r0, asr r1 │ │ │ │ + addeq sl, r0, r0, ror #2 │ │ │ │ andeq r1, r0, ip, ror #20 │ │ │ │ andeq r4, r0, r4, asr #10 │ │ │ │ - addeq sl, r0, ip, lsr #2 │ │ │ │ + addeq sl, r0, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 2501ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r5, r5, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r7, r5, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 250214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r8, r5, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 250228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r9, r5, ip, asr r7 │ │ │ │ ldr r3, [pc, #16] @ 250244 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 9902b0 │ │ │ │ + b 9902b8 │ │ │ │ umlalseq lr, r4, r4, ip │ │ │ │ ldr r0, [pc, #8] @ 250258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003651b0 │ │ │ │ ldr r0, [pc, #8] @ 25026c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, r6, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 250280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq fp, r6, r0, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 250294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r6, r7, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 2502a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r7, r7, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 2502bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r7, r7, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2502d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq lr, r7, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2502e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r0, r8, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2502f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x00380cd0 │ │ │ │ ldr r1, [pc, #12] @ 250310 │ │ │ │ ldr r2, [pc, #12] @ 250314 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5d2e98 │ │ │ │ - ldrsheq fp, [r3], ip │ │ │ │ + addseq fp, r3, ip, lsl #2 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 250328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x00392db0 │ │ │ │ ldr r0, [pc, #8] @ 25033c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r4, r9, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 250350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r5, r9, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 250364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003965b8 │ │ │ │ ldr r0, [pc, #8] @ 250378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq r9, r0, r6, r8 │ │ │ │ ldr r0, [pc, #8] @ 25038c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r9, r9, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 2503a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, r9, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 2503b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq ip, r9, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 2503c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq ip, r9, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2503dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x0039def0 │ │ │ │ ldr r0, [pc, #8] @ 2503f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq pc, r9, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 250404 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq pc, r9, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 250418 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r0, sl, r8, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 25042c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, ip, r9, r3 │ │ │ │ ldr r0, [pc, #8] @ 250440 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r3, sl, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 250454 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r4, sl, ip, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 250468 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003a4dbc │ │ │ │ ldr r0, [pc, #8] @ 25047c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r4, sl, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 250490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r5, sl, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 2504a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq r9, sl, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2504b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2504cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2504e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2504f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25051c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25056c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2505a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2505bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2505d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2505e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2505f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25060c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 25065c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 250684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcd0 │ │ │ │ ldr r0, [pc, #8] @ 250698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcd4 │ │ │ │ ldr r0, [pc, #8] @ 2506ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcd4 │ │ │ │ ldr r0, [pc, #8] @ 2506c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcd8 │ │ │ │ ldr r0, [pc, #8] @ 2506d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcdc │ │ │ │ ldr r0, [pc, #8] @ 2506e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2506fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 250710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 250724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 250738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 25074c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 250760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcf0 │ │ │ │ ldr r0, [pc, #8] @ 250774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcf4 │ │ │ │ ldr r0, [pc, #8] @ 250788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcf8 │ │ │ │ ldr r0, [pc, #8] @ 25079c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcf8 │ │ │ │ ldr r0, [pc, #8] @ 2507b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adcfc │ │ │ │ ldr r0, [pc, #8] @ 2507c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2507d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2507ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 250800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 250814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 250828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25083c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 250850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 250864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 250878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 25088c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 2508a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2508b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2508c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2508dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2508f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 250904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 250918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 25092c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 250940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 250954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 250968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 25097c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 250990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 2509a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 2509b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 2509cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 2509e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 2509f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 250a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 250a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 250a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr sp │ │ │ │ ldr r0, [pc, #8] @ 250a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 250aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror sp │ │ │ │ ldr r0, [pc, #8] @ 250b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 250b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r0, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r0, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r4, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r8, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, ip, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, ip, sp, sp │ │ │ │ ldr r0, [pc, #8] @ 250be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addb0 │ │ │ │ ldr r0, [pc, #8] @ 250c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addb4 │ │ │ │ ldr r0, [pc, #8] @ 250c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addb4 │ │ │ │ ldr r0, [pc, #8] @ 250c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addb8 │ │ │ │ ldr r0, [pc, #8] @ 250c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addbc │ │ │ │ ldr r0, [pc, #8] @ 250cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 250d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addd0 │ │ │ │ ldr r0, [pc, #8] @ 250d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addd4 │ │ │ │ ldr r0, [pc, #8] @ 250d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addd8 │ │ │ │ ldr r0, [pc, #8] @ 250d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addd8 │ │ │ │ ldr r0, [pc, #8] @ 250d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adddc │ │ │ │ ldr r0, [pc, #8] @ 250d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250dc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 250df0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addf0 │ │ │ │ ldr r0, [pc, #8] @ 250e04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addf0 │ │ │ │ ldr r0, [pc, #8] @ 250e18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addf4 │ │ │ │ ldr r0, [pc, #8] @ 250e2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addf8 │ │ │ │ ldr r0, [pc, #8] @ 250e40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addfc │ │ │ │ ldr r0, [pc, #8] @ 250e54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003addfc │ │ │ │ ldr r0, [pc, #8] @ 250e68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 250e7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 250e90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 250ea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 250eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 250ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 250ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 250ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 250f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 250f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 250f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 250ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25100c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25105c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2510ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2510c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2510d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2510e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2510fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25114c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25119c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2511b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2511c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2511d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2511ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25123c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 251278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 25128c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2512a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2512b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 2512c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2512dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 2512f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 251304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 251318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 25132c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 251340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 251354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 251368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 25137c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 251390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2513a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2513b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2513cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2513e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2513f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 251408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25141c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 251430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 251444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 251458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25146c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 251480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 251494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2514a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2514bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2514d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2514e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2514f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 25150c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 251520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 251534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 251548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r0, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 25155c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r4, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r8, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, r8, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 251598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ mlaseq sl, ip, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 2515ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2515c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2515d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2515e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2515fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 251610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adeb0 │ │ │ │ ldr r0, [pc, #8] @ 251624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adeb0 │ │ │ │ ldr r0, [pc, #8] @ 251638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adeb4 │ │ │ │ ldr r0, [pc, #8] @ 25164c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adeb8 │ │ │ │ ldr r0, [pc, #8] @ 251660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adebc │ │ │ │ ldr r0, [pc, #8] @ 251674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adebc │ │ │ │ ldr r0, [pc, #8] @ 251688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25169c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2516b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2516c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2516d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2516ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003aded0 │ │ │ │ ldr r0, [pc, #8] @ 251700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003aded4 │ │ │ │ ldr r0, [pc, #8] @ 251714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003aded4 │ │ │ │ ldr r0, [pc, #8] @ 251728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003aded8 │ │ │ │ ldr r0, [pc, #8] @ 25173c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adedc │ │ │ │ ldr r0, [pc, #8] @ 251750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 25178c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2517a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2517b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adef0 │ │ │ │ ldr r0, [pc, #8] @ 2517c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adef4 │ │ │ │ ldr r0, [pc, #8] @ 2517dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adef4 │ │ │ │ ldr r0, [pc, #8] @ 2517f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adef8 │ │ │ │ ldr r0, [pc, #8] @ 251804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ @ instruction: 0x003adefc │ │ │ │ ldr r0, [pc, #8] @ 251818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25182c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 251840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 251854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 251868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25187c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 251890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2518a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2518b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2518cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2518e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2518f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 251908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 25191c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 251930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 251944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 251958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 25196c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 251980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 251994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 2519a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 2519bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 2519d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 2519e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sp, sl, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 2519f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251b9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251bb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251bc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, ip, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251bec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, ip, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 251c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 251c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r4, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 251c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 251c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 251c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 251c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 251c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 251c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 251ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, r8, asr ip │ │ │ │ ldr r0, [pc, #8] @ 251cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ + b 993364 │ │ │ │ eorseq sl, fp, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 251cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, r5, r8, lsl #15 │ │ │ │ + b 993364 │ │ │ │ + @ instruction: 0x0045e790 │ │ │ │ ldr r0, [pc, #8] @ 251cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strdeq pc, [r5], #-40 @ 0xffffffd8 │ │ │ │ + b 993364 │ │ │ │ + subeq pc, r5, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 251cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r4, r6, r0, asr r3 │ │ │ │ + b 993364 │ │ │ │ + subeq r4, r6, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 251d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r5, r6, r8, lsr #25 │ │ │ │ + b 993364 │ │ │ │ + strheq r5, [r6], #-192 @ 0xffffff40 │ │ │ │ ldr r0, [pc, #8] @ 251d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r8, r6, ip, asr #29 │ │ │ │ + b 993364 │ │ │ │ + ldrdeq r8, [r6], #-228 @ 0xffffff1c │ │ │ │ ldr r0, [pc, #8] @ 251d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r9, r6, r4, lsr #15 │ │ │ │ + b 993364 │ │ │ │ + subeq r9, r6, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 251d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strheq r2, [r7], #-60 @ 0xffffffc4 │ │ │ │ + b 993364 │ │ │ │ + subeq r2, r7, r4, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 251d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r6, r7, r0, asr #9 │ │ │ │ + b 993364 │ │ │ │ + subeq r6, r7, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 251d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq fp, r7, r8, asr #5 │ │ │ │ + b 993364 │ │ │ │ + ldrdeq fp, [r7], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 251d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r3, r8, ip, lsr pc │ │ │ │ + b 993364 │ │ │ │ + subeq r3, r8, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 251d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq ip, r8, r4, asr #12 │ │ │ │ + b 993364 │ │ │ │ + subeq ip, r8, ip, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 251da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, r8, r0, asr #1 │ │ │ │ + b 993364 │ │ │ │ + subeq lr, r8, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 251db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r5, sl, r4, ror pc │ │ │ │ + b 993364 │ │ │ │ + subeq r5, sl, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 251dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r8, sl, ip, lsl sp │ │ │ │ + b 993364 │ │ │ │ + subeq r8, sl, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 251de0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrdeq r9, [sl], #-212 @ 0xffffff2c │ │ │ │ + b 993364 │ │ │ │ + ldrdeq r9, [sl], #-220 @ 0xffffff24 │ │ │ │ ldr r0, [pc, #8] @ 251df4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sl, sl, ip, lsr #13 │ │ │ │ + b 993364 │ │ │ │ + strheq sl, [sl], #-100 @ 0xffffff9c │ │ │ │ ldr r0, [pc, #8] @ 251e08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sl, sl, ip, lsl #26 │ │ │ │ + b 993364 │ │ │ │ + subeq sl, sl, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 251e1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq fp, sl, r0, asr sp │ │ │ │ + b 993364 │ │ │ │ + subeq fp, sl, r8, asr sp │ │ │ │ ldr r0, [pc, #8] @ 251e30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strdeq fp, [sl], #-240 @ 0xffffff10 │ │ │ │ + b 993364 │ │ │ │ + strdeq fp, [sl], #-248 @ 0xffffff08 │ │ │ │ ldr r0, [pc, #8] @ 251e44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq ip, sl, r4, asr r2 │ │ │ │ + b 993364 │ │ │ │ + subeq ip, sl, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 251e58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq ip, sl, r0, lsr #10 │ │ │ │ + b 993364 │ │ │ │ + subeq ip, sl, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 251e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrdeq ip, [sl], #-124 @ 0xffffff84 │ │ │ │ + b 993364 │ │ │ │ + subeq ip, sl, r4, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 251e80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x004aca98 │ │ │ │ + b 993364 │ │ │ │ + subeq ip, sl, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 251e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq ip, sl, r8, lsr sp │ │ │ │ + b 993364 │ │ │ │ + subeq ip, sl, r0, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 251ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq ip, sl, r8, ror #31 │ │ │ │ + b 993364 │ │ │ │ + strdeq ip, [sl], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #8] @ 251ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sp, sl, r4, asr r0 │ │ │ │ + b 993364 │ │ │ │ + subeq sp, sl, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 251ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sp, sl, ip, lsl r5 │ │ │ │ + b 993364 │ │ │ │ + subeq sp, sl, r4, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 251ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sp, sl, r8, ror r7 │ │ │ │ + b 993364 │ │ │ │ + subeq sp, sl, r0, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 251ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sp, sl, ip, lsl sl │ │ │ │ + b 993364 │ │ │ │ + subeq sp, sl, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 251f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sp, sl, r4, asr ip │ │ │ │ + b 993364 │ │ │ │ + subeq sp, sl, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 251f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sp, sl, r0, lsl #31 │ │ │ │ + b 993364 │ │ │ │ + subeq sp, sl, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 251f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, sl, r0, asr r2 │ │ │ │ + b 993364 │ │ │ │ + subeq lr, sl, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 251f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, sl, r0, lsl #11 │ │ │ │ + b 993364 │ │ │ │ + subeq lr, sl, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 251f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, sl, r4, lsr #17 │ │ │ │ + b 993364 │ │ │ │ + subeq lr, sl, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 251f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, sl, r0, ror sp │ │ │ │ + b 993364 │ │ │ │ + subeq lr, sl, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 251f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq pc, sl, ip, asr r7 @ │ │ │ │ + b 993364 │ │ │ │ + subeq pc, sl, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 251f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq r1, fp, r0, lsr #29 │ │ │ │ + b 993364 │ │ │ │ + subeq r1, fp, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 251fe8 │ │ │ │ ldr r0, [pc, #52] @ 251fec │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -6840,514 +6840,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 251ff0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ b 248c0c │ │ │ │ - subeq sl, sp, ip, lsr #15 │ │ │ │ + strheq sl, [sp], #-116 @ 0xffffff8c │ │ │ │ adceq lr, r8, ip, asr #4 │ │ │ │ adceq sp, r8, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 252004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sl, sp, r0, lsl ip │ │ │ │ + b 993364 │ │ │ │ + subeq sl, sp, r8, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 252018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq fp, sp, r8, asr #32 │ │ │ │ + b 993364 │ │ │ │ + subeq fp, sp, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25202c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strheq r7, [pc], #-100 @ │ │ │ │ + b 993364 │ │ │ │ + strheq r7, [pc], #-108 @ │ │ │ │ ldr r0, [pc, #8] @ 252040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq sl, pc, r0, lsr #11 │ │ │ │ + b 993364 │ │ │ │ + subeq sl, pc, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 252054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq ip, pc, r0, lsl #17 │ │ │ │ + b 993364 │ │ │ │ + subeq ip, pc, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 252068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq ip, pc, ip, lsr #22 │ │ │ │ + b 993364 │ │ │ │ + subeq ip, pc, r4, lsr fp @ │ │ │ │ ldr r0, [pc, #8] @ 25207c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, pc, r0, asr #4 │ │ │ │ + b 993364 │ │ │ │ + subeq lr, pc, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq lr, pc, r4, asr r2 @ │ │ │ │ + b 993364 │ │ │ │ + subeq lr, pc, ip, asr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 2520a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strheq lr, [pc], #-104 @ │ │ │ │ + b 993364 │ │ │ │ + subeq lr, pc, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 2520b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subeq pc, pc, ip, ror lr @ │ │ │ │ + b 993364 │ │ │ │ + subeq pc, pc, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2520cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r1, r0, r0, asr #9 │ │ │ │ + b 993364 │ │ │ │ + subseq r1, r0, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 2520e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r7, r0, r8, lsl pc │ │ │ │ + b 993364 │ │ │ │ + subseq r7, r0, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2520f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r9, r0, r0, lsr r2 │ │ │ │ + b 993364 │ │ │ │ + subseq r9, r0, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 252108 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq lr, r0, r8, asr #26 │ │ │ │ + b 993364 │ │ │ │ + subseq lr, r0, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 25211c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq pc, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq pc, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 252130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x0054f99c │ │ │ │ + b 993364 │ │ │ │ + subseq pc, r4, r4, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 252144 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x00550798 │ │ │ │ + b 993364 │ │ │ │ + subseq r0, r5, r0, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 252158 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r1, r5, r0, lsl r7 │ │ │ │ + b 993364 │ │ │ │ + subseq r1, r5, r8, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 25216c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r1, r5, ip, ror #24 │ │ │ │ + b 993364 │ │ │ │ + subseq r1, r5, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 252180 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r5, [r5], #-16 │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r5, [r5], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 252194 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r6, r5, r0, ror sp │ │ │ │ + b 993364 │ │ │ │ + subseq r6, r5, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 2521a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq sl, r5, r4, lsl #4 │ │ │ │ + b 993364 │ │ │ │ + subseq sl, r5, ip, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2521bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq ip, r5, r4, asr r3 │ │ │ │ + b 993364 │ │ │ │ + subseq ip, r5, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 2521d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq ip, r5, ip, lsr #23 │ │ │ │ + b 993364 │ │ │ │ + ldrheq ip, [r5], #-180 @ 0xffffff4c │ │ │ │ ldr r0, [pc, #8] @ 2521e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r9, [r6], #-148 @ 0xffffff6c │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r9, [r6], #-156 @ 0xffffff64 │ │ │ │ ldr r0, [pc, #8] @ 2521f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq sl, r6, r0, lsl #12 │ │ │ │ + b 993364 │ │ │ │ + subseq sl, r6, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 25220c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq sl, r6, r8, lsr #21 │ │ │ │ + b 993364 │ │ │ │ + ldrheq sl, [r6], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 252220 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq fp, r6, r0, lsr #14 │ │ │ │ + b 993364 │ │ │ │ + subseq fp, r6, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 252234 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq fp, r6, ip, lsl #22 │ │ │ │ + b 993364 │ │ │ │ + subseq fp, r6, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 252248 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq ip, r6, ip, asr #5 │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq ip, [r6], #-36 @ 0xffffffdc │ │ │ │ ldr r0, [pc, #8] @ 25225c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r0, r7, r8, ror r9 │ │ │ │ + b 993364 │ │ │ │ + subseq r0, r7, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 252270 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r0, r7, r8, asr #27 │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r7], #-208 @ 0xffffff30 │ │ │ │ ldr r0, [pc, #8] @ 252284 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r1, [r7], #-12 │ │ │ │ + b 993364 │ │ │ │ + subseq r1, r7, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 252298 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r1, r7, r8, lsr #21 │ │ │ │ + b 993364 │ │ │ │ + ldrheq r1, [r7], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 2522ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r2, r7, r4, lsr #13 │ │ │ │ + b 993364 │ │ │ │ + subseq r2, r7, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 2522c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x0058a29c │ │ │ │ + b 993364 │ │ │ │ + subseq sl, r8, r4, lsr #5 │ │ │ │ ldr r0, [pc, #4] @ 2522d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9902b0 │ │ │ │ + b 9902b8 │ │ │ │ adcseq sp, r5, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 2523d8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7fccb8 │ │ │ │ + bl 7fccc0 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7fccb8 │ │ │ │ + b 7fccc0 │ │ │ │ adceq r9, r2, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2523ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r4, [fp], #-248 @ 0xffffff08 │ │ │ │ + b 993364 │ │ │ │ + subseq r4, fp, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 252400 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r5, fp, r4, lsr #8 │ │ │ │ + b 993364 │ │ │ │ + subseq r5, fp, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 252414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r8, fp, r8, asr r4 │ │ │ │ + b 993364 │ │ │ │ + subseq r8, fp, r0, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 252428 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq sl, fp, r4, ror #20 │ │ │ │ + b 993364 │ │ │ │ + subseq sl, fp, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 25243c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq fp, [fp], #-196 @ 0xffffff3c │ │ │ │ + b 993364 │ │ │ │ + ldrheq fp, [fp], #-204 @ 0xffffff34 │ │ │ │ ldr r0, [pc, #8] @ 252450 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r7, ip, ip, lsr #8 │ │ │ │ + b 993364 │ │ │ │ + subseq r7, ip, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 252464 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r8, ip, r4, asr r5 │ │ │ │ + b 993364 │ │ │ │ + subseq r8, ip, ip, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 252478 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r8, ip, r0, lsl #30 │ │ │ │ + b 993364 │ │ │ │ + subseq r8, ip, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 25248c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq sp, ip, r0, asr #9 │ │ │ │ + b 993364 │ │ │ │ + subseq sp, ip, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2524bc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aecc0 │ │ │ │ + b 9aecc8 │ │ │ │ umlalseq sp, r5, r4, r7 │ │ │ │ ldr r0, [pc, #8] @ 2524d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq sp, sp, r0, ror r2 │ │ │ │ + b 993364 │ │ │ │ + subseq sp, sp, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 2524e4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r2, lr, ip, lsr sl │ │ │ │ + b 993364 │ │ │ │ + subseq r2, lr, r4, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 2524f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq r3, lr, r0, asr #7 │ │ │ │ + b 993364 │ │ │ │ + subseq r3, lr, r8, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 25250c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - subseq sl, lr, r4, lsl #9 │ │ │ │ + b 993364 │ │ │ │ + subseq sl, lr, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 252520 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq pc, r0, r4, lsr r8 @ │ │ │ │ + b 993364 │ │ │ │ + rsbeq pc, r0, ip, lsr r8 @ │ │ │ │ ldr r0, [pc, #8] @ 252534 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strdeq r1, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + b 993364 │ │ │ │ + strdeq r1, [r1], #-104 @ 0xffffff98 @ │ │ │ │ ldr r0, [pc, #8] @ 252548 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r4, r1, ip, asr #18 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r4, r1, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 25255c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r4, r1, r0, ror sl │ │ │ │ + b 993364 │ │ │ │ + rsbeq r4, r1, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 252570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r5, r1, ip, lsr r6 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r5, r1, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 252584 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrdeq r6, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + b 993364 │ │ │ │ + ldrdeq r6, [r1], #-248 @ 0xffffff08 @ │ │ │ │ ldr r0, [pc, #8] @ 252598 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r9, r1, r0, lsl #26 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r9, r1, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2525ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq sp, r1, ip, lsl #30 │ │ │ │ + b 993364 │ │ │ │ + rsbeq sp, r1, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 2525c0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r1, r2, ip, lsr lr │ │ │ │ + b 993364 │ │ │ │ + rsbeq r1, r2, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2525d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r8, r2, r0, lsl #23 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r8, r2, r8, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2525e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq fp, r2, r8, lsr r1 │ │ │ │ + b 993364 │ │ │ │ + rsbeq fp, r2, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 2525fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq fp, r2, r8, ror sl │ │ │ │ + b 993364 │ │ │ │ + rsbeq fp, r2, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 252610 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq ip, r2, r0, asr #8 │ │ │ │ + b 993364 │ │ │ │ + rsbeq ip, r2, r8, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 252624 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r4, r3, r8, asr #10 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r4, r3, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 252638 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r7, r3, r4, asr r8 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r7, r3, ip, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 25264c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strdeq ip, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + b 993364 │ │ │ │ + strdeq ip, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ ldr r0, [pc, #8] @ 252660 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrdeq r2, [r4], #-84 @ 0xffffffac @ │ │ │ │ + b 993364 │ │ │ │ + ldrdeq r2, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 252674 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r7, r4, r8, ror #17 │ │ │ │ + b 993364 │ │ │ │ + strdeq r7, [r4], #-128 @ 0xffffff80 @ │ │ │ │ ldr r0, [pc, #8] @ 252688 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r7, r4, r8, asr #20 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r7, r4, r0, asr sl │ │ │ │ ldr r0, [pc, #8] @ 25269c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq sp, r4, r4, lsr #10 │ │ │ │ + b 993364 │ │ │ │ + rsbeq sp, r4, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 2526b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq fp, r5, r4, ror #13 │ │ │ │ + b 993364 │ │ │ │ + rsbeq fp, r5, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 2526c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrdeq fp, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + b 993364 │ │ │ │ + rsbeq fp, r5, r4, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 2526d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq sp, r5, r4, lsl r1 │ │ │ │ + b 993364 │ │ │ │ + rsbeq sp, r5, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2526ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq sp, r5, r0, asr r9 │ │ │ │ + b 993364 │ │ │ │ + rsbeq sp, r5, r8, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 252700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq sp, r5, r0, asr #19 │ │ │ │ + b 993364 │ │ │ │ + rsbeq sp, r5, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 252714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq sp, r5, r0, ror #25 │ │ │ │ + b 993364 │ │ │ │ + rsbeq sp, r5, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 252728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq lr, r5, r4, lsr #10 │ │ │ │ + b 993364 │ │ │ │ + rsbeq lr, r5, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 25273c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq lr, r5, r8, lsl lr │ │ │ │ + b 993364 │ │ │ │ + rsbeq lr, r5, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 252750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r3, r6, ip, lsl sp │ │ │ │ + b 993364 │ │ │ │ + rsbeq r3, r6, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 252764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrdeq r4, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + b 993364 │ │ │ │ + rsbeq r4, r6, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 252778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strdeq r4, [r6], #-224 @ 0xffffff20 @ │ │ │ │ + b 993364 │ │ │ │ + strdeq r4, [r6], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 25278c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbeq r8, r6, r0, asr r2 │ │ │ │ + b 993364 │ │ │ │ + rsbeq r8, r6, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2527a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strdeq r8, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + b 993364 │ │ │ │ + strdeq r8, [r6], #-188 @ 0xffffff44 @ │ │ │ │ ldr r0, [pc, #8] @ 2527b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - strdeq r9, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + b 993364 │ │ │ │ + rsbeq r9, r6, r4, lsl #4 │ │ │ │ │ │ │ │ 002527b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 25286c │ │ │ │ @@ -7371,441 +7371,441 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 991a48 │ │ │ │ + bl 991a50 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 252880 │ │ │ │ ldr r3, [pc, #44] @ 252870 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 252868 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c10d0 │ │ │ │ + bl 8c10d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r5, r4, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adcseq sp, r5, r8, ror #10 │ │ │ │ - strheq lr, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - addeq r5, r6, r0, asr #20 │ │ │ │ + strheq lr, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r5, r6, r0, asr sl │ │ │ │ ldrdeq r8, [r5], r4 @ │ │ │ │ ldr r0, [pc, #8] @ 252894 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, ror #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2528a8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, ror #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2528bc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2528d0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2528e4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ ldr r0, [pc, #8] @ 2528f8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 25290c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, asr #29 │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ ldr r0, [pc, #8] @ 252920 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, asr #29 │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 252934 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, asr #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 252948 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, asr #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25295c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 252970 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 252984 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ ldr r0, [pc, #8] @ 252998 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 2529ac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, lsr #29 │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-228 @ 0xffffff1c @ │ │ │ │ ldr r0, [pc, #8] @ 2529c0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, lsr #29 │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 2529d4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, lsr #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2529e8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, lsr #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2529fc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x00720e9c │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 252a10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x00720e98 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 252a24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x00720e94 │ │ │ │ + b 993364 │ │ │ │ + @ instruction: 0x00720e9c │ │ │ │ ldr r0, [pc, #8] @ 252a38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - @ instruction: 0x00720e90 │ │ │ │ + b 993364 │ │ │ │ + @ instruction: 0x00720e98 │ │ │ │ ldr r0, [pc, #8] @ 252a4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, lsl #29 │ │ │ │ + b 993364 │ │ │ │ + @ instruction: 0x00720e94 │ │ │ │ ldr r0, [pc, #8] @ 252a60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, lsl #29 │ │ │ │ + b 993364 │ │ │ │ + @ instruction: 0x00720e90 │ │ │ │ ldr r0, [pc, #8] @ 252a74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, lsl #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 252a88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, lsl #29 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 252a9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, ror lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 252ab0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, ror lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 252ac4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, ror lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 252ad8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, ror lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 252aec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, ror #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 252b00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, ror #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 252b14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, ror #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 252b28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, ror #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 252b3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, asr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 252b50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, asr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 252b64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, asr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 252b78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, asr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 252b8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, asr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 252ba0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, asr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 252bb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, asr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 252bc8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, asr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 252bdc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, lsr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 252bf0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, lsr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 252c04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, lsr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 252c18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, lsr lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 252c2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, lsr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 252c40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, lsr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 252c54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, lsr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 252c68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, lsr #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 252c7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, lsl lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 252c90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, lsl lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 252ca4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, lsl lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 252cb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, lsl lr │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 252ccc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, lsl #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 252ce0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, lsl #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 252cf4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, lsl #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 252d08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, lsl #28 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 252d1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsheq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 252d30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsheq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 252d44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsheq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + b 993364 │ │ │ │ + ldrsheq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #8] @ 252d58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + b 993364 │ │ │ │ + ldrsheq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #8] @ 252d6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, ror #27 │ │ │ │ + b 993364 │ │ │ │ + ldrsheq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 252d80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, ror #27 │ │ │ │ + b 993364 │ │ │ │ + ldrsheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ ldr r0, [pc, #8] @ 252d94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, ror #27 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 252da8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, ror #27 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 252dbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 252dd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 252de4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #8] @ 252df8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrsbeq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #8] @ 252e0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, asr #27 │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 252e20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, asr #27 │ │ │ │ + b 993364 │ │ │ │ + ldrsbeq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ ldr r0, [pc, #8] @ 252e34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, asr #27 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 252e48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r0, asr #27 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 252e5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 252e70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 252e84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-220 @ 0xffffff24 @ │ │ │ │ ldr r0, [pc, #8] @ 252e98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ ldr r0, [pc, #8] @ 252eac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, ip, lsr #27 │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 252ec0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r8, lsr #27 │ │ │ │ + b 993364 │ │ │ │ + ldrheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ ldr r0, [pc, #8] @ 252ed4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r0, r2, r4, lsr #27 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r0, r2, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 25302c │ │ │ │ ldr r2, [pc, #316] @ 253030 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -7923,15 +7923,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98b1b4 │ │ │ │ + b 98b1bc │ │ │ │ bl 24a01c │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 253090 │ │ │ │ mov r1, r4 │ │ │ │ b 253078 │ │ │ │ @@ -7948,61 +7948,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 253144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adcseq pc, r5, r4, ror #9 │ │ │ │ - addseq r6, r5, r4, ror r5 │ │ │ │ - addeq lr, r8, r4, lsr #31 │ │ │ │ - ldrdeq lr, [r8], r0 │ │ │ │ - addseq r6, r5, r4, asr r5 │ │ │ │ - addeq lr, r8, r4, lsl #31 │ │ │ │ + addseq r6, r5, r4, lsl #11 │ │ │ │ + @ instruction: 0x0088efb4 │ │ │ │ + addeq lr, r8, r0, ror #31 │ │ │ │ + addseq r6, r5, r4, ror #10 │ │ │ │ umulleq lr, r8, r4, pc @ │ │ │ │ + addeq lr, r8, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 25317c │ │ │ │ ldr r1, [pc, #28] @ 253180 │ │ │ │ ldr r0, [pc, #28] @ 253184 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9d82e0 │ │ │ │ + bl 9d82f0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99ff54 │ │ │ │ - ldrsbeq ip, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq ip, r4, r8, ror #13 │ │ │ │ - rsbseq ip, r4, r4, ror #14 │ │ │ │ + b 99ff5c │ │ │ │ + rsbseq ip, r4, r0, ror #29 │ │ │ │ + ldrsheq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, r4, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 253198 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 9902b0 │ │ │ │ + b 9902b8 │ │ │ │ umlalseq pc, r5, r4, r5 @ │ │ │ │ ldr r0, [pc, #8] @ 2531ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq sl, r5, r0, ror #8 │ │ │ │ + b 993364 │ │ │ │ + rsbseq sl, r5, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2532b0 │ │ │ │ ldr r3, [pc, #232] @ 2532b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 2532b8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ ldr r0, [pc, #200] @ 2532bc │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -8033,29 +8033,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 988db8 │ │ │ │ + bl 988dc0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 253218 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 2532c8 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 25321c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, ip, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adcseq pc, r5, r8, lsl #12 │ │ │ │ - addeq r1, r9, r8, lsr #32 │ │ │ │ + addeq r1, r9, r8, lsr r0 │ │ │ │ @ instruction: 0x00b5f5b4 │ │ │ │ ldrdeq r7, [r5], ip @ │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 2532f8 │ │ │ │ ldr r2, [pc, #36] @ 2532fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8063,35 +8063,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq pc, r5, r8, ror r5 @ │ │ │ │ - rsbseq r3, r6, r8, asr #29 │ │ │ │ + ldrsbeq r3, [r6], #-224 @ 0xffffff20 @ │ │ │ │ ldr r0, [pc, #8] @ 253310 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 9902b0 │ │ │ │ + b 9902b8 │ │ │ │ adcseq pc, r5, r0, asr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 253324 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r9, r7, r0, asr #1 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r9, r7, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 253338 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - ldrheq r9, [r7], #-12 @ │ │ │ │ + b 993364 │ │ │ │ + rsbseq r9, r7, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25334c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99335c │ │ │ │ - rsbseq r9, r7, r8, ror #8 │ │ │ │ + b 993364 │ │ │ │ + rsbseq r9, r7, r0, ror r4 │ │ │ │ │ │ │ │ 00253350 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -8270,15 +8270,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 75c9bc │ │ │ │ + bl 75c9c4 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adcseq r8, r2, r4, asr #17 │ │ │ │ │ │ │ │ @@ -8341,24 +8341,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 253794 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2536e8 │ │ │ │ ldr r0, [pc, #392] @ 2538c4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 7619dc │ │ │ │ + bl 7619e4 │ │ │ │ ldr r2, [pc, #372] @ 2538c8 │ │ │ │ ldr r3, [pc, #344] @ 2538b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -8444,23 +8444,23 @@ │ │ │ │ b 253734 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, ip, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r7, r5, r8, lsr #9 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ adcseq r8, r2, r0, lsl r8 │ │ │ │ - ldrsbeq r4, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r4, r8, r0, ror #25 │ │ │ │ adcseq r8, r2, r0, ror r7 │ │ │ │ adceq r7, r5, r0, asr #7 │ │ │ │ adcseq r8, r2, r8, ror #13 │ │ │ │ - addeq r7, r2, ip, lsl sp │ │ │ │ + addeq r7, r2, ip, lsr #26 │ │ │ │ umlalseq r8, r2, r8, r6 │ │ │ │ - rsbseq ip, pc, r8, ror #24 │ │ │ │ + rsbseq ip, pc, r8, ror ip @ │ │ │ │ adcseq r8, r2, ip, asr #12 │ │ │ │ - rsbseq r4, r8, r4, lsr #22 │ │ │ │ + rsbseq r4, r8, r4, lsr fp │ │ │ │ │ │ │ │ 002538e4 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 2539d4 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 2539ac │ │ │ │ @@ -8504,39 +8504,39 @@ │ │ │ │ bls 2539a0 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 2539b0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7624f4 │ │ │ │ - b 7624f4 │ │ │ │ + b 7624fc │ │ │ │ + b 7624fc │ │ │ │ ldr r0, [pc, #48] @ 2539e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75c9bc │ │ │ │ + b 75c9c4 │ │ │ │ mov r0, #22 │ │ │ │ b 253958 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 253958 │ │ │ │ adceq r7, r5, r4, lsr #4 │ │ │ │ umlalseq r8, r2, ip, r5 │ │ │ │ - addeq r5, r9, r6, lsl r5 │ │ │ │ + addeq r5, r9, r6, lsr #10 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ adcseq r8, r2, r0, lsr r5 │ │ │ │ - rsbseq r4, r8, r8, lsl #20 │ │ │ │ + rsbseq r4, r8, r8, lsl sl │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 253a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addseq r9, r6, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 253b5c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -8571,15 +8571,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24b000 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bcc4 │ │ │ │ + bl 74bccc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 24b1ec │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253b10 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -8593,15 +8593,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -8614,22 +8614,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 253b7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adcseq r8, r2, ip, lsl #11 │ │ │ │ - addeq r9, r3, r0, lsl r2 │ │ │ │ - addeq r9, r3, r8, ror #3 │ │ │ │ - addeq r5, r9, r4, asr #7 │ │ │ │ - rsbseq r4, r8, r4, lsl #18 │ │ │ │ - rsbseq r4, r8, ip, asr #17 │ │ │ │ - addeq r5, r9, r8, ror #6 │ │ │ │ - rsbseq r4, r8, r4, ror r8 │ │ │ │ - rsbseq r4, r8, r8, lsl #17 │ │ │ │ + addeq r9, r3, r0, lsr #4 │ │ │ │ + strdeq r9, [r3], r8 │ │ │ │ + ldrdeq r5, [r9], r4 │ │ │ │ + rsbseq r4, r8, r4, lsl r9 │ │ │ │ + ldrsbeq r4, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r5, r9, r8, ror r3 │ │ │ │ + rsbseq r4, r8, r4, lsl #17 │ │ │ │ + @ instruction: 0x00784898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 253c04 │ │ │ │ ldr r2, [pc, #108] @ 253c08 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8642,19 +8642,19 @@ │ │ │ │ bl 256254 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 253bcc │ │ │ │ mov r1, #1 │ │ │ │ bl 2487b0 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a9ef0 │ │ │ │ + bl 9a9ef8 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 990308 │ │ │ │ + bl 990310 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 990d64 │ │ │ │ + bl 990d6c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ce4 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 248ce4 │ │ │ │ @@ -8663,33 +8663,33 @@ │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ ldr r6, [pc, #144] @ 253cc0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 253c7c │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #112] @ 253cc4 │ │ │ │ ldr r2, [pc, #112] @ 253cc8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 253ca8 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -8702,17 +8702,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 537280 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537d74 │ │ │ │ - strdeq lr, [r0], ip │ │ │ │ - addeq r5, r9, ip, asr r2 │ │ │ │ - ldrheq r4, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + addeq lr, r0, ip, lsl #12 │ │ │ │ + addeq r5, r9, ip, ror #4 │ │ │ │ + rsbseq r4, r8, ip, asr #15 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 253df4 │ │ │ │ @@ -8722,35 +8722,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 253df8 │ │ │ │ ldr r1, [pc, #248] @ 253dfc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #228] @ 253e00 │ │ │ │ ldr r1, [pc, #228] @ 253e04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #196] @ 253e08 │ │ │ │ ldr r1, [pc, #196] @ 253e0c │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #164] @ 253e10 │ │ │ │ ldr r3, [pc, #164] @ 253e14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 253e18 │ │ │ │ @@ -8779,21 +8779,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r9, r4, asr #3 │ │ │ │ - rsbseq r4, r8, r4, lsr r7 │ │ │ │ - @ instruction: 0x00821cbc │ │ │ │ - rsbseq r4, r8, r4, lsr r7 │ │ │ │ - rsbseq r4, r8, ip, asr #14 │ │ │ │ - rsbseq r4, r8, r0, lsr r7 │ │ │ │ - addeq r2, r1, r4, lsl #19 │ │ │ │ + ldrdeq r5, [r9], r4 │ │ │ │ + rsbseq r4, r8, r4, asr #14 │ │ │ │ + addeq r1, r2, ip, asr #25 │ │ │ │ + rsbseq r4, r8, r4, asr #14 │ │ │ │ + rsbseq r4, r8, ip, asr r7 │ │ │ │ + rsbseq r4, r8, r0, asr #14 │ │ │ │ + umulleq r2, r1, r4, r9 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -8806,54 +8806,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 253f80 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ bl 323e6c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 253f84 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75f310 │ │ │ │ + bl 75f318 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 2489d8 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 990c5c │ │ │ │ + bl 990c64 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9a9edc │ │ │ │ + bl 9a9ee4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -8876,17 +8876,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 29b468 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29b470 │ │ │ │ - addeq r5, r9, r8, rrx │ │ │ │ - rsbseq r4, r8, r0, lsr #12 │ │ │ │ - addeq r2, r1, r4, lsl #17 │ │ │ │ + addeq r5, r9, r8, ror r0 │ │ │ │ + rsbseq r4, r8, r0, lsr r6 │ │ │ │ + umulleq r2, r1, r4, r8 │ │ │ │ adceq r6, r5, ip, ror #24 │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 253fe8 │ │ │ │ @@ -8898,18 +8898,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 253fe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 323fd0 │ │ │ │ mov r0, r4 │ │ │ │ bl 255a88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72cf18 │ │ │ │ + bl 72cf20 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7162f4 │ │ │ │ + b 7162fc │ │ │ │ bl 29b484 │ │ │ │ b 253fbc │ │ │ │ adceq r6, r5, r0, ror fp │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -8940,18 +8940,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 5372f8 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 2540d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a0e84 │ │ │ │ + bl 9a0e8c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 254020 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2540c0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -8959,19 +8959,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a0e8c │ │ │ │ + bl 9a0e94 │ │ │ │ b 254020 │ │ │ │ adceq r6, r5, ip, lsl #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq r4, r8, ip, lsl r4 │ │ │ │ + rsbseq r4, r8, ip, lsr #8 │ │ │ │ │ │ │ │ 002540d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 254170 │ │ │ │ @@ -9035,29 +9035,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr ip, [pc, #160] @ 254288 │ │ │ │ ldr r2, [pc, #160] @ 25428c │ │ │ │ ldr r1, [pc, #160] @ 254290 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, r5 │ │ │ │ beq 254264 │ │ │ │ ldr r2, [pc, #108] @ 254294 │ │ │ │ ldr r3, [pc, #88] @ 254284 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -9070,25 +9070,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r5, r8, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r9, r4, asr #25 │ │ │ │ - rsbseq r4, r8, r0, asr #4 │ │ │ │ - addeq r1, r2, r8, asr #15 │ │ │ │ + ldrdeq r4, [r9], r4 @ │ │ │ │ + rsbseq r4, r8, r0, asr r2 │ │ │ │ + ldrdeq r1, [r2], r8 │ │ │ │ adceq r6, r5, ip, ror #17 │ │ │ │ │ │ │ │ 00254298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9112,25 +9112,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537a34 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537ad8 │ │ │ │ - ldrsbeq r4, [r8], #-4 @ │ │ │ │ + rsbseq r4, r8, r4, ror #1 │ │ │ │ │ │ │ │ 0025430c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -9179,16 +9179,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 254530 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ - bl 74d7a4 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d7ac │ │ │ │ ldr r3, [pc, #296] @ 254534 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25445c │ │ │ │ ldr r2, [pc, #276] @ 254538 │ │ │ │ @@ -9226,22 +9226,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 254548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 25441c │ │ │ │ ldr r2, [pc, #104] @ 25454c │ │ │ │ ldr r3, [pc, #60] @ 254524 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -9249,64 +9249,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 254518 │ │ │ │ ldr r0, [pc, #72] @ 254550 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - strdeq r4, [r9], r8 │ │ │ │ + addeq r4, r9, r8, lsl #22 │ │ │ │ adceq r6, r5, r8, asr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r4, r8, r4, asr r0 │ │ │ │ - addeq r1, r2, r0, ror #11 │ │ │ │ + rsbseq r4, r8, r4, rrx │ │ │ │ + strdeq r1, [r2], r0 │ │ │ │ adceq r6, r5, ip, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r6, [r5], r0 @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq r3, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r3, r8, r4, ror #31 │ │ │ │ adceq r6, r5, r0, lsr r6 │ │ │ │ - ldrheq r3, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r3, r8, r8, asr #31 │ │ │ │ │ │ │ │ 00254554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 254658 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754a50 │ │ │ │ + bl 754a58 │ │ │ │ ldr r2, [pc, #216] @ 25465c │ │ │ │ ldr r1, [pc, #216] @ 254660 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 254620 │ │ │ │ cmp r4, #0 │ │ │ │ beq 25463c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754238 │ │ │ │ + bl 754240 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2545fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a30 │ │ │ │ + bl 754a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2545fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -9332,29 +9332,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 25466c │ │ │ │ ldr r0, [pc, #40] @ 254670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r4, r9, ip, lsr r9 │ │ │ │ - rsbseq r3, r8, ip, ror #29 │ │ │ │ - addeq r2, r1, r4, asr #2 │ │ │ │ - @ instruction: 0x00783d98 │ │ │ │ - rsbseq r3, r8, r4, lsr #29 │ │ │ │ - rsbseq r3, r8, ip, ror sp │ │ │ │ - @ instruction: 0x00783e9c │ │ │ │ + addeq r4, r9, ip, asr #18 │ │ │ │ + ldrsheq r3, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r2, r1, r4, asr r1 │ │ │ │ + rsbseq r3, r8, r8, lsr #27 │ │ │ │ + ldrheq r3, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r3, r8, ip, lsl #27 │ │ │ │ + rsbseq r3, r8, ip, lsr #29 │ │ │ │ │ │ │ │ 00254674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72ce4c │ │ │ │ + bl 72ce54 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2546a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 255924 │ │ │ │ mov r0, r5 │ │ │ │ bl 323ef8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9369,35 +9369,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 323fd0 │ │ │ │ mov r0, r4 │ │ │ │ bl 255a88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72cf18 │ │ │ │ + bl 72cf20 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7162f4 │ │ │ │ + b 7162fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #312] @ 254848 │ │ │ │ ldr r2, [pc, #312] @ 25484c │ │ │ │ ldr r1, [pc, #312] @ 254850 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 249194 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2547cc │ │ │ │ @@ -9460,46 +9460,46 @@ │ │ │ │ b 254784 │ │ │ │ ldr r1, [pc, #56] @ 254870 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 249488 │ │ │ │ b 254778 │ │ │ │ - addeq r4, r9, r4, asr #16 │ │ │ │ - ldrsheq r3, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - addeq sp, r0, r4, lsl #22 │ │ │ │ - rsbseq r3, r8, r8, lsl #28 │ │ │ │ - rsbseq r3, r8, r0, lsl lr │ │ │ │ - rsbseq r3, r8, ip, lsl #28 │ │ │ │ - rsbseq r3, r8, r4, ror sp │ │ │ │ - rsbseq r3, r8, r8, ror #26 │ │ │ │ - @ instruction: 0x00783d94 │ │ │ │ - rsbseq r3, r8, r8, ror #26 │ │ │ │ - rsbseq r3, r8, r0, asr #26 │ │ │ │ + addeq r4, r9, r4, asr r8 │ │ │ │ + rsbseq r3, r8, ip, lsl #26 │ │ │ │ + addeq sp, r0, r4, lsl fp │ │ │ │ + rsbseq r3, r8, r8, lsl lr │ │ │ │ + rsbseq r3, r8, r0, lsr #28 │ │ │ │ + rsbseq r3, r8, ip, lsl lr │ │ │ │ + rsbseq r3, r8, r4, lsl #27 │ │ │ │ + rsbseq r3, r8, r8, ror sp │ │ │ │ + rsbseq r3, r8, r4, lsr #27 │ │ │ │ + rsbseq r3, r8, r8, ror sp │ │ │ │ + rsbseq r3, r8, r0, asr sp │ │ │ │ │ │ │ │ 00254874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #2164] @ 255114 │ │ │ │ ldr r2, [pc, #2164] @ 255118 │ │ │ │ ldr r1, [pc, #2164] @ 25511c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -9694,15 +9694,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254c2c │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 2549dc │ │ │ │ ldr r3, [pc, #1316] @ 25512c │ │ │ │ ldr ip, [pc, #1316] @ 255130 │ │ │ │ @@ -9710,15 +9710,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9757,15 +9757,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -9807,15 +9807,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 248ce4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 25502c │ │ │ │ @@ -9826,15 +9826,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254cec │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 255144 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 255148 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -9843,15 +9843,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254c2c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 254a6c │ │ │ │ ldr r3, [pc, #752] @ 255150 │ │ │ │ @@ -9860,15 +9860,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254c2c │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 254a8c │ │ │ │ ldr r3, [pc, #696] @ 25515c │ │ │ │ @@ -9877,15 +9877,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254c2c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -9914,15 +9914,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254db0 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 254aac │ │ │ │ ldr r3, [pc, #504] @ 255174 │ │ │ │ @@ -9931,15 +9931,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254c2c │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 254acc │ │ │ │ ldr r3, [pc, #448] @ 255180 │ │ │ │ @@ -9948,15 +9948,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254c2c │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 254aec │ │ │ │ ldr r3, [pc, #392] @ 25518c │ │ │ │ @@ -9965,15 +9965,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 254c2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 255078 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 254cb0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -9983,15 +9983,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254cec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254cec │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10000,15 +10000,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 254cec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 254ecc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -10025,47 +10025,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 254d64 │ │ │ │ - @ instruction: 0x008946b4 │ │ │ │ - rsbseq r3, r8, ip, ror #22 │ │ │ │ - addeq sp, r0, ip, ror r9 │ │ │ │ - addeq r4, r9, ip, lsl #7 │ │ │ │ - rsbseq r3, r8, r4, ror ip │ │ │ │ - rsbseq r3, r8, r4, lsl r9 │ │ │ │ - addeq r4, r9, ip, asr #6 │ │ │ │ - ldrheq r3, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq r3, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq r4, [r9], r0 │ │ │ │ - rsbseq r3, r8, ip, lsl #20 │ │ │ │ - rsbseq r3, r8, ip, asr r7 │ │ │ │ - addeq r4, r9, r8, lsr r1 │ │ │ │ - ldrsbeq r3, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r3, r8, r0, asr #13 │ │ │ │ - strdeq r4, [r9], r0 │ │ │ │ - ldrheq r3, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r3, r8, r0, lsl #13 │ │ │ │ - addeq r4, r9, ip, lsr #1 │ │ │ │ - rsbseq r3, r8, r8, lsr #15 │ │ │ │ - rsbseq r3, r8, ip, lsr r6 │ │ │ │ - addeq r4, r9, r4, lsr #32 │ │ │ │ - rsbseq r3, r8, r8, lsl #16 │ │ │ │ - ldrheq r3, [r8], #-84 @ 0xffffffac @ │ │ │ │ - ldrdeq r3, [r9], r4 │ │ │ │ - rsbseq r3, r8, ip, lsl #14 │ │ │ │ - rsbseq r3, r8, r4, ror #10 │ │ │ │ - umulleq r3, r9, r0, pc @ │ │ │ │ - rsbseq r3, r8, r0, lsl #14 │ │ │ │ - rsbseq r3, r8, r0, lsr #10 │ │ │ │ - addeq r3, r9, ip, asr #30 │ │ │ │ - ldrsheq r3, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - ldrsbeq r3, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r4, r9, r4, asr #13 │ │ │ │ + rsbseq r3, r8, ip, ror fp │ │ │ │ + addeq sp, r0, ip, lsl #19 │ │ │ │ + umulleq r4, r9, ip, r3 │ │ │ │ + rsbseq r3, r8, r4, lsl #25 │ │ │ │ + rsbseq r3, r8, r4, lsr #18 │ │ │ │ + addeq r4, r9, ip, asr r3 │ │ │ │ + rsbseq r3, r8, ip, asr #19 │ │ │ │ + rsbseq r3, r8, r8, ror #17 │ │ │ │ + addeq r4, r9, r0, ror #3 │ │ │ │ + rsbseq r3, r8, ip, lsl sl │ │ │ │ + rsbseq r3, r8, ip, ror #14 │ │ │ │ + addeq r4, r9, r8, asr #2 │ │ │ │ + rsbseq r3, r8, ip, ror #19 │ │ │ │ + ldrsbeq r3, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r4, r9, r0, lsl #2 │ │ │ │ + rsbseq r3, r8, r0, asr #15 │ │ │ │ + @ instruction: 0x00783690 │ │ │ │ + strheq r4, [r9], ip │ │ │ │ + ldrheq r3, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r3, r8, ip, asr #12 │ │ │ │ + addeq r4, r9, r4, lsr r0 │ │ │ │ + rsbseq r3, r8, r8, lsl r8 │ │ │ │ + rsbseq r3, r8, r4, asr #11 │ │ │ │ + addeq r3, r9, r4, ror #31 │ │ │ │ + rsbseq r3, r8, ip, lsl r7 │ │ │ │ + rsbseq r3, r8, r4, ror r5 │ │ │ │ + addeq r3, r9, r0, lsr #31 │ │ │ │ + rsbseq r3, r8, r0, lsl r7 │ │ │ │ + rsbseq r3, r8, r0, lsr r5 │ │ │ │ + addeq r3, r9, ip, asr pc │ │ │ │ + rsbseq r3, r8, r4, lsl #14 │ │ │ │ + rsbseq r3, r8, ip, ror #9 │ │ │ │ │ │ │ │ 00255198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10075,25 +10075,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #860] @ 25553c │ │ │ │ ldr r2, [pc, #860] @ 255540 │ │ │ │ ldr r1, [pc, #860] @ 255544 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r7, [pc, #832] @ 255548 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 2552c8 │ │ │ │ @@ -10122,27 +10122,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 255228 │ │ │ │ ldr r3, [pc, #708] @ 25554c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #692] @ 255550 │ │ │ │ ldr ip, [pc, #692] @ 255554 │ │ │ │ ldr r1, [pc, #692] @ 255558 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 25555c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2553cc │ │ │ │ ldr r9, [pc, #656] @ 255560 │ │ │ │ ldr r3, [pc, #656] @ 255564 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -10155,21 +10155,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2554b4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 255468 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r1, [pc, #584] @ 255568 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ cmp r4, #2 │ │ │ │ beq 255378 │ │ │ │ cmp r4, #3 │ │ │ │ beq 255428 │ │ │ │ cmp r4, #4 │ │ │ │ beq 25540c │ │ │ │ cmp r4, #6 │ │ │ │ @@ -10188,27 +10188,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25535c │ │ │ │ ldr r3, [pc, #480] @ 25556c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #460] @ 255570 │ │ │ │ ldr ip, [pc, #460] @ 255574 │ │ │ │ ldr r1, [pc, #460] @ 255578 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 25557c │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 255580 │ │ │ │ ldr r3, [pc, #348] @ 255538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -10245,91 +10245,91 @@ │ │ │ │ bne 2552e8 │ │ │ │ b 255368 │ │ │ │ ldr r3, [pc, #252] @ 25556c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #252] @ 255584 │ │ │ │ ldr ip, [pc, #252] @ 255588 │ │ │ │ ldr r1, [pc, #252] @ 25558c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 255590 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2553cc │ │ │ │ ldr r3, [pc, #144] @ 25554c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #196] @ 255594 │ │ │ │ ldr ip, [pc, #196] @ 255598 │ │ │ │ ldr r1, [pc, #196] @ 25559c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2555a0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2553cc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #148] @ 2555a4 │ │ │ │ ldr r2, [pc, #148] @ 2555a8 │ │ │ │ ldr r1, [pc, #148] @ 2555ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ b 25535c │ │ │ │ adceq r5, r5, r0, ror #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r9, r4, ror sp │ │ │ │ - rsbseq r3, r8, ip, lsr #4 │ │ │ │ - addeq sp, r0, r0, lsr r0 │ │ │ │ + addeq r3, r9, r4, lsl #27 │ │ │ │ + rsbseq r3, r8, ip, lsr r2 │ │ │ │ + addeq sp, r0, r0, asr #32 │ │ │ │ adceq r5, r5, r8, lsl #18 │ │ │ │ muleq r0, ip, ip │ │ │ │ - @ instruction: 0x00893cb4 │ │ │ │ - rsbseq r3, r8, r0, ror #11 │ │ │ │ - rsbseq r3, r8, r0, asr #4 │ │ │ │ + addeq r3, r9, r4, asr #25 │ │ │ │ + ldrsheq r3, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r3, r8, r0, asr r2 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - addeq r3, r9, r8, lsl #25 │ │ │ │ - rsbseq r3, r8, r8, asr #2 │ │ │ │ - addeq ip, r0, r8, lsl #30 │ │ │ │ + umulleq r3, r9, r8, ip │ │ │ │ + rsbseq r3, r8, r8, asr r1 │ │ │ │ + addeq ip, r0, r8, lsl pc │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ - @ instruction: 0x00893bb0 │ │ │ │ - rsbseq r3, r8, r8, ror r5 │ │ │ │ - rsbseq r3, r8, r8, lsr r1 │ │ │ │ + addeq r3, r9, r0, asr #23 │ │ │ │ + rsbseq r3, r8, r8, lsl #11 │ │ │ │ + rsbseq r3, r8, r8, asr #2 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ adceq r5, r5, ip, lsr r7 │ │ │ │ - addeq r3, r9, r8, asr #21 │ │ │ │ - rsbseq r3, r8, r8, ror #8 │ │ │ │ - rsbseq r3, r8, r4, asr r0 │ │ │ │ + ldrdeq r3, [r9], r8 │ │ │ │ + rsbseq r3, r8, r8, ror r4 │ │ │ │ + rsbseq r3, r8, r4, rrx │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - addeq r3, r9, r0, lsl #21 │ │ │ │ - ldrsheq r3, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r3, r8, ip │ │ │ │ + umulleq r3, r9, r0, sl │ │ │ │ + rsbseq r3, r8, r0, lsl #8 │ │ │ │ + rsbseq r3, r8, ip, lsl r0 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - addeq r3, r9, r4, asr #20 │ │ │ │ - ldrsheq r2, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - addeq ip, r0, r4, lsl #26 │ │ │ │ + addeq r3, r9, r4, asr sl │ │ │ │ + rsbseq r2, r8, ip, lsl #30 │ │ │ │ + addeq ip, r0, r4, lsl sp │ │ │ │ │ │ │ │ 002555b0 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -10404,15 +10404,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 25572c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 255730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10422,42 +10422,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 25573c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 255740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2556d4 │ │ │ │ bl 24b510 │ │ │ │ - addeq r3, r9, r0, lsr #17 │ │ │ │ - ldrheq r3, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r2, r8, ip, lsr #28 │ │ │ │ + @ instruction: 0x008938b0 │ │ │ │ + rsbseq r3, r8, r8, asr #5 │ │ │ │ + rsbseq r2, r8, ip, lsr lr │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - addeq r3, r9, r4, asr r8 │ │ │ │ - rsbseq r3, r8, ip, asr #5 │ │ │ │ - rsbseq r2, r8, r4, ror #27 │ │ │ │ + addeq r3, r9, r4, ror #16 │ │ │ │ + ldrsbeq r3, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsheq r2, [r8], #-212 @ 0xffffff2c @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 255768 │ │ │ │ ldr r2, [pc, #28] @ 25576c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 255770 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r5, r5, r8, asr #7 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r3, r8, r4, asr #5 │ │ │ │ + ldrsbeq r3, [r8], #-36 @ 0xffffffdc @ │ │ │ │ ldr r1, [pc, #8] @ 255784 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9907a4 │ │ │ │ - rsbseq r3, r8, r8, lsr #5 │ │ │ │ + b 9907ac │ │ │ │ + ldrheq r3, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 255804 │ │ │ │ ldr r2, [pc, #100] @ 255808 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10477,40 +10477,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 537804 │ │ │ │ adceq r5, r5, r4, ror r3 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r8, ip, lsl #24 │ │ │ │ + rsbseq r2, r8, ip, lsl ip │ │ │ │ │ │ │ │ 00255810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 255854 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 990c5c │ │ │ │ + bl 990c64 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 990c5c │ │ │ │ + bl 990c64 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 990c5c │ │ │ │ + b 990c64 │ │ │ │ umlalseq r6, r2, r0, r7 │ │ │ │ │ │ │ │ 00255858 : │ │ │ │ ldr r3, [pc, #40] @ 255888 │ │ │ │ ldr r2, [pc, #40] @ 25588c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -10521,26 +10521,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x00a552b4 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adcseq r6, r2, r4, asr #14 │ │ │ │ - rsbseq r2, r8, r0, asr fp │ │ │ │ + rsbseq r2, r8, r0, ror #22 │ │ │ │ │ │ │ │ 00255898 : │ │ │ │ ldr r0, [pc, #20] @ 2558b4 │ │ │ │ ldr r1, [pc, #20] @ 2558b8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ adcseq r6, r2, r8, lsl r7 │ │ │ │ - rsbseq r2, r8, r4, lsr #22 │ │ │ │ + rsbseq r2, r8, r4, lsr fp │ │ │ │ │ │ │ │ 002558bc : │ │ │ │ ldr r3, [pc, #68] @ 255908 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2558f8 │ │ │ │ @@ -10594,15 +10594,15 @@ │ │ │ │ bne 255a34 │ │ │ │ ldr r5, [pc, #220] @ 255a64 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 255a68 │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -10644,24 +10644,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ ldrdeq r5, [r5], r8 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adcseq r6, r2, r4, ror #12 │ │ │ │ - rsbseq r3, r8, ip, asr #1 │ │ │ │ + ldrsbeq r3, [r8], #-12 @ │ │ │ │ adceq sl, r5, r8, ror r6 │ │ │ │ adcseq r6, r2, r0, lsl r6 │ │ │ │ adceq sl, r5, r0, lsr r6 │ │ │ │ - ldrdeq r3, [r9], r0 │ │ │ │ - rsbseq r2, r8, ip, lsr #19 │ │ │ │ - rsbseq r3, r8, r0, lsr #32 │ │ │ │ - addeq r3, r9, r8, lsr #11 │ │ │ │ - rsbseq r2, r8, r4, lsl #19 │ │ │ │ - rsbseq r3, r8, r0, lsr #32 │ │ │ │ + addeq r3, r9, r0, ror #11 │ │ │ │ + ldrheq r2, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r3, r8, r0, lsr r0 │ │ │ │ + @ instruction: 0x008935b8 │ │ │ │ + @ instruction: 0x00782994 │ │ │ │ + rsbseq r3, r8, r0, lsr r0 │ │ │ │ │ │ │ │ 00255a88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 255b40 │ │ │ │ @@ -10705,15 +10705,15 @@ │ │ │ │ b 255af0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 255774 │ │ │ │ adceq r5, r5, r4, ror r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adcseq r6, r2, r0, lsl #10 │ │ │ │ - rsbseq r2, r8, r0, ror #30 │ │ │ │ + rsbseq r2, r8, r0, ror pc │ │ │ │ @ instruction: 0x00b264bc │ │ │ │ ldrdeq sl, [r5], r8 @ │ │ │ │ │ │ │ │ 00255b58 : │ │ │ │ ldr r3, [pc, #60] @ 255b9c │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10791,41 +10791,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 255cf4 │ │ │ │ bl 255788 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 255cc4 │ │ │ │ ldr r3, [pc, #96] @ 255cf8 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 255cfc │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 255c90 │ │ │ │ b 255c14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r4, asr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r4, r5, r8, lsl pc │ │ │ │ strdeq r4, [r5], r8 @ │ │ │ │ adcseq r6, r2, ip, asr #6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq r2, r8, r8, lsl r7 │ │ │ │ + rsbseq r2, r8, r8, lsr #14 │ │ │ │ │ │ │ │ 00255d00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -10844,15 +10844,15 @@ │ │ │ │ │ │ │ │ 00255d44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 255f48 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 255f4c │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 255f1c │ │ │ │ @@ -10895,15 +10895,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255df0 │ │ │ │ ldr r3, [pc, #324] @ 255f60 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [pc, #308] @ 255f64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 255e50 │ │ │ │ b 255e80 │ │ │ │ @@ -10944,16 +10944,16 @@ │ │ │ │ bgt 255eac │ │ │ │ ldr r0, [pc, #152] @ 255f70 │ │ │ │ ldr r1, [pc, #152] @ 255f74 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9907a4 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9907ac │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -10972,33 +10972,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, ip, lsr #27 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x00b261f8 │ │ │ │ - rsbseq r2, r8, r4, lsl #12 │ │ │ │ + rsbseq r2, r8, r4, lsl r6 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ umlalseq r6, r2, ip, r1 │ │ │ │ ldrdeq sl, [r5], r4 @ │ │ │ │ adcseq r6, r2, r4, lsr r1 │ │ │ │ - rsbseq r2, r8, r4, lsr #10 │ │ │ │ + rsbseq r2, r8, r4, lsr r5 │ │ │ │ adcseq r6, r2, r0, ror #1 │ │ │ │ - rsbseq r2, r8, ip, ror #9 │ │ │ │ - addeq r3, r9, r0, asr #1 │ │ │ │ - rsbseq r2, r8, r8, asr fp │ │ │ │ - @ instruction: 0x00782498 │ │ │ │ + ldrsheq r2, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrdeq r3, [r9], r0 │ │ │ │ + rsbseq r2, r8, r8, ror #22 │ │ │ │ + rsbseq r2, r8, r8, lsr #9 │ │ │ │ │ │ │ │ 00255f84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 256024 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 256028 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -11019,37 +11019,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 990e10 │ │ │ │ + bl 990e18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, ip, ror #22 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x00b25fd4 │ │ │ │ - rsbseq r2, r8, r0, ror #7 │ │ │ │ + ldrsheq r2, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ │ │ │ │ 00256038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 256120 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r5, [pc, #188] @ 256124 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11093,30 +11093,30 @@ │ │ │ │ bne 2560f0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 2560bc │ │ │ │ adceq r4, r5, r4, asr #21 │ │ │ │ adcseq r5, r2, r4, asr pc │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r8, r4, lsl #19 │ │ │ │ + @ instruction: 0x00782994 │ │ │ │ @ instruction: 0x00b25ef4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - ldrsbeq r2, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r2, r8, ip, ror #5 │ │ │ │ │ │ │ │ 0025613c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 2561f8 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r5, [pc, #144] @ 2561fc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11144,20 +11144,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2561bc │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 990dc0 │ │ │ │ + bl 990dc8 │ │ │ │ b 2561bc │ │ │ │ adceq r4, r5, r0, asr #19 │ │ │ │ adcseq r5, r2, r0, asr lr │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r8, r0, lsl #17 │ │ │ │ + @ instruction: 0x00782890 │ │ │ │ @ instruction: 0x00b25df4 │ │ │ │ │ │ │ │ 0025620c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11232,15 +11232,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2563bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -11249,30 +11249,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256304 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 256314 │ │ │ │ ldr r1, [pc, #108] @ 256408 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 25640c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r0, [pc, #96] @ 256410 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 990e10 │ │ │ │ + b 990e18 │ │ │ │ bl 537ad8 │ │ │ │ bl 255d44 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 255f84 │ │ │ │ @@ -11280,19 +11280,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 537a34 │ │ │ │ b 256358 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 256414 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ adceq r4, r5, r0, asr r8 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r8, ip, ror #1 │ │ │ │ - rsbseq r2, r8, r8, lsr #32 │ │ │ │ + ldrsheq r2, [r8], #-12 @ │ │ │ │ + rsbseq r2, r8, r8, lsr r0 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r5, r2, r8, lsl #24 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 00256418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -11384,44 +11384,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 256600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2564d0 │ │ │ │ ldr r0, [pc, #60] @ 256604 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2564d0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r5], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a546b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq r4, r5, ip, lsr r6 │ │ │ │ andeq r2, r0, ip, lsr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r8, r8, ror #9 │ │ │ │ - rsbseq r2, r8, r0, lsl r5 │ │ │ │ + ldrsheq r2, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r2, r8, r0, lsr #10 │ │ │ │ │ │ │ │ 00256608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 25676c │ │ │ │ @@ -11485,44 +11485,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 25678c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 256684 │ │ │ │ ldr r0, [pc, #60] @ 256790 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 256684 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r5], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r4, r5, ip, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq r4, r5, r8, lsl #9 │ │ │ │ andeq r2, r0, r8, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r8, r8, asr #7 │ │ │ │ - rsbseq r2, r8, ip, ror #7 │ │ │ │ + ldrsbeq r2, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r2, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 00256794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -11801,20 +11801,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 256bb0 │ │ │ │ b 256a48 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r8, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r8, r8, asr r1 │ │ │ │ + rsbseq r2, r8, r8, ror #2 │ │ │ │ adceq r4, r5, r4, asr #1 │ │ │ │ - ldrsbeq r2, [r8], #-0 @ │ │ │ │ - rsbseq r2, r8, r4, ror r0 │ │ │ │ - rsbseq r2, r8, ip, lsl r0 │ │ │ │ - rsbseq r1, r8, ip, asr #31 │ │ │ │ + rsbseq r2, r8, r0, ror #1 │ │ │ │ + rsbseq r2, r8, r4, lsl #1 │ │ │ │ + rsbseq r2, r8, ip, lsr #32 │ │ │ │ + ldrsbeq r1, [r8], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 256d68 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -11837,15 +11837,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2569bc │ │ │ │ cmp r6, fp │ │ │ │ bge 256cc8 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 256d6c │ │ │ │ ldr r1, [pc, #224] @ 256d70 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -11896,20 +11896,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r1, r8, r8, ror #30 │ │ │ │ - addeq r9, r2, r4, ror r1 │ │ │ │ - rsbseq r1, r8, r4, lsl #30 │ │ │ │ - ldrsheq r1, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r1, r8, ip, asr #29 │ │ │ │ - addeq fp, r8, ip, asr #28 │ │ │ │ + rsbseq r1, r8, r8, ror pc │ │ │ │ + addeq r9, r2, r4, lsl #3 │ │ │ │ + rsbseq r1, r8, r4, lsl pc │ │ │ │ + rsbseq r1, r8, r0, lsl #30 │ │ │ │ + ldrsbeq r1, [r8], #-236 @ 0xffffff14 @ │ │ │ │ + addeq fp, r8, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -11935,15 +11935,15 @@ │ │ │ │ bl 24a2e0 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 256e50 │ │ │ │ cmp r1, #6 │ │ │ │ beq 256e3c │ │ │ │ ldr r7, [pc, #92] @ 256e64 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256dc0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 24890c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -11996,15 +11996,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 256d80 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 256fb0 │ │ │ │ ldr r3, [pc, #356] @ 257054 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -12087,16 +12087,16 @@ │ │ │ │ blx r4 │ │ │ │ b 256fa4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r4, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, ip, asr fp │ │ │ │ - rsbseq r1, r8, r8, lsr #23 │ │ │ │ - ldrsbeq r1, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + ldrheq r1, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r8, ip, ror #23 │ │ │ │ │ │ │ │ 00257064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -12121,15 +12121,15 @@ │ │ │ │ bl 256d80 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 25713c │ │ │ │ ldr r3, [pc, #200] @ 2571a0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 257104 │ │ │ │ mov r1, r4 │ │ │ │ @@ -12172,15 +12172,15 @@ │ │ │ │ blx r3 │ │ │ │ b 257130 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r5, r0, sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldrdeq r3, [r5], r0 @ │ │ │ │ - ldrheq r1, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r1, r8, r4, asr #21 │ │ │ │ │ │ │ │ 002571ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 2573ec │ │ │ │ @@ -12207,15 +12207,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 256d80 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2573b8 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -12322,19 +12322,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r3, r5, r8, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ - ldrheq r1, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r1, r8, r8, asr #17 │ │ │ │ umlaleq r3, r5, r4, r7 │ │ │ │ - addeq r1, r9, ip, lsr #24 │ │ │ │ - rsbseq r1, r8, r4, asr #17 │ │ │ │ + addeq r1, r9, ip, lsr ip │ │ │ │ ldrsbeq r1, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, r8, r4, ror #17 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00257410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12367,15 +12367,15 @@ │ │ │ │ bhi 25754c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 257578 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -12422,30 +12422,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r3, r5, r4, ror #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r0, lsr r6 │ │ │ │ - rsbseq r1, r8, r8, lsr #15 │ │ │ │ - @ instruction: 0x00891ab0 │ │ │ │ - rsbseq r1, r8, r4, asr #14 │ │ │ │ - rsbseq r1, r8, r0, ror #14 │ │ │ │ + ldrheq r1, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r1, r9, r0, asr #21 │ │ │ │ + rsbseq r1, r8, r4, asr r7 │ │ │ │ + rsbseq r1, r8, r0, ror r7 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 2575bc │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addeq fp, r5, r8, ror #23 │ │ │ │ + strdeq fp, [r5], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -12583,28 +12583,28 @@ │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r0, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r3, r5, r8, asr #8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ - ldrheq r1, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, r8, r4, asr #11 │ │ │ │ adceq r3, r5, r0, lsl #7 │ │ │ │ muleq r0, r8, lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 732bf4 │ │ │ │ + bl 732bfc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -12624,15 +12624,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 732bd8 │ │ │ │ + bl 732be0 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 257a28 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -12727,18 +12727,18 @@ │ │ │ │ b 257984 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r0, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r3, r5, r4, ror #4 │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrsbeq r1, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r1, r8, r4, ror #7 │ │ │ │ adceq r3, r5, r8, lsl #3 │ │ │ │ andeq r3, r0, r4, lsr #8 │ │ │ │ - @ instruction: 0x00781198 │ │ │ │ + rsbseq r1, r8, r8, lsr #3 │ │ │ │ │ │ │ │ 00257a44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -12888,42 +12888,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 257cb8 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 257c70 │ │ │ │ - rsbseq r9, sp, r4, lsl r8 │ │ │ │ - ldrsbeq r1, [r8], #-12 @ │ │ │ │ - rsbseq r1, r8, r8, rrx │ │ │ │ + rsbseq r9, sp, r4, lsr #16 │ │ │ │ + rsbseq r1, r8, ip, ror #1 │ │ │ │ + rsbseq r1, r8, r8, ror r0 │ │ │ │ │ │ │ │ 00257cbc : │ │ │ │ ldr r3, [pc, #4] @ 257cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 257ba8 │ │ │ │ - rsbseq r1, r8, r4, rrx │ │ │ │ + rsbseq r1, r8, r4, ror r0 │ │ │ │ │ │ │ │ 00257ccc : │ │ │ │ ldr r3, [pc, #4] @ 257cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 257ba8 │ │ │ │ - rsbseq r1, r8, ip, asr r0 │ │ │ │ + rsbseq r1, r8, ip, rrx │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 257d0c │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - addeq r7, r4, ip, asr ip │ │ │ │ + addeq r7, r4, ip, ror #24 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 257d48 │ │ │ │ @@ -12937,16 +12937,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 257d68 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - ldrsheq r0, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r0, r8, ip, ror #31 │ │ │ │ + rsbseq r1, r8, r8 │ │ │ │ + ldrsheq r0, [r8], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 00257d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -13029,17 +13029,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbseq r0, r8, r8, ror #29 │ │ │ │ - umulleq r1, r9, r0, r1 │ │ │ │ - rsbseq r0, r8, r8, asr #29 │ │ │ │ + ldrsheq r0, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r1, r9, r0, lsr #3 │ │ │ │ + ldrsbeq r0, [r8], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 00257ed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -13118,15 +13118,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r4, r2, ip, lsl #2 │ │ │ │ - addeq r7, r2, r8, lsl #28 │ │ │ │ + addeq r7, r2, r8, lsl lr │ │ │ │ │ │ │ │ 0025801c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -13669,21 +13669,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2588c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r0, r9, ip, lr │ │ │ │ - addeq r0, r9, r8, lsr #20 │ │ │ │ - rsbseq r0, r8, r0, lsr r5 │ │ │ │ + addeq r0, r9, ip, lsr #29 │ │ │ │ + addeq r0, r9, r8, lsr sl │ │ │ │ + rsbseq r0, r8, r0, asr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r0, r9, ip, lsl #20 │ │ │ │ - rsbseq r0, r8, r4, lsl r5 │ │ │ │ - rsbseq r0, r8, ip, lsr #10 │ │ │ │ + addeq r0, r9, ip, lsl sl │ │ │ │ + rsbseq r0, r8, r4, lsr #10 │ │ │ │ + rsbseq r0, r8, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -13767,24 +13767,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 258a5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r0, r9, r0, ror #17 │ │ │ │ - rsbseq r0, r8, r0, ror #7 │ │ │ │ + strdeq r0, [r9], r0 @ │ │ │ │ + ldrsheq r0, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008908b8 │ │ │ │ - rsbseq r0, r8, ip, lsl #8 │ │ │ │ - ldrheq r0, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r0, r9, r8, asr #17 │ │ │ │ + rsbseq r0, r8, ip, lsl r4 │ │ │ │ + rsbseq r0, r8, r8, asr #7 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq r0, r9, ip, lsl #17 │ │ │ │ - rsbseq r0, r8, r0, ror #7 │ │ │ │ - rsbseq r0, r8, ip, lsl #7 │ │ │ │ + umulleq r0, r9, ip, r8 │ │ │ │ + ldrsheq r0, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0078039c │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 2598b4 │ │ │ │ ldr ip, [pc, #3644] @ 2598b8 │ │ │ │ @@ -14698,46 +14698,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ umlaleq r2, r5, ip, r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r5, r0, lsl #30 │ │ │ │ - addeq r0, r9, r4, ror #5 │ │ │ │ + strdeq r0, [r9], r4 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r0, r9, r8, asr #2 │ │ │ │ - rsbseq pc, r7, r0, asr ip @ │ │ │ │ - rsbseq pc, r7, r8, ror #24 │ │ │ │ + addeq r0, r9, r8, asr r1 │ │ │ │ + rsbseq pc, r7, r0, ror #24 │ │ │ │ + rsbseq pc, r7, r8, ror ip @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq pc, r8, r8, lsl #23 │ │ │ │ - umulleq pc, r8, r0, fp @ │ │ │ │ - ldrsheq pc, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq pc, r7, r0, lsl r7 @ │ │ │ │ - strdeq pc, [r8], ip │ │ │ │ - rsbseq pc, r7, r8, lsr #13 │ │ │ │ - ldrsheq pc, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + umulleq pc, r8, r8, fp @ │ │ │ │ + addeq pc, r8, r0, lsr #23 │ │ │ │ + rsbseq pc, r7, r4, lsl #14 │ │ │ │ + rsbseq pc, r7, r0, lsr #14 │ │ │ │ + addeq pc, r8, ip, lsl #22 │ │ │ │ + ldrheq pc, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq pc, r7, ip, lsl #12 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - ldrdeq pc, [r8], r0 │ │ │ │ - rsbseq pc, r7, ip, lsr #13 │ │ │ │ - rsbseq pc, r7, r0, lsr r6 @ │ │ │ │ - addeq pc, r8, r4, lsr #21 │ │ │ │ - rsbseq pc, r7, ip, ror #12 │ │ │ │ - rsbseq pc, r7, r4, lsr #11 │ │ │ │ + addeq pc, r8, r0, ror #21 │ │ │ │ + ldrheq pc, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq pc, r7, r0, asr #12 │ │ │ │ + @ instruction: 0x0088fab4 │ │ │ │ + rsbseq pc, r7, ip, ror r6 @ │ │ │ │ + ldrheq pc, [r7], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq pc, r8, r4, ror sl @ │ │ │ │ - rsbseq pc, r7, r4, ror r5 @ │ │ │ │ + addeq pc, r8, r4, lsl #21 │ │ │ │ + rsbseq pc, r7, r4, lsl #11 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq pc, r8, ip, asr #20 │ │ │ │ - rsbseq pc, r7, r4, ror #11 │ │ │ │ - rsbseq pc, r7, ip, asr #10 │ │ │ │ + addeq pc, r8, ip, asr sl @ │ │ │ │ + ldrsheq pc, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq pc, r7, ip, asr r5 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq pc, r8, r8, lsr #20 │ │ │ │ - rsbseq pc, r7, ip, lsr #10 │ │ │ │ - strdeq pc, [r8], ip │ │ │ │ - rsbseq pc, r7, r4, lsl #10 │ │ │ │ + addeq pc, r8, r8, lsr sl @ │ │ │ │ + rsbseq pc, r7, ip, lsr r5 @ │ │ │ │ + addeq pc, r8, ip, lsl #20 │ │ │ │ + rsbseq pc, r7, r4, lsl r5 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 25a784 │ │ │ │ ldr ip, [pc, #3624] @ 25a788 │ │ │ │ @@ -15647,44 +15647,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ @ instruction: 0x00a511b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r1, r5, r4, lsl r0 │ │ │ │ - addeq pc, r8, sp, lsl #8 │ │ │ │ - addeq pc, r8, ip, lsr #2 │ │ │ │ - rsbseq lr, r7, r4, lsr ip │ │ │ │ - rsbseq lr, r7, ip, asr #24 │ │ │ │ - addeq lr, r8, r9, asr #25 │ │ │ │ - @ instruction: 0x0088ecbc │ │ │ │ - rsbseq lr, r7, r0, lsr #16 │ │ │ │ - rsbseq lr, r7, ip, lsr r8 │ │ │ │ - addeq lr, r8, ip, lsr #24 │ │ │ │ - ldrsbeq lr, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq lr, r7, ip, lsr #14 │ │ │ │ + addeq pc, r8, sp, lsl r4 @ │ │ │ │ + addeq pc, r8, ip, lsr r1 @ │ │ │ │ + rsbseq lr, r7, r4, asr #24 │ │ │ │ + rsbseq lr, r7, ip, asr ip │ │ │ │ + ldrdeq lr, [r8], r9 │ │ │ │ + addeq lr, r8, ip, asr #25 │ │ │ │ + rsbseq lr, r7, r0, lsr r8 │ │ │ │ + rsbseq lr, r7, ip, asr #16 │ │ │ │ + addeq lr, r8, ip, lsr ip │ │ │ │ + rsbseq lr, r7, r8, ror #15 │ │ │ │ + rsbseq lr, r7, ip, lsr r7 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r8, r0, lsl #24 │ │ │ │ - ldrsbeq lr, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq lr, r7, r0, ror #14 │ │ │ │ - ldrdeq lr, [r8], r4 │ │ │ │ - @ instruction: 0x0077e79c │ │ │ │ - ldrsbeq lr, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + addeq lr, r8, r0, lsl ip │ │ │ │ + rsbseq lr, r7, ip, ror #15 │ │ │ │ + rsbseq lr, r7, r0, ror r7 │ │ │ │ + addeq lr, r8, r4, ror #23 │ │ │ │ + rsbseq lr, r7, ip, lsr #15 │ │ │ │ + rsbseq lr, r7, r4, ror #13 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq lr, r8, r4, lsr #23 │ │ │ │ - rsbseq lr, r7, r4, lsr #13 │ │ │ │ + @ instruction: 0x0088ebb4 │ │ │ │ + ldrheq lr, [r7], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq lr, r8, ip, ror fp │ │ │ │ - rsbseq lr, r7, r4, lsl r7 │ │ │ │ - rsbseq lr, r7, ip, ror r6 │ │ │ │ + addeq lr, r8, ip, lsl #23 │ │ │ │ + rsbseq lr, r7, r4, lsr #14 │ │ │ │ + rsbseq lr, r7, ip, lsl #13 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq lr, r8, r8, asr fp │ │ │ │ - rsbseq lr, r7, ip, asr r6 │ │ │ │ - addeq lr, r8, ip, lsr #22 │ │ │ │ - rsbseq lr, r7, r4, lsr r6 │ │ │ │ + addeq lr, r8, r8, ror #22 │ │ │ │ + rsbseq lr, r7, ip, ror #12 │ │ │ │ + addeq lr, r8, ip, lsr fp │ │ │ │ + rsbseq lr, r7, r4, asr #12 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 25b71c │ │ │ │ ldr ip, [pc, #3828] @ 25b720 │ │ │ │ @@ -16646,48 +16646,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r0, r5, ip, ror #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r0, r5, r4, lsr #2 │ │ │ │ - addeq lr, r8, lr, lsr #10 │ │ │ │ + addeq lr, r8, lr, lsr r5 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addeq lr, r8, r4, ror #6 │ │ │ │ - rsbseq sp, r7, ip, ror #28 │ │ │ │ - rsbseq sp, r7, r4, lsl #29 │ │ │ │ + addeq lr, r8, r4, ror r3 │ │ │ │ + rsbseq sp, r7, ip, ror lr │ │ │ │ + @ instruction: 0x0077de94 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq sp, r8, sl, lsl #27 │ │ │ │ + umulleq sp, r8, sl, sp │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq sp, r8, r8, lsr #26 │ │ │ │ - rsbseq sp, r7, ip, lsl #17 │ │ │ │ - rsbseq sp, r7, r8, lsr #17 │ │ │ │ - umulleq sp, r8, r4, ip │ │ │ │ - rsbseq sp, r7, r0, asr #16 │ │ │ │ - @ instruction: 0x0077d794 │ │ │ │ + addeq sp, r8, r8, lsr sp │ │ │ │ + @ instruction: 0x0077d89c │ │ │ │ + ldrheq sp, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + addeq sp, r8, r4, lsr #25 │ │ │ │ + rsbseq sp, r7, r0, asr r8 │ │ │ │ + rsbseq sp, r7, r4, lsr #15 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sp, r8, r8, ror #24 │ │ │ │ - rsbseq sp, r7, r4, asr #16 │ │ │ │ - rsbseq sp, r7, r8, asr #15 │ │ │ │ - addeq sp, r8, ip, lsr ip │ │ │ │ - rsbseq sp, r7, r4, lsl #16 │ │ │ │ - rsbseq sp, r7, ip, lsr r7 │ │ │ │ + addeq sp, r8, r8, ror ip │ │ │ │ + rsbseq sp, r7, r4, asr r8 │ │ │ │ + ldrsbeq sp, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + addeq sp, r8, ip, asr #24 │ │ │ │ + rsbseq sp, r7, r4, lsl r8 │ │ │ │ + rsbseq sp, r7, ip, asr #14 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sp, r8, ip, lsl #24 │ │ │ │ - rsbseq sp, r7, ip, lsl #14 │ │ │ │ + addeq sp, r8, ip, lsl ip │ │ │ │ + rsbseq sp, r7, ip, lsl r7 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r8, r4, ror #23 │ │ │ │ - rsbseq sp, r7, ip, ror r7 │ │ │ │ - rsbseq sp, r7, r4, ror #13 │ │ │ │ + strdeq sp, [r8], r4 │ │ │ │ + rsbseq sp, r7, ip, lsl #15 │ │ │ │ + ldrsheq sp, [r7], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sp, r8, r0, asr #23 │ │ │ │ - rsbseq sp, r7, r4, asr #13 │ │ │ │ - umulleq sp, r8, r4, fp │ │ │ │ - @ instruction: 0x0077d69c │ │ │ │ + ldrdeq sp, [r8], r0 │ │ │ │ + ldrsbeq sp, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + addeq sp, r8, r4, lsr #23 │ │ │ │ + rsbseq sp, r7, ip, lsr #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 25c5ec │ │ │ │ ldr ip, [pc, #3608] @ 25c5f0 │ │ │ │ @@ -17593,44 +17593,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq pc, r4, r0, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r4, r8, lsr #3 │ │ │ │ - @ instruction: 0x0088d5b3 │ │ │ │ - addeq sp, r8, r0, asr #5 │ │ │ │ - rsbseq ip, r7, r8, asr #27 │ │ │ │ - rsbseq ip, r7, r0, ror #27 │ │ │ │ - addeq ip, r8, fp, ror lr │ │ │ │ - addeq ip, r8, r4, asr lr │ │ │ │ - ldrheq ip, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - ldrsbeq ip, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - addeq ip, r8, r4, asr #27 │ │ │ │ - rsbseq ip, r7, r0, ror r9 │ │ │ │ - rsbseq ip, r7, r4, asr #17 │ │ │ │ + addeq sp, r8, r3, asr #11 │ │ │ │ + ldrdeq sp, [r8], r0 │ │ │ │ + ldrsbeq ip, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq ip, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + addeq ip, r8, fp, lsl #29 │ │ │ │ + addeq ip, r8, r4, ror #28 │ │ │ │ + rsbseq ip, r7, r8, asr #19 │ │ │ │ + rsbseq ip, r7, r4, ror #19 │ │ │ │ + ldrdeq ip, [r8], r4 │ │ │ │ + rsbseq ip, r7, r0, lsl #19 │ │ │ │ + ldrsbeq ip, [r7], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umulleq ip, r8, r8, sp │ │ │ │ - rsbseq ip, r7, r4, ror r9 │ │ │ │ - ldrsheq ip, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - addeq ip, r8, ip, ror #26 │ │ │ │ - rsbseq ip, r7, r4, lsr r9 │ │ │ │ - rsbseq ip, r7, ip, ror #16 │ │ │ │ + addeq ip, r8, r8, lsr #27 │ │ │ │ + rsbseq ip, r7, r4, lsl #19 │ │ │ │ + rsbseq ip, r7, r8, lsl #18 │ │ │ │ + addeq ip, r8, ip, ror sp │ │ │ │ + rsbseq ip, r7, r4, asr #18 │ │ │ │ + rsbseq ip, r7, ip, ror r8 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq ip, r8, ip, lsr sp │ │ │ │ - rsbseq ip, r7, ip, lsr r8 │ │ │ │ + addeq ip, r8, ip, asr #26 │ │ │ │ + rsbseq ip, r7, ip, asr #16 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r8, r4, lsl sp │ │ │ │ - rsbseq ip, r7, ip, lsr #17 │ │ │ │ - rsbseq ip, r7, r4, lsl r8 │ │ │ │ + addeq ip, r8, r4, lsr #26 │ │ │ │ + ldrheq ip, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq ip, r7, r4, lsr #16 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - strdeq ip, [r8], r0 │ │ │ │ - ldrsheq ip, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - addeq ip, r8, r4, asr #25 │ │ │ │ - rsbseq ip, r7, ip, asr #15 │ │ │ │ + addeq ip, r8, r0, lsl #26 │ │ │ │ + rsbseq ip, r7, r4, lsl #16 │ │ │ │ + ldrdeq ip, [r8], r4 │ │ │ │ + ldrsbeq ip, [r7], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 25c80c │ │ │ │ mov r4, r0 │ │ │ │ @@ -17725,22 +17725,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 25c82c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq ip, r8, r0, lsl ip │ │ │ │ - addeq ip, r8, r4, ror #19 │ │ │ │ + addeq ip, r8, r0, lsr #24 │ │ │ │ + strdeq ip, [r8], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - @ instruction: 0x0088cab0 │ │ │ │ - rsbseq ip, r7, r0, lsr #13 │ │ │ │ + addeq ip, r8, r0, asr #21 │ │ │ │ + ldrheq ip, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -18759,51 +18759,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 25cdc4 │ │ │ │ adceq lr, r4, r4, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq lr, r4, ip, lsl r0 │ │ │ │ - addeq ip, r8, r6, asr #5 │ │ │ │ + ldrdeq ip, [r8], r6 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq fp, r8, sl, lsr r5 │ │ │ │ + addeq fp, r8, sl, asr #10 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq fp, r8, r8, lsl r4 │ │ │ │ - rsbseq sl, r7, ip, ror pc │ │ │ │ - @ instruction: 0x0077af98 │ │ │ │ + addeq fp, r8, r8, lsr #8 │ │ │ │ + rsbseq sl, r7, ip, lsl #31 │ │ │ │ + rsbseq sl, r7, r8, lsr #31 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq fp, [r8], r0 │ │ │ │ - ldrsheq sl, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + addeq fp, r8, r0, lsl #4 │ │ │ │ + rsbseq sl, r7, r0, lsl #26 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r8, r8, asr #3 │ │ │ │ - rsbseq sl, r7, r0, ror #26 │ │ │ │ - rsbseq sl, r7, r8, asr #25 │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ + rsbseq sl, r7, r0, ror sp │ │ │ │ + ldrsbeq sl, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r8, r0, lsr #3 │ │ │ │ - rsbseq sl, r7, ip, ror sp │ │ │ │ - rsbseq sl, r7, r0, lsl #26 │ │ │ │ - addeq fp, r8, r4, ror r1 │ │ │ │ - rsbseq sl, r7, ip, lsr sp │ │ │ │ - rsbseq sl, r7, r4, ror ip │ │ │ │ + @ instruction: 0x0088b1b0 │ │ │ │ + rsbseq sl, r7, ip, lsl #27 │ │ │ │ + rsbseq sl, r7, r0, lsl sp │ │ │ │ + addeq fp, r8, r4, lsl #3 │ │ │ │ + rsbseq sl, r7, ip, asr #26 │ │ │ │ + rsbseq sl, r7, r4, lsl #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r8, ip, asr #2 │ │ │ │ - ldrsheq sl, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sl, r7, ip, asr #24 │ │ │ │ + addeq fp, r8, ip, asr r1 │ │ │ │ + rsbseq sl, r7, r8, lsl #26 │ │ │ │ + rsbseq sl, r7, ip, asr ip │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq fp, r8, r4, lsr #2 │ │ │ │ - rsbseq sl, r7, r4, lsr #24 │ │ │ │ + addeq fp, r8, r4, lsr r1 │ │ │ │ + rsbseq sl, r7, r4, lsr ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq fp, r8, r0, lsl #2 │ │ │ │ - rsbseq sl, r7, r4, lsl #24 │ │ │ │ - ldrdeq fp, [r8], r8 │ │ │ │ - rsbseq sl, r7, r0, ror #23 │ │ │ │ - ldrsheq sl, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + addeq fp, r8, r0, lsl r1 │ │ │ │ + rsbseq sl, r7, r4, lsl ip │ │ │ │ + addeq fp, r8, r8, ror #1 │ │ │ │ + ldrsheq sl, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sl, r7, r8, lsl #24 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 25dea0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 25dcc4 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -19470,15 +19470,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -19498,15 +19498,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25e4b4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -20225,38 +20225,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 25ef7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq ip, r4, r8, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r8, fp, ror #24 │ │ │ │ + addeq sl, r8, fp, ror ip │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r4, r8, lsl #11 │ │ │ │ - addeq sl, r8, r4, lsl #20 │ │ │ │ - rsbseq sl, r7, ip, lsl #12 │ │ │ │ - rsbseq sl, r7, r4, lsl #10 │ │ │ │ + addeq sl, r8, r4, lsl sl │ │ │ │ + rsbseq sl, r7, ip, lsl r6 │ │ │ │ + rsbseq sl, r7, r4, lsl r5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sl, r8, ip, asr r9 │ │ │ │ - rsbseq sl, r7, r4, ror #8 │ │ │ │ - rsbseq sl, r7, ip, ror r4 │ │ │ │ - addeq sl, r8, fp, ror #10 │ │ │ │ - addeq sl, r8, r4, lsl #10 │ │ │ │ - rsbseq sl, r7, r8, rrx │ │ │ │ - rsbseq sl, r7, r4, lsl #1 │ │ │ │ - addeq sl, r8, ip, lsr #8 │ │ │ │ - rsbseq r9, r7, ip, lsr #30 │ │ │ │ + addeq sl, r8, ip, ror #18 │ │ │ │ + rsbseq sl, r7, r4, ror r4 │ │ │ │ + rsbseq sl, r7, ip, lsl #9 │ │ │ │ + addeq sl, r8, fp, ror r5 │ │ │ │ + addeq sl, r8, r4, lsl r5 │ │ │ │ + rsbseq sl, r7, r8, ror r0 │ │ │ │ + @ instruction: 0x0077a094 │ │ │ │ + addeq sl, r8, ip, lsr r4 │ │ │ │ + rsbseq r9, r7, ip, lsr pc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq sl, [r8], r0 │ │ │ │ - rsbseq r9, r7, ip, asr #31 │ │ │ │ - rsbseq r9, r7, r0, asr pc │ │ │ │ - addeq sl, r8, r8, asr #7 │ │ │ │ - rsbseq r9, r7, ip, asr #29 │ │ │ │ - umulleq sl, r8, ip, r3 │ │ │ │ - rsbseq r9, r7, r4, lsr #29 │ │ │ │ + addeq sl, r8, r0, lsl #8 │ │ │ │ + ldrsbeq r9, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r9, r7, r0, ror #30 │ │ │ │ + ldrdeq sl, [r8], r8 │ │ │ │ + ldrsbeq r9, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + addeq sl, r8, ip, lsr #7 │ │ │ │ + ldrheq r9, [r7], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 25fd9c │ │ │ │ ldr ip, [pc, #3588] @ 25fda0 │ │ │ │ @@ -20351,15 +20351,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20379,15 +20379,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25f278 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21156,42 +21156,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq fp, r4, ip, ror fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x00889eb4 │ │ │ │ + addeq r9, r8, r4, asr #29 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a4b7b0 │ │ │ │ - ldrdeq r9, [r8], r8 │ │ │ │ - rsbseq r9, r7, r0, ror #15 │ │ │ │ - ldrsheq r9, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r9, r8, r8, ror #25 │ │ │ │ + ldrsheq r9, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r9, r7, r8, lsl #16 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x00889bb0 │ │ │ │ - ldrheq r9, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq r9, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r9, r8, r0, asr #23 │ │ │ │ + rsbseq r9, r7, r8, asr #15 │ │ │ │ + rsbseq r9, r7, r0, asr #13 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq r9, r8, ip, lsr r7 │ │ │ │ + addeq r9, r8, ip, asr #14 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r9, r8, r0, lsl #13 │ │ │ │ - rsbseq r9, r7, r4, ror #3 │ │ │ │ - rsbseq r9, r7, r0, lsl #4 │ │ │ │ - addeq r9, r8, r8, lsr #11 │ │ │ │ - rsbseq r9, r7, r8, lsr #1 │ │ │ │ + umulleq r9, r8, r0, r6 │ │ │ │ + ldrsheq r9, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r9, r7, r0, lsl r2 │ │ │ │ + @ instruction: 0x008895b8 │ │ │ │ + ldrheq r9, [r7], #-8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r8, r8, ror #10 │ │ │ │ - rsbseq r9, r7, r4, asr #2 │ │ │ │ - rsbseq r9, r7, r8, asr #1 │ │ │ │ - addeq r9, r8, r0, asr #10 │ │ │ │ - rsbseq r9, r7, r4, asr #32 │ │ │ │ - addeq r9, r8, r4, lsl r5 │ │ │ │ - rsbseq r9, r7, ip, lsl r0 │ │ │ │ + addeq r9, r8, r8, ror r5 │ │ │ │ + rsbseq r9, r7, r4, asr r1 │ │ │ │ + ldrsbeq r9, [r7], #-8 @ │ │ │ │ + addeq r9, r8, r0, asr r5 │ │ │ │ + rsbseq r9, r7, r4, asr r0 │ │ │ │ + addeq r9, r8, r4, lsr #10 │ │ │ │ + rsbseq r9, r7, ip, lsr #32 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -21372,23 +21372,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 260128 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r9, r8, sp, asr #4 │ │ │ │ + addeq r9, r8, sp, asr r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r9, r8, ip, asr #3 │ │ │ │ - ldrsbeq r8, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r9, [r8], ip │ │ │ │ + rsbseq r8, r7, r4, ror #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - @ instruction: 0x008891b0 │ │ │ │ - rsbseq r8, r7, r4, lsl sp │ │ │ │ - rsbseq r8, r7, r0, lsr sp │ │ │ │ + addeq r9, r8, r0, asr #3 │ │ │ │ + rsbseq r8, r7, r4, lsr #26 │ │ │ │ + rsbseq r8, r7, r0, asr #26 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 26023c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 260204 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -21449,18 +21449,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 26024c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r8, r8, r9, lsl #31 │ │ │ │ + umulleq r8, r8, r9, pc @ │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - addeq r9, r8, r0, lsl #1 │ │ │ │ - rsbseq r8, r7, r0, ror ip │ │ │ │ + umulleq r9, r8, r0, r0 │ │ │ │ + rsbseq r8, r7, r0, lsl #25 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 2604e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21620,21 +21620,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 260504 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r8, r8, pc, ror #27 │ │ │ │ - @ instruction: 0x00888db5 │ │ │ │ - strdeq r8, [r8], ip │ │ │ │ - ldrsheq r8, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq r8, [r8], pc @ │ │ │ │ + addeq r8, r8, r5, asr #27 │ │ │ │ + addeq r8, r8, ip, lsl #28 │ │ │ │ + rsbseq r8, r7, ip, lsl #18 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - ldrdeq r8, [r8], r8 @ │ │ │ │ - ldrsbeq r8, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r8, r8, r8, ror #27 │ │ │ │ + rsbseq r8, r7, r8, ror #17 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21730,19 +21730,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r8, r8, r3, lsr #23 │ │ │ │ + @ instruction: 0x00888bb3 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r8, r8, ip, lsl ip │ │ │ │ - rsbseq r8, r7, r0, lsr #14 │ │ │ │ + addeq r8, r8, ip, lsr #24 │ │ │ │ + rsbseq r8, r7, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 260888 │ │ │ │ @@ -21852,19 +21852,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 26089c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r8, r8, r5, lsl #20 │ │ │ │ + addeq r8, r8, r5, lsl sl │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r8, r8, r4, lsr sl │ │ │ │ - rsbseq r8, r7, r4, lsr r5 │ │ │ │ + addeq r8, r8, r4, asr #20 │ │ │ │ + rsbseq r8, r7, r4, asr #10 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21946,19 +21946,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 260a14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r8, r8, fp, lsl r8 │ │ │ │ + addeq r8, r8, fp, lsr #16 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x008888bc │ │ │ │ - ldrheq r8, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r8, r8, ip, asr #17 │ │ │ │ + rsbseq r8, r7, ip, asr #7 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -22180,17 +22180,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 260a60 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260bec │ │ │ │ - strdeq r8, [r8], ip │ │ │ │ - rsbseq r8, r7, r0, lsr #4 │ │ │ │ - ldrsheq r8, [r7], #-12 @ │ │ │ │ + addeq r8, r8, ip, lsl #12 │ │ │ │ + rsbseq r8, r7, r0, lsr r2 │ │ │ │ + rsbseq r8, r7, ip, lsl #2 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -22414,17 +22414,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 260e00 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260f8c │ │ │ │ - addeq r8, r8, ip, asr r2 │ │ │ │ - rsbseq r7, r7, r0, lsl #29 │ │ │ │ - rsbseq r7, r7, ip, asr sp │ │ │ │ + addeq r8, r8, ip, ror #4 │ │ │ │ + @ instruction: 0x00777e90 │ │ │ │ + rsbseq r7, r7, ip, ror #26 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -22672,17 +22672,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 2611c8 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 261370 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, r8, r8, ror lr │ │ │ │ - @ instruction: 0x00777a9c │ │ │ │ - rsbseq r7, r7, r8, ror r9 │ │ │ │ + addeq r7, r8, r8, lsl #29 │ │ │ │ + rsbseq r7, r7, ip, lsr #21 │ │ │ │ + rsbseq r7, r7, r8, lsl #19 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -22905,17 +22905,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2615b0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 261738 │ │ │ │ - @ instruction: 0x00887ab0 │ │ │ │ - ldrsbeq r7, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - ldrheq r7, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r7, r8, r0, asr #21 │ │ │ │ + rsbseq r7, r7, r4, ror #13 │ │ │ │ + rsbseq r7, r7, r0, asr #11 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -23324,17 +23324,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 261e38 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 261b90 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r7, r8, r4, lsl #12 │ │ │ │ - rsbseq r7, r7, r8, lsr #4 │ │ │ │ - rsbseq r7, r7, r4, lsl #2 │ │ │ │ + addeq r7, r8, r4, lsl r6 │ │ │ │ + rsbseq r7, r7, r8, lsr r2 │ │ │ │ + rsbseq r7, r7, r4, lsl r1 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -23553,22 +23553,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 262338 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26233c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - umulleq r7, r8, r4, r2 │ │ │ │ - addeq r7, r8, r1, lsr r0 │ │ │ │ + addeq r7, r8, r4, lsr #5 │ │ │ │ + addeq r7, r8, r1, asr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ - addeq r6, r8, r8, ror #31 │ │ │ │ - rsbseq r6, r7, ip, asr #22 │ │ │ │ - rsbseq r6, r7, r8, ror #22 │ │ │ │ - umulleq r6, r8, r4, pc @ │ │ │ │ - @ instruction: 0x00776a9c │ │ │ │ + strdeq r6, [r8], r8 │ │ │ │ + rsbseq r6, r7, ip, asr fp │ │ │ │ + rsbseq r6, r7, r8, ror fp │ │ │ │ + addeq r6, r8, r4, lsr #31 │ │ │ │ + rsbseq r6, r7, ip, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 262e20 │ │ │ │ @@ -23642,15 +23642,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 262564 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -24260,38 +24260,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 262e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ @ instruction: 0x00a487b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r8, r1, lsl #24 │ │ │ │ + addeq r6, r8, r1, lsl ip │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r8, [r4], r8 @ │ │ │ │ - addeq r6, r8, r4, lsl #18 │ │ │ │ - rsbseq r6, r7, ip, lsl #8 │ │ │ │ - rsbseq r6, r7, r4, lsr #8 │ │ │ │ - addeq r6, r8, r9, lsr #11 │ │ │ │ - addeq r6, r8, r8, lsr #12 │ │ │ │ - rsbseq r6, r7, ip, lsr #2 │ │ │ │ + addeq r6, r8, r4, lsl r9 │ │ │ │ + rsbseq r6, r7, ip, lsl r4 │ │ │ │ + rsbseq r6, r7, r4, lsr r4 │ │ │ │ + @ instruction: 0x008865b9 │ │ │ │ + addeq r6, r8, r8, lsr r6 │ │ │ │ + rsbseq r6, r7, ip, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008865b8 │ │ │ │ - rsbseq r6, r7, ip, lsl r1 │ │ │ │ - rsbseq r6, r7, r8, lsr r1 │ │ │ │ - addeq r6, r8, ip, lsl r5 │ │ │ │ - rsbseq r6, r7, ip, asr r1 │ │ │ │ - rsbseq r6, r7, ip, lsl r0 │ │ │ │ + addeq r6, r8, r8, asr #11 │ │ │ │ + rsbseq r6, r7, ip, lsr #2 │ │ │ │ + rsbseq r6, r7, r8, asr #2 │ │ │ │ + addeq r6, r8, ip, lsr #10 │ │ │ │ + rsbseq r6, r7, ip, ror #2 │ │ │ │ + rsbseq r6, r7, ip, lsr #32 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq r6, [r8], r4 │ │ │ │ - ldrsbeq r6, [r7], #-0 @ │ │ │ │ - rsbseq r6, r7, r4, asr r0 │ │ │ │ - @ instruction: 0x008864bc │ │ │ │ - rsbseq r5, r7, r0, asr #31 │ │ │ │ - umulleq r6, r8, r0, r4 │ │ │ │ - @ instruction: 0x00775f98 │ │ │ │ + addeq r6, r8, r4, lsl #10 │ │ │ │ + rsbseq r6, r7, r0, ror #1 │ │ │ │ + rsbseq r6, r7, r4, rrx │ │ │ │ + addeq r6, r8, ip, asr #9 │ │ │ │ + ldrsbeq r5, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r6, r8, r0, lsr #9 │ │ │ │ + rsbseq r5, r7, r8, lsr #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 263a68 │ │ │ │ ldr ip, [pc, #3012] @ 263a6c │ │ │ │ @@ -24374,15 +24374,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 2630e4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25047,42 +25047,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r7, r4, r0, ror ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umulleq r6, r8, lr, r0 │ │ │ │ + addeq r6, r8, lr, lsr #1 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r7, r4, r4, asr #18 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r5, r8, r4, lsl sp │ │ │ │ - rsbseq r5, r7, ip, lsl r8 │ │ │ │ - rsbseq r5, r7, r4, lsr r8 │ │ │ │ - umulleq r5, r8, r6, r9 │ │ │ │ - strdeq r5, [r8], r8 │ │ │ │ - ldrsheq r5, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r5, r8, r4, lsr #26 │ │ │ │ + rsbseq r5, r7, ip, lsr #16 │ │ │ │ + rsbseq r5, r7, r4, asr #16 │ │ │ │ + addeq r5, r8, r6, lsr #19 │ │ │ │ + addeq r5, r8, r8, lsl #20 │ │ │ │ + rsbseq r5, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r5, r8, r8, ror r9 │ │ │ │ - ldrsbeq r5, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsheq r5, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrdeq r5, [r8], r4 │ │ │ │ - rsbseq r5, r7, r4, lsl r5 │ │ │ │ - ldrsbeq r5, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r5, r8, r8, lsl #19 │ │ │ │ + rsbseq r5, r7, ip, ror #9 │ │ │ │ + rsbseq r5, r7, r8, lsl #10 │ │ │ │ + addeq r5, r8, r4, ror #17 │ │ │ │ + rsbseq r5, r7, r4, lsr #10 │ │ │ │ + rsbseq r5, r7, r4, ror #7 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r8, ip, lsr #17 │ │ │ │ - rsbseq r5, r7, r8, lsl #9 │ │ │ │ - rsbseq r5, r7, ip, lsl #8 │ │ │ │ - addeq r5, r8, r4, ror r8 │ │ │ │ - rsbseq r5, r7, r8, ror r3 │ │ │ │ - addeq r5, r8, r8, asr #16 │ │ │ │ - rsbseq r5, r7, r0, asr r3 │ │ │ │ + @ instruction: 0x008858bc │ │ │ │ + @ instruction: 0x00775498 │ │ │ │ + rsbseq r5, r7, ip, lsl r4 │ │ │ │ + addeq r5, r8, r4, lsl #17 │ │ │ │ + rsbseq r5, r7, r8, lsl #7 │ │ │ │ + addeq r5, r8, r8, asr r8 │ │ │ │ + rsbseq r5, r7, r0, ror #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -25147,30 +25147,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -25409,24 +25409,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r7, r4, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r8, r0, lsl #14 │ │ │ │ - addeq r5, r8, r7, lsr #8 │ │ │ │ + addeq r5, r8, r0, lsl r7 │ │ │ │ + addeq r5, r8, r7, lsr r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r6, r4, r4, lsl #27 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r5, r8, ip, lsl #6 │ │ │ │ - rsbseq r4, r7, r0, ror lr │ │ │ │ - rsbseq r4, r7, ip, lsl #29 │ │ │ │ - addeq r5, r8, r0, lsr #5 │ │ │ │ - rsbseq r4, r7, r8, lsr #27 │ │ │ │ + addeq r5, r8, ip, lsl r3 │ │ │ │ + rsbseq r4, r7, r0, lsl #29 │ │ │ │ + @ instruction: 0x00774e9c │ │ │ │ + @ instruction: 0x008852b0 │ │ │ │ + ldrheq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 264088 │ │ │ │ ldr ip, [pc, #40] @ 26408c │ │ │ │ @@ -25436,17 +25436,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r5, r8, r8, lsr r2 │ │ │ │ - rsbseq r4, r7, r4, lsl lr │ │ │ │ - @ instruction: 0x00774d98 │ │ │ │ + addeq r5, r8, r8, asr #4 │ │ │ │ + rsbseq r4, r7, r4, lsr #28 │ │ │ │ + rsbseq r4, r7, r8, lsr #27 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -25907,20 +25907,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2647fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, r0, asr #23 │ │ │ │ - rsbseq r4, r7, r4, ror #15 │ │ │ │ - rsbseq r4, r7, r0, asr #13 │ │ │ │ + ldrdeq r4, [r8], r0 │ │ │ │ + ldrsheq r4, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsbeq r4, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ - rsbseq r4, r7, ip, asr #13 │ │ │ │ + addeq r4, r8, ip, ror #21 │ │ │ │ + ldrsbeq r4, [r7], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -26876,64 +26876,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 264f84 │ │ │ │ strdeq r6, [r4], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r6, r4, r0, lsr #1 │ │ │ │ - addeq r4, r8, r0, asr r7 │ │ │ │ - addeq r4, r8, r8, ror r3 │ │ │ │ - addeq r4, r8, r4, asr r3 │ │ │ │ - umulleq r4, r8, r8, r4 │ │ │ │ - addeq r4, r8, r4, ror r4 │ │ │ │ - strdeq r4, [r8], ip │ │ │ │ - addeq r4, r8, ip, lsl #2 │ │ │ │ + addeq r4, r8, r0, ror #14 │ │ │ │ + addeq r4, r8, r8, lsl #7 │ │ │ │ + addeq r4, r8, r4, ror #6 │ │ │ │ + addeq r4, r8, r8, lsr #9 │ │ │ │ + addeq r4, r8, r4, lsl #9 │ │ │ │ + addeq r4, r8, ip, lsl #6 │ │ │ │ + addeq r4, r8, ip, lsl r1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ - addeq r3, r8, ip, ror lr │ │ │ │ - addeq r3, r8, r4, lsl #21 │ │ │ │ - addeq r3, r8, r4, lsr #19 │ │ │ │ - rsbseq r3, r7, ip, lsr #9 │ │ │ │ - rsbseq r3, r7, r4, asr #9 │ │ │ │ + addeq r3, r8, r0, lsl #30 │ │ │ │ + addeq r3, r8, ip, lsl #29 │ │ │ │ + umulleq r3, r8, r4, sl │ │ │ │ + @ instruction: 0x008839b4 │ │ │ │ + ldrheq r3, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq r3, [r7], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - umulleq r3, r8, r4, r5 │ │ │ │ + addeq r3, r8, r4, lsr #11 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, ip, lsr #2 │ │ │ │ - @ instruction: 0x00772c90 │ │ │ │ - rsbseq r2, r7, ip, lsr #25 │ │ │ │ - umulleq r2, r8, ip, lr │ │ │ │ - @ instruction: 0x00772a90 │ │ │ │ + addeq r3, r8, ip, lsr r1 │ │ │ │ + rsbseq r2, r7, r0, lsr #25 │ │ │ │ + ldrheq r2, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r2, r8, ip, lsr #29 │ │ │ │ + rsbseq r2, r7, r0, lsr #21 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r2, r8, r0, ror sp │ │ │ │ - rsbseq r2, r7, r8, lsl #18 │ │ │ │ - rsbseq r2, r7, r0, ror r8 │ │ │ │ + addeq r2, r8, r0, lsl #27 │ │ │ │ + rsbseq r2, r7, r8, lsl r9 │ │ │ │ + rsbseq r2, r7, r0, lsl #17 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r2, r8, r8, asr #26 │ │ │ │ - rsbseq r2, r7, r4, lsr #18 │ │ │ │ - rsbseq r2, r7, r8, lsr #17 │ │ │ │ - addeq r2, r8, ip, lsl sp │ │ │ │ - rsbseq r2, r7, r4, ror #17 │ │ │ │ - rsbseq r2, r7, ip, lsl r8 │ │ │ │ + addeq r2, r8, r8, asr sp │ │ │ │ + rsbseq r2, r7, r4, lsr r9 │ │ │ │ + ldrheq r2, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r2, r8, ip, lsr #26 │ │ │ │ + ldrsheq r2, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r2, r7, ip, lsr #16 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - strdeq r2, [r8], r4 │ │ │ │ - rsbseq r2, r7, r0, lsr #17 │ │ │ │ - ldrsheq r2, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + addeq r2, r8, r4, lsl #26 │ │ │ │ + ldrheq r2, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r2, r7, r4, lsl #16 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r2, r8, ip, lsr #25 │ │ │ │ - ldrheq r2, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r2, r7, ip, asr #15 │ │ │ │ - addeq r2, r8, ip, lsl #25 │ │ │ │ - rsbseq r2, r7, ip, lsl #15 │ │ │ │ - addeq r2, r8, r8, ror #24 │ │ │ │ - rsbseq r2, r7, r8, asr r8 │ │ │ │ + @ instruction: 0x00882cbc │ │ │ │ + rsbseq r2, r7, r4, asr #15 │ │ │ │ + ldrsbeq r2, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + umulleq r2, r8, ip, ip │ │ │ │ + @ instruction: 0x0077279c │ │ │ │ + addeq r2, r8, r8, ror ip │ │ │ │ + rsbseq r2, r7, r8, ror #16 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r2, r8, r4, asr #24 │ │ │ │ - rsbseq r2, r7, r8, asr #14 │ │ │ │ - addeq r2, r8, r8, lsl ip │ │ │ │ - rsbseq r2, r7, r0, lsr #14 │ │ │ │ + addeq r2, r8, r4, asr ip │ │ │ │ + rsbseq r2, r7, r8, asr r7 │ │ │ │ + addeq r2, r8, r8, lsr #24 │ │ │ │ + rsbseq r2, r7, r0, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2661f8 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -28192,17 +28192,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 266ba4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ - addeq r2, r8, r8, lsr #14 │ │ │ │ - rsbseq r2, r7, r8, lsl r3 │ │ │ │ + addeq r2, r8, r4, ror #15 │ │ │ │ + addeq r2, r8, r8, lsr r7 │ │ │ │ + rsbseq r2, r7, r8, lsr #6 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 266c50 │ │ │ │ @@ -28466,17 +28466,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 266fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [r8], r8 │ │ │ │ - rsbseq r1, r7, ip, lsr lr │ │ │ │ - rsbseq r1, r7, r8, asr lr │ │ │ │ + addeq r2, r8, r8, ror #5 │ │ │ │ + rsbseq r1, r7, ip, asr #28 │ │ │ │ + rsbseq r1, r7, r8, ror #28 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 267040 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -28530,16 +28530,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 264048 │ │ │ │ - addeq r2, r8, r0, ror #3 │ │ │ │ - rsbseq r1, r7, r4, ror #25 │ │ │ │ + strdeq r2, [r8], r0 │ │ │ │ + ldrsheq r1, [r7], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -28672,17 +28672,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r2, r8, sp │ │ │ │ - addeq r1, r8, r4, lsr #31 │ │ │ │ - rsbseq r1, r7, r8, lsr #21 │ │ │ │ + addeq r2, r8, sp, lsl r0 │ │ │ │ + @ instruction: 0x00881fb4 │ │ │ │ + ldrheq r1, [r7], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -28858,21 +28858,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26761c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq r1, r8, r0, ror #26 │ │ │ │ - rsbseq r1, r7, r4, ror #16 │ │ │ │ + addeq r1, r8, r0, ror sp │ │ │ │ + rsbseq r1, r7, r4, ror r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq r1, r8, r0, asr #25 │ │ │ │ - rsbseq r1, r7, r0, asr #15 │ │ │ │ + ldrdeq r1, [r8], r0 │ │ │ │ + ldrsbeq r1, [r7], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -28966,23 +28966,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2677b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29007,15 +29007,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 26785c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -29026,21 +29026,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -29141,23 +29141,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 267a74 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -29186,15 +29186,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 267f30 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 267f28 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -29215,24 +29215,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -29675,17 +29675,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 267ed4 │ │ │ │ adceq r3, r4, ip, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r4, r8, lsr ip │ │ │ │ - addeq r1, r8, r8, ror #3 │ │ │ │ - rsbseq r0, r7, r4, asr #28 │ │ │ │ - rsbseq r0, r7, r8, ror #25 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ + rsbseq r0, r7, r4, asr lr │ │ │ │ + ldrsheq r0, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq r2, r4, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -29981,21 +29981,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2687a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - ldrdeq r0, [r8], sl │ │ │ │ - umulleq r0, r8, r8, sp │ │ │ │ - addeq r0, r8, r4, asr fp │ │ │ │ - rsbseq r0, r7, r4, asr r6 │ │ │ │ + addeq r0, r8, sl, ror #27 │ │ │ │ + addeq r0, r8, r8, lsr #27 │ │ │ │ + addeq r0, r8, r4, ror #22 │ │ │ │ + rsbseq r0, r7, r4, ror #12 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq r0, r8, r0, lsr fp │ │ │ │ - rsbseq r0, r7, r0, lsr r6 │ │ │ │ + addeq r0, r8, r0, asr #22 │ │ │ │ + rsbseq r0, r7, r0, asr #12 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 268948 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -30092,19 +30092,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r0, r8, r6, lsl #19 │ │ │ │ + umulleq r0, r8, r6, r9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r0, r8, r8, ror r9 │ │ │ │ - rsbseq r0, r7, r8, ror r4 │ │ │ │ + addeq r0, r8, r8, lsl #19 │ │ │ │ + rsbseq r0, r7, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 268ac8 │ │ │ │ @@ -30188,19 +30188,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 268adc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - ldrdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r8, ror #15 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ - ldrsheq r0, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r0, r8, r8, lsl #16 │ │ │ │ + rsbseq r0, r7, r4, lsl #6 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -30383,21 +30383,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ strdeq r1, [r4], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r8, r4, asr r7 │ │ │ │ - addeq r0, r8, sl, asr #11 │ │ │ │ + addeq r0, r8, r4, ror #14 │ │ │ │ + ldrdeq r0, [r8], sl │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r1, r4, r8, ror lr │ │ │ │ - strdeq r0, [r8], r0 @ │ │ │ │ - rsbseq r0, r7, r4, ror #1 │ │ │ │ + addeq r0, r8, r0, lsl #10 │ │ │ │ + ldrsheq r0, [r7], #-4 @ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -30562,21 +30562,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 2690bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r1, r4, ip, ror #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r8, r4, asr #8 │ │ │ │ - addeq r0, r8, r0, asr #5 │ │ │ │ + addeq r0, r8, r4, asr r4 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r1, r4, r8, ror #22 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r0, r8, r8, lsr #4 │ │ │ │ - rsbseq pc, r6, r4, lsl lr @ │ │ │ │ + addeq r0, r8, r8, lsr r2 │ │ │ │ + rsbseq pc, r6, r4, lsr #28 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31107,20 +31107,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 26993c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r0, r8, lr, asr #32 │ │ │ │ - @ instruction: 0x0087f9b8 │ │ │ │ - rsbseq pc, r6, r0, asr #9 │ │ │ │ - ldrsbeq pc, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - umulleq pc, r7, r8, r9 @ │ │ │ │ - @ instruction: 0x0076f498 │ │ │ │ + addeq r0, r8, lr, asr r0 │ │ │ │ + addeq pc, r7, r8, asr #19 │ │ │ │ + ldrsbeq pc, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq pc, r6, r8, ror #9 │ │ │ │ + addeq pc, r7, r8, lsr #19 │ │ │ │ + rsbseq pc, r6, r8, lsr #9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 269b58 │ │ │ │ @@ -31250,22 +31250,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 269b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r1, r4, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq pc, [r7], r6 │ │ │ │ - strdeq pc, [r7], r4 │ │ │ │ + addeq pc, r7, r6, lsl #16 │ │ │ │ + addeq pc, r7, r4, lsl #18 │ │ │ │ adceq r1, r4, r8, lsl r1 │ │ │ │ - addeq pc, r7, r4, ror #16 │ │ │ │ - strdeq pc, [r7], r4 │ │ │ │ - addeq pc, r7, ip, asr #15 │ │ │ │ - addeq pc, r7, r4, ror #14 │ │ │ │ - rsbseq pc, r6, r4, asr r3 @ │ │ │ │ + addeq pc, r7, r4, ror r8 @ │ │ │ │ + addeq pc, r7, r4, lsl #16 │ │ │ │ + ldrdeq pc, [r7], ip │ │ │ │ + addeq pc, r7, r4, ror r7 @ │ │ │ │ + rsbseq pc, r6, r4, ror #6 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -31359,19 +31359,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 269d28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq pc, r7, r0, ror #13 │ │ │ │ + strdeq pc, [r7], r0 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq pc, r7, r8, lsr #11 │ │ │ │ - rsbseq pc, r6, r8, lsr #1 │ │ │ │ + @ instruction: 0x0087f5b8 │ │ │ │ + ldrheq pc, [r6], #-8 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -31474,19 +31474,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 269ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq pc, r7, r8, lsl #8 │ │ │ │ - rsbseq lr, r6, r8, lsl #30 │ │ │ │ - ldrdeq pc, [r7], r8 │ │ │ │ - rsbseq lr, r6, ip, lsr pc │ │ │ │ - rsbseq lr, r6, r8, asr pc │ │ │ │ + addeq pc, r7, r8, lsl r4 @ │ │ │ │ + rsbseq lr, r6, r8, lsl pc │ │ │ │ + addeq pc, r7, r8, ror #7 │ │ │ │ + rsbseq lr, r6, ip, asr #30 │ │ │ │ + rsbseq lr, r6, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -31637,20 +31637,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq pc, r7, ip, lsr r2 @ │ │ │ │ - addeq pc, r7, r0, ror r1 @ │ │ │ │ - ldrsbeq lr, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsheq lr, [r6], #-192 @ 0xffffff40 @ │ │ │ │ - addeq pc, r7, r0, asr r1 @ │ │ │ │ - rsbseq lr, r6, r4, asr ip │ │ │ │ + addeq pc, r7, ip, asr #4 │ │ │ │ + addeq pc, r7, r0, lsl #3 │ │ │ │ + rsbseq lr, r6, r4, ror #25 │ │ │ │ + rsbseq lr, r6, r0, lsl #26 │ │ │ │ + addeq pc, r7, r0, ror #2 │ │ │ │ + rsbseq lr, r6, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -31801,29 +31801,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 26a434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq lr, r7, r8, lsr pc │ │ │ │ - ldrsbeq lr, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq lr, r6, r8, lsr sl │ │ │ │ + addeq lr, r7, r8, asr #30 │ │ │ │ + rsbseq lr, r6, r0, ror #21 │ │ │ │ + rsbseq lr, r6, r8, asr #20 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq lr, r7, r0, lsl pc │ │ │ │ - ldrheq lr, [r6], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq lr, r6, r0, lsl sl │ │ │ │ + addeq lr, r7, r0, lsr #30 │ │ │ │ + rsbseq lr, r6, ip, asr #21 │ │ │ │ + rsbseq lr, r6, r0, lsr #20 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r7, r4, ror #29 │ │ │ │ - rsbseq lr, r6, ip, lsr #21 │ │ │ │ - rsbseq lr, r6, r4, ror #19 │ │ │ │ + strdeq lr, [r7], r4 │ │ │ │ + ldrheq lr, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + ldrsheq lr, [r6], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x0087eebc │ │ │ │ - rsbseq lr, r6, r0, lsr #20 │ │ │ │ - rsbseq lr, r6, ip, lsr sl │ │ │ │ + addeq lr, r7, ip, asr #29 │ │ │ │ + rsbseq lr, r6, r0, lsr sl │ │ │ │ + rsbseq lr, r6, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -31991,21 +31991,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 26a710 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq lr, r7, ip, ror #24 │ │ │ │ - rsbseq lr, r6, ip, ror #14 │ │ │ │ + addeq lr, r7, ip, ror ip │ │ │ │ + rsbseq lr, r6, ip, ror r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - ldrdeq lr, [r7], r0 │ │ │ │ - rsbseq lr, r6, ip, asr #13 │ │ │ │ + addeq lr, r7, r0, ror #23 │ │ │ │ + ldrsbeq lr, [r6], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 26a878 │ │ │ │ @@ -32090,15 +32090,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r0, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r7, r4, asr #22 │ │ │ │ + addeq lr, r7, r4, asr fp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq r0, r4, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -32184,15 +32184,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r8, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq lr, [r7], r8 │ │ │ │ + addeq lr, r7, r8, ror #19 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r0, r4, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -32277,15 +32277,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r4], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r7, r4, asr r8 │ │ │ │ + addeq lr, r7, r4, ror #16 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq pc, r3, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -32374,15 +32374,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r3, r4, ror pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ + addeq lr, r7, r4, ror #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq pc, r3, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -32558,35 +32558,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -32634,15 +32634,15 @@ │ │ │ │ b 26ae70 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 26ae70 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -32801,21 +32801,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ strdeq pc, [r3], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a3fbb8 │ │ │ │ - addeq sp, r7, r5, lsr #30 │ │ │ │ - addeq sp, r7, ip, ror #30 │ │ │ │ - rsbseq sp, r6, r8, ror #20 │ │ │ │ + addeq sp, r7, r5, lsr pc │ │ │ │ + addeq sp, r7, ip, ror pc │ │ │ │ + rsbseq sp, r6, r8, ror sl │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - addeq sp, r7, r8, lsr #30 │ │ │ │ - rsbseq sp, r6, ip, lsl #21 │ │ │ │ - rsbseq sp, r6, r8, lsr #21 │ │ │ │ + addeq sp, r7, r8, lsr pc │ │ │ │ + @ instruction: 0x0076da9c │ │ │ │ + ldrheq sp, [r6], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 26bbf0 │ │ │ │ ldr r3, [pc, #2080] @ 26bbf4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -32882,23 +32882,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 26b4e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -32923,29 +32923,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 26b58c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -33076,23 +33076,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 26b7f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33120,15 +33120,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 26b9e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 26b9dc │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -33140,15 +33140,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33337,22 +33337,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq pc, r3, r0, asr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a3f3bc │ │ │ │ - addeq sp, r7, r8, lsl #16 │ │ │ │ - rsbseq sp, r6, r4, ror #8 │ │ │ │ - rsbseq sp, r6, r4, lsl #6 │ │ │ │ + addeq sp, r7, r8, lsl r8 │ │ │ │ + rsbseq sp, r6, r4, ror r4 │ │ │ │ + rsbseq sp, r6, r4, lsl r3 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ @ instruction: 0x00a3efbc │ │ │ │ - addeq sp, r7, r8, asr #13 │ │ │ │ - rsbseq sp, r6, ip, lsr #4 │ │ │ │ - rsbseq sp, r6, r8, asr #4 │ │ │ │ + ldrdeq sp, [r7], r8 │ │ │ │ + rsbseq sp, r6, ip, lsr r2 │ │ │ │ + rsbseq sp, r6, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -33386,15 +33386,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -33414,15 +33414,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 26bdf0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -33554,21 +33554,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26bf78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq sp, r7, r4, lsl #7 │ │ │ │ - rsbseq ip, r6, ip, lsl #31 │ │ │ │ - rsbseq ip, r6, r4, lsl #29 │ │ │ │ + umulleq sp, r7, r4, r3 │ │ │ │ + @ instruction: 0x0076cf9c │ │ │ │ + @ instruction: 0x0076ce94 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sp, r7, r8, asr r3 │ │ │ │ - ldrheq ip, [r6], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq ip, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + addeq sp, r7, r8, ror #6 │ │ │ │ + rsbseq ip, r6, ip, asr #29 │ │ │ │ + rsbseq ip, r6, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 26c1d4 │ │ │ │ ldr r3, [pc, #576] @ 26c1d8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -33601,15 +33601,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -33714,22 +33714,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq lr, r3, r0, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq lr, r3, r8, sl │ │ │ │ - umulleq sp, r7, ip, r1 │ │ │ │ - ldrsbeq ip, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x0076cc9c │ │ │ │ + addeq sp, r7, ip, lsr #3 │ │ │ │ + rsbseq ip, r6, ip, ror #27 │ │ │ │ + rsbseq ip, r6, ip, lsr #25 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ umlaleq lr, r3, r0, r9 │ │ │ │ - addeq sp, r7, r4, ror #1 │ │ │ │ - rsbseq ip, r6, r8, asr #24 │ │ │ │ - rsbseq ip, r6, r4, ror #24 │ │ │ │ + strdeq sp, [r7], r4 │ │ │ │ + rsbseq ip, r6, r8, asr ip │ │ │ │ + rsbseq ip, r6, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 26ca50 │ │ │ │ mov r7, r3 │ │ │ │ @@ -33789,15 +33789,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 26c360 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -34257,29 +34257,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ strdeq lr, [r3], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, r3, r8, ror #12 │ │ │ │ - addeq ip, r7, r4, asr #19 │ │ │ │ - rsbseq ip, r6, r8, ror r6 │ │ │ │ - rsbseq ip, r6, r0, asr #9 │ │ │ │ + ldrdeq ip, [r7], r4 │ │ │ │ + rsbseq ip, r6, r8, lsl #13 │ │ │ │ + ldrsbeq ip, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq ip, r7, r4, lsl #19 │ │ │ │ - rsbseq ip, r6, r8, ror #9 │ │ │ │ - rsbseq ip, r6, r4, lsl #10 │ │ │ │ - addeq ip, r7, ip, lsl r9 │ │ │ │ - rsbseq ip, r6, ip, lsl r4 │ │ │ │ - umulleq ip, r7, r8, r8 │ │ │ │ - ldrsbeq ip, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x0076c398 │ │ │ │ - addeq ip, r7, r8, ror #16 │ │ │ │ - rsbseq ip, r6, r0, ror r3 │ │ │ │ + umulleq ip, r7, r4, r9 │ │ │ │ ldrsheq ip, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq ip, r6, r4, lsl r5 │ │ │ │ + addeq ip, r7, ip, lsr #18 │ │ │ │ + rsbseq ip, r6, ip, lsr #8 │ │ │ │ + addeq ip, r7, r8, lsr #17 │ │ │ │ + rsbseq ip, r6, r8, ror #9 │ │ │ │ + rsbseq ip, r6, r8, lsr #7 │ │ │ │ + addeq ip, r7, r8, ror r8 │ │ │ │ + rsbseq ip, r6, r0, lsl #7 │ │ │ │ + rsbseq ip, r6, r8, lsl #10 │ │ │ │ │ │ │ │ 0026ca98 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26caf4 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -34311,17 +34311,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umulleq ip, r7, r0, r7 │ │ │ │ - ldrsheq ip, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq ip, r6, r0, lsl r3 │ │ │ │ + addeq ip, r7, r0, lsr #15 │ │ │ │ + rsbseq ip, r6, r4, lsl #6 │ │ │ │ + rsbseq ip, r6, r0, lsr #6 │ │ │ │ │ │ │ │ 0026cb38 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -34786,17 +34786,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26d240 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26d244 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq ip, r7, r0, lsl #1 │ │ │ │ - rsbseq fp, r6, r0, ror #23 │ │ │ │ - rsbseq fp, r6, r8, asr #26 │ │ │ │ + umulleq ip, r7, r0, r0 │ │ │ │ + ldrsheq fp, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq fp, r6, r8, asr sp │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0026d248 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -34923,23 +34923,23 @@ │ │ │ │ beq 26d47c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d4a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6850 │ │ │ │ + bl 9d6858 │ │ │ │ ldr r3, [pc, #268] @ 26d54c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d4d8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6e4c │ │ │ │ + bl 9d6e54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d4e8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35022,23 +35022,23 @@ │ │ │ │ beq 26d600 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d624 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d684c │ │ │ │ + bl 9d6854 │ │ │ │ ldr r3, [pc, #268] @ 26d6d0 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d65c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6e4c │ │ │ │ + bl 9d6e54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d66c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35130,29 +35130,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d818 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5d6c │ │ │ │ + bl 9d5d74 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d90c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d860 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d870 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35275,29 +35275,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26da54 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5d68 │ │ │ │ + bl 9d5d70 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26db48 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26da9c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26daac │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35465,15 +35465,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r3, r4, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r7, r4, lsl #14 │ │ │ │ + addeq fp, r7, r4, lsl r7 │ │ │ │ adceq ip, r3, r8, asr #29 │ │ │ │ │ │ │ │ 0026dc94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -35549,15 +35549,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r3, ip, asr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0087b5bc │ │ │ │ + addeq fp, r7, ip, asr #11 │ │ │ │ adceq ip, r3, r0, lsl #27 │ │ │ │ │ │ │ │ 0026dddc : │ │ │ │ mov r3, #0 │ │ │ │ b 25b7bc │ │ │ │ │ │ │ │ 0026dde4 : │ │ │ │ @@ -35853,15 +35853,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26e338 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -36480,39 +36480,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 26ec8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ ldrdeq ip, [r3], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0087aebb │ │ │ │ + addeq sl, r7, fp, asr #29 │ │ │ │ strdeq ip, [r3], ip @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq sl, r7, ip, lsl #22 │ │ │ │ - rsbseq sl, r6, r4, lsl r6 │ │ │ │ - rsbseq sl, r6, ip, lsr #12 │ │ │ │ - addeq sl, r7, pc, lsr r8 │ │ │ │ - addeq sl, r7, r4, lsr #16 │ │ │ │ - rsbseq sl, r6, r8, lsr #6 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x0087a7b8 │ │ │ │ - rsbseq sl, r6, ip, lsl r3 │ │ │ │ + addeq sl, r7, ip, lsl fp │ │ │ │ + rsbseq sl, r6, r4, lsr #12 │ │ │ │ + rsbseq sl, r6, ip, lsr r6 │ │ │ │ + addeq sl, r7, pc, asr #16 │ │ │ │ + addeq sl, r7, r4, lsr r8 │ │ │ │ rsbseq sl, r6, r8, lsr r3 │ │ │ │ - addeq sl, r7, ip, lsl r7 │ │ │ │ - rsbseq sl, r6, ip, asr r3 │ │ │ │ - rsbseq sl, r6, ip, lsl r2 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq sl, r7, r8, asr #15 │ │ │ │ + rsbseq sl, r6, ip, lsr #6 │ │ │ │ + rsbseq sl, r6, r8, asr #6 │ │ │ │ + addeq sl, r7, ip, lsr #14 │ │ │ │ + rsbseq sl, r6, ip, ror #6 │ │ │ │ + rsbseq sl, r6, ip, lsr #4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq sl, [r7], r4 │ │ │ │ - ldrsbeq sl, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq sl, r6, r4, asr r2 │ │ │ │ - @ instruction: 0x0087a6bc │ │ │ │ - rsbseq sl, r6, r0, asr #3 │ │ │ │ - umulleq sl, r7, r0, r6 │ │ │ │ - @ instruction: 0x0076a198 │ │ │ │ + addeq sl, r7, r4, lsl #14 │ │ │ │ + rsbseq sl, r6, r0, ror #5 │ │ │ │ + rsbseq sl, r6, r4, ror #4 │ │ │ │ + addeq sl, r7, ip, asr #13 │ │ │ │ + ldrsbeq sl, [r6], #-16 @ │ │ │ │ + addeq sl, r7, r0, lsr #13 │ │ │ │ + rsbseq sl, r6, r8, lsr #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026ec90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -36534,23 +36534,23 @@ │ │ │ │ beq 26ed40 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26ed60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6a94 │ │ │ │ + bl 9d6a9c │ │ │ │ ldr r3, [pc, #264] @ 26ee0c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26ed98 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6e4c │ │ │ │ + bl 9d6e54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26eda8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36641,29 +36641,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26ef2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 26f020 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26ef74 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26ef84 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36820,15 +36820,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r3, ip, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r7, ip, lsr #4 │ │ │ │ + addeq sl, r7, ip, lsr r2 │ │ │ │ strdeq fp, [r3], r4 @ │ │ │ │ │ │ │ │ 0026f168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -36902,15 +36902,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26f384 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37522,38 +37522,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26fcb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq fp, r3, r8, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r7, r4, lsl #29 │ │ │ │ + umulleq r9, r7, r4, lr │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r3, ip, asr #13 │ │ │ │ - addeq r9, r7, r4, ror #21 │ │ │ │ - rsbseq r9, r6, ip, ror #11 │ │ │ │ - rsbseq r9, r6, r4, lsl #12 │ │ │ │ - addeq r9, r7, ip, lsr #16 │ │ │ │ - addeq r9, r7, r4, lsl #16 │ │ │ │ - rsbseq r9, r6, r8, lsl #6 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - umulleq r9, r7, r4, r7 │ │ │ │ - ldrsheq r9, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r9, r6, r4, lsl r3 │ │ │ │ strdeq r9, [r7], r4 │ │ │ │ - rsbseq r9, r6, r4, lsr r3 │ │ │ │ - ldrsheq r9, [r6], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r9, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r9, r6, r4, lsl r6 │ │ │ │ + addeq r9, r7, ip, lsr r8 │ │ │ │ + addeq r9, r7, r4, lsl r8 │ │ │ │ + rsbseq r9, r6, r8, lsl r3 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq r9, r7, r4, lsr #15 │ │ │ │ + rsbseq r9, r6, r8, lsl #6 │ │ │ │ + rsbseq r9, r6, r4, lsr #6 │ │ │ │ + addeq r9, r7, r4, lsl #14 │ │ │ │ + rsbseq r9, r6, r4, asr #6 │ │ │ │ + rsbseq r9, r6, r4, lsl #4 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r9, r7, ip, asr #13 │ │ │ │ - rsbseq r9, r6, r8, lsr #5 │ │ │ │ - rsbseq r9, r6, ip, lsr #4 │ │ │ │ - umulleq r9, r7, r4, r6 │ │ │ │ - @ instruction: 0x00769198 │ │ │ │ - addeq r9, r7, r8, ror #12 │ │ │ │ - rsbseq r9, r6, r0, ror r1 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + ldrheq r9, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r9, r6, ip, lsr r2 │ │ │ │ + addeq r9, r7, r4, lsr #13 │ │ │ │ + rsbseq r9, r6, r8, lsr #3 │ │ │ │ + addeq r9, r7, r8, ror r6 │ │ │ │ + rsbseq r9, r6, r0, lsl #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026fcb4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -37683,30 +37683,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -38531,45 +38531,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sl, r3, r4, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r9, r7, r5, lsr r1 │ │ │ │ + addeq r9, r7, r5, asr #2 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq sl, r3, r8, asr #17 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strdeq r8, [r7], r1 │ │ │ │ - addeq r8, r7, ip, ror r7 │ │ │ │ - rsbseq r8, r6, r0, lsl #5 │ │ │ │ + addeq r8, r7, r1, lsl #16 │ │ │ │ + addeq r8, r7, ip, lsl #15 │ │ │ │ + @ instruction: 0x00768290 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - @ instruction: 0x008786b8 │ │ │ │ - rsbseq r8, r6, ip, lsl r2 │ │ │ │ - rsbseq r8, r6, r8, lsr r2 │ │ │ │ + addeq r8, r7, r8, asr #13 │ │ │ │ + rsbseq r8, r6, ip, lsr #4 │ │ │ │ + rsbseq r8, r6, r8, asr #4 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r8, r7, ip, asr #8 │ │ │ │ - rsbseq r8, r6, ip, lsl #1 │ │ │ │ - rsbseq r7, r6, r8, asr #30 │ │ │ │ + addeq r8, r7, ip, asr r4 │ │ │ │ + @ instruction: 0x0076809c │ │ │ │ + rsbseq r7, r6, r8, asr pc │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r8, r7, r0, lsl r4 │ │ │ │ - rsbseq r7, r6, ip, ror #31 │ │ │ │ - rsbseq r7, r6, r0, ror pc │ │ │ │ - addeq r8, r7, r8, ror #7 │ │ │ │ - rsbseq r7, r6, r8, ror #29 │ │ │ │ + addeq r8, r7, r0, lsr #8 │ │ │ │ + ldrsheq r7, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r7, r6, r0, lsl #31 │ │ │ │ + strdeq r8, [r7], r8 @ │ │ │ │ + ldrsheq r7, [r6], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r8, r7, r4, asr #7 │ │ │ │ - rsbseq r7, r6, r8, asr #29 │ │ │ │ - umulleq r8, r7, ip, r3 │ │ │ │ - rsbseq r7, r6, r4, lsr #29 │ │ │ │ - ldrheq r7, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r8, [r7], r4 │ │ │ │ + ldrsbeq r7, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r8, r7, ip, lsr #7 │ │ │ │ + ldrheq r7, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r7, r6, ip, asr #29 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -38870,34 +38870,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39677,58 +39677,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 27191c │ │ │ │ adceq r9, r3, ip, asr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00877eb2 │ │ │ │ - addeq r7, r7, ip, lsl #29 │ │ │ │ - strdeq r7, [r7], r4 │ │ │ │ + addeq r7, r7, r2, asr #29 │ │ │ │ + umulleq r7, r7, ip, lr @ │ │ │ │ + addeq r7, r7, r4, lsl #30 │ │ │ │ adceq r9, r3, ip, lsl r7 │ │ │ │ - addeq r7, r7, ip, lsl #28 │ │ │ │ - addeq r7, r7, r8, lsl #26 │ │ │ │ - rsbseq r7, r6, r8, asr #18 │ │ │ │ - rsbseq r7, r6, r4, lsl #16 │ │ │ │ + addeq r7, r7, ip, lsl lr │ │ │ │ + addeq r7, r7, r8, lsl sp │ │ │ │ + rsbseq r7, r6, r8, asr r9 │ │ │ │ + rsbseq r7, r6, r4, lsl r8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r7, r7, r0, ror #24 │ │ │ │ - addeq r7, r7, r4, lsl #22 │ │ │ │ - @ instruction: 0x008779b8 │ │ │ │ + addeq r7, r7, r0, ror ip │ │ │ │ + addeq r7, r7, r4, lsl fp │ │ │ │ + addeq r7, r7, r8, asr #19 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r7, r7, r4, asr r9 │ │ │ │ - addeq r7, r7, r0, ror #17 │ │ │ │ - addeq r7, r7, ip, ror r6 │ │ │ │ + addeq r7, r7, r4, ror #18 │ │ │ │ + strdeq r7, [r7], r0 │ │ │ │ + addeq r7, r7, ip, lsl #13 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - @ instruction: 0x008773bc │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - rsbseq r6, r6, r0, ror #27 │ │ │ │ - ldrsheq r6, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r7, r7, ip, asr #7 │ │ │ │ + addeq r7, r7, r8, ror #5 │ │ │ │ + ldrsheq r6, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, r6, r8, lsl #28 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r6, r7, ip, lsl #29 │ │ │ │ - ldrsheq r6, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r6, r6, ip, lsl #20 │ │ │ │ - strdeq r6, [r7], ip │ │ │ │ - ldrsheq r6, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + umulleq r6, r7, ip, lr │ │ │ │ + rsbseq r6, r6, r0, lsl #20 │ │ │ │ + rsbseq r6, r6, ip, lsl sl │ │ │ │ + addeq r6, r7, ip, lsl #24 │ │ │ │ + rsbseq r6, r6, r0, lsl #16 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r6, r7, ip, lsl #21 │ │ │ │ - rsbseq r6, r6, r8, ror #12 │ │ │ │ - rsbseq r6, r6, ip, ror #11 │ │ │ │ - addeq r6, r7, r0, asr #20 │ │ │ │ - rsbseq r6, r6, r0, asr #10 │ │ │ │ - addeq r6, r7, ip, lsl sl │ │ │ │ - rsbseq r6, r6, ip, lsl #12 │ │ │ │ + umulleq r6, r7, ip, sl │ │ │ │ + rsbseq r6, r6, r8, ror r6 │ │ │ │ + ldrsheq r6, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r6, r7, r0, asr sl │ │ │ │ + rsbseq r6, r6, r0, asr r5 │ │ │ │ + addeq r6, r7, ip, lsr #20 │ │ │ │ + rsbseq r6, r6, ip, lsl r6 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - strdeq r6, [r7], r0 │ │ │ │ - ldrsheq r6, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r6, r7, r0, lsl #20 │ │ │ │ + rsbseq r6, r6, r8, lsl #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - ldrdeq r6, [r7], r4 │ │ │ │ - ldrsbeq r6, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsheq r6, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x008769b4 │ │ │ │ - ldrheq r6, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r6, r7, r4, ror #19 │ │ │ │ + rsbseq r6, r6, ip, ror #9 │ │ │ │ + rsbseq r6, r6, r4, lsl #10 │ │ │ │ + addeq r6, r7, r4, asr #19 │ │ │ │ + rsbseq r6, r6, r8, asr #9 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 272530 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 271ec4 │ │ │ │ @@ -40518,15 +40518,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 272b54 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41409,45 +41409,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 273648 │ │ │ │ adceq r8, r3, ip, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r7, sl, asr #10 │ │ │ │ + addeq r6, r7, sl, asr r5 │ │ │ │ adceq r7, r3, r8, lsr #24 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x00875fb8 │ │ │ │ - rsbseq r5, r6, r0, asr #21 │ │ │ │ - ldrsbeq r5, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - addeq r5, r7, r8, lsl #26 │ │ │ │ - rsbseq r5, r6, r8, lsl #16 │ │ │ │ + addeq r5, r7, r8, asr #31 │ │ │ │ + ldrsbeq r5, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r5, r6, r8, ror #21 │ │ │ │ + addeq r5, r7, r8, lsl sp │ │ │ │ + rsbseq r5, r6, r8, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r7, r4, lsr #25 │ │ │ │ - rsbseq r5, r6, r8, asr r9 │ │ │ │ - rsbseq r5, r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x00875cb4 │ │ │ │ + rsbseq r5, r6, r8, ror #18 │ │ │ │ + ldrheq r5, [r6], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r5, r7, r4, lsl ip │ │ │ │ - rsbseq r5, r6, r8, ror r7 │ │ │ │ - @ instruction: 0x00765794 │ │ │ │ - @ instruction: 0x008754b8 │ │ │ │ - @ instruction: 0x00765094 │ │ │ │ - rsbseq r5, r6, r8, lsl r0 │ │ │ │ - addeq r5, r7, ip, lsl #9 │ │ │ │ - rsbseq r5, r6, ip, asr #1 │ │ │ │ - rsbseq r4, r6, ip, lsl #31 │ │ │ │ - addeq r5, r7, r0, ror #8 │ │ │ │ - rsbseq r4, r6, r0, ror #30 │ │ │ │ - addeq r5, r7, r0, lsr r4 │ │ │ │ - rsbseq r4, r6, r8, lsr pc │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r5, r7, r4, lsl r4 │ │ │ │ - rsbseq r4, r6, ip, lsl pc │ │ │ │ + addeq r5, r7, r4, lsr #24 │ │ │ │ + rsbseq r5, r6, r8, lsl #15 │ │ │ │ + rsbseq r5, r6, r4, lsr #15 │ │ │ │ + addeq r5, r7, r8, asr #9 │ │ │ │ rsbseq r5, r6, r4, lsr #1 │ │ │ │ + rsbseq r5, r6, r8, lsr #32 │ │ │ │ + umulleq r5, r7, ip, r4 │ │ │ │ + ldrsbeq r5, [r6], #-12 @ │ │ │ │ + @ instruction: 0x00764f9c │ │ │ │ + addeq r5, r7, r0, ror r4 │ │ │ │ + rsbseq r4, r6, r0, ror pc │ │ │ │ + addeq r5, r7, r0, asr #8 │ │ │ │ + rsbseq r4, r6, r8, asr #30 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + addeq r5, r7, r4, lsr #8 │ │ │ │ + rsbseq r4, r6, ip, lsr #30 │ │ │ │ + ldrheq r5, [r6], #-4 @ │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 273648 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 273094 │ │ │ │ mov r5, #6 │ │ │ │ @@ -41923,15 +41923,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 274138 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42810,44 +42810,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 274bdc │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 274bdc │ │ │ │ adceq r6, r3, r8, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r7, lr, ror #30 │ │ │ │ + addeq r4, r7, lr, ror pc │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r6, r3, r8, asr r6 │ │ │ │ - addeq r4, r7, r0, ror r7 │ │ │ │ - rsbseq r4, r6, r0, ror r2 │ │ │ │ + addeq r4, r7, r0, lsl #15 │ │ │ │ + rsbseq r4, r6, r0, lsl #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r4, r7, ip, lsl #14 │ │ │ │ - rsbseq r4, r6, r0, asr #7 │ │ │ │ - rsbseq r4, r6, r8, lsl #4 │ │ │ │ + addeq r4, r7, ip, lsl r7 │ │ │ │ + ldrsbeq r4, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r4, r6, r8, lsl r2 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r4, r7, ip, asr #12 │ │ │ │ - rsbseq r4, r6, r4, asr r1 │ │ │ │ - rsbseq r4, r6, ip, ror #2 │ │ │ │ - addeq r4, r7, r4, lsl r6 │ │ │ │ - rsbseq r4, r6, r8, ror r1 │ │ │ │ - @ instruction: 0x00764194 │ │ │ │ - strdeq r3, [r7], r4 │ │ │ │ - ldrsbeq r3, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r3, r6, r4, asr sl │ │ │ │ - addeq r3, r7, r8, asr #29 │ │ │ │ - rsbseq r3, r6, r8, lsl #22 │ │ │ │ - rsbseq r3, r6, r8, asr #19 │ │ │ │ - umulleq r3, r7, ip, lr │ │ │ │ - @ instruction: 0x0076399c │ │ │ │ - addeq r3, r7, ip, ror #28 │ │ │ │ - rsbseq r3, r6, r4, ror r9 │ │ │ │ - andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r3, r7, r0, asr lr │ │ │ │ - rsbseq r3, r6, r8, asr r9 │ │ │ │ + addeq r4, r7, ip, asr r6 │ │ │ │ + rsbseq r4, r6, r4, ror #2 │ │ │ │ + rsbseq r4, r6, ip, ror r1 │ │ │ │ + addeq r4, r7, r4, lsr #12 │ │ │ │ + rsbseq r4, r6, r8, lsl #3 │ │ │ │ + rsbseq r4, r6, r4, lsr #3 │ │ │ │ + addeq r3, r7, r4, lsl #30 │ │ │ │ rsbseq r3, r6, r0, ror #21 │ │ │ │ + rsbseq r3, r6, r4, ror #20 │ │ │ │ + ldrdeq r3, [r7], r8 │ │ │ │ + rsbseq r3, r6, r8, lsl fp │ │ │ │ + ldrsbeq r3, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r3, r7, ip, lsr #29 │ │ │ │ + rsbseq r3, r6, ip, lsr #19 │ │ │ │ + addeq r3, r7, ip, ror lr │ │ │ │ + rsbseq r3, r6, r4, lsl #19 │ │ │ │ + andeq r0, r0, lr, lsr #2 │ │ │ │ + addeq r3, r7, r0, ror #28 │ │ │ │ + rsbseq r3, r6, r8, ror #18 │ │ │ │ + ldrsheq r3, [r6], #-160 @ 0xffffff60 @ │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 274668 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -43314,15 +43314,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2756ec │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -44189,48 +44189,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 275e78 │ │ │ │ mov r2, #0 │ │ │ │ b 275e78 │ │ │ │ umlaleq r5, r3, r4, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r3, r7, r2, asr #19 │ │ │ │ + ldrdeq r3, [r7], r2 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, r0, lsl #1 │ │ │ │ - addeq r3, r7, ip, asr r1 │ │ │ │ - rsbseq r2, r6, ip, asr ip │ │ │ │ + addeq r3, r7, ip, ror #2 │ │ │ │ + rsbseq r2, r6, ip, ror #24 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - strdeq r3, [r7], r0 │ │ │ │ - rsbseq r2, r6, r4, lsr #27 │ │ │ │ - rsbseq r2, r6, ip, ror #23 │ │ │ │ + addeq r3, r7, r0, lsl #2 │ │ │ │ + ldrheq r2, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq r2, [r6], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r3, r7, r0, lsr #32 │ │ │ │ - rsbseq r2, r6, r8, lsr #22 │ │ │ │ - rsbseq r2, r6, r0, asr #22 │ │ │ │ - addeq r2, r7, r8, ror #31 │ │ │ │ - rsbseq r2, r6, ip, asr #22 │ │ │ │ - rsbseq r2, r6, r8, ror #22 │ │ │ │ + addeq r3, r7, r0, lsr r0 │ │ │ │ + rsbseq r2, r6, r8, lsr fp │ │ │ │ + rsbseq r2, r6, r0, asr fp │ │ │ │ + strdeq r2, [r7], r8 │ │ │ │ + rsbseq r2, r6, ip, asr fp │ │ │ │ + rsbseq r2, r6, r8, ror fp │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r2, r7, r4, asr #16 │ │ │ │ - rsbseq r2, r6, r0, lsr #8 │ │ │ │ - rsbseq r2, r6, r4, lsr #7 │ │ │ │ - addeq r2, r7, r8, lsl r8 │ │ │ │ - rsbseq r2, r6, r8, asr r4 │ │ │ │ - rsbseq r2, r6, r8, lsl r3 │ │ │ │ - strdeq r2, [r7], r0 │ │ │ │ - ldrsheq r2, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq r2, r7, r0, asr #15 │ │ │ │ - rsbseq r2, r6, r8, asr #5 │ │ │ │ + addeq r2, r7, r4, asr r8 │ │ │ │ + rsbseq r2, r6, r0, lsr r4 │ │ │ │ + ldrheq r2, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r2, r7, r8, lsr #16 │ │ │ │ + rsbseq r2, r6, r8, ror #8 │ │ │ │ + rsbseq r2, r6, r8, lsr #6 │ │ │ │ + addeq r2, r7, r0, lsl #16 │ │ │ │ + rsbseq r2, r6, r0, lsl #6 │ │ │ │ + ldrdeq r2, [r7], r0 │ │ │ │ + ldrsbeq r2, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r2, r7, r4, lsr #15 │ │ │ │ - rsbseq r2, r6, ip, lsr #5 │ │ │ │ - rsbseq r2, r6, r4, lsr r4 │ │ │ │ + @ instruction: 0x008727b4 │ │ │ │ + ldrheq r2, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r2, r6, r4, asr #8 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -44708,26 +44708,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 276d38 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 276d28 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6e4c │ │ │ │ + bl 9d6e54 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276c94 │ │ │ │ b 276ba0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d6850 │ │ │ │ + bl 9d6858 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -44876,15 +44876,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 27703c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 277054 │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276f4c │ │ │ │ b 276dec │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -44894,15 +44894,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d5d6c │ │ │ │ + bl 9d5d74 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -45070,15 +45070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r3, r8, sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r7], ip │ │ │ │ + addeq r2, r7, ip, lsl #4 │ │ │ │ adceq r3, r3, ip, asr r9 │ │ │ │ │ │ │ │ 00277200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45197,15 +45197,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 277440 │ │ │ │ @@ -46090,44 +46090,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 277660 │ │ │ │ strdeq r3, [r3], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r7, sl, ror ip │ │ │ │ + addeq r1, r7, sl, lsl #25 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r3, r3, ip, asr #6 │ │ │ │ - addeq r1, r7, r4, asr #8 │ │ │ │ - rsbseq r0, r6, r4, asr #30 │ │ │ │ + addeq r1, r7, r4, asr r4 │ │ │ │ + rsbseq r0, r6, r4, asr pc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r1, r7, r0, ror #7 │ │ │ │ - @ instruction: 0x00761094 │ │ │ │ - ldrsbeq r0, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r1, [r7], r0 │ │ │ │ + rsbseq r1, r6, r4, lsr #1 │ │ │ │ + rsbseq r0, r6, ip, ror #29 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r1, r7, r4, lsr #6 │ │ │ │ - rsbseq r0, r6, ip, lsr #28 │ │ │ │ - rsbseq r0, r6, r4, asr #28 │ │ │ │ - addeq r1, r7, ip, ror #5 │ │ │ │ - rsbseq r0, r6, r0, asr lr │ │ │ │ - rsbseq r0, r6, ip, ror #28 │ │ │ │ - addeq r0, r7, r8, ror #22 │ │ │ │ - rsbseq r0, r6, r4, asr #14 │ │ │ │ - rsbseq r0, r6, r8, asr #13 │ │ │ │ - addeq r0, r7, ip, lsr fp │ │ │ │ - rsbseq r0, r6, ip, ror r7 │ │ │ │ - rsbseq r0, r6, ip, lsr r6 │ │ │ │ - addeq r0, r7, r4, lsl fp │ │ │ │ - rsbseq r0, r6, r4, lsl r6 │ │ │ │ - addeq r0, r7, r4, ror #21 │ │ │ │ - rsbseq r0, r6, ip, ror #11 │ │ │ │ + addeq r1, r7, r4, lsr r3 │ │ │ │ + rsbseq r0, r6, ip, lsr lr │ │ │ │ + rsbseq r0, r6, r4, asr lr │ │ │ │ + strdeq r1, [r7], ip │ │ │ │ + rsbseq r0, r6, r0, ror #28 │ │ │ │ + rsbseq r0, r6, ip, ror lr │ │ │ │ + addeq r0, r7, r8, ror fp │ │ │ │ + rsbseq r0, r6, r4, asr r7 │ │ │ │ + ldrsbeq r0, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r0, r7, ip, asr #22 │ │ │ │ + rsbseq r0, r6, ip, lsl #15 │ │ │ │ + rsbseq r0, r6, ip, asr #12 │ │ │ │ + addeq r0, r7, r4, lsr #22 │ │ │ │ + rsbseq r0, r6, r4, lsr #12 │ │ │ │ + strdeq r0, [r7], r4 │ │ │ │ + ldrsheq r0, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r0, r7, r8, asr #21 │ │ │ │ - ldrsbeq r0, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r0, r6, r8, asr r7 │ │ │ │ + ldrdeq r0, [r7], r8 │ │ │ │ + rsbseq r0, r6, r0, ror #11 │ │ │ │ + rsbseq r0, r6, r8, ror #14 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -46679,31 +46679,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -47462,30 +47462,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 279934 │ │ │ │ adceq r2, r3, r4, ror #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r7, r2, lsl #2 │ │ │ │ + addeq r0, r7, r2, lsl r1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq r1, r3, r8, asr #14 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq pc, r6, r8, lsl #8 │ │ │ │ - ldrheq pc, [r5], #-12 @ │ │ │ │ - rsbseq lr, r5, r8, lsl #30 │ │ │ │ + addeq pc, r6, r8, lsl r4 @ │ │ │ │ + rsbseq pc, r5, ip, asr #1 │ │ │ │ + rsbseq lr, r5, r8, lsl pc │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x0086f3bc │ │ │ │ - rsbseq lr, r5, r0, lsr #30 │ │ │ │ - rsbseq lr, r5, ip, lsr pc │ │ │ │ - addeq pc, r6, r8, lsl #7 │ │ │ │ - rsbseq lr, r5, r8, lsl #29 │ │ │ │ + addeq pc, r6, ip, asr #7 │ │ │ │ + rsbseq lr, r5, r0, lsr pc │ │ │ │ + rsbseq lr, r5, ip, asr #30 │ │ │ │ + umulleq pc, r6, r8, r3 @ │ │ │ │ + @ instruction: 0x0075ee98 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -49043,31 +49043,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - umulleq lr, r6, r8, r3 │ │ │ │ - @ instruction: 0x0075de98 │ │ │ │ - addeq lr, r6, ip, ror #6 │ │ │ │ - rsbseq sp, r5, ip, lsr #31 │ │ │ │ - rsbseq sp, r5, r0, ror lr │ │ │ │ - addeq lr, r6, r0, asr #6 │ │ │ │ - rsbseq sp, r5, ip, lsl pc │ │ │ │ - rsbseq sp, r5, r0, lsr #29 │ │ │ │ - addeq lr, r6, r8, lsl r3 │ │ │ │ - rsbseq sp, r5, r8, lsl lr │ │ │ │ + addeq lr, r6, r8, lsr #7 │ │ │ │ + rsbseq sp, r5, r8, lsr #29 │ │ │ │ + addeq lr, r6, ip, ror r3 │ │ │ │ + ldrheq sp, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq sp, r5, r0, lsl #29 │ │ │ │ + addeq lr, r6, r0, asr r3 │ │ │ │ + rsbseq sp, r5, ip, lsr #30 │ │ │ │ + ldrheq sp, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + addeq lr, r6, r8, lsr #6 │ │ │ │ + rsbseq sp, r5, r8, lsr #28 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strdeq lr, [r6], r0 │ │ │ │ - ldrsheq sp, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq sp, r5, ip, ror pc │ │ │ │ - addeq lr, r6, r8, asr #5 │ │ │ │ - ldrsbeq sp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq sp, r5, r8, ror #27 │ │ │ │ + addeq lr, r6, r0, lsl #6 │ │ │ │ + rsbseq sp, r5, r4, lsl #28 │ │ │ │ + rsbseq sp, r5, ip, lsl #31 │ │ │ │ + ldrdeq lr, [r6], r8 │ │ │ │ + rsbseq sp, r5, r0, ror #27 │ │ │ │ + ldrsheq sp, [r5], #-216 @ 0xffffff28 @ │ │ │ │ │ │ │ │ 0027b040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -49151,15 +49151,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2fab0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r6, r4, lsl r2 │ │ │ │ + addeq lr, r6, r4, lsr #4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x00a2f9bc │ │ │ │ │ │ │ │ 0027b1b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -49182,23 +49182,23 @@ │ │ │ │ beq 27b260 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27b26c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6c2c │ │ │ │ + bl 9d6c34 │ │ │ │ ldr r3, [pc, #248] @ 27b31c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27b2ac │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d6e4c │ │ │ │ + bl 9d6e54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b2bc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -49286,29 +49286,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 27b420 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 27b51c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27b478 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b488 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -49459,15 +49459,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r2], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r6, r0, lsr sp │ │ │ │ + addeq sp, r6, r0, asr #26 │ │ │ │ strdeq pc, [r2], r8 @ │ │ │ │ │ │ │ │ 0027b664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -49553,15 +49553,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -49581,15 +49581,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 27b930 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -50306,38 +50306,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 27c3f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq pc, r2, r4, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r6, r2, asr r9 │ │ │ │ + addeq sp, r6, r2, ror #18 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r2, r8, lsl r1 @ │ │ │ │ - umulleq sp, r6, r0, r5 │ │ │ │ - @ instruction: 0x0075d198 │ │ │ │ - @ instruction: 0x0075d090 │ │ │ │ + addeq sp, r6, r0, lsr #11 │ │ │ │ + rsbseq sp, r5, r8, lsr #3 │ │ │ │ + rsbseq sp, r5, r0, lsr #1 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sp, r6, r8, ror #9 │ │ │ │ - ldrsheq ip, [r5], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq sp, r5, r8 │ │ │ │ - addeq sp, r6, lr, asr r2 │ │ │ │ - umulleq sp, r6, r4, r0 │ │ │ │ - ldrsheq ip, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq ip, r5, r4, lsl ip │ │ │ │ - @ instruction: 0x0086cfbc │ │ │ │ - ldrheq ip, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq sp, [r6], r8 │ │ │ │ + rsbseq sp, r5, r0 │ │ │ │ + rsbseq sp, r5, r8, lsl r0 │ │ │ │ + addeq sp, r6, lr, ror #4 │ │ │ │ + addeq sp, r6, r4, lsr #1 │ │ │ │ + rsbseq ip, r5, r8, lsl #24 │ │ │ │ + rsbseq ip, r5, r4, lsr #24 │ │ │ │ + addeq ip, r6, ip, asr #31 │ │ │ │ + rsbseq ip, r5, ip, asr #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq ip, r6, ip, ror pc │ │ │ │ - rsbseq ip, r5, r8, asr fp │ │ │ │ - ldrsbeq ip, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - addeq ip, r6, r4, asr pc │ │ │ │ - rsbseq ip, r5, r8, asr sl │ │ │ │ - addeq ip, r6, r8, lsr #30 │ │ │ │ - rsbseq ip, r5, r0, lsr sl │ │ │ │ + addeq ip, r6, ip, lsl #31 │ │ │ │ + rsbseq ip, r5, r8, ror #22 │ │ │ │ + rsbseq ip, r5, ip, ror #21 │ │ │ │ + addeq ip, r6, r4, ror #30 │ │ │ │ + rsbseq ip, r5, r8, ror #20 │ │ │ │ + addeq ip, r6, r8, lsr pc │ │ │ │ + rsbseq ip, r5, r0, asr #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0027c3f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50478,26 +50478,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27c640 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -50526,15 +50526,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27c6fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -50543,26 +50543,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -50630,23 +50630,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27c8a0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -50675,35 +50675,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27c954 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -51334,44 +51334,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 27d040 │ │ │ │ adceq lr, r2, r0, ror #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq ip, r6, fp, lsr #14 │ │ │ │ + addeq ip, r6, fp, lsr r7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq sp, r2, r0, lsr lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - ldrdeq ip, [r6], r8 │ │ │ │ - rsbseq fp, r5, r0, ror #25 │ │ │ │ - ldrsbeq fp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + addeq ip, r6, r8, ror #1 │ │ │ │ + ldrsheq fp, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq fp, r5, r4, ror #23 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq fp, r6, fp, lsl #25 │ │ │ │ + umulleq fp, r6, fp, ip │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - @ instruction: 0x0086b9b0 │ │ │ │ - rsbseq fp, r5, r4, lsl r5 │ │ │ │ - rsbseq fp, r5, r0, lsr r5 │ │ │ │ + addeq fp, r6, r0, asr #19 │ │ │ │ + rsbseq fp, r5, r4, lsr #10 │ │ │ │ + rsbseq fp, r5, r0, asr #10 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq fp, r6, r4, ror #16 │ │ │ │ - rsbseq fp, r5, r4, ror #6 │ │ │ │ + addeq fp, r6, r4, ror r8 │ │ │ │ + rsbseq fp, r5, r4, ror r3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq fp, [r6], r0 │ │ │ │ - rsbseq fp, r5, ip, lsr #7 │ │ │ │ - rsbseq fp, r5, r0, lsr r3 │ │ │ │ - addeq fp, r6, ip, lsl #15 │ │ │ │ - @ instruction: 0x0075b294 │ │ │ │ - rsbseq fp, r5, ip, lsr #5 │ │ │ │ - addeq fp, r6, ip, ror #14 │ │ │ │ - rsbseq fp, r5, r0, ror r2 │ │ │ │ - addeq fp, r6, r8, asr #14 │ │ │ │ - rsbseq fp, r5, r8, asr #4 │ │ │ │ + addeq fp, r6, r0, ror #15 │ │ │ │ + ldrheq fp, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq fp, r5, r0, asr #6 │ │ │ │ + umulleq fp, r6, ip, r7 │ │ │ │ + rsbseq fp, r5, r4, lsr #5 │ │ │ │ + ldrheq fp, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq fp, r6, ip, ror r7 │ │ │ │ + rsbseq fp, r5, r0, lsl #5 │ │ │ │ + addeq fp, r6, r8, asr r7 │ │ │ │ + rsbseq fp, r5, r8, asr r2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -51978,26 +51978,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27dda8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -52026,15 +52026,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27de64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -52043,26 +52043,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -52130,23 +52130,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27e008 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -52175,35 +52175,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27e0bc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -52377,17 +52377,17 @@ │ │ │ │ bl 2670e8 │ │ │ │ mov r1, r0 │ │ │ │ b 27e234 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r0, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq ip, r2, r4, asr #29 │ │ │ │ - addeq sl, r6, ip, lsr #31 │ │ │ │ - ldrheq sl, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq sl, r5, r8, lsr #21 │ │ │ │ + @ instruction: 0x0086afbc │ │ │ │ + rsbseq sl, r5, r4, asr #23 │ │ │ │ + ldrheq sl, [r5], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0027e3ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52471,15 +52471,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r4, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, r8, ror #28 │ │ │ │ + addeq sl, r6, r8, ror lr │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r2, ip, lsl #12 │ │ │ │ │ │ │ │ 0027e55c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -52569,15 +52569,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq ip, r2, r4, r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ + addeq sl, r6, r4, lsl #26 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq ip, r2, ip, lsl #9 │ │ │ │ │ │ │ │ 0027e6d8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -52672,15 +52672,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r0, lsl r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, ip, ror fp │ │ │ │ + addeq sl, r6, ip, lsl #23 │ │ │ │ adceq ip, r2, r0, lsl #6 │ │ │ │ │ │ │ │ 0027e868 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53031,19 +53031,19 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27ed1c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, ror lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - addeq sl, r6, r4, ror r5 │ │ │ │ + addeq sl, r6, r8, ror #11 │ │ │ │ + addeq sl, r6, r4, lsl #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r8, lsr #27 │ │ │ │ - strdeq sl, [r6], r8 │ │ │ │ + addeq sl, r6, r8, lsl #10 │ │ │ │ │ │ │ │ 0027edf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -53125,19 +53125,19 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27ee88 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, ip, ror #8 │ │ │ │ - addeq sl, r6, r8, lsl #8 │ │ │ │ + addeq sl, r6, ip, ror r4 │ │ │ │ + addeq sl, r6, r8, lsl r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r2, r8, lsr ip │ │ │ │ - addeq sl, r6, r8, lsl #7 │ │ │ │ + umulleq sl, r6, r8, r3 │ │ │ │ │ │ │ │ 0027ef60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -53221,28 +53221,28 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27effc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq fp, r2, r0, fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq sl, [r6], ip │ │ │ │ - umulleq sl, r6, r0, r2 │ │ │ │ + addeq sl, r6, ip, ror #5 │ │ │ │ + addeq sl, r6, r0, lsr #5 │ │ │ │ adceq fp, r2, ip, asr #21 │ │ │ │ │ │ │ │ 0027f0d0 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 27f108 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6064 │ │ │ │ + bl 9d606c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 27f128 │ │ │ │ @@ -53341,16 +53341,16 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27f1c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, asr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, r0, lsr #2 │ │ │ │ - addeq sl, r6, ip, asr #1 │ │ │ │ + addeq sl, r6, r0, lsr r1 │ │ │ │ + ldrdeq sl, [r6], ip │ │ │ │ adceq fp, r2, r0, lsl r9 │ │ │ │ │ │ │ │ 0027f2a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -53427,16 +53427,16 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f334 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r9, r6, ip, pc @ │ │ │ │ - addeq r9, r6, ip, asr pc │ │ │ │ + addeq r9, r6, ip, lsr #31 │ │ │ │ + addeq r9, r6, ip, ror #30 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, ip, lsl #15 │ │ │ │ │ │ │ │ 0027f3f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53512,16 +53512,16 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f480 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, ip, asr lr │ │ │ │ - addeq r9, r6, r0, lsl lr │ │ │ │ + addeq r9, r6, ip, ror #28 │ │ │ │ + addeq r9, r6, r0, lsr #28 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r0, asr #12 │ │ │ │ │ │ │ │ 0027f540 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53597,16 +53597,16 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f5cc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2b5b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r0, lsl sp │ │ │ │ - addeq r9, r6, r4, asr #25 │ │ │ │ + addeq r9, r6, r0, lsr #26 │ │ │ │ + ldrdeq r9, [r6], r4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq fp, [r2], r4 @ │ │ │ │ │ │ │ │ 0027f68c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53684,16 +53684,16 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f718 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r0, asr #23 │ │ │ │ - addeq r9, r6, ip, ror fp │ │ │ │ + ldrdeq r9, [r6], r0 │ │ │ │ + addeq r9, r6, ip, lsl #23 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, r8, lsr #7 │ │ │ │ │ │ │ │ 0027f7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53773,16 +53773,16 @@ │ │ │ │ bl 269d2c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f874 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, ip, asr sl │ │ │ │ - addeq r9, r6, r0, lsr #20 │ │ │ │ + addeq r9, r6, ip, ror #20 │ │ │ │ + addeq r9, r6, r0, lsr sl │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, ip, asr #4 │ │ │ │ │ │ │ │ 0027f93c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53888,17 +53888,17 @@ │ │ │ │ b 27fa30 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27fab4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, lsl #3 │ │ │ │ - strdeq r9, [r6], ip │ │ │ │ + addeq r9, r6, ip, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r8, ror #16 │ │ │ │ + addeq r9, r6, r8, ror r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r0, lsr #1 │ │ │ │ │ │ │ │ 0027fb04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54004,17 +54004,17 @@ │ │ │ │ b 27fbf8 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27fc7c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r0, asr #31 │ │ │ │ - addeq r9, r6, r4, lsr r7 │ │ │ │ + addeq r9, r6, r4, asr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r0, lsr #13 │ │ │ │ + @ instruction: 0x008696b0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq sl, [r2], r8 @ │ │ │ │ │ │ │ │ 0027fccc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54095,15 +54095,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266fec │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 27fd98 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r0, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r0, ror #10 │ │ │ │ + addeq r9, r6, r0, ror r5 │ │ │ │ adceq sl, r2, r4, asr sp │ │ │ │ │ │ │ │ 0027fe24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54184,15 +54184,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266fec │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 27fef4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, asr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r4, lsr #8 │ │ │ │ + addeq r9, r6, r4, lsr r4 │ │ │ │ strdeq sl, [r2], r8 @ │ │ │ │ │ │ │ │ 0027ff80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -54318,20 +54318,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sl, r2, r4, ror #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ + addeq r9, r6, r4, lsl #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r2, ip, lsr #20 │ │ │ │ - addeq r9, r6, r8, lsr r1 │ │ │ │ - @ instruction: 0x00758c9c │ │ │ │ - ldrheq r8, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r9, r6, r8, asr #2 │ │ │ │ + rsbseq r8, r5, ip, lsr #25 │ │ │ │ + rsbseq r8, r5, r8, asr #25 │ │ │ │ │ │ │ │ 002801a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -54456,20 +54456,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sl, r2, r4, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ + addeq r8, r6, r4, ror #31 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r2, ip, lsl #16 │ │ │ │ - addeq r8, r6, r8, lsl pc │ │ │ │ - rsbseq r8, r5, ip, ror sl │ │ │ │ - @ instruction: 0x00758a98 │ │ │ │ + addeq r8, r6, r8, lsr #30 │ │ │ │ + rsbseq r8, r5, ip, lsl #21 │ │ │ │ + rsbseq r8, r5, r8, lsr #21 │ │ │ │ │ │ │ │ 002803c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -54570,17 +54570,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq sl, r2, r4, lsr #13 │ │ │ │ - addeq r8, r6, ip, asr sp │ │ │ │ - rsbseq r8, r5, r0, asr #17 │ │ │ │ - ldrsbeq r8, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r8, r6, ip, ror #26 │ │ │ │ + ldrsbeq r8, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, r5, ip, ror #17 │ │ │ │ │ │ │ │ 00280574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -54659,15 +54659,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 266fec │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 280640 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r8, ror r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00868cb8 │ │ │ │ + addeq r8, r6, r8, asr #25 │ │ │ │ adceq sl, r2, ip, lsr #9 │ │ │ │ │ │ │ │ 002806cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54748,15 +54748,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 266fec │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 28079c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r4, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, ip, ror fp │ │ │ │ + addeq r8, r6, ip, lsl #23 │ │ │ │ adceq sl, r2, r0, asr r3 │ │ │ │ │ │ │ │ 00280828 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54831,15 +54831,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 266fec │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2808dc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2a2b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, ip, lsl sl │ │ │ │ + addeq r8, r6, ip, lsr #20 │ │ │ │ adceq sl, r2, r0, lsl r2 │ │ │ │ │ │ │ │ 0028096c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54933,20 +54933,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq sl, r2, r8, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r0, ror #17 │ │ │ │ - addeq r8, r6, ip, lsr #16 │ │ │ │ - addeq r8, r6, ip, ror r8 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, ip, lsr r8 │ │ │ │ + addeq r8, r6, ip, lsl #17 │ │ │ │ strheq sl, [r2], r8 @ │ │ │ │ - ldrdeq r8, [r6], r0 │ │ │ │ - ldrsbeq r8, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r8, r6, r0, ror #15 │ │ │ │ + rsbseq r8, r5, r4, ror #5 │ │ │ │ │ │ │ │ 00280b0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 280c88 │ │ │ │ @@ -55038,21 +55038,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r9, r2, r8, ror #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r0, asr #14 │ │ │ │ - umulleq r8, r6, r2, r6 │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, r0, asr r7 │ │ │ │ + addeq r8, r6, r2, lsr #13 │ │ │ │ + addeq r8, r6, ip, ror #13 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r2, r4, lsl pc │ │ │ │ - addeq r8, r6, r4, lsr r6 │ │ │ │ - rsbseq r8, r5, r8, lsr r1 │ │ │ │ + addeq r8, r6, r4, asr #12 │ │ │ │ + rsbseq r8, r5, r8, asr #2 │ │ │ │ │ │ │ │ 00280cac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -55147,21 +55147,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r9, r2, ip, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, ip, lsl #11 │ │ │ │ - addeq r8, r6, ip, ror #9 │ │ │ │ - addeq r8, r6, r0, lsr r5 │ │ │ │ + umulleq r8, r6, ip, r5 │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, r0, asr #10 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r2, r8, ror #26 │ │ │ │ - addeq r8, r6, r8, lsl #9 │ │ │ │ - rsbseq r7, r5, ip, lsl #31 │ │ │ │ + umulleq r8, r6, r8, r4 │ │ │ │ + @ instruction: 0x00757f9c │ │ │ │ │ │ │ │ 00280e58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 280fdc │ │ │ │ @@ -55255,21 +55255,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ umlaleq r9, r2, ip, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r4, lsl #8 │ │ │ │ - addeq r8, r6, r2, asr r3 │ │ │ │ - umulleq r8, r6, r0, r3 │ │ │ │ + addeq r8, r6, r4, lsl r4 │ │ │ │ + addeq r8, r6, r2, ror #6 │ │ │ │ + addeq r8, r6, r0, lsr #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r2, r8, asr #23 │ │ │ │ - addeq r8, r6, r0, ror #5 │ │ │ │ - rsbseq r7, r5, r4, ror #27 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + ldrsheq r7, [r5], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 00281000 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -55362,19 +55362,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ ldrdeq r9, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r8, lsr r2 │ │ │ │ - addeq r8, r6, r4, lsl #3 │ │ │ │ + addeq r8, r6, r8, asr #4 │ │ │ │ + umulleq r8, r6, r4, r1 │ │ │ │ adceq r9, r2, r4, lsr #20 │ │ │ │ - addeq r8, r6, r0, asr #2 │ │ │ │ - rsbseq r7, r5, r0, asr #24 │ │ │ │ + addeq r8, r6, r0, asr r1 │ │ │ │ + rsbseq r7, r5, r0, asr ip │ │ │ │ │ │ │ │ 0028119c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55467,19 +55467,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r9, r2, r0, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, lr │ │ │ │ + addeq r8, r6, lr, lsl r0 │ │ │ │ adceq r9, r2, ip, lsr #17 │ │ │ │ - addeq r7, r6, ip, ror #31 │ │ │ │ - addeq r7, r6, r4, lsr #31 │ │ │ │ - rsbseq r7, r5, r4, lsr #21 │ │ │ │ + strdeq r7, [r6], ip │ │ │ │ + @ instruction: 0x00867fb4 │ │ │ │ + ldrheq r7, [r5], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 00281338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -55540,15 +55540,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a297bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, ip, lsl #30 │ │ │ │ + addeq r7, r6, ip, lsl pc │ │ │ │ adceq r9, r2, r0, lsr #14 │ │ │ │ │ │ │ │ 00281448 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55610,15 +55610,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, ip, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r7, [r6], ip │ │ │ │ + addeq r7, r6, ip, lsl #28 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, r0, lsl r6 │ │ │ │ │ │ │ │ 00281560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55680,15 +55680,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r9, r2, r4, r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r4, ror #25 │ │ │ │ + strdeq r7, [r6], r4 │ │ │ │ strdeq r9, [r2], r8 @ │ │ │ │ │ │ │ │ 00281668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55747,15 +55747,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, ip, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ + addeq r7, r6, ip, ror #23 │ │ │ │ strdeq r9, [r2], r0 @ │ │ │ │ │ │ │ │ 0028176c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55817,15 +55817,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r8, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r7, [r6], r8 │ │ │ │ + addeq r7, r6, r8, ror #21 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, ip, ror #5 │ │ │ │ │ │ │ │ 00281884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55887,15 +55887,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r0, ror r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, asr #19 │ │ │ │ + ldrdeq r7, [r6], r0 │ │ │ │ ldrdeq r9, [r2], r4 @ │ │ │ │ │ │ │ │ 0028198c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55954,15 +55954,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r8, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x008678b8 │ │ │ │ + addeq r7, r6, r8, asr #17 │ │ │ │ adceq r9, r2, ip, asr #1 │ │ │ │ │ │ │ │ 00281a90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56023,15 +56023,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - strdeq r7, [r6], r0 │ │ │ │ + addeq r7, r6, r0, lsl #16 │ │ │ │ adceq r9, r2, r0, asr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r4, asr #31 │ │ │ │ │ │ │ │ 00281bac : │ │ │ │ @@ -56094,15 +56094,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r7, [r6], r4 │ │ │ │ + addeq r7, r6, r4, ror #13 │ │ │ │ adceq r8, r2, r4, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r8, r2, r8, lsr #29 │ │ │ │ │ │ │ │ 00281cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56162,15 +56162,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r6, r8, asr #11 │ │ │ │ + ldrdeq r7, [r6], r8 │ │ │ │ adceq r8, r2, r8, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq r8, r2, ip, sp │ │ │ │ │ │ │ │ 00281dc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56234,15 +56234,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r7, r6, r8, r4 │ │ │ │ + addeq r7, r6, r8, lsr #9 │ │ │ │ umlaleq r8, r2, r8, ip │ │ │ │ │ │ │ │ 00281ed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56304,15 +56304,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r8, lsl #7 │ │ │ │ + umulleq r7, r6, r8, r3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r8, lsl #23 │ │ │ │ │ │ │ │ 00281fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56374,15 +56374,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, ror r2 │ │ │ │ + addeq r7, r6, r0, lsl #5 │ │ │ │ adceq r8, r2, r0, ror sl │ │ │ │ │ │ │ │ 002820f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56441,15 +56441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsl #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r8, ror #2 │ │ │ │ + addeq r7, r6, r8, ror r1 │ │ │ │ adceq r8, r2, r8, ror #18 │ │ │ │ │ │ │ │ 002821f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56509,15 +56509,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, rrx │ │ │ │ + addeq r7, r6, r0, ror r0 │ │ │ │ adceq r8, r2, ip, ror #16 │ │ │ │ │ │ │ │ 002822fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56577,15 +56577,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r2], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r8, asr pc │ │ │ │ + addeq r6, r6, r8, ror #30 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r4, ror #14 │ │ │ │ │ │ │ │ 0028240c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56645,15 +56645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, ror #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r8, asr #28 │ │ │ │ + addeq r6, r6, r8, asr lr │ │ │ │ adceq r8, r2, r4, asr r6 │ │ │ │ │ │ │ │ 0028250c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56710,15 +56710,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, ror #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r8, asr #26 │ │ │ │ + addeq r6, r6, r8, asr sp │ │ │ │ adceq r8, r2, r4, asr r5 │ │ │ │ │ │ │ │ 00282608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56778,15 +56778,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, ror #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, ip, asr #24 │ │ │ │ + addeq r6, r6, ip, asr ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r8, asr r4 │ │ │ │ │ │ │ │ 00282718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56846,15 +56846,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, ip, lsr fp │ │ │ │ + addeq r6, r6, ip, asr #22 │ │ │ │ adceq r8, r2, r8, asr #6 │ │ │ │ │ │ │ │ 00282818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56911,15 +56911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, ip, lsr sl │ │ │ │ + addeq r6, r6, ip, asr #20 │ │ │ │ adceq r8, r2, r8, asr #4 │ │ │ │ │ │ │ │ 00282914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56982,15 +56982,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r8, lsr #18 │ │ │ │ + addeq r6, r6, r8, lsr r9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r0, asr #2 │ │ │ │ │ │ │ │ 00282a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57053,15 +57053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, asr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, ip, lsl #16 │ │ │ │ + addeq r6, r6, ip, lsl r8 │ │ │ │ adceq r8, r2, r4, lsr #32 │ │ │ │ │ │ │ │ 00282b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57121,15 +57121,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a27fb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r0, lsl #14 │ │ │ │ + addeq r6, r6, r0, lsl r7 │ │ │ │ adceq r7, r2, r8, lsl pc │ │ │ │ │ │ │ │ 00282c44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57197,15 +57197,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, ip, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r4, ror #11 │ │ │ │ + strdeq r6, [r6], r4 │ │ │ │ strdeq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 00282d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57272,15 +57272,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x008664bc │ │ │ │ + addeq r6, r6, ip, asr #9 │ │ │ │ adceq r7, r2, ip, asr #25 │ │ │ │ │ │ │ │ 00282e90 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57419,17 +57419,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umlaleq r7, r2, r8, fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r7, r2, ip, lsl fp │ │ │ │ - addeq r6, r6, r0, lsl #4 │ │ │ │ - rsbseq r5, r5, r4, ror #26 │ │ │ │ - rsbseq r5, r5, r0, lsl #27 │ │ │ │ + addeq r6, r6, r0, lsl r2 │ │ │ │ + rsbseq r5, r5, r4, ror sp │ │ │ │ + @ instruction: 0x00755d90 │ │ │ │ │ │ │ │ 002830d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -57516,17 +57516,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r7, r2, r8, lsl sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq r7, r2, ip, r9 │ │ │ │ - addeq r6, r6, r4, lsl #1 │ │ │ │ - rsbseq r5, r5, r8, ror #23 │ │ │ │ - rsbseq r5, r5, r4, lsl #24 │ │ │ │ + umulleq r6, r6, r4, r0 @ │ │ │ │ + ldrsheq r5, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r5, r5, r4, lsl ip │ │ │ │ │ │ │ │ 0028324c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 283340 │ │ │ │ @@ -57584,15 +57584,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r8 │ │ │ │ + addeq r6, r6, r8, lsl r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r8, lsl r8 │ │ │ │ │ │ │ │ 00283358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57651,15 +57651,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r2, ip, r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ + addeq r5, r6, ip, lsl #30 │ │ │ │ adceq r7, r2, ip, lsl #14 │ │ │ │ │ │ │ │ 00283454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57715,15 +57715,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r0, lsl #28 │ │ │ │ + addeq r5, r6, r0, lsl lr │ │ │ │ adceq r7, r2, r0, lsl r6 │ │ │ │ │ │ │ │ 0028354c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57782,15 +57782,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r8, lsl #26 │ │ │ │ + addeq r5, r6, r8, lsl sp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, r8, lsl r5 │ │ │ │ │ │ │ │ 00283658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57849,15 +57849,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r2, ip, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ + addeq r5, r6, ip, lsl #24 │ │ │ │ adceq r7, r2, ip, lsl #8 │ │ │ │ │ │ │ │ 00283754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57913,15 +57913,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r0, lsl #22 │ │ │ │ + addeq r5, r6, r0, lsl fp │ │ │ │ adceq r7, r2, r0, lsl r3 │ │ │ │ │ │ │ │ 0028384c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57983,15 +57983,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r5, [r6], r0 │ │ │ │ + addeq r5, r6, r0, lsl #20 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, ip, lsl #4 │ │ │ │ │ │ │ │ 00283964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58053,15 +58053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r7, r2, r0, r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r5, [r6], r8 │ │ │ │ + addeq r5, r6, r8, ror #17 │ │ │ │ strdeq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 00283a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58120,15 +58120,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, lsl #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r5, [r6], r0 │ │ │ │ + addeq r5, r6, r0, ror #15 │ │ │ │ adceq r6, r2, ip, ror #31 │ │ │ │ │ │ │ │ 00283b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58195,15 +58195,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x008656b8 │ │ │ │ + addeq r5, r6, r8, asr #13 │ │ │ │ adceq r6, r2, ip, asr #29 │ │ │ │ │ │ │ │ 00283c94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58269,15 +58269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r5, r6, r4, r5 │ │ │ │ + addeq r5, r6, r4, lsr #11 │ │ │ │ adceq r6, r2, r8, lsr #27 │ │ │ │ │ │ │ │ 00283db4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58413,17 +58413,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r6, r2, r4, ror ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r6, [r2], ip @ │ │ │ │ - addeq r5, r6, r8, ror #5 │ │ │ │ - rsbseq r4, r5, ip, asr #28 │ │ │ │ - rsbseq r4, r5, r8, ror #28 │ │ │ │ + strdeq r5, [r6], r8 │ │ │ │ + rsbseq r4, r5, ip, asr lr │ │ │ │ + rsbseq r4, r5, r8, ror lr │ │ │ │ │ │ │ │ 00283fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -58507,17 +58507,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r6, r2, r0, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r6, r2, r8, lsl #21 │ │ │ │ - addeq r5, r6, r8, ror r1 │ │ │ │ - ldrsbeq r4, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq r4, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r5, r6, r8, lsl #3 │ │ │ │ + rsbseq r4, r5, ip, ror #25 │ │ │ │ + rsbseq r4, r5, r8, lsl #26 │ │ │ │ │ │ │ │ 00284158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 284250 │ │ │ │ @@ -58576,15 +58576,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r6, r2, ip, r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r4, lsl #2 │ │ │ │ + addeq r5, r6, r4, lsl r1 │ │ │ │ adceq r6, r2, r8, lsl #18 │ │ │ │ │ │ │ │ 00284260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58644,15 +58644,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r6, r2, r4, r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], ip │ │ │ │ + addeq r5, r6, ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r2, r0, lsl #16 │ │ │ │ │ │ │ │ 00284370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58712,15 +58712,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, lsl #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, ip, ror #29 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ strdeq r6, [r2], r0 @ │ │ │ │ │ │ │ │ 00284470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58777,15 +58777,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, ip, ror #27 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ strdeq r6, [r2], r0 @ │ │ │ │ │ │ │ │ 0028456c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58844,15 +58844,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r8, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r0, lsl #26 │ │ │ │ strdeq r6, [r2], r8 @ │ │ │ │ │ │ │ │ 00284670 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58911,15 +58911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, ip, ror #23 │ │ │ │ + strdeq r4, [r6], ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ strdeq r6, [r2], r4 @ │ │ │ │ │ │ │ │ 0028477c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58978,15 +58978,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r8, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r0, ror #21 │ │ │ │ + strdeq r4, [r6], r0 │ │ │ │ adceq r6, r2, r8, ror #5 │ │ │ │ │ │ │ │ 00284878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59042,15 +59042,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, ror r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r4, ror #19 │ │ │ │ + strdeq r4, [r6], r4 @ │ │ │ │ adceq r6, r2, ip, ror #3 │ │ │ │ │ │ │ │ 00284970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59102,15 +59102,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r6, r4, lsl r9 │ │ │ │ + addeq r4, r6, r4, lsr #18 │ │ │ │ adceq r6, r2, r0, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r6, r2, r0, lsl #2 │ │ │ │ │ │ │ │ 00284a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -59163,15 +59163,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r6, r4, lsr #16 │ │ │ │ + addeq r4, r6, r4, lsr r8 │ │ │ │ adceq r6, r2, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r6, r2, r0, lsl r0 │ │ │ │ │ │ │ │ 00284b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59231,15 +59231,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ + addeq r4, r6, r8, lsl #14 │ │ │ │ adceq r5, r2, r8, lsl pc │ │ │ │ │ │ │ │ 00284c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59298,15 +59298,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ + addeq r4, r6, r8, lsl #12 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r8, lsl lr │ │ │ │ │ │ │ │ 00284d54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59364,15 +59364,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r0, lsl #10 │ │ │ │ adceq r5, r2, r0, lsl sp │ │ │ │ │ │ │ │ 00284e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59428,15 +59428,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ + addeq r4, r6, r4, lsl #8 │ │ │ │ adceq r5, r2, r4, lsl ip │ │ │ │ │ │ │ │ 00284f48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59495,15 +59495,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], ip │ │ │ │ + addeq r4, r6, ip, lsl #6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, ip, lsl fp │ │ │ │ │ │ │ │ 00285050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59561,15 +59561,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, lsr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ + addeq r4, r6, r4, lsl #4 │ │ │ │ adceq r5, r2, r4, lsl sl │ │ │ │ │ │ │ │ 0028514c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59625,15 +59625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, lsr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ + addeq r4, r6, r8, lsl #2 │ │ │ │ adceq r5, r2, r8, lsl r9 │ │ │ │ │ │ │ │ 00285244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59691,15 +59691,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r6, ip, lsr r0 │ │ │ │ + addeq r4, r6, ip, asr #32 │ │ │ │ umlaleq r5, r2, ip, r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, ip, lsl r8 │ │ │ │ │ │ │ │ 00285350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -59758,15 +59758,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r0, lsr pc │ │ │ │ + addeq r3, r6, r0, asr #30 │ │ │ │ umlaleq r5, r2, r0, r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r5, r2, r0, lsl r7 │ │ │ │ │ │ │ │ 00285450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59823,15 +59823,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r6, r0, lsr lr │ │ │ │ + addeq r3, r6, r0, asr #28 │ │ │ │ umlaleq r5, r2, r0, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r5, r2, r0, lsl r6 │ │ │ │ │ │ │ │ 0028554c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59891,15 +59891,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsl #26 │ │ │ │ + addeq r3, r6, ip, lsl sp │ │ │ │ adceq r5, r2, r8, lsl r5 │ │ │ │ │ │ │ │ 0028564c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59958,15 +59958,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsl #24 │ │ │ │ + addeq r3, r6, ip, lsl ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, r8, lsl r4 │ │ │ │ │ │ │ │ 00285754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60024,15 +60024,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsl #22 │ │ │ │ + addeq r3, r6, r4, lsl fp │ │ │ │ adceq r5, r2, r0, lsl r3 │ │ │ │ │ │ │ │ 00285850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60088,15 +60088,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r8, lsl #20 │ │ │ │ + addeq r3, r6, r8, lsl sl │ │ │ │ adceq r5, r2, r4, lsl r2 │ │ │ │ │ │ │ │ 00285948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60152,15 +60152,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsl #18 │ │ │ │ + addeq r3, r6, ip, lsl r9 │ │ │ │ adceq r5, r2, r4, lsr #2 │ │ │ │ │ │ │ │ 00285a40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60217,15 +60217,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strheq r5, [r2], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsl r8 │ │ │ │ + addeq r3, r6, r4, lsr #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r5, r2, ip, lsr #32 │ │ │ │ │ │ │ │ 00285b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60281,15 +60281,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a24fb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsl r7 │ │ │ │ + addeq r3, r6, r4, lsr #14 │ │ │ │ adceq r4, r2, ip, lsr #30 │ │ │ │ │ │ │ │ 00285c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60343,15 +60343,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, asr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r0, lsr #12 │ │ │ │ + addeq r3, r6, r0, lsr r6 │ │ │ │ adceq r4, r2, r8, lsr lr │ │ │ │ │ │ │ │ 00285d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60408,15 +60408,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r0, lsr r5 │ │ │ │ + addeq r3, r6, r0, asr #10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r8, asr #26 │ │ │ │ │ │ │ │ 00285e24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60472,15 +60472,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r0, lsr r4 │ │ │ │ + addeq r3, r6, r0, asr #8 │ │ │ │ adceq r4, r2, r8, asr #24 │ │ │ │ │ │ │ │ 00285f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60534,15 +60534,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsr r3 │ │ │ │ + addeq r3, r6, ip, asr #6 │ │ │ │ adceq r4, r2, r4, asr fp │ │ │ │ │ │ │ │ 00286008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60602,15 +60602,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, ror #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsr r2 │ │ │ │ + addeq r3, r6, r4, asr #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r8, asr sl │ │ │ │ │ │ │ │ 00286114 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60669,15 +60669,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, ror #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r8, lsr #2 │ │ │ │ + addeq r3, r6, r8, lsr r1 │ │ │ │ adceq r4, r2, ip, asr #18 │ │ │ │ │ │ │ │ 00286214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60734,15 +60734,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, ror #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r8, lsr #32 │ │ │ │ + addeq r3, r6, r8, lsr r0 │ │ │ │ adceq r4, r2, ip, asr #16 │ │ │ │ │ │ │ │ 00286310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60807,15 +60807,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r8, lsl pc │ │ │ │ + addeq r2, r6, r8, lsr #30 │ │ │ │ adceq r4, r2, r4, lsr r7 │ │ │ │ │ │ │ │ 0028642c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60879,15 +60879,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, ip, lsl #28 │ │ │ │ adceq r4, r2, r8, lsl r6 │ │ │ │ │ │ │ │ 00286544 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60993,15 +60993,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r2], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r8, asr #24 │ │ │ │ + addeq r2, r6, r8, asr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, ip, ror #8 │ │ │ │ │ │ │ │ 00286700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61056,15 +61056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r2], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r4, asr fp │ │ │ │ + addeq r2, r6, r4, ror #22 │ │ │ │ adceq r4, r2, r0, ror r3 │ │ │ │ │ │ │ │ 002867f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61117,15 +61117,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r4, ror #20 │ │ │ │ + addeq r2, r6, r4, ror sl │ │ │ │ adceq r4, r2, r0, lsl #5 │ │ │ │ │ │ │ │ 002868dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61181,15 +61181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r8, lsl r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, ror r9 │ │ │ │ + addeq r2, r6, r0, lsl #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umlaleq r4, r2, r4, r1 │ │ │ │ │ │ │ │ 002869d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61244,15 +61244,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, lsl r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, ip, ror r8 │ │ │ │ + addeq r2, r6, ip, lsl #17 │ │ │ │ umlaleq r4, r2, r8, r0 │ │ │ │ │ │ │ │ 00286ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61305,15 +61305,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, lsr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, ip, lsl #15 │ │ │ │ + umulleq r2, r6, ip, r7 │ │ │ │ adceq r3, r2, r8, lsr #31 │ │ │ │ │ │ │ │ 00286bb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61372,15 +61372,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, asr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r4, lsl #13 │ │ │ │ + umulleq r2, r6, r4, r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00a23eb0 │ │ │ │ │ │ │ │ 00286cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61438,15 +61438,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, lsl #11 │ │ │ │ + umulleq r2, r6, r0, r5 │ │ │ │ adceq r3, r2, r8, lsr #27 │ │ │ │ │ │ │ │ 00286db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61502,15 +61502,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, lsr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r4, lsl #9 │ │ │ │ + umulleq r2, r6, r4, r4 │ │ │ │ adceq r3, r2, ip, lsr #25 │ │ │ │ │ │ │ │ 00286eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61574,15 +61574,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r8, ror r3 │ │ │ │ + addeq r2, r6, r8, lsl #7 │ │ │ │ umlaleq r3, r2, r8, fp │ │ │ │ │ │ │ │ 00286fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61645,15 +61645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, ror #4 │ │ │ │ + addeq r2, r6, r0, ror r2 │ │ │ │ adceq r3, r2, r0, lsl #21 │ │ │ │ │ │ │ │ 002870dc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61759,15 +61759,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, asr #1 │ │ │ │ + ldrdeq r2, [r6], r0 │ │ │ │ ldrdeq r3, [r2], r0 @ │ │ │ │ │ │ │ │ 00287294 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61824,15 +61824,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r8, asr #31 │ │ │ │ + ldrdeq r1, [r6], r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r3, [r2], r8 @ │ │ │ │ │ │ │ │ 00287394 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61888,15 +61888,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r8, asr #29 │ │ │ │ + ldrdeq r1, [r6], r8 │ │ │ │ ldrdeq r3, [r2], r8 @ │ │ │ │ │ │ │ │ 00287488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61950,15 +61950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ + addeq r1, r6, r4, ror #27 │ │ │ │ adceq r3, r2, r4, ror #11 │ │ │ │ │ │ │ │ 00287578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62013,15 +62013,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, ror r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r4, ror #25 │ │ │ │ + strdeq r1, [r6], r4 │ │ │ │ strdeq r3, [r2], r8 @ │ │ │ │ │ │ │ │ 0028766c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62077,15 +62077,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ + addeq r1, r6, r0, lsl #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r2, r4, lsl #8 │ │ │ │ │ │ │ │ 00287768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62140,15 +62140,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ + addeq r1, r6, r4, lsl #22 │ │ │ │ adceq r3, r2, r8, lsl #6 │ │ │ │ │ │ │ │ 00287858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62201,15 +62201,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r3, r2, ip, r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r4, lsl #20 │ │ │ │ + addeq r1, r6, r4, lsl sl │ │ │ │ adceq r3, r2, r8, lsl r2 │ │ │ │ │ │ │ │ 00287944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62292,15 +62292,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2879b8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umulleq r1, r6, r4, r8 │ │ │ │ + addeq r1, r6, r4, lsr #17 │ │ │ │ ldrdeq r3, [r2], r4 @ │ │ │ │ │ │ │ │ 00287aa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62384,15 +62384,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287b20 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, asr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r1, r6, ip, lsr #14 │ │ │ │ + addeq r1, r6, ip, lsr r7 │ │ │ │ adceq r2, r2, ip, ror #30 │ │ │ │ │ │ │ │ 00287c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62476,15 +62476,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287c88 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r1, r6, r4, asr #11 │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ adceq r2, r2, r4, lsl #28 │ │ │ │ │ │ │ │ 00287d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62560,15 +62560,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287dec │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, ror sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r8, ror r4 │ │ │ │ + addeq r1, r6, r8, lsl #9 │ │ │ │ @ instruction: 0x00a22cb8 │ │ │ │ │ │ │ │ 00287ec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62643,15 +62643,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287f30 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r4, lsr r3 │ │ │ │ + addeq r1, r6, r4, asr #6 │ │ │ │ adceq r2, r2, r4, ror fp │ │ │ │ │ │ │ │ 00288004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62726,15 +62726,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 288074 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r2], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ + addeq r1, r6, r0, lsl #4 │ │ │ │ adceq r2, r2, r0, lsr sl │ │ │ │ │ │ │ │ 00288148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62809,15 +62809,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2881b8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a229b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, ip, lsr #1 │ │ │ │ + strheq r1, [r6], ip │ │ │ │ adceq r2, r2, ip, ror #17 │ │ │ │ │ │ │ │ 0028828c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62835,15 +62835,15 @@ │ │ │ │ bne 288328 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288328 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288328 │ │ │ │ - bl 9d6a18 │ │ │ │ + bl 9d6a20 │ │ │ │ ldr r2, [pc, #284] @ 28840c │ │ │ │ ldr r3, [pc, #276] @ 288408 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62911,15 +62911,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2882e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, ror r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, r4, lsr #16 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ + addeq r0, r6, r4, ror #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028841c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 28828c │ │ │ │ @@ -62947,15 +62947,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2884d0 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2884d0 │ │ │ │ - bl 9d6a18 │ │ │ │ + bl 9d6a20 │ │ │ │ ldr r2, [pc, #260] @ 28859c │ │ │ │ ldr r3, [pc, #252] @ 288598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63016,15 +63016,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288490 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, ip, ror r6 │ │ │ │ - addeq r0, r6, r4, asr #26 │ │ │ │ + addeq r0, r6, r4, asr sp │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002885a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63039,15 +63039,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288638 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288638 │ │ │ │ - bl 9d69e8 │ │ │ │ + bl 9d69f0 │ │ │ │ ldr r2, [pc, #260] @ 288704 │ │ │ │ ldr r3, [pc, #252] @ 288700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63108,15 +63108,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2885f8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, r4, lsl r5 │ │ │ │ - ldrdeq r0, [r6], ip │ │ │ │ + addeq r0, r6, ip, ror #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63131,15 +63131,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2887a0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2887a0 │ │ │ │ - bl 9d69e8 │ │ │ │ + bl 9d69f0 │ │ │ │ ldr r2, [pc, #260] @ 28886c │ │ │ │ ldr r3, [pc, #252] @ 288868 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63200,15 +63200,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288760 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, ip, lsr #7 │ │ │ │ - addeq r0, r6, r4, ror sl │ │ │ │ + addeq r0, r6, r4, lsl #21 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63226,15 +63226,15 @@ │ │ │ │ bne 288910 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288910 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288910 │ │ │ │ - bl 9d60c0 │ │ │ │ + bl 9d60c8 │ │ │ │ ldr r2, [pc, #284] @ 2889f8 │ │ │ │ ldr r3, [pc, #276] @ 2889f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63302,15 +63302,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2888d4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, lsl #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, r8, lsr r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, ip, ror #17 │ │ │ │ + strdeq r0, [r6], ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63328,15 +63328,15 @@ │ │ │ │ bne 288aa0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288aa0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288aa0 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r2, [pc, #284] @ 288b88 │ │ │ │ ldr r3, [pc, #276] @ 288b84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63404,15 +63404,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288a64 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, ror #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, r8, lsr #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, ip, asr r7 │ │ │ │ + addeq r0, r6, ip, ror #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63430,15 +63430,15 @@ │ │ │ │ bne 288c30 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288c30 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288c30 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r2, [pc, #284] @ 288d18 │ │ │ │ ldr r3, [pc, #276] @ 288d14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63506,15 +63506,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288bf4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, asr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r2, r8, lsl pc │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, ip, asr #11 │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288d28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63530,15 +63530,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 288db8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 288db8 │ │ │ │ - bl 9d60c0 │ │ │ │ + bl 9d60c8 │ │ │ │ ldr r2, [pc, #260] @ 288e88 │ │ │ │ ldr r3, [pc, #252] @ 288e84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63599,15 +63599,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288d7c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r2], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq r1, r2, r0, sp │ │ │ │ - addeq r0, r6, ip, asr r4 │ │ │ │ + addeq r0, r6, ip, ror #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63622,15 +63622,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288f20 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288f20 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r2, [pc, #260] @ 288ff0 │ │ │ │ ldr r3, [pc, #252] @ 288fec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63691,15 +63691,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288ee4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r4, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r2, r8, lsr #24 │ │ │ │ - strdeq r0, [r6], r4 │ │ │ │ + addeq r0, r6, r4, lsl #6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63714,15 +63714,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 289088 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 289088 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r2, [pc, #260] @ 289158 │ │ │ │ ldr r3, [pc, #252] @ 289154 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63783,15 +63783,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 28904c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r2, r0, asr #21 │ │ │ │ - addeq r0, r6, ip, lsl #3 │ │ │ │ + umulleq r0, r6, ip, r1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00289164 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63875,15 +63875,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2891d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r8, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, ror r0 │ │ │ │ + addeq r0, r6, r4, lsl #1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a218b0 │ │ │ │ │ │ │ │ 002892d0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -64450,15 +64450,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strheq r1, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, ip, asr #15 │ │ │ │ + ldrdeq pc, [r5], ip │ │ │ │ adceq r1, r2, r4 │ │ │ │ │ │ │ │ 00289b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64524,15 +64524,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r0, r2, r4, pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0085f6b0 │ │ │ │ + addeq pc, r5, r0, asr #13 │ │ │ │ adceq r0, r2, r4, ror #29 │ │ │ │ │ │ │ │ 00289c80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64598,15 +64598,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, ror lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umulleq pc, r5, r0, r5 @ │ │ │ │ + addeq pc, r5, r0, lsr #11 │ │ │ │ adceq r0, r2, r4, asr #27 │ │ │ │ │ │ │ │ 00289da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64668,15 +64668,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, asr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, r8, ror r4 @ │ │ │ │ + addeq pc, r5, r8, lsl #9 │ │ │ │ @ instruction: 0x00a20cb0 │ │ │ │ │ │ │ │ 00289eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64731,15 +64731,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, r8, lsl #7 │ │ │ │ + umulleq pc, r5, r8, r3 @ │ │ │ │ @ instruction: 0x00a20bb8 │ │ │ │ │ │ │ │ 00289fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64794,15 +64794,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq pc, r5, r4, r2 @ │ │ │ │ + addeq pc, r5, r4, lsr #5 │ │ │ │ adceq r0, r2, r4, asr #21 │ │ │ │ │ │ │ │ 0028a098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64857,15 +64857,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, ror #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, r0, lsr #3 │ │ │ │ + @ instruction: 0x0085f1b0 │ │ │ │ ldrdeq r0, [r2], r0 @ │ │ │ │ │ │ │ │ 0028a18c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64883,15 +64883,15 @@ │ │ │ │ bne 28a228 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a228 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a228 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a10 │ │ │ │ ldr r2, [pc, #240] @ 28a2e0 │ │ │ │ ldr r3, [pc, #232] @ 28a2dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64947,15 +64947,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a240 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, ror r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r4, lsr #18 │ │ │ │ - addeq pc, r5, r4, asr r0 @ │ │ │ │ + addeq pc, r5, r4, rrx │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a2f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64974,15 +64974,15 @@ │ │ │ │ bne 28a38c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a38c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a38c │ │ │ │ - bl 9d69e0 │ │ │ │ + bl 9d69e8 │ │ │ │ ldr r2, [pc, #220] @ 28a430 │ │ │ │ ldr r3, [pc, #212] @ 28a42c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65033,15 +65033,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a3a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsl #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r0, asr #15 │ │ │ │ - strdeq lr, [r5], r4 │ │ │ │ + addeq lr, r5, r4, lsl #30 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65060,15 +65060,15 @@ │ │ │ │ bne 28a4dc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a4dc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a4dc │ │ │ │ - bl 9d69e0 │ │ │ │ + bl 9d69e8 │ │ │ │ ldr r2, [pc, #220] @ 28a580 │ │ │ │ ldr r3, [pc, #212] @ 28a57c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65119,15 +65119,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a4f4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a206b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r0, ror r6 │ │ │ │ - addeq lr, r5, r4, lsr #27 │ │ │ │ + @ instruction: 0x0085edb4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65144,15 +65144,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28a624 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a624 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a10 │ │ │ │ ldr r2, [pc, #212] @ 28a6c0 │ │ │ │ ldr r3, [pc, #204] @ 28a6bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65201,15 +65201,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a5e4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r8, lsr #10 │ │ │ │ - addeq lr, r5, r8, lsr #24 │ │ │ │ + addeq lr, r5, r8, lsr ip │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a6cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65224,15 +65224,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a758 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a758 │ │ │ │ - bl 9d69e0 │ │ │ │ + bl 9d69e8 │ │ │ │ ldr r2, [pc, #184] @ 28a7dc │ │ │ │ ldr r3, [pc, #176] @ 28a7d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65274,15 +65274,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a71c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r2], r0 @ │ │ │ │ - addeq lr, r5, r8, lsl fp │ │ │ │ + addeq lr, r5, r8, lsr #22 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65297,15 +65297,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a874 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a874 │ │ │ │ - bl 9d69e0 │ │ │ │ + bl 9d69e8 │ │ │ │ ldr r2, [pc, #184] @ 28a8f8 │ │ │ │ ldr r3, [pc, #176] @ 28a8f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65347,15 +65347,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a838 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, lsl r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r0, [r2], r4 @ │ │ │ │ - strdeq lr, [r5], ip │ │ │ │ + addeq lr, r5, ip, lsl #20 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a904 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65373,15 +65373,15 @@ │ │ │ │ bne 28a99c │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a99c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a99c │ │ │ │ - bl 9d60ac │ │ │ │ + bl 9d60b4 │ │ │ │ ldr r2, [pc, #240] @ 28aa58 │ │ │ │ ldr r3, [pc, #232] @ 28aa54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65437,15 +65437,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a9b4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r2], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, ip, lsr #3 │ │ │ │ - addeq lr, r5, r0, ror #17 │ │ │ │ + strdeq lr, [r5], r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028aa68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65464,15 +65464,15 @@ │ │ │ │ bne 28ab00 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28ab00 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28ab00 │ │ │ │ - bl 9d6018 │ │ │ │ + bl 9d6020 │ │ │ │ ldr r2, [pc, #220] @ 28aba8 │ │ │ │ ldr r3, [pc, #212] @ 28aba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65523,15 +65523,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28ab18 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsl #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r8, asr #32 │ │ │ │ - addeq lr, r5, r0, lsl #15 │ │ │ │ + umulleq lr, r5, r0, r7 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028abb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65550,15 +65550,15 @@ │ │ │ │ bne 28ac50 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28ac50 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28ac50 │ │ │ │ - bl 9d6018 │ │ │ │ + bl 9d6020 │ │ │ │ ldr r2, [pc, #220] @ 28acf8 │ │ │ │ ldr r3, [pc, #212] @ 28acf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65609,15 +65609,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28ac68 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsr pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq pc, [r1], r8 @ │ │ │ │ - addeq lr, r5, r0, lsr r6 │ │ │ │ + addeq lr, r5, r0, asr #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028ad08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65634,15 +65634,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28ad98 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28ad98 │ │ │ │ - bl 9d60ac │ │ │ │ + bl 9d60b4 │ │ │ │ ldr r2, [pc, #212] @ 28ae38 │ │ │ │ ldr r3, [pc, #204] @ 28ae34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65691,15 +65691,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ad5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r1], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a1fdb0 │ │ │ │ - @ instruction: 0x0085e4b4 │ │ │ │ + addeq lr, r5, r4, asr #9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ae44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65714,15 +65714,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28aecc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28aecc │ │ │ │ - bl 9d6018 │ │ │ │ + bl 9d6020 │ │ │ │ ldr r2, [pc, #184] @ 28af54 │ │ │ │ ldr r3, [pc, #176] @ 28af50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65764,15 +65764,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ae94 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a1fcb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r1, r8, ror ip @ │ │ │ │ - addeq lr, r5, r4, lsr #7 │ │ │ │ + @ instruction: 0x0085e3b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028af60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65787,15 +65787,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28afe8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28afe8 │ │ │ │ - bl 9d6018 │ │ │ │ + bl 9d6020 │ │ │ │ ldr r2, [pc, #184] @ 28b070 │ │ │ │ ldr r3, [pc, #176] @ 28b06c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65837,15 +65837,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28afb0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq pc, r1, r8, fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r1, ip, asr fp @ │ │ │ │ - addeq lr, r5, r8, lsl #5 │ │ │ │ + umulleq lr, r5, r8, r2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028b07c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65914,15 +65914,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, ror sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq lr, r5, r4, lsl #3 │ │ │ │ + umulleq lr, r5, r4, r1 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a1f9bc │ │ │ │ │ │ │ │ 0028b1ac : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66003,15 +66003,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, lsl r9 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r5, ip, lsr r0 │ │ │ │ + addeq lr, r5, ip, asr #32 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r4, ror r8 @ │ │ │ │ │ │ │ │ 0028b2f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66067,15 +66067,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsl #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r8, asr #30 │ │ │ │ + addeq sp, r5, r8, asr pc │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r8, ror r7 @ │ │ │ │ │ │ │ │ 0028b3e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66131,15 +66131,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, lsl r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r0, asr lr │ │ │ │ + addeq sp, r5, r0, ror #28 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r0, lsl #13 │ │ │ │ │ │ │ │ 0028b4e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66195,15 +66195,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, lsl r6 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r8, asr sp │ │ │ │ + addeq sp, r5, r8, ror #26 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r8, lsl #11 │ │ │ │ │ │ │ │ 0028b5d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66728,15 +66728,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsl #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq sp, [r5], r0 │ │ │ │ + addeq sp, r5, r0, ror #13 │ │ │ │ adceq lr, r1, r8, asr lr │ │ │ │ │ │ │ │ 0028bd10 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66836,15 +66836,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [r1], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r8, lsr #10 │ │ │ │ + addeq sp, r5, r8, lsr r5 │ │ │ │ @ instruction: 0x00a1ecb0 │ │ │ │ │ │ │ │ 0028beb8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66944,15 +66944,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r0, lsl #7 │ │ │ │ + umulleq sp, r5, r0, r3 │ │ │ │ adceq lr, r1, r8, lsl #22 │ │ │ │ │ │ │ │ 0028c060 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67052,15 +67052,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, lsl #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq sp, [r5], r8 │ │ │ │ + addeq sp, r5, r8, ror #3 │ │ │ │ adceq lr, r1, r0, ror #18 │ │ │ │ │ │ │ │ 0028c208 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67160,15 +67160,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, ror #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r0, lsr r0 │ │ │ │ + addeq sp, r5, r0, asr #32 │ │ │ │ @ instruction: 0x00a1e7b8 │ │ │ │ │ │ │ │ 0028c3b0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67268,15 +67268,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, r8, lsl #29 │ │ │ │ + umulleq ip, r5, r8, lr │ │ │ │ adceq lr, r1, r0, lsl r6 │ │ │ │ │ │ │ │ 0028c558 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67376,15 +67376,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r1, r4, r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, r0, ror #25 │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ adceq lr, r1, r8, ror #8 │ │ │ │ │ │ │ │ 0028c700 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67484,15 +67484,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, r8, lsr fp │ │ │ │ + addeq ip, r5, r8, asr #22 │ │ │ │ adceq lr, r1, r0, asr #5 │ │ │ │ │ │ │ │ 0028c8a8 : │ │ │ │ mov r3, #0 │ │ │ │ b 260a18 │ │ │ │ │ │ │ │ 0028c8b0 : │ │ │ │ @@ -67521,46 +67521,46 @@ │ │ │ │ b 260db8 │ │ │ │ ldr r3, [pc, #180] @ 28c9c0 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c970 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6e88 │ │ │ │ + bl 9d6e90 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c97c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6e38 │ │ │ │ + bl 9d6e40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c97c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6e4c │ │ │ │ + bl 9d6e54 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c8ec │ │ │ │ b 28c914 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6e88 │ │ │ │ + bl 9d6e90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c8ec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6e60 │ │ │ │ + bl 9d6e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c8ec │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67590,46 +67590,46 @@ │ │ │ │ b 260db8 │ │ │ │ ldr r3, [pc, #180] @ 28cacc │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ca7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6e88 │ │ │ │ + bl 9d6e90 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca88 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6e38 │ │ │ │ + bl 9d6e40 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca88 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6e4c │ │ │ │ + bl 9d6e54 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c9f8 │ │ │ │ b 28ca20 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6e88 │ │ │ │ + bl 9d6e90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c9f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6e60 │ │ │ │ + bl 9d6e68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c9f8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67676,33 +67676,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28cbe8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d66bc │ │ │ │ + bl 9d66c4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cbf8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d666c │ │ │ │ + bl 9d6674 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cbf8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67712,22 +67712,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28cb14 │ │ │ │ b 28cb68 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d66bc │ │ │ │ + bl 9d66c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cb14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6694 │ │ │ │ + bl 9d669c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28cb14 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -67774,33 +67774,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28cd68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d66bc │ │ │ │ + bl 9d66c4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cd78 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d666c │ │ │ │ + bl 9d6674 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cd78 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67810,22 +67810,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28cc94 │ │ │ │ b 28cce8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d66bc │ │ │ │ + bl 9d66c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cc94 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6694 │ │ │ │ + bl 9d669c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28cc94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68024,21 +68024,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 28d0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ ldrdeq sp, [r1], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, r4, lsr r3 │ │ │ │ - addeq ip, r5, r4, lsr #5 │ │ │ │ - @ instruction: 0xffff0000 │ │ │ │ + addeq ip, r5, r4, asr #6 │ │ │ │ @ instruction: 0x0085c2b4 │ │ │ │ + @ instruction: 0xffff0000 │ │ │ │ + addeq ip, r5, r4, asr #5 │ │ │ │ strdeq sp, [r1], r0 @ │ │ │ │ - addeq ip, r5, ip, lsl r2 │ │ │ │ - rsbseq fp, r4, ip, lsl sp │ │ │ │ + addeq ip, r5, ip, lsr #4 │ │ │ │ + rsbseq fp, r4, ip, lsr #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68136,22 +68136,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq sp, r1, r8, lsr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, r0, ror r1 │ │ │ │ - addeq ip, r5, lr, ror #1 │ │ │ │ + addeq ip, r5, r0, lsl #3 │ │ │ │ + strdeq ip, [r5], lr │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq ip, [r5], r8 │ │ │ │ + addeq ip, r5, r8, lsl #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sp, r1, r0, lsr r9 │ │ │ │ - addeq ip, r5, r4, rrx │ │ │ │ - rsbseq fp, r4, r4, ror #22 │ │ │ │ + addeq ip, r5, r4, ror r0 │ │ │ │ + rsbseq fp, r4, r4, ror fp │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68248,24 +68248,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 28d440 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq ip, r5, r0 │ │ │ │ + addeq ip, r5, r0, lsl r0 │ │ │ │ adceq sp, r1, ip, asr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, r4, lsr pc │ │ │ │ + addeq fp, r5, r4, asr #30 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, r8, lsr pc │ │ │ │ + addeq fp, r5, r8, asr #30 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sp, r1, r0, ror r7 │ │ │ │ - addeq fp, r5, r4, lsr #29 │ │ │ │ - rsbseq fp, r4, r4, lsr #19 │ │ │ │ + @ instruction: 0x0085beb4 │ │ │ │ + ldrheq fp, [r4], #-148 @ 0xffffff6c @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68365,22 +68365,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq sp, r1, ip, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, r4, lsl #28 │ │ │ │ - addeq fp, r5, lr, ror sp │ │ │ │ + addeq fp, r5, r4, lsl lr │ │ │ │ + addeq fp, r5, lr, lsl #27 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq fp, r5, ip, ror sp │ │ │ │ + addeq fp, r5, ip, lsl #27 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x00a1d5b4 │ │ │ │ - addeq fp, r5, r0, ror #25 │ │ │ │ - rsbseq fp, r4, r0, ror #15 │ │ │ │ + strdeq fp, [r5], r0 │ │ │ │ + ldrsheq fp, [r4], #-112 @ 0xffffff90 @ │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d608 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68477,20 +68477,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 28d7b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ ldrdeq sp, [r1], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, r0, lsr ip │ │ │ │ - addeq fp, r5, r0, lsr #23 │ │ │ │ + addeq fp, r5, r0, asr #24 │ │ │ │ + @ instruction: 0x0085bbb0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq sp, [r1], r8 @ │ │ │ │ - addeq fp, r5, r8, lsr #22 │ │ │ │ - rsbseq fp, r4, r8, lsr #12 │ │ │ │ + addeq fp, r5, r8, lsr fp │ │ │ │ + rsbseq fp, r4, r8, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d7b8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68583,19 +68583,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 28d950 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq sp, r1, r4, lsr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, r6, lsl sl │ │ │ │ + addeq fp, r5, r6, lsr #20 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq sp, r1, ip, ror #4 │ │ │ │ - addeq fp, r5, r8, lsl #19 │ │ │ │ - rsbseq fp, r4, r8, lsl #9 │ │ │ │ + umulleq fp, r5, r8, r9 │ │ │ │ + @ instruction: 0x0074b498 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -68813,22 +68813,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28dce8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28dcec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq fp, r5, r4, ror #17 │ │ │ │ - addeq fp, r5, r0, lsl #16 │ │ │ │ + strdeq fp, [r5], r4 │ │ │ │ + addeq fp, r5, r0, lsl r8 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq fp, r5, r8, lsr r6 │ │ │ │ - @ instruction: 0x0074b19c │ │ │ │ - ldrheq fp, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq fp, r5, r4, ror #11 │ │ │ │ - rsbseq fp, r4, ip, ror #1 │ │ │ │ + addeq fp, r5, r8, asr #12 │ │ │ │ + rsbseq fp, r4, ip, lsr #3 │ │ │ │ + rsbseq fp, r4, r8, asr #3 │ │ │ │ + strdeq fp, [r5], r4 │ │ │ │ + ldrsheq fp, [r4], #-12 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028dcf0 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 28dd60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -68998,31 +68998,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -69148,23 +69148,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umlaleq ip, r1, r4, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, r4, ror #7 │ │ │ │ - addeq fp, r5, r4, ror r3 │ │ │ │ + strdeq fp, [r5], r4 │ │ │ │ + addeq fp, r5, r4, lsl #7 │ │ │ │ adceq ip, r1, r4, lsl #21 │ │ │ │ - addeq fp, r5, r8, ror r1 │ │ │ │ - strdeq fp, [r5], ip │ │ │ │ - rsbseq sl, r4, r0, lsl #24 │ │ │ │ - ldrdeq fp, [r5], r0 │ │ │ │ - rsbseq sl, r4, r4, lsr ip │ │ │ │ - rsbseq sl, r4, r0, asr ip │ │ │ │ + addeq fp, r5, r8, lsl #3 │ │ │ │ + addeq fp, r5, ip, lsl #2 │ │ │ │ + rsbseq sl, r4, r0, lsl ip │ │ │ │ + addeq fp, r5, r0, ror #1 │ │ │ │ + rsbseq sl, r4, r4, asr #24 │ │ │ │ + rsbseq sl, r4, r0, ror #24 │ │ │ │ │ │ │ │ 0028e214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -69379,22 +69379,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28e5a0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28e5a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq fp, r5, r8, lsr #32 │ │ │ │ - addeq sl, r5, r2, asr pc │ │ │ │ + addeq fp, r5, r8, lsr r0 │ │ │ │ + addeq sl, r5, r2, ror #30 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - addeq sl, r5, r0, lsl #27 │ │ │ │ - rsbseq sl, r4, r4, ror #17 │ │ │ │ - rsbseq sl, r4, r0, lsl #18 │ │ │ │ - addeq sl, r5, ip, lsr #26 │ │ │ │ - rsbseq sl, r4, r4, lsr r8 │ │ │ │ + umulleq sl, r5, r0, sp │ │ │ │ + ldrsheq sl, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, r4, r0, lsl r9 │ │ │ │ + addeq sl, r5, ip, lsr sp │ │ │ │ + rsbseq sl, r4, r4, asr #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e5a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69494,59 +69494,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -69574,43 +69574,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -69666,33 +69666,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -69752,37 +69752,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -69838,15 +69838,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -70331,35 +70331,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq ip, r1, r4, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq sl, r5, ip, lsr #23 │ │ │ │ - addeq sl, r5, lr, ror #8 │ │ │ │ + @ instruction: 0x0085abbc │ │ │ │ + addeq sl, r5, lr, ror r4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq fp, r1, r0, lsl #24 │ │ │ │ - addeq sl, r5, sl, lsr #4 │ │ │ │ + addeq sl, r5, sl, lsr r2 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq sl, r5, r8, ror r0 │ │ │ │ - ldrsbeq r9, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r9, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - addeq sl, r5, r4 │ │ │ │ - rsbseq r9, r4, r8, lsl #22 │ │ │ │ + addeq sl, r5, r8, lsl #1 │ │ │ │ + rsbseq r9, r4, ip, ror #23 │ │ │ │ + rsbseq r9, r4, r8, lsl #24 │ │ │ │ + addeq sl, r5, r4, lsl r0 │ │ │ │ + rsbseq r9, r4, r8, lsl fp │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - umulleq r9, r5, r0, lr │ │ │ │ - rsbseq r9, r4, ip, ror #20 │ │ │ │ - ldrsheq r9, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - addeq r9, r5, ip, ror #28 │ │ │ │ - rsbseq r9, r4, ip, ror #18 │ │ │ │ + addeq r9, r5, r0, lsr #29 │ │ │ │ + rsbseq r9, r4, ip, ror sl │ │ │ │ + rsbseq r9, r4, r0, lsl #20 │ │ │ │ + addeq r9, r5, ip, ror lr │ │ │ │ + rsbseq r9, r4, ip, ror r9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028f4b4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70455,59 +70455,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70533,39 +70533,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70622,33 +70622,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -70708,35 +70708,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -70794,15 +70794,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -70976,19 +70976,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r1, r0, lsr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00859cb0 │ │ │ │ + addeq r9, r5, r0, asr #25 │ │ │ │ adceq sl, r1, ip, asr #27 │ │ │ │ - addeq r9, r5, r8, asr #9 │ │ │ │ - addeq r9, r5, r0, ror #8 │ │ │ │ - rsbseq r8, r4, r4, ror #30 │ │ │ │ + ldrdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, r0, ror r4 │ │ │ │ + rsbseq r8, r4, r4, ror pc │ │ │ │ │ │ │ │ 0028fe7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 28ff84 │ │ │ │ @@ -71051,15 +71051,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, ror ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, r8, ror #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, ip, asr #23 │ │ │ │ │ │ │ │ 0028ff98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71127,15 +71127,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x008592b0 │ │ │ │ + addeq r9, r5, r0, asr #5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r4, lsr #21 │ │ │ │ │ │ │ │ 002900c0 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 290108 │ │ │ │ @@ -71163,17 +71163,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r9, r5, ip, ror r1 │ │ │ │ - rsbseq r8, r4, r0, ror #25 │ │ │ │ - ldrsheq r8, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r9, r5, ip, lsl #3 │ │ │ │ + ldrsheq r8, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r8, r4, ip, lsl #26 │ │ │ │ │ │ │ │ 00290148 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 290194 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -71200,17 +71200,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2901d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - strdeq r9, [r5], r0 │ │ │ │ - rsbseq r8, r4, r4, asr ip │ │ │ │ - rsbseq r8, r4, r0, ror ip │ │ │ │ + addeq r9, r5, r0, lsl #2 │ │ │ │ + rsbseq r8, r4, r4, ror #24 │ │ │ │ + rsbseq r8, r4, r0, lsl #25 │ │ │ │ │ │ │ │ 002901d4 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29022c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -71240,17 +71240,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r9, r5, r8, asr r0 │ │ │ │ - ldrheq r8, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsbeq r8, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r9, r5, r8, rrx │ │ │ │ + rsbseq r8, r4, ip, asr #23 │ │ │ │ + rsbseq r8, r4, r8, ror #23 │ │ │ │ │ │ │ │ 0029026c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -71289,17 +71289,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r8, r5, ip, pc @ │ │ │ │ - rsbseq r8, r4, r0, lsl #22 │ │ │ │ - rsbseq r8, r4, ip, lsl fp │ │ │ │ + addeq r8, r5, ip, lsr #31 │ │ │ │ + rsbseq r8, r4, r0, lsl fp │ │ │ │ + rsbseq r8, r4, ip, lsr #22 │ │ │ │ │ │ │ │ 00290328 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 290360 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -71321,17 +71321,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29039c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r8, r5, r4, lsr #30 │ │ │ │ - rsbseq r8, r4, r8, lsl #21 │ │ │ │ - rsbseq r8, r4, r4, lsr #21 │ │ │ │ + addeq r8, r5, r4, lsr pc │ │ │ │ + @ instruction: 0x00748a98 │ │ │ │ + ldrheq r8, [r4], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 002903a0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2903e8 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -72232,21 +72232,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 290f64 │ │ │ │ b 290e5c │ │ │ │ bl 24ac64 │ │ │ │ - addeq r8, r5, r6, asr r9 │ │ │ │ - addeq r8, r5, r7, lsr #18 │ │ │ │ + addeq r8, r5, r6, ror #18 │ │ │ │ + addeq r8, r5, r7, lsr r9 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r8, r5, r8, ror #2 │ │ │ │ - rsbseq r7, r4, r8, asr sp │ │ │ │ + addeq r8, r5, r8, ror r1 │ │ │ │ + rsbseq r7, r4, r8, ror #26 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 00291190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72520,22 +72520,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ adceq r9, r1, r4, lsl #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r5, ip, lsr #30 │ │ │ │ - addeq r7, r5, ip, lsr #29 │ │ │ │ + addeq r7, r5, ip, lsr pc │ │ │ │ + @ instruction: 0x00857ebc │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r9, r1, r8, lsl r6 │ │ │ │ - addeq r7, r5, ip, asr sp │ │ │ │ - addeq r7, r5, r8, lsr sp │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - rsbseq r7, r4, r0, ror #17 │ │ │ │ + addeq r7, r5, ip, ror #26 │ │ │ │ + addeq r7, r5, r8, asr #26 │ │ │ │ + addeq r7, r5, r4, lsl #26 │ │ │ │ + ldrsheq r7, [r4], #-128 @ 0xffffff80 @ │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 00291604 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72680,15 +72680,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 291828 │ │ │ │ mov r0, r4 │ │ │ │ bl 2917bc │ │ │ │ - bl 731688 │ │ │ │ + bl 731690 │ │ │ │ b 291820 │ │ │ │ │ │ │ │ 00291830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -72708,59 +72708,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ ldr r2, [pc, #16] @ 29189c │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 291804 │ │ │ │ - rsbseq r7, r4, r4, asr #14 │ │ │ │ - umulleq r8, r5, r4, r1 │ │ │ │ - rsbseq r7, r4, r0, lsr #14 │ │ │ │ + rsbseq r7, r4, r4, asr r7 │ │ │ │ + addeq r8, r5, r4, lsr #3 │ │ │ │ + rsbseq r7, r4, r0, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002918a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002918c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002918ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291938 : │ │ │ │ @@ -72800,53 +72800,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002919b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002919d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -72869,15 +72869,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 9949ac │ │ │ │ + bl 9949b4 │ │ │ │ ldr r2, [pc, #64] @ 291b00 │ │ │ │ ldr r3, [pc, #56] @ 291afc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72912,15 +72912,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 994a1c │ │ │ │ + bl 994a24 │ │ │ │ ldr r2, [pc, #64] @ 291ba4 │ │ │ │ ldr r3, [pc, #56] @ 291ba0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72982,15 +72982,15 @@ │ │ │ │ 00291c38 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 291c70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7058 │ │ │ │ + bl 9d7060 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73008,36 +73008,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7128 │ │ │ │ + bl 9d7130 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7080 │ │ │ │ + bl 9d7088 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291cdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d70c4 │ │ │ │ + bl 9d70cc │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291d00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80707,20 +80707,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 298fc4 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r1, r1, r4, ror fp │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbseq pc, r3, r0, ror sl @ │ │ │ │ + rsbseq pc, r3, r0, lsl #21 │ │ │ │ ldr r1, [pc, #8] @ 298fd8 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 990c58 │ │ │ │ - rsbseq pc, r3, r4, asr sl @ │ │ │ │ + b 990c60 │ │ │ │ + rsbseq pc, r3, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2991e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -80797,26 +80797,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a8910 │ │ │ │ + bl 9a8918 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248ce4 │ │ │ │ bl 249800 │ │ │ │ ldr r1, [pc, #160] @ 2991ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2991f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ b 2990e0 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2990ac │ │ │ │ ldr ip, [pc, #132] @ 2991f4 │ │ │ │ ldr r3, [pc, #132] @ 2991f8 │ │ │ │ ldr r1, [pc, #132] @ 2991fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -80841,32 +80841,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 29921c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ ldr r0, [pc, #68] @ 299220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ bl 24ac64 │ │ │ │ adceq r1, r1, r4, lsl fp │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - ldrdeq r0, [r5], r0 @ │ │ │ │ - ldrheq ip, [pc], #-36 @ │ │ │ │ - ldrdeq sl, [r2], r8 │ │ │ │ - addeq r0, r5, r0, lsr #17 │ │ │ │ - rsbseq r0, r4, r8, lsr #30 │ │ │ │ - rsbseq r0, r4, r0, lsr #30 │ │ │ │ - addeq r0, r5, r8, ror r8 │ │ │ │ - rsbseq r0, r4, r0, lsl #30 │ │ │ │ + addeq r0, r5, r0, ror #17 │ │ │ │ + rsbseq ip, pc, r4, asr #5 │ │ │ │ + addeq sl, r2, r8, ror #27 │ │ │ │ + @ instruction: 0x008508b0 │ │ │ │ + rsbseq r0, r4, r8, lsr pc │ │ │ │ + rsbseq r0, r4, r0, lsr pc │ │ │ │ + addeq r0, r5, r8, lsl #17 │ │ │ │ + rsbseq r0, r4, r0, lsl pc │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - rsbseq r0, r4, ip, lsl #30 │ │ │ │ - addeq r0, r5, r4, asr r8 │ │ │ │ - ldrsbeq r0, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r0, r4, ip, lsl pc │ │ │ │ + addeq r0, r5, r4, ror #16 │ │ │ │ + rsbseq r0, r4, ip, ror #29 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - rsbseq r0, r4, r4, lsl #30 │ │ │ │ + rsbseq r0, r4, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2994f8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -80970,58 +80970,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 976808 │ │ │ │ + bl 976810 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29934c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 2492d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2994d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 299520 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r0, [pc, #256] @ 299524 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998d30 │ │ │ │ + bl 998d38 │ │ │ │ b 299364 │ │ │ │ ldr r3, [pc, #240] @ 299528 │ │ │ │ ldr ip, [pc, #240] @ 29952c │ │ │ │ ldr r1, [pc, #240] @ 299530 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #1 │ │ │ │ b 299394 │ │ │ │ ldr r3, [pc, #200] @ 299534 │ │ │ │ ldr ip, [pc, #200] @ 299538 │ │ │ │ ldr r1, [pc, #200] @ 29953c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 29945c │ │ │ │ mov r0, #20 │ │ │ │ bl 2489d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -81042,44 +81042,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 248a50 │ │ │ │ mov r7, r0 │ │ │ │ b 29940c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r1], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r4, ip, asr #29 │ │ │ │ - ldrsbeq r0, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq r0, [r4], #-236 @ 0xffffff14 @ │ │ │ │ rsbseq r0, r4, r0, ror #29 │ │ │ │ - @ instruction: 0x00740e94 │ │ │ │ - addeq r5, r0, r8, ror #22 │ │ │ │ - rsbseq r0, r4, r8, lsr #29 │ │ │ │ - @ instruction: 0x00740e94 │ │ │ │ + ldrsheq r0, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r0, r4, r4, lsr #29 │ │ │ │ + addeq r5, r0, r8, ror fp │ │ │ │ + ldrheq r0, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r0, r4, r4, lsr #29 │ │ │ │ adceq r1, r1, r8, ror r7 │ │ │ │ - ldrsbeq r0, [r4], #-220 @ 0xffffff24 @ │ │ │ │ rsbseq r0, r4, ip, ror #27 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ + ldrsheq r0, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r0, r5, ip, ror #11 │ │ │ │ + rsbseq r0, r4, ip, ror #26 │ │ │ │ + rsbseq r0, r4, r0, ror ip │ │ │ │ + @ instruction: 0x008505b4 │ │ │ │ rsbseq r0, r4, ip, asr sp │ │ │ │ - rsbseq r0, r4, r0, ror #24 │ │ │ │ - addeq r0, r5, r4, lsr #11 │ │ │ │ - rsbseq r0, r4, ip, asr #26 │ │ │ │ - rsbseq r0, r4, ip, lsr #24 │ │ │ │ - @ instruction: 0x007df494 │ │ │ │ - rsbseq r0, r4, r8, lsl #26 │ │ │ │ + rsbseq r0, r4, ip, lsr ip │ │ │ │ + rsbseq pc, sp, r4, lsr #9 │ │ │ │ + rsbseq r0, r4, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2995f4 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2995c8 │ │ │ │ mov r6, r1 │ │ │ │ - bl 730ce0 │ │ │ │ + bl 730ce8 │ │ │ │ ldr r3, [pc, #120] @ 2995f8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2995fc │ │ │ │ ldr r5, [pc, #112] @ 299600 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -81091,35 +81091,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 298fdc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 299608 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 990c58 │ │ │ │ + b 990c60 │ │ │ │ ldr r3, [pc, #60] @ 29960c │ │ │ │ ldr lr, [pc, #60] @ 299610 │ │ │ │ ldr r1, [pc, #60] @ 299614 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r1, r1, ip, lsr #11 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - rsbseq r0, r4, r4, lsl fp │ │ │ │ + rsbseq r0, r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - addeq r0, r5, r4, asr #8 │ │ │ │ - rsbseq r0, r4, r4, asr ip │ │ │ │ - rsbseq r0, r4, r8, asr #21 │ │ │ │ + addeq r0, r5, r4, asr r4 │ │ │ │ + rsbseq r0, r4, r4, ror #24 │ │ │ │ + ldrsbeq r0, [r4], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 00299618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2996f4 │ │ │ │ @@ -81149,15 +81149,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 299710 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a3320 │ │ │ │ + bl 9a3328 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2996cc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -81172,22 +81172,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 97c9c0 │ │ │ │ + blhi 97c9c0 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adceq r1, r1, r4, lsr #9 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - addeq r0, r5, r0, asr #6 │ │ │ │ - rsbseq r4, sl, r4, asr r2 │ │ │ │ - rsbseq r0, r4, r4, asr #19 │ │ │ │ + addeq r0, r5, r0, asr r3 │ │ │ │ + rsbseq r4, sl, r4, ror #4 │ │ │ │ + ldrsbeq r0, [r4], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 00299720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 29980c │ │ │ │ @@ -81201,34 +81201,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 99a390 │ │ │ │ + bl 99a398 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99d624 │ │ │ │ + bl 99d62c │ │ │ │ ldr r6, [pc, #148] @ 299818 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 299800 │ │ │ │ ldr r3, [pc, #136] @ 29981c │ │ │ │ ldr r1, [pc, #136] @ 299820 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99cc54 │ │ │ │ + bl 99cc5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 99d244 │ │ │ │ + bl 99d24c │ │ │ │ ldr r2, [pc, #96] @ 299824 │ │ │ │ ldr r3, [pc, #72] @ 299810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81243,15 +81243,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r1], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r0, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r0, r4, ip, lsl #22 │ │ │ │ umlaleq r1, r1, r4, r3 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ adceq r1, r1, r0, asr r3 │ │ │ │ │ │ │ │ 00299828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81297,15 +81297,15 @@ │ │ │ │ bl 24b210 │ │ │ │ ldr r1, [pc, #136] @ 29995c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 299914 │ │ │ │ ldr r1, [pc, #100] @ 299960 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -81322,22 +81322,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 298fdc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 29996c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 990c58 │ │ │ │ + b 990c60 │ │ │ │ ldrdeq r1, [r1], r4 @ │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - ldrheq pc, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq pc, r3, r8, asr #3 │ │ │ │ adceq r4, r1, r4, ror #15 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rsbseq r0, r4, r4, lsl #15 │ │ │ │ + @ instruction: 0x00740794 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 00299970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81356,15 +81356,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 2489d8 │ │ │ │ ldr fp, [pc, #1248] @ 299ea0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 7014d4 │ │ │ │ + bl 7014dc │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5d2bb0 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -81383,15 +81383,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 299e38 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9a887c │ │ │ │ + bl 9a8884 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a85c │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -81491,15 +81491,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 299d98 │ │ │ │ ldr r1, [pc, #744] @ 299ec4 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 299a00 │ │ │ │ @@ -81513,17 +81513,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a8910 │ │ │ │ + bl 9a8918 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #632] @ 299ed4 │ │ │ │ ldr r3, [pc, #572] @ 299e9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81550,15 +81550,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 24aa6c │ │ │ │ b 299c40 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 299ee4 │ │ │ │ @@ -81569,44 +81569,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 299cd4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 299ef0 │ │ │ │ ldr r2, [pc, #448] @ 299ef4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 299ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 299cd4 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 249800 │ │ │ │ ldr r3, [pc, #400] @ 299efc │ │ │ │ ldr r1, [pc, #400] @ 299f00 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 299f04 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 299cd4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 299f08 │ │ │ │ ldr r3, [pc, #348] @ 299f0c │ │ │ │ ldr r2, [pc, #348] @ 299f10 │ │ │ │ @@ -81614,22 +81614,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299e40 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ b 299c4c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 299f14 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 299f18 │ │ │ │ @@ -81638,25 +81638,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 299cd4 │ │ │ │ mov r7, #0 │ │ │ │ b 299c4c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 299828 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ b 299c4c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 299afc │ │ │ │ ldr r3, [pc, #172] @ 299f20 │ │ │ │ ldr ip, [pc, #172] @ 299f24 │ │ │ │ ldr r1, [pc, #172] @ 299f28 │ │ │ │ @@ -81668,47 +81668,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r1, r8, asr r1 │ │ │ │ andeq r2, r0, r0, lsr #27 │ │ │ │ - rsbseq r0, r4, r8, lsl #16 │ │ │ │ - rsbseq r0, r4, r8, lsr #16 │ │ │ │ + rsbseq r0, r4, r8, lsl r8 │ │ │ │ + rsbseq r0, r4, r8, lsr r8 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - rsbseq r0, r4, ip, asr #11 │ │ │ │ + ldrsbeq r0, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - rsbseq r0, r4, r8, asr #9 │ │ │ │ - addeq pc, r4, r0, lsl #28 │ │ │ │ - rsbseq r0, r4, r8, lsr r6 │ │ │ │ - rsbseq r0, r4, r4, lsl #9 │ │ │ │ + ldrsbeq r0, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq pc, r4, r0, lsl lr @ │ │ │ │ + rsbseq r0, r4, r8, asr #12 │ │ │ │ + @ instruction: 0x00740494 │ │ │ │ @ instruction: 0x00a10eb8 │ │ │ │ - addeq pc, r4, ip, ror #26 │ │ │ │ - rsbseq r0, r4, r4, lsr #11 │ │ │ │ - ldrsheq r0, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq pc, r4, r4, lsl sp @ │ │ │ │ - rsbseq r0, r4, r8, lsl #13 │ │ │ │ - @ instruction: 0x00740390 │ │ │ │ - ldrdeq pc, [r4], ip │ │ │ │ - rsbseq r0, r4, r0, asr r5 │ │ │ │ - rsbseq r0, r4, r8, asr r3 │ │ │ │ - rsbseq r0, r4, r8, ror #10 │ │ │ │ - rsbseq r0, r4, r4, lsr #6 │ │ │ │ - umulleq pc, r4, ip, ip @ │ │ │ │ - rsbseq r0, r4, ip, ror #5 │ │ │ │ - addeq pc, r4, r8, ror #24 │ │ │ │ - rsbseq r0, r4, ip, lsr r6 │ │ │ │ - rsbseq r0, r4, r4, lsl #10 │ │ │ │ - addeq pc, r4, r0, lsl #24 │ │ │ │ - rsbseq r0, r4, r8, ror r2 │ │ │ │ - addeq pc, r4, r0, lsr #23 │ │ │ │ - ldrdeq sl, [r2], r0 │ │ │ │ - rsbseq r0, r4, r4, lsr #4 │ │ │ │ + addeq pc, r4, ip, ror sp @ │ │ │ │ + ldrheq r0, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r0, r4, r0, lsl #8 │ │ │ │ + addeq pc, r4, r4, lsr #26 │ │ │ │ + @ instruction: 0x00740698 │ │ │ │ + rsbseq r0, r4, r0, lsr #7 │ │ │ │ + addeq pc, r4, ip, ror #25 │ │ │ │ + rsbseq r0, r4, r0, ror #10 │ │ │ │ + rsbseq r0, r4, r8, ror #6 │ │ │ │ + rsbseq r0, r4, r8, ror r5 │ │ │ │ + rsbseq r0, r4, r4, lsr r3 │ │ │ │ + addeq pc, r4, ip, lsr #25 │ │ │ │ + ldrsheq r0, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq pc, r4, r8, ror ip @ │ │ │ │ + rsbseq r0, r4, ip, asr #12 │ │ │ │ + rsbseq r0, r4, r4, lsl r5 │ │ │ │ + addeq pc, r4, r0, lsl ip @ │ │ │ │ + rsbseq r0, r4, r8, lsl #5 │ │ │ │ + @ instruction: 0x0084fbb0 │ │ │ │ + addeq sl, r2, r0, ror #1 │ │ │ │ + rsbseq r0, r4, r4, lsr r2 │ │ │ │ │ │ │ │ 00299f2c : │ │ │ │ mov r3, #0 │ │ │ │ b 299828 │ │ │ │ │ │ │ │ 00299f34 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -81725,15 +81725,15 @@ │ │ │ │ b 29b424 │ │ │ │ │ │ │ │ 00299f54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299f94 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81748,15 +81748,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 29a02c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81791,15 +81791,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 29a0d8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 29a09c │ │ │ │ @@ -81829,15 +81829,15 @@ │ │ │ │ strdeq r4, [r1], r4 @ │ │ │ │ │ │ │ │ 0029a0dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 29a11c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81852,15 +81852,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 29a1b4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81895,15 +81895,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 29a260 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 29a224 │ │ │ │ @@ -81977,15 +81977,15 @@ │ │ │ │ 0029a2e4 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029a2ec : │ │ │ │ ldr r3, [pc, #40] @ 29a31c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82010,21 +82010,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 29a3a8 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 732bf4 │ │ │ │ + bl 732bfc │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82042,15 +82042,15 @@ │ │ │ │ │ │ │ │ 0029a3bc : │ │ │ │ ldr r3, [pc, #192] @ 29a484 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 29a488 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 29a48c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -82099,15 +82099,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 29a4ec │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -82161,15 +82161,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 29a62c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 29a630 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82208,17 +82208,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29a63c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r3, r1, r4, asr fp │ │ │ │ - strdeq pc, [r4], r4 │ │ │ │ - addeq pc, r4, r0, ror r4 @ │ │ │ │ - rsbseq pc, r3, r8, lsl lr @ │ │ │ │ + addeq pc, r4, r4, lsl #10 │ │ │ │ + addeq pc, r4, r0, lsl #9 │ │ │ │ + rsbseq pc, r3, r8, lsr #28 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 0029a640 : │ │ │ │ b 29c23c │ │ │ │ │ │ │ │ 0029a644 : │ │ │ │ ldr r3, [pc, #52] @ 29a680 │ │ │ │ @@ -82231,33 +82231,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 29a688 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ adceq r0, r1, r8, asr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq pc, pc, ip, asr #19 │ │ │ │ + ldrsbeq pc, [pc], #-156 @ │ │ │ │ │ │ │ │ 0029a68c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 29a6b8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 976808 │ │ │ │ + b 976810 │ │ │ │ │ │ │ │ 0029a6c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 29a824 │ │ │ │ @@ -82266,19 +82266,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 29a82c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a7f8 │ │ │ │ - bl 75efc0 │ │ │ │ + bl 75efc8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 24aec8 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -82345,27 +82345,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r1, ip, lsr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r3, [r1], r0 @ │ │ │ │ adceq r0, r1, r8, asr r3 │ │ │ │ - addeq pc, r4, r8, lsl #5 │ │ │ │ - rsbseq pc, r3, r0, asr #24 │ │ │ │ - rsbseq pc, r3, ip, lsr #24 │ │ │ │ + umulleq pc, r4, r8, r2 @ │ │ │ │ + rsbseq pc, r3, r0, asr ip @ │ │ │ │ + rsbseq pc, r3, ip, lsr ip @ │ │ │ │ │ │ │ │ 0029a840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 29a8fc │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a8d4 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -82377,15 +82377,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 29a900 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71f498 │ │ │ │ + bl 71f4a0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82399,49 +82399,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r3, r1, ip, ror #16 │ │ │ │ adceq r3, r1, ip, lsr #16 │ │ │ │ - addeq pc, r4, ip, lsr #3 │ │ │ │ - rsbseq pc, r3, r4, ror #22 │ │ │ │ - rsbseq pc, r3, r0, asr fp @ │ │ │ │ + @ instruction: 0x0084f1bc │ │ │ │ + rsbseq pc, r3, r4, ror fp @ │ │ │ │ + rsbseq pc, r3, r0, ror #22 │ │ │ │ │ │ │ │ 0029a910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 29a978 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a950 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75f0e8 │ │ │ │ + b 75f0f0 │ │ │ │ ldr r3, [pc, #36] @ 29a97c │ │ │ │ ldr ip, [pc, #36] @ 29a980 │ │ │ │ ldr r1, [pc, #36] @ 29a984 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ umlaleq r3, r1, ip, r7 │ │ │ │ - addeq pc, r4, r0, lsr r1 @ │ │ │ │ - rsbseq pc, r3, r8, ror #21 │ │ │ │ - ldrsbeq pc, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + addeq pc, r4, r0, asr #2 │ │ │ │ + ldrsheq pc, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq pc, r3, r4, ror #21 │ │ │ │ │ │ │ │ 0029a988 : │ │ │ │ b 29c254 │ │ │ │ │ │ │ │ 0029a98c : │ │ │ │ b 29c334 │ │ │ │ │ │ │ │ @@ -82474,17 +82474,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29aa1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - umulleq pc, r4, ip, r0 @ │ │ │ │ - rsbseq pc, r3, r0, ror #20 │ │ │ │ - rsbseq pc, r3, ip, lsr sl @ │ │ │ │ + addeq pc, r4, ip, lsr #1 │ │ │ │ + rsbseq pc, r3, r0, ror sl @ │ │ │ │ + rsbseq pc, r3, ip, asr #20 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029aa20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -82525,17 +82525,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29aae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ - @ instruction: 0x0073f99c │ │ │ │ - rsbseq pc, r3, r8, ror r9 @ │ │ │ │ + addeq lr, r4, r8, ror #31 │ │ │ │ + rsbseq pc, r3, ip, lsr #19 │ │ │ │ + rsbseq pc, r3, r8, lsl #19 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029aae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82566,17 +82566,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ab7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq lr, r4, ip, lsr pc │ │ │ │ - rsbseq pc, r3, r0, lsl #18 │ │ │ │ - ldrsbeq pc, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + addeq lr, r4, ip, asr #30 │ │ │ │ + rsbseq pc, r3, r0, lsl r9 @ │ │ │ │ + rsbseq pc, r3, ip, ror #17 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029ab80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82610,17 +82610,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ac24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - umulleq lr, r4, r4, lr │ │ │ │ - rsbseq pc, r3, r8, asr r8 @ │ │ │ │ - rsbseq pc, r3, r4, lsr r8 @ │ │ │ │ + addeq lr, r4, r4, lsr #29 │ │ │ │ + rsbseq pc, r3, r8, ror #16 │ │ │ │ + rsbseq pc, r3, r4, asr #16 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029ac28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82677,17 +82677,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ad28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - umulleq lr, r4, r0, sp │ │ │ │ - rsbseq pc, r3, r4, asr r7 @ │ │ │ │ - rsbseq pc, r3, r0, lsr r7 @ │ │ │ │ + addeq lr, r4, r0, lsr #27 │ │ │ │ + rsbseq pc, r3, r4, ror #14 │ │ │ │ + rsbseq pc, r3, r0, asr #14 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -82701,32 +82701,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 29ad7c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x00a0fdbc │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - ldrheq sp, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sp, r3, r8, asr #25 │ │ │ │ ldr r3, [pc, #20] @ 29ad9c │ │ │ │ ldr r1, [pc, #20] @ 29ada0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 255d00 │ │ │ │ adceq r1, lr, r8, lsl r3 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 732318 │ │ │ │ + b 732320 │ │ │ │ ldr r1, [pc, #8] @ 29adc0 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 990c58 │ │ │ │ - rsbseq sp, r3, ip, ror #24 │ │ │ │ + b 990c60 │ │ │ │ + rsbseq sp, r3, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 29ae40 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82809,15 +82809,15 @@ │ │ │ │ beq 29af90 │ │ │ │ ldr r9, [pc, #256] @ 29b01c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ bl 255d44 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -82832,23 +82832,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 29af60 │ │ │ │ ldr r3, [pc, #160] @ 29b020 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 730ce0 │ │ │ │ + bl 730ce8 │ │ │ │ bl 255f84 │ │ │ │ ldr r0, [pc, #140] @ 29b024 │ │ │ │ ldr r1, [pc, #140] @ 29b028 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 29b02c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29adc4 │ │ │ │ ldr r3, [pc, #104] @ 29b030 │ │ │ │ ldr ip, [pc, #104] @ 29b034 │ │ │ │ @@ -82865,29 +82865,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a0fcb0 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - ldrsheq pc, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq pc, r3, r8, lsl #12 │ │ │ │ adceq r1, lr, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r1, lr, r0, lsr #3 │ │ │ │ - rsbseq pc, r3, r0, ror #10 │ │ │ │ + rsbseq pc, r3, r0, ror r5 @ │ │ │ │ adceq r1, lr, r0, lsr #2 │ │ │ │ adceq r1, lr, r8, lsl #2 │ │ │ │ - ldrsbeq pc, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq pc, r3, ip, ror #9 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - addeq lr, r4, r4, asr fp │ │ │ │ - addeq r8, r2, r0, lsl #31 │ │ │ │ + addeq lr, r4, r4, ror #22 │ │ │ │ + umulleq r8, r2, r0, pc @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq lr, r4, ip, lsr #22 │ │ │ │ - rsbseq pc, r3, r4, lsl #9 │ │ │ │ - rsbseq sp, r3, r4, asr #20 │ │ │ │ + addeq lr, r4, ip, lsr fp │ │ │ │ + @ instruction: 0x0073f494 │ │ │ │ + rsbseq sp, r3, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29b0a0 │ │ │ │ @@ -83099,15 +83099,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 29b41c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -83128,15 +83128,15 @@ │ │ │ │ b 29b324 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r0, r4, ror #16 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ ldrdeq r0, [lr], r0 @ │ │ │ │ - rsbseq sp, r3, r0, asr r7 │ │ │ │ + rsbseq sp, r3, r0, ror #14 │ │ │ │ adceq pc, r0, r8, ror #15 │ │ │ │ adceq r0, lr, r4, asr sp │ │ │ │ strdeq r0, [lr], r4 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 0029b424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -83202,15 +83202,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b514 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 990c58 │ │ │ │ + b 990c60 │ │ │ │ ldr r3, [pc, #84] @ 29b570 │ │ │ │ ldr ip, [pc, #84] @ 29b574 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 29b578 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -83224,22 +83224,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq pc, r0, r4, ror #12 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ ldrdeq r0, [lr], r4 @ │ │ │ │ - rsbseq lr, r3, ip, lsr #31 │ │ │ │ + ldrheq lr, [r3], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq lr, r4, r0, lsl #12 │ │ │ │ - addeq r8, r2, ip, lsr #20 │ │ │ │ + addeq lr, r4, r0, lsl r6 │ │ │ │ + addeq r8, r2, ip, lsr sl │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ - rsbseq lr, r3, r4, lsr pc │ │ │ │ - ldrsheq sp, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + addeq lr, r4, r8, ror #11 │ │ │ │ + rsbseq lr, r3, r4, asr #30 │ │ │ │ + rsbseq sp, r3, r4, lsl #10 │ │ │ │ │ │ │ │ 0029b588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -83283,15 +83283,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 24878c │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ ldr r2, [pc, #88] @ 29b6b0 │ │ │ │ ldr r3, [pc, #60] @ 29b698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83306,15 +83306,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r0, r4, asr #10 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ adceq r0, lr, ip, lsr #21 │ │ │ │ - rsbseq lr, r3, r4, lsl #29 │ │ │ │ + @ instruction: 0x0073ee94 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0x00a0f4bc │ │ │ │ │ │ │ │ 0029b6b4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -83364,16 +83364,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 29b790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - @ instruction: 0x0084e3b0 │ │ │ │ - rsbseq lr, r3, r8, lsl #26 │ │ │ │ + addeq lr, r4, r0, asr #7 │ │ │ │ + rsbseq lr, r3, r8, lsl sp │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 0029b794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83412,17 +83412,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b84c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sp, r1, r4, asr #17 │ │ │ │ - strdeq lr, [r4], r8 │ │ │ │ - rsbseq lr, r3, r0, asr ip │ │ │ │ - rsbseq lr, r3, ip, asr ip │ │ │ │ + addeq lr, r4, r8, lsl #6 │ │ │ │ + rsbseq lr, r3, r0, ror #24 │ │ │ │ + rsbseq lr, r3, ip, ror #24 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 0029b850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83470,17 +83470,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b92c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ strdeq sp, [r1], r4 @ │ │ │ │ - addeq lr, r4, r8, lsl r2 │ │ │ │ - rsbseq lr, r3, r0, ror fp │ │ │ │ - rsbseq lr, r3, ip, ror fp │ │ │ │ + addeq lr, r4, r8, lsr #4 │ │ │ │ + rsbseq lr, r3, r0, lsl #23 │ │ │ │ + rsbseq lr, r3, ip, lsl #23 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 0029b930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83535,17 +83535,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29ba28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sp, r1, r0, lsl r7 │ │ │ │ - addeq lr, r4, ip, lsl r1 │ │ │ │ - rsbseq lr, r3, r4, ror sl │ │ │ │ - rsbseq lr, r3, r0, lsl #21 │ │ │ │ + addeq lr, r4, ip, lsr #2 │ │ │ │ + rsbseq lr, r3, r4, lsl #21 │ │ │ │ + @ instruction: 0x0073ea90 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 0029ba2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83787,17 +83787,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 29be30 │ │ │ │ ldr r1, [pc, #128] @ 29be34 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a3958 │ │ │ │ + bl 9a3960 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2fa0 │ │ │ │ + bl 9a2fa8 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83874,16 +83874,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq sp, r4, r0, lsr #24 │ │ │ │ - rsbseq lr, r3, r8, ror r5 │ │ │ │ + addeq sp, r4, r0, lsr ip │ │ │ │ + rsbseq lr, r3, r8, lsl #11 │ │ │ │ │ │ │ │ 0029bf20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -83954,16 +83954,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 29c058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq sp, r4, r8, ror #21 │ │ │ │ - rsbseq lr, r3, ip, lsr r4 │ │ │ │ + strdeq sp, [r4], r8 │ │ │ │ + rsbseq lr, r3, ip, asr #8 │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 0029c05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84030,31 +84030,31 @@ │ │ │ │ bne 29c144 │ │ │ │ ldr r0, [pc, #76] @ 29c1ac │ │ │ │ ldr r1, [pc, #76] @ 29c1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ ldr r3, [pc, #56] @ 29c1b4 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 730ce0 │ │ │ │ + bl 730ce8 │ │ │ │ bl 255f84 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29b0f0 │ │ │ │ adceq lr, r0, r4, asr sl │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ adceq pc, sp, ip, asr #31 │ │ │ │ - @ instruction: 0x0073e39c │ │ │ │ + rsbseq lr, r3, ip, lsr #7 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, ror #17 │ │ │ │ adceq pc, sp, r0, asr #30 │ │ │ │ - rsbseq lr, r3, r8, lsl r3 │ │ │ │ + rsbseq lr, r3, r8, lsr #6 │ │ │ │ adceq r1, r1, r8, asr #30 │ │ │ │ │ │ │ │ 0029c1b8 : │ │ │ │ ldr r3, [pc, #40] @ 29c1e8 │ │ │ │ ldr r2, [pc, #40] @ 29c1ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -84065,34 +84065,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 29c1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ adceq lr, r0, r4, asr r9 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ adceq pc, sp, ip, asr #29 │ │ │ │ - rsbseq lr, r3, r0, lsr #5 │ │ │ │ + ldrheq lr, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 0029c1fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c214 │ │ │ │ ldr r0, [pc, #36] @ 29c230 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 990970 │ │ │ │ + b 990978 │ │ │ │ ldr r0, [pc, #24] @ 29c234 │ │ │ │ ldr r1, [pc, #24] @ 29c238 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 990c58 │ │ │ │ + b 990c60 │ │ │ │ umlaleq pc, sp, r8, lr @ │ │ │ │ adceq pc, sp, r4, lsl #29 │ │ │ │ - rsbseq lr, r3, ip, asr r2 │ │ │ │ + rsbseq lr, r3, ip, ror #4 │ │ │ │ │ │ │ │ 0029c23c : │ │ │ │ ldr r3, [pc, #12] @ 29c250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -84135,28 +84135,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 29c32c │ │ │ │ ldr r2, [pc, #72] @ 29c330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq pc, sp, r0, lsr #28 │ │ │ │ umlaleq lr, r0, r0, r8 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbseq lr, r3, r4, asr #3 │ │ │ │ + ldrsbeq lr, [r3], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - rsbseq lr, r3, r8, lsr #3 │ │ │ │ + ldrheq lr, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0x00adfdbc │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 0029c334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84186,27 +84186,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 29c3e8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 29c3ec │ │ │ │ - bl 990c58 │ │ │ │ + bl 990c60 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 2487b0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ce4 │ │ │ │ adceq lr, r0, r8, asr #15 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ adceq pc, sp, ip, lsr sp @ │ │ │ │ - rsbseq lr, r3, r0, lsl r1 │ │ │ │ + rsbseq lr, r3, r0, lsr #2 │ │ │ │ adceq pc, sp, r8, lsl sp @ │ │ │ │ - rsbseq lr, r3, ip, asr #1 │ │ │ │ + ldrsbeq lr, [r3], #-12 @ │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0029c3f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84248,17 +84248,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq lr, r0, ip, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq sp, r4, r4, lsr #15 │ │ │ │ - rsbseq lr, r3, ip, asr #32 │ │ │ │ - rsbseq lr, r3, r0, rrx │ │ │ │ + @ instruction: 0x0084d7b4 │ │ │ │ + rsbseq lr, r3, ip, asr r0 │ │ │ │ + rsbseq lr, r3, r0, ror r0 │ │ │ │ │ │ │ │ 0029c4b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 29c564 │ │ │ │ @@ -84299,17 +84299,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq lr, r0, r8, asr #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq sp, r4, r0, ror #13 │ │ │ │ - rsbseq sp, r3, r8, lsl #31 │ │ │ │ - @ instruction: 0x0073df9c │ │ │ │ + strdeq sp, [r4], r0 │ │ │ │ + @ instruction: 0x0073df98 │ │ │ │ + rsbseq sp, r3, ip, lsr #31 │ │ │ │ │ │ │ │ 0029c578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 29c64c │ │ │ │ @@ -84320,33 +84320,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #148] @ 29c658 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981720 │ │ │ │ + bl 981728 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c942c │ │ │ │ + bl 9c9434 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c604 │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ ldr r2, [pc, #80] @ 29c65c │ │ │ │ ldr r3, [pc, #64] @ 29c650 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84359,16 +84359,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, lr, r8, asr #1 │ │ │ │ - rsbseq sp, r3, ip, lsl ip │ │ │ │ + ldrsbeq r5, [lr], #-8 @ │ │ │ │ + rsbseq sp, r3, ip, lsr #24 │ │ │ │ adceq lr, r0, r8, lsl #10 │ │ │ │ │ │ │ │ 0029c660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84381,21 +84381,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 29c77c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c764 │ │ │ │ mov r1, sp │ │ │ │ - bl 9c92b8 │ │ │ │ + bl 9c92c0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29c75c │ │ │ │ cmp r7, #0 │ │ │ │ beq 29c710 │ │ │ │ ldr r6, [pc, #160] @ 29c780 │ │ │ │ @@ -84404,20 +84404,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c6e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94fa5c │ │ │ │ + bl 94fa64 │ │ │ │ ldr r2, [pc, #100] @ 29c784 │ │ │ │ ldr r3, [pc, #84] @ 29c778 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84427,26 +84427,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ b 29c718 │ │ │ │ ldr r0, [pc, #28] @ 29c788 │ │ │ │ add r0, pc, r0 │ │ │ │ b 29c6b8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r0, r0, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r4, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq sp, r3, r4, lsr lr │ │ │ │ + rsbseq r4, lr, r8, ror #31 │ │ │ │ + rsbseq sp, r3, r4, asr #28 │ │ │ │ strdeq lr, [r0], r4 @ │ │ │ │ - addeq r4, r0, ip, ror fp │ │ │ │ + addeq r4, r0, ip, lsl #23 │ │ │ │ │ │ │ │ 0029c78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84460,15 +84460,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 24a088 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdb38 │ │ │ │ + bl 9bdb40 │ │ │ │ cmp r6, #2 │ │ │ │ beq 29c828 │ │ │ │ ldr r2, [pc, #172] @ 29c898 │ │ │ │ ldr r3, [pc, #164] @ 29c894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -84493,31 +84493,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248a50 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c8898 │ │ │ │ + bl 9c88a0 │ │ │ │ b 29c870 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bda30 │ │ │ │ + bl 9bda38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c88e8 │ │ │ │ + bl 9c88f0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c864 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ b 29c7e4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, r0, r8, lsr #6 │ │ │ │ - ldrsheq sp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq sp, r3, r0, lsl #26 │ │ │ │ │ │ │ │ 0029c8a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84531,15 +84531,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 24a088 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdb38 │ │ │ │ + bl 9bdb40 │ │ │ │ cmp r5, #2 │ │ │ │ beq 29c944 │ │ │ │ cmp r5, #3 │ │ │ │ beq 29c9a8 │ │ │ │ ldr r2, [pc, #256] @ 29ca08 │ │ │ │ ldr r3, [pc, #248] @ 29ca04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84566,31 +84566,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248a50 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c8898 │ │ │ │ + bl 9c88a0 │ │ │ │ b 29c98c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bda30 │ │ │ │ + bl 9bda38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c88e8 │ │ │ │ + bl 9c88f0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c980 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ b 29c900 │ │ │ │ ldr r2, [pc, #96] @ 29ca10 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdad8 │ │ │ │ + bl 9bdae0 │ │ │ │ ldr r2, [pc, #80] @ 29ca14 │ │ │ │ ldr r3, [pc, #60] @ 29ca04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84598,58 +84598,58 @@ │ │ │ │ bne 29c9fc │ │ │ │ ldr r2, [pc, #48] @ 29ca18 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bdad8 │ │ │ │ + b 9bdae0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, asr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, r0, ip, lsl #4 │ │ │ │ - ldrsbeq sp, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq fp, sp, r0, asr #31 │ │ │ │ + rsbseq sp, r3, r0, ror #23 │ │ │ │ + ldrsbeq fp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ adceq lr, r0, r0, asr r1 │ │ │ │ - rsbseq lr, r9, ip, lsl #24 │ │ │ │ + rsbseq lr, r9, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 24aec8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7579c4 │ │ │ │ + bl 7579cc │ │ │ │ cmp r4, r0 │ │ │ │ beq 29cb04 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r3, [pc, #152] @ 29cb10 │ │ │ │ ldr r1, [pc, #152] @ 29cb14 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #124] @ 29cb18 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754e5c │ │ │ │ + bl 754e64 │ │ │ │ ldr r1, [pc, #108] @ 29cb1c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249b48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -84668,29 +84668,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2487b0 │ │ │ │ ldr r8, [pc, #20] @ 29cb20 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29ca68 │ │ │ │ - rsbseq r3, lr, ip, lsl #7 │ │ │ │ - rsbseq sp, r3, r8, lsr #21 │ │ │ │ + @ instruction: 0x007e339c │ │ │ │ + ldrheq sp, [r3], #-168 @ 0xffffff58 @ │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq r3, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, lr, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 24a484 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84725,21 +84725,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 29ccc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29cca8 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bc864 │ │ │ │ + bl 8bc86c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 29cc64 │ │ │ │ mov r0, r5 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #164] @ 29cccc │ │ │ │ @@ -84764,34 +84764,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 29ccd0 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29cc78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93c958 │ │ │ │ + bl 93c960 │ │ │ │ ldr r1, [sp] │ │ │ │ b 29cc18 │ │ │ │ ldr r1, [pc, #36] @ 29ccd4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 29cc20 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r8, asr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r7, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r7, fp, r8, ror #31 │ │ │ │ adceq sp, r0, ip, ror #29 │ │ │ │ - ldrheq sp, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq sp, r3, r8, lsl #17 │ │ │ │ + rsbseq sp, r3, r8, asr #17 │ │ │ │ + @ instruction: 0x0073d898 │ │ │ │ │ │ │ │ 0029ccd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 29ce58 │ │ │ │ @@ -84804,44 +84804,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981a18 │ │ │ │ + bl 981a20 │ │ │ │ ldr r1, [pc, #312] @ 29ce64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #296] @ 29ce68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #280] @ 29ce6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 29cde8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759118 │ │ │ │ + bl 759120 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ce1c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7577b0 │ │ │ │ + bl 7577b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #196] @ 29ce70 │ │ │ │ ldr r3, [pc, #172] @ 29ce5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -84856,50 +84856,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 983214 │ │ │ │ + bl 98321c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 29cd9c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bca10 │ │ │ │ + bl 8bca18 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cd9c │ │ │ │ ldr r2, [pc, #80] @ 29ce74 │ │ │ │ ldr r3, [pc, #80] @ 29ce78 │ │ │ │ ldr r1, [pc, #80] @ 29ce7c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 998630 │ │ │ │ + bl 998638 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cd9c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r3, r4, lsr r8 │ │ │ │ - rsbseq r7, fp, ip, lsl #29 │ │ │ │ - rsbseq ip, sp, ip, lsr sl │ │ │ │ - rsbseq r5, ip, r0, ror #11 │ │ │ │ + rsbseq sp, r3, r4, asr #16 │ │ │ │ + @ instruction: 0x007b7e9c │ │ │ │ + rsbseq ip, sp, ip, asr #20 │ │ │ │ + ldrsheq r5, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ adceq sp, r0, r8, ror #26 │ │ │ │ - rsbseq sp, fp, r4, lsr r8 │ │ │ │ - addeq ip, r4, r4, asr lr │ │ │ │ - rsbseq sp, r3, r4, lsl r7 │ │ │ │ + rsbseq sp, fp, r4, asr #16 │ │ │ │ + addeq ip, r4, r4, ror #28 │ │ │ │ + rsbseq sp, r3, r4, lsr #14 │ │ │ │ │ │ │ │ 0029ce80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 29cfdc │ │ │ │ @@ -84911,26 +84911,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #280] @ 29cfe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bcabc │ │ │ │ + bl 8bcac4 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29cf84 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29cf28 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -84957,24 +84957,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98355c │ │ │ │ + bl 983564 │ │ │ │ b 29cf28 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9834ec │ │ │ │ + bl 9834f4 │ │ │ │ ldr r1, [pc, #92] @ 29cff0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 248888 │ │ │ │ b 29cf04 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 29cff4 │ │ │ │ ldr r1, [pc, #52] @ 29cff8 │ │ │ │ @@ -84983,21 +84983,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sp, r0, ip, ror ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, fp, r8, lsl #26 │ │ │ │ - rsbseq ip, sp, ip, lsr #17 │ │ │ │ + rsbseq r7, fp, r8, lsl sp │ │ │ │ + ldrheq ip, [sp], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq sp, [r0], r8 @ │ │ │ │ - rsbseq lr, r9, r4, ror r1 │ │ │ │ - addeq ip, r4, ip, asr #25 │ │ │ │ - @ instruction: 0x0073d590 │ │ │ │ - rsbseq sp, r3, r8, lsr #11 │ │ │ │ + rsbseq lr, r9, r4, lsl #3 │ │ │ │ + ldrdeq ip, [r4], ip @ │ │ │ │ + rsbseq sp, r3, r0, lsr #11 │ │ │ │ + ldrheq sp, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ │ │ │ │ 0029d000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85009,21 +85009,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 29d10c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29d0c4 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 759118 │ │ │ │ + bl 759120 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 29d0e8 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29d0d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -85041,36 +85041,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ mov r1, r0 │ │ │ │ b 29d074 │ │ │ │ ldr r1, [pc, #60] @ 29d114 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 29d080 │ │ │ │ ldr r1, [pc, #40] @ 29d118 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 29d080 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r0], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, fp, r0, lsl #23 │ │ │ │ + @ instruction: 0x007b7b90 │ │ │ │ adceq sp, r0, ip, lsl #21 │ │ │ │ - ldrsbeq sp, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq sp, r3, r0, lsr #9 │ │ │ │ + rsbseq sp, r3, ip, ror #9 │ │ │ │ + ldrheq sp, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 0029d11c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 29d1c8 │ │ │ │ @@ -85082,19 +85082,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d1d0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75af2c │ │ │ │ + bl 75af34 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #76] @ 29d1d4 │ │ │ │ ldr r3, [pc, #64] @ 29d1cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85110,15 +85110,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r3, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r3, lr, ip, lsl #6 │ │ │ │ adceq sp, r0, ip, lsl #19 │ │ │ │ │ │ │ │ 0029d1d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85131,19 +85131,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d28c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75b07c │ │ │ │ + bl 75b084 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #76] @ 29d290 │ │ │ │ ldr r3, [pc, #64] @ 29d288 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85159,15 +85159,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r8, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r7, r8, asr #24 │ │ │ │ + rsbseq r6, r7, r8, asr ip │ │ │ │ ldrdeq sp, [r0], r0 @ │ │ │ │ │ │ │ │ 0029d294 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -85179,43 +85179,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 24a088 │ │ │ │ ldr r8, [pc, #120] @ 29d344 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bdb38 │ │ │ │ + bl 9bdb40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754e74 │ │ │ │ + bl 754e7c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d338 │ │ │ │ mov r4, r9 │ │ │ │ b 29d300 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29d338 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754a40 │ │ │ │ + bl 754a48 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d2f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bdad8 │ │ │ │ + bl 9bdae0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d300 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 249d7c │ │ │ │ - rsbseq sp, r3, r0, lsl r3 │ │ │ │ + rsbseq sp, r3, r0, lsr #6 │ │ │ │ │ │ │ │ 0029d348 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -85224,19 +85224,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 24a088 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bdb38 │ │ │ │ + bl 9bdb40 │ │ │ │ ldr r0, [pc, #112] @ 29d3fc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bc864 │ │ │ │ + bl 8bc86c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d3f0 │ │ │ │ ldr r8, [pc, #92] @ 29d400 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29d3b8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -85248,26 +85248,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 248d98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d3ac │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bdad8 │ │ │ │ + bl 9bdae0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d3b8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93c958 │ │ │ │ - rsbseq sp, r3, ip, asr r2 │ │ │ │ - rsbseq sp, r3, r0, asr r2 │ │ │ │ + b 93c960 │ │ │ │ + rsbseq sp, r3, ip, ror #4 │ │ │ │ + rsbseq sp, r3, r0, ror #4 │ │ │ │ ldr r0, [pc, #4] @ 29d410 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addseq pc, r1, r0, asr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 29d4b0 │ │ │ │ ldr r2, [pc, #132] @ 29d4b4 │ │ │ │ @@ -85275,44 +85275,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #100] @ 29d4bc │ │ │ │ ldr r1, [pc, #100] @ 29d4c0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #68] @ 29d4c4 │ │ │ │ ldr r3, [pc, #68] @ 29d4c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r4, ip, ror r8 │ │ │ │ - rsbseq sp, r3, r0, asr #3 │ │ │ │ - @ instruction: 0x0073d198 │ │ │ │ - rsbseq sp, r3, r4, asr #3 │ │ │ │ - ldrsbeq sp, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq ip, r4, ip, lsl #17 │ │ │ │ + ldrsbeq sp, [r3], #-16 @ │ │ │ │ + rsbseq sp, r3, r8, lsr #3 │ │ │ │ + ldrsbeq sp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sp, r3, ip, ror #3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 29d560 │ │ │ │ @@ -85322,15 +85322,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 29d568 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d538 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -85342,21 +85342,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 29d570 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 29d518 │ │ │ │ - addeq ip, r4, ip, asr #15 │ │ │ │ - rsbseq sp, r3, r8, asr r1 │ │ │ │ - rsbseq sp, r3, r0, ror r1 │ │ │ │ - rsbseq sp, r3, r8, asr r1 │ │ │ │ - rsbseq sp, r3, r8, lsr r1 │ │ │ │ + ldrdeq ip, [r4], ip @ │ │ │ │ + rsbseq sp, r3, r8, ror #2 │ │ │ │ + rsbseq sp, r3, r0, lsl #3 │ │ │ │ + rsbseq sp, r3, r8, ror #2 │ │ │ │ + rsbseq sp, r3, r8, asr #2 │ │ │ │ │ │ │ │ 0029d574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 29d948 │ │ │ │ @@ -85373,15 +85373,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr fp, [pc, #900] @ 29d95c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 29d960 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -85482,27 +85482,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 29d974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29d684 │ │ │ │ bl 249dd0 │ │ │ │ ldr r3, [pc, #436] @ 29d978 │ │ │ │ ldr ip, [pc, #436] @ 29d97c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 29d980 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -85510,15 +85510,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 29d6c4 │ │ │ │ ldr r3, [pc, #380] @ 29d984 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -85535,22 +85535,22 @@ │ │ │ │ beq 29d918 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 29d988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d600 │ │ │ │ ldr r3, [pc, #264] @ 29d98c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d6bc │ │ │ │ @@ -85569,63 +85569,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 29d990 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29d6bc │ │ │ │ ldr r0, [pc, #140] @ 29d994 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29d684 │ │ │ │ ldr r0, [pc, #120] @ 29d998 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d600 │ │ │ │ ldr r0, [pc, #100] @ 29d99c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29d6bc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq ip, r4, r4, lsr #14 │ │ │ │ + addeq ip, r4, r4, lsr r7 │ │ │ │ adceq sp, r0, r4, ror r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0073d098 │ │ │ │ - ldrheq sp, [r3], #-12 @ │ │ │ │ + rsbseq sp, r3, r8, lsr #1 │ │ │ │ + rsbseq sp, r3, ip, asr #1 │ │ │ │ adceq sp, r0, r8, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq sp, r0, r8, asr #8 │ │ │ │ andeq r2, r0, r4, asr fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r3, r4, lsr #31 │ │ │ │ - addeq ip, r4, r0, ror #9 │ │ │ │ - rsbseq ip, r3, ip, asr pc │ │ │ │ - rsbseq ip, r3, r4, lsr #29 │ │ │ │ + ldrheq ip, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq ip, [r4], r0 │ │ │ │ + rsbseq ip, r3, ip, ror #30 │ │ │ │ + ldrheq ip, [r3], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0x000054b0 │ │ │ │ - rsbseq ip, r3, ip, asr #28 │ │ │ │ + rsbseq ip, r3, ip, asr lr │ │ │ │ andeq r3, r0, ip, asr #7 │ │ │ │ - ldrsheq ip, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - @ instruction: 0x0073ce9c │ │ │ │ - ldrsbeq ip, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq ip, r3, ip, ror #29 │ │ │ │ + rsbseq ip, r3, r8, lsl #30 │ │ │ │ + rsbseq ip, r3, ip, lsr #29 │ │ │ │ + rsbseq ip, r3, r8, ror #27 │ │ │ │ + ldrsheq ip, [r3], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29d9f0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 29d9f4 │ │ │ │ @@ -85633,28 +85633,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 29d574 │ │ │ │ - strdeq ip, [r4], r0 │ │ │ │ - rsbseq ip, r3, r4, lsl #29 │ │ │ │ - rsbseq ip, r3, r8, lsr #29 │ │ │ │ + addeq ip, r4, r0, lsl #6 │ │ │ │ + @ instruction: 0x0073ce94 │ │ │ │ + ldrheq ip, [r3], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 0029d9fc : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 29da0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ac70 │ │ │ │ + b 99ac78 │ │ │ │ adceq lr, sp, r4, lsr #14 │ │ │ │ │ │ │ │ 0029da10 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 29da50 │ │ │ │ ldr r3, [pc, #68] @ 29da64 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -85735,23 +85735,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 29dcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29db9c │ │ │ │ ldr r3, [pc, #312] @ 29dcc4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29dbec │ │ │ │ mov r4, #1 │ │ │ │ @@ -85793,55 +85793,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 29dcdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29db98 │ │ │ │ ldr r0, [pc, #96] @ 29dce0 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29db98 │ │ │ │ ldr r0, [pc, #72] @ 29dce4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29db9c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, lsl #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq sp, r0, ip, ror r0 │ │ │ │ adceq lr, sp, r4, ror r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r3, r0, asr sp │ │ │ │ + rsbseq ip, r3, r0, ror #26 │ │ │ │ adceq ip, r0, r0, ror pc │ │ │ │ - rsbseq ip, r3, ip, asr ip │ │ │ │ - rsbseq ip, r3, r0, lsl #25 │ │ │ │ - rsbseq ip, r3, r4, ror #24 │ │ │ │ + rsbseq ip, r3, ip, ror #24 │ │ │ │ + @ instruction: 0x0073cc90 │ │ │ │ + rsbseq ip, r3, r4, ror ip │ │ │ │ │ │ │ │ 0029dce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -85865,15 +85865,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29de0c │ │ │ │ ldr r5, [pc, #292] @ 29de78 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99acdc │ │ │ │ + bl 99ace4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 29ddc8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -85939,20 +85939,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq ip, r0, ip, lsl #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq lr, [sp], r4 @ │ │ │ │ adceq lr, sp, r4, ror r3 │ │ │ │ adceq ip, r0, r4, asr #26 │ │ │ │ - addeq fp, r4, ip, lsr #30 │ │ │ │ - rsbseq ip, r3, r8, asr sl │ │ │ │ - rsbseq ip, r3, r8, lsr #22 │ │ │ │ - addeq fp, r4, r4, lsl #30 │ │ │ │ - rsbseq ip, r3, r0, lsr sl │ │ │ │ - rsbseq ip, r3, ip, asr #21 │ │ │ │ + addeq fp, r4, ip, lsr pc │ │ │ │ + rsbseq ip, r3, r8, ror #20 │ │ │ │ + rsbseq ip, r3, r8, lsr fp │ │ │ │ + addeq fp, r4, r4, lsl pc │ │ │ │ + rsbseq ip, r3, r0, asr #20 │ │ │ │ + ldrsbeq ip, [r3], #-172 @ 0xffffff54 @ │ │ │ │ │ │ │ │ 0029de9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -86020,15 +86020,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 29dfbc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 29df8c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99aca0 │ │ │ │ + b 99aca8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -86151,17 +86151,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29e1a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrdeq fp, [r4], r8 │ │ │ │ - rsbseq ip, r3, r4, lsl #14 │ │ │ │ - ldrsheq ip, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + addeq fp, r4, r8, ror #23 │ │ │ │ + rsbseq ip, r3, r4, lsl r7 │ │ │ │ + rsbseq ip, r3, r8, lsl #16 │ │ │ │ │ │ │ │ 0029e1a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 29e324 │ │ │ │ @@ -86199,15 +86199,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 29e340 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 99acdc │ │ │ │ + bl 99ace4 │ │ │ │ ldr r2, [pc, #228] @ 29e344 │ │ │ │ ldr r3, [pc, #196] @ 29e328 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -86238,41 +86238,41 @@ │ │ │ │ beq 29e310 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 29e354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29e200 │ │ │ │ ldr r0, [pc, #64] @ 29e358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29e200 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq ip, r0, r0, asr #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq sp, sp, r0, lsr #30 │ │ │ │ adceq sp, sp, r8, lsl pc │ │ │ │ adceq sp, sp, r0, lsl #30 │ │ │ │ adceq sp, sp, r8, ror #29 │ │ │ │ @ instruction: 0x00a0c8b4 │ │ │ │ andeq r1, r0, r0, asr r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0073c698 │ │ │ │ - ldrheq ip, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, r3, r8, lsr #13 │ │ │ │ + rsbseq ip, r3, r0, asr #13 │ │ │ │ │ │ │ │ 0029e35c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -86320,20 +86320,20 @@ │ │ │ │ bl 24b2b8 │ │ │ │ mov r2, #1 │ │ │ │ b 29e3cc │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29e434 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addseq lr, r1, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 29e448 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addseq lr, r1, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 29e4e4 │ │ │ │ ldr r3, [pc, #128] @ 29e4e8 │ │ │ │ @@ -86344,45 +86344,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7580a4 │ │ │ │ + bl 7580ac │ │ │ │ ldr r3, [pc, #84] @ 29e4f0 │ │ │ │ ldr r2, [pc, #84] @ 29e4f4 │ │ │ │ ldr r1, [pc, #84] @ 29e4f8 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq ip, r0, r8, lsr #13 │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ - rsbseq r7, sp, r0, asr r5 │ │ │ │ + rsbseq r7, sp, r0, ror #10 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq ip, r3, r8, lsr r5 │ │ │ │ - umulleq r7, r3, r0, r6 │ │ │ │ + rsbseq ip, r3, r8, asr #10 │ │ │ │ + addeq r7, r3, r0, lsr #13 │ │ │ │ ldr r0, [pc, #4] @ 29e508 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9993e0 │ │ │ │ - rsbseq ip, r3, r8, ror #9 │ │ │ │ + b 9993e8 │ │ │ │ + ldrsheq ip, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -86470,39 +86470,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29e6e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29e5f4 │ │ │ │ ldr r0, [pc, #52] @ 29e6e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29e5f4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq ip, r0, r8, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq ip, r0, r0, lsl r5 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r3, r4, ror r3 │ │ │ │ - @ instruction: 0x0073c390 │ │ │ │ + rsbseq ip, r3, r4, lsl #7 │ │ │ │ + rsbseq ip, r3, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 29e8c8 │ │ │ │ ldr r2, [pc, #452] @ 29e8cc │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -86547,18 +86547,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e778 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 29e80c │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #272] @ 29e8d8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldr r2, [pc, #264] @ 29e8dc │ │ │ │ ldr r3, [pc, #244] @ 29e8cc │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -86566,15 +86566,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 29e8c4 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r3, [pc, #204] @ 29e8e0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e7b8 │ │ │ │ @@ -86596,44 +86596,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 29e8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29e7b8 │ │ │ │ ldr r7, [pc, #40] @ 29e8d4 │ │ │ │ mov r4, #0 │ │ │ │ b 29e7a8 │ │ │ │ ldr r0, [pc, #60] @ 29e8f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29e7b8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq ip, r0, r8, ror #7 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq ip, r0, r0, asr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, lsl #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r3, ip, asr #3 │ │ │ │ ldrsbeq ip, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq ip, r3, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -86659,15 +86659,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29e950 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -86682,27 +86682,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 29ea10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #32] @ 29ea10 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 29ead8 │ │ │ │ @@ -86710,75 +86710,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 29eae0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29ea68 │ │ │ │ bl 29e5a4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 29ea8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 29eab8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248ce4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r4, ip, ror #6 │ │ │ │ - rsbseq ip, r3, r8, ror r0 │ │ │ │ - rsbseq ip, r3, ip, lsl #1 │ │ │ │ + addeq fp, r4, ip, ror r3 │ │ │ │ + rsbseq ip, r3, r8, lsl #1 │ │ │ │ + @ instruction: 0x0073c09c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 29ed50 │ │ │ │ ldr r2, [pc, #596] @ 29ed54 │ │ │ │ ldr r1, [pc, #596] @ 29ed58 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #568] @ 29ed5c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29ece8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9aecc0 │ │ │ │ + bl 9aecc8 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr ip, [pc, #520] @ 29ed60 │ │ │ │ ldr r6, [pc, #520] @ 29ed64 │ │ │ │ @@ -86786,48 +86786,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 29ed68 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ecac │ │ │ │ ldr r7, [pc, #472] @ 29ed6c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ec54 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e830 │ │ │ │ + bl 74e838 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ec54 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ebdc │ │ │ │ b 29ebf0 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ebf0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ebcc │ │ │ │ ldr r1, [pc, #376] @ 29ed70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ecfc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -86904,23 +86904,23 @@ │ │ │ │ bne 29ed24 │ │ │ │ b 29ec8c │ │ │ │ ldr r3, [pc, #52] @ 29ed78 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 29ec2c │ │ │ │ - umulleq fp, r4, ip, r2 │ │ │ │ - rsbseq fp, r3, ip, lsr #31 │ │ │ │ - rsbseq fp, r3, r0, asr #31 │ │ │ │ + addeq fp, r4, ip, lsr #5 │ │ │ │ + ldrheq fp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq fp, [r3], #-240 @ 0xffffff10 @ │ │ │ │ adceq sp, sp, r8, lsl r6 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ ldrdeq sl, [r1], r4 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbseq fp, r3, r8, asr #30 │ │ │ │ - rsbseq fp, r3, r4, ror #29 │ │ │ │ + rsbseq fp, r3, r8, asr pc │ │ │ │ + ldrsheq fp, [r3], #-228 @ 0xffffff1c @ │ │ │ │ adceq sl, r1, r0, ror #17 │ │ │ │ strdeq sl, [r1], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 29ede0 │ │ │ │ @@ -86932,96 +86932,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 978d2c │ │ │ │ - addeq fp, r4, r0 │ │ │ │ - rsbseq fp, r3, r0, lsr sp │ │ │ │ - rsbseq fp, r3, r4, lsl #26 │ │ │ │ + b 978d34 │ │ │ │ + addeq fp, r4, r0, lsl r0 │ │ │ │ + rsbseq fp, r3, r0, asr #26 │ │ │ │ + rsbseq fp, r3, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 29ee6c │ │ │ │ ldr r2, [pc, #104] @ 29ee70 │ │ │ │ ldr r1, [pc, #104] @ 29ee74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 29ee4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7551ec │ │ │ │ + b 7551f4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umulleq sl, r4, r8, pc @ │ │ │ │ - rsbseq fp, r3, r0, lsr #25 │ │ │ │ - rsbseq fp, r3, r0, asr #25 │ │ │ │ + addeq sl, r4, r8, lsr #31 │ │ │ │ + ldrheq fp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq fp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 29eee0 │ │ │ │ ldr r5, [pc, #92] @ 29eefc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 29eee0 │ │ │ │ ldr r0, [pc, #68] @ 29ef00 │ │ │ │ ldr r2, [pc, #68] @ 29ef04 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq fp, r3, r0, asr #24 │ │ │ │ - addeq sl, r4, r4, ror #29 │ │ │ │ - rsbseq fp, r3, r8, ror #23 │ │ │ │ + rsbseq fp, r3, r0, asr ip │ │ │ │ + strdeq sl, [r4], r4 │ │ │ │ + ldrsheq fp, [r3], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87042,24 +87042,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aeebc │ │ │ │ + b 9aeec4 │ │ │ │ │ │ │ │ 0029ef7c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9aeebc │ │ │ │ + b 9aeec4 │ │ │ │ │ │ │ │ 0029ef98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -87082,41 +87082,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9aeebc │ │ │ │ + b 9aeec4 │ │ │ │ │ │ │ │ 0029f00c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9aefc0 │ │ │ │ + bl 9aefc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29f048 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aecd8 │ │ │ │ - bl 9ad8e0 │ │ │ │ + b 9aece0 │ │ │ │ + bl 9ad8e8 │ │ │ │ ldr r3, [pc, #20] @ 29f068 │ │ │ │ ldr r1, [pc, #20] @ 29f06c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9ac974 │ │ │ │ + bl 9ac97c │ │ │ │ b 29f034 │ │ │ │ - rsbseq fp, r3, r0, lsr #21 │ │ │ │ + ldrheq fp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 0029f070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87141,23 +87141,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #176] @ 29f1a0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 29f158 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -87169,15 +87169,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ ldr r3, [pc, #68] @ 29f1a4 │ │ │ │ ldr r1, [pc, #68] @ 29f1a8 │ │ │ │ ldr r0, [pc, #68] @ 29f1ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -87189,20 +87189,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq sl, r4, ip, lsr ip │ │ │ │ - rsbseq fp, r3, r4, lsr #19 │ │ │ │ - ldrheq fp, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - addeq sl, r4, r8, lsl ip │ │ │ │ - rsbseq fp, r3, r0, lsl #19 │ │ │ │ - rsbseq fp, r3, ip, lsl #19 │ │ │ │ + addeq sl, r4, ip, asr #24 │ │ │ │ + ldrheq fp, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, r3, ip, asr #19 │ │ │ │ + addeq sl, r4, r8, lsr #24 │ │ │ │ + @ instruction: 0x0073b990 │ │ │ │ + @ instruction: 0x0073b99c │ │ │ │ │ │ │ │ 0029f1bc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029f1c4 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -87268,16 +87268,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r4, r4, ror #22 │ │ │ │ - addeq sl, r4, r4, lsr fp │ │ │ │ + addeq sl, r4, r4, ror fp │ │ │ │ + addeq sl, r4, r4, asr #22 │ │ │ │ │ │ │ │ 0029f2b8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -87324,17 +87324,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq sl, r4, ip, lsr sl │ │ │ │ - rsbseq fp, r3, r0, lsr #15 │ │ │ │ - rsbseq fp, r3, ip, asr #15 │ │ │ │ + addeq sl, r4, ip, asr #20 │ │ │ │ + ldrheq fp, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsbeq fp, [r3], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 0029f38c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87423,30 +87423,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 29f59c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29f3f8 │ │ │ │ ldr r0, [pc, #112] @ 29f5a0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29f3f8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 29f5a4 │ │ │ │ ldr r1, [pc, #80] @ 29f5a8 │ │ │ │ ldr r0, [pc, #80] @ 29f5ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -87457,23 +87457,23 @@ │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq fp, r0, r8, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq fp, r0, r4, lsr r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq fp, r0, r0, ror #13 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq fp, r3, r0, ror #14 │ │ │ │ + rsbseq fp, r3, r0, ror r7 │ │ │ │ andeq r5, r0, r0, lsr #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r3, r8, asr #12 │ │ │ │ - rsbseq fp, r3, ip, ror r6 │ │ │ │ - addeq sl, r4, r8, asr #16 │ │ │ │ - rsbseq fp, r3, r8, lsr #11 │ │ │ │ - @ instruction: 0x0073b690 │ │ │ │ + rsbseq fp, r3, r8, asr r6 │ │ │ │ + rsbseq fp, r3, ip, lsl #13 │ │ │ │ + addeq sl, r4, r8, asr r8 │ │ │ │ + ldrheq fp, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq fp, r3, r0, lsr #13 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 0029f5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87535,41 +87535,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 29f720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29f608 │ │ │ │ ldr r0, [pc, #60] @ 29f724 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29f608 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r8, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq fp, r0, r8, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ adceq fp, r0, r8, ror #9 │ │ │ │ andeq r1, r0, r8, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r3, ip, lsr r5 │ │ │ │ - rsbseq fp, r3, r4, asr r5 │ │ │ │ + rsbseq fp, r3, ip, asr #10 │ │ │ │ + rsbseq fp, r3, r4, ror #10 │ │ │ │ │ │ │ │ 0029f728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 29f870 │ │ │ │ @@ -87631,39 +87631,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29f890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29f784 │ │ │ │ ldr r0, [pc, #52] @ 29f894 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29f784 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [r0], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq fp, r0, r8, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq fp, r0, r8, ror r3 │ │ │ │ muleq r0, r8, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r3, r0, lsl r4 │ │ │ │ - rsbseq fp, r3, r4, lsr r4 │ │ │ │ + rsbseq fp, r3, r0, lsr #8 │ │ │ │ + rsbseq fp, r3, r4, asr #8 │ │ │ │ │ │ │ │ 0029f898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87757,17 +87757,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r4, r0, asr #9 │ │ │ │ + ldrdeq sl, [r4], r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq sl, r4, r0, ror #24 │ │ │ │ + addeq sl, r4, r0, ror ip │ │ │ │ adceq fp, r0, r4, lsr r1 │ │ │ │ │ │ │ │ 0029fa34 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 29e5a4 │ │ │ │ @@ -87795,23 +87795,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 29fbf0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d66fc │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d66fc │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 29fb74 │ │ │ │ @@ -87895,18 +87895,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 29fc44 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9986d8 │ │ │ │ - umulleq sl, r4, r8, r1 │ │ │ │ - ldrheq fp, [r3], #-0 @ │ │ │ │ - ldrsheq sl, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + b 9986e0 │ │ │ │ + addeq sl, r4, r8, lsr #3 │ │ │ │ + rsbseq fp, r3, r0, asr #1 │ │ │ │ + rsbseq sl, r3, r4, lsl #30 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 0029fc48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87920,31 +87920,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 29fcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r3, [pc, #36] @ 29fcc8 │ │ │ │ ldr r1, [pc, #36] @ 29fccc │ │ │ │ ldr r0, [pc, #36] @ 29fcd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq fp, r3, r4, rrx │ │ │ │ - strdeq sl, [r4], r8 │ │ │ │ - rsbseq sl, r3, ip, asr lr │ │ │ │ - rsbseq fp, r3, r8, lsr r0 │ │ │ │ + rsbseq fp, r3, r4, ror r0 │ │ │ │ + addeq sl, r4, r8, lsl #2 │ │ │ │ + rsbseq sl, r3, ip, ror #28 │ │ │ │ + rsbseq fp, r3, r8, asr #32 │ │ │ │ │ │ │ │ 0029fcd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2a02b0 │ │ │ │ @@ -88037,27 +88037,27 @@ │ │ │ │ beq 2a01cc │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a008c │ │ │ │ ldr r5, [pc, #1136] @ 2a02c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 29ffe4 │ │ │ │ ldr ip, [pc, #1108] @ 2a02c8 │ │ │ │ ldr r2, [pc, #1108] @ 2a02cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 29fee0 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29fec0 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -88108,15 +88108,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2a02e4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r6, [pc, #868] @ 2a02e8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a01f4 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88138,27 +88138,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e50c │ │ │ │ b 29fe4c │ │ │ │ ldr r5, [pc, #776] @ 2a02f4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fee0 │ │ │ │ ldr ip, [pc, #756] @ 2a02f8 │ │ │ │ ldr r2, [pc, #756] @ 2a02fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 2aebfc │ │ │ │ b 29fee0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a01bc │ │ │ │ mov r0, r4 │ │ │ │ @@ -88175,15 +88175,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2a030c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 29ff7c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 29fe4c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -88219,15 +88219,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2a031c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 29ff7c │ │ │ │ ldr r3, [pc, #476] @ 2a0320 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fd30 │ │ │ │ ldr r3, [pc, #460] @ 2a0324 │ │ │ │ @@ -88244,22 +88244,22 @@ │ │ │ │ beq 2a026c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2a032c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29fd30 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29fdf8 │ │ │ │ b 2a004c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -88301,15 +88301,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2a0250 │ │ │ │ ldr r0, [pc, #196] @ 2a0338 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 29fd30 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2a033c │ │ │ │ ldr r1, [pc, #172] @ 2a0340 │ │ │ │ ldr r0, [pc, #172] @ 2a0344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -88319,47 +88319,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq sl, r0, r8, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq sl, r0, r0, lsl lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq ip, sp, r4, lsl #8 │ │ │ │ - rsbseq sl, r3, r8, lsl #25 │ │ │ │ - addeq r9, r4, ip, lsr #30 │ │ │ │ - rsbseq sl, r3, r4, lsr ip │ │ │ │ + @ instruction: 0x0073ac98 │ │ │ │ + addeq r9, r4, ip, lsr pc │ │ │ │ + rsbseq sl, r3, r4, asr #24 │ │ │ │ adceq sl, r0, ip, lsr #24 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r9, r4, r8, asr #28 │ │ │ │ - @ instruction: 0x0073ab98 │ │ │ │ - rsbseq sl, r3, r0, lsr lr │ │ │ │ + addeq r9, r4, r8, asr lr │ │ │ │ + rsbseq sl, r3, r8, lsr #23 │ │ │ │ + rsbseq sl, r3, r0, asr #28 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ @ instruction: 0x00adc1b8 │ │ │ │ adceq ip, sp, r4, lsl #3 │ │ │ │ adceq ip, sp, r4, ror r1 │ │ │ │ - rsbseq sl, r3, r8, lsr #28 │ │ │ │ - umulleq r9, r4, ip, sp │ │ │ │ - rsbseq sl, r3, r4, lsr #21 │ │ │ │ - addeq r9, r4, ip, lsr sp │ │ │ │ - rsbseq sl, r3, r8, ror sp │ │ │ │ - rsbseq sl, r3, ip, lsl #21 │ │ │ │ + rsbseq sl, r3, r8, lsr lr │ │ │ │ + addeq r9, r4, ip, lsr #27 │ │ │ │ + ldrheq sl, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r9, r4, ip, asr #26 │ │ │ │ + rsbseq sl, r3, r8, lsl #27 │ │ │ │ + @ instruction: 0x0073aa9c │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r9, r4, ip, lsl #25 │ │ │ │ - rsbseq sl, r3, r4, lsr #25 │ │ │ │ - ldrsbeq sl, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + umulleq r9, r4, ip, ip │ │ │ │ + ldrheq sl, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sl, r3, ip, ror #19 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r4, asr #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r3, r8, ror fp │ │ │ │ - addeq r9, r4, r4, lsr #23 │ │ │ │ - addeq r9, r4, ip, ror fp │ │ │ │ - rsbseq sl, r3, ip, ror #21 │ │ │ │ - addeq r9, r4, ip, lsl #22 │ │ │ │ - rsbseq sl, r3, ip, ror #16 │ │ │ │ - rsbseq sl, r3, r8, ror sl │ │ │ │ + rsbseq sl, r3, r8, lsl #23 │ │ │ │ + @ instruction: 0x00849bb4 │ │ │ │ + addeq r9, r4, ip, lsl #23 │ │ │ │ + ldrsheq sl, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r9, r4, ip, lsl fp │ │ │ │ + rsbseq sl, r3, ip, ror r8 │ │ │ │ + rsbseq sl, r3, r8, lsl #21 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002a034c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88374,15 +88374,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ │ │ │ │ 002a039c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2a0504 │ │ │ │ @@ -88451,40 +88451,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a0524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a03f0 │ │ │ │ ldr r0, [pc, #56] @ 2a0528 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a03f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq sl, r0, r0, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq sl, r0, r0, asr #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq sl, [r0], ip @ │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r3, r8, asr #18 │ │ │ │ - rsbseq sl, r3, r0, ror r9 │ │ │ │ + rsbseq sl, r3, r8, asr r9 │ │ │ │ + rsbseq sl, r3, r0, lsl #19 │ │ │ │ │ │ │ │ 002a052c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -88516,17 +88516,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2a05c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r9, r4, r4, lsl #16 │ │ │ │ - rsbseq sl, r3, r4, ror #10 │ │ │ │ - rsbseq sl, r3, r0, ror #17 │ │ │ │ + addeq r9, r4, r4, lsl r8 │ │ │ │ + rsbseq sl, r3, r4, ror r5 │ │ │ │ + ldrsheq sl, [r3], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002a05c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88555,24 +88555,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #76] @ 2a06a4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -88685,19 +88685,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2a0860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrdeq r9, [r4], r0 │ │ │ │ - umulleq r9, r4, r8, r5 │ │ │ │ - addeq r9, r4, r0, ror r5 │ │ │ │ - ldrsbeq sl, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq sl, r3, r8, ror #12 │ │ │ │ + addeq r9, r4, r0, ror #11 │ │ │ │ + addeq r9, r4, r8, lsr #11 │ │ │ │ + addeq r9, r4, r0, lsl #11 │ │ │ │ + rsbseq sl, r3, r0, ror #5 │ │ │ │ + rsbseq sl, r3, r8, ror r6 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002a0864 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88893,15 +88893,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a0bdc │ │ │ │ @@ -88931,17 +88931,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r9, r4, ip, asr r2 │ │ │ │ - rsbseq r9, r3, r4, lsl #31 │ │ │ │ - rsbseq r9, r3, r4, ror #30 │ │ │ │ + addeq r9, r4, ip, ror #4 │ │ │ │ + @ instruction: 0x00739f94 │ │ │ │ + rsbseq r9, r3, r4, ror pc │ │ │ │ │ │ │ │ 002a0c08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2a0ce4 │ │ │ │ @@ -88952,15 +88952,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2a31b0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3198 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -88991,17 +88991,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r9, r4, r8, ror r1 │ │ │ │ - rsbseq r9, r3, r0, lsl #29 │ │ │ │ - rsbseq r9, r3, r4, lsr #29 │ │ │ │ + addeq r9, r4, r8, lsl #3 │ │ │ │ + @ instruction: 0x00739e90 │ │ │ │ + ldrheq r9, [r3], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002a0cf0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0d08 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -89016,17 +89016,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2a0d4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r9, r4, ip, ror r0 │ │ │ │ - ldrsbeq r9, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x0073a190 │ │ │ │ + addeq r9, r4, ip, lsl #1 │ │ │ │ + rsbseq r9, r3, ip, ror #27 │ │ │ │ + rsbseq sl, r3, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002a0d50 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0d68 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89042,17 +89042,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2a0dac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r9, r4, ip, lsl r0 │ │ │ │ - rsbseq r9, r3, ip, ror sp │ │ │ │ - rsbseq sl, r3, r0, lsr r1 │ │ │ │ + addeq r9, r4, ip, lsr #32 │ │ │ │ + rsbseq r9, r3, ip, lsl #27 │ │ │ │ + rsbseq sl, r3, r0, asr #2 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002a0db0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0dc8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89068,17 +89068,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2a0e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00848fbc │ │ │ │ - rsbseq r9, r3, ip, lsl sp │ │ │ │ - ldrsbeq sl, [r3], #-0 @ │ │ │ │ + addeq r8, r4, ip, asr #31 │ │ │ │ + rsbseq r9, r3, ip, lsr #26 │ │ │ │ + rsbseq sl, r3, r0, ror #1 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002a0e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89384,17 +89384,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2a12c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r4, lsl #22 │ │ │ │ - rsbseq r9, r3, r4, ror #16 │ │ │ │ - rsbseq r9, r3, r8, lsl ip │ │ │ │ + addeq r8, r4, r4, lsl fp │ │ │ │ + rsbseq r9, r3, r4, ror r8 │ │ │ │ + rsbseq r9, r3, r8, lsr #24 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002a12c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89407,33 +89407,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 248a50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758784 │ │ │ │ + bl 75878c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2a12f8 │ │ │ │ ldr r3, [pc, #32] @ 2a1358 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r8, r1, r0, ror #4 │ │ │ │ - ldrsbeq r9, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq sl, sl, r0, ror #25 │ │ │ │ + rsbseq r9, r3, ip, ror #23 │ │ │ │ + ldrsheq sl, [sl], #-192 @ 0xffffff40 @ │ │ │ │ adceq sl, sp, r4, lsl #28 │ │ │ │ │ │ │ │ 002a135c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89453,15 +89453,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a13ac │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a13d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a13a0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -89470,15 +89470,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x00a181b4 │ │ │ │ - rsbseq r9, r3, r4, asr #14 │ │ │ │ + rsbseq r9, r3, r4, asr r7 │ │ │ │ adceq r8, r1, r4, ror #2 │ │ │ │ │ │ │ │ 002a1400 : │ │ │ │ ldr r3, [pc, #56] @ 2a1440 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89523,27 +89523,27 @@ │ │ │ │ b 2a14b0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1518 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758d44 │ │ │ │ + bl 758d4c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2a14a4 │ │ │ │ ldr r1, [pc, #108] @ 2a1550 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75753c │ │ │ │ + bl 757544 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2a14a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89556,32 +89556,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r8, r1, r0, ror #1 │ │ │ │ adceq r9, r0, ip, lsr #13 │ │ │ │ - addeq r8, r4, r0, lsr #18 │ │ │ │ + addeq r8, r4, r0, lsr r9 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r4, sp, r0, lsr r5 │ │ │ │ - @ instruction: 0x00736f98 │ │ │ │ - addeq r4, r3, r8, asr r6 │ │ │ │ + rsbseq r4, sp, r0, asr #10 │ │ │ │ + rsbseq r6, r3, r8, lsr #31 │ │ │ │ + addeq r4, r3, r8, ror #12 │ │ │ │ │ │ │ │ 002a1554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 339604 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74db04 │ │ │ │ + bl 74db0c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a15b8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2a1444 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a15f4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -89601,73 +89601,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2a1638 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998630 │ │ │ │ + bl 998638 │ │ │ │ b 2a1598 │ │ │ │ ldr r3, [pc, #64] @ 2a163c │ │ │ │ ldr r2, [pc, #64] @ 2a1640 │ │ │ │ ldr r1, [pc, #64] @ 2a1644 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2a1648 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2a1598 │ │ │ │ - ldrdeq r8, [r4], r8 @ │ │ │ │ - rsbseq r9, fp, ip, lsl #1 │ │ │ │ - rsbseq r9, r3, r4, lsr #10 │ │ │ │ + addeq r8, r4, r8, ror #15 │ │ │ │ + @ instruction: 0x007b909c │ │ │ │ + rsbseq r9, r3, r4, lsr r5 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - addeq r8, r4, r0, lsr #15 │ │ │ │ - ldrsbeq r9, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq r9, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x008487b0 │ │ │ │ + rsbseq r9, r3, r4, ror #17 │ │ │ │ + rsbseq r9, r3, r0, lsl #10 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002a164c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2a16c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a16a8 │ │ │ │ ldr ip, [pc, #68] @ 2a16c8 │ │ │ │ ldr r2, [pc, #68] @ 2a16cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r3, r8, ror r4 │ │ │ │ - addeq r8, r4, ip, lsl r7 │ │ │ │ - rsbseq r9, r3, r8, lsr #8 │ │ │ │ + rsbseq r9, r3, r8, lsl #9 │ │ │ │ + addeq r8, r4, ip, lsr #14 │ │ │ │ + rsbseq r9, r3, r8, lsr r4 │ │ │ │ │ │ │ │ 002a16d0 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -89677,62 +89677,62 @@ │ │ │ │ beq 2a1724 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2a1738 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrsbeq r9, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r9, r3, ip, ror #7 │ │ │ │ │ │ │ │ 002a173c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a177c │ │ │ │ ldr r1, [pc, #88] @ 2a17b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a178c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2a17b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r3, r4, lsl #7 │ │ │ │ - rsbseq r9, r3, r8, ror r7 │ │ │ │ + @ instruction: 0x00739394 │ │ │ │ + rsbseq r9, r3, r8, lsl #15 │ │ │ │ │ │ │ │ 002a17bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17e4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -89750,55 +89750,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a1824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r0, lsr #11 │ │ │ │ - rsbseq r9, r3, r4, lsl #6 │ │ │ │ - rsbseq r9, r3, r0, lsl r3 │ │ │ │ + @ instruction: 0x008485b0 │ │ │ │ + rsbseq r9, r3, r4, lsl r3 │ │ │ │ + rsbseq r9, r3, r0, lsr #6 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002a1828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2a1a18 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1958 │ │ │ │ ldr r7, [pc, #444] @ 2a1a1c │ │ │ │ ldr r2, [pc, #444] @ 2a1a20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a19e4 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2a1a24 │ │ │ │ ldr r1, [pc, #384] @ 2a1a28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #368] @ 2a1a2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a19b4 │ │ │ │ ldr r7, [pc, #348] @ 2a1a30 │ │ │ │ @@ -89806,24 +89806,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2a18e8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a19b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ ldr r2, [pc, #312] @ 2a1a34 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a18dc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2a18dc │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -89836,38 +89836,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248a50 │ │ │ │ ldr r5, [pc, #220] @ 2a1a3c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a19cc │ │ │ │ ldr r0, [pc, #196] @ 2a1a40 │ │ │ │ ldr r2, [pc, #196] @ 2a1a44 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 2ae870 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a19cc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24b000 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a19a8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ b 2a19a8 │ │ │ │ ldr r0, [pc, #116] @ 2a1a48 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248a50 │ │ │ │ @@ -89876,32 +89876,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2a1a4c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24980c │ │ │ │ mov r0, r3 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2a1944 │ │ │ │ - @ instruction: 0x0073929c │ │ │ │ - addeq r8, r4, r0, asr #10 │ │ │ │ - rsbseq r9, r3, r8, asr #4 │ │ │ │ - rsbseq r6, r3, ip, lsl #23 │ │ │ │ - rsbseq r4, sp, r8, lsl r1 │ │ │ │ + rsbseq r9, r3, ip, lsr #5 │ │ │ │ + addeq r8, r4, r0, asr r5 │ │ │ │ + rsbseq r9, r3, r8, asr r2 │ │ │ │ + @ instruction: 0x00736b9c │ │ │ │ + rsbseq r4, sp, r8, lsr #2 │ │ │ │ adceq r7, r1, r4, lsl #25 │ │ │ │ - ldrdeq r8, [r4], r0 │ │ │ │ - ldrheq r9, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrsbeq r9, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrheq r9, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq r8, r4, r4, lsr #8 │ │ │ │ - rsbseq r9, r3, r0, lsr r1 │ │ │ │ - rsbseq r9, r3, r8, asr r5 │ │ │ │ - rsbseq r8, sl, ip, lsl #1 │ │ │ │ + addeq r8, r4, r0, ror #9 │ │ │ │ + rsbseq r9, r3, r8, asr #3 │ │ │ │ + rsbseq r9, r3, ip, ror #11 │ │ │ │ + rsbseq r9, r3, r0, asr #9 │ │ │ │ + addeq r8, r4, r4, lsr r4 │ │ │ │ + rsbseq r9, r3, r0, asr #2 │ │ │ │ + rsbseq r9, r3, r8, ror #10 │ │ │ │ + @ instruction: 0x007a809c │ │ │ │ │ │ │ │ 002a1a50 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -89913,37 +89913,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2a1ac4 │ │ │ │ ldr r5, [pc, #84] @ 2a1adc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1ac4 │ │ │ │ ldr ip, [pc, #64] @ 2a1ae0 │ │ │ │ ldr r2, [pc, #64] @ 2a1ae4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r3, r8, asr r0 │ │ │ │ - addeq r8, r4, r0, lsl #6 │ │ │ │ - rsbseq r9, r3, ip │ │ │ │ + rsbseq r9, r3, r8, rrx │ │ │ │ + addeq r8, r4, r0, lsl r3 │ │ │ │ + rsbseq r9, r3, ip, lsl r0 │ │ │ │ │ │ │ │ 002a1ae8 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2a1b20 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2a1b38 │ │ │ │ @@ -90135,28 +90135,28 @@ │ │ │ │ b 2a1dd0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1f4c │ │ │ │ ldr r1, [pc, #728] @ 2a20b0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1dc4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2a1dc4 │ │ │ │ ldr r3, [pc, #696] @ 2a20b4 │ │ │ │ ldr r1, [pc, #696] @ 2a20b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758d44 │ │ │ │ + bl 758d4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1dc4 │ │ │ │ ldr r3, [pc, #664] @ 2a20bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1f7c │ │ │ │ @@ -90174,28 +90174,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2a1eb0 │ │ │ │ ldr r3, [pc, #540] @ 2a20b4 │ │ │ │ ldr r1, [pc, #560] @ 2a20cc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ ldr r2, [pc, #536] @ 2a20d0 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f898 │ │ │ │ @@ -90208,15 +90208,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2a20d8 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ ldr r2, [pc, #464] @ 2a20dc │ │ │ │ ldr r3, [pc, #400] @ 2a20a0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -90235,15 +90235,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1ffc │ │ │ │ ldr r0, [pc, #376] @ 2a20e0 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2a1e50 │ │ │ │ ldr r3, [pc, #352] @ 2a20e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90262,22 +90262,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2a20f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a1e30 │ │ │ │ ldr r3, [pc, #240] @ 2a20f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1f60 │ │ │ │ ldr r3, [pc, #208] @ 2a20e8 │ │ │ │ @@ -90293,58 +90293,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2a20f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a1f60 │ │ │ │ ldr r0, [pc, #128] @ 2a20fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a1e30 │ │ │ │ ldr r0, [pc, #112] @ 2a2100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a1f60 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umlaleq r8, r0, ip, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r7, r1, r4, lsr #15 │ │ │ │ adceq r8, r0, r8, ror sp │ │ │ │ - addeq r7, r4, ip, ror #31 │ │ │ │ - rsbseq r8, r3, r4, lsl #26 │ │ │ │ + strdeq r7, [r4], ip │ │ │ │ + rsbseq r8, r3, r4, lsl sp │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r3, sp, r4, asr #23 │ │ │ │ + ldrsbeq r3, [sp], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r7, r4, r4, asr #30 │ │ │ │ - rsbseq r8, r3, ip, asr #24 │ │ │ │ - rsbseq r8, r3, r0, ror ip │ │ │ │ - rsbseq r3, sp, r4, lsr #22 │ │ │ │ - addeq r7, r4, r8, ror #29 │ │ │ │ + addeq r7, r4, r4, asr pc │ │ │ │ + rsbseq r8, r3, ip, asr ip │ │ │ │ + rsbseq r8, r3, r0, lsl #25 │ │ │ │ + rsbseq r3, sp, r4, lsr fp │ │ │ │ + strdeq r7, [r4], r8 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r8, r0, r8, lsl #24 │ │ │ │ - rsbseq r8, r3, r4, ror fp │ │ │ │ + rsbseq r8, r3, r4, lsl #23 │ │ │ │ andeq r3, r0, r8, lsr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r8, r3, r4, asr #30 │ │ │ │ + rsbseq r8, r3, r4, asr pc │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ - rsbseq r8, r3, r8, lsl #30 │ │ │ │ - ldrsbeq r8, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r8, r3, r4, lsl #30 │ │ │ │ + rsbseq r8, r3, r8, lsl pc │ │ │ │ + rsbseq r8, r3, ip, ror #29 │ │ │ │ + rsbseq r8, r3, r4, lsl pc │ │ │ │ │ │ │ │ 002a2104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2a22ac │ │ │ │ @@ -90373,15 +90373,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2a22bc │ │ │ │ ldr r1, [pc, #324] @ 2a22c0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ ldr r3, [pc, #300] @ 2a22c4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -90430,43 +90430,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2a22dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a2170 │ │ │ │ ldr r0, [pc, #68] @ 2a22e0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a2170 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r0], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r8, r0, ip, asr #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r3, sp, r4, asr #16 │ │ │ │ - addeq r7, r4, r8, lsl #24 │ │ │ │ - ldrdeq r7, [r4], r8 │ │ │ │ + rsbseq r3, sp, r4, asr r8 │ │ │ │ + addeq r7, r4, r8, lsl ip │ │ │ │ + addeq r7, r4, r8, ror #23 │ │ │ │ adceq r8, r0, r0, lsr r9 │ │ │ │ andeq r2, r0, ip, asr r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r8, r3, ip, lsl sp │ │ │ │ rsbseq r8, r3, ip, lsr #26 │ │ │ │ + rsbseq r8, r3, ip, lsr sp │ │ │ │ │ │ │ │ 002a22e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2a2398 │ │ │ │ @@ -90478,15 +90478,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a2320 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a2368 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2314 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a2314 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90507,15 +90507,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, r1, r4, asr #4 │ │ │ │ - ldrsbeq r8, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r8, r3, r0, ror #15 │ │ │ │ │ │ │ │ 002a23a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -90523,15 +90523,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2a2490 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a2468 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a2408 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2a241c │ │ │ │ @@ -90570,18 +90570,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2a24a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r8, r3, ip, lsl r7 │ │ │ │ - addeq r7, r4, ip, lsr #18 │ │ │ │ - rsbseq r8, r3, ip, lsl #13 │ │ │ │ - rsbseq r8, r3, ip, asr fp │ │ │ │ + rsbseq r8, r3, ip, lsr #14 │ │ │ │ + addeq r7, r4, ip, lsr r9 │ │ │ │ + @ instruction: 0x0073869c │ │ │ │ + rsbseq r8, r3, ip, ror #22 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002a24a4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -90655,17 +90655,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2a25d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r9, sp, r8, asr #23 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - rsbseq r8, r3, r4, asr r5 │ │ │ │ - rsbseq r8, r3, r0, asr #20 │ │ │ │ + addeq r7, r4, r0, lsl #16 │ │ │ │ + rsbseq r8, r3, r4, ror #10 │ │ │ │ + rsbseq r8, r3, r0, asr sl │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002a25dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90712,45 +90712,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2a271c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2a2720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9935f4 │ │ │ │ + bl 9935fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a26f4 │ │ │ │ ldr r3, [pc, #84] @ 2a2724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a264c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2a2654 │ │ │ │ mov r9, #1 │ │ │ │ b 2a2634 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ b 2a26c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, ip, lsl r5 │ │ │ │ - umulleq r7, r4, ip, r7 │ │ │ │ + addeq r7, r4, ip, lsr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r9, sp, r4, lsr #22 │ │ │ │ adceq r8, r0, r4, ror #9 │ │ │ │ @ instruction: 0x00a084b8 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ - rsbseq r8, r3, r4, ror #18 │ │ │ │ + rsbseq r8, r3, r4, ror r9 │ │ │ │ adceq r9, sp, ip, ror #20 │ │ │ │ │ │ │ │ 002a2728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90809,55 +90809,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2a2924 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2a2928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9935f4 │ │ │ │ + bl 9935fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a28ac │ │ │ │ ldr r3, [pc, #224] @ 2a292c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2790 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r1, [pc, #176] @ 2a2930 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a28bc │ │ │ │ ldr r2, [pc, #160] @ 2a2934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2a2938 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ b 2a2844 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r1, [pc, #108] @ 2a293c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a288c │ │ │ │ ldr r2, [pc, #92] @ 2a2940 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90874,24 +90874,24 @@ │ │ │ │ adceq r8, r0, ip, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a083b8 │ │ │ │ @ instruction: 0x00ad99bc │ │ │ │ adceq r8, r0, r0, ror r3 │ │ │ │ adceq r8, r0, ip, lsr r3 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ - rsbseq r8, r3, r8, ror #15 │ │ │ │ + ldrsheq r8, [r3], #-120 @ 0xffffff88 @ │ │ │ │ adceq r9, sp, ip, ror #17 │ │ │ │ - addeq r5, r1, r0, lsr #27 │ │ │ │ - @ instruction: 0x00738790 │ │ │ │ - rsbseq r8, r3, r0, ror #15 │ │ │ │ + @ instruction: 0x00815db0 │ │ │ │ rsbseq r8, r3, r0, lsr #15 │ │ │ │ + ldrsheq r8, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + ldrheq r8, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r8, r3, ip, ror #14 │ │ │ │ + @ instruction: 0x008474bc │ │ │ │ + rsbseq r8, r3, r0, lsr #4 │ │ │ │ rsbseq r8, r3, ip, asr r7 │ │ │ │ - addeq r7, r4, ip, lsr #9 │ │ │ │ - rsbseq r8, r3, r0, lsl r2 │ │ │ │ - rsbseq r8, r3, ip, asr #14 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002a2954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90928,21 +90928,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2a2a14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00ad97b4 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - rsbseq r8, r3, r0, asr r1 │ │ │ │ - rsbseq r8, r3, ip, lsl #13 │ │ │ │ + addeq r7, r4, r0, lsl #8 │ │ │ │ + rsbseq r8, r3, r0, ror #2 │ │ │ │ + @ instruction: 0x0073869c │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r7, r4, r8, asr #7 │ │ │ │ - rsbseq r8, r3, r8, lsr #2 │ │ │ │ - ldrsbeq r8, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq r7, [r4], r8 │ │ │ │ + rsbseq r8, r3, r8, lsr r1 │ │ │ │ + rsbseq r8, r3, ip, ror #13 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002a2a18 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2a2a90 │ │ │ │ ldr r3, [pc, #156] @ 2a2ac8 │ │ │ │ @@ -90983,19 +90983,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2a2ae0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r9, sp, r0, lsl r7 │ │ │ │ - rsbseq r8, r3, r4, lsl #13 │ │ │ │ - rsbseq r8, r3, r8, ror #12 │ │ │ │ - strdeq r7, [r4], r4 │ │ │ │ - rsbseq r8, r3, r4, asr r0 │ │ │ │ - @ instruction: 0x00738590 │ │ │ │ + @ instruction: 0x00738694 │ │ │ │ + rsbseq r8, r3, r8, ror r6 │ │ │ │ + addeq r7, r4, r4, lsl #6 │ │ │ │ + rsbseq r8, r3, r4, rrx │ │ │ │ + rsbseq r8, r3, r0, lsr #11 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002a2ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91023,30 +91023,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2a2b78 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 24920c │ │ │ │ cmp r4, #8 │ │ │ │ beq 2a2bc4 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2b5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9935f4 │ │ │ │ + bl 9935fc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2bfc │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2b5c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -91062,27 +91062,27 @@ │ │ │ │ bne 2a2c08 │ │ │ │ ldr r0, [pc, #64] @ 2a2c30 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24920c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ b 2a2bac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, r8, lsl r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r3, r0, ror #11 │ │ │ │ - rsbseq r8, r4, r8, asr r6 │ │ │ │ + ldrsheq r8, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, r4, r8, ror #12 │ │ │ │ ldrdeq r7, [r0], r8 @ │ │ │ │ strdeq r9, [sp], r8 @ │ │ │ │ - ldrsbeq r8, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r8, r3, r8, ror #9 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ adceq r7, r0, r8, asr #30 │ │ │ │ - rsbseq r8, r3, r4, lsr #10 │ │ │ │ + rsbseq r8, r3, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2a2f6c │ │ │ │ ldr r3, [pc, #800] @ 2a2f70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -91283,31 +91283,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r7, r0, r8, asr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r3, r4, lsr r5 │ │ │ │ + rsbseq r8, r3, r4, asr #10 │ │ │ │ adceq r7, r0, r8, lsr lr │ │ │ │ - rsbseq r8, r3, r8, lsr r5 │ │ │ │ rsbseq r8, r3, r8, asr #10 │ │ │ │ + rsbseq r8, r3, r8, asr r5 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - addeq r8, r4, r4, lsr #16 │ │ │ │ - ldrsbeq r8, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r8, r4, r4, lsr r8 │ │ │ │ + rsbseq r8, r3, r4, ror #9 │ │ │ │ adceq r7, r0, r8, ror #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r8, r4, ip, lsr #13 │ │ │ │ - rsbseq r8, r3, r0, lsl #6 │ │ │ │ - addeq r8, r4, r0, lsl #13 │ │ │ │ - ldrsheq r8, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - addeq r8, r4, ip, asr r6 │ │ │ │ - rsbseq r8, r3, ip, lsr #6 │ │ │ │ - rsbseq r8, r3, r4, lsr r3 │ │ │ │ + @ instruction: 0x008486bc │ │ │ │ + rsbseq r8, r3, r0, lsl r3 │ │ │ │ + umulleq r8, r4, r0, r6 │ │ │ │ + rsbseq r8, r3, r4, lsl #6 │ │ │ │ + addeq r8, r4, ip, ror #12 │ │ │ │ + rsbseq r8, r3, ip, lsr r3 │ │ │ │ + rsbseq r8, r3, r4, asr #6 │ │ │ │ │ │ │ │ 002a2fb8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2a30f8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91384,16 +91384,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 248eac │ │ │ │ b 2a3064 │ │ │ │ adceq r7, r0, r0, asr fp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - @ instruction: 0x00738290 │ │ │ │ - ldrheq r8, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r8, r3, r0, lsr #5 │ │ │ │ + rsbseq r8, r3, r0, asr #5 │ │ │ │ │ │ │ │ 002a3108 : │ │ │ │ ldr r0, [pc, #4] @ 2a3114 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a2c34 │ │ │ │ adceq r6, r1, r8, lsr r4 │ │ │ │ │ │ │ │ @@ -91743,17 +91743,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a3648 │ │ │ │ ldr r0, [pc, #24] @ 2a364c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r8, lsr #31 │ │ │ │ - rsbseq r7, r3, r0, ror #30 │ │ │ │ - rsbseq r7, r3, r8, ror #30 │ │ │ │ + @ instruction: 0x00847fb8 │ │ │ │ + rsbseq r7, r3, r0, ror pc │ │ │ │ + rsbseq r7, r3, r8, ror pc │ │ │ │ │ │ │ │ 002a3650 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3680 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a3668 │ │ │ │ @@ -91773,17 +91773,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a36bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsr pc │ │ │ │ - ldrsheq r7, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq r7, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r7, r4, ip, asr #30 │ │ │ │ + rsbseq r7, r3, r4, lsl #30 │ │ │ │ + rsbseq r7, r3, ip, lsl #30 │ │ │ │ │ │ │ │ 002a36c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -91810,17 +91810,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3748 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00847eb0 │ │ │ │ - rsbseq r7, r3, r8, ror #28 │ │ │ │ - rsbseq r7, r3, r0, ror lr │ │ │ │ + addeq r7, r4, r0, asr #29 │ │ │ │ + rsbseq r7, r3, r8, ror lr │ │ │ │ + rsbseq r7, r3, r0, lsl #29 │ │ │ │ │ │ │ │ 002a374c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a376c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91836,17 +91836,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a37a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0, asr lr │ │ │ │ - rsbseq r7, r3, r8, lsl #28 │ │ │ │ - rsbseq r7, r3, r0, lsl lr │ │ │ │ + addeq r7, r4, r0, ror #28 │ │ │ │ + rsbseq r7, r3, r8, lsl lr │ │ │ │ + rsbseq r7, r3, r0, lsr #28 │ │ │ │ │ │ │ │ 002a37ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a37cc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91862,17 +91862,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - rsbseq r7, r3, r8, lsr #27 │ │ │ │ - ldrheq r7, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r7, r4, r0, lsl #28 │ │ │ │ + ldrheq r7, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r7, r3, r0, asr #27 │ │ │ │ │ │ │ │ 002a380c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a382c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91888,17 +91888,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r7, r4, r0, sp │ │ │ │ - rsbseq r7, r3, r8, asr #26 │ │ │ │ - rsbseq r7, r3, r0, asr sp │ │ │ │ + addeq r7, r4, r0, lsr #27 │ │ │ │ + rsbseq r7, r3, r8, asr sp │ │ │ │ + rsbseq r7, r3, r0, ror #26 │ │ │ │ │ │ │ │ 002a386c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a388c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91914,17 +91914,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a38c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0, lsr sp │ │ │ │ - rsbseq r7, r3, r8, ror #25 │ │ │ │ - ldrsheq r7, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r7, r4, r0, asr #26 │ │ │ │ + ldrsheq r7, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r7, r3, r0, lsl #26 │ │ │ │ │ │ │ │ 002a38cc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a38e8 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -91939,17 +91939,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r4], r4 │ │ │ │ - rsbseq r7, r3, ip, lsl #25 │ │ │ │ - @ instruction: 0x00737c94 │ │ │ │ + addeq r7, r4, r4, ror #25 │ │ │ │ + @ instruction: 0x00737c9c │ │ │ │ + rsbseq r7, r3, r4, lsr #25 │ │ │ │ │ │ │ │ 002a3928 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3948 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91965,17 +91965,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, ror ip │ │ │ │ - rsbseq r7, r3, ip, lsr #24 │ │ │ │ - rsbseq r7, r3, r4, lsr ip │ │ │ │ + addeq r7, r4, r4, lsl #25 │ │ │ │ + rsbseq r7, r3, ip, lsr ip │ │ │ │ + rsbseq r7, r3, r4, asr #24 │ │ │ │ │ │ │ │ 002a3988 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a39a8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91991,17 +91991,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a39e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, lsl ip │ │ │ │ - rsbseq r7, r3, ip, asr #23 │ │ │ │ - ldrsbeq r7, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r7, r4, r4, lsr #24 │ │ │ │ + ldrsbeq r7, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, r3, r4, ror #23 │ │ │ │ │ │ │ │ 002a39e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a08 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92017,17 +92017,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00847bb4 │ │ │ │ - rsbseq r7, r3, ip, ror #22 │ │ │ │ - rsbseq r7, r3, r4, ror fp │ │ │ │ + addeq r7, r4, r4, asr #23 │ │ │ │ + rsbseq r7, r3, ip, ror fp │ │ │ │ + rsbseq r7, r3, r4, lsl #23 │ │ │ │ │ │ │ │ 002a3a48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a68 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92043,17 +92043,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, asr fp │ │ │ │ - rsbseq r7, r3, ip, lsl #22 │ │ │ │ - rsbseq r7, r3, r4, lsl fp │ │ │ │ + addeq r7, r4, r4, ror #22 │ │ │ │ + rsbseq r7, r3, ip, lsl fp │ │ │ │ + rsbseq r7, r3, r4, lsr #22 │ │ │ │ │ │ │ │ 002a3aa8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3ac8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92069,17 +92069,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - strdeq r7, [r4], r4 │ │ │ │ - rsbseq r7, r3, ip, lsr #21 │ │ │ │ - ldrheq r7, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r7, r4, r4, lsl #22 │ │ │ │ + ldrheq r7, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r7, r3, r4, asr #21 │ │ │ │ │ │ │ │ 002a3b08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b28 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92095,17 +92095,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r7, r4, r4, sl │ │ │ │ - rsbseq r7, r3, ip, asr #20 │ │ │ │ - rsbseq r7, r3, r4, asr sl │ │ │ │ + addeq r7, r4, r4, lsr #21 │ │ │ │ + rsbseq r7, r3, ip, asr sl │ │ │ │ + rsbseq r7, r3, r4, ror #20 │ │ │ │ │ │ │ │ 002a3b68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b88 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92121,17 +92121,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, lsr sl │ │ │ │ - rsbseq r7, r3, ip, ror #19 │ │ │ │ - ldrsheq r7, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r7, r4, r4, asr #20 │ │ │ │ + ldrsheq r7, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r7, r3, r4, lsl #20 │ │ │ │ │ │ │ │ 002a3bc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3be8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92147,17 +92147,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [r4], r4 │ │ │ │ - rsbseq r7, r3, ip, lsl #19 │ │ │ │ - @ instruction: 0x00737994 │ │ │ │ + addeq r7, r4, r4, ror #19 │ │ │ │ + @ instruction: 0x0073799c │ │ │ │ + rsbseq r7, r3, r4, lsr #19 │ │ │ │ │ │ │ │ 002a3c28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c48 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92173,17 +92173,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, ror r9 │ │ │ │ - rsbseq r7, r3, ip, lsr #18 │ │ │ │ - rsbseq r7, r3, r4, lsr r9 │ │ │ │ + addeq r7, r4, r4, lsl #19 │ │ │ │ + rsbseq r7, r3, ip, lsr r9 │ │ │ │ + rsbseq r7, r3, r4, asr #18 │ │ │ │ │ │ │ │ 002a3c88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3ca8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92199,17 +92199,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, lsl r9 │ │ │ │ - rsbseq r7, r3, ip, asr #17 │ │ │ │ - ldrsbeq r7, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r7, r4, r4, lsr #18 │ │ │ │ + ldrsbeq r7, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, r3, r4, ror #17 │ │ │ │ │ │ │ │ 002a3ce8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3d0c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92226,17 +92226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008478b0 │ │ │ │ - rsbseq r7, r3, r8, ror #16 │ │ │ │ - rsbseq r7, r3, r0, ror r8 │ │ │ │ + addeq r7, r4, r0, asr #17 │ │ │ │ + rsbseq r7, r3, r8, ror r8 │ │ │ │ + rsbseq r7, r3, r0, lsl #17 │ │ │ │ │ │ │ │ 002a3d4c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3d70 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92253,17 +92253,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, asr #16 │ │ │ │ - rsbseq r7, r3, r4, lsl #16 │ │ │ │ - rsbseq r7, r3, ip, lsl #16 │ │ │ │ + addeq r7, r4, ip, asr r8 │ │ │ │ + rsbseq r7, r3, r4, lsl r8 │ │ │ │ + rsbseq r7, r3, ip, lsl r8 │ │ │ │ │ │ │ │ 002a3db0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3dd4 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92280,17 +92280,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3e10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r8, ror #15 │ │ │ │ - rsbseq r7, r3, r0, lsr #15 │ │ │ │ - rsbseq r7, r3, r8, lsr #15 │ │ │ │ + strdeq r7, [r4], r8 │ │ │ │ + ldrheq r7, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + ldrheq r7, [r3], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 002a3e14 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3e38 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92307,17 +92307,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, lsl #15 │ │ │ │ - rsbseq r7, r3, ip, lsr r7 │ │ │ │ - rsbseq r7, r3, r4, asr #14 │ │ │ │ + umulleq r7, r4, r4, r7 │ │ │ │ + rsbseq r7, r3, ip, asr #14 │ │ │ │ + rsbseq r7, r3, r4, asr r7 │ │ │ │ │ │ │ │ 002a3e78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3e9c │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92334,31 +92334,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0, lsr #14 │ │ │ │ - ldrsbeq r7, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r7, r3, r0, ror #13 │ │ │ │ + addeq r7, r4, r0, lsr r7 │ │ │ │ + rsbseq r7, r3, r8, ror #13 │ │ │ │ + ldrsheq r7, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 002a3edc : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2a3efc │ │ │ │ ldr r3, [pc, #28] @ 2a3f08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r4, r4, lsr r9 │ │ │ │ + addeq r7, r4, r4, asr #18 │ │ │ │ │ │ │ │ 002a3f0c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3f38 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -92386,30 +92386,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b5c8 │ │ │ │ - addeq r7, r4, r0, asr #17 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ │ │ │ │ 002a3f94 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2a3fb8 │ │ │ │ ldr r3, [pc, #32] @ 2a3fc4 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r4, r8, ror r8 │ │ │ │ + addeq r7, r4, r8, lsl #17 │ │ │ │ │ │ │ │ 002a3fc8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2a4028 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4040 │ │ │ │ @@ -92448,18 +92448,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsr #16 │ │ │ │ - addeq r7, r4, r0, asr #15 │ │ │ │ - rsbseq r7, r3, ip, asr #10 │ │ │ │ + addeq r7, r4, ip, lsr r8 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ rsbseq r7, r3, ip, asr r5 │ │ │ │ + rsbseq r7, r3, ip, ror #10 │ │ │ │ │ │ │ │ 002a4088 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a40c8 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -92515,15 +92515,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b5c8 │ │ │ │ - addeq r7, r4, r4, lsl #14 │ │ │ │ + addeq r7, r4, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -92631,16 +92631,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4248 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a41f8 │ │ │ │ - addeq r5, r8, ip, asr r4 │ │ │ │ - addeq r5, r8, r8, lsl #7 │ │ │ │ + addeq r5, r8, ip, ror #8 │ │ │ │ + umulleq r5, r8, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -92711,24 +92711,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2a447c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2a44b8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 248d98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4470 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4470 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92920,15 +92920,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r4, r1, r8, lsr #30 │ │ │ │ ldr r0, [pc, #4] @ 2a4794 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addseq r8, r1, r8, ror #22 │ │ │ │ ldr r2, [pc, #192] @ 2a4860 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2a47c0 │ │ │ │ ldr r0, [pc, #176] @ 2a4864 │ │ │ │ @@ -92991,101 +92991,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #248] @ 2a49b0 │ │ │ │ ldr r3, [pc, #248] @ 2a49b4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2a49b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2a49bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r3, [pc, #220] @ 2a49c0 │ │ │ │ ldr r2, [pc, #220] @ 2a49c4 │ │ │ │ ldr r1, [pc, #220] @ 2a49c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r3, [pc, #200] @ 2a49cc │ │ │ │ ldr r2, [pc, #200] @ 2a49d0 │ │ │ │ ldr r1, [pc, #200] @ 2a49d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r3, [pc, #180] @ 2a49d8 │ │ │ │ ldr r2, [pc, #180] @ 2a49dc │ │ │ │ ldr r1, [pc, #180] @ 2a49e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r3, [pc, #160] @ 2a49e4 │ │ │ │ ldr r2, [pc, #160] @ 2a49e8 │ │ │ │ ldr r1, [pc, #160] @ 2a49ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r3, [pc, #140] @ 2a49f0 │ │ │ │ ldr r2, [pc, #140] @ 2a49f4 │ │ │ │ ldr r1, [pc, #140] @ 2a49f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r3, [pc, #120] @ 2a49fc │ │ │ │ ldr r2, [pc, #120] @ 2a4a00 │ │ │ │ ldr r1, [pc, #120] @ 2a4a04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 759454 │ │ │ │ - addeq r4, r8, r4, lsr #28 │ │ │ │ - rsbseq r5, r3, r0, ror #26 │ │ │ │ - rsbseq r5, r3, r8, lsr sp │ │ │ │ + b 75945c │ │ │ │ + addeq r4, r8, r4, lsr lr │ │ │ │ + rsbseq r5, r3, r0, ror sp │ │ │ │ + rsbseq r5, r3, r8, asr #26 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - @ instruction: 0x007dcd98 │ │ │ │ + rsbseq ip, sp, r8, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - ldrdeq r1, [r0], r4 │ │ │ │ + addeq r1, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - umulleq r0, r4, r4, r2 │ │ │ │ + addeq r0, r4, r4, lsr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - ldrheq r6, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r6, r3, ip, asr #25 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq r6, r3, r8, lsr #25 │ │ │ │ + ldrheq r6, [r3], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - rsbseq sp, fp, r4, lsl #29 │ │ │ │ + @ instruction: 0x007bde94 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - @ instruction: 0x0074c690 │ │ │ │ + rsbseq ip, r4, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2a4b70 │ │ │ │ ldr r5, [pc, #336] @ 2a4b74 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93094,61 +93094,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4b28 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a51e8 │ │ │ │ + bl 7a51f0 │ │ │ │ ldr r6, [pc, #276] @ 2a4b7c │ │ │ │ ldr r5, [pc, #276] @ 2a4b80 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #240] @ 2a4b84 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac614 │ │ │ │ + bl 7ac61c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a5544 │ │ │ │ + bl 7a554c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4b08 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ad3d4 │ │ │ │ + bl 7ad3dc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #152] @ 2a4b88 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -93159,32 +93159,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2a4b94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq r4, r8, r8, ip │ │ │ │ - ldrsbeq r6, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq r6, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsbeq r6, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq r6, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq r6, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r4, r8, r8, lsr #25 │ │ │ │ + rsbseq r6, r3, r0, ror #23 │ │ │ │ + rsbseq r6, r3, ip, ror #23 │ │ │ │ + rsbseq r6, r3, ip, ror #23 │ │ │ │ + rsbseq r6, r3, r0, lsl #24 │ │ │ │ + rsbseq r6, r3, r8, ror #23 │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - rsbseq ip, sp, ip, lsr fp │ │ │ │ - ldrsheq r6, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, sp, ip, asr #22 │ │ │ │ + rsbseq r6, r3, r4, lsl #22 │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4bec │ │ │ │ ldr r2, [pc, #60] @ 2a4bf0 │ │ │ │ @@ -93192,100 +93192,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2a4bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a50 │ │ │ │ - addeq r4, r8, r4, lsl #22 │ │ │ │ - rsbseq r6, r3, r4, asr #20 │ │ │ │ + addeq r4, r8, r4, lsl fp │ │ │ │ rsbseq r6, r3, r4, asr sl │ │ │ │ - @ instruction: 0x007ea090 │ │ │ │ + rsbseq r6, r3, r4, ror #20 │ │ │ │ + rsbseq sl, lr, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4c50 │ │ │ │ ldr r2, [pc, #60] @ 2a4c54 │ │ │ │ ldr r1, [pc, #60] @ 2a4c58 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2a4c5c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a50 │ │ │ │ - addeq r4, r8, r0, lsr #21 │ │ │ │ - rsbseq r6, r3, r0, ror #19 │ │ │ │ + @ instruction: 0x00884ab0 │ │ │ │ ldrsheq r6, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sl, lr, ip, lsr #32 │ │ │ │ + rsbseq r6, r3, r0, lsl #20 │ │ │ │ + rsbseq sl, lr, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4cb4 │ │ │ │ ldr r2, [pc, #60] @ 2a4cb8 │ │ │ │ ldr r1, [pc, #60] @ 2a4cbc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2a4cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a50 │ │ │ │ - addeq r4, r8, ip, lsr sl │ │ │ │ - rsbseq r6, r3, ip, ror r9 │ │ │ │ + addeq r4, r8, ip, asr #20 │ │ │ │ rsbseq r6, r3, ip, lsl #19 │ │ │ │ - rsbseq r9, lr, r8, asr #31 │ │ │ │ + @ instruction: 0x0073699c │ │ │ │ + ldrsbeq r9, [lr], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4d18 │ │ │ │ ldr r2, [pc, #60] @ 2a4d1c │ │ │ │ ldr r1, [pc, #60] @ 2a4d20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2a4d24 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a50 │ │ │ │ - ldrdeq r4, [r8], r8 │ │ │ │ - rsbseq r6, r3, r8, lsl r9 │ │ │ │ + addeq r4, r8, r8, ror #19 │ │ │ │ rsbseq r6, r3, r8, lsr #18 │ │ │ │ - rsbseq r9, lr, r4, ror #30 │ │ │ │ + rsbseq r6, r3, r8, lsr r9 │ │ │ │ + rsbseq r9, lr, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4e34 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2a4e38 │ │ │ │ @@ -93301,22 +93301,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4e44 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988db8 │ │ │ │ + bl 988dc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4dbc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2a4dec │ │ │ │ ldr r1, [pc, #132] @ 2a4e48 │ │ │ │ @@ -93326,15 +93326,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4e54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4e58 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #104] @ 2a4e5c │ │ │ │ ldr r3, [pc, #68] @ 2a4e3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93345,23 +93345,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r8, r4, ror r9 │ │ │ │ + addeq r4, r8, r4, lsl #19 │ │ │ │ @ instruction: 0x00a05dbc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + rsbseq r6, r3, r8, lsr #17 │ │ │ │ @ instruction: 0x00736898 │ │ │ │ - rsbseq r6, r3, r8, lsl #17 │ │ │ │ - ldrheq r6, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r6, r3, r4, asr #17 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, r4, ror #17 │ │ │ │ - rsbseq r6, r3, r0, lsr #16 │ │ │ │ + strdeq r4, [r8], r4 @ │ │ │ │ + rsbseq r6, r3, r0, lsr r8 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ adceq r5, r0, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4f6c │ │ │ │ @@ -93379,22 +93379,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4f7c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988db8 │ │ │ │ + bl 988dc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4ef4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2a4f24 │ │ │ │ ldr r1, [pc, #132] @ 2a4f80 │ │ │ │ @@ -93404,15 +93404,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4f8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4f90 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #104] @ 2a4f94 │ │ │ │ ldr r3, [pc, #68] @ 2a4f74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93423,23 +93423,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r8, ip, lsr r8 │ │ │ │ + addeq r4, r8, ip, asr #16 │ │ │ │ adceq r5, r0, r4, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + rsbseq r6, r3, r0, ror r7 │ │ │ │ rsbseq r6, r3, r0, ror #14 │ │ │ │ - rsbseq r6, r3, r0, asr r7 │ │ │ │ - rsbseq r6, r3, ip, lsr #15 │ │ │ │ + ldrheq r6, [r3], #-124 @ 0xffffff84 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, ip, lsr #15 │ │ │ │ - rsbseq r6, r3, r8, ror #13 │ │ │ │ + @ instruction: 0x008847bc │ │ │ │ + ldrsheq r6, [r3], #-104 @ 0xffffff98 @ │ │ │ │ muleq r0, r5, r2 │ │ │ │ adceq r5, r0, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a50a4 │ │ │ │ @@ -93457,22 +93457,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a50b4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988db8 │ │ │ │ + bl 988dc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a502c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2a505c │ │ │ │ ldr r1, [pc, #132] @ 2a50b8 │ │ │ │ @@ -93482,15 +93482,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a50c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a50c8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #104] @ 2a50cc │ │ │ │ ldr r3, [pc, #68] @ 2a50ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93501,23 +93501,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r8, r4, lsl #14 │ │ │ │ + addeq r4, r8, r4, lsl r7 │ │ │ │ adceq r5, r0, ip, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + rsbseq r6, r3, r8, lsr r6 │ │ │ │ rsbseq r6, r3, r8, lsr #12 │ │ │ │ - rsbseq r6, r3, r8, lsl r6 │ │ │ │ - rsbseq r6, r3, r4, lsr #13 │ │ │ │ + ldrheq r6, [r3], #-100 @ 0xffffff9c @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, r4, ror r6 │ │ │ │ - ldrheq r6, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r4, r8, r4, lsl #13 │ │ │ │ + rsbseq r6, r3, r0, asr #11 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ @ instruction: 0x00a05ab0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a51dc │ │ │ │ @@ -93535,22 +93535,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a51ec │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 988db8 │ │ │ │ + bl 988dc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a5164 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2a5194 │ │ │ │ ldr r1, [pc, #132] @ 2a51f0 │ │ │ │ @@ -93560,15 +93560,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a51fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a5200 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #104] @ 2a5204 │ │ │ │ ldr r3, [pc, #68] @ 2a51e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93579,23 +93579,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r8, ip, asr #11 │ │ │ │ + ldrdeq r4, [r8], ip │ │ │ │ adceq r5, r0, r4, lsl sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + rsbseq r6, r3, r0, lsl #10 │ │ │ │ ldrsheq r6, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r6, r3, r0, ror #9 │ │ │ │ - @ instruction: 0x00736598 │ │ │ │ + rsbseq r6, r3, r8, lsr #11 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, ip, lsr r5 │ │ │ │ - rsbseq r6, r3, r8, ror r4 │ │ │ │ + addeq r4, r8, ip, asr #10 │ │ │ │ + rsbseq r6, r3, r8, lsl #9 │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ adceq r5, r0, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a5254 │ │ │ │ @@ -93604,66 +93604,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - umulleq r4, r8, r4, r4 │ │ │ │ - ldrsbeq r6, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r4, r8, r4, lsr #9 │ │ │ │ rsbseq r6, r3, r4, ror #7 │ │ │ │ + ldrsheq r6, [r3], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a52ac │ │ │ │ ldr r2, [pc, #52] @ 2a52b0 │ │ │ │ ldr r1, [pc, #52] @ 2a52b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - addeq r4, r8, ip, lsr r4 │ │ │ │ - rsbseq r6, r3, ip, ror r3 │ │ │ │ + addeq r4, r8, ip, asr #8 │ │ │ │ rsbseq r6, r3, ip, lsl #7 │ │ │ │ + @ instruction: 0x0073639c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a5304 │ │ │ │ ldr r2, [pc, #52] @ 2a5308 │ │ │ │ ldr r1, [pc, #52] @ 2a530c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - addeq r4, r8, r4, ror #7 │ │ │ │ - rsbseq r6, r3, r4, lsr #6 │ │ │ │ + strdeq r4, [r8], r4 @ │ │ │ │ rsbseq r6, r3, r4, lsr r3 │ │ │ │ + rsbseq r6, r3, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a5388 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a538c │ │ │ │ @@ -93671,32 +93671,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r8, r8, lsl #7 │ │ │ │ - rsbseq r6, r3, r8, asr #5 │ │ │ │ + umulleq r4, r8, r8, r3 │ │ │ │ ldrsbeq r6, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r6, r3, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a540c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a5410 │ │ │ │ @@ -93704,47 +93704,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r8, r4, lsl #6 │ │ │ │ - rsbseq r6, r3, r4, asr #4 │ │ │ │ + addeq r4, r8, r4, lsl r3 │ │ │ │ rsbseq r6, r3, r4, asr r2 │ │ │ │ + rsbseq r6, r3, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2a54d8 │ │ │ │ ldr r2, [pc, #168] @ 2a54dc │ │ │ │ ldr r1, [pc, #168] @ 2a54e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a54c8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a54a8 │ │ │ │ @@ -93753,37 +93753,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2a54ec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7accac │ │ │ │ + bl 7accb4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ce4 │ │ │ │ bl 249044 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2a5464 │ │ │ │ - addeq r4, r8, r4, lsl #5 │ │ │ │ - rsbseq r6, r3, r4, asr #3 │ │ │ │ - ldrsbeq r6, [r3], #-20 @ 0xffffffec @ │ │ │ │ - addeq r4, r8, ip, lsr r2 │ │ │ │ - rsbseq r6, r3, r0, asr #3 │ │ │ │ + umulleq r4, r8, r4, r2 │ │ │ │ ldrsbeq r6, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r6, r3, r4, ror #3 │ │ │ │ + addeq r4, r8, ip, asr #4 │ │ │ │ + ldrsbeq r6, [r3], #-16 @ │ │ │ │ + rsbseq r6, r3, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2a55b4 │ │ │ │ ldr r6, [pc, #172] @ 2a55b8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93793,15 +93793,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a5574 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -93816,27 +93816,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2a55c0 │ │ │ │ ldr r2, [pc, #68] @ 2a55c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x008841b0 │ │ │ │ - rsbseq r6, r3, r8, ror #1 │ │ │ │ - rsbseq r6, r3, ip, ror #1 │ │ │ │ - ldrheq r6, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq r4, r8, r0, asr #3 │ │ │ │ + ldrsheq r6, [r3], #-8 @ │ │ │ │ + ldrsheq r6, [r3], #-12 @ │ │ │ │ + rsbseq r6, r3, r8, asr #3 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2a56cc │ │ │ │ ldr r2, [pc, #236] @ 2a56d0 │ │ │ │ @@ -93844,15 +93844,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #204] @ 2a56d8 │ │ │ │ ldr r3, [pc, #204] @ 2a56dc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -93895,22 +93895,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a8728 │ │ │ │ str r0, [r6] │ │ │ │ b 2a5638 │ │ │ │ - ldrdeq r4, [r8], r4 @ │ │ │ │ - rsbseq r6, r3, ip │ │ │ │ - rsbseq r6, r3, r8, lsr #32 │ │ │ │ + addeq r4, r8, r4, ror #1 │ │ │ │ + rsbseq r6, r3, ip, lsl r0 │ │ │ │ + rsbseq r6, r3, r8, lsr r0 │ │ │ │ adceq r5, r0, r8, lsl #10 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ adceq r6, sp, r0, asr #22 │ │ │ │ - rsbseq r6, r3, r0, lsl #2 │ │ │ │ - rsbseq r6, r3, ip, ror #1 │ │ │ │ + rsbseq r6, r3, r0, lsl r1 │ │ │ │ + ldrsheq r6, [r3], #-12 @ │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ addseq r7, r1, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -93938,19 +93938,19 @@ │ │ │ │ bl 24a85c │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7aca58 │ │ │ │ + bl 7aca60 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a57b4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -93977,19 +93977,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7aca58 │ │ │ │ + bl 7aca60 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a57b4 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2a58d4 │ │ │ │ ldr r2, [pc, #1612] @ 2a5e90 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -94094,19 +94094,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7acb40 │ │ │ │ + bl 7acb48 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a57b4 │ │ │ │ mov r0, #1 │ │ │ │ b 2a57c0 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2a57b4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -94388,32 +94388,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2a5c6c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r0], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r8, ip, lsl #31 │ │ │ │ - rsbseq r5, r3, r4, lsl #30 │ │ │ │ - rsbseq r5, r3, r8, lsl pc │ │ │ │ + umulleq r3, r8, ip, pc @ │ │ │ │ + rsbseq r5, r3, r4, lsl pc │ │ │ │ + rsbseq r5, r3, r8, lsr #30 │ │ │ │ adceq r5, r0, ip, asr #6 │ │ │ │ @ instruction: 0x00917ab0 │ │ │ │ - addeq r3, r8, r4, lsr #27 │ │ │ │ - rsbseq r5, r3, r8, lsl #29 │ │ │ │ - rsbseq r5, r3, r0, lsr #28 │ │ │ │ + @ instruction: 0x00883db4 │ │ │ │ + @ instruction: 0x00735e98 │ │ │ │ + rsbseq r5, r3, r0, lsr lr │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq r3, r8, ip, ror #25 │ │ │ │ - rsbseq r5, r3, ip, ror #24 │ │ │ │ - rsbseq r5, r3, r0, lsl #25 │ │ │ │ - addeq r3, r8, r6, ror #24 │ │ │ │ - rsbseq r5, r3, r8, lsl sp │ │ │ │ - rsbseq r5, r3, ip, ror #25 │ │ │ │ - addeq r3, r8, r8, asr fp │ │ │ │ - addeq r3, r8, r0, lsr #22 │ │ │ │ - rsbseq r5, r3, r4, ror fp │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ + rsbseq r5, r3, ip, ror ip │ │ │ │ + @ instruction: 0x00735c90 │ │ │ │ + addeq r3, r8, r6, ror ip │ │ │ │ + rsbseq r5, r3, r8, lsr #26 │ │ │ │ + ldrsheq r5, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + addeq r3, r8, r8, ror #22 │ │ │ │ + addeq r3, r8, r0, lsr fp │ │ │ │ + rsbseq r5, r3, r4, lsl #23 │ │ │ │ ldr r3, [pc, #172] @ 2a5f7c │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2a5f64 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2a5ef0 │ │ │ │ @@ -94482,15 +94482,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2a6018 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99acdc │ │ │ │ + bl 99ace4 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -94521,15 +94521,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2a609c │ │ │ │ ldr r0, [pc, #44] @ 2a60a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 99acdc │ │ │ │ + b 99ace4 │ │ │ │ ldr r0, [pc, #20] @ 2a60a4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2a6038 │ │ │ │ adceq r3, r1, r0, lsr r6 │ │ │ │ adceq r3, r1, r0, lsl #12 │ │ │ │ strdeq r6, [sp], r8 @ │ │ │ │ @@ -94550,15 +94550,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2a6108 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99acdc │ │ │ │ + b 99ace4 │ │ │ │ ldr r2, [pc, #16] @ 2a610c │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2a60c0 │ │ │ │ adceq r3, r1, r8, lsr #11 │ │ │ │ adceq r6, sp, r0, lsl #1 │ │ │ │ adceq r3, r1, r8, ror r5 │ │ │ │ @@ -94579,15 +94579,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [pc, #28] @ 2a6170 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99acdc │ │ │ │ + b 99ace4 │ │ │ │ ldr r1, [pc, #12] @ 2a6174 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2a6138 │ │ │ │ adceq r6, sp, r8, lsl r0 │ │ │ │ adceq r3, r1, ip, lsl #10 │ │ │ │ │ │ │ │ @@ -94614,15 +94614,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1554 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2a61e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #72] @ 2a6234 │ │ │ │ ldr r3, [pc, #64] @ 2a6230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94672,15 +94672,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2a6894 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #1484] @ 2a6898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2a673c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -94723,15 +94723,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2a62e0 │ │ │ │ ldr r3, [pc, #1312] @ 2a68a0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #1280] @ 2a6898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a62dc │ │ │ │ ldr r3, [pc, #1268] @ 2a68a4 │ │ │ │ @@ -94753,32 +94753,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2a68b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ ldr r3, [pc, #1148] @ 2a68b4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #1092] @ 2a6898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a62dc │ │ │ │ ldr r3, [pc, #1100] @ 2a68b8 │ │ │ │ @@ -94800,32 +94800,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2a68bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ ldr r3, [pc, #928] @ 2a6894 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #904] @ 2a6898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a62dc │ │ │ │ ldr r3, [pc, #920] @ 2a68c0 │ │ │ │ @@ -94847,32 +94847,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2a68c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ ldr r3, [pc, #740] @ 2a6894 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #716] @ 2a6898 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a62dc │ │ │ │ ldr r3, [pc, #740] @ 2a68c8 │ │ │ │ @@ -94894,33 +94894,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2a68cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2a3f94 │ │ │ │ ldr r3, [pc, #556] @ 2a68a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r2, [pc, #524] @ 2a6898 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2a62dc │ │ │ │ ldr r2, [pc, #556] @ 2a68d0 │ │ │ │ @@ -94945,26 +94945,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2a68d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ ldr r3, [pc, #404] @ 2a68d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a62dc │ │ │ │ @@ -94982,102 +94982,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2a68dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2a68e0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2a68e4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2a68e8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a62dc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2a68ec │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ ldr r0, [pc, #168] @ 2a68f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2a68f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a62e0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r0, r4, asr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a048b0 │ │ │ │ - addeq r3, r8, r8, lsl #10 │ │ │ │ + addeq r3, r8, r8, lsl r5 │ │ │ │ andeq r1, r0, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r4, [r0], r4 @ │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ andeq r5, r0, r0, ror #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq r6, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, r3, r4, ror #31 │ │ │ │ andeq r4, r0, r4, asr #7 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x00736f94 │ │ │ │ + rsbseq r6, r3, r4, lsr #31 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbseq r6, r3, r0, asr #30 │ │ │ │ + rsbseq r6, r3, r0, asr pc │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbseq r6, r3, r8, ror #29 │ │ │ │ + ldrsheq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r0, ror #6 │ │ │ │ - rsbseq r6, r3, ip, lsr ip │ │ │ │ + rsbseq r6, r3, ip, asr #24 │ │ │ │ andeq r4, r0, r8, ror #16 │ │ │ │ - ldrsheq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r6, r3, r4, lsr #27 │ │ │ │ - rsbseq r6, r3, ip, lsl sp │ │ │ │ - ldrsbeq r6, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r6, r3, ip, ror ip │ │ │ │ - rsbseq r6, r3, r8, ror #22 │ │ │ │ - rsbseq r6, r3, r8, asr #23 │ │ │ │ + rsbseq r6, r3, r4, lsl #28 │ │ │ │ + ldrheq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r6, r3, ip, lsr #26 │ │ │ │ + rsbseq r6, r3, r0, ror #27 │ │ │ │ + rsbseq r6, r3, ip, lsl #25 │ │ │ │ + rsbseq r6, r3, r8, ror fp │ │ │ │ + ldrsbeq r6, [r3], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 002a68f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -95115,17 +95115,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a69a8 │ │ │ │ ldr r0, [pc, #24] @ 2a69ac │ │ │ │ ldr r2, [pc, #24] @ 2a69b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r2, r8, ip, lsl #28 │ │ │ │ - rsbseq r6, r3, ip, ror ip │ │ │ │ - rsbseq r6, r3, r4, lsl #25 │ │ │ │ + addeq r2, r8, ip, lsl lr │ │ │ │ + rsbseq r6, r3, ip, lsl #25 │ │ │ │ + @ instruction: 0x00736c94 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -95161,30 +95161,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2a6a88 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2a6b04 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2a6a9c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #292] @ 2a6b8c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2a68f8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 966d5c │ │ │ │ + bl 966d64 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -95238,20 +95238,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ adceq r5, sp, r8, ror #14 │ │ │ │ adceq r5, sp, r4, lsr r7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r2, r8, r4, ror #24 │ │ │ │ + addeq r2, r8, r4, ror ip │ │ │ │ + rsbseq r6, r3, ip, asr #22 │ │ │ │ + rsbseq r6, r3, r0, ror #21 │ │ │ │ + addeq r2, r8, ip, asr #24 │ │ │ │ rsbseq r6, r3, ip, lsr fp │ │ │ │ - ldrsbeq r6, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - addeq r2, r8, ip, lsr ip │ │ │ │ - rsbseq r6, r3, ip, lsr #22 │ │ │ │ - rsbseq r6, r3, r8, lsr #21 │ │ │ │ + ldrheq r6, [r3], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 002a6ba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2a6d08 │ │ │ │ @@ -95321,38 +95321,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2a6d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a6bf4 │ │ │ │ ldr r0, [pc, #52] @ 2a6d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a6bf4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r0, r4, asr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r3, r0, r0, asr #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq r2, r1, r8, ror sl │ │ │ │ ldrdeq r3, [r0], r0 @ │ │ │ │ andeq r1, r0, r0, lsl #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq r6, [r3], #-148 @ 0xffffff6c @ │ │ │ │ rsbseq r6, r3, r4, ror #19 │ │ │ │ + ldrsheq r6, [r3], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 002a6d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 545088 │ │ │ │ @@ -95440,15 +95440,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 544d5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6e98 │ │ │ │ bl 5cbbfc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 966d5c │ │ │ │ + b 966d64 │ │ │ │ @ instruction: 0x00a128b8 │ │ │ │ umlaleq r5, sp, ip, r3 │ │ │ │ │ │ │ │ 002a6eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95497,27 +95497,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6f40 │ │ │ │ ldr r3, [pc, #380] @ 2a70ec │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #360] @ 2a70f0 │ │ │ │ ldr ip, [pc, #360] @ 2a70f4 │ │ │ │ ldr r1, [pc, #360] @ 2a70f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #324] @ 2a70fc │ │ │ │ ldr r3, [pc, #296] @ 2a70e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95540,27 +95540,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2a6fb0 │ │ │ │ bl 545088 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a704c │ │ │ │ mov r0, #12 │ │ │ │ bl 544d5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6fb0 │ │ │ │ bl 5cbbfc │ │ │ │ b 2a6fb0 │ │ │ │ mov r0, sl │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 2a6fb0 │ │ │ │ mov r7, #1 │ │ │ │ b 2a7080 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a68f8 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -95590,21 +95590,21 @@ │ │ │ │ bl 2a6d74 │ │ │ │ b 2a7074 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r3, r0, r0, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r3, r0, ip, lsr #24 │ │ │ │ andeq r4, r0, ip, lsr pc │ │ │ │ - addeq r2, r8, r4, lsl r8 │ │ │ │ - rsbseq r6, r3, r0, ror r7 │ │ │ │ - rsbseq r6, r3, r0, lsl #13 │ │ │ │ + addeq r2, r8, r4, lsr #16 │ │ │ │ + rsbseq r6, r3, r0, lsl #15 │ │ │ │ + @ instruction: 0x00736690 │ │ │ │ adceq r3, r0, ip, asr fp │ │ │ │ - umulleq r2, r8, r0, r7 │ │ │ │ - rsbseq r6, r3, r4, ror #13 │ │ │ │ - rsbseq r6, r3, r0, lsl #12 │ │ │ │ + addeq r2, r8, r0, lsr #15 │ │ │ │ + ldrsheq r6, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r6, r3, r0, lsl r6 │ │ │ │ │ │ │ │ 002a710c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -95697,41 +95697,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 544d5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a71c0 │ │ │ │ b 2a724c │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #116] @ 2a7304 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [pc, #68] @ 2a7308 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2a730c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2a7304 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2a71d4 │ │ │ │ adceq r4, sp, r8, lsr #31 │ │ │ │ umlaleq r4, sp, r4, pc @ │ │ │ │ adceq r2, r1, ip, ror #8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r2, r1, ip, lsr #7 │ │ │ │ @@ -95900,15 +95900,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96007,15 +96007,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -96160,15 +96160,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -96212,19 +96212,19 @@ │ │ │ │ adceq r3, r0, r4, lsr r1 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002a7a3c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2a7a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99ac70 │ │ │ │ + b 99ac78 │ │ │ │ adceq r4, sp, r8, lsr #14 │ │ │ │ │ │ │ │ 002a7a50 : │ │ │ │ - b 99aca0 │ │ │ │ + b 99aca8 │ │ │ │ │ │ │ │ 002a7a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2a7b28 │ │ │ │ @@ -96302,15 +96302,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2a7bb8 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a601c │ │ │ │ ldr r0, [pc, #148] @ 2a7c28 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99acdc │ │ │ │ + bl 99ace4 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -96321,39 +96321,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2a7c34 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2a7c38 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ b 2a7ba0 │ │ │ │ ldr r3, [pc, #68] @ 2a7c3c │ │ │ │ ldr lr, [pc, #68] @ 2a7c40 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2a7c44 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2a7c48 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2a7be8 │ │ │ │ adceq r1, r1, ip, lsr #22 │ │ │ │ ldrdeq r4, [sp], r8 @ │ │ │ │ - ldrdeq r1, [r8], r4 │ │ │ │ - rsbseq r5, r3, ip, ror fp │ │ │ │ - rsbseq r5, r3, r8, lsr sl │ │ │ │ + addeq r1, r8, r4, ror #23 │ │ │ │ + rsbseq r5, r3, ip, lsl #23 │ │ │ │ + rsbseq r5, r3, r8, asr #20 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - umulleq r1, r8, ip, fp │ │ │ │ - rsbseq r5, r3, ip, lsr #22 │ │ │ │ - rsbseq r5, r3, r4, lsl #20 │ │ │ │ + addeq r1, r8, ip, lsr #23 │ │ │ │ + rsbseq r5, r3, ip, lsr fp │ │ │ │ + rsbseq r5, r3, r4, lsl sl │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -96489,16 +96489,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2a7d98 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2a7d98 │ │ │ │ - @ instruction: 0x00881ab7 │ │ │ │ - umulleq r1, r8, r7, sl │ │ │ │ + addeq r1, r8, r7, asr #21 │ │ │ │ + addeq r1, r8, r7, lsr #21 │ │ │ │ │ │ │ │ 002a7e74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -96637,15 +96637,15 @@ │ │ │ │ bne 2a8194 │ │ │ │ ldr r0, [pc, #296] @ 2a81ac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9993e0 │ │ │ │ + b 9993e8 │ │ │ │ mov r0, #12 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -96674,23 +96674,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2a81c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a8014 │ │ │ │ ldr r2, [pc, #108] @ 2a81c4 │ │ │ │ ldr r3, [pc, #64] @ 2a819c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -96700,29 +96700,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2a81c8 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r4, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r0, r8, lsr #22 │ │ │ │ strdeq r2, [r0], r8 @ │ │ │ │ @ instruction: 0x00a02ab4 │ │ │ │ - rsbseq r5, r3, ip, ror #13 │ │ │ │ + ldrsheq r5, [r3], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r3, r4, asr r6 │ │ │ │ + rsbseq r5, r3, r4, ror #12 │ │ │ │ @ instruction: 0x00a029bc │ │ │ │ - rsbseq r5, r3, r8, asr r6 │ │ │ │ + rsbseq r5, r3, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2a82d4 │ │ │ │ ldr r3, [pc, #240] @ 2a82d8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96983,27 +96983,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2a8704 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a8588 │ │ │ │ ldr r1, [pc, #248] @ 2a8708 │ │ │ │ ldr r3, [pc, #248] @ 2a870c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2a8710 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a8580 │ │ │ │ ldr r3, [pc, #212] @ 2a8714 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a8378 │ │ │ │ @@ -97020,52 +97020,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2a8720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a8378 │ │ │ │ ldr r0, [pc, #104] @ 2a8724 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a8378 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, ip, lsl #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a027b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq ip, sp, r4, lsl #29 │ │ │ │ - rsbseq r5, r3, r8, asr #9 │ │ │ │ - rsbseq r5, r3, ip, asr #9 │ │ │ │ - rsbseq r5, r9, r0, lsl #29 │ │ │ │ - ldrsheq r5, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsbeq r4, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r5, r3, r8, lsr #7 │ │ │ │ + @ instruction: 0x007dce94 │ │ │ │ + ldrsbeq r5, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsbeq r5, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x00795e90 │ │ │ │ + rsbseq r5, r3, r0, lsl #8 │ │ │ │ + rsbseq r4, r4, r0, ror #17 │ │ │ │ + ldrheq r5, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ adceq r2, r0, r4, lsl #11 │ │ │ │ - rsbseq r5, r3, r0, ror r2 │ │ │ │ - addeq r1, r8, r8, lsl r2 │ │ │ │ - rsbseq r5, r3, r8, asr #4 │ │ │ │ - rsbseq r5, r3, r8, ror r2 │ │ │ │ - addeq r1, r8, r8, ror #3 │ │ │ │ - rsbseq r5, r3, r8, lsl r2 │ │ │ │ + rsbseq r5, r3, r0, lsl #5 │ │ │ │ + addeq r1, r8, r8, lsr #4 │ │ │ │ + rsbseq r5, r3, r8, asr r2 │ │ │ │ + rsbseq r5, r3, r8, lsl #5 │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ + rsbseq r5, r3, r8, lsr #4 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r3, ip, asr r1 │ │ │ │ rsbseq r5, r3, ip, ror #2 │ │ │ │ + rsbseq r5, r3, ip, ror r1 │ │ │ │ │ │ │ │ 002a8728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -97194,15 +97194,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a8944 │ │ │ │ ldr r0, [pc, #184] @ 2a89ec │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ mov r0, #0 │ │ │ │ b 2a885c │ │ │ │ ldr r3, [pc, #164] @ 2a89f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a892c │ │ │ │ @@ -97219,40 +97219,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a89fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a892c │ │ │ │ ldr r0, [pc, #56] @ 2a8a00 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2a892c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r4, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r0, ip, lsl r3 │ │ │ │ @ instruction: 0x00a022b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r4, r3, r0, ror #31 │ │ │ │ + ldrsheq r4, [r3], #-240 @ 0xffffff10 @ │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r4, r3, r8, lsl pc │ │ │ │ - rsbseq r4, r3, r0, lsr pc │ │ │ │ + rsbseq r4, r3, r8, lsr #30 │ │ │ │ + rsbseq r4, r3, r0, asr #30 │ │ │ │ │ │ │ │ 002a8a04 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -97282,15 +97282,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488b8 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9923c0 │ │ │ │ + b 9923c8 │ │ │ │ │ │ │ │ 002a8a8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -97427,17 +97427,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2a8ccc │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - strdeq r0, [r8], ip │ │ │ │ - addeq r0, r8, r8, ror fp │ │ │ │ - rsbseq r4, r3, r0, lsl #25 │ │ │ │ + addeq r0, r8, ip, lsl #26 │ │ │ │ + addeq r0, r8, r8, lsl #23 │ │ │ │ + @ instruction: 0x00734c90 │ │ │ │ │ │ │ │ 002a8cd0 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a8cf4 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2a8d18 │ │ │ │ @@ -97462,15 +97462,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2a8d4c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq r0, r8, ip, lsl #22 │ │ │ │ + addeq r0, r8, ip, lsl fp │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002a8d50 : │ │ │ │ ldr r2, [pc, #140] @ 2a8de4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2a8da4 │ │ │ │ @@ -97715,17 +97715,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a9114 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r0, r8, r4, lsr r7 │ │ │ │ - rsbseq r4, r3, ip, lsr r8 │ │ │ │ + addeq r0, r8, r4, asr #14 │ │ │ │ rsbseq r4, r3, ip, asr #16 │ │ │ │ + rsbseq r4, r3, ip, asr r8 │ │ │ │ │ │ │ │ 002a9118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -97938,15 +97938,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a94ec │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 99219c │ │ │ │ + bl 9921a4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2a9508 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -97957,15 +97957,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2a9584 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2498f0 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #216] @ 2a9588 │ │ │ │ ldr r3, [pc, #196] @ 2a9578 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -97994,19 +97994,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2a95a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 9923c0 │ │ │ │ + bl 9923c8 │ │ │ │ b 2a9508 │ │ │ │ ldr r1, [pc, #76] @ 2a95a4 │ │ │ │ ldr r2, [pc, #76] @ 2a95a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98015,22 +98015,22 @@ │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, ip, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r0, ip, lsl #14 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ adceq r1, r0, r4, ror #12 │ │ │ │ - addeq r0, r8, r4, lsr r3 │ │ │ │ - rsbseq r4, r3, r0, ror #8 │ │ │ │ - addeq r0, r8, r8, lsl #6 │ │ │ │ - rsbseq r4, r3, ip, asr #8 │ │ │ │ - rsbseq r4, r3, r0, lsl #8 │ │ │ │ + addeq r0, r8, r4, asr #6 │ │ │ │ + rsbseq r4, r3, r0, ror r4 │ │ │ │ + addeq r0, r8, r8, lsl r3 │ │ │ │ + rsbseq r4, r3, ip, asr r4 │ │ │ │ + rsbseq r4, r3, r0, lsl r4 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - ldrdeq r0, [r8], r0 @ │ │ │ │ - rsbseq r4, r3, ip, ror #7 │ │ │ │ + addeq r0, r8, r0, ror #5 │ │ │ │ + ldrsheq r4, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98046,25 +98046,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2a96cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #196] @ 2a96d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #180] @ 2a96d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a6ac <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -98097,28 +98097,28 @@ │ │ │ │ bl 2a6d34 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2a7310 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2a6d34 │ │ │ │ + @ instruction: 0x00734398 │ │ │ │ + @ instruction: 0x00734394 │ │ │ │ rsbseq r4, r3, r8, lsl #7 │ │ │ │ - rsbseq r4, r3, r4, lsl #7 │ │ │ │ - rsbseq r4, r3, r8, ror r3 │ │ │ │ │ │ │ │ 002a96d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2a9758 │ │ │ │ ldr r5, [pc, #100] @ 2a975c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9816b4 │ │ │ │ + bl 9816bc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98134,15 +98134,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r3, r8, lsr #5 │ │ │ │ + ldrheq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ adceq r2, sp, ip, ror sl │ │ │ │ adceq pc, r0, ip, asr pc @ │ │ │ │ │ │ │ │ 002a9764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98158,15 +98158,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9816b4 │ │ │ │ + bl 9816bc │ │ │ │ mov r1, sp │ │ │ │ bl 2a7b2c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #76] @ 2a981c │ │ │ │ ldr r3, [pc, #64] @ 2a9814 │ │ │ │ @@ -98184,15 +98184,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, ip, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r5, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, sp, r0, lsl #14 │ │ │ │ adceq r1, r0, r4, asr #6 │ │ │ │ │ │ │ │ 002a9820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -98221,32 +98221,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2a9864 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9668b0 │ │ │ │ + b 9668b8 │ │ │ │ ldr r1, [pc, #28] @ 2a98e8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8bddec │ │ │ │ - ldrheq r6, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r4, r3, r4, asr r1 │ │ │ │ - rsbseq r4, r3, r8, ror r1 │ │ │ │ - rsbseq r4, r3, ip, ror #1 │ │ │ │ + b 8bddf4 │ │ │ │ + rsbseq r6, sp, r0, asr #11 │ │ │ │ + rsbseq r4, r3, r4, ror #2 │ │ │ │ + rsbseq r4, r3, r8, lsl #3 │ │ │ │ + ldrsheq r4, [r3], #-12 @ │ │ │ │ │ │ │ │ 002a98ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2a9cc8 │ │ │ │ @@ -98288,15 +98288,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9c1c │ │ │ │ ldr r3, [pc, #804] @ 2a9ce4 │ │ │ │ ldr r2, [pc, #804] @ 2a9ce8 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2a9cec │ │ │ │ @@ -98307,59 +98307,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2a9cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2a9a2c │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2a9cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2a9cfc │ │ │ │ ldr r1, [pc, #752] @ 2a9d00 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9ab0 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2a9d04 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2a99f4 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r2, [pc, #628] @ 2a9d08 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2a9a04 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a9b88 │ │ │ │ @@ -98368,44 +98368,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2a9b14 │ │ │ │ ldr r1, [pc, #556] @ 2a9d10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a9b78 │ │ │ │ ldr r1, [pc, #532] @ 2a9d14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a9b84 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2a9d18 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a9adc │ │ │ │ ldr r2, [pc, #424] @ 2a9d1c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a9adc │ │ │ │ ldr r2, [pc, #416] @ 2a9d20 │ │ │ │ @@ -98419,23 +98419,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a9bb8 │ │ │ │ ldr r1, [pc, #372] @ 2a9d24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a998c │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9667f8 │ │ │ │ + bl 966800 │ │ │ │ ldr r2, [pc, #328] @ 2a9d28 │ │ │ │ ldr r3, [pc, #232] @ 2a9ccc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98457,73 +98457,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2a9ce4 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2a9c7c │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2a9d2c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2a9d30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 2a9b98 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #128] @ 2a9d08 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ b 2a9c5c │ │ │ │ ldr r2, [pc, #60] @ 2a9ce8 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2a9ac4 │ │ │ │ ldr r1, [pc, #124] @ 2a9d34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 2a9bd8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, r0, lsl r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r1, [r0], ip @ │ │ │ │ - rsbseq r4, r3, r4, lsr #1 │ │ │ │ - @ instruction: 0x007d6498 │ │ │ │ - rsbseq r1, sp, r8, lsr sp │ │ │ │ - rsbseq r4, r3, ip, rrx │ │ │ │ + ldrheq r4, [r3], #-4 @ │ │ │ │ + rsbseq r6, sp, r8, lsr #9 │ │ │ │ + rsbseq r1, sp, r8, asr #26 │ │ │ │ + rsbseq r4, r3, ip, ror r0 │ │ │ │ andeq r5, r0, r0, lsr #8 │ │ │ │ andeq r4, r0, r8, lsl #23 │ │ │ │ - rsbseq r4, r3, r0, lsr #32 │ │ │ │ rsbseq r4, r3, r0, lsr r0 │ │ │ │ - rsbseq r6, sp, r4, lsr #8 │ │ │ │ - rsbseq r1, r4, r4, lsl #15 │ │ │ │ - rsbseq r1, r3, r0, ror fp │ │ │ │ - rsbseq r4, r3, r4, lsl r0 │ │ │ │ - rsbseq r3, r3, r0, asr #31 │ │ │ │ + rsbseq r4, r3, r0, asr #32 │ │ │ │ + rsbseq r6, sp, r4, lsr r4 │ │ │ │ + @ instruction: 0x00741794 │ │ │ │ + rsbseq r1, r3, r0, lsl #23 │ │ │ │ + rsbseq r4, r3, r4, lsr #32 │ │ │ │ + ldrsbeq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ + rsbseq r3, r3, r4, lsl #31 │ │ │ │ rsbseq r3, r3, r4, ror pc │ │ │ │ - rsbseq r3, r3, r4, ror #30 │ │ │ │ - rsbseq r3, r3, ip, asr pc │ │ │ │ + rsbseq r3, r3, ip, ror #30 │ │ │ │ + rsbseq r3, r3, r4, ror #29 │ │ │ │ + rsbseq r1, r4, r4, lsr #12 │ │ │ │ + rsbseq r1, r4, r8, lsl r6 │ │ │ │ ldrsbeq r3, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r1, r4, r4, lsl r6 │ │ │ │ - rsbseq r1, r4, r8, lsl #12 │ │ │ │ - rsbseq r3, r3, r4, asr #29 │ │ │ │ adceq r0, r0, r4, lsr pc │ │ │ │ - rsbseq r1, r4, ip, lsr #10 │ │ │ │ - ldrheq r3, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r3, r3, r4, asr #26 │ │ │ │ + rsbseq r1, r4, ip, lsr r5 │ │ │ │ + rsbseq r3, r3, ip, asr #27 │ │ │ │ + rsbseq r3, r3, r4, asr sp │ │ │ │ │ │ │ │ 002a9d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -98535,51 +98535,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9f9c │ │ │ │ ldr r1, [pc, #584] @ 2a9fc0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9f50 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9f24 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9f18 │ │ │ │ ldr r2, [pc, #536] @ 2a9fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2a9fc8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #520] @ 2a9fcc │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #504] @ 2a9fd0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [pc, #488] @ 2a9fd4 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r1, [pc, #468] @ 2a9fd8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9f7c │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9f7c │ │ │ │ ldr r9, [pc, #428] @ 2a9fdc │ │ │ │ @@ -98588,46 +98588,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a9e60 │ │ │ │ ldr r1, [pc, #412] @ 2a9fe8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9f8c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2a9fec │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2a9ff0 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2a9ff4 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2a9ff8 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2a9ffc │ │ │ │ @@ -98647,69 +98647,69 @@ │ │ │ │ b 2a9dac │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2aa008 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9da4 │ │ │ │ b 2a9f18 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2aa00c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9d98 │ │ │ │ b 2a9f24 │ │ │ │ ldr r1, [pc, #140] @ 2aa010 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9664bc │ │ │ │ + b 9664c4 │ │ │ │ ldr r1, [pc, #112] @ 2aa014 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9664bc │ │ │ │ + b 9664c4 │ │ │ │ @ instruction: 0x00a00db8 │ │ │ │ - rsbseq r3, r3, r0, lsr sp │ │ │ │ - ldrsbeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r3, r3, r8, lsr sp │ │ │ │ - rsbseq r3, r3, ip, lsr sp │ │ │ │ - rsbseq r3, r3, ip, lsr sp │ │ │ │ + rsbseq r3, r3, r0, asr #26 │ │ │ │ + rsbseq r3, r3, ip, ror #25 │ │ │ │ + rsbseq r3, r3, r8, asr #26 │ │ │ │ + rsbseq r3, r3, ip, asr #26 │ │ │ │ + rsbseq r3, r3, ip, asr #26 │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ + rsbseq r3, r3, r8, lsr sp │ │ │ │ rsbseq r3, r3, r8, lsr #26 │ │ │ │ - rsbseq r3, r3, r8, lsl sp │ │ │ │ - rsbseq r5, sp, ip, asr #31 │ │ │ │ - rsbseq r3, r3, r0, asr ip │ │ │ │ - rsbseq r3, r3, r4, asr sp │ │ │ │ - rsbseq r3, r3, r0, ror #25 │ │ │ │ - rsbseq r3, r3, ip, asr #25 │ │ │ │ - rsbseq r3, r3, r4, asr #25 │ │ │ │ + ldrsbeq r5, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r3, r3, r0, ror #24 │ │ │ │ + rsbseq r3, r3, r4, ror #26 │ │ │ │ + ldrsheq r3, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsbeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq r3, [r3], #-196 @ 0xffffff3c @ │ │ │ │ addseq r4, r1, r0, lsl #21 │ │ │ │ - addeq r8, r2, r4, lsl r8 │ │ │ │ - strdeq r8, [r2], ip │ │ │ │ - rsbseq r8, pc, r8, asr ip @ │ │ │ │ - @ instruction: 0x00733b94 │ │ │ │ - rsbseq r3, r3, r0, asr fp │ │ │ │ - ldrheq r3, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - ldrsheq r3, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r8, r2, r4, lsr #16 │ │ │ │ + addeq r8, r2, ip, lsl #16 │ │ │ │ + rsbseq r8, pc, r8, ror #24 │ │ │ │ + rsbseq r3, r3, r4, lsr #23 │ │ │ │ + rsbseq r3, r3, r0, ror #22 │ │ │ │ + rsbseq r3, r3, r8, asr #23 │ │ │ │ + rsbseq r3, r3, r0, lsl #22 │ │ │ │ │ │ │ │ 002aa018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2aa19c │ │ │ │ @@ -98721,32 +98721,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #320] @ 2aa1a8 │ │ │ │ ldr r6, [pc, #320] @ 2aa1ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #300] @ 2aa1b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ ldr r1, [pc, #284] @ 2aa1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2aa1b8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -98756,15 +98756,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 976730 │ │ │ │ + bl 976738 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2aa148 │ │ │ │ mov r0, r5 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #176] @ 2aa1bc │ │ │ │ @@ -98787,15 +98787,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2aa1c0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 976730 │ │ │ │ + bl 976738 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2aa0fc │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -98803,19 +98803,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2aaa90 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2aa0fc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r4, ror #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, pc, r0, asr #14 │ │ │ │ - rsbseq r9, pc, ip, asr #22 │ │ │ │ + rsbseq r1, pc, r0, asr r7 @ │ │ │ │ + rsbseq r9, pc, ip, asr fp @ │ │ │ │ adceq r0, r0, r8, lsr #21 │ │ │ │ - rsbseq r3, r3, r8, lsr fp │ │ │ │ - rsbseq r2, fp, r8, lsr r3 │ │ │ │ + rsbseq r3, r3, r8, asr #22 │ │ │ │ + rsbseq r2, fp, r8, asr #6 │ │ │ │ andeq r1, r0, ip, asr r5 │ │ │ │ adceq r0, r0, r8, lsl #20 │ │ │ │ muleq r0, ip, lr │ │ │ │ │ │ │ │ 002aa1c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -98830,41 +98830,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #232] @ 2aa2fc │ │ │ │ ldr r5, [pc, #232] @ 2aa300 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #212] @ 2aa304 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ ldr ip, [pc, #196] @ 2aa308 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 976730 │ │ │ │ + bl 976738 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2aa2a0 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98890,18 +98890,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r8, lsr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x007f1594 │ │ │ │ - rsbseq r7, r4, r0, ror #6 │ │ │ │ + rsbseq r1, pc, r4, lsr #11 │ │ │ │ + rsbseq r7, r4, r0, ror r3 │ │ │ │ strdeq r0, [r0], ip @ │ │ │ │ - rsbseq r3, r3, ip, lsl #19 │ │ │ │ + @ instruction: 0x0073399c │ │ │ │ muleq r0, ip, lr │ │ │ │ adceq r0, r0, r4, ror #16 │ │ │ │ │ │ │ │ 002aa310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98937,15 +98937,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 9986d8 │ │ │ │ + b 9986e0 │ │ │ │ ldr r1, [pc, #80] @ 2aa408 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5a3b18 │ │ │ │ ldr ip, [pc, #60] @ 2aa40c │ │ │ │ @@ -98954,24 +98954,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 9986d8 │ │ │ │ - rsbseq r3, r3, ip, asr #17 │ │ │ │ - rsbseq r9, pc, r8, asr r8 @ │ │ │ │ - rsbseq r3, r3, r4, asr #16 │ │ │ │ - addeq pc, r7, r0, lsr r5 @ │ │ │ │ - rsbseq r3, r3, ip, lsl r8 │ │ │ │ + b 9986e0 │ │ │ │ + ldrsbeq r3, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, pc, r8, ror #16 │ │ │ │ + rsbseq r3, r3, r4, asr r8 │ │ │ │ + addeq pc, r7, r0, asr #10 │ │ │ │ + rsbseq r3, r3, ip, lsr #16 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r3, r3, r8, lsr r8 │ │ │ │ - addeq pc, r7, ip, ror #9 │ │ │ │ - ldrsbeq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r3, r3, r8, asr #16 │ │ │ │ + strdeq pc, [r7], ip │ │ │ │ + rsbseq r3, r3, r8, ror #15 │ │ │ │ │ │ │ │ 002aa418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2aa678 │ │ │ │ @@ -98983,46 +98983,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r6, [pc, #540] @ 2aa684 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2aa688 │ │ │ │ ldr r9, [pc, #524] @ 2aa68c │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981550 │ │ │ │ + bl 981558 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 981918 │ │ │ │ + bl 981920 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2aa530 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 988db8 │ │ │ │ + bl 988dc0 │ │ │ │ cmp r0, sl │ │ │ │ blt 2aa59c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2aa654 │ │ │ │ bne 2aa59c │ │ │ │ @@ -99052,15 +99052,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 2489d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 988b04 │ │ │ │ + bl 988b0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa4bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4440 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -99069,20 +99069,20 @@ │ │ │ │ bne 2aa50c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2aa690 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9669c4 │ │ │ │ + bl 9669cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 966a20 │ │ │ │ + bl 966a28 │ │ │ │ ldr r2, [pc, #192] @ 2aa694 │ │ │ │ ldr r3, [pc, #164] @ 2aa67c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99120,23 +99120,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2aa6a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r0, r0, r4, ror #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r7, r3, r4, pc @ │ │ │ │ - rsbseq r3, r3, r4, asr #15 │ │ │ │ - ldrsheq r0, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq r3, [r3], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq r3, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq r7, r3, r4, lsr #31 │ │ │ │ + ldrsbeq r3, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r0, r3, r8, lsl #24 │ │ │ │ + rsbseq r3, r3, r8, asr #15 │ │ │ │ + rsbseq r3, r3, r0, asr #13 │ │ │ │ adceq r0, r0, r0, asr #10 │ │ │ │ - addeq pc, r7, ip, ror #4 │ │ │ │ - rsbseq r3, r3, r8, asr r5 │ │ │ │ - ldrsbeq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq pc, r7, ip, ror r2 @ │ │ │ │ + rsbseq r3, r3, r8, ror #10 │ │ │ │ + rsbseq r3, r3, r0, ror #11 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002aa6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99156,42 +99156,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a088 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bdb38 │ │ │ │ + bl 9bdb40 │ │ │ │ ldr r3, [pc, #108] @ 2aa780 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2aa73c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa718 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bda30 │ │ │ │ + bl 9bda38 │ │ │ │ b 2aa718 │ │ │ │ adceq r0, r0, r4, asr r4 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ │ │ │ │ 002aa784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -99206,46 +99206,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #276] @ 2aa8e8 │ │ │ │ ldr r5, [pc, #276] @ 2aa8ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ ldr r1, [pc, #256] @ 2aa8f0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981918 │ │ │ │ + bl 981920 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2aa8f4 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ ldr r3, [pc, #212] @ 2aa8f8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 976730 │ │ │ │ + bl 976738 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2aa8a0 │ │ │ │ mov r0, r6 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #152] @ 2aa8fc │ │ │ │ ldr r3, [pc, #120] @ 2aa8e0 │ │ │ │ @@ -99277,19 +99277,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2ab434 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2aa854 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r4, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, sl, r8, lsl r9 │ │ │ │ - ldrsheq fp, [ip], #-16 @ │ │ │ │ + rsbseq r0, sl, r8, lsr #18 │ │ │ │ + rsbseq fp, ip, r0, lsl #4 │ │ │ │ adceq r0, r0, ip, lsr r3 │ │ │ │ - addeq fp, r2, r8, asr #6 │ │ │ │ - rsbseq r8, lr, r4, asr pc │ │ │ │ + addeq fp, r2, r8, asr r3 │ │ │ │ + rsbseq r8, lr, r4, ror #30 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ @ instruction: 0x00a002b0 │ │ │ │ │ │ │ │ 002aa900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99305,49 +99305,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #292] @ 2aaa7c │ │ │ │ ldr r5, [pc, #292] @ 2aaa80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2aaa84 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981550 │ │ │ │ + bl 981558 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981918 │ │ │ │ + bl 981920 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981550 │ │ │ │ + bl 981558 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981918 │ │ │ │ + bl 981920 │ │ │ │ ldr r1, [pc, #188] @ 2aaa88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa4 │ │ │ │ + bl 981aac │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -99380,19 +99380,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, pc, r0, asr lr @ │ │ │ │ - rsbseq r7, sl, r4, ror #11 │ │ │ │ - addeq sl, r3, r8, asr #4 │ │ │ │ - rsbseq r3, r3, r0, lsl r3 │ │ │ │ - rsbseq r4, sp, r0, asr #22 │ │ │ │ + rsbseq r0, pc, r0, ror #28 │ │ │ │ + ldrsheq r7, [sl], #-84 @ 0xffffffac @ │ │ │ │ + addeq sl, r3, r8, asr r2 │ │ │ │ + rsbseq r3, r3, r0, lsr #6 │ │ │ │ + rsbseq r4, sp, r0, asr fp │ │ │ │ adceq r0, r0, r4, ror #1 │ │ │ │ │ │ │ │ 002aaa90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99427,15 +99427,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99465,15 +99465,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99485,40 +99485,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2aac6c │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998630 │ │ │ │ + bl 998638 │ │ │ │ b 2aaae4 │ │ │ │ ldr r3, [pc, #76] @ 2aac70 │ │ │ │ ldr r1, [pc, #76] @ 2aac74 │ │ │ │ ldr r0, [pc, #76] @ 2aac78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r0, r0, r4, rrx │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ - rsbseq r3, r3, r0, lsr #4 │ │ │ │ - ldrsbeq r3, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq lr, r7, r4, ror #27 │ │ │ │ + rsbseq r3, r3, r0, lsr r2 │ │ │ │ + rsbseq r3, r3, ip, ror #3 │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - addeq lr, r7, ip, lsr sp │ │ │ │ - rsbseq r3, r3, r8, asr #3 │ │ │ │ - rsbseq r3, r3, r4, asr #2 │ │ │ │ - ldrsheq r3, [r3], #-0 @ │ │ │ │ - addeq lr, r7, r8, ror #25 │ │ │ │ - ldrheq r3, [r3], #-8 @ │ │ │ │ - addeq lr, r7, r0, asr #25 │ │ │ │ + addeq lr, r7, ip, asr #26 │ │ │ │ + ldrsbeq r3, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r3, r3, r4, asr r1 │ │ │ │ + rsbseq r3, r3, r0, lsl #2 │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ rsbseq r3, r3, r8, asr #1 │ │ │ │ + ldrdeq lr, [r7], r0 │ │ │ │ ldrsbeq r3, [r3], #-8 @ │ │ │ │ + rsbseq r3, r3, r8, ror #1 │ │ │ │ │ │ │ │ 002aac7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99573,15 +99573,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2aad9c │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2aad10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aaea8 │ │ │ │ @@ -99611,15 +99611,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2aae24 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9894f0 │ │ │ │ + bl 9894f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2aae70 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2aad78 │ │ │ │ @@ -99636,59 +99636,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2aaf00 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998630 │ │ │ │ + bl 998638 │ │ │ │ b 2aad9c │ │ │ │ ldr r3, [pc, #140] @ 2aaf04 │ │ │ │ ldr ip, [pc, #140] @ 2aaf08 │ │ │ │ ldr r1, [pc, #140] @ 2aaf0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2aad9c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2aaf10 │ │ │ │ ldr r1, [pc, #96] @ 2aaf14 │ │ │ │ ldr r0, [pc, #96] @ 2aaf18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq pc, pc, r0, ror lr @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, ip, asr #1 │ │ │ │ + ldrsbeq r3, [r3], #-12 @ │ │ │ │ addseq pc, pc, ip, lsr lr @ │ │ │ │ - rsbseq r3, r3, r0, lsr #1 │ │ │ │ + ldrheq r3, [r3], #-0 @ │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - umulleq lr, r7, r4, fp │ │ │ │ - rsbseq r3, r3, r0, ror r0 │ │ │ │ - @ instruction: 0x00732f9c │ │ │ │ + addeq lr, r7, r4, lsr #23 │ │ │ │ + rsbseq r3, r3, r0, lsl #1 │ │ │ │ + rsbseq r2, r3, ip, lsr #31 │ │ │ │ addseq pc, pc, r0, ror sp @ │ │ │ │ - @ instruction: 0x00732e9c │ │ │ │ - umulleq lr, r7, r4, sl │ │ │ │ - rsbseq r2, r3, r4, ror #28 │ │ │ │ - addeq lr, r7, r8, ror #20 │ │ │ │ - rsbseq r2, r3, r8, lsl pc │ │ │ │ - rsbseq r2, r3, r0, ror lr │ │ │ │ - addeq lr, r7, r4, lsr sl │ │ │ │ - rsbseq r2, r3, ip, lsr lr │ │ │ │ + rsbseq r2, r3, ip, lsr #29 │ │ │ │ + addeq lr, r7, r4, lsr #21 │ │ │ │ + rsbseq r2, r3, r4, ror lr │ │ │ │ + addeq lr, r7, r8, ror sl │ │ │ │ + rsbseq r2, r3, r8, lsr #30 │ │ │ │ + rsbseq r2, r3, r0, lsl #29 │ │ │ │ + addeq lr, r7, r4, asr #20 │ │ │ │ rsbseq r2, r3, ip, asr #28 │ │ │ │ + rsbseq r2, r3, ip, asr lr │ │ │ │ │ │ │ │ 002aaf1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -99713,26 +99713,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq lr, r7, ip, ror #18 │ │ │ │ - ldrsheq r2, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r2, r3, r4, ror sp │ │ │ │ + addeq lr, r7, ip, ror r9 │ │ │ │ + rsbseq r2, r3, r8, lsl #28 │ │ │ │ + rsbseq r2, r3, r4, lsl #27 │ │ │ │ │ │ │ │ 002aafc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2ab0b8 │ │ │ │ @@ -99767,15 +99767,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998630 │ │ │ │ + bl 998638 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99786,25 +99786,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2ab068 │ │ │ │ addseq pc, pc, r8, lsr fp @ │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - @ instruction: 0x00732c9c │ │ │ │ - umulleq lr, r7, r8, r8 │ │ │ │ - rsbseq r2, r3, ip, ror #24 │ │ │ │ - addeq lr, r7, r0, asr r8 │ │ │ │ - rsbseq r2, r3, r0, asr sp │ │ │ │ - rsbseq r2, r3, r4, asr ip │ │ │ │ + rsbseq r2, r3, ip, lsr #25 │ │ │ │ + addeq lr, r7, r8, lsr #17 │ │ │ │ + rsbseq r2, r3, ip, ror ip │ │ │ │ + addeq lr, r7, r0, ror #16 │ │ │ │ + rsbseq r2, r3, r0, ror #26 │ │ │ │ + rsbseq r2, r3, r4, ror #24 │ │ │ │ │ │ │ │ 002ab0dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -99846,29 +99846,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998630 │ │ │ │ + bl 998638 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, pc, r8, ror #19 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r2, r0, ip, ror #11 │ │ │ │ - addeq lr, r7, r0, ror r7 │ │ │ │ - rsbseq r2, r3, r8, lsr #25 │ │ │ │ - rsbseq r2, r3, ip, ror ip │ │ │ │ + addeq lr, r7, r0, lsl #15 │ │ │ │ + ldrheq r2, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r2, r3, ip, lsl #25 │ │ │ │ │ │ │ │ 002ab1cc : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ab20c │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -99966,28 +99966,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9986d8 │ │ │ │ + b 9986e0 │ │ │ │ ldr r3, [pc, #172] @ 2ab410 │ │ │ │ ldr ip, [pc, #172] @ 2ab414 │ │ │ │ ldr r1, [pc, #172] @ 2ab418 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9986d8 │ │ │ │ + b 9986e0 │ │ │ │ ldr r3, [pc, #132] @ 2ab41c │ │ │ │ ldr ip, [pc, #132] @ 2ab420 │ │ │ │ ldr r1, [pc, #132] @ 2ab424 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100002,33 +100002,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998630 │ │ │ │ - rsbseq r0, r9, r0, asr #22 │ │ │ │ + b 998638 │ │ │ │ + rsbseq r0, r9, r0, asr fp │ │ │ │ umullseq pc, pc, ip, r8 @ │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - rsbseq r2, r3, r4, ror fp │ │ │ │ - @ instruction: 0x0087e5b8 │ │ │ │ - rsbseq r0, pc, r8, asr r4 @ │ │ │ │ - rsbseq r2, r3, r0, ror #22 │ │ │ │ - ldrheq r2, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - addeq lr, r7, r0, lsl #11 │ │ │ │ - rsbseq r2, r3, ip, asr #21 │ │ │ │ - rsbseq r2, r3, r4, lsl #19 │ │ │ │ - addeq lr, r7, ip, asr #10 │ │ │ │ - rsbseq r2, r3, r4, asr #21 │ │ │ │ - rsbseq r2, r3, r0, asr r9 │ │ │ │ - rsbseq r2, r3, r4, lsr #18 │ │ │ │ - addeq lr, r7, ip, lsl r5 │ │ │ │ - rsbseq r2, r3, ip, ror #17 │ │ │ │ + rsbseq r2, r3, r4, lsl #23 │ │ │ │ + addeq lr, r7, r8, asr #11 │ │ │ │ + rsbseq r0, pc, r8, ror #8 │ │ │ │ + rsbseq r2, r3, r0, ror fp │ │ │ │ + rsbseq r2, r3, r0, asr #19 │ │ │ │ + umulleq lr, r7, r0, r5 │ │ │ │ + ldrsbeq r2, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00732994 │ │ │ │ + addeq lr, r7, ip, asr r5 │ │ │ │ + ldrsbeq r2, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, r3, r0, ror #18 │ │ │ │ + rsbseq r2, r3, r4, lsr r9 │ │ │ │ + addeq lr, r7, ip, lsr #10 │ │ │ │ + ldrsheq r2, [r3], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 002ab434 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2abbf4 │ │ │ │ @@ -100063,15 +100063,15 @@ │ │ │ │ beq 2ab934 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 24a19c │ │ │ │ ldr r2, [pc, #1844] @ 2abc00 │ │ │ │ ldr r1, [pc, #1844] @ 2abc04 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 9882c0 │ │ │ │ + bl 9882c8 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2ab98c │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -100178,15 +100178,15 @@ │ │ │ │ bl 249128 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24b474 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a32f8 │ │ │ │ + bl 7a3300 │ │ │ │ ldr r2, [pc, #1388] @ 2abc18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2aba50 │ │ │ │ @@ -100207,23 +100207,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a088 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ae40c │ │ │ │ + bl 7ae414 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ab8b8 │ │ │ │ ldr r0, [pc, #1216] @ 2abc08 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2a90a0 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -100242,39 +100242,39 @@ │ │ │ │ bl 2a9118 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248af8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ae40c │ │ │ │ + bl 7ae414 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2ab764 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ab7ec │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9204 │ │ │ │ mov r0, fp │ │ │ │ bl 248ce4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab804 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab8d0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2ab648 │ │ │ │ ldr r2, [pc, #1036] @ 2abc2c │ │ │ │ ldr r3, [pc, #980] @ 2abbf8 │ │ │ │ @@ -100317,17 +100317,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2ab974 │ │ │ │ mov r0, fp │ │ │ │ bl 248ce4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab8d0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 9883d0 │ │ │ │ + bl 9883d8 │ │ │ │ b 2ab640 │ │ │ │ ldr r2, [pc, #864] @ 2abc44 │ │ │ │ ldr r3, [pc, #784] @ 2abbf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -100342,15 +100342,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9986d8 │ │ │ │ + b 9986e0 │ │ │ │ ldr r2, [pc, #792] @ 2abc54 │ │ │ │ ldr r3, [pc, #696] @ 2abbf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100382,15 +100382,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2abc74 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ab818 │ │ │ │ ldr r2, [pc, #660] @ 2abc78 │ │ │ │ ldr r3, [pc, #528] @ 2abbf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -100408,15 +100408,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2abc88 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ab8d0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a9204 │ │ │ │ b 2ab8d0 │ │ │ │ ldr r2, [pc, #564] @ 2abc8c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -100436,73 +100436,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2abc98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ab6c0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2abaf8 │ │ │ │ bl 2a9204 │ │ │ │ mov r0, fp │ │ │ │ bl 248ce4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab640 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ b 2ab640 │ │ │ │ mov r0, fp │ │ │ │ bl 248ce4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2abaec │ │ │ │ b 2ab640 │ │ │ │ ldr r0, [pc, #392] @ 2abc9c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ab6c0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2abca0 │ │ │ │ ldr r3, [pc, #368] @ 2abca4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2abca8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2aba44 │ │ │ │ b 2ab8d0 │ │ │ │ ldr r3, [pc, #316] @ 2abcac │ │ │ │ ldr r2, [pc, #316] @ 2abcb0 │ │ │ │ ldr r1, [pc, #316] @ 2abcb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, fp │ │ │ │ bl 248be8 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2aba44 │ │ │ │ b 2ab8d0 │ │ │ │ ldr r3, [pc, #264] @ 2abcb8 │ │ │ │ ldr r2, [pc, #264] @ 2abcbc │ │ │ │ @@ -100510,75 +100510,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2abcc4 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, fp │ │ │ │ bl 248be8 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 248858 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2aba44 │ │ │ │ b 2ab8d0 │ │ │ │ addseq pc, pc, r0, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009ff6b0 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - rsbseq r2, r3, r0, lsl #20 │ │ │ │ rsbseq r2, r3, r0, lsl sl │ │ │ │ + rsbseq r2, r3, r0, lsr #20 │ │ │ │ addseq pc, pc, r4, asr #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r2, r3, ip, ror #18 │ │ │ │ - addeq lr, r7, r4, lsl #4 │ │ │ │ - rsbseq pc, r2, r4, ror pc @ │ │ │ │ - rsbseq pc, r2, r8, asr pc @ │ │ │ │ + rsbseq r2, r3, ip, ror r9 │ │ │ │ + addeq lr, r7, r4, lsl r2 │ │ │ │ + rsbseq pc, r2, r4, lsl #31 │ │ │ │ + rsbseq pc, r2, r8, ror #30 │ │ │ │ @ instruction: 0x009ff2f4 │ │ │ │ umullseq pc, pc, r8, r2 @ │ │ │ │ - addeq lr, r7, r0, asr #32 │ │ │ │ - rsbseq r2, r3, r4, lsr r6 │ │ │ │ - rsbseq r2, r3, r4, asr #8 │ │ │ │ + addeq lr, r7, r0, asr r0 │ │ │ │ + rsbseq r2, r3, r4, asr #12 │ │ │ │ + rsbseq r2, r3, r4, asr r4 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ addseq pc, pc, r0, lsr r2 @ │ │ │ │ - ldrdeq sp, [r7], ip │ │ │ │ - rsbseq r2, r3, r0, lsr #11 │ │ │ │ - rsbseq r2, r3, r0, ror #7 │ │ │ │ + addeq sp, r7, ip, ror #31 │ │ │ │ + ldrheq r2, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x009ff1d8 │ │ │ │ - addeq sp, r7, r0, lsl #31 │ │ │ │ - rsbseq r2, r3, r4, lsr #11 │ │ │ │ - rsbseq r2, r3, r4, lsl #7 │ │ │ │ + umulleq sp, r7, r0, pc @ │ │ │ │ + ldrheq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + @ instruction: 0x00732394 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r2, r3, ip, ror r5 │ │ │ │ - addeq sp, r7, r4, lsr pc │ │ │ │ - rsbseq r2, r3, r8, lsr r3 │ │ │ │ + rsbseq r2, r3, ip, lsl #11 │ │ │ │ + addeq sp, r7, r4, asr #30 │ │ │ │ + rsbseq r2, r3, r8, asr #6 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ addseq pc, pc, r0, lsr r1 @ │ │ │ │ - ldrheq r2, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq sp, r7, ip, asr #29 │ │ │ │ - ldrsbeq r2, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r2, r3, ip, asr #11 │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ + rsbseq r2, r3, r0, ror #5 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r3, r4, lsr r5 │ │ │ │ - rsbseq r2, r3, ip, lsl #10 │ │ │ │ + rsbseq r2, r3, r4, asr #10 │ │ │ │ + rsbseq r2, r3, ip, lsl r5 │ │ │ │ + rsbseq r2, r3, r0, lsr #8 │ │ │ │ + @ instruction: 0x0087ddbc │ │ │ │ + rsbseq r2, r3, r0, asr #3 │ │ │ │ + addeq sp, r7, r0, lsl #27 │ │ │ │ rsbseq r2, r3, r0, lsl r4 │ │ │ │ - addeq sp, r7, ip, lsr #27 │ │ │ │ - ldrheq r2, [r3], #-16 @ │ │ │ │ - addeq sp, r7, r0, ror sp │ │ │ │ - rsbseq r2, r3, r0, lsl #8 │ │ │ │ - rsbseq r2, r3, r0, ror r1 │ │ │ │ - addeq sp, r7, r0, lsr sp │ │ │ │ - rsbseq r2, r3, ip, ror #7 │ │ │ │ - rsbseq r2, r3, r4, lsr r1 │ │ │ │ + rsbseq r2, r3, r0, lsl #3 │ │ │ │ + addeq sp, r7, r0, asr #26 │ │ │ │ + ldrsheq r2, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r2, r3, r4, asr #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2abdc0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -100589,24 +100589,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #176] @ 2abdcc │ │ │ │ ldr r1, [pc, #176] @ 2abdd0 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2abd4c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2abcc8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -100634,20 +100634,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sp, r7, r4, ror #25 │ │ │ │ - rsbseq ip, r2, ip, lsr r7 │ │ │ │ - rsbseq r9, ip, r8, asr #25 │ │ │ │ - rsbseq r2, r3, ip, lsr #6 │ │ │ │ - rsbseq pc, r5, ip, asr r5 @ │ │ │ │ - rsbseq r2, r3, r0, lsl #6 │ │ │ │ + strdeq sp, [r7], r4 │ │ │ │ + rsbseq ip, r2, ip, asr #14 │ │ │ │ + ldrsbeq r9, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r2, r3, ip, lsr r3 │ │ │ │ + rsbseq pc, r5, ip, ror #10 │ │ │ │ + rsbseq r2, r3, r0, lsl r3 │ │ │ │ │ │ │ │ 002abdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2abf08 │ │ │ │ @@ -100660,25 +100660,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2abf14 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758d44 │ │ │ │ + bl 758d4c │ │ │ │ ldr r2, [pc, #236] @ 2abf18 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #212] @ 2abf1c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2abe9c │ │ │ │ ldr r1, [pc, #196] @ 2abf20 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 249854 │ │ │ │ @@ -100699,15 +100699,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2abf28 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100716,37 +100716,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2abf30 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2abec0 │ │ │ │ addseq lr, pc, r0, lsr #26 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r9, ip, r4, asr #23 │ │ │ │ - addeq sp, r7, ip, lsr #23 │ │ │ │ - rsbseq ip, r2, r4, lsl #12 │ │ │ │ - rsbseq r2, r3, ip, lsr #4 │ │ │ │ - rsbseq r2, r3, ip, ror #4 │ │ │ │ + ldrsbeq r9, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x0087dbbc │ │ │ │ + rsbseq ip, r2, r4, lsl r6 │ │ │ │ + rsbseq r2, r3, ip, lsr r2 │ │ │ │ + rsbseq r2, r3, ip, ror r2 │ │ │ │ + ldrsheq r2, [r3], #-20 @ 0xffffffec @ │ │ │ │ rsbseq r2, r3, r4, ror #3 │ │ │ │ - ldrsbeq r2, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r2, r3, ip, ror #3 │ │ │ │ - @ instruction: 0x00732190 │ │ │ │ + ldrsheq r2, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r2, r3, r0, lsr #3 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2abf48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addseq r2, r1, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 2abf5c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addseq r2, r1, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2ac104 │ │ │ │ @@ -100847,60 +100847,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umullseq lr, pc, r4, fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r7, ip, lsr #22 │ │ │ │ + addeq sp, r7, ip, lsr fp │ │ │ │ adceq r0, sp, r4, ror #2 │ │ │ │ addseq lr, pc, r0, asr #21 │ │ │ │ - addeq sp, r7, r8, lsl #21 │ │ │ │ - addeq sp, r7, r8, ror fp │ │ │ │ - addeq sp, r7, ip, lsr #20 │ │ │ │ - rsbseq r2, r3, r0, lsr r0 │ │ │ │ - rsbseq r2, r3, ip, lsr r0 │ │ │ │ + umulleq sp, r7, r8, sl │ │ │ │ + addeq sp, r7, r8, lsl #23 │ │ │ │ + addeq sp, r7, ip, lsr sl │ │ │ │ + rsbseq r2, r3, r0, asr #32 │ │ │ │ + rsbseq r2, r3, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2ac234 │ │ │ │ ldr r3, [pc, #240] @ 2ac238 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b8360 │ │ │ │ + bl 8b8368 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997f08 │ │ │ │ + bl 997f10 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2ac1ec │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 997ce0 │ │ │ │ + bl 997ce8 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b83d0 │ │ │ │ + bl 8b83d8 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b8360 │ │ │ │ + bl 8b8368 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -100938,89 +100938,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 2489d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b91c8 │ │ │ │ + bl 8b91d0 │ │ │ │ ldr r1, [pc, #212] @ 2ac358 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ ldr r1, [pc, #192] @ 2ac35c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ ldr r1, [pc, #148] @ 2ac360 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ ldr r1, [pc, #104] @ 2ac364 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, fp, ip, ror #10 │ │ │ │ - rsbseq r4, r4, r8, lsl #27 │ │ │ │ - addeq r1, r2, r8, asr r6 │ │ │ │ - umulleq sl, r1, ip, r6 │ │ │ │ + rsbseq r6, fp, ip, ror r5 │ │ │ │ + @ instruction: 0x00744d98 │ │ │ │ + addeq r1, r2, r8, ror #12 │ │ │ │ + addeq sl, r1, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2ac400 │ │ │ │ ldr r2, [pc, #128] @ 2ac404 │ │ │ │ ldr r1, [pc, #128] @ 2ac408 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #96] @ 2ac40c │ │ │ │ ldr ip, [pc, #96] @ 2ac410 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2ac414 │ │ │ │ ldr r2, [pc, #92] @ 2ac418 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101036,17 +101036,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umulleq sp, r7, r8, r7 │ │ │ │ - rsbseq r1, r3, r8, lsr #27 │ │ │ │ - rsbseq r4, sp, ip, ror #13 │ │ │ │ + addeq sp, r7, r8, lsr #15 │ │ │ │ + ldrheq r1, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + ldrsheq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -101071,15 +101071,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2ac4bc │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -101101,28 +101101,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2ac53c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r7, r4, lsr r6 │ │ │ │ - rsbseq r1, r3, ip, lsr #24 │ │ │ │ - rsbseq r1, r3, ip, asr ip │ │ │ │ + addeq sp, r7, r4, asr #12 │ │ │ │ + rsbseq r1, r3, ip, lsr ip │ │ │ │ + rsbseq r1, r3, ip, ror #24 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2ac58c │ │ │ │ ldr r2, [pc, #52] @ 2ac590 │ │ │ │ @@ -101130,22 +101130,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2ac598 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2ac12c │ │ │ │ - addeq sp, r7, r0, asr #11 │ │ │ │ - ldrheq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r1, r3, r8, ror #23 │ │ │ │ + ldrdeq sp, [r7], r0 │ │ │ │ + rsbseq r1, r3, r8, asr #23 │ │ │ │ + ldrsheq r1, [r3], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2ac610 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -101159,23 +101159,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #28] @ 2ac614 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ adceq pc, ip, ip, asr #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2ac6e0 │ │ │ │ @@ -101185,53 +101185,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #140] @ 2ac6ec │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 997964 │ │ │ │ + bl 99796c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #84] @ 2ac6f0 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sp, r7, ip, ror #9 │ │ │ │ - rsbseq lr, r2, r8, ror r4 │ │ │ │ - rsbseq lr, r2, r4, asr #15 │ │ │ │ - rsbseq lr, r2, ip, ror #8 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + rsbseq lr, r2, r8, lsl #9 │ │ │ │ + ldrsbeq lr, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq lr, r2, ip, ror r4 │ │ │ │ addseq r2, r1, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2ac7a8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -101242,15 +101242,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 2a16d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac788 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -101270,17 +101270,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sp, r7, r0, lsl r4 │ │ │ │ - rsbseq lr, r2, r4, lsr #7 │ │ │ │ - @ instruction: 0x0072e390 │ │ │ │ + addeq sp, r7, r0, lsr #8 │ │ │ │ + ldrheq lr, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq lr, r2, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2ac9dc │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -101288,15 +101288,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2ac9e0 │ │ │ │ ldr r1, [pc, #512] @ 2ac9e4 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2ac9c0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 249128 │ │ │ │ @@ -101411,19 +101411,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2ac9e8 │ │ │ │ ldr r0, [pc, #32] @ 2ac9ec │ │ │ │ ldr r2, [pc, #32] @ 2ac9f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq sp, r7, r0, asr r3 │ │ │ │ - ldrsbeq lr, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq lr, r2, r4, ror #5 │ │ │ │ - rsbseq r1, r3, r8, asr r7 │ │ │ │ - @ instruction: 0x00731794 │ │ │ │ + addeq sp, r7, r0, ror #6 │ │ │ │ + rsbseq lr, r2, r0, ror #5 │ │ │ │ + ldrsheq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r1, r3, r8, ror #14 │ │ │ │ + rsbseq r1, r3, r4, lsr #15 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101444,15 +101444,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2acaf4 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -101469,15 +101469,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abf60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -101489,29 +101489,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq sp, r7, ip, ror r0 │ │ │ │ - rsbseq lr, r2, r4 │ │ │ │ - rsbseq lr, r2, r8, lsl r0 │ │ │ │ + addeq sp, r7, ip, lsl #1 │ │ │ │ + rsbseq lr, r2, r4, lsl r0 │ │ │ │ + rsbseq lr, r2, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -101546,15 +101546,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2acf18 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2acf1c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2acf20 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2acde8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -101572,37 +101572,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ace10 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acda4 │ │ │ │ ldr r0, [pc, #712] @ 2acf28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r3, [pc, #704] @ 2acf2c │ │ │ │ ldr r2, [pc, #704] @ 2acf30 │ │ │ │ ldr r1, [pc, #704] @ 2acf34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2acf38 │ │ │ │ ldr r2, [pc, #672] @ 2acf3c │ │ │ │ ldr r1, [pc, #672] @ 2acf40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f5b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -101625,15 +101625,15 @@ │ │ │ │ bl 248a50 │ │ │ │ mov r4, r0 │ │ │ │ bl 24a088 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b81c8 │ │ │ │ + bl 8b81d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2acf48 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2acf0c │ │ │ │ @@ -101657,24 +101657,24 @@ │ │ │ │ bne 2ace04 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ace68 │ │ │ │ ldr r4, [pc, #416] @ 2acf4c │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r3, [pc, #400] @ 2acf50 │ │ │ │ ldr r2, [pc, #400] @ 2acf54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2acc90 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -101700,15 +101700,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2acec4 │ │ │ │ ldr r0, [pc, #268] @ 2acf64 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2acc50 │ │ │ │ ldr r3, [pc, #232] @ 2acf58 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2acda4 │ │ │ │ ldr r3, [pc, #216] @ 2acf5c │ │ │ │ @@ -101721,61 +101721,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acebc │ │ │ │ ldr r0, [pc, #188] @ 2acf68 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2acda4 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2acf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2acc50 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r0, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r7, r8, asr #30 │ │ │ │ - rsbseq r1, r3, r8, ror #10 │ │ │ │ - rsbseq r1, r3, ip, lsr r5 │ │ │ │ + addeq ip, r7, r8, asr pc │ │ │ │ + rsbseq r1, r3, r8, ror r5 │ │ │ │ + rsbseq r1, r3, ip, asr #10 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq sp, pc, ip, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrheq lr, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq ip, r7, ip, lsr #29 │ │ │ │ - rsbseq sp, r2, r8, lsr lr │ │ │ │ - @ instruction: 0x0072e190 │ │ │ │ - addeq ip, r7, r0, lsl #29 │ │ │ │ - rsbseq sp, r2, r0, lsl lr │ │ │ │ - rsbseq sp, r2, r4, lsr #28 │ │ │ │ - ldrheq r1, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq lr, r2, r0, asr #5 │ │ │ │ + @ instruction: 0x0087cebc │ │ │ │ + rsbseq sp, r2, r8, asr #28 │ │ │ │ + rsbseq lr, r2, r0, lsr #3 │ │ │ │ + umulleq ip, r7, r0, lr │ │ │ │ + rsbseq sp, r2, r0, lsr #28 │ │ │ │ + rsbseq sp, r2, r4, lsr lr │ │ │ │ + rsbseq r1, r3, r4, asr #9 │ │ │ │ addseq sp, pc, r0, asr #27 │ │ │ │ - rsbseq lr, r2, r4, rrx │ │ │ │ - addeq ip, r7, ip, asr sp │ │ │ │ - rsbseq sp, r2, r4, ror #25 │ │ │ │ + rsbseq lr, r2, r4, ror r0 │ │ │ │ + addeq ip, r7, ip, ror #26 │ │ │ │ + ldrsheq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r8, ror #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r3, r4, asr r3 │ │ │ │ - ldrsheq r1, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x00731290 │ │ │ │ + rsbseq r1, r3, r4, ror #6 │ │ │ │ + rsbseq r1, r3, ip, lsl #6 │ │ │ │ + rsbseq r1, r3, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2ad144 │ │ │ │ ldr r2, [pc, #444] @ 2ad148 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101783,15 +101783,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2ad14c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2ad0b8 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -101835,15 +101835,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2a09c4 │ │ │ │ @@ -101871,37 +101871,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2a091c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq ip, r7, r4, fp │ │ │ │ - rsbseq sp, r2, r8, lsl fp │ │ │ │ - rsbseq sp, r2, ip, ror #28 │ │ │ │ - @ instruction: 0x0087cabc │ │ │ │ - rsbseq sp, r2, ip, asr #20 │ │ │ │ - rsbseq sp, r2, r0, ror #20 │ │ │ │ - addeq ip, r7, ip, lsr #20 │ │ │ │ - ldrheq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sp, r2, r8, asr #19 │ │ │ │ + addeq ip, r7, r4, lsr #23 │ │ │ │ + rsbseq sp, r2, r8, lsr #22 │ │ │ │ + rsbseq sp, r2, ip, ror lr │ │ │ │ + addeq ip, r7, ip, asr #21 │ │ │ │ + rsbseq sp, r2, ip, asr sl │ │ │ │ + rsbseq sp, r2, r0, ror sl │ │ │ │ + addeq ip, r7, ip, lsr sl │ │ │ │ + rsbseq sp, r2, r4, asr #19 │ │ │ │ + ldrsbeq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2ad32c │ │ │ │ ldr r2, [pc, #424] @ 2ad330 │ │ │ │ @@ -101919,15 +101919,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2ad294 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -101948,15 +101948,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abf60 │ │ │ │ ldr r2, [pc, #228] @ 2ad344 │ │ │ │ ldr r3, [pc, #204] @ 2ad330 │ │ │ │ @@ -101998,34 +101998,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2ad358 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2abf60 │ │ │ │ b 2ad258 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq sp, pc, r0, r9 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, ip, r8, ror pc │ │ │ │ - strdeq ip, [r7], ip @ │ │ │ │ - rsbseq sp, r2, ip, lsl #17 │ │ │ │ - rsbseq sp, r2, r0, lsr #17 │ │ │ │ + addeq ip, r7, ip, lsl #18 │ │ │ │ + @ instruction: 0x0072d89c │ │ │ │ + ldrheq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x009fd8b4 │ │ │ │ addseq sp, pc, r8, ror r8 @ │ │ │ │ - addeq ip, r7, ip, lsr r8 │ │ │ │ - ldrheq sp, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq sp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + addeq ip, r7, ip, asr #16 │ │ │ │ + rsbseq sp, r2, ip, asr #15 │ │ │ │ + rsbseq sp, r2, r0, ror #15 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2ad60c │ │ │ │ ldr r2, [pc, #664] @ 2ad610 │ │ │ │ @@ -102043,15 +102043,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 2a24a4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2ad5f0 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -102063,15 +102063,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 249128 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b474 │ │ │ │ @@ -102118,15 +102118,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2abf60 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -102151,15 +102151,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 249128 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b474 │ │ │ │ mov r2, #0 │ │ │ │ @@ -102191,28 +102191,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2ad63c │ │ │ │ ldr r0, [pc, #68] @ 2ad640 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq ip, r7, r4, lsr #15 │ │ │ │ + @ instruction: 0x0087c7b4 │ │ │ │ umullseq sp, pc, r4, r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r2, ip, lsl r7 │ │ │ │ - rsbseq sp, r2, r0, lsr r7 │ │ │ │ - umulleq ip, r7, r0, r6 │ │ │ │ - rsbseq sp, r2, r8, lsl r6 │ │ │ │ - rsbseq sp, r2, r4, lsl #12 │ │ │ │ - addeq ip, r7, ip, asr #11 │ │ │ │ - rsbseq sp, r2, ip, asr r5 │ │ │ │ - rsbseq sp, r2, r0, ror r5 │ │ │ │ + rsbseq sp, r2, ip, lsr #14 │ │ │ │ + rsbseq sp, r2, r0, asr #14 │ │ │ │ + addeq ip, r7, r0, lsr #13 │ │ │ │ + rsbseq sp, r2, r8, lsr #12 │ │ │ │ + rsbseq sp, r2, r4, lsl r6 │ │ │ │ + ldrdeq ip, [r7], ip @ │ │ │ │ + rsbseq sp, r2, ip, ror #10 │ │ │ │ + rsbseq sp, r2, r0, lsl #11 │ │ │ │ addseq sp, pc, r8, ror #10 │ │ │ │ - rsbseq r0, r3, ip, lsr #22 │ │ │ │ - rsbseq r0, r3, r8, lsr fp │ │ │ │ + rsbseq r0, r3, ip, lsr fp │ │ │ │ + rsbseq r0, r3, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2ad6dc │ │ │ │ ldr r7, [pc, #128] @ 2ad6e0 │ │ │ │ ldr r6, [pc, #128] @ 2ad6e4 │ │ │ │ @@ -102221,40 +102221,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #88] @ 2ad6e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad6b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad35c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 2ac7b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad35c │ │ │ │ - @ instruction: 0x0087c4bc │ │ │ │ - rsbseq sp, r2, ip, asr #8 │ │ │ │ - rsbseq sp, r2, r4, lsr #15 │ │ │ │ - rsbseq sp, r2, r0, lsl #17 │ │ │ │ + addeq ip, r7, ip, asr #9 │ │ │ │ + rsbseq sp, r2, ip, asr r4 │ │ │ │ + ldrheq sp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x0072d890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2ad9ac │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2ad9b0 │ │ │ │ @@ -102282,15 +102282,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2ad7d0 │ │ │ │ @@ -102349,15 +102349,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2a24a4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad990 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -102379,15 +102379,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 249998 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -102426,19 +102426,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sp, pc, r8, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, pc, r0, lsr r3 @ │ │ │ │ - ldrdeq ip, [r7], r8 │ │ │ │ - rsbseq sp, r2, r0, ror #4 │ │ │ │ - rsbseq sp, r2, r4, ror r2 │ │ │ │ - rsbseq r0, r3, ip, lsl #15 │ │ │ │ - @ instruction: 0x00730798 │ │ │ │ + addeq ip, r7, r8, ror #5 │ │ │ │ + rsbseq sp, r2, r0, ror r2 │ │ │ │ + rsbseq sp, r2, r4, lsl #5 │ │ │ │ + @ instruction: 0x0073079c │ │ │ │ + rsbseq r0, r3, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2ae800 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102457,15 +102457,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2ae814 │ │ │ │ ldr r3, [pc, #3560] @ 2ae818 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -102592,15 +102592,15 @@ │ │ │ │ bge 2adde4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -102685,15 +102685,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1bb8 │ │ │ │ b 2adaf4 │ │ │ │ @@ -102727,22 +102727,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2ae850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2adac4 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -102992,15 +102992,15 @@ │ │ │ │ bl 248a50 │ │ │ │ mov r9, r0 │ │ │ │ bl 24a088 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8b83d0 │ │ │ │ + bl 8b83d8 │ │ │ │ b 2adac8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2adfd8 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -103138,45 +103138,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2ae860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2adbfc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2ae864 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8b83d0 │ │ │ │ + bl 8b83d8 │ │ │ │ b 2adac4 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -103294,15 +103294,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -103332,50 +103332,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2ae034 │ │ │ │ ldr r0, [pc, #148] @ 2ae868 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2adbfc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2ae86c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2adac4 │ │ │ │ - addeq ip, r7, r8, lsr r1 │ │ │ │ + addeq ip, r7, r8, asr #2 │ │ │ │ addseq sp, pc, r0, lsl r1 @ │ │ │ │ addseq sp, pc, ip, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r3, r8, lsr #14 │ │ │ │ - ldrsheq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r0, r3, r8, lsr r7 │ │ │ │ + rsbseq r0, r3, r8, lsl #14 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - umulleq fp, r7, r2, pc @ │ │ │ │ - addeq fp, r7, r8, ror pc │ │ │ │ - addeq fp, r7, r4, lsr #31 │ │ │ │ + addeq fp, r7, r2, lsr #31 │ │ │ │ + addeq fp, r7, r8, lsl #31 │ │ │ │ + @ instruction: 0x0087bfb4 │ │ │ │ addseq sp, pc, r8, lsl r0 @ │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq fp, r7, lr, lsr lr │ │ │ │ - addeq fp, r7, r4, ror sp │ │ │ │ - rsbseq ip, r2, r0, lsl #26 │ │ │ │ - rsbseq ip, r2, r4, lsl sp │ │ │ │ + addeq fp, r7, lr, asr #28 │ │ │ │ + addeq fp, r7, r4, lsl #27 │ │ │ │ + rsbseq ip, r2, r0, lsl sp │ │ │ │ + rsbseq ip, r2, r4, lsr #26 │ │ │ │ andeq r1, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r0, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - addeq fp, r7, sl, lsl #22 │ │ │ │ - ldrsheq pc, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r0, r3, r0, lsl #8 │ │ │ │ + addeq fp, r7, sl, lsl fp │ │ │ │ + rsbseq r0, r3, r8 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - rsbseq pc, r2, ip, asr #25 │ │ │ │ - rsbseq pc, r2, r0, asr #26 │ │ │ │ - rsbseq pc, r2, r8, asr #20 │ │ │ │ - rsbseq pc, r2, r8, asr #21 │ │ │ │ + ldrsbeq pc, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq pc, r2, r0, asr sp @ │ │ │ │ + rsbseq pc, r2, r8, asr sl @ │ │ │ │ + ldrsbeq pc, [r2], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 002ae870 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -103419,21 +103419,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aeb1c │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997ef4 │ │ │ │ + bl 997efc │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997a4c │ │ │ │ + bl 997a54 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac12c │ │ │ │ b 2ae98c │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -103546,36 +103546,36 @@ │ │ │ │ beq 2aeb30 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b81c8 │ │ │ │ + bl 8b81d0 │ │ │ │ b 2ae924 │ │ │ │ ldr r1, [pc, #68] @ 2aeb7c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b81c8 │ │ │ │ + bl 8b81d0 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2ae91c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, ror r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r7, lr, asr r2 │ │ │ │ + addeq fp, r7, lr, ror #4 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq ip, pc, r0, lsl #3 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addeq r7, r0, ip, lsr fp │ │ │ │ + addeq r7, r0, ip, asr #22 │ │ │ │ │ │ │ │ 002aeb80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2aebf4 │ │ │ │ @@ -103590,23 +103590,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #28] @ 2aebf8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ adceq sp, ip, r8, ror #11 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002aebfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -103618,43 +103618,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a0a74 │ │ │ │ - addeq sl, r7, r4, lsl #30 │ │ │ │ - @ instruction: 0x0072be90 │ │ │ │ - rsbseq fp, r2, r4, lsr #29 │ │ │ │ + addeq sl, r7, r4, lsl pc │ │ │ │ + rsbseq fp, r2, r0, lsr #29 │ │ │ │ + ldrheq fp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002aec5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2aeca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754a50 │ │ │ │ + bl 754a58 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2aeca4 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 753e7c │ │ │ │ - rsbseq pc, r2, r8, ror #9 │ │ │ │ + b 753e84 │ │ │ │ + ldrsheq pc, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ addseq pc, r0, r0, lsl sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2aed04 │ │ │ │ mov r0, r1 │ │ │ │ @@ -103662,26 +103662,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2aed0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, r2, r0, asr #12 │ │ │ │ - addeq fp, r7, ip, ror #30 │ │ │ │ - rsbseq pc, r2, r4, lsr #12 │ │ │ │ + rsbseq pc, r2, r0, asr r6 @ │ │ │ │ + addeq fp, r7, ip, ror pc │ │ │ │ + rsbseq pc, r2, r4, lsr r6 @ │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -103689,17 +103689,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2aed54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ bl 24ac64 │ │ │ │ - rsbseq pc, r2, r0, ror #11 │ │ │ │ + ldrsheq pc, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 002aed58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2aeda4 │ │ │ │ @@ -103716,15 +103716,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq sl, r0, r0, asr #18 │ │ │ │ ldr r0, [pc, #4] @ 2aedb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ @ instruction: 0x0090fcb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -103790,15 +103790,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2aeedc │ │ │ │ bl 2a7534 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2aee20 │ │ │ │ - addeq fp, r7, r8, lsl lr │ │ │ │ + addeq fp, r7, r8, lsr #28 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -103806,55 +103806,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 2489d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b91c8 │ │ │ │ + bl 8b91d0 │ │ │ │ ldr r1, [pc, #84] @ 2aef78 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ ldr r1, [pc, #60] @ 2aef7c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r2, r0, asr r8 @ │ │ │ │ - rsbseq pc, r2, r4, lsr #18 │ │ │ │ + rsbseq pc, r2, r0, ror #16 │ │ │ │ + rsbseq pc, r2, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2af018 │ │ │ │ ldr r2, [pc, #128] @ 2af01c │ │ │ │ ldr r1, [pc, #128] @ 2af020 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #96] @ 2af024 │ │ │ │ ldr ip, [pc, #96] @ 2af028 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2af02c │ │ │ │ ldr r2, [pc, #92] @ 2af030 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -103870,17 +103870,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq fp, [r7], r4 │ │ │ │ - @ instruction: 0x0072f190 │ │ │ │ - ldrsbeq r1, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + addeq fp, r7, r4, ror #25 │ │ │ │ + rsbseq pc, r2, r0, lsr #3 │ │ │ │ + rsbseq r1, sp, r4, ror #21 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -103894,53 +103894,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2af0c8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ - bl 8b8360 │ │ │ │ + bl 75452c │ │ │ │ + bl 8b8368 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2af0e8 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8b83d0 │ │ │ │ + bl 8b83d8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6d0c │ │ │ │ + bl 9b6d14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6af4 │ │ │ │ + bl 9b6afc │ │ │ │ ldr r4, [pc, #56] @ 2af110 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2af06c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq fp, r7, r0, lsr #24 │ │ │ │ - rsbseq pc, r2, r0, ror #1 │ │ │ │ - rsbseq r1, sp, ip, lsr #19 │ │ │ │ + addeq fp, r7, r0, lsr ip │ │ │ │ + ldrsheq pc, [r2], #-0 @ │ │ │ │ + ldrheq r1, [sp], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104001,23 +104001,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b6cbc │ │ │ │ + bl 9b6cc4 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b6cbc │ │ │ │ + bl 9b6cc4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2af208 │ │ │ │ mov r0, r9 │ │ │ │ bl 2af038 │ │ │ │ ldr r2, [pc, #268] @ 2af374 │ │ │ │ @@ -104038,15 +104038,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2af378 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af1c0 │ │ │ │ ldr r0, [pc, #196] @ 2af37c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2af260 │ │ │ │ ldr r4, [pc, #184] @ 2af380 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af1c0 │ │ │ │ ldr r3, [pc, #176] @ 2af384 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -104065,43 +104065,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2af390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2af1d4 │ │ │ │ ldr r0, [pc, #68] @ 2af394 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2af1d4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, ip, asr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, pc, r4, lsl #19 │ │ │ │ @ instruction: 0x0090f8b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, pc, ip, lsr #17 │ │ │ │ - @ instruction: 0x0072f09c │ │ │ │ - ldrsbeq pc, [r2], #-0 @ │ │ │ │ - rsbseq pc, r2, r0, lsl #1 │ │ │ │ + rsbseq pc, r2, ip, lsr #1 │ │ │ │ + rsbseq pc, r2, r0, ror #1 │ │ │ │ + @ instruction: 0x0072f090 │ │ │ │ andeq r4, r0, ip, lsl ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq pc, r2, ip │ │ │ │ rsbseq pc, r2, ip, lsl r0 @ │ │ │ │ + rsbseq pc, r2, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -104591,22 +104591,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2b0328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af9f4 │ │ │ │ ldr r2, [pc, #1940] @ 2b032c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -104633,22 +104633,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2b0330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -104823,25 +104823,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2afd74 │ │ │ │ b 2afd70 │ │ │ │ ldr r0, [pc, #1132] @ 2b0364 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2af9f4 │ │ │ │ ldr r0, [pc, #1100] @ 2b0368 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2afc24 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2aff80 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2afde0 │ │ │ │ mov r0, r9 │ │ │ │ bl 29dce8 │ │ │ │ @@ -104883,22 +104883,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2b0378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afe40 │ │ │ │ ldr r2, [pc, #852] @ 2b0370 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afe40 │ │ │ │ @@ -104927,23 +104927,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2b0380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2afd80 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 29e044 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -104964,15 +104964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2aff74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2b0388 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afe40 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2b01e4 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2aff4c │ │ │ │ @@ -104995,41 +104995,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2b0390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2aff4c │ │ │ │ bl 29dce8 │ │ │ │ b 2aff4c │ │ │ │ ldr fp, [pc, #424] @ 2b0394 │ │ │ │ add fp, pc, fp │ │ │ │ b 2b0144 │ │ │ │ ldr r0, [pc, #416] @ 2b0398 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2afd80 │ │ │ │ ldr r0, [pc, #400] @ 2b039c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2aff4c │ │ │ │ ldr r3, [pc, #380] @ 2b03a0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b00e4 │ │ │ │ ldr r3, [pc, #232] @ 2b0320 │ │ │ │ @@ -105045,21 +105045,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2b03a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b00e4 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2b03a8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2b02e8 │ │ │ │ @@ -105071,67 +105071,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b0120 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 29e0f8 │ │ │ │ ldr r0, [pc, #208] @ 2b03ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b00e4 │ │ │ │ @ instruction: 0x009fb2f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, pc, r4, ror #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009fb2b0 │ │ │ │ @ instruction: 0x0090f1bc │ │ │ │ - addeq fp, r7, r4, lsr #6 │ │ │ │ + addeq fp, r7, r4, lsr r3 │ │ │ │ ldrheq pc, [r0], r8 @ │ │ │ │ - rsbseq lr, r2, r4, lsl #19 │ │ │ │ + @ instruction: 0x0072e994 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rsbseq lr, r2, r4, lsl #19 │ │ │ │ + @ instruction: 0x0072e994 │ │ │ │ addseq fp, pc, r0, rrx │ │ │ │ - rsbseq lr, r2, r8, asr r8 │ │ │ │ + rsbseq lr, r2, r8, ror #16 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq lr, r2, r4, lsl #17 │ │ │ │ + @ instruction: 0x0072e894 │ │ │ │ andeq r4, r0, ip, asr sl │ │ │ │ - rsbseq lr, r2, r8, lsl #15 │ │ │ │ - addeq fp, r7, ip, lsl r0 │ │ │ │ - ldrheq lr, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x0072e798 │ │ │ │ + addeq fp, r7, ip, lsr #32 │ │ │ │ + rsbseq lr, r2, r0, asr #13 │ │ │ │ addseq sl, pc, ip, ror #28 │ │ │ │ addseq sl, pc, r0, ror #27 │ │ │ │ - ldrsheq lr, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq lr, r2, r8, lsl #22 │ │ │ │ addseq lr, r0, r8, ror #24 │ │ │ │ - rsbseq lr, r2, r8, asr #10 │ │ │ │ - addeq sl, r7, r4, asr #27 │ │ │ │ - rsbseq lr, r2, r0, lsl #14 │ │ │ │ + rsbseq lr, r2, r8, asr r5 │ │ │ │ + ldrdeq sl, [r7], r4 │ │ │ │ + rsbseq lr, r2, r0, lsl r7 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq lr, r0, ip, lsl #23 │ │ │ │ - rsbseq lr, r2, r0, ror #8 │ │ │ │ - rsbseq lr, r2, r8, lsr #10 │ │ │ │ - ldrheq lr, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq lr, r2, r0, ror r4 │ │ │ │ + rsbseq lr, r2, r8, lsr r5 │ │ │ │ + rsbseq lr, r2, r4, asr #9 │ │ │ │ addseq sl, pc, r0, asr #23 │ │ │ │ andeq r2, r0, r0, lsr r2 │ │ │ │ - rsbseq lr, r2, ip, lsl #7 │ │ │ │ - rsbseq lr, r2, ip, lsl r5 │ │ │ │ + @ instruction: 0x0072e39c │ │ │ │ + rsbseq lr, r2, ip, lsr #10 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ - rsbseq lr, r2, ip, lsl #7 │ │ │ │ + @ instruction: 0x0072e39c │ │ │ │ addseq sl, pc, r4, lsl sl @ │ │ │ │ - rsbseq lr, r2, r0, lsr #8 │ │ │ │ + rsbseq lr, r2, r0, lsr r4 │ │ │ │ @ instruction: 0x000047b4 │ │ │ │ - ldrsbeq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq lr, r2, ip, asr r1 │ │ │ │ - rsbseq lr, r2, r4, lsl #5 │ │ │ │ - ldrsbeq lr, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - andeq r5, r0, r8, asr r3 │ │ │ │ rsbseq lr, r2, r4, ror #5 │ │ │ │ + rsbseq lr, r2, ip, ror #2 │ │ │ │ + @ instruction: 0x0072e294 │ │ │ │ + rsbseq lr, r2, ip, ror #5 │ │ │ │ + andeq r5, r0, r8, asr r3 │ │ │ │ + ldrsheq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ addseq sl, pc, r8, ror #16 │ │ │ │ - rsbseq lr, r2, r0, asr #5 │ │ │ │ + ldrsbeq lr, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -105152,19 +105152,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8b8140 │ │ │ │ + b 8b8148 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 29e008 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -105305,17 +105305,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2b0568 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b066c │ │ │ │ b 2b0588 │ │ │ │ - addeq sl, r7, ip, ror #16 │ │ │ │ - rsbseq sp, r2, r0, lsr sp │ │ │ │ - rsbseq r0, sp, r4, ror r6 │ │ │ │ + addeq sl, r7, ip, ror r8 │ │ │ │ + rsbseq sp, r2, r0, asr #26 │ │ │ │ + rsbseq r0, sp, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2b0848 │ │ │ │ ldr r1, [pc, #416] @ 2b084c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105329,15 +105329,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b07bc │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 24a85c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -105405,38 +105405,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b086c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b06e0 │ │ │ │ ldr r0, [pc, #52] @ 2b0870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b06e0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, ip, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, pc, ip, asr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009fa3d0 │ │ │ │ umullseq sl, pc, r4, r3 @ │ │ │ │ @ instruction: 0x00001cb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sp, r2, r0, lsr #27 │ │ │ │ - ldrheq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + ldrheq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sp, r2, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2b0c08 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105452,15 +105452,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr sl, [pc, #832] @ 2b0c1c │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -105595,23 +105595,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2b0c28 │ │ │ │ ldr r0, [pc, #296] @ 2b0c2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2b0a5c │ │ │ │ ldr r1, [pc, #276] @ 2b0c30 │ │ │ │ ldr r0, [pc, #276] @ 2b0c34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2b0a80 │ │ │ │ ldr r3, [pc, #252] @ 2b0c38 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b09c0 │ │ │ │ ldr r3, [pc, #236] @ 2b0c3c │ │ │ │ @@ -105628,85 +105628,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2b0c44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b09c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af7e4 │ │ │ │ b 2b0a80 │ │ │ │ ldr r0, [pc, #120] @ 2b0c48 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b09c0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2b0c4c │ │ │ │ ldr r1, [pc, #96] @ 2b0c50 │ │ │ │ ldr r0, [pc, #96] @ 2b0c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq sl, r7, r4, ror #7 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ addseq sl, pc, r0, ror r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq sp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq sp, r2, ip, asr #26 │ │ │ │ + rsbseq sp, r2, ip, lsl #26 │ │ │ │ + rsbseq sp, r2, ip, asr sp │ │ │ │ addseq sl, pc, r8, lsr r2 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, pc, r0, rrx │ │ │ │ - addeq sl, r7, r0, ror r1 │ │ │ │ - @ instruction: 0x0072db90 │ │ │ │ - addeq sl, r7, r4, asr r1 │ │ │ │ - rsbseq sp, r2, r4, asr fp │ │ │ │ + addeq sl, r7, r0, lsl #3 │ │ │ │ + rsbseq sp, r2, r0, lsr #23 │ │ │ │ + addeq sl, r7, r4, ror #2 │ │ │ │ + rsbseq sp, r2, r4, ror #22 │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sp, r2, r4, lsl #21 │ │ │ │ - rsbseq sp, r2, ip, lsl #21 │ │ │ │ - addeq sl, r7, r0, lsl #1 │ │ │ │ - rsbseq sp, r2, r4, asr #19 │ │ │ │ - rsbseq sp, r2, r4, lsr #20 │ │ │ │ + @ instruction: 0x0072da94 │ │ │ │ + @ instruction: 0x0072da9c │ │ │ │ + umulleq sl, r7, r0, r0 │ │ │ │ + ldrsbeq sp, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, r2, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2b0ca0 │ │ │ │ ldr r2, [pc, #48] @ 2b0ca4 │ │ │ │ ldr r1, [pc, #48] @ 2b0ca8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2af038 │ │ │ │ - strdeq r9, [r7], ip │ │ │ │ - rsbseq sp, r2, r8, lsr r9 │ │ │ │ - rsbseq sp, r2, r0, lsl #19 │ │ │ │ + addeq sl, r7, ip │ │ │ │ + rsbseq sp, r2, r8, asr #18 │ │ │ │ + @ instruction: 0x0072d990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2b0d40 │ │ │ │ ldr r5, [pc, #124] @ 2b0d44 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105714,72 +105714,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #88] @ 2b0d4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr ip, [pc, #72] @ 2b0d50 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r7, ip, lsr #31 │ │ │ │ - rsbseq sp, r2, r8, ror #17 │ │ │ │ - rsbseq sp, r2, r4, lsr #18 │ │ │ │ - rsbseq sp, r2, r0, asr #19 │ │ │ │ - ldrheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00879fbc │ │ │ │ + ldrsheq sp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sp, r2, r4, lsr r9 │ │ │ │ + ldrsbeq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, r2, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2b0dc4 │ │ │ │ ldr r2, [pc, #88] @ 2b0dc8 │ │ │ │ ldr r1, [pc, #88] @ 2b0dcc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 57317c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b0690 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0db4 │ │ │ │ bl 2a6110 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b6b24 │ │ │ │ - addeq r9, r7, r0, lsl #30 │ │ │ │ - rsbseq sp, r2, ip, lsr r8 │ │ │ │ - rsbseq sp, r2, r4, lsl #17 │ │ │ │ + b 9b6b2c │ │ │ │ + addeq r9, r7, r0, lsl pc │ │ │ │ + rsbseq sp, r2, ip, asr #16 │ │ │ │ + @ instruction: 0x0072d894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2b0ec4 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105789,15 +105789,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 5730f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0e74 │ │ │ │ @@ -105833,17 +105833,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2b0ed0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2a5f80 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2b0e6c │ │ │ │ - addeq r9, r7, r8, lsl #29 │ │ │ │ - ldrsheq sp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq sp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + umulleq r9, r7, r8, lr │ │ │ │ + rsbseq sp, r2, r8, lsl #16 │ │ │ │ + rsbseq sp, r2, r4, asr #15 │ │ │ │ addseq sp, r0, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2b1110 │ │ │ │ ldr lr, [pc, #548] @ 2b1114 │ │ │ │ @@ -105860,15 +105860,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #488] @ 2b1124 │ │ │ │ ldr r3, [pc, #488] @ 2b1128 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105919,21 +105919,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2b1140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, r8 │ │ │ │ bl 2b0690 │ │ │ │ ldr r2, [pc, #252] @ 2b1144 │ │ │ │ ldr r3, [pc, #204] @ 2b1118 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -105941,74 +105941,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b110c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b8140 │ │ │ │ + b 8b8148 │ │ │ │ ldr r3, [pc, #188] @ 2b113c │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b10e8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b1148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b0fc4 │ │ │ │ b 2b1038 │ │ │ │ ldr r0, [pc, #92] @ 2b114c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b10d0 │ │ │ │ ldr r0, [pc, #76] @ 2b1150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b1038 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r9, r7, r0, lsl #27 │ │ │ │ + umulleq r9, r7, r0, sp │ │ │ │ addseq r9, pc, ip, lsl ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r2, r0, lsr #13 │ │ │ │ - rsbseq sp, r2, r8, ror #13 │ │ │ │ + ldrheq sp, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq sp, [r2], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0x009f9bd8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009f9bb0 │ │ │ │ andeq r1, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r5, r0, ip, asr #7 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sp, r2, ip, lsl #14 │ │ │ │ + rsbseq sp, r2, ip, lsl r7 │ │ │ │ addseq r9, pc, ip, asr #21 │ │ │ │ - rsbseq sp, r2, ip, lsr #12 │ │ │ │ - rsbseq sp, r2, r0, lsr r6 │ │ │ │ - rsbseq sp, r2, ip, asr r6 │ │ │ │ + rsbseq sp, r2, ip, lsr r6 │ │ │ │ + rsbseq sp, r2, r0, asr #12 │ │ │ │ + rsbseq sp, r2, ip, ror #12 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b1164 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ @ instruction: 0x0090d9f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2b1278 │ │ │ │ ldr r2, [pc, #248] @ 2b127c │ │ │ │ @@ -106016,44 +106016,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #216] @ 2b1284 │ │ │ │ ldr r3, [pc, #216] @ 2b1288 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2b128c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2b1290 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2b1294 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r3, [pc, #184] @ 2b1298 │ │ │ │ ldr r2, [pc, #184] @ 2b129c │ │ │ │ ldr r1, [pc, #184] @ 2b12a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r3, [pc, #164] @ 2b12a4 │ │ │ │ ldr r2, [pc, #164] @ 2b12a8 │ │ │ │ ldr r1, [pc, #164] @ 2b12ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r0, [pc, #144] @ 2b12b0 │ │ │ │ ldr r3, [pc, #144] @ 2b12b4 │ │ │ │ ldr ip, [pc, #144] @ 2b12b8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2b12bc │ │ │ │ ldr r1, [pc, #140] @ 2b12c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106061,42 +106061,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75973c │ │ │ │ + bl 759744 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r9, r7, ip, lsr #23 │ │ │ │ - rsbseq r9, r2, ip, ror #8 │ │ │ │ - rsbseq r9, r2, r4, asr #8 │ │ │ │ + @ instruction: 0x00879bbc │ │ │ │ + rsbseq r9, r2, ip, ror r4 │ │ │ │ + rsbseq r9, r2, r4, asr r4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - ldrsbeq sp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, r2, r0, ror #15 │ │ │ │ addseq r9, pc, r4, asr r9 @ │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - rsbseq sp, r2, r4, lsr #15 │ │ │ │ + ldrheq sp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addeq r0, r1, r8, lsr #24 │ │ │ │ + addeq r0, r1, r8, lsr ip │ │ │ │ andeq r2, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq sp, r2, ip, asr r7 │ │ │ │ - rsbseq sp, r2, r4, ror #14 │ │ │ │ + rsbseq sp, r2, ip, ror #14 │ │ │ │ + rsbseq sp, r2, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2b13b8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -106175,15 +106175,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -106262,27 +106262,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2b190c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b1754 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2b1910 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ ldr r2, [pc, #864] @ 2b1914 │ │ │ │ ldr r3, [pc, #812] @ 2b18e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106301,15 +106301,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 998874 │ │ │ │ + bl 99887c │ │ │ │ b 2b15ac │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2b1684 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -106358,15 +106358,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2b191c │ │ │ │ ldr r2, [pc, #568] @ 2b1920 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b15ac │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2b1924 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 249cec <__ioctl_time64@plt> │ │ │ │ @@ -106380,24 +106380,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2b1934 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249758 │ │ │ │ b 2b15ac │ │ │ │ ldr r1, [pc, #464] @ 2b1938 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ae010 │ │ │ │ + bl 9ae018 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2b17fc │ │ │ │ ldr r3, [pc, #424] @ 2b193c │ │ │ │ mov r0, #0 │ │ │ │ @@ -106416,15 +106416,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2b1940 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2b1944 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b1754 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2b1808 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2b14f4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106462,66 +106462,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b1754 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2b195c │ │ │ │ ldr r2, [pc, #176] @ 2b1960 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2b1964 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b1754 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r9, r7, r4, asr r9 │ │ │ │ + addeq r9, r7, r4, ror #18 │ │ │ │ addseq r9, pc, ip, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq sp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrheq sp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sp, r2, r8, asr #11 │ │ │ │ + rsbseq sp, r2, r8, asr #11 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - ldrdeq r9, [r7], r4 │ │ │ │ - rsbseq sp, r2, r4, lsr #10 │ │ │ │ - rsbseq sp, r2, r4, asr #8 │ │ │ │ + addeq r9, r7, r4, ror #15 │ │ │ │ + rsbseq sp, r2, r4, lsr r5 │ │ │ │ + rsbseq sp, r2, r4, asr r4 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbseq sp, r2, r8, ror #8 │ │ │ │ + rsbseq sp, r2, r8, ror r4 │ │ │ │ addseq r9, pc, r0, ror #10 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - ldrsheq sp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, r2, r4, lsl #6 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - strdeq r9, [r7], ip │ │ │ │ - rsbseq sp, r2, r0, ror r3 │ │ │ │ - rsbseq sp, r2, ip, ror #4 │ │ │ │ + addeq r9, r7, ip, lsl #12 │ │ │ │ + rsbseq sp, r2, r0, lsl #7 │ │ │ │ + rsbseq sp, r2, ip, ror r2 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ adceq r7, r0, r8, lsr pc │ │ │ │ - rsbseq sp, r2, r8, asr #4 │ │ │ │ + rsbseq sp, r2, r8, asr r2 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - @ instruction: 0x008794b4 │ │ │ │ + addeq r9, r7, r4, asr #9 │ │ │ │ + rsbseq sp, r2, r4, asr #3 │ │ │ │ + rsbseq sp, r2, r8, lsr r1 │ │ │ │ + addeq r9, r7, ip, lsl #9 │ │ │ │ ldrheq sp, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sp, r2, r8, lsr #2 │ │ │ │ - addeq r9, r7, ip, ror r4 │ │ │ │ - rsbseq sp, r2, r4, lsr #3 │ │ │ │ - ldrsheq sp, [r2], #-0 @ │ │ │ │ + rsbseq sp, r2, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2b1e48 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -106649,15 +106649,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ae010 │ │ │ │ + bl 9ae018 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 249758 │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1cf4 │ │ │ │ @@ -106828,20 +106828,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a7310 │ │ │ │ b 2b1994 │ │ │ │ addseq r9, pc, r4, lsl #3 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r9, r7, r4, lsr r3 │ │ │ │ - addeq r9, r7, r8, lsl #5 │ │ │ │ + addeq r9, r7, r4, asr #6 │ │ │ │ + umulleq r9, r7, r8, r2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - addeq r9, r7, r0, ror #3 │ │ │ │ - rsbseq ip, r2, ip, ror #30 │ │ │ │ - strdeq r9, [r7], sl │ │ │ │ + strdeq r9, [r7], r0 │ │ │ │ + rsbseq ip, r2, ip, ror pc │ │ │ │ + addeq r9, r7, sl, lsl #2 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1ed0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -106850,53 +106850,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r8, r7, r8, lsr #29 │ │ │ │ - rsbseq ip, r2, r0, lsr #22 │ │ │ │ + @ instruction: 0x00878eb8 │ │ │ │ rsbseq ip, r2, r0, lsr fp │ │ │ │ + rsbseq ip, r2, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1f38 │ │ │ │ ldr r2, [pc, #68] @ 2b1f3c │ │ │ │ ldr r1, [pc, #68] @ 2b1f40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r7, ip, lsr lr │ │ │ │ - ldrheq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + addeq r8, r7, ip, asr #28 │ │ │ │ rsbseq ip, r2, r4, asr #21 │ │ │ │ + ldrsbeq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1fa8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1fac │ │ │ │ @@ -106904,53 +106904,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r8, [r7], r0 │ │ │ │ - rsbseq ip, r2, r8, asr #20 │ │ │ │ + addeq r8, r7, r0, ror #27 │ │ │ │ rsbseq ip, r2, r8, asr sl │ │ │ │ + rsbseq ip, r2, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b2010 │ │ │ │ ldr r2, [pc, #68] @ 2b2014 │ │ │ │ ldr r1, [pc, #68] @ 2b2018 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r7, r4, ror #26 │ │ │ │ - ldrsbeq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r8, r7, r4, ror sp │ │ │ │ rsbseq ip, r2, ip, ror #19 │ │ │ │ + ldrsheq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b2080 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b2084 │ │ │ │ @@ -106958,90 +106958,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r8, [r7], r8 @ │ │ │ │ - rsbseq ip, r2, r0, ror r9 │ │ │ │ + addeq r8, r7, r8, lsl #26 │ │ │ │ rsbseq ip, r2, r0, lsl #19 │ │ │ │ + @ instruction: 0x0072c990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b20e8 │ │ │ │ ldr r2, [pc, #68] @ 2b20ec │ │ │ │ ldr r1, [pc, #68] @ 2b20f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r8, r7, ip, lsl #25 │ │ │ │ - rsbseq ip, r2, r4, lsl #18 │ │ │ │ + umulleq r8, r7, ip, ip │ │ │ │ rsbseq ip, r2, r4, lsl r9 │ │ │ │ + rsbseq ip, r2, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b2140 │ │ │ │ ldr r2, [pc, #52] @ 2b2144 │ │ │ │ ldr r1, [pc, #52] @ 2b2148 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - addeq r8, r7, r4, lsr #24 │ │ │ │ - @ instruction: 0x0072c89c │ │ │ │ + addeq r8, r7, r4, lsr ip │ │ │ │ rsbseq ip, r2, ip, lsr #17 │ │ │ │ + ldrheq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2b21f8 │ │ │ │ ldr r2, [pc, #148] @ 2b21fc │ │ │ │ ldr r1, [pc, #148] @ 2b2200 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b21d8 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107051,28 +107051,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9ae010 │ │ │ │ + bl 9ae018 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 249758 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ce4 │ │ │ │ ldr r3, [pc, #20] @ 2b2204 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2b21b0 │ │ │ │ - addeq r8, r7, ip, asr #23 │ │ │ │ - rsbseq ip, r2, r0, asr #16 │ │ │ │ + ldrdeq r8, [r7], ip │ │ │ │ rsbseq ip, r2, r0, asr r8 │ │ │ │ + rsbseq ip, r2, r0, ror #16 │ │ │ │ adceq r7, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b22cc │ │ │ │ ldr r6, [pc, #172] @ 2b22d0 │ │ │ │ @@ -107083,15 +107083,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b228c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -107106,27 +107106,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b22d8 │ │ │ │ ldr r2, [pc, #68] @ 2b22dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r7, r4, lsl fp │ │ │ │ - rsbseq ip, r2, r4, lsl #15 │ │ │ │ - rsbseq ip, r2, r8, lsl #15 │ │ │ │ - rsbseq ip, r2, r0, asr #16 │ │ │ │ + addeq r8, r7, r4, lsr #22 │ │ │ │ + @ instruction: 0x0072c794 │ │ │ │ + @ instruction: 0x0072c798 │ │ │ │ + rsbseq ip, r2, r0, asr r8 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002b22e0 : │ │ │ │ ldr r3, [pc, #176] @ 2b2398 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107160,27 +107160,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249080 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2b23a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strdeq r7, [r0], r8 @ │ │ │ │ umlaleq sl, ip, ip, r2 │ │ │ │ - rsbseq ip, r2, r8, asr #15 │ │ │ │ + ldrsbeq ip, [r2], #-120 @ 0xffffff88 @ │ │ │ │ adceq sl, ip, r8, asr r2 │ │ │ │ - rsbseq ip, r2, ip, lsl #15 │ │ │ │ + @ instruction: 0x0072c79c │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b2458 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2b2418 │ │ │ │ @@ -107348,36 +107348,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2b26bc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r8, r7, r0, lsl #18 │ │ │ │ - addeq r0, r2, r4, asr r2 │ │ │ │ - @ instruction: 0x007d5298 │ │ │ │ + addeq r8, r7, r0, lsl r9 │ │ │ │ + addeq r0, r2, r4, ror #4 │ │ │ │ + rsbseq r5, sp, r8, lsr #5 │ │ │ │ + rsbseq ip, r2, ip, asr r6 │ │ │ │ rsbseq ip, r2, ip, asr #12 │ │ │ │ - rsbseq ip, r2, ip, lsr r6 │ │ │ │ - rsbseq ip, r2, r0, lsr r6 │ │ │ │ - rsbseq ip, r2, r4, lsr #12 │ │ │ │ - rsbseq r3, sl, r0, lsr r9 │ │ │ │ - addeq r8, r7, r5, ror #16 │ │ │ │ - rsbseq r5, sp, r8, lsr #4 │ │ │ │ - rsbseq r8, r3, r8, lsl #24 │ │ │ │ - rsbseq r8, sl, r8, lsr #11 │ │ │ │ - rsbseq ip, r2, r4, ror r5 │ │ │ │ - @ instruction: 0x0072c590 │ │ │ │ - rsbseq ip, r2, ip, lsl #11 │ │ │ │ - ldrsbeq ip, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq ip, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq ip, r2, r0, asr #12 │ │ │ │ + rsbseq ip, r2, r4, lsr r6 │ │ │ │ + rsbseq r3, sl, r0, asr #18 │ │ │ │ + addeq r8, r7, r5, ror r8 │ │ │ │ + rsbseq r5, sp, r8, lsr r2 │ │ │ │ + rsbseq r8, r3, r8, lsl ip │ │ │ │ + ldrheq r8, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq ip, r2, r4, lsl #11 │ │ │ │ rsbseq ip, r2, r0, lsr #11 │ │ │ │ - rsbseq ip, r2, r8, ror r5 │ │ │ │ - rsbseq ip, r2, r0, asr r5 │ │ │ │ - rsbseq ip, r2, r8, lsr #10 │ │ │ │ - rsbseq ip, r2, ip, lsl #11 │ │ │ │ + @ instruction: 0x0072c59c │ │ │ │ + rsbseq ip, r2, ip, ror #11 │ │ │ │ + rsbseq ip, r2, ip, ror #11 │ │ │ │ + ldrheq ip, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq ip, r2, r8, lsl #11 │ │ │ │ + rsbseq ip, r2, r0, ror #10 │ │ │ │ + rsbseq ip, r2, r8, lsr r5 │ │ │ │ + @ instruction: 0x0072c59c │ │ │ │ ldr ip, [pc, #656] @ 2b2958 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2b26e0 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -107536,16 +107536,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r8, [r7], r2 │ │ │ │ - strdeq r8, [r7], r9 │ │ │ │ + addeq r8, r7, r2, lsl #14 │ │ │ │ + addeq r8, r7, r9, lsl #12 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107562,26 +107562,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2b2a84 │ │ │ │ ldr r2, [pc, #216] @ 2b2a8c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr ip, [pc, #196] @ 2b2a90 │ │ │ │ ldr r3, [pc, #196] @ 2b2a94 │ │ │ │ ldr r1, [pc, #196] @ 2b2a98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -107614,17 +107614,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2b2a3c │ │ │ │ bl 24ac64 │ │ │ │ addseq r8, pc, r8, lsl #3 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ - rsbseq ip, r2, ip, lsr #4 │ │ │ │ - addeq r8, r7, r0, asr #13 │ │ │ │ - rsbseq ip, r2, r4, lsl r2 │ │ │ │ + rsbseq ip, r2, ip, lsr r2 │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + rsbseq ip, r2, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2b2bac │ │ │ │ mov r9, r3 │ │ │ │ @@ -107635,33 +107635,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a51c8 │ │ │ │ + bl 7a51d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b2b30 │ │ │ │ mov r0, #28 │ │ │ │ bl 2489d8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2968 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b2b74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9666e4 │ │ │ │ + bl 9666ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2b2bb4 │ │ │ │ ldr r3, [pc, #112] @ 2b2bb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -107779,50 +107779,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2b2dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b2c5c │ │ │ │ ldr r0, [pc, #64] @ 2b2db0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b2c5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r0, asr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, pc, ip, lsl #30 │ │ │ │ @ instruction: 0x009f7eb0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r0, lsr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r2, r4, asr #29 │ │ │ │ - rsbseq fp, r2, r8, asr #30 │ │ │ │ + ldrsbeq fp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq fp, r2, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b2ef8 │ │ │ │ @@ -107846,22 +107846,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2ec4 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a51c8 │ │ │ │ + bl 7a51d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b2e50 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b2968 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b2490 │ │ │ │ bl 24b000 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2b2eac │ │ │ │ @@ -107878,38 +107878,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 966574 │ │ │ │ + bl 96657c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r5, #0 │ │ │ │ b 2b2e6c │ │ │ │ ldr r3, [pc, #56] @ 2b2f04 │ │ │ │ ldr r0, [pc, #56] @ 2b2f08 │ │ │ │ ldr r1, [pc, #56] @ 2b2f0c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b2e50 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r0, asr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, pc, r0, lsr #25 │ │ │ │ - addeq r8, r7, r0, asr #3 │ │ │ │ - rsbseq fp, r2, r8, ror lr │ │ │ │ - rsbseq fp, r2, r4, lsl sp │ │ │ │ + ldrdeq r8, [r7], r0 │ │ │ │ + rsbseq fp, r2, r8, lsl #29 │ │ │ │ + rsbseq fp, r2, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -107937,20 +107937,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2b2f54 │ │ │ │ ldr r1, [pc, #188] @ 2b3050 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ ldr r1, [pc, #172] @ 2b3054 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2b3010 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2b2fe8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -107967,107 +107967,107 @@ │ │ │ │ b 2b2f60 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2b3060 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2b2f60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r3, [pc, #68] @ 2b3064 │ │ │ │ ldr ip, [pc, #68] @ 2b3068 │ │ │ │ ldr r1, [pc, #68] @ 2b306c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2b3070 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b2f64 │ │ │ │ - ldrsbeq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq fp, r2, r4, ror #27 │ │ │ │ + rsbseq fp, r2, r4, ror #27 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r8, r7, ip, rrx │ │ │ │ - rsbseq fp, r2, r4, ror #26 │ │ │ │ - rsbseq fp, r2, r0, asr #23 │ │ │ │ + addeq r8, r7, ip, ror r0 │ │ │ │ + rsbseq fp, r2, r4, ror sp │ │ │ │ + ldrsbeq fp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2b30ec │ │ │ │ - bl 7af354 │ │ │ │ + bl 7af35c │ │ │ │ ldr r1, [pc, #216] @ 2b317c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7af3d4 │ │ │ │ + bl 7af3dc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af704 │ │ │ │ + bl 7af70c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b3160 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b30ac │ │ │ │ ldr r1, [pc, #164] @ 2b3180 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afc08 │ │ │ │ + bl 7afc10 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b3148 │ │ │ │ - bl 7af354 │ │ │ │ + bl 7af35c │ │ │ │ ldr r1, [pc, #132] @ 2b3184 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7af3d4 │ │ │ │ + bl 7af3dc │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af704 │ │ │ │ + bl 7af70c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b3160 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b3108 │ │ │ │ ldr r1, [pc, #80] @ 2b3188 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7afc08 │ │ │ │ + bl 7afc10 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r2, r8, lsl #26 │ │ │ │ + rsbseq fp, r2, r8, lsl sp │ │ │ │ andeq sl, r0, r4, lsl r6 │ │ │ │ - ldrheq fp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq fp, r2, r8, asr #25 │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -108152,15 +108152,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2b3594 │ │ │ │ movne r5, #0 │ │ │ │ - bl 98a1c4 │ │ │ │ + bl 98a1cc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b3548 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -108185,15 +108185,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2b323c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ b 2b323c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b3518 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 249068 │ │ │ │ @@ -108230,15 +108230,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2b35a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2b35a8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mvn r5, #0 │ │ │ │ b 2b3378 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2b34e8 │ │ │ │ ldr r0, [pc, #352] @ 2b35ac │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -108262,146 +108262,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2b35bc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b3434 │ │ │ │ ldr r1, [pc, #256] @ 2b35c0 │ │ │ │ ldr r3, [pc, #256] @ 2b35c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2b35c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2b35cc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b3434 │ │ │ │ ldr r1, [pc, #224] @ 2b35d0 │ │ │ │ ldr r3, [pc, #224] @ 2b35d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2b35d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2b35dc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b3434 │ │ │ │ ldr r1, [pc, #192] @ 2b35e0 │ │ │ │ ldr r3, [pc, #192] @ 2b35e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2b35e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2b35ec │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b3434 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2b35f0 │ │ │ │ ldr r2, [pc, #156] @ 2b35f4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2b35f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2b35fc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b3434 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r4, ror #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq fp, r2, r8, asr #23 │ │ │ │ + ldrsbeq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x009f78d0 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - rsbseq fp, sp, r0, asr #18 │ │ │ │ - ldrheq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - addeq r7, r7, r8, ror ip │ │ │ │ - rsbseq fp, r2, r4, asr #15 │ │ │ │ + rsbseq fp, sp, r0, asr r9 │ │ │ │ + rsbseq fp, r2, ip, asr #19 │ │ │ │ + addeq r7, r7, r8, lsl #25 │ │ │ │ + ldrsbeq fp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - rsbseq fp, sp, ip, lsl r8 │ │ │ │ - strdeq r7, [r7], ip │ │ │ │ - ldrsbeq fp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq fp, r2, r4, asr #14 │ │ │ │ + rsbseq fp, sp, ip, lsr #16 │ │ │ │ + addeq r7, r7, ip, lsl #24 │ │ │ │ + rsbseq fp, r2, r8, ror #19 │ │ │ │ + rsbseq fp, r2, r4, asr r7 │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - rsbseq fp, r2, ip, asr #18 │ │ │ │ - addeq r7, r7, r8, asr #23 │ │ │ │ - rsbseq fp, r2, r4, lsl r7 │ │ │ │ + rsbseq fp, r2, ip, asr r9 │ │ │ │ + ldrdeq r7, [r7], r8 │ │ │ │ + rsbseq fp, r2, r4, lsr #14 │ │ │ │ @ instruction: 0x00000ebc │ │ │ │ - rsbseq fp, r2, r8, lsr r9 │ │ │ │ - umulleq r7, r7, r8, fp @ │ │ │ │ - rsbseq fp, r2, r4, ror #13 │ │ │ │ + rsbseq fp, r2, r8, asr #18 │ │ │ │ + addeq r7, r7, r8, lsr #23 │ │ │ │ + ldrsheq fp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, lr, asr #29 │ │ │ │ - ldrsbeq fp, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - addeq r7, r7, r8, ror #22 │ │ │ │ - ldrheq fp, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq fp, r2, r4, ror #17 │ │ │ │ + addeq r7, r7, r8, ror fp │ │ │ │ + rsbseq fp, r2, r4, asr #13 │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - addeq r7, r7, r4, lsr fp │ │ │ │ - ldrsheq fp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq fp, r2, ip, ror r6 │ │ │ │ + addeq r7, r7, r4, asr #22 │ │ │ │ + rsbseq fp, r2, r0, lsl #18 │ │ │ │ + rsbseq fp, r2, ip, lsl #13 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b362c │ │ │ │ - bl 7b0120 │ │ │ │ + bl 7b0128 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2b364c │ │ │ │ - bl 7b0120 │ │ │ │ + bl 7b0128 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2b367c │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3694 │ │ │ │ - bl 75409c │ │ │ │ + bl 7540a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 248ce4 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2b36f0 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b36c8 │ │ │ │ - bl 75409c │ │ │ │ + bl 7540a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 248ce4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -108412,15 +108412,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2a46c8 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2b36b0 │ │ │ │ ldr r0, [pc, #4] @ 2b370c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99a658 │ │ │ │ + b 99a660 │ │ │ │ adceq r6, r0, r4 │ │ │ │ ldr r1, [pc, #76] @ 2b3764 │ │ │ │ ldr r2, [pc, #76] @ 2b3768 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -108437,17 +108437,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b3778 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r7, r7, r8, asr #18 │ │ │ │ - @ instruction: 0x0072b49c │ │ │ │ - rsbseq fp, r2, ip, lsr #14 │ │ │ │ + addeq r7, r7, r8, asr r9 │ │ │ │ + rsbseq fp, r2, ip, lsr #9 │ │ │ │ + rsbseq fp, r2, ip, lsr r7 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2b3998 │ │ │ │ ldr r3, [pc, #516] @ 2b399c │ │ │ │ @@ -108503,15 +108503,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2b389c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ bl 2cf774 │ │ │ │ ldr r3, [pc, #312] @ 2b39bc │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 29fcd4 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -108559,49 +108559,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2b39d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3840 │ │ │ │ ldr r0, [pc, #88] @ 2b39dc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3840 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r0, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r7, pc, r4, asr r3 @ │ │ │ │ adceq r5, r0, r0, lsr pc │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r0, asr #6 │ │ │ │ addseq fp, ip, r4, ror #10 │ │ │ │ addseq r7, pc, r0, ror r2 @ │ │ │ │ - ldrsheq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq fp, r2, r0, lsl #12 │ │ │ │ umullseq fp, r0, r8, r2 │ │ │ │ andeq r2, r0, ip, lsr #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r2, r0, lsr r5 │ │ │ │ - rsbseq fp, r2, ip, lsr r5 │ │ │ │ + rsbseq fp, r2, r0, asr #10 │ │ │ │ + rsbseq fp, r2, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2b3b34 │ │ │ │ ldr r3, [pc, #316] @ 2b3b38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108619,15 +108619,15 @@ │ │ │ │ b 2b3a84 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3a4c │ │ │ │ - bl 7c1b04 │ │ │ │ + bl 7c1b0c │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3a6c │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3a6c │ │ │ │ @@ -108645,28 +108645,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 2489d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a51d8 │ │ │ │ + bl 7a51e0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2b3acc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b2968 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3a2c │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9665d0 │ │ │ │ + bl 9665d8 │ │ │ │ mov r5, #0 │ │ │ │ b 2b3a6c │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2b3b3c │ │ │ │ ldr r3, [pc, #60] @ 2b3b38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -108742,15 +108742,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 9968e8 │ │ │ │ + bl 9968f0 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2b3c20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -108873,15 +108873,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3ea0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7accac │ │ │ │ + bl 7accb4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2b3f74 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2b3f68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -108930,41 +108930,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b3f84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b3df4 │ │ │ │ ldr r0, [pc, #56] @ 2b3f88 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b3df4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r8, asr sp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, pc, r8, lsr sp @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, pc, r4, asr #25 │ │ │ │ andeq r3, r0, ip, lsl #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r2, r4, lsr #31 │ │ │ │ - rsbseq sl, r2, r8, ror #31 │ │ │ │ + ldrheq sl, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsheq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2b41c0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -108981,28 +108981,28 @@ │ │ │ │ beq 2b4068 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2b401c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2b40fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2b41cc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b4108 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b401c │ │ │ │ mov r0, r6 │ │ │ │ bl 2b3da4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ ldr r2, [pc, #420] @ 2b41d0 │ │ │ │ ldr r3, [pc, #404] @ 2b41c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -109039,23 +109039,23 @@ │ │ │ │ beq 2b41a4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2b41e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4008 │ │ │ │ ldr r8, [pc, #224] @ 2b41e4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2b3ff4 │ │ │ │ ldr r3, [pc, #216] @ 2b41e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -109074,52 +109074,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b41ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4008 │ │ │ │ ldr r0, [pc, #96] @ 2b41f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4008 │ │ │ │ ldr r0, [pc, #72] @ 2b41f4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4008 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r8, ror #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, pc, r4, asr fp @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, pc, r8, ror #21 │ │ │ │ andeq r1, r0, r0, asr r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0072ae9c │ │ │ │ - rsbseq sl, r2, r4, lsl #29 │ │ │ │ + rsbseq sl, r2, ip, lsr #29 │ │ │ │ + @ instruction: 0x0072ae94 │ │ │ │ andeq r3, r0, r8, asr #31 │ │ │ │ - rsbseq sl, r2, ip, ror lr │ │ │ │ - ldrheq sl, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq sl, r2, ip, lsl lr │ │ │ │ + rsbseq sl, r2, ip, lsl #29 │ │ │ │ + rsbseq sl, r2, r4, asr #29 │ │ │ │ + rsbseq sl, r2, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2b4444 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -109141,33 +109141,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2b4450 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2b4300 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b42bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b6af4 │ │ │ │ + bl 9b6afc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b42bc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b42f8 │ │ │ │ ldr r2, [pc, #436] @ 2b4454 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2b4458 │ │ │ │ ldr r3, [pc, #384] @ 2b4448 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109175,15 +109175,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b4440 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b6cbc │ │ │ │ + b 9b6cc4 │ │ │ │ bl 249044 │ │ │ │ b 2b4298 │ │ │ │ ldr r2, [pc, #340] @ 2b445c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b4394 │ │ │ │ @@ -109239,48 +109239,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2b4474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4314 │ │ │ │ ldr r0, [pc, #76] @ 2b4478 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4314 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f68fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, pc, r0, ror #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ addseq r6, pc, r0, asr r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, pc, ip, ror #15 │ │ │ │ @ instruction: 0x009f67b8 │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r2, r8, ror ip │ │ │ │ - rsbseq sl, r2, ip, asr #25 │ │ │ │ + rsbseq sl, r2, r8, lsl #25 │ │ │ │ + ldrsbeq sl, [r2], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2b4788 │ │ │ │ @@ -109302,29 +109302,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b45c0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7acb40 │ │ │ │ + bl 7acb48 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2b45f4 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2b4518 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b46b0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b6d0c │ │ │ │ + bl 9b6d14 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2b4544 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2b4608 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -109335,15 +109335,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2b4794 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2b4798 │ │ │ │ ldr r3, [pc, #516] @ 2b478c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109361,15 +109361,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b44dc │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7acb40 │ │ │ │ + bl 7acb48 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2b44fc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -109400,24 +109400,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b47ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4544 │ │ │ │ bl 249044 │ │ │ │ b 2b4558 │ │ │ │ ldr r3, [pc, #228] @ 2b479c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -109443,53 +109443,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b47b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4514 │ │ │ │ ldr r0, [pc, #96] @ 2b47b8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4514 │ │ │ │ ldr r0, [pc, #80] @ 2b47bc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4544 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r4, ror r6 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, pc, r0, ror #12 │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ umullseq r6, pc, r0, r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r2, r0, ror fp │ │ │ │ + rsbseq sl, r2, r0, lsl #23 │ │ │ │ andeq r2, r0, r0, lsl #12 │ │ │ │ - rsbseq sl, r2, r0, lsl sl │ │ │ │ - rsbseq sl, r2, ip, asr sl │ │ │ │ - rsbseq sl, r2, r4, lsl #22 │ │ │ │ + rsbseq sl, r2, r0, lsr #20 │ │ │ │ + rsbseq sl, r2, ip, ror #20 │ │ │ │ + rsbseq sl, r2, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2b4828 │ │ │ │ ldr ip, [pc, #80] @ 2b482c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -109510,17 +109510,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b483c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r6, r7, r4, lsl #17 │ │ │ │ - ldrsbeq sl, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq sl, r2, r8, ror #12 │ │ │ │ + umulleq r6, r7, r4, r8 │ │ │ │ + rsbseq sl, r2, r8, ror #7 │ │ │ │ + rsbseq sl, r2, r8, ror r6 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2b4b8c │ │ │ │ ldr r3, [pc, #820] @ 2b4b90 │ │ │ │ @@ -109732,17 +109732,17 @@ │ │ │ │ @ instruction: 0x009f62bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ addseq r5, pc, ip, ror #31 │ │ │ │ - addeq r6, r7, r0, lsr #10 │ │ │ │ - rsbseq sl, r2, r4, ror r0 │ │ │ │ - rsbseq sl, r2, r4, lsl #6 │ │ │ │ + addeq r6, r7, r0, lsr r5 │ │ │ │ + rsbseq sl, r2, r4, lsl #1 │ │ │ │ + rsbseq sl, r2, r4, lsl r3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2b5694 │ │ │ │ @@ -109774,28 +109774,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2b56a0 │ │ │ │ bl 2a7cd4 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4cb8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2b56a4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2b56a8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a7c8c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -110291,23 +110291,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2b5754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4e7c │ │ │ │ bl 2a7c8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4df8 │ │ │ │ ldr r3, [pc, #536] @ 2b56b8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110331,22 +110331,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2b575c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4f30 │ │ │ │ ldr r2, [pc, #560] @ 2b5760 │ │ │ │ ldr r3, [pc, #356] @ 2b5698 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -110372,23 +110372,23 @@ │ │ │ │ beq 2b5680 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2b5764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4f30 │ │ │ │ ldr r3, [pc, #368] @ 2b5748 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4e7c │ │ │ │ ldr r3, [pc, #352] @ 2b574c │ │ │ │ @@ -110404,49 +110404,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b5768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4e7c │ │ │ │ ldr r0, [pc, #280] @ 2b576c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4e7c │ │ │ │ ldr r0, [pc, #264] @ 2b5770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4e7c │ │ │ │ ldr r0, [pc, #252] @ 2b5774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4f30 │ │ │ │ ldr r0, [pc, #240] @ 2b5778 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b4f30 │ │ │ │ addseq r5, pc, ip, lsr pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, pc, ip, lsl #30 │ │ │ │ - rsbseq r6, r2, ip, asr #3 │ │ │ │ - rsbseq r5, r2, ip, lsr lr │ │ │ │ - addeq r6, r7, r4, lsr #8 │ │ │ │ + ldrsbeq r6, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r5, r2, ip, asr #28 │ │ │ │ + addeq r6, r7, r4, lsr r4 │ │ │ │ addseq r5, pc, r4, asr lr @ │ │ │ │ - addeq r6, r7, r6, lsr #1 │ │ │ │ + strheq r6, [r7], r6 @ │ │ │ │ addseq r5, pc, r0, ror #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r5, pc, ip, asr ip @ │ │ │ │ @ instruction: 0x009f5bb0 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r5, pc, r4, lsl #23 │ │ │ │ addseq r5, pc, r8, asr fp @ │ │ │ │ @@ -110479,24 +110479,24 @@ │ │ │ │ addseq r5, pc, ip, asr #15 │ │ │ │ addseq r5, pc, r0, lsr #15 │ │ │ │ addseq r5, pc, r4, ror r7 @ │ │ │ │ addseq r5, pc, r8, asr #14 │ │ │ │ @ instruction: 0x00004cb4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00729e9c │ │ │ │ + rsbseq r9, r2, ip, lsr #29 │ │ │ │ andeq r3, r0, r0, ror #10 │ │ │ │ - ldrheq r9, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, r2, ip, asr #27 │ │ │ │ addseq r5, pc, r4, ror #11 │ │ │ │ - rsbseq r9, r2, r4, lsl sp │ │ │ │ - ldrsbeq r9, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r9, r2, r4, lsr #26 │ │ │ │ + rsbseq r9, r2, ip, ror #25 │ │ │ │ + rsbseq r9, r2, r0, lsl #26 │ │ │ │ ldrsheq r9, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r9, r2, r0, ror #25 │ │ │ │ - rsbseq r9, r2, ip, lsl #25 │ │ │ │ - rsbseq r9, r2, r8, ror ip │ │ │ │ + @ instruction: 0x00729c9c │ │ │ │ + rsbseq r9, r2, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2b5938 │ │ │ │ @@ -110527,15 +110527,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3f94 │ │ │ │ ldr r3, [pc, #316] @ 2b5944 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #296] @ 2b5948 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2b5890 │ │ │ │ ldr r2, [pc, #276] @ 2b594c │ │ │ │ @@ -110580,45 +110580,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b595c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b5830 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2b5960 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b5830 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, pc, r4, ror r3 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, pc, r4, ror #6 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009f52dc │ │ │ │ andeq r3, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r9, r2, r8, asr sl │ │ │ │ - rsbseq r9, r2, r8, lsl #21 │ │ │ │ + rsbseq r9, r2, r8, ror #20 │ │ │ │ + @ instruction: 0x00729a98 │ │ │ │ │ │ │ │ 002b5964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -110639,15 +110639,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b59f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -110658,46 +110658,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b39e0 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a51c8 │ │ │ │ + bl 7a51d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b5a88 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2b5adc │ │ │ │ bls 2b5aa0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2b5b04 │ │ │ │ ldr r3, [pc, #200] @ 2b5b10 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r1, [pc, #184] @ 2b5b14 │ │ │ │ ldr r3, [pc, #184] @ 2b5b18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2b5b1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2b5b20 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 966688 │ │ │ │ + bl 966690 │ │ │ │ mov r4, #0 │ │ │ │ b 2b59d0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 24b000 │ │ │ │ @@ -110721,17 +110721,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2b5abc │ │ │ │ bl 24ac64 │ │ │ │ adceq r3, r0, ip, ror sp │ │ │ │ addseq r5, pc, r0, lsl #3 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ - rsbseq r9, r2, r0, lsr #3 │ │ │ │ - addeq r5, r7, ip, lsr #12 │ │ │ │ - rsbseq r9, r2, r0, lsl #3 │ │ │ │ + ldrheq r9, [r2], #-16 @ │ │ │ │ + addeq r5, r7, ip, lsr r6 │ │ │ │ + @ instruction: 0x00729190 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002b5b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -110767,23 +110767,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 2b26c0 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5bf4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 758d44 │ │ │ │ + bl 758d4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5bf4 │ │ │ │ ldr r2, [pc, #280] @ 2b5cf0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 2b5c38 │ │ │ │ @@ -110840,17 +110840,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r3, r0, ip, asr #23 │ │ │ │ - addeq r5, r7, r0, asr #10 │ │ │ │ - rsbseq pc, fp, ip, ror #28 │ │ │ │ - rsbseq r2, r2, ip, asr r8 │ │ │ │ + addeq r5, r7, r0, asr r5 │ │ │ │ + rsbseq pc, fp, ip, ror lr @ │ │ │ │ + rsbseq r2, r2, ip, ror #16 │ │ │ │ │ │ │ │ 002b5cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2b5e68 │ │ │ │ @@ -110872,24 +110872,24 @@ │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b5d2c │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5dc0 │ │ │ │ ldr r5, [pc, #264] @ 2b5e6c │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2b5e70 │ │ │ │ ldr r1, [pc, #256] @ 2b5e74 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5e38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -110906,15 +110906,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2b5e84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -110924,42 +110924,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2b5e94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b5dec │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr ip, [pc, #84] @ 2b5e98 │ │ │ │ ldr r1, [pc, #84] @ 2b5e9c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2b5ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2b5dec │ │ │ │ strdeq r3, [r0], ip @ │ │ │ │ - addeq r5, r7, r0, lsr r3 │ │ │ │ - ldrsbeq r4, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq r4, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - addeq r5, r7, r8, asr #5 │ │ │ │ - rsbseq r9, r2, r0, lsr r6 │ │ │ │ - rsbseq r8, r2, r8, lsl lr │ │ │ │ + addeq r5, r7, r0, asr #6 │ │ │ │ + rsbseq r4, r2, ip, ror #17 │ │ │ │ + rsbseq r4, r2, r4, lsl #18 │ │ │ │ + ldrdeq r5, [r7], r8 │ │ │ │ + rsbseq r9, r2, r0, asr #12 │ │ │ │ + rsbseq r8, r2, r8, lsr #28 │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - addeq r5, r7, ip, ror r2 │ │ │ │ - ldrsbeq r9, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrsbeq r8, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r5, r7, ip, lsl #5 │ │ │ │ + rsbseq r9, r2, r0, ror #11 │ │ │ │ + rsbseq r8, r2, r0, ror #27 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - ldrsbeq r9, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r8, r2, r4, lsr #27 │ │ │ │ + rsbseq r9, r2, r4, ror #11 │ │ │ │ + ldrheq r8, [r2], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 002b5ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -111088,17 +111088,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r4, pc, r0, asr ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r4, pc, r4, ror #21 │ │ │ │ - addeq r5, r7, r8 │ │ │ │ - rsbseq r8, r2, ip, asr fp │ │ │ │ - rsbseq r8, r2, ip, ror #27 │ │ │ │ + addeq r5, r7, r8, lsl r0 │ │ │ │ + rsbseq r8, r2, ip, ror #22 │ │ │ │ + ldrsheq r8, [r2], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b60c8 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 2488b8 │ │ │ │ │ │ │ │ @@ -111269,17 +111269,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r4, pc, r0, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r4, pc, r4, lsl r8 @ │ │ │ │ - addeq r4, r7, ip, asr #26 │ │ │ │ - rsbseq r8, r2, r0, lsr #17 │ │ │ │ - rsbseq r8, r2, r0, lsr fp │ │ │ │ + addeq r4, r7, ip, asr sp │ │ │ │ + ldrheq r8, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, r2, r0, asr #22 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b6384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111403,15 +111403,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd230 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd27c │ │ │ │ - ldrdeq r4, [r7], r0 │ │ │ │ + addeq r4, r7, r0, ror #21 │ │ │ │ │ │ │ │ 002b6580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2b686c │ │ │ │ @@ -111446,23 +111446,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b662c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2db4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b662c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96fb38 │ │ │ │ + bl 96fb40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 966574 │ │ │ │ + bl 96657c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 9665d0 │ │ │ │ + bl 9665d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c0150 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c5854 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd2c8 │ │ │ │ mov r0, r6 │ │ │ │ @@ -111501,43 +111501,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b67c4 │ │ │ │ ldr r1, [pc, #400] @ 2b6884 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6714 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 29df68 │ │ │ │ mov r0, r7 │ │ │ │ - bl 990308 │ │ │ │ + bl 990310 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b672c │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 248ce4 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2b6738 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 248ce4 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -111576,44 +111576,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b6898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b65d0 │ │ │ │ ldr r0, [pc, #68] @ 2b689c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b65d0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, pc, ip, ror r5 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, pc, ip, asr r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrsheq r8, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq r8, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, r2, r4, lsl #30 │ │ │ │ + rsbseq r8, r2, r4, lsl #28 │ │ │ │ addseq r4, pc, ip, ror r3 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r8, r2, r0, lsl #24 │ │ │ │ - rsbseq r8, r2, r4, asr #24 │ │ │ │ + rsbseq r8, r2, r0, lsl ip │ │ │ │ + rsbseq r8, r2, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2b7858 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -111727,15 +111727,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2b6d38 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2b7874 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 248af8 │ │ │ │ @@ -111893,26 +111893,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2b6b34 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a9204 │ │ │ │ ldr r1, [pc, #2880] @ 2b7880 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2b71fc │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2b6dd0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -112061,15 +112061,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2b7100 │ │ │ │ ldr r6, [pc, #2216] @ 2b7878 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -112078,22 +112078,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 997544 │ │ │ │ + bl 99754c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 996b08 │ │ │ │ + bl 996b10 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2b7134 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -112103,15 +112103,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2b7074 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 996b08 │ │ │ │ + bl 996b10 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2b7084 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2b7058 │ │ │ │ @@ -112195,23 +112195,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2b7898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b6dc4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2b789c │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -112369,39 +112369,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d60c0 │ │ │ │ + bl 9d60c8 │ │ │ │ ldr r3, [pc, #1040] @ 2b78a8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d60c0 │ │ │ │ + bl 9d60c8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d5d6c │ │ │ │ + bl 9d5d74 │ │ │ │ ldr r3, [pc, #980] @ 2b78ac │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2b78b0 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2b7738 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -112510,15 +112510,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 9968e8 │ │ │ │ + bl 9968f0 │ │ │ │ cmp r5, sl │ │ │ │ bne 2b76b0 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2b767c │ │ │ │ @@ -112575,82 +112575,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2b78bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b6dc4 │ │ │ │ ldr r0, [pc, #196] @ 2b78c0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b6dc4 │ │ │ │ ldr r0, [pc, #168] @ 2b78c4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b6dc4 │ │ │ │ ldr r3, [pc, #140] @ 2b78c8 │ │ │ │ ldr r1, [pc, #140] @ 2b78cc │ │ │ │ ldr r0, [pc, #140] @ 2b78d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2b78d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r4, pc, ip, asr r2 @ │ │ │ │ addseq r4, pc, r4, asr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r2, r0, ip, ror #30 │ │ │ │ - ldrsbeq r8, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, r2, r4, ror #23 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r3, pc, r8, asr #28 │ │ │ │ - rsbseq r8, r2, r8, lsr #15 │ │ │ │ + ldrheq r8, [r2], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, pc, r4, asr #25 │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r8, r2, r8, lsl r3 │ │ │ │ + rsbseq r8, r2, r8, lsr #6 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ @ instruction: 0x009f38d8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ muleq r0, r0, r6 │ │ │ │ - rsbseq r7, r2, r4, lsl #28 │ │ │ │ - rsbseq r7, r2, r4, asr lr │ │ │ │ - rsbseq r7, r2, ip, asr sp │ │ │ │ - addeq r3, r7, r4, asr r8 │ │ │ │ - rsbseq r7, r2, r8, lsr #7 │ │ │ │ - rsbseq r7, r2, ip, lsr #25 │ │ │ │ + rsbseq r7, r2, r4, lsl lr │ │ │ │ + rsbseq r7, r2, r4, ror #28 │ │ │ │ + rsbseq r7, r2, ip, ror #26 │ │ │ │ + addeq r3, r7, r4, ror #16 │ │ │ │ + ldrheq r7, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq r7, [r2], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 002b78d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -112710,24 +112710,24 @@ │ │ │ │ beq 2b79cc │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7a94 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6b04 │ │ │ │ + bl 9b6b0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7aca58 │ │ │ │ + bl 7aca60 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2b7ba0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112749,15 +112749,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7bb0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2b7a28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b6d0c │ │ │ │ + bl 9b6d14 │ │ │ │ b 2b7a28 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7970 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3da4 │ │ │ │ b 2b7970 │ │ │ │ @@ -112796,21 +112796,21 @@ │ │ │ │ bne 2b7bbc │ │ │ │ ldr r2, [pc, #280] @ 2b7c38 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2b7c3c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ b 2b7950 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7b80 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7b80 │ │ │ │ @@ -112861,24 +112861,24 @@ │ │ │ │ addseq r3, pc, r8, lsl r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, pc, r8, ror #3 │ │ │ │ umullseq r3, pc, ip, r1 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r7, r2, r0, lsl #20 │ │ │ │ + rsbseq r7, r2, r0, lsl sl │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsbseq r7, r2, r8, lsr #19 │ │ │ │ - @ instruction: 0x008734b8 │ │ │ │ - rsbseq r7, r2, ip │ │ │ │ - @ instruction: 0x0072729c │ │ │ │ + ldrheq r7, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r3, r7, r8, asr #9 │ │ │ │ + rsbseq r7, r2, ip, lsl r0 │ │ │ │ + rsbseq r7, r2, ip, lsr #5 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - umulleq r3, r7, r4, r4 │ │ │ │ - rsbseq r6, r2, r8, ror #31 │ │ │ │ - rsbseq r7, r2, r8, ror r2 │ │ │ │ + addeq r3, r7, r4, lsr #9 │ │ │ │ + ldrsheq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r7, r2, r8, lsl #5 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 002b7c60 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2b7c80 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -112921,15 +112921,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7acb40 │ │ │ │ + bl 7acb48 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7d58 │ │ │ │ ldr r2, [pc, #92] @ 2b7d7c │ │ │ │ ldr r3, [pc, #84] @ 2b7d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -112978,15 +112978,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7aca58 │ │ │ │ + bl 7aca60 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7e2c │ │ │ │ ldr r2, [pc, #92] @ 2b7e50 │ │ │ │ ldr r3, [pc, #84] @ 2b7e4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113037,17 +113037,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b7ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r3, [r7], r0 │ │ │ │ - rsbseq r6, r2, r4, asr #26 │ │ │ │ - ldrsbeq r6, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + addeq r3, r7, r0, lsl #4 │ │ │ │ + rsbseq r6, r2, r4, asr sp │ │ │ │ + rsbseq r6, r2, r4, ror #31 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b7ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113104,17 +113104,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, pc, r8, lsl ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r0, asr #23 │ │ │ │ - strdeq r3, [r7], r8 │ │ │ │ - rsbseq r6, r2, ip, asr #24 │ │ │ │ - ldrsbeq r6, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r3, r7, r8, lsl #2 │ │ │ │ + rsbseq r6, r2, ip, asr ip │ │ │ │ + rsbseq r6, r2, ip, ror #29 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b7fd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113171,17 +113171,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, pc, r4, lsl fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f2abc │ │ │ │ - strdeq r2, [r7], r4 │ │ │ │ - rsbseq r6, r2, r8, asr #22 │ │ │ │ - ldrsbeq r6, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r3, r7, r4 │ │ │ │ + rsbseq r6, r2, r8, asr fp │ │ │ │ + rsbseq r6, r2, r8, ror #27 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -113318,15 +113318,15 @@ │ │ │ │ bne 2b84d8 │ │ │ │ ldr r1, [pc, #536] @ 2b8520 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ ldr r3, [pc, #488] @ 2b850c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2b8524 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -113412,15 +113412,15 @@ │ │ │ │ bne 2b84d8 │ │ │ │ ldr r1, [pc, #176] @ 2b8530 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ ldr r2, [pc, #152] @ 2b8534 │ │ │ │ ldr r3, [pc, #100] @ 2b8504 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113444,27 +113444,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, pc, r0, lsl sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f29f0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r7, r2, ip, lsl #7 │ │ │ │ + @ instruction: 0x0072739c │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r0, lsr r8 @ │ │ │ │ - rsbseq r7, r2, r0, ror #3 │ │ │ │ - ldrheq r7, [r2], #-20 @ 0xffffffec @ │ │ │ │ + ldrsheq r7, [r2], #-16 @ │ │ │ │ + rsbseq r7, r2, r4, asr #3 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ @ instruction: 0x009f26b8 │ │ │ │ - rsbseq r7, r2, r8, rrx │ │ │ │ + rsbseq r7, r2, r8, ror r0 │ │ │ │ addseq r2, pc, r8, ror r6 @ │ │ │ │ - addeq r2, r7, ip, lsr #23 │ │ │ │ - rsbseq r6, r2, r0, lsl #14 │ │ │ │ - @ instruction: 0x00726990 │ │ │ │ + @ instruction: 0x00872bbc │ │ │ │ + rsbseq r6, r2, r0, lsl r7 │ │ │ │ + rsbseq r6, r2, r0, lsr #19 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -113559,17 +113559,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, pc, r8, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f24b4 │ │ │ │ - addeq r2, r7, ip, ror #19 │ │ │ │ - rsbseq r6, r2, r0, asr #10 │ │ │ │ - ldrsbeq r6, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r2, [r7], ip │ │ │ │ + rsbseq r6, r2, r0, asr r5 │ │ │ │ + rsbseq r6, r2, r0, ror #15 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b86e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113602,17 +113602,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b8784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r2, r7, ip, lsr r9 │ │ │ │ - @ instruction: 0x00726490 │ │ │ │ - rsbseq r6, r2, r0, lsr #14 │ │ │ │ + addeq r2, r7, ip, asr #18 │ │ │ │ + rsbseq r6, r2, r0, lsr #9 │ │ │ │ + rsbseq r6, r2, r0, lsr r7 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b8788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113644,15 +113644,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2b886c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8840 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8840 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -113664,16 +113664,16 @@ │ │ │ │ bl 249044 │ │ │ │ b 2b87fc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d2404 │ │ │ │ b 2b87e4 │ │ │ │ addseq r2, pc, r4, ror r3 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, r8, lsr #26 │ │ │ │ - ldrsbeq r6, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r6, r2, r8, lsr sp │ │ │ │ + rsbseq r6, r2, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2b8cb4 │ │ │ │ @@ -113836,15 +113836,15 @@ │ │ │ │ bl 2b8788 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b8b70 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8bbc │ │ │ │ - bl 7c1b04 │ │ │ │ + bl 7c1b0c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8b48 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -113855,17 +113855,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b8b70 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2db4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b8b70 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96f924 │ │ │ │ + bl 96f92c │ │ │ │ mov r0, r4 │ │ │ │ - bl 966574 │ │ │ │ + bl 96657c │ │ │ │ ldr r3, [pc, #348] @ 2b8cd4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2b8918 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113946,28 +113946,28 @@ │ │ │ │ addseq r2, pc, r0, lsl #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, pc, ip, lsr r2 @ │ │ │ │ @ instruction: 0x009f21f4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq r6, r2, ip, ror #25 │ │ │ │ + ldrsheq r6, [r2], #-204 @ 0xffffff34 @ │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r8, ip, ip, ror #8 │ │ │ │ - addeq r2, r7, r0, asr #8 │ │ │ │ - @ instruction: 0x00725f94 │ │ │ │ - ldrheq r6, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r8, ip, ip, ror r4 │ │ │ │ + addeq r2, r7, r0, asr r4 │ │ │ │ + rsbseq r5, r2, r4, lsr #31 │ │ │ │ + rsbseq r6, r2, ip, asr #21 │ │ │ │ muleq r0, r5, sl │ │ │ │ - addeq r2, r7, ip, lsl r4 │ │ │ │ - rsbseq r5, r2, r0, ror pc │ │ │ │ - rsbseq r6, r2, r0, lsl #4 │ │ │ │ + addeq r2, r7, ip, lsr #8 │ │ │ │ + rsbseq r5, r2, r0, lsl #31 │ │ │ │ + rsbseq r6, r2, r0, lsl r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ - rsbseq r5, r2, ip, asr #30 │ │ │ │ - rsbseq r6, r2, r4, lsl sl │ │ │ │ + addeq r2, r7, r8, lsl #8 │ │ │ │ + rsbseq r5, r2, ip, asr pc │ │ │ │ + rsbseq r6, r2, r4, lsr #20 │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -114084,15 +114084,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2b5ea4 │ │ │ │ ldr r1, [pc, #96] @ 2b8f50 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r8 │ │ │ │ bl 2b8788 │ │ │ │ b 2b8d78 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2b8f54 │ │ │ │ ldr r1, [pc, #64] @ 2b8f58 │ │ │ │ ldr r0, [pc, #64] @ 2b8f5c │ │ │ │ @@ -114103,21 +114103,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f1ddc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f1db4 │ │ │ │ umullseq r1, pc, r4, sp @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, ip, lsl #14 │ │ │ │ + rsbseq r6, r2, ip, lsl r7 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsheq r6, [r2], #-84 @ 0xffffffac @ │ │ │ │ - addeq r2, r7, ip, ror r1 │ │ │ │ - ldrsbeq r5, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r5, r2, r0, ror #30 │ │ │ │ + rsbseq r6, r2, r4, lsl #12 │ │ │ │ + addeq r2, r7, ip, lsl #3 │ │ │ │ + rsbseq r5, r2, r0, ror #25 │ │ │ │ + rsbseq r5, r2, r0, ror pc │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2b9144 │ │ │ │ @@ -114207,15 +114207,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b41f8 │ │ │ │ ldr r1, [pc, #132] @ 2b9160 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #116] @ 2b9164 │ │ │ │ ldr r3, [pc, #84] @ 2b9148 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114235,22 +114235,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umullseq r1, pc, r4, fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, pc, r0, lsl #23 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, ip, lsr #10 │ │ │ │ + rsbseq r6, r2, ip, lsr r5 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r2, ip, lsl #8 │ │ │ │ + rsbseq r6, r2, ip, lsl r4 │ │ │ │ addseq r1, pc, r4, lsr #20 │ │ │ │ - addeq r1, r7, r8, ror #30 │ │ │ │ - ldrheq r5, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r5, r2, ip, asr #26 │ │ │ │ + addeq r1, r7, r8, ror pc │ │ │ │ + rsbseq r5, r2, ip, asr #21 │ │ │ │ + rsbseq r5, r2, ip, asr sp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2b930c │ │ │ │ ldr r2, [pc, #380] @ 2b9310 │ │ │ │ @@ -114326,43 +114326,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b932c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b91cc │ │ │ │ ldr r0, [pc, #56] @ 2b9330 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b91cc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, r4, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, pc, r4, ror #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009f18fc │ │ │ │ strheq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r2, r4, lsr #9 │ │ │ │ - rsbseq r6, r2, r8, asr #9 │ │ │ │ + ldrheq r6, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsbeq r6, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2b94f0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -114442,15 +114442,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b41f8 │ │ │ │ ldr r1, [pc, #132] @ 2b950c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #116] @ 2b9510 │ │ │ │ ldr r3, [pc, #84] @ 2b94f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114470,22 +114470,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r1, pc, r0, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, pc, ip, lsr #15 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, r8, asr r1 │ │ │ │ + rsbseq r6, r2, r8, ror #2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r2, r0, rrx │ │ │ │ + rsbseq r6, r2, r0, ror r0 │ │ │ │ addseq r1, pc, r8, ror r6 @ │ │ │ │ - @ instruction: 0x00871bbc │ │ │ │ - rsbseq r5, r2, r0, lsl r7 │ │ │ │ - rsbseq r5, r2, r0, lsr #19 │ │ │ │ + addeq r1, r7, ip, asr #23 │ │ │ │ + rsbseq r5, r2, r0, lsr #14 │ │ │ │ + ldrheq r5, [r2], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2b98a0 │ │ │ │ @@ -114583,15 +114583,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b41f8 │ │ │ │ ldr r1, [pc, #516] @ 2b98c0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #500] @ 2b98c4 │ │ │ │ ldr r3, [pc, #464] @ 2b98a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114623,23 +114623,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2b98d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b96b4 │ │ │ │ ldr r3, [pc, #324] @ 2b98d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9594 │ │ │ │ ldr r3, [pc, #292] @ 2b98cc │ │ │ │ @@ -114656,40 +114656,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b98dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9594 │ │ │ │ ldr r0, [pc, #192] @ 2b98e0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9594 │ │ │ │ ldr r0, [pc, #164] @ 2b98e4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b96b4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2b98e8 │ │ │ │ ldr r1, [pc, #136] @ 2b98ec │ │ │ │ ldr r0, [pc, #136] @ 2b98f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2b98f4 │ │ │ │ @@ -114709,32 +114709,32 @@ │ │ │ │ @ instruction: 0x009f15d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ umullseq r1, pc, ip, r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r5, r2, ip, lsr pc │ │ │ │ - rsbseq r5, r2, ip, lsr #28 │ │ │ │ + rsbseq r5, r2, ip, asr #30 │ │ │ │ + rsbseq r5, r2, ip, lsr lr │ │ │ │ addseq r1, pc, r4, asr #8 │ │ │ │ andeq r5, r0, r4, lsr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r2, ip, lsr #2 │ │ │ │ + rsbseq r6, r2, ip, lsr r1 │ │ │ │ andeq r1, r0, r8, lsl #18 │ │ │ │ - rsbseq r5, r2, r8, ror #31 │ │ │ │ - rsbseq r6, r2, r8, lsr r0 │ │ │ │ - rsbseq r6, r2, r4, asr #1 │ │ │ │ - addeq r1, r7, r0, lsr r8 │ │ │ │ - rsbseq r5, r2, r4, lsl #7 │ │ │ │ - rsbseq r5, r2, r4, lsl r6 │ │ │ │ + ldrsheq r5, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r6, r2, r8, asr #32 │ │ │ │ + ldrsbeq r6, [r2], #-4 @ │ │ │ │ + addeq r1, r7, r0, asr #16 │ │ │ │ + @ instruction: 0x00725394 │ │ │ │ + rsbseq r5, r2, r4, lsr #12 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - addeq r1, r7, ip, lsl #16 │ │ │ │ - rsbseq r5, r2, r0, ror #6 │ │ │ │ - ldrsheq r5, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r1, r7, ip, lsl r8 │ │ │ │ + rsbseq r5, r2, r0, ror r3 │ │ │ │ + rsbseq r5, r2, r0, lsl #12 │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2b9d6c │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -114814,15 +114814,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b41f8 │ │ │ │ ldr r1, [pc, #820] @ 2b9d8c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #804] @ 2b9d90 │ │ │ │ ldr r3, [pc, #768] @ 2b9d70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114905,15 +114905,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b41f8 │ │ │ │ ldr r1, [pc, #472] @ 2b9d9c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #456] @ 2b9da0 │ │ │ │ ldr r3, [pc, #404] @ 2b9d70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114938,22 +114938,22 @@ │ │ │ │ beq 2b9cf4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2b9db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9aec │ │ │ │ ldr r3, [pc, #312] @ 2b9db4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b9984 │ │ │ │ ldr r3, [pc, #280] @ 2b9da8 │ │ │ │ @@ -114970,34 +114970,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b9db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9984 │ │ │ │ ldr r0, [pc, #192] @ 2b9dbc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9aec │ │ │ │ ldr r0, [pc, #172] @ 2b9dc0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9984 │ │ │ │ ldr r3, [pc, #152] @ 2b9dc4 │ │ │ │ ldr r1, [pc, #152] @ 2b9dc8 │ │ │ │ ldr r0, [pc, #152] @ 2b9dcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2b9dd0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -115016,36 +115016,36 @@ │ │ │ │ addseq r1, pc, ip, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f11bc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r5, r2, r8, asr #22 │ │ │ │ - @ instruction: 0x00725a90 │ │ │ │ + rsbseq r5, r2, r8, asr fp │ │ │ │ + rsbseq r5, r2, r0, lsr #21 │ │ │ │ addseq r1, pc, r8, lsr #1 │ │ │ │ addseq r1, pc, r4, ror r0 @ │ │ │ │ - rsbseq r5, r2, r0, ror #19 │ │ │ │ - rsbseq r5, r2, r4, lsr #18 │ │ │ │ + ldrsheq r5, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, r2, r4, lsr r9 │ │ │ │ addseq r0, pc, ip, lsr pc @ │ │ │ │ andeq r3, r0, r4, lsr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r2, r8, lsl #27 │ │ │ │ + @ instruction: 0x00725d98 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbseq r5, r2, r4, ror ip │ │ │ │ - rsbseq r5, r2, r8, asr #26 │ │ │ │ - @ instruction: 0x00725c98 │ │ │ │ - addeq r1, r7, r4, ror #6 │ │ │ │ - ldrheq r4, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r5, r2, r8, asr #2 │ │ │ │ + rsbseq r5, r2, r4, lsl #25 │ │ │ │ + rsbseq r5, r2, r8, asr sp │ │ │ │ + rsbseq r5, r2, r8, lsr #25 │ │ │ │ + addeq r1, r7, r4, ror r3 │ │ │ │ + rsbseq r4, r2, r8, asr #29 │ │ │ │ + rsbseq r5, r2, r8, asr r1 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - addeq r1, r7, r0, asr #6 │ │ │ │ - @ instruction: 0x00724e94 │ │ │ │ - rsbseq r5, r2, r4, lsr #2 │ │ │ │ + addeq r1, r7, r0, asr r3 │ │ │ │ + rsbseq r4, r2, r4, lsr #29 │ │ │ │ + rsbseq r5, r2, r4, lsr r1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ba268 │ │ │ │ ldr r2, [pc, #1132] @ 2ba26c │ │ │ │ @@ -115258,15 +115258,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b41f8 │ │ │ │ ldr r1, [pc, #324] @ 2ba28c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #308] @ 2ba290 │ │ │ │ ldr r3, [pc, #268] @ 2ba26c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115298,33 +115298,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ba2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9e3c │ │ │ │ ldr r0, [pc, #128] @ 2ba2a4 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2b9e3c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ba2a8 │ │ │ │ ldr r1, [pc, #92] @ 2ba2ac │ │ │ │ ldr r0, [pc, #92] @ 2ba2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ba2b4 │ │ │ │ @@ -115333,28 +115333,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r0, pc, r8, lsl sp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f0cf8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x00725694 │ │ │ │ + rsbseq r5, r2, r4, lsr #13 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsbseq r5, r2, r0, lsr #7 │ │ │ │ + ldrheq r5, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x009f09b8 │ │ │ │ andeq r4, r0, ip, lsl #25 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r2, ip, ror r8 │ │ │ │ - ldrsbeq r5, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - addeq r0, r7, r4, asr #28 │ │ │ │ - @ instruction: 0x00724998 │ │ │ │ - rsbseq r4, r2, r8, lsr #24 │ │ │ │ + rsbseq r5, r2, ip, lsl #17 │ │ │ │ + rsbseq r5, r2, r0, ror #17 │ │ │ │ + addeq r0, r7, r4, asr lr │ │ │ │ + rsbseq r4, r2, r8, lsr #19 │ │ │ │ + rsbseq r4, r2, r8, lsr ip │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -115462,15 +115462,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2b5ea4 │ │ │ │ ldr r1, [pc, #540] @ 2ba694 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #524] @ 2ba698 │ │ │ │ ldr r3, [pc, #488] @ 2ba678 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115523,24 +115523,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ba6ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ba380 │ │ │ │ ldr r2, [pc, #264] @ 2ba6b0 │ │ │ │ ldr r3, [pc, #204] @ 2ba678 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115557,15 +115557,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ba6b4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ba380 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ba6b8 │ │ │ │ ldr r1, [pc, #168] @ 2ba6bc │ │ │ │ ldr r0, [pc, #168] @ 2ba6c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ba6c4 │ │ │ │ @@ -115592,36 +115592,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r0, pc, r8, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, pc, r8, lsl r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r5, r2, r0, asr r1 │ │ │ │ + rsbseq r5, r2, r0, ror #2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, r0, ror r0 │ │ │ │ + rsbseq r5, r2, r0, lsl #1 │ │ │ │ addseq r0, pc, r8, lsl #13 │ │ │ │ addseq r0, pc, r4, asr r6 @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r2, r4, lsl #12 │ │ │ │ + rsbseq r5, r2, r4, lsl r6 │ │ │ │ addseq r0, pc, ip, ror #10 │ │ │ │ - rsbseq r5, r2, r8, lsl #12 │ │ │ │ - addeq r0, r7, r0, lsl #21 │ │ │ │ - ldrsbeq r4, [r2], #-84 @ 0xffffffac @ │ │ │ │ - ldrsheq r5, [r2], #-12 @ │ │ │ │ + rsbseq r5, r2, r8, lsl r6 │ │ │ │ + umulleq r0, r7, r0, sl │ │ │ │ + rsbseq r4, r2, r4, ror #11 │ │ │ │ + rsbseq r5, r2, ip, lsl #2 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - addeq r0, r7, ip, asr sl │ │ │ │ - ldrheq r4, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r5, r2, r0, lsr #10 │ │ │ │ - addeq r0, r7, r8, lsr sl │ │ │ │ - rsbseq r4, r2, ip, lsl #11 │ │ │ │ - rsbseq r4, r2, ip, lsl r8 │ │ │ │ + addeq r0, r7, ip, ror #20 │ │ │ │ + rsbseq r4, r2, r4, asr #11 │ │ │ │ + rsbseq r5, r2, r0, lsr r5 │ │ │ │ + addeq r0, r7, r8, asr #20 │ │ │ │ + @ instruction: 0x0072459c │ │ │ │ + rsbseq r4, r2, ip, lsr #16 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2bb5ec │ │ │ │ @@ -115670,15 +115670,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2bac98 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2bb984 │ │ │ │ ldr r0, [pc, #3644] @ 2bb5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2baf5c │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb97c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb464 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -115712,15 +115712,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2bbcb0 │ │ │ │ ldr r0, [pc, #3480] @ 2bb600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2bac98 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb400 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -115801,26 +115801,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9d7080 │ │ │ │ + bl 9d7088 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9d7080 │ │ │ │ + bl 9d7088 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116133,15 +116133,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b5ea4 │ │ │ │ ldr r1, [pc, #1856] @ 2bb634 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8788 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2babf4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2baf30 │ │ │ │ @@ -116458,15 +116458,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2baf08 │ │ │ │ mov r0, #8 │ │ │ │ b 2bacb8 │ │ │ │ ldr r0, [pc, #580] @ 2bb654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bac98 │ │ │ │ b 2baf68 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -116580,77 +116580,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2c13d0 │ │ │ │ b 2baaf8 │ │ │ │ addseq r0, pc, r4, lsl r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f03fc │ │ │ │ - addeq r0, r7, sl, lsl r8 │ │ │ │ - @ instruction: 0x00725598 │ │ │ │ - rsbseq r5, r2, r4, ror #12 │ │ │ │ + addeq r0, r7, sl, lsr #16 │ │ │ │ + rsbseq r5, r2, r8, lsr #11 │ │ │ │ + rsbseq r5, r2, r4, ror r6 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - addeq r0, r7, r8, ror r3 │ │ │ │ - addeq r0, r7, r4, lsr r4 │ │ │ │ + addeq r0, r7, r8, lsl #7 │ │ │ │ + addeq r0, r7, r4, asr #8 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ addseq pc, lr, r4, asr lr @ │ │ │ │ - rsbseq r4, r2, r0, lsl #14 │ │ │ │ + rsbseq r4, r2, r0, lsl r7 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - ldrsheq r4, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r2, r8, lsl #12 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ addseq lr, pc, r4, lsl #12 │ │ │ │ - rsbseq r4, r2, ip, lsr r2 │ │ │ │ + rsbseq r4, r2, ip, asr #4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r4, r2, r4, lsr r1 │ │ │ │ + rsbseq r4, r2, r4, asr #2 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r4, r2, r0, lsr #18 │ │ │ │ + rsbseq r4, r2, r0, lsr r9 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrsbeq r3, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r3, r2, r4, ror #27 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r3, r2, r4, asr #23 │ │ │ │ - rsbseq r4, r2, ip, ror r3 │ │ │ │ - rsbseq r4, r2, r0, lsr r3 │ │ │ │ - rsbseq r4, r2, r0, lsr #5 │ │ │ │ - rsbseq r4, r2, r8, lsr #8 │ │ │ │ + ldrsbeq r3, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r4, r2, ip, lsl #7 │ │ │ │ + rsbseq r4, r2, r0, asr #6 │ │ │ │ + ldrheq r4, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r4, r2, r8, lsr r4 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - addeq pc, r6, r0, lsl #11 │ │ │ │ + umulleq pc, r6, r0, r5 @ │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x000019b4 │ │ │ │ - ldrsbeq r4, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r4, r2, ip, ror #7 │ │ │ │ andeq r4, r0, r8, lsr #12 │ │ │ │ - rsbseq r4, r2, r8, ror #7 │ │ │ │ + ldrsheq r4, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - rsbseq r4, r2, r0, ror #3 │ │ │ │ + ldrsheq r4, [r2], #-16 @ │ │ │ │ andeq r4, r0, ip, lsr #13 │ │ │ │ - rsbseq r3, r2, ip, ror #31 │ │ │ │ + ldrsheq r3, [r2], #-252 @ 0xffffff04 @ │ │ │ │ andeq r1, r0, ip, lsr pc │ │ │ │ - rsbseq r4, r2, r4, lsl r0 │ │ │ │ + rsbseq r4, r2, r4, lsr #32 │ │ │ │ andeq r4, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r4, r2, r8, rrx │ │ │ │ - rsbseq r4, r2, r8, asr #4 │ │ │ │ - ldrsheq r3, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r4, r2, r0, lsl #2 │ │ │ │ - rsbseq r3, r2, ip, asr #30 │ │ │ │ - rsbseq r4, r2, ip │ │ │ │ - addeq pc, r6, r0, lsr r1 @ │ │ │ │ - rsbseq r2, r2, r4, lsl #25 │ │ │ │ - rsbseq r2, r2, r4, lsl pc │ │ │ │ + rsbseq r4, r2, r8, ror r0 │ │ │ │ + rsbseq r4, r2, r8, asr r2 │ │ │ │ + rsbseq r3, r2, r4, lsl #30 │ │ │ │ + rsbseq r4, r2, r0, lsl r1 │ │ │ │ + rsbseq r3, r2, ip, asr pc │ │ │ │ + rsbseq r4, r2, ip, lsl r0 │ │ │ │ + addeq pc, r6, r0, asr #2 │ │ │ │ + @ instruction: 0x00722c94 │ │ │ │ + rsbseq r2, r2, r4, lsr #30 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2bb660 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2bb664 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -116785,33 +116785,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2bb808 │ │ │ │ ldr r1, [pc, #-692] @ 2bb670 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2baacc │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9de4 │ │ │ │ b 2bac98 │ │ │ │ mov r0, #4 │ │ │ │ b 2bacb8 │ │ │ │ ldr r0, [pc, #-740] @ 2bb674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bac98 │ │ │ │ b 2baf68 │ │ │ │ ldr r0, [pc, #-764] @ 2bb678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2baf5c │ │ │ │ mov r0, #2 │ │ │ │ b 2bacb8 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2bbca8 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -116819,24 +116819,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9334 │ │ │ │ b 2bac98 │ │ │ │ ldr r0, [pc, #-820] @ 2bb67c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bac98 │ │ │ │ b 2baf68 │ │ │ │ ldr r0, [pc, #-852] @ 2bb680 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bac98 │ │ │ │ b 2baf68 │ │ │ │ mov ip, r9 │ │ │ │ b 2baa50 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -116855,15 +116855,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3f94 │ │ │ │ ldr r3, [pc, #-948] @ 2bb684 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #-960] @ 2bb690 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2bbd0c │ │ │ │ mov r3, r7 │ │ │ │ @@ -116942,25 +116942,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2bb698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bac98 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bbadc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bbadc │ │ │ │ @@ -116992,26 +116992,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2bb6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bb000 │ │ │ │ mov r0, #3 │ │ │ │ bl 54586c │ │ │ │ b 2bac98 │ │ │ │ bl 545fd8 │ │ │ │ b 2bac98 │ │ │ │ ldr r2, [pc, #-1556] @ 2bb6a4 │ │ │ │ @@ -117031,15 +117031,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 523a04 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2bac98 │ │ │ │ ldr r0, [pc, #-1620] @ 2bb6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2bac98 │ │ │ │ ldr r3, [pc, #-1632] @ 2bb6b4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bba60 │ │ │ │ ldr r3, [pc, #-1632] @ 2bb6c8 │ │ │ │ @@ -117057,25 +117057,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2bb6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bba60 │ │ │ │ ldr r3, [pc, #-1768] @ 2bb6bc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba840 │ │ │ │ ldr r3, [pc, #-1776] @ 2bb6c8 │ │ │ │ @@ -117092,22 +117092,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2bb6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ba844 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2bb6c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bba8c │ │ │ │ @@ -117125,68 +117125,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2bb6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bba8c │ │ │ │ ldr r0, [pc, #-2004] @ 2bb6d4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bb000 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2bb6d8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bba60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d7080 │ │ │ │ + bl 9d7088 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2baa3c │ │ │ │ ldr r0, [pc, #-2096] @ 2bb6dc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bac98 │ │ │ │ ldr r0, [pc, #-2128] @ 2bb6e0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ba840 │ │ │ │ ldr r0, [pc, #-2148] @ 2bb6e4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bba8c │ │ │ │ ldr r3, [pc, #-2168] @ 2bb6e8 │ │ │ │ ldr r1, [pc, #-2168] @ 2bb6ec │ │ │ │ ldr r0, [pc, #-2168] @ 2bb6f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2bb6f4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -117307,18 +117307,18 @@ │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq lr, lr, ip, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq lr, lr, r4, ror #21 │ │ │ │ addseq lr, lr, r0, lsr #21 │ │ │ │ - umulleq lr, r6, r4, pc @ │ │ │ │ - addeq lr, r6, r0, ror pc │ │ │ │ - rsbseq r2, r2, r4, asr #21 │ │ │ │ - rsbseq r2, r2, r4, asr sp │ │ │ │ + addeq lr, r6, r4, lsr #31 │ │ │ │ + addeq lr, r6, r0, lsl #31 │ │ │ │ + ldrsbeq r2, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r2, r2, r4, ror #26 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2bc7ec │ │ │ │ ldr r3, [pc, #1644] @ 2bc7f0 │ │ │ │ @@ -117357,15 +117357,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc1ec │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -117398,15 +117398,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc270 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -117510,15 +117510,15 @@ │ │ │ │ bl 2b5ea4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4840 │ │ │ │ ldr r1, [pc, #936] @ 2bc820 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8788 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc4ac │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -117661,23 +117661,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2bc83c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bc340 │ │ │ │ ldr r3, [pc, #308] @ 2bc840 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc5ac │ │ │ │ ldr r3, [pc, #276] @ 2bc834 │ │ │ │ @@ -117693,78 +117693,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2bc844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bc5ac │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2bc848 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bc340 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2bc84c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bc5ac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2bc850 │ │ │ │ ldr r1, [pc, #128] @ 2bc854 │ │ │ │ ldr r0, [pc, #128] @ 2bc858 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bc85c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umullseq lr, lr, r4, r9 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, lr, r8, ror r9 │ │ │ │ - rsbseq r3, r2, r0, lsl r3 │ │ │ │ + rsbseq r3, r2, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r3, r2, ip, ror r2 │ │ │ │ + rsbseq r3, r2, ip, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r3, r2, r8, asr r1 │ │ │ │ + rsbseq r3, r2, r8, ror #2 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r3, r2, r0, ror r0 │ │ │ │ + rsbseq r3, r2, r0, lsl #1 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ addseq lr, lr, r0, lsr r5 │ │ │ │ andeq r5, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r2, r4, lsl #22 │ │ │ │ + rsbseq r3, r2, r4, lsl fp │ │ │ │ muleq r0, r0, r8 │ │ │ │ - rsbseq r3, r2, r0, ror #19 │ │ │ │ - rsbseq r3, r2, r0, asr #21 │ │ │ │ - ldrsheq r3, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - addeq lr, r6, r0, asr #17 │ │ │ │ - rsbseq r2, r2, r4, lsl r4 │ │ │ │ - rsbseq r2, r2, r4, lsr #13 │ │ │ │ + ldrsheq r3, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq r3, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r3, r2, ip, lsl #20 │ │ │ │ + ldrdeq lr, [r6], r0 │ │ │ │ + rsbseq r2, r2, r4, lsr #8 │ │ │ │ + ldrheq r2, [r2], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2bcf54 │ │ │ │ ldr r3, [pc, #1756] @ 2bcf58 │ │ │ │ @@ -117840,22 +117840,22 @@ │ │ │ │ bne 2bc940 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7b9534 │ │ │ │ + bl 7b953c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bcaac │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7b9d40 │ │ │ │ + bl 7b9d48 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bcb8c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 24a7c0 │ │ │ │ @@ -117873,15 +117873,15 @@ │ │ │ │ bl 2b8788 │ │ │ │ ldr r3, [pc, #1352] @ 2bcf64 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7b9d88 │ │ │ │ + bl 7b9d90 │ │ │ │ ldr r2, [pc, #1328] @ 2bcf68 │ │ │ │ ldr r3, [pc, #1308] @ 2bcf58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117896,34 +117896,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bccb4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bbf94 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7b9d88 │ │ │ │ + bl 7b9d90 │ │ │ │ b 2bca30 │ │ │ │ ldr r3, [pc, #1224] @ 2bcf60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bcc34 │ │ │ │ mov r9, #0 │ │ │ │ b 2bca7c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [pc, #1184] @ 2bcf60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2bcd4c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ b 2bcaa4 │ │ │ │ ldr r3, [pc, #1148] @ 2bcf60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2bcaa4 │ │ │ │ ldr r3, [pc, #1140] @ 2bcf6c │ │ │ │ @@ -117945,40 +117945,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #1056] @ 2bcf78 │ │ │ │ ldr r3, [pc, #1056] @ 2bcf7c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2bcf80 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bcaa4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [pc, #964] @ 2bcf60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2bcddc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ b 2bca7c │ │ │ │ ldr r3, [pc, #964] @ 2bcf84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bca00 │ │ │ │ ldr r3, [pc, #924] @ 2bcf70 │ │ │ │ @@ -117994,22 +117994,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2bcf88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bca00 │ │ │ │ ldr r3, [pc, #816] @ 2bcf6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bcaa4 │ │ │ │ ldr r3, [pc, #800] @ 2bcf70 │ │ │ │ @@ -118026,15 +118026,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #752] @ 2bcf8c │ │ │ │ ldr r3, [pc, #752] @ 2bcf90 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2bcf94 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -118057,29 +118057,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #640] @ 2bcf98 │ │ │ │ ldr r2, [pc, #640] @ 2bcf9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2bcfa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bca7c │ │ │ │ ldr r3, [pc, #536] @ 2bcf6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bcad0 │ │ │ │ ldr r3, [pc, #520] @ 2bcf70 │ │ │ │ @@ -118095,27 +118095,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #500] @ 2bcfa4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2bcfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bcad0 │ │ │ │ ldr r3, [pc, #392] @ 2bcf6c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bcbac │ │ │ │ ldr r3, [pc, #376] @ 2bcf70 │ │ │ │ @@ -118131,124 +118131,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #364] @ 2bcfac │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2bcfb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bcbac │ │ │ │ ldr r0, [pc, #320] @ 2bcfb4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bca00 │ │ │ │ ldr r1, [pc, #300] @ 2bcfb8 │ │ │ │ ldr r3, [pc, #300] @ 2bcfbc │ │ │ │ ldr r0, [pc, #300] @ 2bcfc0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bca7c │ │ │ │ ldr r0, [pc, #268] @ 2bcfc4 │ │ │ │ ldr r3, [pc, #268] @ 2bcfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2bcfcc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bcaa4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2bcfd0 │ │ │ │ ldr r0, [pc, #232] @ 2bcfd4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bcbac │ │ │ │ ldr r0, [pc, #208] @ 2bcfd8 │ │ │ │ ldr r3, [pc, #208] @ 2bcfdc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2bcfe0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bcaa4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2bcfe4 │ │ │ │ ldr r0, [pc, #172] @ 2bcfe8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bcad0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq lr, lr, ip, r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, lr, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ ldrsbeq lr, [lr], ip │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, ip, ip, lsr #5 │ │ │ │ - rsbseq r3, r2, r0, lsr #15 │ │ │ │ - rsbseq r3, r2, r8, lsr r7 │ │ │ │ + ldrheq r3, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r3, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, r2, r8, asr #14 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - rsbseq r3, r2, r8, lsr #15 │ │ │ │ - rsbseq r3, ip, r8, ror #2 │ │ │ │ - rsbseq r3, r2, r0, asr #13 │ │ │ │ - ldrsheq r3, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, ip, ip, ror #1 │ │ │ │ - @ instruction: 0x00723694 │ │ │ │ - rsbseq r3, r2, r0, ror #10 │ │ │ │ - rsbseq r3, r2, r4, asr #11 │ │ │ │ - ldrsbeq r3, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r3, r2, ip, asr #10 │ │ │ │ - rsbseq r3, r2, r0, asr #8 │ │ │ │ - rsbseq r3, r2, r0, lsr #11 │ │ │ │ - rsbseq r2, ip, r4, ror pc │ │ │ │ - rsbseq r3, r2, r8, lsl r5 │ │ │ │ - rsbseq r3, r2, r0, ror r4 │ │ │ │ - rsbseq r2, ip, ip, asr #30 │ │ │ │ - @ instruction: 0x0072349c │ │ │ │ - rsbseq r3, r2, r0, asr #8 │ │ │ │ - rsbseq r3, r2, r4, lsr #9 │ │ │ │ - rsbseq r3, r2, r0, lsr #8 │ │ │ │ - ldrsheq r2, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r3, r2, r8, ror #7 │ │ │ │ - ldrsheq r3, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r3, r2, ip, lsr r4 │ │ │ │ - rsbseq r3, r2, ip, asr #7 │ │ │ │ + ldrheq r3, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r3, ip, r8, ror r1 │ │ │ │ + ldrsbeq r3, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r3, r2, r4, lsl #12 │ │ │ │ + ldrsheq r3, [ip], #-12 @ │ │ │ │ + rsbseq r3, r2, r4, lsr #13 │ │ │ │ + rsbseq r3, r2, r0, ror r5 │ │ │ │ + ldrsbeq r3, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r3, r2, r0, ror #9 │ │ │ │ + rsbseq r3, r2, ip, asr r5 │ │ │ │ + rsbseq r3, r2, r0, asr r4 │ │ │ │ + ldrheq r3, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r2, ip, r4, lsl #31 │ │ │ │ + rsbseq r3, r2, r8, lsr #10 │ │ │ │ + rsbseq r3, r2, r0, lsl #9 │ │ │ │ + rsbseq r2, ip, ip, asr pc │ │ │ │ + rsbseq r3, r2, ip, lsr #9 │ │ │ │ + rsbseq r3, r2, r0, asr r4 │ │ │ │ + ldrheq r3, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r3, r2, r0, lsr r4 │ │ │ │ + rsbseq r2, ip, ip, lsl #30 │ │ │ │ + ldrsheq r3, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r3, r2, r0, lsl #8 │ │ │ │ + rsbseq r3, r2, ip, asr #8 │ │ │ │ + ldrsbeq r3, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 2bd480 │ │ │ │ @@ -118286,97 +118286,97 @@ │ │ │ │ bl 2489d8 │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 75505c │ │ │ │ + bl 755064 │ │ │ │ ldr r3, [pc, #1000] @ 2bd494 │ │ │ │ ldr r2, [pc, #1000] @ 2bd498 │ │ │ │ ldr r1, [pc, #1000] @ 2bd49c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 75505c │ │ │ │ + bl 755064 │ │ │ │ ldr r1, [pc, #960] @ 2bd4a0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r1, [pc, #940] @ 2bd4a4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r1, [pc, #924] @ 2bd4a8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 2bd4ac │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 2bd4b0 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 2bd4b4 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 2bd4b8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 2bd4bc │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r1, [pc, #808] @ 2bd4c0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 2bd4c4 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 2bd4c8 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 2bd4cc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd52c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -118394,15 +118394,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2a034c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7acc28 │ │ │ │ + bl 7acc30 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bd5f8 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2bd5dc │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -118415,56 +118415,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2489d8 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a51d8 │ │ │ │ + bl 7a51e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd2f0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2b2968 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd320 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 9665d0 │ │ │ │ + bl 9665d8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd34c │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2b2db4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd34c │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 96f710 │ │ │ │ + bl 96f718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 966574 │ │ │ │ + bl 96657c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b23b0 │ │ │ │ ldr r2, [pc, #372] @ 2bd4d4 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -118472,22 +118472,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ ldr r2, [pc, #324] @ 2bd4d8 │ │ │ │ ldr r0, [pc, #324] @ 2bd4dc │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -118539,51 +118539,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, lr, r4, lsl #22 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ @ instruction: 0x009edad8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - addeq sp, r6, r4, ror #31 │ │ │ │ - rsbseq lr, r1, ip, lsl #11 │ │ │ │ - rsbseq lr, r1, r0, lsr #11 │ │ │ │ + strdeq sp, [r6], r4 │ │ │ │ + @ instruction: 0x0071e59c │ │ │ │ + ldrheq lr, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r3, r2, r0, lsl #8 │ │ │ │ + ldrsheq r3, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r3, [r2], #-52 @ 0xffffffcc @ │ │ │ │ ldrsheq r3, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ rsbseq r3, r2, r8, ror #7 │ │ │ │ rsbseq r3, r2, r4, ror #7 │ │ │ │ + rsbseq r3, r2, r4, ror #7 │ │ │ │ + rsbseq r3, r2, r0, ror #7 │ │ │ │ rsbseq r3, r2, r0, ror #7 │ │ │ │ - ldrsbeq r3, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsbeq r3, [r2], #-52 @ 0xffffffcc @ │ │ │ │ ldrsbeq r3, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsbeq r3, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsbeq r3, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r3, r2, r4, asr #7 │ │ │ │ - ldrheq r3, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq r3, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r3, r2, r8, asr #7 │ │ │ │ + rsbseq r3, r2, r0, asr #7 │ │ │ │ andeq r5, r0, ip, lsr #6 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - rsbseq r3, r2, ip, lsl #4 │ │ │ │ + rsbseq r3, r2, ip, lsl r2 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ @ instruction: 0x009ed6dc │ │ │ │ andeq r2, r0, ip, lsr #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r3, r2, r4, lsl r0 │ │ │ │ + rsbseq r3, r2, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ addseq sp, lr, ip, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00004bb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r2, r0, lsr #27 │ │ │ │ - ldrsbeq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - addeq sp, r6, ip, lsr #19 │ │ │ │ - rsbseq r1, r2, r0, lsl #10 │ │ │ │ - @ instruction: 0x00721790 │ │ │ │ + ldrheq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, r2, r0, ror #27 │ │ │ │ + @ instruction: 0x0086d9bc │ │ │ │ + rsbseq r1, r2, r0, lsl r5 │ │ │ │ + rsbseq r1, r2, r0, lsr #15 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2bd1fc │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -118592,15 +118592,15 @@ │ │ │ │ b 2bd204 │ │ │ │ ldr r2, [pc, #-116] @ 2bd4e4 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ b 2bd2a8 │ │ │ │ ldr r1, [pc, #-144] @ 2bd4e8 │ │ │ │ ldr r3, [pc, #-144] @ 2bd4ec │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2bd6dc │ │ │ │ @@ -118626,15 +118626,15 @@ │ │ │ │ bl 2a7a3c │ │ │ │ b 2bd3e4 │ │ │ │ ldr r2, [pc, #-232] @ 2bd4fc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ b 2bd2a8 │ │ │ │ bl 249044 │ │ │ │ b 2bd260 │ │ │ │ ldr r2, [pc, #-264] @ 2bd500 │ │ │ │ ldr r3, [pc, #-264] @ 2bd504 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118669,28 +118669,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2bd514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bd064 │ │ │ │ ldr r0, [pc, #-432] @ 2bd518 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bd05c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2bd51c │ │ │ │ ldr r1, [pc, #-456] @ 2bd520 │ │ │ │ ldr r0, [pc, #-456] @ 2bd524 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2bd528 │ │ │ │ @@ -118714,53 +118714,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2bd7c0 │ │ │ │ ldr r1, [pc, #108] @ 2bd7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac614 │ │ │ │ + bl 7ac61c │ │ │ │ ldr ip, [pc, #100] @ 2bd7dc │ │ │ │ ldr r2, [pc, #100] @ 2bd7e0 │ │ │ │ ldr r1, [pc, #100] @ 2bd7e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ad3d4 │ │ │ │ + bl 7ad3dc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2bcfec │ │ │ │ ldr r1, [pc, #32] @ 2bd7e8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd76c │ │ │ │ - addeq sp, r6, ip, ror #18 │ │ │ │ - rsbseq sp, r1, r8, lsl pc │ │ │ │ - rsbseq sp, r1, r4, lsl #30 │ │ │ │ - rsbseq r2, r2, r8, ror #28 │ │ │ │ - addeq sp, r6, r8, lsl r9 │ │ │ │ - rsbseq sp, r1, r0, asr #29 │ │ │ │ - rsbseq sp, r1, ip, asr #29 │ │ │ │ - ldrsheq r2, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + addeq sp, r6, ip, ror r9 │ │ │ │ + rsbseq sp, r1, r8, lsr #30 │ │ │ │ + rsbseq sp, r1, r4, lsl pc │ │ │ │ + rsbseq r2, r2, r8, ror lr │ │ │ │ + addeq sp, r6, r8, lsr #18 │ │ │ │ + ldrsbeq sp, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsbeq sp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r2, r2, ip, lsl #28 │ │ │ │ │ │ │ │ 002bd7ec : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -118804,15 +118804,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9c8730 │ │ │ │ + bl 9c8738 │ │ │ │ ldr r6, [pc, #436] @ 2bda60 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2bd948 │ │ │ │ ldr r1, [pc, #424] @ 2bda64 │ │ │ │ ldr r3, [pc, #424] @ 2bda68 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -118848,23 +118848,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [pc, #280] @ 2bda74 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd980 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bbf94 │ │ │ │ b 2bd904 │ │ │ │ ldr r3, [pc, #240] @ 2bda78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -118882,35 +118882,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #160] @ 2bda84 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2bda88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bd96c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2bda8c │ │ │ │ ldr r0, [pc, #116] @ 2bda90 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bd96c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2bda94 │ │ │ │ ldr r1, [pc, #88] @ 2bda98 │ │ │ │ ldr r0, [pc, #88] @ 2bda9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2bdaa0 │ │ │ │ @@ -118925,21 +118925,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ addseq sp, lr, r8, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r2, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r2, r2, r0, lsr #17 │ │ │ │ - rsbseq r2, r2, r4, asr #23 │ │ │ │ - rsbseq r2, r2, ip, ror #17 │ │ │ │ - addeq sp, r6, r4, asr r6 │ │ │ │ - rsbseq r1, r2, r8, lsr #3 │ │ │ │ - rsbseq r1, r2, r8, lsr r4 │ │ │ │ + rsbseq r2, r2, r8, lsl #24 │ │ │ │ + ldrheq r2, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq r2, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + ldrsheq r2, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + addeq sp, r6, r4, ror #12 │ │ │ │ + ldrheq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r1, r2, r8, asr #8 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2bdf44 │ │ │ │ ldr ip, [pc, #1160] @ 2bdf48 │ │ │ │ @@ -119116,22 +119116,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2bdf78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdc98 │ │ │ │ ldr r3, [pc, #460] @ 2bdf7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdcb4 │ │ │ │ @@ -119148,28 +119148,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #372] @ 2bdf80 │ │ │ │ ldr r3, [pc, #372] @ 2bdf84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2bdf88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bdcb4 │ │ │ │ ldr r3, [pc, #328] @ 2bdf8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdd10 │ │ │ │ ldr r3, [pc, #280] @ 2bdf70 │ │ │ │ @@ -119186,85 +119186,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2bdf90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bdd10 │ │ │ │ ldr r0, [pc, #208] @ 2bdf94 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdc98 │ │ │ │ ldr r0, [pc, #184] @ 2bdf98 │ │ │ │ ldr r3, [pc, #184] @ 2bdf9c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2bdfa0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bdcb4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2bdfa4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bdd10 │ │ │ │ ldr r3, [pc, #128] @ 2bdfa8 │ │ │ │ ldr r1, [pc, #128] @ 2bdfac │ │ │ │ ldr r0, [pc, #128] @ 2bdfb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bdfb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sp, lr, r4, asr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r2, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r2, r2, ip, lsl #22 │ │ │ │ addseq sp, lr, r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ addseq ip, lr, ip, lsr pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r2, ip, ror #16 │ │ │ │ + rsbseq r2, r2, ip, ror r8 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrsheq r1, [ip], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r2, r2, r8, ror r8 │ │ │ │ - rsbseq r2, r2, r0, ror r4 │ │ │ │ + rsbseq r2, ip, r8 │ │ │ │ + rsbseq r2, r2, r8, lsl #17 │ │ │ │ + rsbseq r2, r2, r0, lsl #9 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - rsbseq r2, r2, r0, lsr #10 │ │ │ │ - rsbseq r2, r2, r8, lsl #15 │ │ │ │ - rsbseq r1, ip, r4, lsr #30 │ │ │ │ - @ instruction: 0x0072279c │ │ │ │ - rsbseq r2, r2, r8, lsl r4 │ │ │ │ - rsbseq r2, r2, r8, lsl #10 │ │ │ │ - addeq sp, r6, r8, ror #2 │ │ │ │ - ldrheq r0, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r0, r2, ip, asr #30 │ │ │ │ + rsbseq r2, r2, r0, lsr r5 │ │ │ │ + @ instruction: 0x00722798 │ │ │ │ + rsbseq r1, ip, r4, lsr pc │ │ │ │ + rsbseq r2, r2, ip, lsr #15 │ │ │ │ + rsbseq r2, r2, r8, lsr #8 │ │ │ │ + rsbseq r2, r2, r8, lsl r5 │ │ │ │ + addeq sp, r6, r8, ror r1 │ │ │ │ + rsbseq r0, r2, ip, asr #25 │ │ │ │ + rsbseq r0, r2, ip, asr pc │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2be3d8 │ │ │ │ ldr r3, [pc, #1032] @ 2be3dc │ │ │ │ @@ -119354,24 +119354,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2be400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2be01c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b7fd8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8788 │ │ │ │ b 2be0bc │ │ │ │ @@ -119393,22 +119393,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2be408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2be40c │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be218 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -119435,28 +119435,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #396] @ 2be414 │ │ │ │ ldr r3, [pc, #396] @ 2be418 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2be41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2be01c │ │ │ │ ldr r3, [pc, #352] @ 2be420 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be224 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -119464,15 +119464,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2be424 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2be01c │ │ │ │ ldr r3, [pc, #296] @ 2be428 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be0c8 │ │ │ │ ldr r3, [pc, #228] @ 2be3f8 │ │ │ │ @@ -119489,74 +119489,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2be42c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2be0c8 │ │ │ │ ldr r0, [pc, #176] @ 2be430 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2be1f4 │ │ │ │ ldr r0, [pc, #156] @ 2be434 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2be0c8 │ │ │ │ ldr r0, [pc, #136] @ 2be438 │ │ │ │ ldr r3, [pc, #136] @ 2be43c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2be440 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2be01c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r4, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, lr, r0, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, lr, r8, ror #21 │ │ │ │ - addeq ip, r6, lr, asr #31 │ │ │ │ + ldrdeq ip, [r6], lr │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r5, r0, r0, lsl #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r2, r4, asr r5 │ │ │ │ + rsbseq r2, r2, r4, ror #10 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbseq r2, r2, r8, lsl r4 │ │ │ │ - addeq ip, r6, r6, asr lr │ │ │ │ + rsbseq r2, r2, r8, lsr #8 │ │ │ │ + addeq ip, r6, r6, ror #28 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq r1, ip, ip, ror fp │ │ │ │ - rsbseq r2, r2, ip, asr #9 │ │ │ │ - ldrsheq r1, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - addeq ip, r6, sl, lsr #27 │ │ │ │ - rsbseq r2, r2, r4, lsr #8 │ │ │ │ + rsbseq r1, ip, ip, lsl #23 │ │ │ │ + ldrsbeq r2, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r2, r2, r4 │ │ │ │ + @ instruction: 0x0086cdba │ │ │ │ + rsbseq r2, r2, r4, lsr r4 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - rsbseq r2, r2, r4, rrx │ │ │ │ - rsbseq r2, r2, ip, asr #5 │ │ │ │ - rsbseq r2, r2, r0, lsl #1 │ │ │ │ - rsbseq r1, ip, r4, asr sl │ │ │ │ - @ instruction: 0x0072239c │ │ │ │ - rsbseq r1, r2, r8, asr #30 │ │ │ │ + rsbseq r2, r2, r4, ror r0 │ │ │ │ + ldrsbeq r2, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00722090 │ │ │ │ + rsbseq r1, ip, r4, ror #20 │ │ │ │ + rsbseq r2, r2, ip, lsr #7 │ │ │ │ + rsbseq r1, r2, r8, asr pc │ │ │ │ │ │ │ │ 002be444 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -119647,35 +119647,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d5d6c │ │ │ │ + bl 9d5d74 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2be588 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2be554 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2be628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -119727,20 +119727,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2be70c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r1, r2, r8, lsr #30 │ │ │ │ + rsbseq r1, r2, r8, lsr pc │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - addeq ip, r6, r0, asr #19 │ │ │ │ - rsbseq r0, r2, r4, lsl r5 │ │ │ │ - rsbseq r0, r2, r4, lsr #15 │ │ │ │ + ldrdeq ip, [r6], r0 │ │ │ │ + rsbseq r0, r2, r4, lsr #10 │ │ │ │ + ldrheq r0, [r2], #-116 @ 0xffffff8c @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002be710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -119819,22 +119819,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2be858 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2be800 │ │ │ │ ldr r0, [pc, #28] @ 2be870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8be164 │ │ │ │ + bl 8be16c │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq sl, pc, r8, asr #30 │ │ │ │ - rsbseq r1, r2, r0, lsr #30 │ │ │ │ + rsbseq r1, r2, r0, lsr pc │ │ │ │ │ │ │ │ 002be874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2be914 │ │ │ │ @@ -119891,17 +119891,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2be994 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be978 │ │ │ │ - bl 7b0120 │ │ │ │ + bl 7b0128 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3074 │ │ │ │ @@ -119919,21 +119919,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2be9ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2be9f0 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ b 2be994 │ │ │ │ @ instruction: 0x009fadd8 │ │ │ │ - rsbseq r0, r2, r0, lsr sl │ │ │ │ - ldrdeq ip, [r6], r4 │ │ │ │ - rsbseq r0, r2, r0, lsr #4 │ │ │ │ + rsbseq r0, r2, r0, asr #20 │ │ │ │ + addeq ip, r6, r4, ror #13 │ │ │ │ + rsbseq r0, r2, r0, lsr r2 │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 002be9f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -119965,25 +119965,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bea54 │ │ │ │ ldr r0, [pc, #3816] @ 2bf968 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cd10 │ │ │ │ + bl 99cd18 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3600 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2bee6c │ │ │ │ ldr r1, [pc, #3784] @ 2bf96c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ ldr r1, [pc, #3768] @ 2bf970 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -119996,68 +119996,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2bf974 │ │ │ │ ldr r9, [pc, #3716] @ 2bf978 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ ldr r1, [pc, #3624] @ 2bf97c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2bf428 │ │ │ │ ldr r1, [pc, #3596] @ 2bf980 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2bed74 │ │ │ │ ldr r1, [pc, #3572] @ 2bf984 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2bebb0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c25ec │ │ │ │ + bl 7c25f4 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2bf4b0 │ │ │ │ ldr r2, [pc, #3536] @ 2bf988 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99c334 │ │ │ │ + bl 99c33c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -120081,15 +120081,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99c358 │ │ │ │ + bl 99c360 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2bebf8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -120099,15 +120099,15 @@ │ │ │ │ beq 2bf588 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2bf98c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99c334 │ │ │ │ + bl 99c33c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -120147,49 +120147,49 @@ │ │ │ │ bne 2bf574 │ │ │ │ mov r0, #8 │ │ │ │ bl 2489d8 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99c358 │ │ │ │ + bl 99c360 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2becc0 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2bf990 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf3b8 │ │ │ │ ldr r1, [pc, #3072] @ 2bf994 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2beeb0 │ │ │ │ ldr r3, [pc, #3052] @ 2bf998 │ │ │ │ ldr r2, [pc, #3052] @ 2bf99c │ │ │ │ ldr r1, [pc, #3052] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2bf9a4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3600 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bede8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b248 │ │ │ │ + bl 94b250 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bee6c │ │ │ │ ldr r2, [pc, #2988] @ 2bf9a8 │ │ │ │ ldr r3, [pc, #2912] @ 2bf960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120197,32 +120197,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bf47c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94b248 │ │ │ │ + b 94b250 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99cd10 │ │ │ │ + bl 99cd18 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2bea8c │ │ │ │ ldr r3, [pc, #2916] @ 2bf9ac │ │ │ │ ldr ip, [pc, #2916] @ 2bf9b0 │ │ │ │ ldr r1, [pc, #2916] @ 2bf9b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2bf9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #2888] @ 2bf9bc │ │ │ │ ldr r3, [pc, #2792] @ 2bf960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120234,93 +120234,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bc620 │ │ │ │ + bl 7bc628 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2bedd0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7b951c │ │ │ │ + bl 7b9524 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bf544 │ │ │ │ ldr r1, [pc, #2776] @ 2bf9c0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ ldr r1, [pc, #2760] @ 2bf9c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2bf9c8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ ldr r1, [pc, #2732] @ 2bf9cc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bef90 │ │ │ │ - bl 758a58 │ │ │ │ + bl 758a60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75870c │ │ │ │ + bl 758714 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf59c │ │ │ │ mov r1, r6 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2bf5d0 │ │ │ │ - bl 75505c │ │ │ │ + bl 755064 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bd888 │ │ │ │ + bl 7bd890 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bedd0 │ │ │ │ ldr r1, [pc, #2616] @ 2bf9d0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2befbc │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf604 │ │ │ │ ldr r1, [pc, #2576] @ 2bf9d4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2bf514 │ │ │ │ ldr r1, [pc, #2540] @ 2bf9d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf4a8 │ │ │ │ ldr r1, [pc, #2520] @ 2bf9dc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf594 │ │ │ │ @@ -120339,37 +120339,37 @@ │ │ │ │ bne 2bf798 │ │ │ │ ldr r1, [pc, #2460] @ 2bf9e8 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ ldr r1, [pc, #2436] @ 2bf9ec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ ldr r1, [pc, #2412] @ 2bf9f0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2bf9f4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2bf0d4 │ │ │ │ mov r0, r3 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -120421,34 +120421,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf648 │ │ │ │ ldr r1, [pc, #2160] @ 2bfa08 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf660 │ │ │ │ mov r1, sl │ │ │ │ bl 524d50 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2bedd0 │ │ │ │ ldr r1, [pc, #2112] @ 2bfa0c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf6ac │ │ │ │ ldr r1, [pc, #2092] @ 2bfa10 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1554 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -120479,104 +120479,104 @@ │ │ │ │ beq 2bf66c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf898 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf928 │ │ │ │ - bl 7a51e8 │ │ │ │ + bl 7a51f0 │ │ │ │ ldr r3, [pc, #1916] @ 2bfa14 │ │ │ │ ldr r2, [pc, #1916] @ 2bfa18 │ │ │ │ ldr r1, [pc, #1916] @ 2bfa1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #1884] @ 2bfa20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac614 │ │ │ │ + bl 7ac61c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a5544 │ │ │ │ + bl 7a554c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bf914 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bcfec │ │ │ │ mov r0, r5 │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ ldr r1, [pc, #1820] @ 2bfa24 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf37c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf37c │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf37c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a51c8 │ │ │ │ + bl 7a51d0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bf6a0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf368 │ │ │ │ ldr r0, [pc, #1740] @ 2bfa28 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8be164 │ │ │ │ + bl 8be16c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bf37c │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b248 │ │ │ │ + bl 94b250 │ │ │ │ ldr r2, [pc, #1704] @ 2bfa2c │ │ │ │ ldr r3, [pc, #1496] @ 2bf960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bee18 │ │ │ │ b 2bf47c │ │ │ │ ldr r0, [pc, #1668] @ 2bfa30 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99cd10 │ │ │ │ + bl 99cd18 │ │ │ │ b 2bee40 │ │ │ │ ldr r1, [pc, #1652] @ 2bfa34 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c55c │ │ │ │ + bl 99c564 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2beecc │ │ │ │ b 2beee0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf480 │ │ │ │ - bl 94b248 │ │ │ │ + bl 94b250 │ │ │ │ ldr r2, [pc, #1596] @ 2bfa38 │ │ │ │ ldr r3, [pc, #1376] @ 2bf960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120588,20 +120588,20 @@ │ │ │ │ b 2b3600 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2bed74 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf3e4 │ │ │ │ - bl 94b248 │ │ │ │ + bl 94b250 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf3f4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94b248 │ │ │ │ + bl 94b250 │ │ │ │ ldr r2, [pc, #1500] @ 2bfa3c │ │ │ │ ldr r3, [pc, #1276] @ 2bf960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120626,52 +120626,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2bfa4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2bfa50 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #1392] @ 2bfa54 │ │ │ │ ldr r3, [pc, #1144] @ 2bf960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bf418 │ │ │ │ b 2bf47c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99cd10 │ │ │ │ + bl 99cd18 │ │ │ │ b 2bee40 │ │ │ │ ldr r3, [pc, #1340] @ 2bfa58 │ │ │ │ ldr r2, [pc, #1340] @ 2bfa5c │ │ │ │ ldr r1, [pc, #1340] @ 2bfa60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2bfa64 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2bedd0 │ │ │ │ ldr r3, [pc, #1308] @ 2bfa68 │ │ │ │ ldr r2, [pc, #1308] @ 2bfa6c │ │ │ │ ldr r1, [pc, #1308] @ 2bfa70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2bfa74 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2bedd0 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 24b000 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2bed44 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -120686,40 +120686,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2bfa80 │ │ │ │ ldr r2, [pc, #1228] @ 2bfa84 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2bedd0 │ │ │ │ ldr r3, [pc, #1200] @ 2bfa88 │ │ │ │ ldr r1, [pc, #1200] @ 2bfa8c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2bfa90 │ │ │ │ ldr r2, [pc, #1192] @ 2bfa94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2bedd0 │ │ │ │ ldr r3, [pc, #1164] @ 2bfa98 │ │ │ │ ldr r2, [pc, #1164] @ 2bfa9c │ │ │ │ ldr r1, [pc, #1164] @ 2bfaa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2bfaa4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2bedd0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d22d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf180 │ │ │ │ b 2bedd0 │ │ │ │ ldr r0, [pc, #1112] @ 2bfaa8 │ │ │ │ @@ -120737,25 +120737,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3074 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bf87c │ │ │ │ ldr r1, [pc, #1052] @ 2bfaac │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf860 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf374 │ │ │ │ b 2bf37c │ │ │ │ bl 2a1374 │ │ │ │ mov r5, r0 │ │ │ │ b 2bf21c │ │ │ │ mov r0, sl │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 2bedd0 │ │ │ │ ldr r3, [pc, #996] @ 2bfab0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2bf138 │ │ │ │ ldr r3, [pc, #980] @ 2bfab4 │ │ │ │ @@ -120776,26 +120776,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2bfabc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bf138 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bee6c │ │ │ │ ldr r2, [pc, #844] @ 2bfac0 │ │ │ │ ldr r3, [pc, #488] @ 2bf960 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120812,15 +120812,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2bfad0 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2bedd0 │ │ │ │ ldr r3, [pc, #736] @ 2bfab0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf178 │ │ │ │ @@ -120841,192 +120841,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2bfad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bf178 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf6a0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf6a0 │ │ │ │ b 2bf330 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3600 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bedf4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b248 │ │ │ │ + bl 94b250 │ │ │ │ b 2bedf4 │ │ │ │ ldr r3, [pc, #568] @ 2bfad8 │ │ │ │ ldr r2, [pc, #568] @ 2bfadc │ │ │ │ ldr r1, [pc, #568] @ 2bfae0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2bfae4 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3600 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b248 │ │ │ │ + bl 94b250 │ │ │ │ b 2bedf4 │ │ │ │ ldr r0, [pc, #520] @ 2bfae8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bf138 │ │ │ │ ldr r0, [pc, #496] @ 2bfaec │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2bf178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3600 │ │ │ │ b 2bedf4 │ │ │ │ ldr r3, [pc, #448] @ 2bfaf0 │ │ │ │ ldr r2, [pc, #448] @ 2bfaf4 │ │ │ │ ldr r1, [pc, #448] @ 2bfaf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2bfafc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2bf91c │ │ │ │ addseq ip, lr, r8, lsl #2 │ │ │ │ ldrsheq ip, [lr], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009facdc │ │ │ │ addseq sl, pc, r8, lsl #25 │ │ │ │ - rsbseq r2, r2, r0, asr #32 │ │ │ │ - rsbseq sp, sp, ip, ror r5 │ │ │ │ - ldrsheq r1, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsheq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r8, ip, r4, lsl ip │ │ │ │ - rsbseq ip, r2, r4, lsl r6 │ │ │ │ - rsbseq r1, r2, r0, ror #24 │ │ │ │ - @ instruction: 0x007c8b9c │ │ │ │ - rsbseq r1, r2, r0, ror #22 │ │ │ │ - ldrheq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r4, lr, r0, lsr #28 │ │ │ │ - addeq ip, r6, r0, ror #5 │ │ │ │ - rsbseq r1, r2, ip, lsl #21 │ │ │ │ - rsbseq pc, r1, r8, lsr #28 │ │ │ │ + rsbseq r2, r2, r0, asr r0 │ │ │ │ + rsbseq sp, sp, ip, lsl #11 │ │ │ │ + rsbseq r1, r2, r0, lsl #26 │ │ │ │ + rsbseq r1, r2, r4, lsl #26 │ │ │ │ + rsbseq r8, ip, r4, lsr #24 │ │ │ │ + rsbseq ip, r2, r4, lsr #12 │ │ │ │ + rsbseq r1, r2, r0, ror ip │ │ │ │ + rsbseq r8, ip, ip, lsr #23 │ │ │ │ + rsbseq r1, r2, r0, ror fp │ │ │ │ + rsbseq r1, r2, r0, asr #21 │ │ │ │ + rsbseq r4, lr, r0, lsr lr │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ + @ instruction: 0x00721a9c │ │ │ │ + rsbseq pc, r1, r8, lsr lr @ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ addseq fp, lr, r8, lsl sp │ │ │ │ - addeq ip, r6, r8, asr #4 │ │ │ │ - rsbseq r1, r2, r8, ror r9 │ │ │ │ - @ instruction: 0x0071fd98 │ │ │ │ + addeq ip, r6, r8, asr r2 │ │ │ │ + rsbseq r1, r2, r8, lsl #19 │ │ │ │ + rsbseq pc, r1, r8, lsr #27 │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ addseq fp, lr, r0, lsr #25 │ │ │ │ - ldrheq r1, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq r1, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq fp, r1, r8, ror #14 │ │ │ │ - rsbseq r8, ip, r0, ror r8 │ │ │ │ - rsbseq r1, r2, r8, lsr #18 │ │ │ │ - rsbseq r1, r2, r0, lsl #19 │ │ │ │ - rsbseq sp, r2, r0, ror #20 │ │ │ │ - strdeq ip, [r1], ip @ │ │ │ │ - rsbseq r1, r2, ip, ror #18 │ │ │ │ - rsbseq r1, r2, r4, ror #18 │ │ │ │ - ldrsbeq sl, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r1, r2, r8, asr r9 │ │ │ │ - rsbseq r1, r2, r4, asr #18 │ │ │ │ + rsbseq r1, r2, r8, asr #19 │ │ │ │ + rsbseq r1, r2, r0, asr #19 │ │ │ │ + rsbseq fp, r1, r8, ror r7 │ │ │ │ + rsbseq r8, ip, r0, lsl #17 │ │ │ │ rsbseq r1, r2, r8, lsr r9 │ │ │ │ + @ instruction: 0x00721990 │ │ │ │ + rsbseq sp, r2, r0, ror sl │ │ │ │ + addeq ip, r1, ip, lsl #20 │ │ │ │ + rsbseq r1, r2, ip, ror r9 │ │ │ │ + rsbseq r1, r2, r4, ror r9 │ │ │ │ + rsbseq sl, ip, r0, ror #5 │ │ │ │ + rsbseq r1, r2, r8, ror #18 │ │ │ │ + rsbseq r1, r2, r4, asr r9 │ │ │ │ + rsbseq r1, r2, r8, asr #18 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - rsbseq r1, r2, r8, ror #17 │ │ │ │ - rsbseq lr, r1, ip, ror #19 │ │ │ │ - addeq r6, r1, r4, asr r9 │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ - rsbseq ip, r1, r0, lsr #7 │ │ │ │ - ldrheq ip, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r1, r2, r0, lsr #16 │ │ │ │ - rsbseq ip, sp, r8, lsr sp │ │ │ │ - @ instruction: 0x00721790 │ │ │ │ + ldrsheq r1, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsheq lr, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r6, r1, r4, ror #18 │ │ │ │ + addeq fp, r6, r8, lsl #28 │ │ │ │ + ldrheq ip, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, r1, r4, asr #7 │ │ │ │ + rsbseq r1, r2, r0, lsr r8 │ │ │ │ + rsbseq ip, sp, r8, asr #26 │ │ │ │ + rsbseq r1, r2, r0, lsr #15 │ │ │ │ umullseq fp, lr, r0, r7 │ │ │ │ addseq sl, pc, ip, asr r3 @ │ │ │ │ - ldrsheq r4, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r4, lr, r4, lsl #16 │ │ │ │ addseq fp, lr, r8, lsl r7 │ │ │ │ @ instruction: 0x009eb6b4 │ │ │ │ addseq fp, lr, ip, lsl #13 │ │ │ │ - rsbseq r1, r2, r4, asr #6 │ │ │ │ - ldrdeq fp, [r6], r0 │ │ │ │ - rsbseq pc, r1, ip, lsl r7 @ │ │ │ │ + rsbseq r1, r2, r4, asr r3 │ │ │ │ + addeq fp, r6, r0, ror #23 │ │ │ │ + rsbseq pc, r1, ip, lsr #14 │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ addseq fp, lr, r0, lsr r6 │ │ │ │ - addeq fp, r6, r0, ror fp │ │ │ │ - rsbseq r1, r2, r0, lsr r4 │ │ │ │ - ldrheq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + addeq fp, r6, r0, lsl #23 │ │ │ │ + rsbseq r1, r2, r0, asr #8 │ │ │ │ + rsbseq pc, r1, r8, asr #13 │ │ │ │ andeq r1, r0, lr, lsl r0 │ │ │ │ - addeq fp, r6, r0, asr #22 │ │ │ │ - rsbseq r1, r2, r0, lsr #6 │ │ │ │ - rsbseq pc, r1, r8, lsl #13 │ │ │ │ + addeq fp, r6, r0, asr fp │ │ │ │ + rsbseq r1, r2, r0, lsr r3 │ │ │ │ + @ instruction: 0x0071f698 │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - rsbseq r1, r2, r8, lsr #6 │ │ │ │ - rsbseq pc, r1, r0, lsr r6 @ │ │ │ │ - addeq fp, r6, r0, ror #21 │ │ │ │ + rsbseq r1, r2, r8, lsr r3 │ │ │ │ + rsbseq pc, r1, r0, asr #12 │ │ │ │ + strdeq fp, [r6], r0 │ │ │ │ andeq r1, r0, r2 │ │ │ │ - rsbseq r1, r2, r4, lsl r3 │ │ │ │ - ldrsheq pc, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq fp, r6, ip, lsr #21 │ │ │ │ + rsbseq r1, r2, r4, lsr #6 │ │ │ │ + rsbseq pc, r1, ip, lsl #12 │ │ │ │ + @ instruction: 0x0086babc │ │ │ │ andeq r1, r0, sl │ │ │ │ - addeq fp, r6, r0, lsl #21 │ │ │ │ - rsbseq r1, r2, r8, lsl #6 │ │ │ │ - rsbseq pc, r1, r8, asr #11 │ │ │ │ + umulleq fp, r6, r0, sl │ │ │ │ + rsbseq r1, r2, r8, lsl r3 │ │ │ │ + ldrsbeq pc, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - ldrheq ip, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq ip, sp, r0, asr #19 │ │ │ │ andeq r5, r0, ip, lsl #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00721290 │ │ │ │ + rsbseq r1, r2, r0, lsr #5 │ │ │ │ addseq fp, lr, r0, lsr #7 │ │ │ │ - addeq fp, r6, ip, ror #17 │ │ │ │ - rsbseq r1, r2, r0, lsl #4 │ │ │ │ - rsbseq pc, r1, r4, lsr r4 @ │ │ │ │ + strdeq fp, [r6], ip │ │ │ │ + rsbseq r1, r2, r0, lsl r2 │ │ │ │ + rsbseq pc, r1, r4, asr #8 │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - @ instruction: 0x00721194 │ │ │ │ - addeq fp, r6, ip, ror #15 │ │ │ │ - rsbseq r1, r2, r8, ror #3 │ │ │ │ - rsbseq pc, r1, ip, lsr r3 @ │ │ │ │ + rsbseq r1, r2, r4, lsr #3 │ │ │ │ + strdeq fp, [r6], ip │ │ │ │ + ldrsheq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq pc, r1, ip, asr #6 │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - rsbseq r1, r2, ip, asr r1 │ │ │ │ - rsbseq r1, r2, r8, lsr r1 │ │ │ │ - addeq fp, r6, ip, asr r7 │ │ │ │ - rsbseq r1, r2, r0, lsl #3 │ │ │ │ - rsbseq pc, r1, r4, lsr #5 │ │ │ │ + rsbseq r1, r2, ip, ror #2 │ │ │ │ + rsbseq r1, r2, r8, asr #2 │ │ │ │ + addeq fp, r6, ip, ror #14 │ │ │ │ + @ instruction: 0x00721190 │ │ │ │ + ldrheq pc, [r1], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 002bfb00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121048,73 +121048,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bfb3c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a53bc │ │ │ │ + bl 7a53c4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfbd4 │ │ │ │ ldr r3, [pc, #120] @ 2bfbf4 │ │ │ │ ldr r2, [pc, #120] @ 2bfbf8 │ │ │ │ ldr r1, [pc, #120] @ 2bfbfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #92] @ 2bfc00 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac614 │ │ │ │ + bl 7ac61c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2bcfec │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7551ec │ │ │ │ + b 7551f4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bfb60 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x009f9bf0 │ │ │ │ - addeq fp, r6, r4, lsl r5 │ │ │ │ - ldrheq fp, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + addeq fp, r6, r4, lsr #10 │ │ │ │ rsbseq fp, r1, ip, asr #21 │ │ │ │ - rsbseq r0, r2, r0, lsr sl │ │ │ │ + ldrsbeq fp, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r0, r2, r0, asr #20 │ │ │ │ │ │ │ │ 002bfc04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2bfc90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99a390 │ │ │ │ + bl 99a398 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2bfc74 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfc74 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99d624 │ │ │ │ + bl 99d62c │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121124,16 +121124,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2bfc94 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2bfc40 │ │ │ │ - rsbseq r7, ip, r8, asr #22 │ │ │ │ - ldrsbeq sl, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r7, ip, r8, asr fp │ │ │ │ + rsbseq sl, r1, r0, ror #9 │ │ │ │ │ │ │ │ 002bfc98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -121145,15 +121145,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99d22c │ │ │ │ + bl 99d234 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfd88 │ │ │ │ ldr r3, [pc, #348] @ 2bfe4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfd0c │ │ │ │ @@ -121191,15 +121191,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2bfe54 │ │ │ │ ldr r9, [pc, #196] @ 2bfe58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99a390 │ │ │ │ + bl 99a398 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 24b210 │ │ │ │ ldr r1, [pc, #168] @ 2bfe5c │ │ │ │ mov r2, #8 │ │ │ │ @@ -121212,44 +121212,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 248a50 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99cd10 │ │ │ │ + bl 99cd18 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bfdc4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99d234 │ │ │ │ + bl 99d23c │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bfce8 │ │ │ │ ldr r3, [pc, #80] @ 2bfe60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfd24 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2b377c │ │ │ │ b 2bfd24 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ mvn r0, #0 │ │ │ │ b 2bfd48 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r8, asr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, pc, ip, lsl sl @ │ │ │ │ addseq sl, lr, r4, asr #27 │ │ │ │ - ldrsbeq r7, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r0, r2, r8, ror sp │ │ │ │ - rsbseq r0, r2, r8, asr sp │ │ │ │ + rsbseq r7, ip, r4, ror #19 │ │ │ │ + rsbseq r0, r2, r8, lsl #27 │ │ │ │ + rsbseq r0, r2, r8, ror #26 │ │ │ │ @ instruction: 0x009f98fc │ │ │ │ │ │ │ │ 002bfe64 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 2489d8 │ │ │ │ @@ -121276,15 +121276,15 @@ │ │ │ │ bl 2b5ea4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2b7ed4 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -121362,15 +121362,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -121432,18 +121432,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24872c │ │ │ │ b 2c00f0 │ │ │ │ addseq sl, lr, ip, asr #23 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rsbseq r0, r2, r0, lsl #23 │ │ │ │ + @ instruction: 0x00720b90 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r0, r2, r8, ror #20 │ │ │ │ - ldrsheq r0, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r0, r2, r8, ror sl │ │ │ │ + rsbseq r0, r2, ip, lsl #20 │ │ │ │ │ │ │ │ 002c0150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121451,15 +121451,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c0180 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 24ad60 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b6b24 │ │ │ │ + b 9b6b2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -121979,17 +121979,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sl, lr, r0, ror #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, lr, r0, lsr r6 │ │ │ │ - addeq sl, r6, r8, ror #17 │ │ │ │ - rsbseq r0, r2, r0, asr #3 │ │ │ │ - ldrsbeq r0, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + ldrsbeq r0, [r2], #-16 @ │ │ │ │ + rsbseq r0, r2, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122525,17 +122525,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sl, lr, r8, lsl r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, lr, r0, ror #27 │ │ │ │ - addeq sl, r6, r4, rrx │ │ │ │ - rsbseq pc, r1, ip, lsr r9 @ │ │ │ │ - rsbseq pc, r1, r8, asr r9 @ │ │ │ │ + addeq sl, r6, r4, ror r0 │ │ │ │ + rsbseq pc, r1, ip, asr #18 │ │ │ │ + rsbseq pc, r1, r8, ror #18 │ │ │ │ │ │ │ │ 002c1258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -122728,25 +122728,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -122778,15 +122778,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 24b210 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2c165c │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 248ce4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -122800,15 +122800,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -123123,15 +123123,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2c18c4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b408 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2c1dcc │ │ │ │ bl 2a90a0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248af8 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123151,15 +123151,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 24a61c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b408 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2c1dcc │ │ │ │ bl 2a90a0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248af8 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123213,15 +123213,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2b7e54 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2c1dd0 │ │ │ │ ldr r3, [pc, #156] @ 2c1dac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -123259,17 +123259,17 @@ │ │ │ │ bl 248858 │ │ │ │ mvn r0, #0 │ │ │ │ b 2c1d04 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, lr, r4, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addeq r9, r6, ip, lsr #17 │ │ │ │ + @ instruction: 0x008698bc │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq ip, r1, ip, lsr #10 │ │ │ │ + rsbseq ip, r1, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r8, lr, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -123279,15 +123279,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 248aa4 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 24980c │ │ │ │ @@ -123398,15 +123398,15 @@ │ │ │ │ beq 2c2110 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2c20b4 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -123442,15 +123442,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b7e54 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -123525,18 +123525,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24872c │ │ │ │ b 2c21a4 │ │ │ │ umullseq r8, lr, ip, fp │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ andeq r2, r0, r8, lsr #31 │ │ │ │ - ldrsbeq lr, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq lr, r1, ip, ror #19 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq lr, r1, r0, lsr sl │ │ │ │ - rsbseq lr, r1, r0, ror #18 │ │ │ │ + rsbseq lr, r1, r0, asr #20 │ │ │ │ + rsbseq lr, r1, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2c24a4 │ │ │ │ @@ -123656,15 +123656,15 @@ │ │ │ │ bgt 2c22bc │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2c245c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2c245c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -123683,15 +123683,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2c2434 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ b 2c2460 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2c24b0 │ │ │ │ ldr r3, [pc, #60] @ 2c24a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -123860,15 +123860,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c2788 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -123886,15 +123886,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c2764 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ b 2c278c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c27d8 │ │ │ │ ldr r3, [pc, #60] @ 2c27d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124062,15 +124062,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c2ab0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124088,15 +124088,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c2a8c │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ b 2c2ab4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2b00 │ │ │ │ ldr r3, [pc, #60] @ 2c2afc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124243,32 +124243,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r8, r6, ip, asr #13 │ │ │ │ - umulleq r8, r6, r4, r6 │ │ │ │ - addeq r8, r6, ip, asr r6 │ │ │ │ - addeq r8, r6, r4, lsr #12 │ │ │ │ - addeq r8, r6, r4, ror #11 │ │ │ │ + ldrdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, r4, lsr #13 │ │ │ │ + addeq r8, r6, ip, ror #12 │ │ │ │ + addeq r8, r6, r4, lsr r6 │ │ │ │ + strdeq r8, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -124483,15 +124483,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2c2f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e7cbc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r8, asr #8 │ │ │ │ + addeq r8, r6, r8, asr r4 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ @ instruction: 0x009e7af8 │ │ │ │ @ instruction: 0x009e7ab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -124555,15 +124555,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r8, r6, r8, ror r1 │ │ │ │ + addeq r8, r6, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2c3490 │ │ │ │ mov r7, r3 │ │ │ │ @@ -124611,15 +124611,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2c346c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ mov r0, r8 │ │ │ │ bl 24a73c │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24a700 │ │ │ │ @@ -124695,15 +124695,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2b7e54 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2c34a8 │ │ │ │ ldr r3, [pc, #92] @ 2c3494 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -125233,15 +125233,15 @@ │ │ │ │ b 2c3bf0 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2c3b1c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, lr, ip, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r8, asr #25 │ │ │ │ + ldrdeq r7, [r6], r8 │ │ │ │ addseq r7, lr, r0, lsr r2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -125252,15 +125252,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2c4bbc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c4488 │ │ │ │ @@ -125306,25 +125306,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2c4bc0 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ cmp r0, #1 │ │ │ │ ble 2c4024 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -125450,20 +125450,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d66a8 │ │ │ │ + bl 9d66b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d6680 │ │ │ │ + bl 9d6688 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c4140 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2c3d9c │ │ │ │ @@ -125643,15 +125643,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2c4970 │ │ │ │ @@ -125752,15 +125752,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2c4bdc │ │ │ │ bl 24b210 │ │ │ │ ldr r3, [pc, #1860] @ 2c4be0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 991a24 │ │ │ │ + bl 991a2c │ │ │ │ b 2c3cf8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3ef8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2c3e40 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c40b4 │ │ │ │ @@ -125803,15 +125803,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2c4534 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2c5b1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2c4594 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2c46b0 │ │ │ │ @@ -126023,15 +126023,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2c43b4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -126206,26 +126206,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2c3e8c │ │ │ │ mov ip, #0 │ │ │ │ b 2c410c │ │ │ │ addseq r6, lr, r4, asr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r7, r6, r0, lsl r5 │ │ │ │ - addeq r7, r6, r4, lsl #6 │ │ │ │ + addeq r7, r6, r0, lsr #10 │ │ │ │ + addeq r7, r6, r4, lsl r3 │ │ │ │ addseq r6, lr, r8, asr #21 │ │ │ │ - addeq r7, r6, r0, lsr #2 │ │ │ │ + addeq r7, r6, r0, lsr r1 │ │ │ │ addseq r6, lr, r8, lsr r9 │ │ │ │ - addeq r7, r6, r0, lsr #1 │ │ │ │ - addeq r7, r6, ip, lsl r0 │ │ │ │ + strheq r7, [r6], r0 │ │ │ │ + addeq r7, r6, ip, lsr #32 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ addseq r6, lr, r4, lsl #9 │ │ │ │ - ldrdeq r6, [r6], r4 │ │ │ │ - umulleq r6, r6, r8, fp @ │ │ │ │ + addeq r6, r6, r4, ror #23 │ │ │ │ + addeq r6, r6, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -126247,15 +126247,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2c4cc0 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2c4ca0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -126323,15 +126323,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq r6, r6, r0, r6 @ │ │ │ │ + addeq r6, r6, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -126369,15 +126369,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2c5810 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d666c │ │ │ │ + bl 9d6674 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c57a4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2c56dc │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -126387,15 +126387,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2c5814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2c57fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -126994,16 +126994,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2c5118 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2c4fe0 │ │ │ │ - umulleq r6, r6, r0, r4 @ │ │ │ │ - addeq r6, r6, ip, asr #8 │ │ │ │ + addeq r6, r6, r0, lsr #9 │ │ │ │ + addeq r6, r6, ip, asr r4 │ │ │ │ │ │ │ │ 002c5818 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -127038,28 +127038,28 @@ │ │ │ │ bl 24ad60 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2c5870 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b6b24 │ │ │ │ + b 9b6b2c │ │ │ │ │ │ │ │ 002c58e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -127311,21 +127311,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -127440,15 +127440,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r5, r6, r0, ror #15 │ │ │ │ + strdeq r5, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127750,19 +127750,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r4, lr, r8, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, lr, r0, asr sl │ │ │ │ - addeq r5, r6, r0, asr #8 │ │ │ │ + addeq r5, r6, r0, asr r4 │ │ │ │ addseq r4, lr, ip, lsl r8 │ │ │ │ - ldrdeq r5, [r6], ip │ │ │ │ - rsbseq sl, r1, r8, lsl #17 │ │ │ │ - @ instruction: 0x0071a89c │ │ │ │ + addeq r5, r6, ip, ror #5 │ │ │ │ + @ instruction: 0x0071a898 │ │ │ │ + rsbseq sl, r1, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -127993,15 +127993,15 @@ │ │ │ │ bhi 2c65ec │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -128018,15 +128018,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2c685c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -128857,20 +128857,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r3, lr, ip, asr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, r0, ror #9 │ │ │ │ addseq r3, lr, ip, asr r8 │ │ │ │ addseq r3, lr, r4, lsl r8 │ │ │ │ - addeq r4, r6, ip, lsl #3 │ │ │ │ - rsbseq r9, r1, r8, lsr r7 │ │ │ │ - rsbseq r9, r1, ip, asr #14 │ │ │ │ + umulleq r4, r6, ip, r1 │ │ │ │ + rsbseq r9, r1, r8, asr #14 │ │ │ │ + rsbseq r9, r1, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129223,19 +129223,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r3, lr, r0, lsl #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsl #30 │ │ │ │ + addeq r3, r6, ip, lsl pc │ │ │ │ @ instruction: 0x009e32f4 │ │ │ │ - ldrdeq r3, [r6], r4 │ │ │ │ - rsbseq r9, r1, r0, lsl #3 │ │ │ │ - @ instruction: 0x00719194 │ │ │ │ + addeq r3, r6, r4, ror #23 │ │ │ │ + @ instruction: 0x00719190 │ │ │ │ + rsbseq r9, r1, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129586,19 +129586,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r3, lr, ip, asr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, asr r9 │ │ │ │ + addeq r3, r6, ip, ror #18 │ │ │ │ addseq r2, lr, r4, asr #26 │ │ │ │ - addeq r3, r6, r8, lsr #12 │ │ │ │ - ldrsbeq r8, [r1], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r8, r1, r8, ror #23 │ │ │ │ + addeq r3, r6, r8, lsr r6 │ │ │ │ + rsbseq r8, r1, r4, ror #23 │ │ │ │ + ldrsheq r8, [r1], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -130334,20 +130334,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e24b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00862dbc │ │ │ │ + addeq r2, r6, ip, asr #27 │ │ │ │ addseq r2, lr, r8, asr #2 │ │ │ │ addseq r2, lr, r0, lsl #2 │ │ │ │ - addeq r2, r6, r8, ror sl │ │ │ │ - rsbseq r8, r1, r4, lsr #32 │ │ │ │ - rsbseq r8, r1, r8, lsr r0 │ │ │ │ + addeq r2, r6, r8, lsl #21 │ │ │ │ + rsbseq r8, r1, r4, lsr r0 │ │ │ │ + rsbseq r8, r1, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130700,19 +130700,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r1, lr, ip, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r6], r8 │ │ │ │ + addeq r2, r6, r8, lsl #16 │ │ │ │ addseq r1, lr, r0, ror #23 │ │ │ │ - addeq r2, r6, r0, asr #9 │ │ │ │ - rsbseq r7, r1, ip, ror #20 │ │ │ │ - rsbseq r7, r1, r0, lsl #21 │ │ │ │ + ldrdeq r2, [r6], r0 │ │ │ │ + rsbseq r7, r1, ip, ror sl │ │ │ │ + @ instruction: 0x00717a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131063,19 +131063,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r1, lr, r8, lsr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r8, asr #4 │ │ │ │ + addeq r2, r6, r8, asr r2 │ │ │ │ addseq r1, lr, r0, lsr r6 │ │ │ │ - addeq r1, r6, r4, lsl pc │ │ │ │ - rsbseq r7, r1, r0, asr #9 │ │ │ │ - ldrsbeq r7, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + addeq r1, r6, r4, lsr #30 │ │ │ │ + ldrsbeq r7, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r7, r1, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -131821,20 +131821,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r1, lr, r4, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r8, asr r6 │ │ │ │ + addeq r1, r6, r8, ror #12 │ │ │ │ addseq r0, lr, r4, asr sl │ │ │ │ addseq r0, lr, r4, lsl #20 │ │ │ │ - addeq r1, r6, ip, lsr r3 │ │ │ │ - rsbseq r6, r1, r8, ror #17 │ │ │ │ - ldrsheq r6, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r1, r6, ip, asr #6 │ │ │ │ + ldrsheq r6, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r6, r1, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132580,20 +132580,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r0, lr, r8, lsr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r6, ip, ror sl │ │ │ │ + addeq r0, r6, ip, lsl #21 │ │ │ │ addseq pc, sp, r8, ror lr @ │ │ │ │ addseq pc, sp, r8, lsr #28 │ │ │ │ - addeq r0, r6, r0, ror #14 │ │ │ │ - rsbseq r5, r1, ip, lsl #26 │ │ │ │ - rsbseq r5, r1, r0, lsr #26 │ │ │ │ + addeq r0, r6, r0, ror r7 │ │ │ │ + rsbseq r5, r1, ip, lsl sp │ │ │ │ + rsbseq r5, r1, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -133350,20 +133350,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq pc, sp, ip, asr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, r4, ror lr @ │ │ │ │ + addeq pc, r5, r4, lsl #29 │ │ │ │ addseq pc, sp, r0, ror r2 @ │ │ │ │ addseq pc, sp, r0, lsr #4 │ │ │ │ - addeq pc, r5, r8, asr fp @ │ │ │ │ - rsbseq r5, r1, r4, lsl #2 │ │ │ │ - rsbseq r5, r1, r8, lsl r1 │ │ │ │ + addeq pc, r5, r8, ror #22 │ │ │ │ + rsbseq r5, r1, r4, lsl r1 │ │ │ │ + rsbseq r5, r1, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134120,20 +134120,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq lr, sp, r4, asr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, ip, ror #4 │ │ │ │ + addeq pc, r5, ip, ror r2 @ │ │ │ │ addseq lr, sp, r8, ror #12 │ │ │ │ addseq lr, sp, r8, lsl r6 │ │ │ │ - addeq lr, r5, r0, asr pc │ │ │ │ - ldrsheq r4, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r4, r1, r0, lsl r5 │ │ │ │ + addeq lr, r5, r0, ror #30 │ │ │ │ + rsbseq r4, r1, ip, lsl #10 │ │ │ │ + rsbseq r4, r1, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -134148,15 +134148,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2ccbc0 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -134229,15 +134229,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2cc930 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2cd214 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -134262,15 +134262,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2cd1e0 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -134829,19 +134829,19 @@ │ │ │ │ bl 24872c │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2cc9ac │ │ │ │ addseq lr, sp, r4, asr #7 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ andeq r2, r0, r8, lsr #31 │ │ │ │ - rsbseq r4, r1, r0, lsr #4 │ │ │ │ + rsbseq r4, r1, r0, lsr r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r3, r1, ip, asr sl │ │ │ │ - rsbseq r3, r1, r4, lsr r9 │ │ │ │ + rsbseq r3, r1, ip, ror #20 │ │ │ │ + rsbseq r3, r1, r4, asr #18 │ │ │ │ │ │ │ │ 002cd230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -134891,22 +134891,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 24ad60 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b6b24 │ │ │ │ + b 9b6b2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2cd5c4 │ │ │ │ ldr r3, [pc, #656] @ 2cd5c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -134994,22 +134994,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2cd5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cd4d0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd41c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -135035,66 +135035,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #168] @ 2cd5f0 │ │ │ │ ldr r3, [pc, #168] @ 2cd5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2cd5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd384 │ │ │ │ ldr r0, [pc, #124] @ 2cd5fc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd4b8 │ │ │ │ ldr r0, [pc, #100] @ 2cd600 │ │ │ │ ldr r3, [pc, #100] @ 2cd604 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2cd608 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd384 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r0, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, sp, r8, asr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, sp, ip, ror #14 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00713790 │ │ │ │ + rsbseq r3, r1, r0, lsr #15 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrheq r2, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq r3, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r2, r1, r4, lsr sp │ │ │ │ - rsbseq r3, r1, r0, lsr #14 │ │ │ │ - rsbseq r2, fp, r8, ror #16 │ │ │ │ - rsbseq r3, r1, r4, asr r7 │ │ │ │ - rsbseq r2, r1, ip, asr sp │ │ │ │ + rsbseq r2, fp, ip, asr #17 │ │ │ │ + rsbseq r3, r1, r0, asr #15 │ │ │ │ + rsbseq r2, r1, r4, asr #26 │ │ │ │ + rsbseq r3, r1, r0, lsr r7 │ │ │ │ + rsbseq r2, fp, r8, ror r8 │ │ │ │ + rsbseq r3, r1, r4, ror #14 │ │ │ │ + rsbseq r2, r1, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2cdae8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135171,55 +135171,55 @@ │ │ │ │ bne 2cd804 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a81b8 │ │ │ │ + bl 7a81c0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2cd914 │ │ │ │ ldr fp, [pc, #916] @ 2cdb04 │ │ │ │ ldr r9, [pc, #916] @ 2cdb08 │ │ │ │ ldr sl, [pc, #916] @ 2cdb0c │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #884] @ 2cdb10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac614 │ │ │ │ + bl 7ac61c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2cd944 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a8950 │ │ │ │ + bl 7a8958 │ │ │ │ ldr r1, [pc, #816] @ 2cdb14 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a8698 │ │ │ │ + bl 7a86a0 │ │ │ │ b 2cd69c │ │ │ │ bl 249044 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2cd744 │ │ │ │ ldr r3, [pc, #768] @ 2cdb18 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -135228,22 +135228,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2cdb1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2cd71c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135266,38 +135266,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #576] @ 2cdb24 │ │ │ │ ldr r3, [pc, #576] @ 2cdb28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2cdb2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd680 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2cda14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cb0 │ │ │ │ b 2cd69c │ │ │ │ ldr r3, [pc, #484] @ 2cdb30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135315,43 +135315,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #396] @ 2cdb34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2cdb38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd7d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2cdb3c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd860 │ │ │ │ ldr r0, [pc, #336] @ 2cdb40 │ │ │ │ ldr r3, [pc, #336] @ 2cdb44 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2cdb48 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd680 │ │ │ │ ldr r3, [pc, #260] @ 2cdb20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd930 │ │ │ │ ldr r3, [pc, #208] @ 2cdb00 │ │ │ │ @@ -135367,76 +135367,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #212] @ 2cdb4c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2cdb50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd930 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2cdb54 │ │ │ │ ldr r0, [pc, #168] @ 2cdb58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd7d4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2cdb5c │ │ │ │ ldr r0, [pc, #144] @ 2cdb60 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cd930 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r4, ror #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009dd4bc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, sp, r0, ror r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq sp, r0, ip, asr #29 │ │ │ │ - rsbseq sp, r0, r8, ror #29 │ │ │ │ - addeq lr, r5, r8, lsl #8 │ │ │ │ - rsbseq r3, r1, r8, asr r6 │ │ │ │ + ldrsbeq sp, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + ldrsheq sp, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + addeq lr, r5, r8, lsl r4 │ │ │ │ + rsbseq r3, r1, r8, ror #12 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrheq r3, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, r1, r8, asr #9 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq r2, fp, r0, lsr #10 │ │ │ │ - ldrsbeq r3, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x00712998 │ │ │ │ + rsbseq r2, fp, r0, lsr r5 │ │ │ │ + rsbseq r3, r1, r4, ror #9 │ │ │ │ + rsbseq r2, r1, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, lsr #2 │ │ │ │ - ldrheq r8, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r3, r1, ip, lsr r4 │ │ │ │ - @ instruction: 0x00713390 │ │ │ │ - rsbseq r2, fp, r4, lsl r4 │ │ │ │ - rsbseq r3, r1, r0, asr #7 │ │ │ │ - rsbseq r2, r1, r8, lsl #18 │ │ │ │ - rsbseq r3, r1, r4, ror #6 │ │ │ │ - rsbseq r2, r1, ip, lsl #16 │ │ │ │ - ldrheq r8, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r8, r8, r8, asr #9 │ │ │ │ + rsbseq r3, r1, ip, asr #8 │ │ │ │ rsbseq r3, r1, r0, lsr #7 │ │ │ │ - rsbseq r3, r1, r0, lsl r3 │ │ │ │ - rsbseq r2, r1, r8, lsr r8 │ │ │ │ + rsbseq r2, fp, r4, lsr #8 │ │ │ │ + ldrsbeq r3, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r2, r1, r8, lsl r9 │ │ │ │ + rsbseq r3, r1, r4, ror r3 │ │ │ │ + rsbseq r2, r1, ip, lsl r8 │ │ │ │ + rsbseq r8, r8, r4, asr #7 │ │ │ │ + ldrheq r3, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r3, r1, r0, lsr #6 │ │ │ │ + rsbseq r2, r1, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2cdeac │ │ │ │ ldr r3, [pc, #816] @ 2cdeb0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135445,15 +135445,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b0e3c │ │ │ │ + bl 7b0e44 │ │ │ │ ldr r5, [pc, #772] @ 2cdeb4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2cdc24 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cdc1c │ │ │ │ @@ -135462,15 +135462,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2cdebc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -135480,25 +135480,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 249044 │ │ │ │ b 2cdbc4 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [pc, #644] @ 2cdec0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cdd30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cb0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ ldr r2, [pc, #608] @ 2cdec4 │ │ │ │ ldr r3, [pc, #584] @ 2cdeb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135566,26 +135566,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #324] @ 2cded8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2cdedc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cdc4c │ │ │ │ ldr r3, [pc, #264] @ 2cdecc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cdce4 │ │ │ │ ldr r3, [pc, #248] @ 2cded0 │ │ │ │ @@ -135602,72 +135602,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #188] @ 2cdee0 │ │ │ │ ldr r2, [pc, #188] @ 2cdee4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2cdee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cdce4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2cdeec │ │ │ │ ldr r0, [pc, #136] @ 2cdef0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cdc4c │ │ │ │ ldr r1, [pc, #112] @ 2cdef4 │ │ │ │ ldr r3, [pc, #112] @ 2cdef8 │ │ │ │ ldr r0, [pc, #112] @ 2cdefc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cdce4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq ip, sp, r8, pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sp, r8, ror #30 │ │ │ │ andeq r3, r0, r0, rrx │ │ │ │ - addeq sp, r5, r8, lsl #31 │ │ │ │ + umulleq sp, r5, r8, pc @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009dceb0 │ │ │ │ - addeq sp, r5, r8, ror #28 │ │ │ │ + addeq sp, r5, r8, ror lr │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r3, [r1], #-12 @ │ │ │ │ - ldrsheq r2, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r1, fp, r0, ror #31 │ │ │ │ - rsbseq r3, r1, r0, lsl #1 │ │ │ │ - rsbseq r2, r1, r4, asr r4 │ │ │ │ - rsbseq r3, r1, ip, lsr #32 │ │ │ │ - rsbseq r2, r1, r0, lsr #9 │ │ │ │ - rsbseq r1, fp, ip, ror pc │ │ │ │ - rsbseq r3, r1, r8, lsl r0 │ │ │ │ - rsbseq r2, r1, r8, ror r4 │ │ │ │ + rsbseq r3, r1, ip, lsl #2 │ │ │ │ + rsbseq r2, r1, r0, lsl #10 │ │ │ │ + ldrsheq r1, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00713090 │ │ │ │ + rsbseq r2, r1, r4, ror #8 │ │ │ │ + rsbseq r3, r1, ip, lsr r0 │ │ │ │ + ldrheq r2, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r1, fp, ip, lsl #31 │ │ │ │ + rsbseq r3, r1, r8, lsr #32 │ │ │ │ + rsbseq r2, r1, r8, lsl #9 │ │ │ │ │ │ │ │ 002cdf00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -135695,28 +135695,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b0e3c │ │ │ │ + bl 7b0e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce00c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce004 │ │ │ │ ldr r2, [pc, #136] @ 2ce02c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2ce030 │ │ │ │ ldr r3, [pc, #92] @ 2ce028 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -135732,15 +135732,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 249044 │ │ │ │ b 2cdf9c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cb0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ b 2cdfc0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dcbb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq ip, sp, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -135755,23 +135755,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b0e3c │ │ │ │ + bl 7b0e44 │ │ │ │ ldr r5, [pc, #176] @ 2ce130 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2ce0dc │ │ │ │ bl 2b7cb0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ ldr r2, [pc, #148] @ 2ce134 │ │ │ │ ldr r3, [pc, #136] @ 2ce12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135794,15 +135794,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2ce098 │ │ │ │ bl 249044 │ │ │ │ b 2ce0ec │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @@ -135829,51 +135829,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ce278 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2ce26c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7abf50 │ │ │ │ + bl 7abf58 │ │ │ │ ldr r9, [pc, #420] @ 2ce344 │ │ │ │ ldr r7, [pc, #420] @ 2ce348 │ │ │ │ ldr sl, [pc, #420] @ 2ce34c │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #384] @ 2ce350 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac614 │ │ │ │ + bl 7ac61c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #344] @ 2ce354 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce288 │ │ │ │ ldr r1, [pc, #320] @ 2ce358 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac150 │ │ │ │ + bl 7ac158 │ │ │ │ ldr r2, [pc, #300] @ 2ce35c │ │ │ │ ldr r3, [pc, #264] @ 2ce33c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135912,53 +135912,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #128] @ 2ce36c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ce210 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce374 │ │ │ │ ldr r0, [pc, #84] @ 2ce378 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ce210 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009dc9b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sp, r4, lsr #19 │ │ │ │ - @ instruction: 0x0070d49c │ │ │ │ - ldrheq sp, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - addeq sp, r5, r4, lsl #20 │ │ │ │ - ldrsheq r2, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sp, r0, ip, lsr #9 │ │ │ │ + rsbseq sp, r0, r8, asr #9 │ │ │ │ + addeq sp, r5, r4, lsl sl │ │ │ │ + rsbseq r2, r1, r8, lsl #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ addseq ip, sp, r4, ror #17 │ │ │ │ andeq r3, r0, r8, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, ip, ip, ror pc │ │ │ │ - ldrsheq r2, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r2, ip, r8, asr #30 │ │ │ │ - rsbseq r2, r1, r8, lsr #22 │ │ │ │ + rsbseq r2, ip, ip, lsl #31 │ │ │ │ + rsbseq r2, r1, r8, lsl #22 │ │ │ │ + rsbseq r2, ip, r8, asr pc │ │ │ │ + rsbseq r2, r1, r8, lsr fp │ │ │ │ │ │ │ │ 002ce37c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -135983,57 +135983,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a81b8 │ │ │ │ + bl 7a81c0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ce4e4 │ │ │ │ ldr fp, [pc, #440] @ 2ce5c0 │ │ │ │ ldr r8, [pc, #440] @ 2ce5c4 │ │ │ │ ldr sl, [pc, #440] @ 2ce5c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #408] @ 2ce5cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac614 │ │ │ │ + bl 7ac61c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #368] @ 2ce5d0 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce504 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a8950 │ │ │ │ + bl 7a8958 │ │ │ │ ldr r1, [pc, #336] @ 2ce5d4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a8698 │ │ │ │ + bl 7a86a0 │ │ │ │ ldr r2, [pc, #304] @ 2ce5d8 │ │ │ │ ldr r3, [pc, #268] @ 2ce5b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136044,15 +136044,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cb0 │ │ │ │ b 2ce4a0 │ │ │ │ bl 249044 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2ce3d0 │ │ │ │ ldr r3, [pc, #208] @ 2ce5dc │ │ │ │ @@ -136073,53 +136073,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #128] @ 2ce5e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ce474 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce5f0 │ │ │ │ ldr r0, [pc, #84] @ 2ce5f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ce474 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, ror r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sp, r0, ror #14 │ │ │ │ - rsbseq sp, r0, r4, lsr r2 │ │ │ │ - rsbseq sp, r0, r0, asr r2 │ │ │ │ - umulleq sp, r5, ip, r7 │ │ │ │ - rsbseq r2, r1, ip, lsr #21 │ │ │ │ + rsbseq sp, r0, r4, asr #4 │ │ │ │ + rsbseq sp, r0, r0, ror #4 │ │ │ │ + addeq sp, r5, ip, lsr #15 │ │ │ │ + ldrheq r2, [r1], #-172 @ 0xffffff54 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq ip, sp, ip, ror #12 │ │ │ │ andeq r3, r0, r8, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r7, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r1, ip, ror r8 │ │ │ │ - rsbseq r7, r8, r4, asr #17 │ │ │ │ - ldrheq r2, [r1], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r7, r8, r8, lsl #18 │ │ │ │ + rsbseq r2, r1, ip, lsl #17 │ │ │ │ + ldrsbeq r7, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r2, r1, r0, asr #17 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -136177,15 +136177,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce6b0 │ │ │ │ ldr r5, [pc, #1400] @ 2cec68 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf068 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2cec6c │ │ │ │ ldr r3, [pc, #1364] @ 2cec70 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -136209,15 +136209,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce83c │ │ │ │ ldr r1, [pc, #1284] @ 2cec78 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2cec7c │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -136232,17 +136232,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 990e10 │ │ │ │ + bl 990e18 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2cec84 │ │ │ │ ldr r3, [pc, #1104] @ 2cec4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -136258,34 +136258,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b6af4 │ │ │ │ + bl 9b6afc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cee44 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2cec88 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2cec8c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b68e8 │ │ │ │ + bl 9b68f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -136421,15 +136421,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136438,15 +136438,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2cec94 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ce9e8 │ │ │ │ mov r6, r3 │ │ │ │ b 2ce6e8 │ │ │ │ ldr r1, [pc, #368] @ 2cec98 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -136463,15 +136463,15 @@ │ │ │ │ bne 2cef24 │ │ │ │ ldr r0, [pc, #312] @ 2cec9c │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2cea5c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -136495,20 +136495,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2ceca0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136521,47 +136521,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009dc4dc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ addseq ip, sp, r4, lsr #9 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r1, r8, ror #16 │ │ │ │ - rsbseq r2, r1, r8, asr #16 │ │ │ │ + rsbseq r2, r1, r8, ror r8 │ │ │ │ + rsbseq r2, r1, r8, asr r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq r2, r1, r0, lsl #16 │ │ │ │ + rsbseq r2, r1, r0, lsl r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r0, r1, r8, lsr #27 │ │ │ │ - rsbseq r0, r1, r4, ror sp │ │ │ │ - rsbseq r2, r1, r0, ror #14 │ │ │ │ - rsbseq r2, r1, ip, lsr #14 │ │ │ │ + ldrheq r0, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r0, r1, r4, lsl #27 │ │ │ │ + rsbseq r2, r1, r0, ror r7 │ │ │ │ + rsbseq r2, r1, ip, lsr r7 │ │ │ │ addseq ip, sp, ip, lsl r3 │ │ │ │ - rsbseq r0, r1, r8, lsl #25 │ │ │ │ - @ instruction: 0x00712698 │ │ │ │ + @ instruction: 0x00710c98 │ │ │ │ + rsbseq r2, r1, r8, lsr #13 │ │ │ │ andeq r3, r0, r4, lsl r1 │ │ │ │ - rsbseq r2, r1, r8, lsl #11 │ │ │ │ + @ instruction: 0x00712598 │ │ │ │ andeq r1, r0, ip, ror lr │ │ │ │ - rsbseq r2, r1, r0, lsr #8 │ │ │ │ - rsbseq r0, r1, r4, lsl #18 │ │ │ │ - rsbseq r0, r1, r4, asr #15 │ │ │ │ - ldrsheq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, r1, r0, lsr r4 │ │ │ │ + rsbseq r0, r1, r4, lsl r9 │ │ │ │ + ldrsbeq r0, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r0, r1, r8, lsl #14 │ │ │ │ andeq r1, r0, r4, lsl pc │ │ │ │ - rsbseq r2, r1, ip, asr #1 │ │ │ │ - rsbseq r1, r1, r4, lsr #31 │ │ │ │ - rsbseq r2, r1, r4, asr #2 │ │ │ │ + ldrsbeq r2, [r1], #-12 @ │ │ │ │ + ldrheq r1, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r2, r1, r4, asr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r1, r8, ror #1 │ │ │ │ - ldrheq r1, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r2, r1, r4, ror #1 │ │ │ │ - strdeq ip, [r5], ip @ │ │ │ │ - rsbseq r1, r1, ip, lsr lr │ │ │ │ + ldrsheq r2, [r1], #-8 @ │ │ │ │ + rsbseq r1, r1, r8, asr #31 │ │ │ │ + ldrsheq r2, [r1], #-4 @ │ │ │ │ + addeq ip, r5, ip, lsl #22 │ │ │ │ + rsbseq r1, r1, ip, asr #28 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -136575,15 +136575,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2ceca4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -136599,46 +136599,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2cee00 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b6f5c │ │ │ │ + bl 9b6f64 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9ac9d0 │ │ │ │ + bl 9ac9d8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2ceca8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ b 2ce780 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b6b18 │ │ │ │ + bl 9b6b20 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b6b24 │ │ │ │ + bl 9b6b2c │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136651,15 +136651,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b6d50 │ │ │ │ + bl 9b6d58 │ │ │ │ b 2ce854 │ │ │ │ ldr r1, [pc, #-456] @ 2cecac │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2ce9c8 │ │ │ │ ldr r1, [pc, #-452] @ 2cecc4 │ │ │ │ @@ -136679,15 +136679,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136696,29 +136696,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2cecb0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce9c8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136727,23 +136727,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2cecb4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ceb78 │ │ │ │ ldr r0, [pc, #-748] @ 2cecb8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ce9e8 │ │ │ │ ldr r3, [pc, #-776] @ 2cecbc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2ced08 │ │ │ │ ldr r3, [pc, #-792] @ 2cecc0 │ │ │ │ @@ -136766,45 +136766,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2ceccc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ced14 │ │ │ │ mvn r0, #0 │ │ │ │ b 2ce7f0 │ │ │ │ ldr r0, [pc, #-936] @ 2cecd0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2ce9c8 │ │ │ │ ldr r0, [pc, #-968] @ 2cecd4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ced14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2cecd8 │ │ │ │ ldr r0, [pc, #-996] @ 2cecdc │ │ │ │ ldr r2, [pc, #-996] @ 2cece0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136812,26 +136812,26 @@ │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 991e68 │ │ │ │ + bl 991e70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce5f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cf0ec │ │ │ │ ldr r5, [pc, #48] @ 2cf134 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 990d64 │ │ │ │ + bl 990d6c │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 990308 │ │ │ │ + bl 990310 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -136869,15 +136869,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -136891,18 +136891,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009db9b4 │ │ │ │ adceq sp, sl, r8, lsl r4 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r1, r1, r4, asr sp │ │ │ │ - addeq ip, r5, ip, asr #19 │ │ │ │ - ldrsheq r1, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq pc, r0, ip, lsl #25 │ │ │ │ + rsbseq r1, r1, r4, ror #26 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + rsbseq r1, r1, ip, lsl #26 │ │ │ │ + @ instruction: 0x0070fc9c │ │ │ │ │ │ │ │ 002cf22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -136954,15 +136954,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [pc, #280] @ 2cf434 │ │ │ │ ldr r3, [pc, #244] @ 2cf414 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136995,52 +136995,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2cf444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cf298 │ │ │ │ ldr r0, [pc, #88] @ 2cf448 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2cf298 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, r8, asr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq fp, sp, r4, r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq sp, [sl], r8 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r1, r1, r4, lsr #24 │ │ │ │ - rsbseq r1, r1, r8, lsl #24 │ │ │ │ + rsbseq r1, r1, r4, lsr ip │ │ │ │ + rsbseq r1, r1, r8, lsl ip │ │ │ │ adceq sp, sl, r0, lsr #5 │ │ │ │ @ instruction: 0x009db7f8 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq r1, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r1, r1, ip, lsl lr │ │ │ │ + rsbseq r1, r1, ip, ror #27 │ │ │ │ + rsbseq r1, r1, ip, lsr #28 │ │ │ │ │ │ │ │ 002cf44c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2cf4fc │ │ │ │ @@ -137066,33 +137066,33 @@ │ │ │ │ beq 2cf4d0 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 990e10 │ │ │ │ + bl 990e18 │ │ │ │ b 2cf4d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [pc, #44] @ 2cf50c │ │ │ │ ldr r1, [pc, #44] @ 2cf510 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ addseq fp, sp, ip, lsr #13 │ │ │ │ adceq sp, sl, ip, lsr #2 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r1, r1, r4, ror #20 │ │ │ │ + rsbseq r1, r1, r4, ror sl │ │ │ │ strheq sp, [sl], r8 @ │ │ │ │ - rsbseq r1, r1, r4, lsl #20 │ │ │ │ + rsbseq r1, r1, r4, lsl sl │ │ │ │ │ │ │ │ 002cf514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2cf654 │ │ │ │ @@ -137115,20 +137115,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2cf590 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b6af4 │ │ │ │ + bl 9b6afc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf60c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b6f5c │ │ │ │ + bl 9b6f64 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -137137,49 +137137,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf5f0 │ │ │ │ ldr r1, [pc, #140] @ 2cf660 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b8788 │ │ │ │ ldr r1, [pc, #108] @ 2cf664 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf64c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf590 │ │ │ │ ldr r2, [pc, #60] @ 2cf668 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cf590 │ │ │ │ bl 249044 │ │ │ │ b 2cf618 │ │ │ │ addseq fp, sp, r8, ror #11 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0070ff9c │ │ │ │ - rsbseq pc, r0, r4, lsl pc @ │ │ │ │ - ldrsheq pc, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq pc, r0, ip, lsr #31 │ │ │ │ + rsbseq pc, r0, r4, lsr #30 │ │ │ │ + rsbseq pc, r0, r0, lsl #30 │ │ │ │ andeq r3, r0, r0, rrx │ │ │ │ │ │ │ │ 002cf66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137229,26 +137229,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf6ec │ │ │ │ ldr r1, [pc, #52] @ 2cf770 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2cf514 │ │ │ │ addseq fp, sp, ip, lsl #9 │ │ │ │ adceq ip, sl, ip, lsl #30 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r1, r1, r8, asr #16 │ │ │ │ + rsbseq r1, r1, r8, asr r8 │ │ │ │ adceq ip, sl, ip, asr #29 │ │ │ │ - rsbseq r1, r1, r0, lsr #16 │ │ │ │ + rsbseq r1, r1, r0, lsr r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - ldrheq r1, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r1, r1, r4, asr #15 │ │ │ │ │ │ │ │ 002cf774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2cf824 │ │ │ │ @@ -137263,41 +137263,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 2489d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 990c5c │ │ │ │ + bl 990c64 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ ldr r2, [pc, #80] @ 2cf828 │ │ │ │ ldr r1, [pc, #80] @ 2cf82c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 991a48 │ │ │ │ + bl 991a50 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq ip, sl, ip, lsl #28 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - rsbseq r1, r1, r8, ror #20 │ │ │ │ + rsbseq r1, r1, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2cfa98 │ │ │ │ mov r6, r0 │ │ │ │ @@ -137397,15 +137397,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7e54 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r6 │ │ │ │ bl 2b8788 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #184] @ 2cfab0 │ │ │ │ ldr r3, [pc, #160] @ 2cfa9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137447,17 +137447,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2cf914 │ │ │ │ addseq fp, sp, r0, asr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, sp, r8, lsl #5 │ │ │ │ - rsbseq r1, r1, r0, asr #4 │ │ │ │ + rsbseq r1, r1, r0, asr r2 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq pc, r0, ip, lsl #23 │ │ │ │ + @ instruction: 0x0070fb9c │ │ │ │ addseq fp, sp, ip, lsl r1 │ │ │ │ ldrsbeq fp, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2cfb84 │ │ │ │ @@ -137499,22 +137499,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7fd8 │ │ │ │ ldr r1, [pc, #36] @ 2cfb90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b8788 │ │ │ │ addseq fp, sp, r4, asr #32 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrsheq pc, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq pc, r0, ip, ror r9 @ │ │ │ │ + rsbseq pc, r0, r0, lsl #20 │ │ │ │ + rsbseq pc, r0, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2cfc30 │ │ │ │ ldr r3, [pc, #132] @ 2cfc34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137845,15 +137845,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 29e35c │ │ │ │ b 2cff68 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r4, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009dacd8 │ │ │ │ - rsbseq r0, r1, r8, lsl #25 │ │ │ │ + @ instruction: 0x00710c98 │ │ │ │ umullseq sl, sp, r4, fp │ │ │ │ addseq sl, sp, ip, lsl #22 │ │ │ │ @ instruction: 0x009daab4 │ │ │ │ │ │ │ │ 002d00e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -137949,15 +137949,15 @@ │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009da9b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, sp, r8, lsl #19 │ │ │ │ blne 2d0264 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbseq r7, fp, ip, asr #10 │ │ │ │ + rsbseq r7, fp, ip, asr r5 │ │ │ │ addseq sl, sp, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -138030,40 +138030,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d0408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0334 │ │ │ │ ldr r0, [pc, #56] @ 2d040c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0334 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r0, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, sp, r0, ror r8 │ │ │ │ addseq sl, sp, ip, asr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r1, r0, lsr #29 │ │ │ │ - ldrsbeq r0, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + ldrheq r0, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r0, r1, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -138162,29 +138162,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2d06d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0478 │ │ │ │ ldr r0, [pc, #244] @ 2d06dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0478 │ │ │ │ ldr r3, [pc, #224] @ 2d06e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0548 │ │ │ │ ldr r3, [pc, #188] @ 2d06d0 │ │ │ │ @@ -138201,54 +138201,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #132] @ 2d06e4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d06e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0548 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2d06ec │ │ │ │ ldr r0, [pc, #84] @ 2d06f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0548 │ │ │ │ @ instruction: 0x009da6d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009da6b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r0, asr #12 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r1, r8, lsl sp │ │ │ │ - rsbseq r0, r1, r4, asr sp │ │ │ │ + rsbseq r0, r1, r8, lsr #26 │ │ │ │ + rsbseq r0, r1, r4, ror #26 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq r0, r1, r0, lsr #26 │ │ │ │ - rsbseq pc, r0, r0, lsr #24 │ │ │ │ - rsbseq r0, r1, r8, ror #25 │ │ │ │ - rsbseq pc, r0, ip, ror #24 │ │ │ │ + rsbseq r0, r1, r0, lsr sp │ │ │ │ + rsbseq pc, r0, r0, lsr ip @ │ │ │ │ + ldrsheq r0, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq pc, r0, ip, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2d095c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -138324,28 +138324,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #308] @ 2d0980 │ │ │ │ ldr r3, [pc, #308] @ 2d0984 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d0988 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d07bc │ │ │ │ ldr r3, [pc, #240] @ 2d0974 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d07bc │ │ │ │ ldr r3, [pc, #224] @ 2d0978 │ │ │ │ @@ -138363,15 +138363,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #164] @ 2d098c │ │ │ │ ldr r3, [pc, #164] @ 2d0990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d0994 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -138382,48 +138382,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2d09a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d07bc │ │ │ │ ldr r0, [pc, #108] @ 2d09a4 │ │ │ │ ldr r3, [pc, #108] @ 2d09a8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2d09ac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d07bc │ │ │ │ @ instruction: 0x009da3fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009da3d8 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ addseq sl, sp, r4, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrheq pc, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r0, r1, r8, asr #22 │ │ │ │ - rsbseq pc, r0, r4, asr #20 │ │ │ │ - rsbseq pc, sl, ip, lsl r5 @ │ │ │ │ - rsbseq r0, r1, r4, asr #21 │ │ │ │ - rsbseq pc, r0, r8, lsr #19 │ │ │ │ - ldrsheq pc, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r0, r1, r0, lsl #21 │ │ │ │ - rsbseq pc, r0, ip, ror #19 │ │ │ │ - rsbseq pc, sl, ip, asr #9 │ │ │ │ - rsbseq r0, r1, ip, ror #20 │ │ │ │ - rsbseq pc, r0, r0, asr #19 │ │ │ │ + rsbseq pc, sl, r8, asr #11 │ │ │ │ + rsbseq r0, r1, r8, asr fp │ │ │ │ + rsbseq pc, r0, r4, asr sl @ │ │ │ │ + rsbseq pc, sl, ip, lsr #10 │ │ │ │ + ldrsbeq r0, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq pc, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq pc, sl, r8, lsl #10 │ │ │ │ + @ instruction: 0x00710a90 │ │ │ │ + ldrsheq pc, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsbeq pc, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r0, r1, ip, ror sl │ │ │ │ + ldrsbeq pc, [r0], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2d0f4c │ │ │ │ @@ -138459,15 +138459,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0a80 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c31f4 │ │ │ │ + bl 7c31fc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0c7c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0c00 │ │ │ │ @@ -138507,23 +138507,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2d0f6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2d0a54 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -138547,24 +138547,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2d0f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0a80 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0a54 │ │ │ │ b 2d0b64 │ │ │ │ @@ -138585,46 +138585,46 @@ │ │ │ │ beq 2d0cc0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2d0f78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0a7c │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0e44 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mvn r4, #0 │ │ │ │ b 2d0a80 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2d0f7c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0b40 │ │ │ │ ldr r0, [pc, #696] @ 2d0f80 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0a7c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 249b00 │ │ │ │ ldr r3, [pc, #616] @ 2d0f58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -138650,33 +138650,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #548] @ 2d0f88 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d0f8c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0ca0 │ │ │ │ ldr r0, [pc, #504] @ 2d0f90 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0a80 │ │ │ │ ldr r3, [pc, #424] @ 2d0f58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0ca0 │ │ │ │ ldr r3, [pc, #448] @ 2d0f84 │ │ │ │ @@ -138699,15 +138699,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #364] @ 2d0f94 │ │ │ │ ldr r3, [pc, #364] @ 2d0f98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2d0f9c │ │ │ │ @@ -138731,88 +138731,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #248] @ 2d0fa0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2d0fa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0c98 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2d0fa8 │ │ │ │ ldr r0, [pc, #200] @ 2d0fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0c98 │ │ │ │ ldr r3, [pc, #172] @ 2d0fb0 │ │ │ │ ldr r0, [pc, #172] @ 2d0fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0ca0 │ │ │ │ ldr ip, [pc, #144] @ 2d0fb8 │ │ │ │ ldr r3, [pc, #144] @ 2d0fbc │ │ │ │ ldr r0, [pc, #144] @ 2d0fc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d0ca0 │ │ │ │ addseq sl, sp, r4, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, sp, ip, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, sp, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r1, r4, asr #17 │ │ │ │ + ldrsbeq r0, [r1], #-132 @ 0xffffff7c @ │ │ │ │ andeq r1, r0, r8, ror r5 │ │ │ │ - ldrheq r0, [r1], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r0, r1, r0, lsr #16 │ │ │ │ - @ instruction: 0x00710798 │ │ │ │ - rsbseq r0, r1, r4, lsl r8 │ │ │ │ + rsbseq r0, r1, r4, asr #17 │ │ │ │ + rsbseq r0, r1, r0, lsr r8 │ │ │ │ + rsbseq r0, r1, r8, lsr #15 │ │ │ │ + rsbseq r0, r1, r4, lsr #16 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq r0, r1, r4, ror #12 │ │ │ │ - rsbseq pc, r0, r0, lsr r5 @ │ │ │ │ - rsbseq r0, r1, r4, asr #14 │ │ │ │ - ldrsbeq lr, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - ldrheq r0, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq pc, r0, r4, ror #8 │ │ │ │ rsbseq r0, r1, r4, ror r6 │ │ │ │ - ldrsbeq pc, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r0, r1, ip, lsr r6 │ │ │ │ - rsbseq pc, r0, ip, lsr #8 │ │ │ │ + rsbseq pc, r0, r0, asr #10 │ │ │ │ + rsbseq r0, r1, r4, asr r7 │ │ │ │ + rsbseq lr, sl, ip, ror #31 │ │ │ │ + rsbseq r0, r1, r8, asr #11 │ │ │ │ + rsbseq pc, r0, r4, ror r4 @ │ │ │ │ + rsbseq r0, r1, r4, lsl #13 │ │ │ │ + rsbseq pc, r0, r8, ror #7 │ │ │ │ + rsbseq r0, r1, ip, asr #12 │ │ │ │ + rsbseq pc, r0, ip, lsr r4 @ │ │ │ │ + ldrsbeq r0, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq pc, r0, r8, lsl r4 @ │ │ │ │ + rsbseq lr, sl, r8, ror #29 │ │ │ │ rsbseq r0, r1, r4, asr #9 │ │ │ │ - rsbseq pc, r0, r8, lsl #8 │ │ │ │ - ldrsbeq lr, [sl], #-232 @ 0xffffff18 @ │ │ │ │ - ldrheq r0, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsbeq pc, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq pc, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2d1694 │ │ │ │ ldr r3, [pc, #1716] @ 2d1698 │ │ │ │ @@ -138939,26 +138939,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2d16b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1064 │ │ │ │ ldr r3, [pc, #1188] @ 2d16bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d10f0 │ │ │ │ ldr r3, [pc, #1156] @ 2d16b0 │ │ │ │ @@ -138975,23 +138975,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d16c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d10f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1338 │ │ │ │ ldr r3, [pc, #1052] @ 2d16c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139012,28 +139012,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #956] @ 2d16c8 │ │ │ │ ldr r3, [pc, #956] @ 2d16cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d16d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7fd8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7fd8 │ │ │ │ ldr r1, [pc, #892] @ 2d16d4 │ │ │ │ @@ -139051,21 +139051,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d16d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1064 │ │ │ │ ldr r0, [pc, #816] @ 2d16dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d10f0 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 24908c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139099,29 +139099,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #632] @ 2d16e0 │ │ │ │ ldr r2, [pc, #632] @ 2d16e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d16e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d13d8 │ │ │ │ ldr r3, [pc, #508] @ 2d16a0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2d154c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139144,27 +139144,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #464] @ 2d16ec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d16f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d13d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2d16c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d14b0 │ │ │ │ @@ -139183,110 +139183,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #316] @ 2d16f4 │ │ │ │ ldr r2, [pc, #316] @ 2d16f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d16fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d13d8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1700 │ │ │ │ ldr r0, [pc, #264] @ 2d1704 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d13d8 │ │ │ │ ldr r0, [pc, #240] @ 2d1708 │ │ │ │ ldr r3, [pc, #240] @ 2d170c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1710 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1338 │ │ │ │ ldr r1, [pc, #208] @ 2d1714 │ │ │ │ ldr r3, [pc, #208] @ 2d1718 │ │ │ │ ldr r0, [pc, #208] @ 2d171c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d13d8 │ │ │ │ ldr r1, [pc, #176] @ 2d1720 │ │ │ │ ldr r3, [pc, #176] @ 2d1724 │ │ │ │ ldr r0, [pc, #176] @ 2d1728 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d13d8 │ │ │ │ addseq r9, sp, r4, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, sp, r4, lsl fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, sp, r4, lsl #20 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, r8, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r1, r8, ror #6 │ │ │ │ + rsbseq r0, r1, r8, ror r3 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - rsbseq pc, r0, r8, asr #2 │ │ │ │ + rsbseq pc, r0, r8, asr r1 @ │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrsheq lr, [sl], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r0, r1, r8, lsl #7 │ │ │ │ - rsbseq lr, r0, r0, ror pc │ │ │ │ - rsbseq r0, r1, r4, asr r3 │ │ │ │ - rsbseq r0, r1, r4, ror #4 │ │ │ │ - rsbseq pc, r0, ip, rrx │ │ │ │ - @ instruction: 0x007ae99c │ │ │ │ - rsbseq r0, r1, r8, lsl r2 │ │ │ │ - rsbseq lr, r0, r0, lsl lr │ │ │ │ - rsbseq r0, r1, r0, asr r1 │ │ │ │ - rsbseq lr, r0, r4, ror #26 │ │ │ │ - rsbseq pc, r0, r8, ror pc @ │ │ │ │ - @ instruction: 0x0070ff94 │ │ │ │ - rsbseq lr, r0, r0, asr #25 │ │ │ │ - rsbseq r0, r1, r4, ror r0 │ │ │ │ - rsbseq lr, r0, r0, lsl sp │ │ │ │ - rsbseq lr, sl, ip, ror #15 │ │ │ │ - rsbseq r0, r1, r4, ror r0 │ │ │ │ - rsbseq lr, r0, r0, ror #25 │ │ │ │ - ldrheq lr, [sl], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r0, r1, r4, lsr r0 │ │ │ │ - ldrheq lr, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - ldrheq pc, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq pc, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq lr, r0, ip, lsl #25 │ │ │ │ + rsbseq lr, sl, r8, lsl #22 │ │ │ │ + @ instruction: 0x00710398 │ │ │ │ + rsbseq lr, r0, r0, lsl #31 │ │ │ │ + rsbseq r0, r1, r4, ror #6 │ │ │ │ + rsbseq r0, r1, r4, ror r2 │ │ │ │ + rsbseq pc, r0, ip, ror r0 @ │ │ │ │ + rsbseq lr, sl, ip, lsr #19 │ │ │ │ + rsbseq r0, r1, r8, lsr #4 │ │ │ │ + rsbseq lr, r0, r0, lsr #28 │ │ │ │ + rsbseq r0, r1, r0, ror #2 │ │ │ │ + rsbseq lr, r0, r4, ror sp │ │ │ │ + rsbseq pc, r0, r8, lsl #31 │ │ │ │ + rsbseq pc, r0, r4, lsr #31 │ │ │ │ + ldrsbeq lr, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r0, r1, r4, lsl #1 │ │ │ │ + rsbseq lr, r0, r0, lsr #26 │ │ │ │ + ldrsheq lr, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r0, r1, r4, lsl #1 │ │ │ │ + ldrsheq lr, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq lr, sl, ip, asr #15 │ │ │ │ + rsbseq r0, r1, r4, asr #32 │ │ │ │ + rsbseq lr, r0, r8, asr #25 │ │ │ │ + rsbseq pc, r0, ip, asr #29 │ │ │ │ + rsbseq pc, r0, r4, ror #29 │ │ │ │ + @ instruction: 0x0070ec9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d1908 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139371,57 +139371,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #136] @ 2d1930 │ │ │ │ ldr r3, [pc, #136] @ 2d1934 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d1938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d182c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d193c │ │ │ │ ldr r3, [pc, #88] @ 2d1940 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d1944 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d182c │ │ │ │ addseq r9, sp, r4, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, sp, r0, lsr #7 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r9, sp, ip, ror #6 │ │ │ │ addseq r9, sp, ip, lsr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq lr, sl, ip, asr r5 │ │ │ │ - rsbseq pc, r0, r8, lsl lr @ │ │ │ │ - ldrsbeq lr, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq lr, sl, r0, lsr #10 │ │ │ │ - ldrsbeq pc, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq lr, r0, r4, lsl sl │ │ │ │ + rsbseq lr, sl, ip, ror #10 │ │ │ │ + rsbseq pc, r0, r8, lsr #28 │ │ │ │ + rsbseq lr, r0, r4, ror #19 │ │ │ │ + rsbseq lr, sl, r0, lsr r5 │ │ │ │ + rsbseq pc, r0, r4, ror #27 │ │ │ │ + rsbseq lr, r0, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2d201c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -139550,26 +139550,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2d2040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d19e0 │ │ │ │ ldr r3, [pc, #1184] @ 2d2044 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1a6c │ │ │ │ ldr r3, [pc, #1152] @ 2d2038 │ │ │ │ @@ -139586,22 +139586,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d2048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1a6c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1cc0 │ │ │ │ ldr r3, [pc, #1052] @ 2d204c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139622,28 +139622,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #956] @ 2d2050 │ │ │ │ ldr r3, [pc, #956] @ 2d2054 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d2058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7fd8 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7fd8 │ │ │ │ ldr r1, [pc, #892] @ 2d205c │ │ │ │ @@ -139661,21 +139661,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d2060 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d19e0 │ │ │ │ ldr r0, [pc, #816] @ 2d2064 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1a6c │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 24908c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139709,29 +139709,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #632] @ 2d2068 │ │ │ │ ldr r2, [pc, #632] @ 2d206c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d2070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1d60 │ │ │ │ ldr r2, [pc, #508] @ 2d2028 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2d1ed4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139754,27 +139754,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #464] @ 2d2074 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d2078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1d60 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2d204c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d1e38 │ │ │ │ @@ -139793,110 +139793,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #316] @ 2d207c │ │ │ │ ldr r2, [pc, #316] @ 2d2080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d2084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1d60 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d2088 │ │ │ │ ldr r0, [pc, #264] @ 2d208c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1d60 │ │ │ │ ldr r0, [pc, #240] @ 2d2090 │ │ │ │ ldr r3, [pc, #240] @ 2d2094 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d2098 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1cc0 │ │ │ │ ldr r1, [pc, #208] @ 2d209c │ │ │ │ ldr r3, [pc, #208] @ 2d20a0 │ │ │ │ ldr r0, [pc, #208] @ 2d20a4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1d60 │ │ │ │ ldr r1, [pc, #176] @ 2d20a8 │ │ │ │ ldr r3, [pc, #176] @ 2d20ac │ │ │ │ ldr r0, [pc, #176] @ 2d20b0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d1d60 │ │ │ │ addseq r9, sp, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, sp, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, sp, r8, ror r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r4, r0, ip, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq pc, r0, r0, asr fp @ │ │ │ │ + rsbseq pc, r0, r0, ror #22 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - rsbseq lr, r0, r0, asr #15 │ │ │ │ + ldrsbeq lr, [r0], #-112 @ 0xffffff90 @ │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq lr, sl, r0, ror r1 │ │ │ │ - rsbseq pc, r0, r0, lsl #20 │ │ │ │ - rsbseq lr, r0, r8, ror #11 │ │ │ │ - rsbseq pc, r0, ip, asr #19 │ │ │ │ - rsbseq pc, r0, ip, asr #20 │ │ │ │ - rsbseq lr, r0, r4, ror #13 │ │ │ │ - rsbseq lr, sl, r4, lsl r0 │ │ │ │ - @ instruction: 0x0070f890 │ │ │ │ - rsbseq lr, r0, r8, lsl #9 │ │ │ │ - rsbseq pc, r0, r8, lsr r9 @ │ │ │ │ - ldrsbeq lr, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq pc, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq pc, r0, ip, lsl #12 │ │ │ │ - rsbseq lr, r0, r8, lsr r3 │ │ │ │ - rsbseq pc, r0, ip, asr r8 @ │ │ │ │ - rsbseq lr, r0, r8, lsl #7 │ │ │ │ - rsbseq sp, sl, r4, ror #28 │ │ │ │ - rsbseq pc, r0, ip, ror #13 │ │ │ │ - rsbseq lr, r0, r8, asr r3 │ │ │ │ - rsbseq sp, sl, r4, lsr lr │ │ │ │ - rsbseq pc, r0, ip, lsr #13 │ │ │ │ - rsbseq lr, r0, r0, lsr r3 │ │ │ │ - rsbseq pc, r0, r4, lsr r5 @ │ │ │ │ - rsbseq pc, r0, ip, asr #10 │ │ │ │ - rsbseq lr, r0, r4, lsl #6 │ │ │ │ + rsbseq lr, sl, r0, lsl #3 │ │ │ │ + rsbseq pc, r0, r0, lsl sl @ │ │ │ │ + ldrsheq lr, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq pc, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq pc, r0, ip, asr sl @ │ │ │ │ + ldrsheq lr, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq lr, sl, r4, lsr #32 │ │ │ │ + rsbseq pc, r0, r0, lsr #17 │ │ │ │ + @ instruction: 0x0070e498 │ │ │ │ + rsbseq pc, r0, r8, asr #18 │ │ │ │ + rsbseq lr, r0, ip, ror #7 │ │ │ │ + rsbseq pc, r0, r0, lsl #12 │ │ │ │ + rsbseq pc, r0, ip, lsl r6 @ │ │ │ │ + rsbseq lr, r0, r8, asr #6 │ │ │ │ + rsbseq pc, r0, ip, ror #16 │ │ │ │ + @ instruction: 0x0070e398 │ │ │ │ + rsbseq sp, sl, r4, ror lr │ │ │ │ + ldrsheq pc, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, r0, r8, ror #6 │ │ │ │ + rsbseq sp, sl, r4, asr #28 │ │ │ │ + ldrheq pc, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, r0, r0, asr #6 │ │ │ │ + rsbseq pc, r0, r4, asr #10 │ │ │ │ + rsbseq pc, r0, ip, asr r5 @ │ │ │ │ + rsbseq lr, r0, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d2290 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139981,57 +139981,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #136] @ 2d22b8 │ │ │ │ ldr r3, [pc, #136] @ 2d22bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d22c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d21b4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d22c4 │ │ │ │ ldr r3, [pc, #88] @ 2d22c8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d22cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d21b4 │ │ │ │ addseq r8, sp, ip, lsr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, sp, r8, lsl sl │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ addseq r8, sp, r4, ror #19 │ │ │ │ addseq r8, sp, r4, lsr #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq sp, [sl], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq pc, r0, r0, asr #11 │ │ │ │ - rsbseq lr, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x007adb98 │ │ │ │ - rsbseq pc, r0, ip, ror r5 @ │ │ │ │ - rsbseq lr, r0, ip, lsl #1 │ │ │ │ + rsbseq sp, sl, r4, ror #23 │ │ │ │ + ldrsbeq pc, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r0, ip, asr r0 │ │ │ │ + rsbseq sp, sl, r8, lsr #23 │ │ │ │ + rsbseq pc, r0, ip, lsl #11 │ │ │ │ + @ instruction: 0x0070e09c │ │ │ │ │ │ │ │ 002d22d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2d2374 │ │ │ │ @@ -140059,26 +140059,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r7, [sl], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq pc, r0, r8, ror #9 │ │ │ │ - addeq r9, r5, r4, lsr #17 │ │ │ │ - rsbseq pc, r0, r8, asr #9 │ │ │ │ + rsbseq r7, sl, r4, ror #7 │ │ │ │ + ldrsheq pc, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x008598b4 │ │ │ │ + ldrsbeq pc, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 002d2384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -140155,15 +140155,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7acea0 │ │ │ │ + bl 7acea8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2d2774 │ │ │ │ ldr r3, [pc, #656] @ 2d2768 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -140186,15 +140186,15 @@ │ │ │ │ bhi 2d2538 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2d2690 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b6d0c │ │ │ │ + bl 9b6d14 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2d255c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2d25ec │ │ │ │ mov r2, #0 │ │ │ │ @@ -140258,24 +140258,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2d278c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d255c │ │ │ │ ldr r2, [pc, #228] @ 2d277c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d2538 │ │ │ │ @@ -140298,54 +140298,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2d2794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2538 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2d2798 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d255c │ │ │ │ ldr r0, [pc, #76] @ 2d279c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2538 │ │ │ │ @ instruction: 0x009d86f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009d86dc │ │ │ │ andeq r3, r0, r0, rrx │ │ │ │ addseq r8, sp, r0, asr #12 │ │ │ │ addseq r8, sp, ip, asr r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r0, r8, lsl #23 │ │ │ │ + @ instruction: 0x0070cb98 │ │ │ │ andeq r2, r0, r0, lsl #12 │ │ │ │ - rsbseq ip, r0, ip, lsr sl │ │ │ │ - rsbseq ip, r0, r4, asr #22 │ │ │ │ - rsbseq ip, r0, r0, ror #20 │ │ │ │ + rsbseq ip, r0, ip, asr #20 │ │ │ │ + rsbseq ip, r0, r4, asr fp │ │ │ │ + rsbseq ip, r0, r0, ror sl │ │ │ │ │ │ │ │ 002d27a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -140404,19 +140404,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 24a238 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2d28bc │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6ad4 │ │ │ │ + bl 9b6adc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b6cbc │ │ │ │ + bl 9b6cc4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2d2820 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7c60 │ │ │ │ b 2d2820 │ │ │ │ @@ -140448,44 +140448,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a51c8 │ │ │ │ + bl 7a51d0 │ │ │ │ ldr r8, [pc, #2736] @ 2d3404 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d2b98 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2980 │ │ │ │ ldr r0, [pc, #2712] @ 2d3408 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a51d8 │ │ │ │ + bl 7a51e0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d2c7c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2b8c │ │ │ │ ldr r0, [pc, #2656] @ 2d340c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2d3410 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -140509,15 +140509,15 @@ │ │ │ │ bne 2d2a34 │ │ │ │ ldr r3, [pc, #2536] @ 2d3414 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2d2d84 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a51c8 │ │ │ │ + bl 7a51d0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2d2a58 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -140526,15 +140526,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a51c8 │ │ │ │ + bl 7a51d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d2a98 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d2cc4 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -140593,29 +140593,29 @@ │ │ │ │ bl 2b8788 │ │ │ │ ldr r1, [pc, #2220] @ 2d3428 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7d80 │ │ │ │ b 2d2bd0 │ │ │ │ - bl 94b1ec │ │ │ │ + bl 94b1f4 │ │ │ │ mov r9, #0 │ │ │ │ b 2d29c0 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [pc, #2164] @ 2d3424 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2e7c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7cb0 │ │ │ │ ldr r2, [pc, #2132] @ 2d342c │ │ │ │ ldr r3, [pc, #2084] @ 2d3400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -140656,15 +140656,15 @@ │ │ │ │ bne 2d3040 │ │ │ │ mov r0, fp │ │ │ │ bl 24ae8c │ │ │ │ b 2d2c3c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [pc, #1936] @ 2d3424 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d3188 │ │ │ │ mov r0, r4 │ │ │ │ @@ -140705,33 +140705,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #1764] @ 2d343c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2d3440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c1a78 │ │ │ │ + bl 7c1a80 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d30d0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -140767,27 +140767,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #1524] @ 2d3444 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2d3448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ ldr r3, [pc, #1452] @ 2d3430 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2bc0 │ │ │ │ ldr r3, [pc, #1436] @ 2d3434 │ │ │ │ @@ -140803,27 +140803,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #1388] @ 2d344c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d3450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2bc0 │ │ │ │ ldr r3, [pc, #1344] @ 2d3454 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3218 │ │ │ │ ldr r3, [pc, #1292] @ 2d3434 │ │ │ │ @@ -140839,23 +140839,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2d3458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2b38 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140878,29 +140878,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #1104] @ 2d345c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2d3460 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2d3464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ ldr r3, [pc, #1000] @ 2d3430 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2c70 │ │ │ │ ldr r3, [pc, #984] @ 2d3434 │ │ │ │ @@ -140916,31 +140916,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #964] @ 2d3468 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2d346c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 9982f8 │ │ │ │ + bl 998300 │ │ │ │ ldr r3, [pc, #832] @ 2d3424 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d2c70 │ │ │ │ ldr r3, [pc, #820] @ 2d3430 │ │ │ │ @@ -140962,27 +140962,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #788] @ 2d3470 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2d3474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ ldr r3, [pc, #672] @ 2d3430 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2ca4 │ │ │ │ ldr r3, [pc, #656] @ 2d3434 │ │ │ │ @@ -140998,27 +140998,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #652] @ 2d3478 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2d347c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2ca4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2b38 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2d2fa8 │ │ │ │ ldr r3, [pc, #508] @ 2d3430 │ │ │ │ @@ -141038,162 +141038,162 @@ │ │ │ │ beq 2d333c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #500] @ 2d3480 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2d3484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c3c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2d3488 │ │ │ │ ldr r0, [pc, #452] @ 2d348c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2bc0 │ │ │ │ ldr r0, [pc, #428] @ 2d3490 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2f88 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2d3494 │ │ │ │ ldr r0, [pc, #404] @ 2d3498 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2ca4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2d349c │ │ │ │ ldr r0, [pc, #376] @ 2d34a0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2d34a4 │ │ │ │ ldr r0, [pc, #348] @ 2d34a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c3c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2d34ac │ │ │ │ ldr r0, [pc, #320] @ 2d34b0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ ldr r3, [pc, #296] @ 2d34b4 │ │ │ │ ldr r0, [pc, #296] @ 2d34b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2d34bc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2d34c0 │ │ │ │ ldr r0, [pc, #256] @ 2d34c4 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2d34c8 │ │ │ │ ldr r0, [pc, #228] @ 2d34cc │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2d2c70 │ │ │ │ addseq r8, sp, r8, lsl r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, sp, r4, asr #3 │ │ │ │ - ldrsbeq lr, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x0070ee98 │ │ │ │ - rsbseq r4, fp, r4, lsl #27 │ │ │ │ + rsbseq lr, r0, r4, ror #29 │ │ │ │ + rsbseq lr, r0, r8, lsr #29 │ │ │ │ + @ instruction: 0x007b4d94 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbseq sp, sl, r8, lsl r3 │ │ │ │ - rsbseq sl, fp, ip, asr r1 │ │ │ │ + rsbseq sp, sl, r8, lsr #6 │ │ │ │ + rsbseq sl, fp, ip, ror #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ addseq r7, sp, ip, lsr pc │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0070eb9c │ │ │ │ - rsbseq sp, r0, r8, lsr #10 │ │ │ │ - rsbseq lr, r0, r4, ror #20 │ │ │ │ - rsbseq sp, r0, r0, lsr r4 │ │ │ │ - rsbseq lr, r0, ip, ror #18 │ │ │ │ - rsbseq sp, r0, r0, lsr #7 │ │ │ │ + rsbseq lr, r0, ip, lsr #23 │ │ │ │ + rsbseq sp, r0, r8, lsr r5 │ │ │ │ + rsbseq lr, r0, r4, ror sl │ │ │ │ + rsbseq sp, r0, r0, asr #8 │ │ │ │ + rsbseq lr, r0, ip, ror r9 │ │ │ │ + ldrheq sp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x000041b8 │ │ │ │ - @ instruction: 0x0070e990 │ │ │ │ - ldrsheq ip, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq lr, r0, r8, lsl #19 │ │ │ │ - rsbseq sp, r0, ip, ror #4 │ │ │ │ - rsbseq lr, r0, r0, lsr r8 │ │ │ │ - ldrsbeq sp, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq lr, r0, ip, lsr r7 │ │ │ │ - rsbseq sp, r0, r4, lsr #2 │ │ │ │ - rsbseq lr, r0, r8, ror r6 │ │ │ │ - @ instruction: 0x0070d094 │ │ │ │ - ldrsheq lr, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r0, r0, lsr #19 │ │ │ │ + rsbseq ip, sl, r8, lsl #28 │ │ │ │ + @ instruction: 0x0070e998 │ │ │ │ + rsbseq sp, r0, ip, ror r2 │ │ │ │ + rsbseq lr, r0, r0, asr #16 │ │ │ │ + rsbseq sp, r0, ip, ror #3 │ │ │ │ + rsbseq lr, r0, ip, asr #14 │ │ │ │ + rsbseq sp, r0, r4, lsr r1 │ │ │ │ + rsbseq lr, r0, r8, lsl #13 │ │ │ │ + rsbseq sp, r0, r4, lsr #1 │ │ │ │ + rsbseq lr, r0, r0, lsl #12 │ │ │ │ + rsbseq sp, r0, r4 │ │ │ │ + @ instruction: 0x0070e598 │ │ │ │ + rsbseq sp, r0, r0, asr r0 │ │ │ │ + rsbseq lr, r0, ip, lsl #13 │ │ │ │ + rsbseq lr, r0, r4, ror r5 │ │ │ │ + rsbseq sp, r0, r8, lsl r0 │ │ │ │ + ldrheq lr, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ ldrsheq ip, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq lr, r0, r8, lsl #11 │ │ │ │ - rsbseq sp, r0, r0, asr #32 │ │ │ │ - rsbseq lr, r0, ip, ror r6 │ │ │ │ - rsbseq lr, r0, r4, ror #10 │ │ │ │ - rsbseq sp, r0, r8 │ │ │ │ - rsbseq lr, r0, ip, lsr #11 │ │ │ │ - rsbseq ip, r0, r4, ror #31 │ │ │ │ - rsbseq lr, r0, r4, lsr r5 │ │ │ │ - rsbseq ip, r0, r0, asr #31 │ │ │ │ - rsbseq lr, r0, r4, lsl #11 │ │ │ │ - @ instruction: 0x0070cf9c │ │ │ │ - rsbseq ip, sl, r8, ror sl │ │ │ │ - rsbseq ip, r0, r0, ror pc │ │ │ │ - rsbseq lr, r0, r8, lsl #12 │ │ │ │ - ldrsbeq lr, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq ip, r0, r8, asr #30 │ │ │ │ - rsbseq lr, r0, ip, asr #9 │ │ │ │ - rsbseq ip, r0, r4, lsr #30 │ │ │ │ + rsbseq lr, r0, r4, asr #10 │ │ │ │ + ldrsbeq ip, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x0070e594 │ │ │ │ + rsbseq ip, r0, ip, lsr #31 │ │ │ │ + rsbseq ip, sl, r8, lsl #21 │ │ │ │ + rsbseq ip, r0, r0, lsl #31 │ │ │ │ + rsbseq lr, r0, r8, lsl r6 │ │ │ │ + rsbseq lr, r0, r4, ror #9 │ │ │ │ + rsbseq ip, r0, r8, asr pc │ │ │ │ + ldrsbeq lr, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq ip, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -141236,15 +141236,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2d35a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d359c │ │ │ │ pop {r4, lr} │ │ │ │ - b 9886b4 │ │ │ │ + b 9886bc │ │ │ │ pop {r4, lr} │ │ │ │ b 24ad90 │ │ │ │ bl 24aab4 │ │ │ │ b 2d358c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -141342,18 +141342,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d3618 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r8, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009d74f4 │ │ │ │ + rsbseq lr, r0, r0, ror #6 │ │ │ │ rsbseq lr, r0, r0, asr r3 │ │ │ │ - rsbseq lr, r0, r0, asr #6 │ │ │ │ + rsbseq lr, r0, ip, lsr r3 │ │ │ │ rsbseq lr, r0, ip, lsr #6 │ │ │ │ - rsbseq lr, r0, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2d38e8 │ │ │ │ ldr r3, [pc, #380] @ 2d38ec │ │ │ │ @@ -141451,18 +141451,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3798 │ │ │ │ b 2d37c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r8, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sp, r4, asr #6 │ │ │ │ - ldrheq lr, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq lr, r0, r8, lsl #3 │ │ │ │ - rsbseq lr, r0, r8, asr r1 │ │ │ │ - ldrsheq lr, [r0], #-8 @ │ │ │ │ + rsbseq lr, r0, r8, asr #3 │ │ │ │ + @ instruction: 0x0070e198 │ │ │ │ + rsbseq lr, r0, r8, ror #2 │ │ │ │ + rsbseq lr, r0, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -141547,25 +141547,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2d3e2c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ ldr r1, [pc, #944] @ 2d3e30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ ldr r1, [pc, #928] @ 2d3e34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2d3d64 │ │ │ │ ldr r1, [pc, #900] @ 2d3e38 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ @@ -141603,32 +141603,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2d3c54 │ │ │ │ ldr r1, [pc, #764] @ 2d3e44 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ ldr r7, [pc, #744] @ 2d3e48 │ │ │ │ ldr r1, [pc, #744] @ 2d3e4c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c56c │ │ │ │ + bl 99c574 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #684] @ 2d3e50 │ │ │ │ ldr r3, [pc, #632] @ 2d3e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -141670,33 +141670,33 @@ │ │ │ │ bne 2d3ad8 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2d3b10 │ │ │ │ ldr r1, [pc, #516] @ 2d3e60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c1e0 │ │ │ │ + bl 99c1e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3cf8 │ │ │ │ ldr r1, [pc, #496] @ 2d3e64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c1e0 │ │ │ │ + bl 99c1e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3b84 │ │ │ │ ldr ip, [pc, #476] @ 2d3e68 │ │ │ │ ldr r3, [pc, #476] @ 2d3e6c │ │ │ │ ldr r1, [pc, #476] @ 2d3e70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mvn r6, #0 │ │ │ │ b 2d3b90 │ │ │ │ ldr r1, [pc, #440] @ 2d3e74 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -141717,125 +141717,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2d3e84 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2d3e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2d3cac │ │ │ │ ldr r1, [pc, #352] @ 2d3e8c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998098 │ │ │ │ + bl 9980a0 │ │ │ │ b 2d3cac │ │ │ │ ldr ip, [pc, #336] @ 2d3e90 │ │ │ │ ldr r3, [pc, #336] @ 2d3e94 │ │ │ │ ldr r1, [pc, #336] @ 2d3e98 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2d3e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2d3cac │ │ │ │ ldr r0, [pc, #308] @ 2d3ea0 │ │ │ │ ldr r3, [pc, #308] @ 2d3ea4 │ │ │ │ ldr r1, [pc, #308] @ 2d3ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [pc, #280] @ 2d3eac │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ b 2d3cac │ │ │ │ ldr r1, [pc, #264] @ 2d3eb0 │ │ │ │ ldr r3, [pc, #264] @ 2d3eb4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2d3eb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2d3ebc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [pc, #240] @ 2d3ec0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ b 2d3cac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2d3ec4 │ │ │ │ ldr r3, [pc, #220] @ 2d3ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2d3ecc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2d3ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [pc, #196] @ 2d3ed4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ b 2d3cac │ │ │ │ ldrsheq r7, [sp], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sp, r8, asr #1 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq sp, r0, r4, lsr #31 │ │ │ │ - rsbseq r1, r8, r8, lsr r1 │ │ │ │ - rsbseq sp, r0, ip, lsl #31 │ │ │ │ - ldrsheq sp, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq ip, pc, r0, asr #20 │ │ │ │ - rsbseq lr, r0, ip │ │ │ │ - rsbseq lr, r0, r0, asr #32 │ │ │ │ + ldrheq sp, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r1, r8, r8, asr #2 │ │ │ │ + @ instruction: 0x0070df9c │ │ │ │ + rsbseq lr, r0, r8 │ │ │ │ + rsbseq ip, pc, r0, asr sl @ │ │ │ │ + rsbseq lr, r0, ip, lsl r0 │ │ │ │ + rsbseq lr, r0, r0, asr r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq lr, r0, r0, lsr r0 │ │ │ │ + rsbseq lr, r0, r0, asr #32 │ │ │ │ addseq r6, sp, r0, ror pc │ │ │ │ + rsbseq sp, r0, r0, ror #29 │ │ │ │ ldrsbeq sp, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq sp, r0, r0, asr #29 │ │ │ │ - rsbseq r7, r1, ip, ror #10 │ │ │ │ + rsbseq r7, r1, ip, ror r5 │ │ │ │ + rsbseq sp, r0, r0, asr #30 │ │ │ │ rsbseq sp, r0, r0, lsr pc │ │ │ │ - rsbseq sp, r0, r0, lsr #30 │ │ │ │ - rsbseq sp, r0, ip, lsr pc │ │ │ │ - addeq r7, r5, r4, ror #30 │ │ │ │ - @ instruction: 0x0070dd90 │ │ │ │ - rsbseq sp, r0, r0, asr lr │ │ │ │ - ldrsheq sp, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x0070de98 │ │ │ │ - addeq r7, r5, ip, ror #29 │ │ │ │ - rsbseq sp, r0, r8, lsl sp │ │ │ │ + rsbseq sp, r0, ip, asr #30 │ │ │ │ + addeq r7, r5, r4, ror pc │ │ │ │ + rsbseq sp, r0, r0, lsr #27 │ │ │ │ + rsbseq sp, r0, r0, ror #28 │ │ │ │ + rsbseq sp, r0, r4, lsl #28 │ │ │ │ + rsbseq sp, r0, r8, lsr #29 │ │ │ │ + strdeq r7, [r5], ip │ │ │ │ + rsbseq sp, r0, r8, lsr #26 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbseq sp, r0, ip, lsr lr │ │ │ │ - ldrsbeq r7, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r7, r5, ip, lsr #29 │ │ │ │ - ldrsbeq sp, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sp, r0, ip, asr #28 │ │ │ │ + rsbseq r7, r7, r8, ror #7 │ │ │ │ + @ instruction: 0x00857ebc │ │ │ │ + rsbseq sp, r0, r8, ror #25 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq sp, r0, ip, asr #25 │ │ │ │ - addeq r7, r5, r0, lsl #29 │ │ │ │ - rsbseq sp, r0, r8, lsr #25 │ │ │ │ - rsbseq sp, r0, r8, asr #25 │ │ │ │ - rsbseq sp, r0, ip, ror #26 │ │ │ │ - addeq r7, r5, ip, lsr lr │ │ │ │ - rsbseq sp, r0, r8, ror #24 │ │ │ │ + ldrsbeq sp, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + umulleq r7, r5, r0, lr │ │ │ │ + ldrheq sp, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq sp, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sp, r0, ip, ror sp │ │ │ │ + addeq r7, r5, ip, asr #28 │ │ │ │ + rsbseq sp, r0, r8, ror ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sp, r0, r4, ror #26 │ │ │ │ - ldrsheq sp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq r7, [r5], ip │ │ │ │ - rsbseq sp, r0, r8, lsr #24 │ │ │ │ + rsbseq sp, r0, r4, ror sp │ │ │ │ + rsbseq sp, r0, r4, lsl #26 │ │ │ │ + addeq r7, r5, ip, lsl #28 │ │ │ │ + rsbseq sp, r0, r8, lsr ip │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - rsbseq sp, r0, ip, asr #24 │ │ │ │ + rsbseq sp, r0, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2d40fc │ │ │ │ ldr r3, [pc, #524] @ 2d4100 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141940,15 +141940,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2d4138 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d3fc4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2d413c │ │ │ │ ldr r3, [pc, #132] @ 2d4140 │ │ │ │ @@ -141960,15 +141960,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 249758 │ │ │ │ b 2d409c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, r4, lsr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009d6bf4 │ │ │ │ @@ -141977,21 +141977,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, sp, r8, asr #22 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, lsr #9 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ - ldrheq sp, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - addeq r7, r5, r0, lsl #23 │ │ │ │ - rsbseq sp, r0, r4, lsr #19 │ │ │ │ + rsbseq sp, r0, r0, asr #23 │ │ │ │ + umulleq r7, r5, r0, fp │ │ │ │ + ldrheq sp, [r0], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq sp, r0, r4, ror fp │ │ │ │ - addeq r7, r5, ip, lsr #22 │ │ │ │ - rsbseq sp, r0, r4, asr r9 │ │ │ │ + rsbseq sp, r0, r4, lsl #23 │ │ │ │ + addeq r7, r5, ip, lsr fp │ │ │ │ + rsbseq sp, r0, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -142145,27 +142145,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2d43fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsbeq sp, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq sp, r0, r8, lsr #21 │ │ │ │ - rsbseq r5, ip, r8, ror #27 │ │ │ │ - @ instruction: 0x007bad98 │ │ │ │ - ldrsheq r9, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq sp, r0, ip, lsl r9 │ │ │ │ - addeq r7, r5, r8, ror #16 │ │ │ │ - @ instruction: 0x0070d690 │ │ │ │ - rsbseq sp, r0, r0, ror #17 │ │ │ │ + rsbseq sp, r0, r8, ror #21 │ │ │ │ + ldrheq sp, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r5, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq sl, fp, r8, lsr #27 │ │ │ │ + rsbseq r9, r1, r8, lsl #28 │ │ │ │ + rsbseq sp, r0, ip, lsr #18 │ │ │ │ + addeq r7, r5, r8, ror r8 │ │ │ │ + rsbseq sp, r0, r0, lsr #13 │ │ │ │ + ldrsheq sp, [r0], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - addeq r7, r5, r4, asr #16 │ │ │ │ - rsbseq sp, r0, r0, ror r6 │ │ │ │ - rsbseq sp, r0, r0, asr #17 │ │ │ │ + addeq r7, r5, r4, asr r8 │ │ │ │ + rsbseq sp, r0, r0, lsl #13 │ │ │ │ + ldrsbeq sp, [r0], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2d44b4 │ │ │ │ ldr r9, [pc, #156] @ 2d44b8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -142203,16 +142203,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sp, r0, r8, lsr r8 │ │ │ │ rsbseq sp, r0, r8, asr #16 │ │ │ │ + rsbseq sp, r0, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -142279,16 +142279,16 @@ │ │ │ │ bl 249758 │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2d44e8 │ │ │ │ b 2d456c │ │ │ │ - rsbseq sp, r0, r0, ror #14 │ │ │ │ - rsbseq sp, r0, r4, lsr #13 │ │ │ │ + rsbseq sp, r0, r0, ror r7 │ │ │ │ + ldrheq sp, [r0], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2d4768 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -142368,29 +142368,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d34d0 │ │ │ │ b 2d4650 │ │ │ │ ldr r1, [pc, #64] @ 2d4780 │ │ │ │ ldr r0, [pc, #64] @ 2d4784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999724 │ │ │ │ + bl 99972c │ │ │ │ mov r0, r5 │ │ │ │ bl 249758 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2d4650 │ │ │ │ bl 24b644 │ │ │ │ addseq r6, sp, r8, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ @ instruction: 0x009d64b8 │ │ │ │ - rsbseq sp, r0, r8, asr r5 │ │ │ │ + rsbseq sp, r0, r8, ror #10 │ │ │ │ adceq r7, sl, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -142673,38 +142673,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2d4c6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r6, sp, r8, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, fp, r4, lsl #20 │ │ │ │ - rsbseq sp, r0, r8, asr r4 │ │ │ │ - ldrsbeq sp, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsbeq sp, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrheq sp, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq sp, r0, ip, lsl #9 │ │ │ │ - addeq pc, r0, r0, ror #19 │ │ │ │ + rsbseq r0, fp, r4, lsl sl │ │ │ │ + rsbseq sp, r0, r8, ror #8 │ │ │ │ + rsbseq sp, r0, r0, ror #9 │ │ │ │ + rsbseq sp, r0, r8, ror #9 │ │ │ │ + rsbseq sp, r0, r8, asr #9 │ │ │ │ + @ instruction: 0x0070d49c │ │ │ │ + strdeq pc, [r0], r0 │ │ │ │ + rsbseq sp, r0, r0, ror r3 │ │ │ │ rsbseq sp, r0, r0, ror #6 │ │ │ │ rsbseq sp, r0, r0, asr r3 │ │ │ │ rsbseq sp, r0, r0, asr #6 │ │ │ │ - rsbseq sp, r0, r0, lsr r3 │ │ │ │ umullseq r6, sp, ip, r0 │ │ │ │ - addeq pc, r0, r4, asr #16 │ │ │ │ - rsbseq sp, r0, ip, ror #2 │ │ │ │ - rsbseq sp, r0, r0, asr #2 │ │ │ │ - rsbseq sp, r0, r4, lsl r1 │ │ │ │ - ldrheq r0, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x0080f7b0 │ │ │ │ - addeq r7, r5, r0, lsr r0 │ │ │ │ - rsbseq ip, r0, ip, asr lr │ │ │ │ - rsbseq sp, r0, ip, ror #2 │ │ │ │ - addeq r7, r5, ip │ │ │ │ - rsbseq ip, r0, r4, lsr lr │ │ │ │ - rsbseq sp, r0, r4, asr r1 │ │ │ │ + addeq pc, r0, r4, asr r8 @ │ │ │ │ + rsbseq sp, r0, ip, ror r1 │ │ │ │ + rsbseq sp, r0, r0, asr r1 │ │ │ │ + rsbseq sp, r0, r4, lsr #2 │ │ │ │ + rsbseq r0, fp, r0, asr #13 │ │ │ │ + addeq pc, r0, r0, asr #15 │ │ │ │ + addeq r7, r5, r0, asr #32 │ │ │ │ + rsbseq ip, r0, ip, ror #28 │ │ │ │ + rsbseq sp, r0, ip, ror r1 │ │ │ │ + addeq r7, r5, ip, lsl r0 │ │ │ │ + rsbseq ip, r0, r4, asr #28 │ │ │ │ + rsbseq sp, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2d4de0 │ │ │ │ @@ -142794,15 +142794,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2d4d04 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, sp, r8, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ addseq r5, sp, r4, lsl #28 │ │ │ │ - rsbseq sp, r0, r8 │ │ │ │ + rsbseq sp, r0, r8, lsl r0 │ │ │ │ │ │ │ │ 002d4df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -142881,15 +142881,15 @@ │ │ │ │ beq 2d4fb4 │ │ │ │ mov r5, r8 │ │ │ │ b 2d4e6c │ │ │ │ ldr r1, [pc, #360] @ 2d50a4 │ │ │ │ ldr r0, [pc, #360] @ 2d50a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999724 │ │ │ │ + bl 99972c │ │ │ │ mov r0, r4 │ │ │ │ bl 249758 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -142969,23 +142969,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bl 24b644 │ │ │ │ addseq r5, sp, r0, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq ip, r0, ip, asr sp │ │ │ │ + rsbseq ip, r0, ip, ror #26 │ │ │ │ adceq r7, sl, ip, asr r6 │ │ │ │ umullseq r5, sp, r8, fp │ │ │ │ - umulleq r6, r5, ip, fp │ │ │ │ - rsbseq ip, r0, r8, asr #19 │ │ │ │ - rsbseq ip, r0, ip, asr sp │ │ │ │ - addeq r6, r5, r8, ror fp │ │ │ │ - rsbseq ip, r0, r4, lsr #19 │ │ │ │ - rsbseq ip, r0, r4, lsr #26 │ │ │ │ + addeq r6, r5, ip, lsr #23 │ │ │ │ + ldrsbeq ip, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, r0, ip, ror #26 │ │ │ │ + addeq r6, r5, r8, lsl #23 │ │ │ │ + ldrheq ip, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq ip, r0, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -143161,16 +143161,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq ip, r0, ip, ror #18 │ │ │ │ - rsbseq ip, r0, ip, lsr r9 │ │ │ │ + rsbseq ip, r0, ip, ror r9 │ │ │ │ + rsbseq ip, r0, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -143329,18 +143329,18 @@ │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 249758 │ │ │ │ str r5, [r4] │ │ │ │ b 2d5438 │ │ │ │ - rsbseq ip, r0, r8, ror #16 │ │ │ │ - rsbseq ip, r0, r0, ror #16 │ │ │ │ - rsbseq ip, r0, r8, asr #14 │ │ │ │ - ldrsheq ip, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, r0, r8, ror r8 │ │ │ │ + rsbseq ip, r0, r0, ror r8 │ │ │ │ + rsbseq ip, r0, r8, asr r7 │ │ │ │ + rsbseq ip, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2d5778 │ │ │ │ ldr r3, [pc, #264] @ 2d577c │ │ │ │ @@ -143536,16 +143536,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b438 │ │ │ │ str r8, [r4] │ │ │ │ b 2d5858 │ │ │ │ bl 2d4788 │ │ │ │ mov r5, r0 │ │ │ │ b 2d58e8 │ │ │ │ - @ instruction: 0x0070c494 │ │ │ │ - rsbseq ip, r0, r0, ror #8 │ │ │ │ + rsbseq ip, r0, r4, lsr #9 │ │ │ │ + rsbseq ip, r0, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2d5d84 │ │ │ │ mov r4, r3 │ │ │ │ @@ -143771,15 +143771,15 @@ │ │ │ │ beq 2d5b24 │ │ │ │ b 2d5cac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2d5d98 │ │ │ │ ldr r0, [pc, #116] @ 2d5d9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999724 │ │ │ │ + bl 99972c │ │ │ │ mov r0, r5 │ │ │ │ bl 249758 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -143795,20 +143795,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2d5da0 │ │ │ │ ldr r0, [pc, #40] @ 2d5da4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d5d2c │ │ │ │ addseq r5, sp, ip, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq ip, r0, r8, ror #4 │ │ │ │ + rsbseq ip, r0, r8, ror r2 │ │ │ │ addseq r5, sp, r4, lsl #2 │ │ │ │ - rsbseq ip, r0, r0, lsl r2 │ │ │ │ - rsbseq fp, r0, r4, ror pc │ │ │ │ + rsbseq ip, r0, r0, lsr #4 │ │ │ │ + rsbseq fp, r0, r4, lsl #31 │ │ │ │ adceq r6, sl, r4, ror r8 │ │ │ │ - rsbseq fp, r0, r0, lsr #30 │ │ │ │ + rsbseq fp, r0, r0, lsr pc │ │ │ │ adceq r6, sl, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -143998,18 +143998,18 @@ │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 249758 │ │ │ │ str r5, [r4] │ │ │ │ b 2d5e94 │ │ │ │ - ldrsbeq fp, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x0070bd94 │ │ │ │ - ldrsbeq fp, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq fp, r0, r8, lsl #25 │ │ │ │ + rsbseq fp, r0, r8, ror #27 │ │ │ │ + rsbseq fp, r0, r4, lsr #27 │ │ │ │ + rsbseq fp, r0, r0, ror #25 │ │ │ │ + @ instruction: 0x0070bc98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2d6418 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -144196,15 +144196,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2d631c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2d6430 │ │ │ │ ldr r0, [pc, #104] @ 2d6434 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999724 │ │ │ │ + bl 99972c │ │ │ │ mov r0, r5 │ │ │ │ bl 249758 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144216,19 +144216,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2d61e4 │ │ │ │ bl 24b644 │ │ │ │ addseq r4, sp, r4, lsr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq fp, r0, ip, lsr #22 │ │ │ │ + rsbseq fp, r0, ip, lsr fp │ │ │ │ addseq r4, sp, r8, asr #19 │ │ │ │ - ldrsbeq fp, [r0], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq fp, r0, r4, ror #21 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - ldrsbeq fp, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq fp, r0, r0, ror #17 │ │ │ │ ldrdeq r6, [sl], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d657c │ │ │ │ @@ -144481,16 +144481,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b438 │ │ │ │ str r8, [r4] │ │ │ │ b 2d6710 │ │ │ │ bl 2d4788 │ │ │ │ mov r5, r0 │ │ │ │ b 2d67a8 │ │ │ │ - ldrsbeq fp, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq fp, r0, r8, lsr #11 │ │ │ │ + rsbseq fp, r0, ip, ror #11 │ │ │ │ + ldrheq fp, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -144945,47 +144945,47 @@ │ │ │ │ b 2d6de0 │ │ │ │ mov r6, r0 │ │ │ │ b 2d6c74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, sp, ip, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, sp, r8, lsl #29 │ │ │ │ - ldrsheq sl, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq sl, r0, ip, asr #25 │ │ │ │ - ldrheq sl, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x0070ac98 │ │ │ │ - rsbseq lr, sl, r0, asr #8 │ │ │ │ - @ instruction: 0x0070ae94 │ │ │ │ - rsbseq sl, r0, r4, lsl pc │ │ │ │ - rsbseq sl, r0, ip, lsl pc │ │ │ │ - ldrsheq sl, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq sl, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq sl, r0, r8, lsr sp │ │ │ │ - ldrsbeq lr, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sl, r0, r4, lsl #26 │ │ │ │ + ldrsbeq sl, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sl, r0, r0, asr #25 │ │ │ │ + rsbseq sl, r0, r8, lsr #25 │ │ │ │ + rsbseq lr, sl, r0, asr r4 │ │ │ │ + rsbseq sl, r0, r4, lsr #29 │ │ │ │ + rsbseq sl, r0, r4, lsr #30 │ │ │ │ + rsbseq sl, r0, ip, lsr #30 │ │ │ │ + rsbseq sl, r0, ip, lsl #30 │ │ │ │ + rsbseq sl, r0, ip, ror #29 │ │ │ │ + rsbseq sl, r0, r8, asr #26 │ │ │ │ + rsbseq lr, sl, r4, ror #5 │ │ │ │ │ │ │ │ 002d6fb4 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2d4df4 │ │ │ │ ldr r2, [pc, #4] @ 2d6fcc │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d91f4 │ │ │ │ - rsbseq sl, r0, ip, lsl #28 │ │ │ │ + rsbseq sl, r0, ip, lsl lr │ │ │ │ ldr r2, [pc, #4] @ 2d6fdc │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d91f4 │ │ │ │ - rsbseq sl, r0, r0, lsr #28 │ │ │ │ + rsbseq sl, r0, r0, lsr lr │ │ │ │ ldr r2, [pc, #4] @ 2d6fec │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9130 │ │ │ │ - rsbseq sl, r0, ip, ror #27 │ │ │ │ + ldrsheq sl, [r0], #-220 @ 0xffffff24 @ │ │ │ │ ldr r2, [pc, #4] @ 2d6ffc │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9130 │ │ │ │ - rsbseq sl, r0, r0, lsl #28 │ │ │ │ + rsbseq sl, r0, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d705c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d92c0 │ │ │ │ @@ -145001,15 +145001,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r0, ror #27 │ │ │ │ + ldrsheq sl, [r0], #-208 @ 0xffffff30 @ │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d70b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145039,15 +145039,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r4, ror sp │ │ │ │ + rsbseq sl, r0, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d7154 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d92c0 │ │ │ │ @@ -145063,15 +145063,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r4, asr #25 │ │ │ │ + ldrsbeq sl, [r0], #-196 @ 0xffffff3c @ │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d71a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145101,15 +145101,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r8, asr ip │ │ │ │ + rsbseq sl, r0, r8, ror #24 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -145179,28 +145179,28 @@ │ │ │ │ adceq r5, sl, r4, ror #5 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2d7328 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9907a4 │ │ │ │ - rsbseq r1, r0, r4, lsl #14 │ │ │ │ + b 9907ac │ │ │ │ + rsbseq r1, r0, r4, lsl r7 │ │ │ │ ldr r3, [pc, #28] @ 2d7350 │ │ │ │ ldr r2, [pc, #28] @ 2d7354 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2d7358 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r3, sp, r0, ror #15 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrsbeq r1, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r1, r0, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -145258,18 +145258,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 988a1c │ │ │ │ + bl 988a24 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -145634,51 +145634,51 @@ │ │ │ │ beq 2d7b00 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d7ba4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2d7b2c │ │ │ │ - bl 99faf0 │ │ │ │ + bl 99faf8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7a6c │ │ │ │ ldr r3, [pc, #384] @ 2d7be0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d7a90 │ │ │ │ b 2d7aa4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7aa4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7a80 │ │ │ │ - bl 99faf0 │ │ │ │ + bl 99faf8 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7bd0 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2d7ae4 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7bb0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7b3c │ │ │ │ @@ -145731,15 +145731,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2d7a38 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2d7bec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 99177c │ │ │ │ + bl 991784 │ │ │ │ b 2d7ae4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24b684 │ │ │ │ addseq r3, sp, r0, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, sp, r8, lsl r1 │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ @@ -145862,41 +145862,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 99faf0 │ │ │ │ + bl 99faf8 │ │ │ │ ldr r9, [pc, #408] @ 2d7f74 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7e04 │ │ │ │ ldr r3, [pc, #384] @ 2d7f78 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7e38 │ │ │ │ mov r3, #0 │ │ │ │ b 2d7e28 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7e38 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2d7e18 │ │ │ │ - bl 99faf0 │ │ │ │ + bl 99faf8 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d7f70 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -145932,27 +145932,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d7e5c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2d7f7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 99177c │ │ │ │ + bl 991784 │ │ │ │ b 2d7e5c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -145970,17 +145970,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 24b684 │ │ │ │ addseq r2, sp, ip, lsr sp │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ - addeq r3, r5, r8, lsr sp │ │ │ │ - rsbseq r9, r0, r0, lsl pc │ │ │ │ - ldrsheq r9, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r3, r5, r8, asr #26 │ │ │ │ + rsbseq r9, r0, r0, lsr #30 │ │ │ │ + rsbseq r9, r0, r8, lsl #30 │ │ │ │ │ │ │ │ 002d7f8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -146073,18 +146073,18 @@ │ │ │ │ b 2d80cc │ │ │ │ mvn r5, #10 │ │ │ │ b 2d80cc │ │ │ │ strdeq r4, [sl], r8 @ │ │ │ │ addseq r2, sp, r4, ror #22 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adceq r4, sl, r0, lsr #11 │ │ │ │ - rsbseq r0, r0, ip, lsl sl │ │ │ │ + rsbseq r0, r0, ip, lsr #20 │ │ │ │ adceq r4, sl, ip, asr #10 │ │ │ │ - rsbseq r3, r2, ip, lsr #11 │ │ │ │ - rsbseq r6, r1, r0, asr r0 │ │ │ │ + ldrheq r3, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r6, r1, r0, rrx │ │ │ │ adceq r4, sl, r0, ror #9 │ │ │ │ @ instruction: 0x009e18f8 │ │ │ │ │ │ │ │ 002d812c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -146153,18 +146153,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 988a1c │ │ │ │ + bl 988a24 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2d82d0 │ │ │ │ @@ -146184,15 +146184,15 @@ │ │ │ │ b 2d8284 │ │ │ │ mvn r4, #10 │ │ │ │ b 2d8284 │ │ │ │ adceq r4, sl, r8, asr r4 │ │ │ │ addseq r2, sp, r4, asr #19 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adceq r4, sl, r4, lsl #8 │ │ │ │ - rsbseq r0, r0, r0, lsl #17 │ │ │ │ + @ instruction: 0x00700890 │ │ │ │ adceq r4, sl, r8, ror r3 │ │ │ │ adceq r4, sl, r8, lsr #6 │ │ │ │ addseq r1, lr, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -146208,15 +146208,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2d8604 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d740c │ │ │ │ @@ -146391,50 +146391,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, sp, r0, lsr #16 │ │ │ │ adceq r4, sl, r0, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009e16dc │ │ │ │ - ldrsheq r3, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r5, r1, r4, lsr #27 │ │ │ │ + rsbseq r3, r2, r8, lsl #6 │ │ │ │ + ldrheq r5, [r1], #-212 @ 0xffffff2c @ │ │ │ │ addseq r2, sp, r8, lsr #15 │ │ │ │ muleq r0, r0, sp │ │ │ │ - rsbseq r9, r0, r4, lsl fp │ │ │ │ - rsbseq r9, r0, r4, asr #21 │ │ │ │ + rsbseq r9, r0, r4, lsr #22 │ │ │ │ + ldrsbeq r9, [r0], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - ldrsheq sp, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq sp, r1, ip, lsl #20 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - rsbseq r9, r0, ip, ror sl │ │ │ │ - rsbseq r9, r0, r4, ror #20 │ │ │ │ - rsbseq r9, r0, r0, asr sl │ │ │ │ + rsbseq r9, r0, ip, lsl #21 │ │ │ │ + rsbseq r9, r0, r4, ror sl │ │ │ │ + rsbseq r9, r0, r0, ror #20 │ │ │ │ addseq r2, sp, r8, lsr r6 │ │ │ │ - addeq r3, r5, r0, ror #14 │ │ │ │ - rsbseq r9, r0, r0, lsr #18 │ │ │ │ - ldrsbeq r9, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r3, r5, r0, ror r7 │ │ │ │ + rsbseq r9, r0, r0, lsr r9 │ │ │ │ + rsbseq r9, r0, ip, ror #13 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - addeq r3, r5, ip, lsr r7 │ │ │ │ - ldrsheq r9, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq r9, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + addeq r3, r5, ip, asr #14 │ │ │ │ + rsbseq r9, r0, ip, lsl #18 │ │ │ │ + rsbseq r9, r0, r8, asr #13 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - addeq r3, r5, r8, lsl r7 │ │ │ │ - ldrsbeq r9, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x00709694 │ │ │ │ + addeq r3, r5, r8, lsr #14 │ │ │ │ + rsbseq r9, r0, r8, ror #17 │ │ │ │ + rsbseq r9, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ - ldrheq r9, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r9, r0, r0, ror r6 │ │ │ │ + addeq r3, r5, r4, lsl #14 │ │ │ │ + rsbseq r9, r0, r4, asr #17 │ │ │ │ + rsbseq r9, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - ldrdeq r3, [r5], r0 │ │ │ │ - @ instruction: 0x00709890 │ │ │ │ - rsbseq r9, r0, ip, asr #12 │ │ │ │ + addeq r3, r5, r0, ror #13 │ │ │ │ + rsbseq r9, r0, r0, lsr #17 │ │ │ │ + rsbseq r9, r0, ip, asr r6 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq r3, r5, ip, lsr #13 │ │ │ │ - rsbseq r9, r0, ip, ror #16 │ │ │ │ - rsbseq r9, r0, r8, lsr #12 │ │ │ │ + @ instruction: 0x008536bc │ │ │ │ + rsbseq r9, r0, ip, ror r8 │ │ │ │ + rsbseq r9, r0, r8, lsr r6 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002d8698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -146616,51 +146616,51 @@ │ │ │ │ bne 2d87dc │ │ │ │ ldr ip, [pc, #156] @ 2d8a0c │ │ │ │ add ip, pc, ip │ │ │ │ b 2d87e4 │ │ │ │ ldr r0, [pc, #148] @ 2d8a10 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d86cc │ │ │ │ - rsbseq r9, r0, ip, lsl r8 │ │ │ │ + rsbseq r9, r0, ip, lsr #16 │ │ │ │ + rsbseq r9, r0, r0, lsr r8 │ │ │ │ + rsbseq r9, r0, r8, lsr #16 │ │ │ │ rsbseq r9, r0, r0, lsr #16 │ │ │ │ rsbseq r9, r0, r8, lsl r8 │ │ │ │ - rsbseq r9, r0, r0, lsl r8 │ │ │ │ - rsbseq r9, r0, r8, lsl #16 │ │ │ │ - ldrsheq r9, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq r9, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r9, r0, r8, ror #15 │ │ │ │ + rsbseq r9, r0, ip, lsl #16 │ │ │ │ + rsbseq r9, r0, r0, lsl #16 │ │ │ │ + ldrsheq r9, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r9, r0, ip, ror #15 │ │ │ │ + rsbseq r9, r0, r4, ror #15 │ │ │ │ + rsbseq r9, r0, r0, ror #15 │ │ │ │ ldrsbeq r9, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq r9, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq r9, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r9, r0, ip, asr #15 │ │ │ │ - rsbseq r9, r0, r8, asr #15 │ │ │ │ + ldrsbeq r9, [r0], #-120 @ 0xffffff88 @ │ │ │ │ andseq r1, r0, r0 │ │ │ │ - rsbseq r9, r0, r0, asr #15 │ │ │ │ - rsbseq r7, sl, r4, asr #12 │ │ │ │ + ldrsbeq r9, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r7, sl, r4, asr r6 │ │ │ │ subeq r4, r0, r0 │ │ │ │ - ldrheq r9, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r9, r0, ip, lsr #15 │ │ │ │ - @ instruction: 0x0070969c │ │ │ │ + rsbseq r9, r0, r0, asr #15 │ │ │ │ + ldrheq r9, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r9, r0, ip, lsr #13 │ │ │ │ + rsbseq r7, sl, ip, lsr #11 │ │ │ │ @ instruction: 0x007a759c │ │ │ │ rsbseq r7, sl, ip, lsl #11 │ │ │ │ rsbseq r7, sl, ip, ror r5 │ │ │ │ - rsbseq r7, sl, ip, ror #10 │ │ │ │ - rsbseq r7, sl, r8, asr r5 │ │ │ │ - rsbseq r7, sl, r4, asr #10 │ │ │ │ - rsbseq r7, sl, r0, lsr r5 │ │ │ │ + rsbseq r7, sl, r8, ror #10 │ │ │ │ + rsbseq r7, sl, r4, asr r5 │ │ │ │ + rsbseq r7, sl, r0, asr #10 │ │ │ │ + rsbseq r7, sl, ip, lsr #10 │ │ │ │ rsbseq r7, sl, ip, lsl r5 │ │ │ │ rsbseq r7, sl, ip, lsl #10 │ │ │ │ ldrsheq r7, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ rsbseq r7, sl, ip, ror #9 │ │ │ │ - ldrsbeq r7, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r7, sl, r8, asr #9 │ │ │ │ - rsbseq r9, r0, r0, lsr r6 │ │ │ │ - rsbseq r7, sl, r4, lsr #9 │ │ │ │ - @ instruction: 0x007a7498 │ │ │ │ - rsbseq r9, r0, r4, ror r5 │ │ │ │ + ldrsbeq r7, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r9, r0, r0, asr #12 │ │ │ │ + ldrheq r7, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r7, sl, r8, lsr #9 │ │ │ │ + rsbseq r9, r0, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -146700,16 +146700,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d8aa0 │ │ │ │ - rsbseq r9, r0, ip, asr r5 │ │ │ │ - rsbseq r9, r0, r8, asr #10 │ │ │ │ + rsbseq r9, r0, ip, ror #10 │ │ │ │ + rsbseq r9, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8b54 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146733,15 +146733,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0070949c │ │ │ │ + rsbseq r9, r0, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8bd4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146765,15 +146765,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, r0, ip, lsl r4 │ │ │ │ + rsbseq r9, r0, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2d8c4c │ │ │ │ mov r4, r2 │ │ │ │ @@ -146795,15 +146795,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r0, r4, lsr #7 │ │ │ │ + ldrheq r9, [r0], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 002d8c50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -147383,15 +147383,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009d16b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r5, r0, asr #16 │ │ │ │ + addeq r2, r5, r0, asr r8 │ │ │ │ addseq r1, sp, r4, asr r6 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -147624,17 +147624,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d98d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d98d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r2, r5, r4, lsl #8 │ │ │ │ - rsbseq r8, r0, r8, lsl r7 │ │ │ │ - rsbseq r8, r0, r4, lsr #14 │ │ │ │ + addeq r2, r5, r4, lsl r4 │ │ │ │ + rsbseq r8, r0, r8, lsr #14 │ │ │ │ + rsbseq r8, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2d99dc │ │ │ │ @@ -147666,23 +147666,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bbeec │ │ │ │ + bl 9bbef4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bbea4 │ │ │ │ + bl 9bbeac │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bc128 │ │ │ │ + bl 9bc130 │ │ │ │ ldr r2, [pc, #72] @ 2d99e4 │ │ │ │ ldr r3, [pc, #64] @ 2d99e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -147814,17 +147814,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9bc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r2, r5, ip, lsl #2 │ │ │ │ - rsbseq r8, r0, r4, lsr #8 │ │ │ │ - rsbseq r8, r0, r0, asr #8 │ │ │ │ + addeq r2, r5, ip, lsl r1 │ │ │ │ + rsbseq r8, r0, r4, lsr r4 │ │ │ │ + rsbseq r8, r0, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2d9d84 │ │ │ │ @@ -148112,30 +148112,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2da074 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52b8f4 │ │ │ │ b 2d9f7c │ │ │ │ - rsbseq r0, ip, r0, asr #1 │ │ │ │ - rsbseq r7, r0, r0, ror #31 │ │ │ │ - ldrheq r7, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r7, r0, r0, asr #31 │ │ │ │ + ldrsbeq r0, [ip], #-0 @ │ │ │ │ + ldrsheq r7, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r7, r0, r8, asr #31 │ │ │ │ + ldrsbeq r7, [r0], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d60ac │ │ │ │ + bl 9d60b4 │ │ │ │ bl 24a2c8 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d66fc │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2da21c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -148252,21 +148252,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 24a8bc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da300 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da318 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -148279,31 +148279,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2da348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9aefd0 │ │ │ │ + bl 9aefd8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2da2ac │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9aefd0 │ │ │ │ + bl 9aefd8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r1, r5, ip, asr #19 │ │ │ │ - rsbseq r7, r0, r0, ror #25 │ │ │ │ - rsbseq r7, r0, ip, ror #25 │ │ │ │ + ldrdeq r1, [r5], ip │ │ │ │ + ldrsheq r7, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + ldrsheq r7, [r0], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2da420 │ │ │ │ @@ -148328,15 +148328,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da3d8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2da3d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2da428 │ │ │ │ ldr r3, [pc, #64] @ 2da424 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148387,15 +148387,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2da9d8 │ │ │ │ ldr r0, [pc, #1400] @ 2daa20 │ │ │ │ ldr r1, [pc, #1400] @ 2daa24 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 99981c │ │ │ │ + bl 999824 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 24980c │ │ │ │ @@ -148445,15 +148445,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a3318 │ │ │ │ + bl 9a3320 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da874 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -148507,15 +148507,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a3318 │ │ │ │ + bl 9a3320 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2da6dc │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -148555,23 +148555,23 @@ │ │ │ │ bl 2da078 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a3320 │ │ │ │ + bl 9a3328 │ │ │ │ b 2da6a0 │ │ │ │ ldr r3, [pc, #740] @ 2daa48 │ │ │ │ ldr r1, [pc, #740] @ 2daa4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99981c │ │ │ │ + bl 999824 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2daa30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2daa34 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -148621,15 +148621,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a3318 │ │ │ │ + bl 9a3320 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da8e8 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2da4d4 │ │ │ │ mov r0, #16 │ │ │ │ bl 2489d8 │ │ │ │ @@ -148646,15 +148646,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a3320 │ │ │ │ + bl 9a3328 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -148714,50 +148714,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a3320 │ │ │ │ + bl 9a3328 │ │ │ │ b 2da868 │ │ │ │ ldr r0, [pc, #116] @ 2daa54 │ │ │ │ ldr r1, [pc, #116] @ 2daa58 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 999724 │ │ │ │ + bl 99972c │ │ │ │ mvn r0, #18 │ │ │ │ b 2da520 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2daa5c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 999724 │ │ │ │ + bl 99972c │ │ │ │ mvn r0, #22 │ │ │ │ b 2da520 │ │ │ │ addseq r0, sp, r0, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, sl, ip, lsl r1 │ │ │ │ - rsbseq r7, r0, r0, lsr #25 │ │ │ │ + ldrheq r7, [r0], #-192 @ 0xffffff40 @ │ │ │ │ addseq r0, sp, ip, ror #11 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r1, sl, r0, ror #28 │ │ │ │ - ldrheq r7, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r7, r0, ip, asr #17 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r1, sl, r4, ror #23 │ │ │ │ - rsbseq r7, r0, r0, asr #13 │ │ │ │ - rsbseq r7, r0, r4, asr r6 │ │ │ │ + ldrsbeq r7, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r7, r0, r4, ror #12 │ │ │ │ │ │ │ │ 002daa60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -149059,16 +149059,16 @@ │ │ │ │ b 2dacfc │ │ │ │ mvn r6, #1 │ │ │ │ b 2dad10 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq pc, ip, r8, lr @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009cfdfc │ │ │ │ - rsbseq r3, r8, r4, lsr pc │ │ │ │ - ldrsbeq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r3, r8, r4, asr #30 │ │ │ │ + rsbseq pc, fp, ip, ror #3 │ │ │ │ │ │ │ │ 002daf0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -149197,30 +149197,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2db1f4 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2db220 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2db0b0 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2db26c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2db270 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2db24c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -149235,15 +149235,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2db16c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r2, [pc, #188] @ 2db274 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -149275,24 +149275,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2db108 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ b 2db1e4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r4, lsr fp @ │ │ │ │ addseq pc, ip, r8, lsl fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, ip, r4, asr #21 │ │ │ │ adceq r1, sl, r0, lsr #10 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbseq r7, r0, r0, lsl r1 │ │ │ │ + rsbseq r7, r0, r0, lsr #2 │ │ │ │ adceq r1, sl, r0, lsl r4 │ │ │ │ │ │ │ │ 002db278 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -149361,17 +149361,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2db3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r0, r5, r0, asr #18 │ │ │ │ - ldrsbeq r6, [r0], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r6, r0, r0, asr ip │ │ │ │ + addeq r0, r5, r0, asr r9 │ │ │ │ + rsbseq r6, r0, r8, ror #29 │ │ │ │ + rsbseq r6, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2db710 │ │ │ │ ldr r3, [pc, #852] @ 2db714 │ │ │ │ @@ -149453,15 +149453,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9aee60 │ │ │ │ + bl 9aee68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2db560 │ │ │ │ ldr r2, [pc, #532] @ 2db72c │ │ │ │ ldr r3, [pc, #504] @ 2db714 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -149525,22 +149525,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2db740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db4bc │ │ │ │ ldr r3, [pc, #240] @ 2db744 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db5bc │ │ │ │ @@ -149558,57 +149558,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2db748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db5bc │ │ │ │ ldr r0, [pc, #116] @ 2db74c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db4bc │ │ │ │ ldr r0, [pc, #88] @ 2db750 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db5bc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r8, asr r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, ip, r4, lsr #14 │ │ │ │ - rsbseq ip, sp, r4, ror #1 │ │ │ │ - rsbseq r9, r7, r0, ror #9 │ │ │ │ + ldrsheq ip, [sp], #-4 @ │ │ │ │ + ldrsheq r9, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r6, r0, r4, lsr lr │ │ │ │ + rsbseq r6, r0, r4, asr #28 │ │ │ │ @ instruction: 0x009cf5fc │ │ │ │ addseq pc, ip, ip, lsr #11 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, r8, ror #24 │ │ │ │ + rsbseq r6, r0, r8, ror ip │ │ │ │ muleq r0, ip, r6 │ │ │ │ + ldrheq r6, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r6, r0, r4, lsl #24 │ │ │ │ rsbseq r6, r0, r0, lsr #23 │ │ │ │ - ldrsheq r6, [r0], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x00706b90 │ │ │ │ mvn r1, #29 │ │ │ │ b 2db3a4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2db3a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -149899,30 +149899,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2dbd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db834 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2dbca4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -149939,42 +149939,42 @@ │ │ │ │ b 2db928 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2dba30 │ │ │ │ b 2dbaa0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2dbc78 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2dbc50 │ │ │ │ ldr r0, [pc, #76] @ 2dbd08 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db834 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq pc, ip, r4, r3 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r0, r8, lsl fp │ │ │ │ + rsbseq r6, r0, r8, lsr #22 │ │ │ │ addseq pc, ip, r4, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq pc, ip, r8, r1 @ │ │ │ │ movshi r0, #0 │ │ │ │ andeq r4, r0, r0, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, ip, asr #13 │ │ │ │ - rsbseq r6, r0, ip, lsl #13 │ │ │ │ + ldrsbeq r6, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0070669c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2dc0ac │ │ │ │ ldr r3, [pc, #900] @ 2dc0b0 │ │ │ │ @@ -150124,25 +150124,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2dc0d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbdb0 │ │ │ │ ldr r3, [pc, #284] @ 2dc0d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dbee0 │ │ │ │ @@ -150167,61 +150167,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2dc0dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dbee0 │ │ │ │ ldr r0, [pc, #116] @ 2dc0e0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbdb0 │ │ │ │ ldr r0, [pc, #92] @ 2dc0e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dbee0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r8, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r7, r4, ror #23 │ │ │ │ + ldrsheq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ addseq lr, ip, r8, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009cecd4 │ │ │ │ - rsbseq r6, r0, ip, lsr #10 │ │ │ │ + rsbseq r6, r0, ip, lsr r5 │ │ │ │ andeq r5, r0, r0, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r6, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r6, r0, r0, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbseq r6, r0, ip, lsl #7 │ │ │ │ - rsbseq r6, r0, r0, asr r3 │ │ │ │ - rsbseq r6, r0, r8, lsr #7 │ │ │ │ + @ instruction: 0x0070639c │ │ │ │ + rsbseq r6, r0, r0, ror #6 │ │ │ │ + ldrheq r6, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2dc2f8 │ │ │ │ ldr r1, [pc, #504] @ 2dc2fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150325,46 +150325,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc31c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dc160 │ │ │ │ ldr r0, [pc, #68] @ 2dc320 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dc160 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r4, lsl sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r7, ip, lsr r8 │ │ │ │ + rsbseq r8, r7, ip, asr #16 │ │ │ │ @ instruction: 0x009ce9d8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, ip, ip, lsl #18 │ │ │ │ andeq r4, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, r8, asr #3 │ │ │ │ - rsbseq r6, r0, r0, ror #3 │ │ │ │ + ldrsbeq r6, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r6, [r0], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2dc4ec │ │ │ │ ldr r1, [pc, #432] @ 2dc4f0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150450,46 +150450,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc3a0 │ │ │ │ ldr r0, [pc, #68] @ 2dc514 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc3a0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ce7d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r8, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, r7, r8, lsl #12 │ │ │ │ umullseq lr, ip, r8, r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, ip, r8, lsl r7 │ │ │ │ andeq r4, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, r8, lsr #32 │ │ │ │ rsbseq r6, r0, r8, lsr r0 │ │ │ │ + rsbseq r6, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2dca2c │ │ │ │ @@ -150556,15 +150556,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2dc824 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bc5d8 │ │ │ │ + bl 9bc5e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db3a4 │ │ │ │ ldr r2, [pc, #1000] @ 2dca40 │ │ │ │ ldr r3, [pc, #980] @ 2dca30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -150582,15 +150582,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2dc62c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bbea4 │ │ │ │ + bl 9bbeac │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2dc6ec │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -150600,21 +150600,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2dc750 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc614 │ │ │ │ + bl 9bc61c │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc128 │ │ │ │ + bl 9bc130 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2e5e04 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -150622,15 +150622,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dc740 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dc70c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc5d8 │ │ │ │ + bl 9bc5e0 │ │ │ │ b 2dc630 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2dca44 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -150664,26 +150664,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2dca54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dc744 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -150768,69 +150768,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2dca60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc600 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2dca64 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc600 │ │ │ │ mvn r4, #27 │ │ │ │ b 2dc630 │ │ │ │ ldr r0, [pc, #84] @ 2dca68 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dc744 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ce5d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r5, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r5, r0, r0, ror #31 │ │ │ │ addseq lr, ip, r0, ror #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009ce4bc │ │ │ │ - ldrsheq r8, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r8, r7, ip, lsl #4 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r0, r0, lsr #27 │ │ │ │ - ldrsheq r8, [r7], #-0 @ │ │ │ │ + ldrheq r5, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r8, r7, r0, lsl #2 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - rsbseq r5, r0, ip, ror #22 │ │ │ │ - rsbseq r5, r0, ip, lsl #23 │ │ │ │ - rsbseq r5, r0, r0, ror #23 │ │ │ │ + rsbseq r5, r0, ip, ror fp │ │ │ │ + @ instruction: 0x00705b9c │ │ │ │ + ldrsheq r5, [r0], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2dd2e0 │ │ │ │ ldr r1, [pc, #2140] @ 2dd2e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150949,15 +150949,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 52ae64 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc5d8 │ │ │ │ + bl 9bc5e0 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2dcb4c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2dd0c0 │ │ │ │ @@ -151050,15 +151050,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dd100 │ │ │ │ ldr r1, [pc, #1308] @ 2dd30c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 248ce4 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dcb5c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2dcb5c │ │ │ │ @@ -151096,15 +151096,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2dcf14 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dd1d4 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52b8b8 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 52b8b8 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -151119,18 +151119,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2dcd20 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9aefdc │ │ │ │ + bl 9aefe4 │ │ │ │ b 2dcd54 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9af4f8 │ │ │ │ + bl 9af500 │ │ │ │ b 2dceb4 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -151145,35 +151145,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2d98d8 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bbea4 │ │ │ │ + bl 9bbeac │ │ │ │ b 2dcfa8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2dd10c │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc614 │ │ │ │ + bl 9bc61c │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc128 │ │ │ │ + bl 9bc130 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e5ef0 │ │ │ │ @@ -151181,17 +151181,17 @@ │ │ │ │ bge 2dcf7c │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dd000 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dcfc8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc5d8 │ │ │ │ + bl 9bc5e0 │ │ │ │ mov r0, fp │ │ │ │ - bl 9bc5d8 │ │ │ │ + bl 9bc5e0 │ │ │ │ b 2dcb4c │ │ │ │ ldr r3, [pc, #760] @ 2dd314 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2dcb10 │ │ │ │ ldr r3, [pc, #744] @ 2dd318 │ │ │ │ @@ -151213,47 +151213,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2dd320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dcb10 │ │ │ │ ldr r0, [pc, #604] @ 2dd324 │ │ │ │ ldr r1, [pc, #604] @ 2dd328 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 99981c │ │ │ │ + bl 999824 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2dcb5c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2dcbfc │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9af4f8 │ │ │ │ + bl 9af500 │ │ │ │ b 2dcdfc │ │ │ │ ldr r2, [pc, #536] @ 2dd32c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d95f4 │ │ │ │ @@ -151285,25 +151285,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2dd334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dcb5c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4d2c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -151322,15 +151322,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dd2d0 │ │ │ │ ldr r1, [pc, #264] @ 2dd338 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4d2c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52b8b8 │ │ │ │ @@ -151349,54 +151349,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2dd33c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dcb10 │ │ │ │ ldr r0, [pc, #136] @ 2dd340 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dcb5c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9af4f8 │ │ │ │ + bl 9af500 │ │ │ │ b 2dd23c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq lr, ip, r0, r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, r0, ip, ror #20 │ │ │ │ + rsbseq r5, r0, ip, ror sl │ │ │ │ addseq lr, ip, ip, lsr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq sp, ip, r8, pc @ │ │ │ │ - rsbseq r7, r7, r4, asr sp │ │ │ │ - rsbseq r5, r0, ip, lsl #20 │ │ │ │ - @ instruction: 0x007ca590 │ │ │ │ - ldrsheq r5, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r7, r7, r4, ror #26 │ │ │ │ + rsbseq r5, r0, ip, lsl sl │ │ │ │ + rsbseq sl, ip, r0, lsr #11 │ │ │ │ + rsbseq r5, r0, r4, lsl #20 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r5, r0, r4, lsl r9 │ │ │ │ - rsbseq r7, r7, ip, lsr fp │ │ │ │ + rsbseq r5, r0, r4, lsr #18 │ │ │ │ + rsbseq r7, r7, ip, asr #22 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r0, ip, ror r5 │ │ │ │ + rsbseq r5, r0, ip, lsl #11 │ │ │ │ strdeq pc, [r9], ip @ │ │ │ │ - ldrsbeq r5, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r7, r7, r8, asr #16 │ │ │ │ + rsbseq r5, r0, ip, ror #11 │ │ │ │ + rsbseq r7, r7, r8, asr r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbseq r5, r0, ip, asr #10 │ │ │ │ - ldrsbeq r5, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsbeq r5, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - @ instruction: 0x00705494 │ │ │ │ + rsbseq r5, r0, ip, asr r5 │ │ │ │ + rsbseq r5, r0, r4, ror #9 │ │ │ │ + rsbseq r5, r0, r0, ror #7 │ │ │ │ + rsbseq r5, r0, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2ddc6c │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -151637,15 +151637,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -151653,15 +151653,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ddc94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd44c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -151797,15 +151797,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ddc9c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd44c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2d9400 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -151886,40 +151886,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2dd614 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2dd614 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2dd5e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2dd80c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2dd7d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2dd920 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2dd8ec │ │ │ │ ldr r3, [pc, #300] @ 2ddca8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd67c │ │ │ │ ldr r3, [pc, #252] @ 2ddc8c │ │ │ │ @@ -151942,65 +151942,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ddcac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dd67c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2ddae0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ddcb0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dd67c │ │ │ │ addseq sp, ip, r8, lsr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, r0, r0, lsr #7 │ │ │ │ + ldrheq r5, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0x009cd6f0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, ip, ip, lsl #13 │ │ │ │ - rsbseq r5, r0, r4, asr #3 │ │ │ │ + ldrsbeq r5, [r0], #-20 @ 0xffffffec @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r0, ip, lsr #32 │ │ │ │ - rsbseq r4, r0, r0, lsr #13 │ │ │ │ - rsbseq r4, r0, r8, lsr lr │ │ │ │ + rsbseq r5, r0, ip, lsr r0 │ │ │ │ + ldrheq r4, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r4, r0, r8, asr #28 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, ip, ror r8 │ │ │ │ - ldrsheq r4, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r4, r0, r0, lsl ip │ │ │ │ + rsbseq r4, r0, ip, lsl #24 │ │ │ │ + rsbseq r4, r0, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2dead0 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -152182,30 +152182,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 24b030 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #2872] @ 2deaec │ │ │ │ ldr r2, [pc, #2872] @ 2deaf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2de1d8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -152322,15 +152322,15 @@ │ │ │ │ b 2ddf44 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2dde7c │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -152377,34 +152377,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #2112] @ 2deb00 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2deb04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dde94 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2de1e0 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2de4f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152517,15 +152517,15 @@ │ │ │ │ bne 2de3c8 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2de440 │ │ │ │ b 2de3c8 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2de1dc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ mvn r4, #3 │ │ │ │ b 2de1ec │ │ │ │ @@ -152551,15 +152551,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #1424] @ 2deb08 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -152567,15 +152567,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2deb0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddf44 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ @@ -152709,25 +152709,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2deb20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2de70c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2da224 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2de880 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -152813,28 +152813,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2deb28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddf44 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2de6fc │ │ │ │ ldr r0, [pc, #336] @ 2deb2c │ │ │ │ @@ -152843,96 +152843,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2deb30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dde94 │ │ │ │ ldr r0, [pc, #296] @ 2deb34 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2deb38 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov fp, r4 │ │ │ │ b 2de5b0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2de60c │ │ │ │ b 2de1e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2de674 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2de63c │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2de314 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2deb3c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2de70c │ │ │ │ ldr r0, [pc, #144] @ 2deb40 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddf44 │ │ │ │ addseq ip, ip, r8, asr #28 │ │ │ │ addseq ip, ip, r4, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r4, r0, r4, ror #22 │ │ │ │ - rsbseq r9, sp, r0, lsr #14 │ │ │ │ + rsbseq r4, r0, r4, ror fp │ │ │ │ + rsbseq r9, sp, r0, lsr r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, ip, r0, asr #24 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbseq r4, r0, r8, lsl #5 │ │ │ │ + @ instruction: 0x00704298 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r4, r0, ip, lsl #14 │ │ │ │ - rsbseq r4, r0, ip, ror #11 │ │ │ │ - rsbseq r1, sl, ip, lsl #17 │ │ │ │ - rsbseq r4, r0, r0, lsr #6 │ │ │ │ - @ instruction: 0x00805cb8 │ │ │ │ - rsbseq sp, r8, r4, lsr #32 │ │ │ │ - addeq r5, r0, ip, ror #23 │ │ │ │ + rsbseq r4, r0, ip, lsl r7 │ │ │ │ + ldrsheq r4, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x007a189c │ │ │ │ + rsbseq r4, r0, r0, lsr r3 │ │ │ │ + addeq r5, r0, r8, asr #25 │ │ │ │ + rsbseq sp, r8, r4, lsr r0 │ │ │ │ + strdeq r5, [r0], ip │ │ │ │ andeq r2, r0, r4, lsr sp │ │ │ │ - rsbseq r4, r0, r0, asr r1 │ │ │ │ - ldrsbeq r3, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r3, r0, r4, lsl pc │ │ │ │ - ldrsheq r3, [r0], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r3, r0, r8, lsr #30 │ │ │ │ - ldrsheq r1, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsheq r3, [r0], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsheq r3, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r3, r0, r4, ror #28 │ │ │ │ + rsbseq r4, r0, r0, ror #2 │ │ │ │ + rsbseq r3, r0, r0, ror #31 │ │ │ │ + rsbseq r3, r0, r4, lsr #30 │ │ │ │ + rsbseq r4, r0, r0 │ │ │ │ + rsbseq r3, r0, r8, lsr pc │ │ │ │ + rsbseq r1, sl, r8, lsl #8 │ │ │ │ + rsbseq r3, r0, r8, lsl #30 │ │ │ │ + rsbseq r3, r0, ip, lsl #30 │ │ │ │ + rsbseq r3, r0, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2df04c │ │ │ │ @@ -153094,15 +153094,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 5730f4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2def1c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -153136,15 +153136,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -153153,15 +153153,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2df084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dec34 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24ab2c │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -153211,70 +153211,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2df090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ded00 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2df094 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dec34 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2df098 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2ded00 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r3, [r0], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r3, r0, r4, lsl #28 │ │ │ │ addseq fp, ip, r8, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, ip, ip, asr #2 │ │ │ │ - rsbseq ip, r8, r8, lsl sl │ │ │ │ + rsbseq r8, ip, ip, asr r1 │ │ │ │ + rsbseq ip, r8, r8, lsr #20 │ │ │ │ addseq fp, ip, r4, ror #27 │ │ │ │ - addeq ip, r4, r4, ror #29 │ │ │ │ - @ instruction: 0x00703c90 │ │ │ │ - ldrsheq r3, [r0], #-20 @ 0xffffffec @ │ │ │ │ + strdeq ip, [r4], r4 │ │ │ │ + rsbseq r3, r0, r0, lsr #25 │ │ │ │ + rsbseq r3, r0, r4, lsl #4 │ │ │ │ andeq r1, r0, r4, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r0, r8, lsl #22 │ │ │ │ - rsbeq ip, pc, r4, asr #3 │ │ │ │ + rsbseq r3, r0, r8, lsl fp │ │ │ │ + ldrdeq ip, [pc], #-20 @ │ │ │ │ muleq r0, r0, r2 │ │ │ │ - ldrsbeq r3, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r3, r0, r0, lsl sl │ │ │ │ - rsbseq r3, r0, ip, asr #21 │ │ │ │ + rsbseq r3, r0, r8, ror #21 │ │ │ │ + rsbseq r3, r0, r0, lsr #20 │ │ │ │ + ldrsbeq r3, [r0], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2df3e0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2df3e4 │ │ │ │ @@ -153368,22 +153368,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2df174 │ │ │ │ ldr r0, [pc, #472] @ 2df404 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 2df1b8 │ │ │ │ ldr r0, [pc, #456] @ 2df408 │ │ │ │ ldr r1, [pc, #456] @ 2df40c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99981c │ │ │ │ + bl 999824 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2df188 │ │ │ │ ldr r1, [pc, #432] @ 2df410 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52b8f4 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -153412,26 +153412,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2df420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2df124 │ │ │ │ ldr r3, [pc, #264] @ 2df424 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df1b8 │ │ │ │ ldr r3, [pc, #232] @ 2df418 │ │ │ │ @@ -153451,60 +153451,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2df428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2df1b8 │ │ │ │ ldr r0, [pc, #132] @ 2df42c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2df124 │ │ │ │ ldr r0, [pc, #108] @ 2df430 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2df1b8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r8, asr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, r1, r8, asr #30 │ │ │ │ + rsbseq r5, r1, r8, asr pc │ │ │ │ addseq fp, ip, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ + @ instruction: 0x00703a90 │ │ │ │ rsbseq r3, r0, r0, lsl #21 │ │ │ │ - rsbseq r3, r0, r0, ror sl │ │ │ │ - @ instruction: 0x00715e9c │ │ │ │ + rsbseq r5, r1, ip, lsr #29 │ │ │ │ addseq fp, ip, r0, asr #18 │ │ │ │ - rsbseq r3, r0, r0, lsr #19 │ │ │ │ + ldrheq r3, [r0], #-144 @ 0xffffff70 @ │ │ │ │ adceq sp, r9, r4, lsl #7 │ │ │ │ - ldrsbeq r3, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r3, pc, ip, lsr #9 │ │ │ │ + rsbseq r3, r0, r4, ror #19 │ │ │ │ + ldrheq r3, [pc], #-76 @ │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r0, r0, asr #16 │ │ │ │ + rsbseq r3, r0, r0, asr r8 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbseq r3, r0, r0, asr #18 │ │ │ │ - ldrsbeq r3, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r3, r0, ip, asr #18 │ │ │ │ + rsbseq r3, r0, r0, asr r9 │ │ │ │ + rsbseq r3, r0, r4, ror #15 │ │ │ │ + rsbseq r3, r0, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2df624 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2df628 │ │ │ │ @@ -153623,15 +153623,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2df4c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r0, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r3, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r3, r0, r0, asr #17 │ │ │ │ addseq fp, ip, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -153808,28 +153808,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d99e8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2df874 │ │ │ │ b 2df868 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2df7e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d99e8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d99e8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df6e0 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2df880 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -153924,26 +153924,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d99e8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df6dc │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2df6dc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df6dc │ │ │ │ b 2dfad8 │ │ │ │ addseq fp, ip, r8, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r0, r4, lsr #13 │ │ │ │ + ldrheq r3, [r0], #-100 @ 0xffffff9c @ │ │ │ │ addseq fp, ip, r0, lsl r4 │ │ │ │ - rsbseq pc, r7, ip, ror #5 │ │ │ │ + ldrsheq pc, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2dff0c │ │ │ │ ldr r3, [pc, #992] @ 2dff10 │ │ │ │ @@ -154093,28 +154093,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2dff34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ b 2dfbf0 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2dfc84 │ │ │ │ @@ -154150,15 +154150,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -154167,53 +154167,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2dff3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfbe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2dff40 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfbe0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2dff44 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2dfdbc │ │ │ │ addseq sl, ip, r4, ror #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r3, [r0], #-16 @ │ │ │ │ + rsbseq r3, r0, r0, ror #3 │ │ │ │ addseq sl, ip, r8, asr pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, r8, lsl #30 │ │ │ │ - ldrsheq fp, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq fp, r8, r4, lsl #20 │ │ │ │ andeq r5, r0, ip, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r0, ip, lsr #32 │ │ │ │ + rsbseq r3, r0, ip, lsr r0 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - ldrheq r2, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq r2, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r2, r0, r0, asr #30 │ │ │ │ + rsbseq r2, r0, ip, asr #29 │ │ │ │ + rsbseq r2, r0, r4, ror #29 │ │ │ │ + rsbseq r2, r0, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2e01c4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2e01c8 │ │ │ │ @@ -154342,48 +154342,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e01e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dffe0 │ │ │ │ ldr r0, [pc, #76] @ 2e01ec │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2dffe0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, ip, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r0, r8, ror #29 │ │ │ │ + ldrsheq r2, [r0], #-232 @ 0xffffff18 @ │ │ │ │ addseq sl, ip, r8, asr fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, r8, lsl #22 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, r0, lsl #26 │ │ │ │ - rsbseq r2, r0, ip, lsl sp │ │ │ │ + rsbseq r2, r0, r0, lsl sp │ │ │ │ + rsbseq r2, r0, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2e0580 │ │ │ │ ldr r3, [pc, #888] @ 2e0584 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -154515,15 +154515,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -154531,15 +154531,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2e05a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e02bc │ │ │ │ ldr r3, [pc, #316] @ 2e05ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e033c │ │ │ │ @@ -154565,68 +154565,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e05b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e033c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2e05b4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e02bc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e05b8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e033c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r8, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r0, r8, lsl #25 │ │ │ │ + @ instruction: 0x00702c98 │ │ │ │ addseq sl, ip, r8, lsl #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r2, r0, ip, lsl #25 │ │ │ │ + @ instruction: 0x00702c9c │ │ │ │ @ instruction: 0x009ca7b0 │ │ │ │ andeq r4, r0, r0, asr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, ip, lsr #21 │ │ │ │ + ldrheq r2, [r0], #-172 @ 0xffffff54 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r2, r0, r8, lsl #21 │ │ │ │ - rsbseq r2, r0, r0, lsl sl │ │ │ │ - @ instruction: 0x00702a90 │ │ │ │ + @ instruction: 0x00702a98 │ │ │ │ + rsbseq r2, r0, r0, lsr #20 │ │ │ │ + rsbseq r2, r0, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2e08fc │ │ │ │ ldr r3, [pc, #808] @ 2e0900 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -154757,30 +154757,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e0924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e068c │ │ │ │ ldr r3, [pc, #248] @ 2e0928 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0754 │ │ │ │ ldr r3, [pc, #216] @ 2e091c │ │ │ │ @@ -154799,57 +154799,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e092c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e0754 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2e0930 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e068c │ │ │ │ ldr r0, [pc, #76] @ 2e0934 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e0754 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, ip, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r2, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r2, r0, ip, lsl #20 │ │ │ │ addseq sl, ip, r8, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, ip, asr r4 │ │ │ │ - rsbseq r2, r4, ip, lsr #6 │ │ │ │ + rsbseq r2, r4, ip, lsr r3 │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, r4, lsr r8 │ │ │ │ + rsbseq r2, r0, r4, asr #16 │ │ │ │ andeq r3, r0, r4, ror #15 │ │ │ │ - rsbseq r2, r0, r4, lsr r8 │ │ │ │ - rsbseq r2, r0, r8, asr #15 │ │ │ │ - rsbseq r2, r0, r8, lsr #16 │ │ │ │ + rsbseq r2, r0, r4, asr #16 │ │ │ │ + ldrsbeq r2, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r2, r0, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2e0b04 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2e0b08 │ │ │ │ @@ -154935,47 +154935,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e0b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e09bc │ │ │ │ ldr r0, [pc, #72] @ 2e0b2c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e09bc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, asr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, pc, r8, lsr #13 │ │ │ │ + strheq fp, [pc], #-104 @ │ │ │ │ addseq sl, ip, ip, ror r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, r8, lsl #2 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, r4, ror r6 │ │ │ │ - @ instruction: 0x00702690 │ │ │ │ + rsbseq r2, r0, r4, lsl #13 │ │ │ │ + rsbseq r2, r0, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -155119,15 +155119,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2e0ce0 │ │ │ │ ldr r0, [pc, #796] @ 2e109c │ │ │ │ ldr r1, [pc, #796] @ 2e10a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 99981c │ │ │ │ + bl 999824 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db3a4 │ │ │ │ @@ -155150,22 +155150,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2e10a8 │ │ │ │ ldr r1, [pc, #688] @ 2e10ac │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 99981c │ │ │ │ + bl 999824 │ │ │ │ b 2e0be0 │ │ │ │ ldr r0, [pc, #664] @ 2e10b0 │ │ │ │ ldr r1, [pc, #664] @ 2e10b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 99981c │ │ │ │ + bl 999824 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2d99e8 │ │ │ │ b 2e0da0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -155222,25 +155222,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2e10c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e0d94 │ │ │ │ ldr r3, [pc, #364] @ 2e10cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e0bd0 │ │ │ │ ldr r3, [pc, #332] @ 2e10c0 │ │ │ │ @@ -155262,28 +155262,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e10d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0bd0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -155294,51 +155294,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2e0e44 │ │ │ │ ldr r0, [pc, #152] @ 2e10d4 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0bd0 │ │ │ │ mov r6, r4 │ │ │ │ b 2e0e8c │ │ │ │ ldr r0, [pc, #116] @ 2e10d8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e0d94 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c9fbc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, r8, lsr #19 │ │ │ │ + ldrheq r1, [r0], #-152 @ 0xffffff68 @ │ │ │ │ addseq r9, ip, ip, ror #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, fp, r8, lsr #7 │ │ │ │ - rsbseq r2, r0, r8, lsr r6 │ │ │ │ + ldrheq r9, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r2, r0, r8, asr #12 │ │ │ │ adceq fp, r9, r4, asr #16 │ │ │ │ - ldrsbeq r2, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r2, r0, ip, ror #9 │ │ │ │ addseq r9, ip, r0, ror #26 │ │ │ │ adceq fp, r9, ip, asr #15 │ │ │ │ - rsbseq r2, r0, r0, lsr r4 │ │ │ │ + rsbseq r2, r0, r0, asr #8 │ │ │ │ adceq fp, r9, ip, lsr #15 │ │ │ │ - rsbseq r2, r0, r8, ror r4 │ │ │ │ - rsbseq r3, r7, r8, asr #21 │ │ │ │ + rsbseq r2, r0, r8, lsl #9 │ │ │ │ + ldrsbeq r3, [r7], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, r0, lsr #7 │ │ │ │ + ldrheq r2, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r2, r0, r4, ror #26 │ │ │ │ - ldrheq r2, [r0], #-16 @ │ │ │ │ - ldrheq r2, [r0], #-16 @ │ │ │ │ - rsbseq r2, r0, r4, asr #5 │ │ │ │ + rsbseq r2, r0, r0, asr #3 │ │ │ │ + rsbseq r2, r0, r0, asr #3 │ │ │ │ + ldrsbeq r2, [r0], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2e1370 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -155468,53 +155468,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e1394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e1188 │ │ │ │ ldr r0, [pc, #76] @ 2e1398 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e1188 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r0, lsl sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r0, r0, lsr r2 │ │ │ │ + rsbseq r2, r0, r0, asr #4 │ │ │ │ @ instruction: 0x009c99b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, ip, r8, asr #18 │ │ │ │ @ instruction: 0x000051b4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, ip, lsr r0 │ │ │ │ - rsbseq r2, r0, r8, rrx │ │ │ │ + rsbseq r2, r0, ip, asr #32 │ │ │ │ + rsbseq r2, r0, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2e1888 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2e188c │ │ │ │ @@ -155728,28 +155728,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2e18b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e143c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24ab2c │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -155783,69 +155783,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2e18bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ b 2e1558 │ │ │ │ ldr r0, [pc, #140] @ 2e18c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e143c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2e18c4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ b 2e1558 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r8, asr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00701a9c │ │ │ │ + rsbseq r1, r0, ip, lsr #21 │ │ │ │ addseq r9, ip, r0, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrheq r2, [pc], #-120 @ │ │ │ │ + rsbseq r2, pc, r8, asr #15 │ │ │ │ umullseq r9, ip, r4, r5 │ │ │ │ - @ instruction: 0x007f2690 │ │ │ │ + rsbseq r2, pc, r0, lsr #13 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r0, r4, asr #25 │ │ │ │ + ldrsbeq r1, [r0], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r8, lsr #19 │ │ │ │ - rsbseq r1, r0, ip, ror #24 │ │ │ │ - rsbseq r1, r0, ip, lsl #24 │ │ │ │ - rsbseq r1, r0, r4, asr ip │ │ │ │ + rsbseq r1, r0, ip, ror ip │ │ │ │ + rsbseq r1, r0, ip, lsl ip │ │ │ │ + rsbseq r1, r0, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2e1cec │ │ │ │ ldr r3, [pc, #1032] @ 2e1cf0 │ │ │ │ @@ -156022,15 +156022,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -156044,15 +156044,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e1d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e195c │ │ │ │ ldr r3, [pc, #256] @ 2e1d14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1a54 │ │ │ │ @@ -156071,60 +156071,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e1d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e1a54 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2e1d1c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e195c │ │ │ │ ldr r0, [pc, #72] @ 2e1d20 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e1a54 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, ip, asr #23 │ │ │ │ + ldrsbeq r1, [r0], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0x009c91dc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r9, ip, ip, r0 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r1, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, r0, r4, lsl #18 │ │ │ │ muleq r0, r4, fp │ │ │ │ - rsbseq r1, r0, r0, asr r9 │ │ │ │ - rsbseq r1, r0, ip, lsr #17 │ │ │ │ - rsbseq r1, r0, ip, lsr #18 │ │ │ │ + rsbseq r1, r0, r0, ror #18 │ │ │ │ + ldrheq r1, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r1, r0, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2e21d8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2e21dc │ │ │ │ @@ -156242,15 +156242,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2e1f28 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -156340,28 +156340,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2e2204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e1e34 │ │ │ │ ldr r3, [pc, #292] @ 2e2208 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2e1de0 │ │ │ │ @@ -156383,65 +156383,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e220c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1de0 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2e2210 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1de0 │ │ │ │ ldr r0, [pc, #96] @ 2e2214 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e1e34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r8, asr #27 │ │ │ │ addseq r8, ip, ip, asr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, r0, lsl #17 │ │ │ │ + @ instruction: 0x00701890 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, ip, r0, asr #25 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r3, r0, r8, lsr #7 │ │ │ │ + ldrheq r3, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r4, r0, ip, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq r1, [r0], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r1, r0, r4, ror #11 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - ldrheq r1, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsbeq r1, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, r0, r8, asr #10 │ │ │ │ + rsbseq r1, r0, r4, asr #9 │ │ │ │ + rsbseq r1, r0, r4, ror #9 │ │ │ │ + rsbseq r1, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2e24c0 │ │ │ │ ldr r3, [pc, #656] @ 2e24c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156543,23 +156543,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e24e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e229c │ │ │ │ ldr r3, [pc, #236] @ 2e24ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2308 │ │ │ │ @@ -156579,54 +156579,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e24f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e2308 │ │ │ │ ldr r0, [pc, #108] @ 2e24f4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e229c │ │ │ │ ldr r0, [pc, #80] @ 2e24f8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e2308 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r4, ror #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r7, r8, lsl #14 │ │ │ │ + rsbseq r2, r7, r8, lsl r7 │ │ │ │ umullseq r8, ip, ip, r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r5, sp, r4, asr r2 │ │ │ │ + rsbseq r5, sp, r4, ror #4 │ │ │ │ addseq r8, ip, r4, ror #15 │ │ │ │ andeq r3, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r0, r0, ror r3 │ │ │ │ + rsbseq r1, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl sp │ │ │ │ - rsbseq r1, r0, r8, lsr r3 │ │ │ │ - ldrsheq r1, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r1, r0, r4, lsr r3 │ │ │ │ + rsbseq r1, r0, r8, asr #6 │ │ │ │ + rsbseq r1, r0, r8, lsl #6 │ │ │ │ + rsbseq r1, r0, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2e26e4 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2e26e8 │ │ │ │ @@ -156734,24 +156734,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2e26d0 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2e2658 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2e2690 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e26b4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c85f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r0, r4, lsr #18 │ │ │ │ + rsbseq r0, r0, r4, lsr r9 │ │ │ │ addseq r8, ip, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2e2b34 │ │ │ │ @@ -156922,27 +156922,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2e2b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d99e8 │ │ │ │ b 2e27ec │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2e2880 │ │ │ │ @@ -156979,15 +156979,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -156996,52 +156996,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2e2b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e27d8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2e2b70 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e27d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e2b74 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e29ec │ │ │ │ addseq r8, ip, r0, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, ip, ror r0 │ │ │ │ + rsbseq r1, r0, ip, lsl #1 │ │ │ │ addseq r8, ip, ip, asr r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, ip, ip, lsl #6 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq r8, r8, r4, asr #27 │ │ │ │ + ldrsbeq r8, [r8], #-212 @ 0xffffff2c @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrheq r0, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r0, r0, r8, asr #29 │ │ │ │ andeq r3, r0, r4, ror r6 │ │ │ │ - rsbseq r0, r0, ip, lsr sp │ │ │ │ - rsbseq r0, r0, r4, ror #26 │ │ │ │ - rsbseq r0, r0, r8, asr #27 │ │ │ │ + rsbseq r0, r0, ip, asr #26 │ │ │ │ + rsbseq r0, r0, r4, ror sp │ │ │ │ + ldrsbeq r0, [r0], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2e2f80 │ │ │ │ ldr r3, [pc, #1004] @ 2e2f84 │ │ │ │ @@ -157195,26 +157195,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2e2fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d99e8 │ │ │ │ b 2e2c60 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2e2cfc │ │ │ │ @@ -157250,15 +157250,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -157267,54 +157267,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2e2fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2c50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2e2fb4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2c50 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2e2fb8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e2e2c │ │ │ │ addseq r7, ip, ip, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r0, ip, lsr sp │ │ │ │ + rsbseq r0, r0, ip, asr #26 │ │ │ │ addseq r7, ip, ip, ror #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r7, ip, r0, lr │ │ │ │ - rsbseq r8, r8, r0, lsl #19 │ │ │ │ + @ instruction: 0x00788990 │ │ │ │ andeq r3, r0, r4, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00700b9c │ │ │ │ + rsbseq r0, r0, ip, lsr #23 │ │ │ │ andeq r2, r0, r0, lsr #25 │ │ │ │ - rsbseq r0, r0, r0, lsr #20 │ │ │ │ - rsbseq r0, r0, r0, asr #20 │ │ │ │ - rsbseq r0, r0, r0, lsr #21 │ │ │ │ + rsbseq r0, r0, r0, lsr sl │ │ │ │ + rsbseq r0, r0, r0, asr sl │ │ │ │ + ldrheq r0, [r0], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2e341c │ │ │ │ ldr r3, [pc, #1092] @ 2e3420 │ │ │ │ @@ -157456,15 +157456,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157473,15 +157473,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2e3440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e3094 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2d9444 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -157552,64 +157552,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e344c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e3160 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2e3450 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e3094 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2e3454 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e3160 │ │ │ │ addseq r7, ip, r8, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r0, r0, lsr #20 │ │ │ │ + rsbseq r0, r0, r0, lsr sl │ │ │ │ addseq r7, ip, r4, lsr #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, ip, r0, asr sl │ │ │ │ andeq r2, r0, r0, lsl #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r0, r4, lsl r8 │ │ │ │ - rsbeq pc, pc, r8, lsl r5 @ │ │ │ │ + rsbseq r0, r0, r4, lsr #16 │ │ │ │ + rsbeq pc, pc, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - rsbseq r0, r0, r0, lsr r7 │ │ │ │ - ldrsbeq r0, [r0], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r0, r0, r8, lsr r7 │ │ │ │ + rsbseq r0, r0, r0, asr #14 │ │ │ │ + rsbseq r0, r0, r4, ror #13 │ │ │ │ + rsbseq r0, r0, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e3948 │ │ │ │ ldr r3, [pc, #1236] @ 2e394c │ │ │ │ @@ -157786,27 +157786,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2e3974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e355c │ │ │ │ ldr r2, [pc, #512] @ 2e3978 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -157854,28 +157854,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e3980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3534 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9444 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2e3628 │ │ │ │ @@ -157906,44 +157906,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2e3988 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2e355c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2e398c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3534 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq r7, ip, ip, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, ip, r8, asr #12 │ │ │ │ - rsbseq r0, pc, ip, lsl #17 │ │ │ │ + @ instruction: 0x007f089c │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r7, ip, r0, r5 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - rsbeq pc, pc, r0, lsl #3 │ │ │ │ + @ instruction: 0x006ff190 │ │ │ │ andeq r3, r0, r0, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00700494 │ │ │ │ - rsbeq r8, pc, r4, lsr #17 │ │ │ │ + rsbseq r0, r0, r4, lsr #9 │ │ │ │ + strheq r8, [pc], #-132 @ │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ - rsbseq r0, r0, ip, lsl r3 │ │ │ │ - rsbeq lr, pc, r0, asr pc @ │ │ │ │ - rsbseq r0, r0, r4, asr #6 │ │ │ │ - @ instruction: 0x00700298 │ │ │ │ + rsbseq r0, r0, ip, lsr #6 │ │ │ │ + rsbeq lr, pc, r0, ror #30 │ │ │ │ + rsbseq r0, r0, r4, asr r3 │ │ │ │ + rsbseq r0, r0, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e3b48 │ │ │ │ ldr r3, [pc, #412] @ 2e3b4c │ │ │ │ @@ -157980,15 +157980,15 @@ │ │ │ │ bl 2e616c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e3ae8 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2e3b54 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158001,25 +158001,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -158048,16 +158048,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, r4, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r7, r8, ror pc │ │ │ │ - rsbseq r0, r0, ip, asr #4 │ │ │ │ + rsbseq r0, r7, r8, lsl #31 │ │ │ │ + rsbseq r0, r0, ip, asr r2 │ │ │ │ addseq r7, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2e3dac │ │ │ │ ldr r1, [pc, #568] @ 2e3db0 │ │ │ │ @@ -158101,17 +158101,17 @@ │ │ │ │ bne 2e3bf4 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9aecd8 │ │ │ │ + bl 9aece0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9aee60 │ │ │ │ + bl 9aee68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e3c88 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db3a4 │ │ │ │ ldr r2, [pc, #372] @ 2e3dc0 │ │ │ │ ldr r3, [pc, #352] @ 2e3db0 │ │ │ │ @@ -158149,15 +158149,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2e3c3c │ │ │ │ ldr r0, [pc, #224] @ 2e3dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ mov r1, #7 │ │ │ │ b 2e3c3c │ │ │ │ ldr r2, [pc, #208] @ 2e3dc8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3bdc │ │ │ │ @@ -158176,49 +158176,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e3dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3bdc │ │ │ │ ldr r0, [pc, #72] @ 2e3dd8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3bdc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, ip, r0, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r0, r0, ip, r7 @ │ │ │ │ + addeq r0, r0, ip, lsr #15 │ │ │ │ addseq r6, ip, r0, ror #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, ip, r8, asr #29 │ │ │ │ - rsbseq r0, r0, r8, lsr #32 │ │ │ │ + rsbseq r0, r0, r8, lsr r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, pc, r8, lsr pc @ │ │ │ │ - rsbeq pc, pc, ip, asr #30 │ │ │ │ + rsbeq pc, pc, r8, asr #30 │ │ │ │ + rsbeq pc, pc, ip, asr pc @ │ │ │ │ │ │ │ │ 002e3ddc : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002e3de8 : │ │ │ │ @@ -158269,20 +158269,20 @@ │ │ │ │ bne 2e3eb0 │ │ │ │ ldr r5, [pc, #168] @ 2e3f4c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3eb0 │ │ │ │ ldr r5, [pc, #160] @ 2e3f50 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9aecc0 │ │ │ │ + bl 9aecc8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ae378 │ │ │ │ + bl 9ae380 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ae9c8 │ │ │ │ + b 9ae9d0 │ │ │ │ ldr r5, [pc, #128] @ 2e3f54 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3eb0 │ │ │ │ ldr r3, [pc, #120] @ 2e3f58 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -158354,41 +158354,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2e4098 │ │ │ │ ldr r1, [pc, #192] @ 2e40b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a3860 │ │ │ │ + bl 9a3868 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2f70 │ │ │ │ + bl 9a2f78 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2e40ac │ │ │ │ ldr r1, [pc, #148] @ 2e40bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a3860 │ │ │ │ + bl 9a3868 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2f70 │ │ │ │ + bl 9a2f78 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e406c │ │ │ │ ldr r1, [pc, #104] @ 2e40c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a3860 │ │ │ │ + bl 9a3868 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a2f70 │ │ │ │ + bl 9a2f78 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ce4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -158504,15 +158504,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 24a274 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9ac │ │ │ │ + bl 9af9b4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e44f8 │ │ │ │ @@ -158542,29 +158542,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2e4590 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a2e6c │ │ │ │ + bl 9a2e74 │ │ │ │ ldr r1, [pc, #672] @ 2e4594 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a2e6c │ │ │ │ + bl 9a2e74 │ │ │ │ ldr r1, [pc, #648] @ 2e4598 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a2e6c │ │ │ │ + bl 9a2e74 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -158578,15 +158578,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248ce4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #536] @ 2e459c │ │ │ │ ldr r3, [pc, #504] @ 2e4580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -158608,15 +158608,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2e45ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3f74 │ │ │ │ mov r7, #1 │ │ │ │ b 2e435c │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249080 │ │ │ │ @@ -158627,15 +158627,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2e45bc │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2e43f4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2e4548 │ │ │ │ ldr r3, [pc, #360] @ 2e45c0 │ │ │ │ ldr r2, [pc, #360] @ 2e45c4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158643,64 +158643,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2e45cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2e43f4 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2e45d0 │ │ │ │ ldr r2, [pc, #316] @ 2e45d4 │ │ │ │ ldr r1, [pc, #316] @ 2e45d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2e45dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2e43f4 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2e45e0 │ │ │ │ ldr r2, [pc, #276] @ 2e45e4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2e45e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2e45ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2e43f4 │ │ │ │ ldr r1, [pc, #240] @ 2e45f0 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998098 │ │ │ │ + bl 9980a0 │ │ │ │ b 2e43f4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2e45f4 │ │ │ │ ldr r2, [pc, #216] @ 2e45f8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2e45fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2e4600 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2e43f4 │ │ │ │ ldr r1, [pc, #180] @ 2e4604 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e4450 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2e4608 │ │ │ │ ldr r1, [pc, #168] @ 2e460c │ │ │ │ @@ -158711,48 +158711,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r6, ip, r8, lsr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, ip, ip, lsl #20 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r2, ip, ip, lsr #22 │ │ │ │ + rsbseq r2, ip, ip, lsr fp │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ umullseq r6, ip, r0, r7 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ - rsbeq pc, pc, r8, ror sl @ │ │ │ │ - rsbeq sp, pc, r4, ror #23 │ │ │ │ + addeq r7, r4, ip, ror #17 │ │ │ │ + rsbeq pc, pc, r8, lsl #21 │ │ │ │ + strdeq sp, [pc], #-180 @ │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - umulleq r7, r4, r4, r8 │ │ │ │ - rsbeq pc, pc, ip, ror #19 │ │ │ │ - rsbeq sp, pc, r4, lsr #23 │ │ │ │ + addeq r7, r4, r4, lsr #17 │ │ │ │ + strdeq pc, [pc], #-156 @ │ │ │ │ + strheq sp, [pc], #-180 @ │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - addeq r7, r4, r0, asr r8 │ │ │ │ - rsbeq pc, pc, ip, ror #17 │ │ │ │ - rsbeq sp, pc, r8, asr fp @ │ │ │ │ + addeq r7, r4, r0, ror #16 │ │ │ │ + strdeq pc, [pc], #-140 @ │ │ │ │ + rsbeq sp, pc, r8, ror #22 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - addeq r7, r4, r8, lsl r8 │ │ │ │ - rsbeq pc, pc, r4, lsl r9 @ │ │ │ │ - rsbeq sp, pc, ip, lsl fp @ │ │ │ │ + addeq r7, r4, r8, lsr #16 │ │ │ │ + rsbeq pc, pc, r4, lsr #18 │ │ │ │ + rsbeq sp, pc, ip, lsr #22 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - ldrdeq r7, [r4], ip │ │ │ │ - rsbeq pc, pc, r8, asr r9 @ │ │ │ │ - rsbeq sp, pc, r4, ror #21 │ │ │ │ + addeq r7, r4, ip, ror #15 │ │ │ │ + rsbeq pc, pc, r8, ror #18 │ │ │ │ + strdeq sp, [pc], #-164 @ │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - rsbeq pc, pc, r8, ror #17 │ │ │ │ - addeq r7, r4, ip, lsl #15 │ │ │ │ - rsbeq pc, pc, ip, asr r8 @ │ │ │ │ - @ instruction: 0x006fda94 │ │ │ │ + strdeq pc, [pc], #-136 @ │ │ │ │ + umulleq r7, r4, ip, r7 │ │ │ │ + rsbeq pc, pc, ip, ror #16 │ │ │ │ + rsbeq sp, pc, r4, lsr #21 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - rsbeq r6, pc, ip, lsl #23 │ │ │ │ - addeq r7, r4, r0, asr r7 │ │ │ │ - rsbeq sp, pc, r4, ror #20 │ │ │ │ - rsbeq pc, pc, ip, asr #15 │ │ │ │ + @ instruction: 0x006f6b9c │ │ │ │ + addeq r7, r4, r0, ror #14 │ │ │ │ + rsbeq sp, pc, r4, ror sl @ │ │ │ │ + ldrdeq pc, [pc], #-124 @ │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002e4618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158770,31 +158770,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 24a85c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2e4688 │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98bde4 │ │ │ │ + bl 98bdec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4670 │ │ │ │ ldr r0, [pc, #128] @ 2e4710 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ae378 │ │ │ │ - bl 9ae9c8 │ │ │ │ + bl 9ae380 │ │ │ │ + bl 9ae9d0 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e46c0 │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98bde4 │ │ │ │ + bl 98bdec │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e46a8 │ │ │ │ ldr r2, [pc, #76] @ 2e4714 │ │ │ │ ldr r3, [pc, #64] @ 2e470c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158827,43 +158827,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2e47f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #172] @ 2e4804 │ │ │ │ ldr r2, [pc, #172] @ 2e4808 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2e47dc │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -158874,15 +158874,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e47bc │ │ │ │ mvn r4, #3 │ │ │ │ b 2e47c0 │ │ │ │ @ instruction: 0x009c63dc │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, r0, ror #21 │ │ │ │ + strdeq sp, [pc], #-160 @ │ │ │ │ │ │ │ │ 002e480c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -158902,28 +158902,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2e4c0c │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #960] @ 2e4c3c │ │ │ │ ldr r2, [pc, #960] @ 2e4c40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -159076,22 +159076,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e4bc0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2e4c50 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2dab58 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r2, [pc, #260] @ 2e4c54 │ │ │ │ ldr r3, [pc, #224] @ 2e4c34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159116,19 +159116,19 @@ │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2e4a04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9af4f8 │ │ │ │ + bl 9af500 │ │ │ │ b 2e4b2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9aefdc │ │ │ │ + bl 9aefe4 │ │ │ │ b 2e491c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2e4aec │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -159146,19 +159146,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2e4aec │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, ip, r4, ror #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009c62bc │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, r0, asr #19 │ │ │ │ + ldrdeq sp, [pc], #-144 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - strdeq sp, [pc], #-216 @ │ │ │ │ - ldrheq r5, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sp, pc, r0, ror #23 │ │ │ │ + rsbeq sp, pc, r8, lsl #28 │ │ │ │ + rsbseq r5, fp, r0, asr #13 │ │ │ │ + strdeq sp, [pc], #-176 @ │ │ │ │ addseq r5, ip, r4, asr #31 │ │ │ │ │ │ │ │ 002e4c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159166,55 +159166,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2e4d20 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e4d14 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #144] @ 2e4d24 │ │ │ │ ldr r2, [pc, #144] @ 2e4d28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2e4cf4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e4cf8 │ │ │ │ umullseq r5, ip, ip, lr │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, r0, lsr #11 │ │ │ │ + strheq sp, [pc], #-80 @ │ │ │ │ │ │ │ │ 002e4d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159230,42 +159230,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #92] @ 2e4de8 │ │ │ │ ldr r2, [pc, #92] @ 2e4dec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9aea28 │ │ │ │ + b 9aea30 │ │ │ │ addseq r5, ip, ip, asr #27 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, r8, lsr #9 │ │ │ │ + strheq sp, [pc], #-72 @ │ │ │ │ │ │ │ │ 002e4df0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159279,40 +159279,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #84] @ 2e4e9c │ │ │ │ ldr r2, [pc, #84] @ 2e4ea0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9aea28 │ │ │ │ + b 9aea30 │ │ │ │ addseq r5, ip, r4, lsl #26 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, ip, ror #7 │ │ │ │ + strdeq sp, [pc], #-60 @ │ │ │ │ │ │ │ │ 002e4ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159350,43 +159350,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2e5080 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #348] @ 2e50b8 │ │ │ │ ldr r2, [pc, #348] @ 2e50bc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e5014 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5070 │ │ │ │ ldr r2, [pc, #228] @ 2e50c0 │ │ │ │ ldr r3, [pc, #208] @ 2e50b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159418,38 +159418,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5090 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dab58 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e4fd4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e4fd4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e4f50 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e5058 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e4fd4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, ip, r0, lsl #24 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - ldrdeq sp, [pc], #-44 @ │ │ │ │ + rsbeq sp, pc, ip, ror #5 │ │ │ │ addseq r5, ip, r8, lsr fp │ │ │ │ │ │ │ │ 002e50c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159461,37 +159461,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2e5234 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2e5204 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r2, [pc, #304] @ 2e5240 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e5244 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e51b4 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5214 │ │ │ │ ldr r3, [pc, #212] @ 2e5248 │ │ │ │ ldr r2, [pc, #212] @ 2e524c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159507,15 +159507,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5224 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e516c │ │ │ │ mov r0, r6 │ │ │ │ @@ -159527,28 +159527,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dafc4 │ │ │ │ b 2e5194 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e5104 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e516c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e51d0 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e5198 │ │ │ │ addseq r5, ip, r0, lsr sl │ │ │ │ - rsbeq sp, pc, ip, lsr #2 │ │ │ │ + rsbeq sp, pc, ip, lsr r1 @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ │ │ │ │ 002e5250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159558,40 +159558,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5328 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5320 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r2, [pc, #160] @ 2e532c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5330 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e52e4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5304 │ │ │ │ ldr r3, [pc, #60] @ 2e5334 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -159601,15 +159601,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5304 │ │ │ │ addseq r5, ip, r4, lsr #17 │ │ │ │ - strheq ip, [pc], #-244 @ │ │ │ │ + rsbeq ip, pc, r4, asr #31 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ │ │ │ │ 002e5338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159627,76 +159627,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2e53f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5434 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #228] @ 2e547c │ │ │ │ ldr r2, [pc, #228] @ 2e5480 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5414 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5444 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e53f8 │ │ │ │ b 2e5444 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e538c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e53f8 │ │ │ │ @ instruction: 0x009c57bc │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, lsr #29 │ │ │ │ + strheq ip, [pc], #-224 @ │ │ │ │ │ │ │ │ 002e5484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159707,71 +159707,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e5594 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5558 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #208] @ 2e55a0 │ │ │ │ ldr r2, [pc, #208] @ 2e55a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e552c │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5568 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e54c4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e553c │ │ │ │ addseq r5, ip, r0, ror r6 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r8, ror #26 │ │ │ │ + rsbeq ip, pc, r8, ror sp @ │ │ │ │ │ │ │ │ 002e55a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159780,49 +159780,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2e569c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #188] @ 2e56a8 │ │ │ │ ldr r2, [pc, #188] @ 2e56ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5660 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2e5644 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e5484 │ │ │ │ @@ -159831,15 +159831,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2e5644 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5644 │ │ │ │ addseq r5, ip, r0, asr r5 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r8, asr #24 │ │ │ │ + rsbeq ip, pc, r8, asr ip @ │ │ │ │ │ │ │ │ 002e56b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159851,38 +159851,38 @@ │ │ │ │ bne 2e5828 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e5808 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r2, [pc, #308] @ 2e5834 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e5838 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e57b8 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e57a8 │ │ │ │ ldr r3, [pc, #212] @ 2e583c │ │ │ │ ldr r2, [pc, #212] @ 2e5840 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159898,19 +159898,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e5760 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5818 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e5760 │ │ │ │ mov r0, r6 │ │ │ │ @@ -159922,24 +159922,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2dafc4 │ │ │ │ b 2e5788 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e56f4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e57d4 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e578c │ │ │ │ addseq r5, ip, r8, asr #8 │ │ │ │ - rsbeq ip, pc, ip, lsr fp @ │ │ │ │ + rsbeq ip, pc, ip, asr #22 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ │ │ │ │ 002e5844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -159984,28 +159984,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e5a8c │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r2, [pc, #508] @ 2e5b08 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2e5b0c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -160015,15 +160015,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e5a00 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5a7c │ │ │ │ cmp r7, #0 │ │ │ │ bne 2e59c0 │ │ │ │ ldr r3, [pc, #368] @ 2e5b10 │ │ │ │ @@ -160075,54 +160075,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2dab58 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5990 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e5990 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afc8c │ │ │ │ + bl 9afc94 │ │ │ │ b 2e5900 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2dab58 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e59c0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e59c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dafc4 │ │ │ │ b 2e59c0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2daf0c │ │ │ │ b 2e5a64 │ │ │ │ mvn r7, #3 │ │ │ │ b 2e59c0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r8, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, ip, ip, ror r2 │ │ │ │ - rsbeq ip, pc, r0, lsr r9 @ │ │ │ │ + rsbeq ip, pc, r0, asr #18 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ addseq r5, ip, ip, asr #2 │ │ │ │ │ │ │ │ 002e5b1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -160133,40 +160133,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5bf4 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5bec │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r2, [pc, #160] @ 2e5bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5bfc │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5bb0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5bd0 │ │ │ │ ldr r3, [pc, #60] @ 2e5c00 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160176,15 +160176,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5bd0 │ │ │ │ @ instruction: 0x009c4fd8 │ │ │ │ - rsbeq ip, pc, r8, ror #13 │ │ │ │ + strdeq ip, [pc], #-104 @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ │ │ │ │ 002e5c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160194,54 +160194,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5cc4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #140] @ 2e5cd0 │ │ │ │ ldr r2, [pc, #140] @ 2e5cd4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5ca4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5ca8 │ │ │ │ @ instruction: 0x009c4ef0 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strdeq ip, [pc], #-80 @ │ │ │ │ + rsbeq ip, pc, r0, lsl #12 │ │ │ │ │ │ │ │ 002e5cd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -160253,72 +160253,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e5df0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5db4 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #212] @ 2e5dfc │ │ │ │ ldr r2, [pc, #212] @ 2e5e00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5d88 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5dc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e5d1c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5d98 │ │ │ │ addseq r4, ip, ip, lsl lr │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, lsl r5 @ │ │ │ │ + rsbeq ip, pc, r0, lsr #10 │ │ │ │ │ │ │ │ 002e5e04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160330,56 +160330,56 @@ │ │ │ │ bne 2e5edc │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52ac0c │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #148] @ 2e5ee8 │ │ │ │ ldr r2, [pc, #148] @ 2e5eec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5ebc │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5ec0 │ │ │ │ addseq r4, ip, ip, ror #25 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, ror #7 │ │ │ │ + strdeq ip, [pc], #-48 @ │ │ │ │ │ │ │ │ 002e5ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160391,56 +160391,56 @@ │ │ │ │ bne 2e5fc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52ac0c │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #148] @ 2e5fd4 │ │ │ │ ldr r2, [pc, #148] @ 2e5fd8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5fa8 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5fac │ │ │ │ addseq r4, ip, r0, lsl #24 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strdeq ip, [pc], #-36 @ │ │ │ │ + rsbeq ip, pc, r4, lsl #6 │ │ │ │ │ │ │ │ 002e5fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160451,31 +160451,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e6158 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2e6130 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #316] @ 2e6164 │ │ │ │ ldr r2, [pc, #316] @ 2e6168 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 24b210 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -160486,15 +160486,15 @@ │ │ │ │ blt 2e60d4 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2e6140 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6104 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -160504,45 +160504,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 248ce4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e60b8 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e601c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r9 │ │ │ │ bl 24b210 │ │ │ │ mov r2, r0 │ │ │ │ b 2e606c │ │ │ │ mvn r4, #3 │ │ │ │ b 2e60b8 │ │ │ │ addseq r4, ip, r8, lsl fp │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, lsl r2 @ │ │ │ │ + rsbeq ip, pc, r0, lsr #4 │ │ │ │ │ │ │ │ 002e616c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160553,71 +160553,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e627c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6240 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #208] @ 2e6288 │ │ │ │ ldr r2, [pc, #208] @ 2e628c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6214 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6250 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e61ac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6224 │ │ │ │ addseq r4, ip, r8, lsl #19 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, lsl #1 │ │ │ │ + @ instruction: 0x006fc090 │ │ │ │ │ │ │ │ 002e6290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -160646,41 +160646,41 @@ │ │ │ │ bne 2e63f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2dab14 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e63d0 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #228] @ 2e6408 │ │ │ │ ldr r2, [pc, #228] @ 2e640c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6380 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e63e0 │ │ │ │ ldr r2, [pc, #120] @ 2e6410 │ │ │ │ ldr r3, [pc, #100] @ 2e6400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160694,28 +160694,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e6318 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e6390 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6390 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r4, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, ip, r0, lsr #16 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, lsl pc @ │ │ │ │ + rsbeq fp, pc, r4, lsr #30 │ │ │ │ addseq r4, ip, ip, ror r7 │ │ │ │ │ │ │ │ 002e6414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160727,71 +160727,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6524 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e64e8 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #208] @ 2e6530 │ │ │ │ ldr r2, [pc, #208] @ 2e6534 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e64bc │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e64f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e6454 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e64cc │ │ │ │ addseq r4, ip, r0, ror #13 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - ldrdeq fp, [pc], #-216 @ │ │ │ │ + rsbeq fp, pc, r8, ror #27 │ │ │ │ │ │ │ │ 002e6538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160822,41 +160822,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2dab14 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2e6680 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #228] @ 2e66b8 │ │ │ │ ldr r2, [pc, #228] @ 2e66bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6630 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6690 │ │ │ │ ldr r2, [pc, #120] @ 2e66c0 │ │ │ │ ldr r3, [pc, #100] @ 2e66b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160870,28 +160870,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e65c8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e6640 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6640 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c45bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r4, ip, r0, r5 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, ror #24 │ │ │ │ + rsbeq fp, pc, r4, ror ip @ │ │ │ │ addseq r4, ip, ip, asr #9 │ │ │ │ │ │ │ │ 002e66c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160904,72 +160904,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e67dc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e67a0 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #212] @ 2e67e8 │ │ │ │ ldr r2, [pc, #212] @ 2e67ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6774 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e67b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e6708 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6784 │ │ │ │ addseq r4, ip, r0, lsr r4 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, lsr #22 │ │ │ │ + rsbeq fp, pc, r4, lsr fp @ │ │ │ │ │ │ │ │ 002e67f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161009,43 +161009,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e69d4 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #348] @ 2e6a0c │ │ │ │ ldr r2, [pc, #348] @ 2e6a10 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e6968 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e69c4 │ │ │ │ ldr r2, [pc, #228] @ 2e6a14 │ │ │ │ ldr r3, [pc, #208] @ 2e6a04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161077,38 +161077,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e69e4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dab58 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6928 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e6928 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e68a4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e69ac │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6928 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r4, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009c42b4 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r8, lsl #19 │ │ │ │ + @ instruction: 0x006fb998 │ │ │ │ addseq r4, ip, r4, ror #3 │ │ │ │ │ │ │ │ 002e6a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161119,69 +161119,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6b1c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6ae0 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr ip, [pc, #200] @ 2e6b28 │ │ │ │ ldr r2, [pc, #200] @ 2e6b2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6ab4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6af0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e6a54 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6ac4 │ │ │ │ ldrsbeq r4, [ip], ip │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - ldrdeq fp, [pc], #-120 @ │ │ │ │ + rsbeq fp, pc, r8, ror #15 │ │ │ │ │ │ │ │ 002e6b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161193,72 +161193,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e6c48 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e6c0c │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #212] @ 2e6c54 │ │ │ │ ldr r2, [pc, #212] @ 2e6c58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6be0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6c1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e6b74 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6bf0 │ │ │ │ addseq r3, ip, r4, asr #31 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strheq fp, [pc], #-104 @ │ │ │ │ + rsbeq fp, pc, r8, asr #13 │ │ │ │ │ │ │ │ 002e6c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -161266,53 +161266,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e6d18 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #136] @ 2e6d24 │ │ │ │ ldr r2, [pc, #136] @ 2e6d28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6cf8 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6cfc │ │ │ │ umullseq r3, ip, r8, lr │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - @ instruction: 0x006fb598 │ │ │ │ + rsbeq fp, pc, r8, lsr #11 │ │ │ │ │ │ │ │ 002e6d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -161321,29 +161321,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2e6dfc │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #152] @ 2e6e08 │ │ │ │ ldr r2, [pc, #152] @ 2e6e0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -161351,27 +161351,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6ddc │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6de0 │ │ │ │ addseq r3, ip, ip, asr #27 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, asr #9 │ │ │ │ + ldrdeq fp, [pc], #-68 @ │ │ │ │ │ │ │ │ 002e6e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161410,44 +161410,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e6ff4 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #356] @ 2e7030 │ │ │ │ ldr r2, [pc, #356] @ 2e7034 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e6f88 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6fe4 │ │ │ │ ldr r2, [pc, #232] @ 2e7038 │ │ │ │ ldr r3, [pc, #208] @ 2e7024 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161479,39 +161479,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e7004 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dab58 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6f48 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ b 2e6f48 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e6ec0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e6fcc │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6f48 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, ip, r4, ror #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r3, ip, r4, ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, ip, ror #6 │ │ │ │ + rsbeq fp, pc, ip, ror r3 @ │ │ │ │ addseq r3, ip, r4, asr #23 │ │ │ │ │ │ │ │ 002e703c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161537,42 +161537,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e7170 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #188] @ 2e717c │ │ │ │ ldr r2, [pc, #188] @ 2e7180 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7120 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -161588,34 +161588,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7080 │ │ │ │ @ instruction: 0x009c3ab4 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, ror r1 @ │ │ │ │ - b 9ae9c8 │ │ │ │ + rsbeq fp, pc, r4, lsl #3 │ │ │ │ + b 9ae9d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9ae9c8 │ │ │ │ + bl 9ae9d0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002e71ac : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2e71c8 │ │ │ │ ldr r0, [pc, #16] @ 2e71cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b0ddc │ │ │ │ + b 9b0de4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002e71d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161629,72 +161629,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e72e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e72ac │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #212] @ 2e72f4 │ │ │ │ ldr r2, [pc, #212] @ 2e72f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7280 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e72bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e7214 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7290 │ │ │ │ addseq r3, ip, r4, lsr #18 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r8, lsl r0 @ │ │ │ │ + rsbeq fp, pc, r8, lsr #32 │ │ │ │ │ │ │ │ 002e72fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161706,74 +161706,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e741c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e73e0 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #220] @ 2e7428 │ │ │ │ ldr r2, [pc, #220] @ 2e742c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e73b4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e73f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e7340 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e73c4 │ │ │ │ @ instruction: 0x009c37f8 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sl, pc, ip, ror #29 │ │ │ │ + strdeq sl, [pc], #-236 @ │ │ │ │ │ │ │ │ 002e7430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161785,29 +161785,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e7558 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e751c │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #228] @ 2e7564 │ │ │ │ ldr r2, [pc, #228] @ 2e7568 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -161816,45 +161816,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e74f0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e752c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e7474 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7500 │ │ │ │ addseq r3, ip, r4, asr #13 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strheq sl, [pc], #-216 @ │ │ │ │ + rsbeq sl, pc, r8, asr #27 │ │ │ │ │ │ │ │ 002e756c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161865,71 +161865,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e767c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e7640 │ │ │ │ - bl 9b0508 │ │ │ │ + bl 9b0510 │ │ │ │ ldr r3, [pc, #208] @ 2e7688 │ │ │ │ ldr r2, [pc, #208] @ 2e768c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9ac9d0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9ac9d8 │ │ │ │ + bl 9aea30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7614 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aea28 │ │ │ │ + bl 9aea30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7650 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9af9fc │ │ │ │ + bl 9afa04 │ │ │ │ b 2e75ac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afb54 │ │ │ │ + bl 9afb5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7624 │ │ │ │ addseq r3, ip, r8, lsl #11 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sl, pc, r0, lsl #25 │ │ │ │ + @ instruction: 0x006fac90 │ │ │ │ │ │ │ │ 002e7690 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161951,15 +161951,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, r8, ror #15 │ │ │ │ + strdeq ip, [pc], #-120 @ │ │ │ │ │ │ │ │ 002e7700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161980,15 +161980,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, r8, ror r7 @ │ │ │ │ + rsbeq ip, pc, r8, lsl #15 │ │ │ │ │ │ │ │ 002e776c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162007,15 +162007,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, ip, lsl #14 │ │ │ │ + rsbeq ip, pc, ip, lsl r7 @ │ │ │ │ │ │ │ │ 002e77d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -162040,82 +162040,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, r0, lsr #13 │ │ │ │ + strheq ip, [pc], #-96 @ │ │ │ │ │ │ │ │ 002e784c : │ │ │ │ b 24a55c │ │ │ │ │ │ │ │ 002e7850 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2e7880 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq r8, [sp], r4 │ │ │ │ │ │ │ │ 002e7884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2e7930 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2e7934 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #132] @ 2e7938 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7910 │ │ │ │ ldr r2, [pc, #92] @ 2e793c │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq ip, pc, r0, lsr #12 │ │ │ │ - ldrdeq r4, [r4], ip │ │ │ │ - rsbeq ip, pc, ip, ror #11 │ │ │ │ - strdeq ip, [pc], #-88 @ │ │ │ │ + rsbeq ip, pc, r0, lsr r6 @ │ │ │ │ + addeq r4, r4, ip, ror #9 │ │ │ │ + strdeq ip, [pc], #-92 @ │ │ │ │ + rsbeq ip, pc, r8, lsl #12 │ │ │ │ │ │ │ │ 002e7940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -162130,59 +162130,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2e7a38 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #160] @ 2e7a3c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7a08 │ │ │ │ ldr sl, [pc, #136] @ 2e7a40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e7a08 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e7978 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r4, r4, r4, lsr #8 │ │ │ │ - rsbeq r0, pc, r4, asr #21 │ │ │ │ - rsbseq lr, r8, r4, asr #32 │ │ │ │ - rsbeq ip, pc, ip, ror #10 │ │ │ │ - rsbeq ip, pc, r0, ror #10 │ │ │ │ + addeq r4, r4, r4, lsr r4 │ │ │ │ + ldrdeq r0, [pc], #-164 @ │ │ │ │ + rsbseq lr, r8, r4, asr r0 │ │ │ │ + rsbeq ip, pc, ip, ror r5 @ │ │ │ │ + rsbeq ip, pc, r0, ror r5 @ │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -162349,21 +162349,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7d10 │ │ │ │ ldr r0, [pc, #40] @ 2e7d14 │ │ │ │ ldr r2, [pc, #40] @ 2e7d18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r0, lsr r1 │ │ │ │ - rsbeq ip, pc, r4, ror r2 @ │ │ │ │ + addeq r4, r4, r0, asr #2 │ │ │ │ rsbeq ip, pc, r4, lsl #5 │ │ │ │ + @ instruction: 0x006fc294 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - addeq r4, r4, r0, lsl r1 │ │ │ │ - rsbeq ip, pc, r4, asr r2 @ │ │ │ │ - rsbeq ip, pc, r0, ror r2 @ │ │ │ │ + addeq r4, r4, r0, lsr #2 │ │ │ │ + rsbeq ip, pc, r4, ror #4 │ │ │ │ + rsbeq ip, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162387,18 +162387,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2e7da0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbeq ip, pc, r4, lsr #4 │ │ │ │ - addeq r4, r4, r0, lsl #1 │ │ │ │ - rsbeq ip, pc, r4, asr #3 │ │ │ │ - rsbeq ip, pc, ip, ror #3 │ │ │ │ + rsbeq ip, pc, r4, lsr r2 @ │ │ │ │ + umulleq r4, r4, r0, r0 @ │ │ │ │ + ldrdeq ip, [pc], #-20 @ │ │ │ │ + strdeq ip, [pc], #-28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2e7fa0 │ │ │ │ @@ -162520,19 +162520,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, ip, r8, asr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r0, r8, lsl #6 │ │ │ │ + rsbseq r6, r0, r8, lsl r3 │ │ │ │ addseq r2, ip, ip, asr ip │ │ │ │ - addeq r3, r4, r4, ror lr │ │ │ │ - strheq fp, [pc], #-248 @ │ │ │ │ - rsbeq ip, pc, r0 │ │ │ │ + addeq r3, r4, r4, lsl #29 │ │ │ │ + rsbeq fp, pc, r8, asr #31 │ │ │ │ + rsbeq ip, pc, r0, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2e8050 │ │ │ │ ldr r3, [pc, #120] @ 2e8054 │ │ │ │ @@ -162564,15 +162564,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, ip, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, fp, r8, asr r0 │ │ │ │ + rsbseq r2, fp, r8, rrx │ │ │ │ addseq r2, ip, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2e8160 │ │ │ │ @@ -162633,17 +162633,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq r2, ip, r8, sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, ip, r0, lsr #20 │ │ │ │ - addeq r3, r4, r0, asr #25 │ │ │ │ - rsbeq fp, pc, r4, ror lr @ │ │ │ │ - rsbeq fp, pc, r0, lsl #28 │ │ │ │ + ldrdeq r3, [r4], r0 │ │ │ │ + rsbeq fp, pc, r4, lsl #29 │ │ │ │ + rsbeq fp, pc, r0, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2e82dc │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -163374,17 +163374,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r1, ip, ip, asr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, ip, r0, asr #29 │ │ │ │ - addeq r3, r4, r8, asr r1 │ │ │ │ - @ instruction: 0x006fb298 │ │ │ │ - rsbeq fp, pc, r4, lsl r3 @ │ │ │ │ + addeq r3, r4, r8, ror #2 │ │ │ │ + rsbeq fp, pc, r8, lsr #5 │ │ │ │ + rsbeq fp, pc, r4, lsr #6 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002e8cd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163421,17 +163421,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e8d88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ strdeq r3, [r9], r0 @ │ │ │ │ - umulleq r3, r4, ip, r0 │ │ │ │ - ldrdeq fp, [pc], #-28 @ │ │ │ │ - rsbeq fp, pc, r4, ror r2 @ │ │ │ │ + addeq r3, r4, ip, lsr #1 │ │ │ │ + rsbeq fp, pc, ip, ror #3 │ │ │ │ + rsbeq fp, pc, r4, lsl #5 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002e8d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -163588,18 +163588,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2e9018 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ addseq r1, ip, ip, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r4, r4, lsr #31 │ │ │ │ + @ instruction: 0x00842fb4 │ │ │ │ addseq r1, ip, r4, lsr ip │ │ │ │ - addeq r2, r4, r8, lsl lr │ │ │ │ - rsbeq sl, pc, r4, asr pc @ │ │ │ │ + addeq r2, r4, r8, lsr #28 │ │ │ │ + rsbeq sl, pc, r4, ror #30 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2e9128 │ │ │ │ @@ -164417,15 +164417,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r9, r8, lsl #19 │ │ │ │ - ldrheq r0, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r0, fp, r8, asr #7 │ │ │ │ │ │ │ │ 002e9cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -164462,17 +164462,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e9d84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r2, r9, r0, ror #17 │ │ │ │ - addeq r2, r4, r0, lsr #1 │ │ │ │ - rsbeq sl, pc, r0, ror #3 │ │ │ │ - rsbeq sl, pc, r4, lsl #5 │ │ │ │ + strheq r2, [r4], r0 │ │ │ │ + strdeq sl, [pc], #-16 @ │ │ │ │ + @ instruction: 0x006fa294 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002e9d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165248,15 +165248,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, r9, r8, lsl sp │ │ │ │ - rsbseq pc, sl, r0, asr r7 @ │ │ │ │ + rsbseq pc, sl, r0, ror #14 │ │ │ │ │ │ │ │ 002ea924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165286,15 +165286,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ umlaleq r1, r9, r4, ip │ │ │ │ - rsbseq pc, sl, ip, asr #13 │ │ │ │ + ldrsbeq pc, [sl], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 002ea9b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -165328,15 +165328,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r0, lsl #24 │ │ │ │ - rsbseq pc, sl, r8, lsr r6 @ │ │ │ │ + rsbseq pc, sl, r8, asr #12 │ │ │ │ │ │ │ │ 002eaa54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165373,15 +165373,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r4, asr fp │ │ │ │ - @ instruction: 0x007af598 │ │ │ │ + rsbseq pc, sl, r8, lsr #11 │ │ │ │ │ │ │ │ 002eab00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165421,15 +165421,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r8, lsr #21 │ │ │ │ - rsbseq pc, sl, ip, ror #9 │ │ │ │ + ldrsheq pc, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 002eabb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165472,15 +165472,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strdeq r1, [r9], r0 @ │ │ │ │ - rsbseq pc, sl, r4, lsr r4 @ │ │ │ │ + rsbseq pc, sl, r4, asr #8 │ │ │ │ │ │ │ │ 002eac7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165526,15 +165526,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, ip, lsr #18 │ │ │ │ - rsbseq pc, sl, r0, ror r3 @ │ │ │ │ + rsbseq pc, sl, r0, lsl #7 │ │ │ │ │ │ │ │ 002ead4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -165803,19 +165803,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umullseq pc, fp, r4, sp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r9, ip, lsl #16 │ │ │ │ - rsbseq lr, sl, r4, ror #30 │ │ │ │ + rsbseq lr, sl, r4, ror pc │ │ │ │ @ instruction: 0x009bf9f0 │ │ │ │ - addeq r0, r4, ip, lsl #25 │ │ │ │ - rsbeq r8, pc, ip, asr #27 │ │ │ │ - rsbeq r8, pc, ip, ror lr @ │ │ │ │ + umulleq r0, r4, ip, ip │ │ │ │ + ldrdeq r8, [pc], #-220 @ │ │ │ │ + rsbeq r8, pc, ip, lsl #29 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002eb1ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166053,17 +166053,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq pc, fp, r8, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r9, r0, ror #3 │ │ │ │ addseq pc, fp, ip, lsl r6 @ │ │ │ │ - @ instruction: 0x008408b8 │ │ │ │ - strdeq r8, [pc], #-152 @ │ │ │ │ - rsbeq r8, pc, r0, asr #21 │ │ │ │ + addeq r0, r4, r8, asr #17 │ │ │ │ + rsbeq r8, pc, r8, lsl #20 │ │ │ │ + ldrdeq r8, [pc], #-160 @ │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002eb57c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166236,17 +166236,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq pc, fp, r4, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r9, r4, lsr #29 │ │ │ │ addseq pc, fp, r0, asr r3 @ │ │ │ │ - addeq r0, r4, ip, ror #11 │ │ │ │ - rsbeq r8, pc, ip, lsr #14 │ │ │ │ - rsbeq r8, pc, r4, lsl #16 │ │ │ │ + strdeq r0, [r4], ip │ │ │ │ + rsbeq r8, pc, ip, lsr r7 @ │ │ │ │ + rsbeq r8, pc, r4, lsl r8 @ │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002eb848 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166603,19 +166603,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq lr, fp, r0, ror lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r9, ip, lsl #18 │ │ │ │ - rsbseq lr, sl, r8, lsr #6 │ │ │ │ + rsbseq lr, sl, r8, lsr r3 │ │ │ │ @ instruction: 0x009bedd0 │ │ │ │ - addeq r0, r4, ip, rrx │ │ │ │ - rsbeq r8, pc, ip, lsr #3 │ │ │ │ - @ instruction: 0x006f8290 │ │ │ │ + addeq r0, r4, ip, ror r0 │ │ │ │ + strheq r8, [pc], #-28 @ │ │ │ │ + rsbeq r8, pc, r0, lsr #5 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002ebdcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -166930,15 +166930,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r9, r8, lsl r4 │ │ │ │ - rsbseq sp, sl, r8, lsr #28 │ │ │ │ + rsbseq sp, sl, r8, lsr lr │ │ │ │ @ instruction: 0x009be8b8 │ │ │ │ │ │ │ │ 002ec2b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167119,15 +167119,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r8, ror r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r9, r0, lsl #2 │ │ │ │ - rsbseq sp, sl, r4, lsr fp │ │ │ │ + rsbseq sp, sl, r4, asr #22 │ │ │ │ @ instruction: 0x009be5dc │ │ │ │ │ │ │ │ 002ec58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167199,15 +167199,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r8, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq pc, [r8], r8 @ │ │ │ │ - rsbseq sp, sl, r4, ror #19 │ │ │ │ + ldrsheq sp, [sl], #-148 @ 0xffffff6c @ │ │ │ │ addseq lr, fp, r4, lsr #9 │ │ │ │ │ │ │ │ 002ec6c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167247,15 +167247,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strdeq pc, [r8], r0 @ │ │ │ │ - ldrsheq sp, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sp, sl, r8, lsl #18 │ │ │ │ │ │ │ │ 002ec778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -167294,15 +167294,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq pc, r8, ip, lsr lr @ │ │ │ │ - rsbseq sp, sl, r4, asr #16 │ │ │ │ + rsbseq sp, sl, r4, asr r8 │ │ │ │ │ │ │ │ 002ec82c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167408,17 +167408,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2ec9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq pc, r8, r8, ror ip @ │ │ │ │ - addeq pc, r3, r8, lsr r4 @ │ │ │ │ - rsbeq r7, pc, r8, ror r5 @ │ │ │ │ - rsbeq r7, pc, ip, ror #12 │ │ │ │ + addeq pc, r3, r8, asr #8 │ │ │ │ + rsbeq r7, pc, r8, lsl #11 │ │ │ │ + rsbeq r7, pc, ip, ror r6 @ │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002ec9f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167677,17 +167677,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r8, lsr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r8, r4, asr #19 │ │ │ │ umullseq sp, fp, r4, sp │ │ │ │ - addeq pc, r3, r4, lsr r0 @ │ │ │ │ - rsbeq r7, pc, ip, ror r2 @ │ │ │ │ - rsbeq r7, pc, r0, ror r1 @ │ │ │ │ + addeq pc, r3, r4, asr #32 │ │ │ │ + rsbeq r7, pc, ip, lsl #5 │ │ │ │ + rsbeq r7, pc, r0, lsl #3 │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002ece0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167901,17 +167901,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bdaf4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r8, r0, lsl #11 │ │ │ │ addseq sp, fp, ip, lsr sl │ │ │ │ - ldrdeq lr, [r3], r8 │ │ │ │ - rsbeq r6, pc, r8, lsl lr @ │ │ │ │ - rsbeq r6, pc, ip, lsr #30 │ │ │ │ + addeq lr, r3, r8, ror #25 │ │ │ │ + rsbeq r6, pc, r8, lsr #28 │ │ │ │ + rsbeq r6, pc, ip, lsr pc @ │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002ed15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168249,33 +168249,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sp, fp, ip, asr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq pc, [r8], ip @ │ │ │ │ addseq sp, fp, ip, ror #10 │ │ │ │ - addeq lr, r3, r8, lsl #16 │ │ │ │ - rsbeq r6, pc, r8, asr #18 │ │ │ │ - rsbeq r6, pc, ip, lsr #21 │ │ │ │ + addeq lr, r3, r8, lsl r8 │ │ │ │ + rsbeq r6, pc, r8, asr r9 @ │ │ │ │ + strheq r6, [pc], #-172 @ │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq lr, r3, r4, ror #15 │ │ │ │ - rsbeq r6, pc, r4, lsr #18 │ │ │ │ - rsbeq r6, pc, r8, ror sl @ │ │ │ │ + strdeq lr, [r3], r4 │ │ │ │ + rsbeq r6, pc, r4, lsr r9 @ │ │ │ │ + rsbeq r6, pc, r8, lsl #21 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq lr, r3, r0, asr #15 │ │ │ │ - rsbeq r6, pc, r0, lsl #18 │ │ │ │ - rsbeq r6, pc, r4, asr #20 │ │ │ │ + ldrdeq lr, [r3], r0 │ │ │ │ + rsbeq r6, pc, r0, lsl r9 @ │ │ │ │ + rsbeq r6, pc, r4, asr sl @ │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - umulleq lr, r3, ip, r7 │ │ │ │ - ldrdeq r6, [pc], #-140 @ │ │ │ │ - rsbeq r6, pc, r0, lsl sl @ │ │ │ │ + addeq lr, r3, ip, lsr #15 │ │ │ │ + rsbeq r6, pc, ip, ror #17 │ │ │ │ + rsbeq r6, pc, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - addeq lr, r3, r8, ror r7 │ │ │ │ - strheq r6, [pc], #-136 @ │ │ │ │ - ldrdeq r6, [pc], #-152 @ │ │ │ │ + addeq lr, r3, r8, lsl #15 │ │ │ │ + rsbeq r6, pc, r8, asr #17 │ │ │ │ + rsbeq r6, pc, r8, ror #19 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ed6fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168536,19 +168536,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sp, fp, r4, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq lr, [r8], ip @ │ │ │ │ - rsbseq ip, sl, r0, ror #11 │ │ │ │ + ldrsheq ip, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ addseq sp, fp, r4, lsl #1 │ │ │ │ - addeq lr, r3, r0, lsr #6 │ │ │ │ - rsbeq r6, pc, r0, ror #8 │ │ │ │ - ldrdeq r6, [pc], #-84 @ │ │ │ │ + addeq lr, r3, r0, lsr r3 │ │ │ │ + rsbeq r6, pc, r0, ror r4 @ │ │ │ │ + rsbeq r6, pc, r4, ror #11 │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002edb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168735,15 +168735,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq lr, r8, r8, ror #16 │ │ │ │ - rsbseq ip, sl, ip, asr #5 │ │ │ │ + ldrsbeq ip, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 002ede08 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2e901c │ │ │ │ @@ -168892,19 +168892,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, pc, r8, lsr r1 @ │ │ │ │ + rsbeq r6, pc, r8, asr #2 │ │ │ │ addseq ip, fp, r8, lsr #22 │ │ │ │ - addeq sp, r3, r8, asr #27 │ │ │ │ - @ instruction: 0x006f609c │ │ │ │ - rsbeq r5, pc, r4, lsl #30 │ │ │ │ + ldrdeq sp, [r3], r8 │ │ │ │ + rsbeq r6, pc, ip, lsr #1 │ │ │ │ + rsbeq r5, pc, r4, lsl pc @ │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ee078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168952,15 +168952,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, ror #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, pc, r0, lsl r0 @ │ │ │ │ + rsbeq r6, pc, r0, lsr #32 │ │ │ │ addseq ip, fp, r4, lsl sl │ │ │ │ │ │ │ │ 002ee150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168996,17 +168996,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ee1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ee1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq sp, r3, ip, lsr #24 │ │ │ │ - rsbeq r5, pc, ip, ror #26 │ │ │ │ - rsbeq r5, pc, ip, lsr #30 │ │ │ │ + addeq sp, r3, ip, lsr ip │ │ │ │ + rsbeq r5, pc, ip, ror sp @ │ │ │ │ + rsbeq r5, pc, ip, lsr pc @ │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ee1f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169302,33 +169302,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, asr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, pc, r4, ror #26 │ │ │ │ - rsbeq r5, pc, r8, asr sp @ │ │ │ │ - rsbeq r5, pc, ip, asr #24 │ │ │ │ - strheq r5, [pc], #-196 @ │ │ │ │ - @ instruction: 0x006f5c94 │ │ │ │ - rsbeq r5, pc, r8, lsl ip @ │ │ │ │ - rsbeq r5, pc, r4, lsr #23 │ │ │ │ - rsbeq r5, pc, r0, asr #23 │ │ │ │ + rsbeq r5, pc, r4, ror sp @ │ │ │ │ + rsbeq r5, pc, r8, ror #26 │ │ │ │ + rsbeq r5, pc, ip, asr ip @ │ │ │ │ + rsbeq r5, pc, r4, asr #25 │ │ │ │ + rsbeq r5, pc, r4, lsr #25 │ │ │ │ + rsbeq r5, pc, r8, lsr #24 │ │ │ │ + strheq r5, [pc], #-180 @ │ │ │ │ + ldrdeq r5, [pc], #-176 @ │ │ │ │ addseq ip, fp, ip, asr #10 │ │ │ │ - addeq sp, r3, r0, ror #15 │ │ │ │ - rsbeq r5, pc, r0, lsl fp @ │ │ │ │ - rsbeq r5, pc, ip, lsl r9 @ │ │ │ │ + strdeq sp, [r3], r0 │ │ │ │ + rsbeq r5, pc, r0, lsr #22 │ │ │ │ + rsbeq r5, pc, ip, lsr #18 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - @ instruction: 0x0083d7bc │ │ │ │ - strdeq r5, [pc], #-136 @ │ │ │ │ + addeq sp, r3, ip, asr #15 │ │ │ │ + rsbeq r5, pc, r8, lsl #18 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - umulleq sp, r3, r4, r7 │ │ │ │ - rsbeq r5, pc, r0, ror #21 │ │ │ │ - ldrdeq r5, [pc], #-128 @ │ │ │ │ + addeq sp, r3, r4, lsr #15 │ │ │ │ + strdeq r5, [pc], #-160 @ │ │ │ │ + rsbeq r5, pc, r0, ror #17 │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 002ee6e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169415,16 +169415,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsl r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, pc, r8, asr #20 │ │ │ │ - rsbeq r5, pc, r0, lsl #19 │ │ │ │ + rsbeq r5, pc, r8, asr sl @ │ │ │ │ + @ instruction: 0x006f5990 │ │ │ │ addseq ip, fp, r0, lsl r3 │ │ │ │ │ │ │ │ 002ee858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169511,16 +169511,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq ip, fp, r8, r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r5, [pc], #-136 @ │ │ │ │ - rsbeq r5, pc, r8, lsl #16 │ │ │ │ + rsbeq r5, pc, r8, ror #17 │ │ │ │ + rsbeq r5, pc, r8, lsl r8 @ │ │ │ │ umullseq ip, fp, r8, r1 │ │ │ │ │ │ │ │ 002ee9d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169920,17 +169920,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bbcf4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, fp, r4, ror fp │ │ │ │ - addeq ip, r3, r0, lsl lr │ │ │ │ - rsbeq r4, pc, r0, asr pc @ │ │ │ │ - @ instruction: 0x006f519c │ │ │ │ + addeq ip, r3, r0, lsr #28 │ │ │ │ + rsbeq r4, pc, r0, ror #30 │ │ │ │ + rsbeq r5, pc, ip, lsr #3 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 002ef020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170029,19 +170029,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2ef1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bbad0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, pc, r4, lsr #2 │ │ │ │ + rsbeq r5, pc, r4, lsr r1 @ │ │ │ │ addseq fp, fp, r4, asr #19 │ │ │ │ - addeq ip, r3, r0, ror #24 │ │ │ │ - rsbeq r4, pc, r0, lsr #27 │ │ │ │ - rsbeq r5, pc, r8 │ │ │ │ + addeq ip, r3, r0, ror ip │ │ │ │ + strheq r4, [pc], #-208 @ │ │ │ │ + rsbeq r5, pc, r8, lsl r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 002ef1d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -170304,15 +170304,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a430 │ │ │ │ b 2ef4d0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, fp, ip, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x006f4f9c │ │ │ │ + rsbeq r4, pc, ip, lsr #31 │ │ │ │ addseq fp, fp, r0, lsr r6 │ │ │ │ │ │ │ │ 002ef608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -170327,25 +170327,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #792] @ 2ef978 │ │ │ │ ldr r2, [pc, #792] @ 2ef97c │ │ │ │ ldr r1, [pc, #792] @ 2ef980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -170528,30 +170528,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ef9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq fp, fp, r4, ror #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq ip, r3, r8, r7 │ │ │ │ - strheq r8, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - ldrheq r2, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r4, pc, r0, lsr fp @ │ │ │ │ + addeq ip, r3, r8, lsr #15 │ │ │ │ + rsbeq r8, lr, r0, asr #27 │ │ │ │ + rsbseq r2, r7, r8, asr #23 │ │ │ │ + rsbeq r4, pc, r0, asr #22 │ │ │ │ addseq fp, fp, r0, asr r2 │ │ │ │ - addeq ip, r3, ip, ror #9 │ │ │ │ - rsbeq r4, pc, ip, lsr #12 │ │ │ │ - rsbeq r4, pc, r4, lsr #18 │ │ │ │ + strdeq ip, [r3], ip @ │ │ │ │ + rsbeq r4, pc, ip, lsr r6 @ │ │ │ │ + rsbeq r4, pc, r4, lsr r9 @ │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq ip, r3, r8, asr #9 │ │ │ │ - rsbeq r4, pc, r8, lsl #12 │ │ │ │ - ldrdeq r4, [pc], #-132 @ │ │ │ │ + ldrdeq ip, [r3], r8 │ │ │ │ + rsbeq r4, pc, r8, lsl r6 @ │ │ │ │ + rsbeq r4, pc, r4, ror #17 │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - addeq ip, r3, r4, lsr #9 │ │ │ │ - rsbeq r4, pc, r4, ror #11 │ │ │ │ - rsbeq r4, pc, r4, lsl #17 │ │ │ │ + @ instruction: 0x0083c4b4 │ │ │ │ + strdeq r4, [pc], #-84 @ │ │ │ │ + @ instruction: 0x006f4894 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 002ef9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171150,23 +171150,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2f034c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq fp, fp, r8, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, pc, r0, asr r8 @ │ │ │ │ - rsbeq r4, pc, ip, ror r6 @ │ │ │ │ - rsbeq r4, pc, r4, lsr #12 │ │ │ │ - rsbeq r4, pc, ip, rrx │ │ │ │ - rsbseq r0, r9, ip, lsl #28 │ │ │ │ + rsbeq r4, pc, r0, ror #16 │ │ │ │ + rsbeq r4, pc, ip, lsl #13 │ │ │ │ + rsbeq r4, pc, r4, lsr r6 @ │ │ │ │ + rsbeq r4, pc, ip, ror r0 @ │ │ │ │ + rsbseq r0, r9, ip, lsl lr │ │ │ │ addseq sl, fp, ip, lsr #17 │ │ │ │ - strdeq fp, [r3], r4 │ │ │ │ - rsbeq r3, pc, r4, lsr ip @ │ │ │ │ - rsbeq r3, pc, ip, asr pc @ │ │ │ │ + addeq fp, r3, r4, lsl #22 │ │ │ │ + rsbeq r3, pc, r4, asr #24 │ │ │ │ + rsbeq r3, pc, ip, ror #30 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 002f0350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171193,22 +171193,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 758b24 │ │ │ │ + bl 758b2c │ │ │ │ ldr r2, [pc, #676] @ 2f067c │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 24a85c │ │ │ │ ldr r3, [pc, #632] @ 2f0680 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -171241,15 +171241,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 24a430 │ │ │ │ ldr r1, [pc, #508] @ 2f0684 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f060c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -171340,21 +171340,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 2f0698 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2f0498 │ │ │ │ ldr r1, [pc, #112] @ 2f069c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2f0650 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 2f06a0 │ │ │ │ b 2f04a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @@ -171362,28 +171362,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 2f06a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ addseq sl, fp, r4, lsr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r3, [pc], #-224 @ │ │ │ │ - rsbseq pc, r8, r8, asr sl @ │ │ │ │ - addeq fp, r3, r0, asr #20 │ │ │ │ - rsbeq r3, pc, r8, lsr #29 │ │ │ │ - @ instruction: 0x006f3e94 │ │ │ │ - rsbeq r3, pc, ip, lsl lr @ │ │ │ │ - rsbeq r3, pc, r4, ror #26 │ │ │ │ - rsbeq r3, pc, r4, lsr #26 │ │ │ │ - rsbeq r3, pc, r0, asr fp @ │ │ │ │ + rsbeq r3, pc, r0, lsl #30 │ │ │ │ + rsbseq pc, r8, r8, ror #20 │ │ │ │ + addeq fp, r3, r0, asr sl │ │ │ │ + strheq r3, [pc], #-232 @ │ │ │ │ + rsbeq r3, pc, r4, lsr #29 │ │ │ │ + rsbeq r3, pc, ip, lsr #28 │ │ │ │ + rsbeq r3, pc, r4, ror sp @ │ │ │ │ + rsbeq r3, pc, r4, lsr sp @ │ │ │ │ + rsbeq r3, pc, r0, ror #22 │ │ │ │ addseq sl, fp, r4, asr #10 │ │ │ │ - @ instruction: 0x006f3c98 │ │ │ │ - @ instruction: 0x006f3c90 │ │ │ │ + rsbeq r3, pc, r8, lsr #25 │ │ │ │ + rsbeq r3, pc, r0, lsr #25 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - rsbeq r3, pc, ip, ror #17 │ │ │ │ + strdeq r3, [pc], #-140 @ │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 002f06ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -171855,17 +171855,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2f0e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq fp, r8, r0, ror #29 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq fp, r3, r0 │ │ │ │ - rsbeq r3, pc, r0, asr #2 │ │ │ │ - rsbeq r3, pc, r8, asr #9 │ │ │ │ + addeq fp, r3, r0, lsl r0 │ │ │ │ + rsbeq r3, pc, r0, asr r1 @ │ │ │ │ + ldrdeq r3, [pc], #-72 @ │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 002f0e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172195,20 +172195,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r9, fp, r4, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, fp, ip, asr r8 │ │ │ │ - addeq sl, r3, r4, asr #25 │ │ │ │ - rsbeq r3, pc, r8, lsl r0 @ │ │ │ │ - rsbeq r3, pc, r4, lsr r0 @ │ │ │ │ - addeq sl, r3, r4, lsr #25 │ │ │ │ - strdeq r2, [pc], #-248 @ │ │ │ │ - rsbeq r3, pc, r8, lsr r0 @ │ │ │ │ + ldrdeq sl, [r3], r4 │ │ │ │ + rsbeq r3, pc, r8, lsr #32 │ │ │ │ + rsbeq r3, pc, r4, asr #32 │ │ │ │ + @ instruction: 0x0083acb4 │ │ │ │ + rsbeq r3, pc, r8 │ │ │ │ + rsbeq r3, pc, r8, asr #32 │ │ │ │ │ │ │ │ 002f135c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -172339,29 +172339,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umullseq r9, fp, r8, r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r9, fp, r8, r6 │ │ │ │ - addeq sl, r3, r0, lsl #22 │ │ │ │ - rsbeq r2, pc, r4, asr lr @ │ │ │ │ - rsbeq r2, pc, r8, lsr #30 │ │ │ │ - ldrdeq sl, [r3], ip │ │ │ │ - rsbeq r2, pc, r0, lsr lr @ │ │ │ │ - rsbeq r2, pc, r4, ror #29 │ │ │ │ - @ instruction: 0x0083aab8 │ │ │ │ - rsbeq r2, pc, ip, lsl #28 │ │ │ │ - @ instruction: 0x006f2e98 │ │ │ │ - umulleq sl, r3, r4, sl │ │ │ │ - rsbeq r2, pc, r8, ror #27 │ │ │ │ - rsbeq r2, pc, r4, asr lr @ │ │ │ │ - addeq sl, r3, r0, ror sl │ │ │ │ - rsbeq r2, pc, r4, asr #27 │ │ │ │ - ldrsbeq sp, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + addeq sl, r3, r0, lsl fp │ │ │ │ + rsbeq r2, pc, r4, ror #28 │ │ │ │ + rsbeq r2, pc, r8, lsr pc @ │ │ │ │ + addeq sl, r3, ip, ror #21 │ │ │ │ + rsbeq r2, pc, r0, asr #28 │ │ │ │ + strdeq r2, [pc], #-228 @ │ │ │ │ + addeq sl, r3, r8, asr #21 │ │ │ │ + rsbeq r2, pc, ip, lsl lr @ │ │ │ │ + rsbeq r2, pc, r8, lsr #29 │ │ │ │ + addeq sl, r3, r4, lsr #21 │ │ │ │ + strdeq r2, [pc], #-216 @ │ │ │ │ + rsbeq r2, pc, r4, ror #28 │ │ │ │ + addeq sl, r3, r0, lsl #21 │ │ │ │ + ldrdeq r2, [pc], #-212 @ │ │ │ │ + rsbseq sp, sl, r8, ror #17 │ │ │ │ │ │ │ │ 002f15b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -172540,36 +172540,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r9, fp, r8, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009b93b0 │ │ │ │ - addeq sl, r3, r4, lsl r8 │ │ │ │ - rsbeq r2, pc, r4, ror #22 │ │ │ │ - rsbeq r2, pc, r0, ror ip @ │ │ │ │ + addeq sl, r3, r4, lsr #16 │ │ │ │ + rsbeq r2, pc, r4, ror fp @ │ │ │ │ + rsbeq r2, pc, r0, lsl #25 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - addeq sl, r3, r4, ror #15 │ │ │ │ - rsbeq r2, pc, r4, lsr fp @ │ │ │ │ - rsbeq r2, pc, r4, lsr ip @ │ │ │ │ + strdeq sl, [r3], r4 │ │ │ │ + rsbeq r2, pc, r4, asr #22 │ │ │ │ + rsbeq r2, pc, r4, asr #24 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq sl, r3, r0, asr #15 │ │ │ │ - rsbeq r2, pc, r0, lsl fp @ │ │ │ │ - rsbeq r2, pc, r8, lsr #24 │ │ │ │ + ldrdeq sl, [r3], r0 │ │ │ │ + rsbeq r2, pc, r0, lsr #22 │ │ │ │ + rsbeq r2, pc, r8, lsr ip @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - umulleq sl, r3, ip, r7 │ │ │ │ - strdeq r2, [pc], #-160 @ │ │ │ │ - rsbeq r2, pc, r4, lsr ip @ │ │ │ │ - addeq sl, r3, r8, ror r7 │ │ │ │ - rsbeq r2, pc, r8, asr #21 │ │ │ │ - rsbeq r2, pc, ip, asr #24 │ │ │ │ + addeq sl, r3, ip, lsr #15 │ │ │ │ + rsbeq r2, pc, r0, lsl #22 │ │ │ │ + rsbeq r2, pc, r4, asr #24 │ │ │ │ + addeq sl, r3, r8, lsl #15 │ │ │ │ + ldrdeq r2, [pc], #-168 @ │ │ │ │ + rsbeq r2, pc, ip, asr ip @ │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq sl, r3, r4, asr r7 │ │ │ │ - rsbeq r2, pc, r4, lsr #21 │ │ │ │ - rsbeq r2, pc, ip, asr #24 │ │ │ │ + addeq sl, r3, r4, ror #14 │ │ │ │ + strheq r2, [pc], #-164 @ │ │ │ │ + rsbeq r2, pc, ip, asr ip @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002f18f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -172686,37 +172686,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b91fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrsheq r9, [fp], r4 │ │ │ │ - addeq sl, r3, ip, asr r5 │ │ │ │ - rsbeq r2, pc, ip, lsr #17 │ │ │ │ - rsbeq r2, pc, r4, asr sl @ │ │ │ │ + addeq sl, r3, ip, ror #10 │ │ │ │ + strheq r2, [pc], #-140 @ │ │ │ │ + rsbeq r2, pc, r4, ror #20 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq sl, r3, r8, lsr r5 │ │ │ │ - rsbeq r2, pc, r8, lsl #17 │ │ │ │ - rsbeq r2, pc, ip, lsl #20 │ │ │ │ + addeq sl, r3, r8, asr #10 │ │ │ │ + @ instruction: 0x006f2898 │ │ │ │ + rsbeq r2, pc, ip, lsl sl @ │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - addeq sl, r3, r4, lsl r5 │ │ │ │ - rsbeq r2, pc, r8, ror #16 │ │ │ │ - rsbeq r2, pc, r4, ror r9 @ │ │ │ │ + addeq sl, r3, r4, lsr #10 │ │ │ │ + rsbeq r2, pc, r8, ror r8 @ │ │ │ │ + rsbeq r2, pc, r4, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f1b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99a658 │ │ │ │ + b 99a660 │ │ │ │ addseq r8, ip, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -172753,15 +172753,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 9497e0 │ │ │ │ + bl 9497e8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 545c70 │ │ │ │ pop {r4, lr} │ │ │ │ b 545928 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -172796,30 +172796,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r3, [pc, #92] @ 2f1cf8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -172852,22 +172852,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 974d30 │ │ │ │ + bl 974d38 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 957cd0 │ │ │ │ + bl 957cd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9770b0 │ │ │ │ + bl 9770b8 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f2218 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -172922,23 +172922,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, fp │ │ │ │ bl 249758 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r8 │ │ │ │ bl 24b3fc │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 957890 │ │ │ │ + bl 957898 │ │ │ │ ldr r2, [pc, #1276] @ 2f23a0 │ │ │ │ ldr r3, [pc, #1252] @ 2f238c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173067,15 +173067,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 2f20c0 │ │ │ │ ldr r0, [pc, #760] @ 2f23b0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -173153,29 +173153,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 2f23bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 2f23c0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 2f1e84 │ │ │ │ ldr r3, [pc, #408] @ 2f23c4 │ │ │ │ ldr r2, [pc, #408] @ 2f23c8 │ │ │ │ ldr r1, [pc, #408] @ 2f23cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 2f23d0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r5, #0 │ │ │ │ b 2f1e84 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -173188,30 +173188,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f1e84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2f2178 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f2194 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 2f21b8 │ │ │ │ ldr r0, [pc, #260] @ 2f23e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ b 2f21b8 │ │ │ │ ldr fp, [pc, #248] @ 2f23e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 2f1f68 │ │ │ │ ldr r3, [pc, #232] @ 2f23e8 │ │ │ │ @@ -173223,15 +173223,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f1e84 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 2489d8 │ │ │ │ str r0, [r7] │ │ │ │ b 2f1f88 │ │ │ │ ldr r3, [pc, #168] @ 2f23f8 │ │ │ │ @@ -173243,48 +173243,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f1e84 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r4, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, pc, r4, lsl #6 │ │ │ │ - strdeq sl, [r3], r0 │ │ │ │ - rsbeq r2, pc, r0, ror #14 │ │ │ │ - rsbeq r2, pc, ip, asr #13 │ │ │ │ + rsbeq r3, pc, r4, lsl r3 @ │ │ │ │ + addeq sl, r3, r0, lsl #4 │ │ │ │ + rsbeq r2, pc, r0, ror r7 @ │ │ │ │ + ldrdeq r2, [pc], #-108 @ │ │ │ │ addseq r8, fp, r0, ror ip │ │ │ │ adceq sl, r8, r8, ror #12 │ │ │ │ adceq sl, r8, r4, asr r6 │ │ │ │ ldrdeq sl, [r8], r0 @ │ │ │ │ - @ instruction: 0x006f2590 │ │ │ │ - rsbeq r2, pc, ip, asr #6 │ │ │ │ - addeq r9, r3, r8, asr #28 │ │ │ │ - rsbeq r2, pc, r0, lsr #6 │ │ │ │ + rsbeq r2, pc, r0, lsr #11 │ │ │ │ + rsbeq r2, pc, ip, asr r3 @ │ │ │ │ + addeq r9, r3, r8, asr lr │ │ │ │ + rsbeq r2, pc, r0, lsr r3 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq r9, r3, r4, lsl lr │ │ │ │ - rsbeq r2, pc, r0, asr #6 │ │ │ │ - rsbeq r2, pc, r8, ror #5 │ │ │ │ + addeq r9, r3, r4, lsr #28 │ │ │ │ + rsbeq r2, pc, r0, asr r3 @ │ │ │ │ + strdeq r2, [pc], #-40 @ │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r2, pc, r4, lsr #6 │ │ │ │ - rsbeq r2, pc, ip, lsr #5 │ │ │ │ - addeq r9, r3, r0, asr #27 │ │ │ │ - strheq r2, [pc], #-52 @ │ │ │ │ - addeq r9, r3, ip, asr sp │ │ │ │ - rsbeq r2, pc, ip, lsl r3 @ │ │ │ │ - rsbeq r2, pc, r0, lsl r2 @ │ │ │ │ - addeq r9, r3, r8, lsr sp │ │ │ │ + rsbeq r2, pc, r4, lsr r3 @ │ │ │ │ + strheq r2, [pc], #-44 @ │ │ │ │ + ldrdeq r9, [r3], r0 │ │ │ │ + rsbeq r2, pc, r4, asr #7 │ │ │ │ + addeq r9, r3, ip, ror #26 │ │ │ │ + rsbeq r2, pc, ip, lsr #6 │ │ │ │ + rsbeq r2, pc, r0, lsr #4 │ │ │ │ + addeq r9, r3, r8, asr #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r2, pc, ip, ror r2 @ │ │ │ │ - rsbeq r2, pc, r0, asr #3 │ │ │ │ - addeq r9, r3, r8, ror #25 │ │ │ │ + rsbeq r2, pc, ip, lsl #5 │ │ │ │ + ldrdeq r2, [pc], #-16 @ │ │ │ │ + strdeq r9, [r3], r8 │ │ │ │ │ │ │ │ 002f2404 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -173388,34 +173388,34 @@ │ │ │ │ 002f2580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 2f2620 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -173487,42 +173487,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 7080ac │ │ │ │ + bl 7080b4 │ │ │ │ ldr r2, [pc, #96] @ 2f2778 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 2f277c │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - rsbeq r1, pc, r4, lsr #31 │ │ │ │ + strheq r1, [pc], #-244 @ │ │ │ │ umulleq sp, ip, r4, ip │ │ │ │ │ │ │ │ 002f2780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173534,58 +173534,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9a5010 <__bss_end__@@Base+0xfdbf26a0> │ │ │ │ │ │ │ │ 002f280c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r3, [pc, #120] @ 2f28a8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -173662,55 +173662,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7080ac │ │ │ │ + bl 7080b4 │ │ │ │ ldr r2, [pc, #92] @ 2f2a24 │ │ │ │ ldr r3, [pc, #92] @ 2f2a28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ strdeq sp, [ip], ip │ │ │ │ - strdeq r1, [pc], #-204 @ │ │ │ │ + rsbeq r1, pc, ip, lsl #26 │ │ │ │ │ │ │ │ 002f2a2c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ │ │ │ │ 002f2a4c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f2a84 │ │ │ │ @@ -173757,34 +173757,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 2f2c18 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 545be0 │ │ │ │ bl 545bf8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7080ac │ │ │ │ + bl 7080b4 │ │ │ │ ldr r2, [pc, #252] @ 2f2c1c │ │ │ │ ldr r3, [pc, #252] @ 2f2c20 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ bl 435e28 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f2bc8 │ │ │ │ ldr r3, [pc, #172] @ 2f2c24 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -173824,17 +173824,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r4, asr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ umulleq sp, ip, ip, r8 │ │ │ │ - strheq r1, [pc], #-176 @ │ │ │ │ - ldrdeq r9, [r3], r0 │ │ │ │ - rsbeq r1, pc, r8, lsr #22 │ │ │ │ + rsbeq r1, pc, r0, asr #23 │ │ │ │ + addeq r9, r3, r0, ror #9 │ │ │ │ + rsbeq r1, pc, r8, lsr fp @ │ │ │ │ addseq r7, fp, r4, asr #30 │ │ │ │ │ │ │ │ 002f2c30 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -173955,22 +173955,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f2f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f2d70 │ │ │ │ ldr r3, [pc, #208] @ 2f2f08 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2d34 │ │ │ │ ldr r3, [pc, #176] @ 2f2efc │ │ │ │ @@ -173987,49 +173987,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2f2f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f2d34 │ │ │ │ ldr r0, [pc, #88] @ 2f2f10 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f2d70 │ │ │ │ ldr r0, [pc, #68] @ 2f2f14 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f2d34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r7, fp, r8, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, fp, r4, lsl #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r7, fp, r8, sp │ │ │ │ andeq r3, r0, r0, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, pc, r4, asr #18 │ │ │ │ + rsbeq r1, pc, r4, asr r9 @ │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ - rsbeq r1, pc, r0, asr r8 @ │ │ │ │ - rsbeq r1, pc, ip, ror #17 │ │ │ │ - rsbeq r1, pc, r4, ror #16 │ │ │ │ + rsbeq r1, pc, r0, ror #16 │ │ │ │ + strdeq r1, [pc], #-140 @ │ │ │ │ + rsbeq r1, pc, r4, ror r8 @ │ │ │ │ │ │ │ │ 002f2f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 2f3110 │ │ │ │ @@ -174100,15 +174100,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f3130 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f30c4 │ │ │ │ ldr r3, [pc, #208] @ 2f3134 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -174127,50 +174127,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2f3138 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f2f80 │ │ │ │ ldr r0, [pc, #92] @ 2f313c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f2f80 │ │ │ │ ldr r0, [pc, #72] @ 2f3140 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f2f80 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r7, fp, r0, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, fp, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, fp, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r1, [pc], #-124 @ │ │ │ │ + rsbeq r1, pc, ip, lsl #16 │ │ │ │ @ instruction: 0x000013b8 │ │ │ │ - rsbeq r1, pc, ip, lsl r7 @ │ │ │ │ - rsbeq r1, pc, ip, lsr r7 @ │ │ │ │ - @ instruction: 0x006f1798 │ │ │ │ + rsbeq r1, pc, ip, lsr #14 │ │ │ │ + rsbeq r1, pc, ip, asr #14 │ │ │ │ + rsbeq r1, pc, r8, lsr #15 │ │ │ │ │ │ │ │ 002f3144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174188,15 +174188,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f2780 │ │ │ │ @@ -174287,22 +174287,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f3338 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - rsbeq r0, pc, r4, lsl #30 │ │ │ │ - rsbeq r1, pc, ip, lsr #13 │ │ │ │ - rsbeq r0, pc, r4, lsr pc @ │ │ │ │ - rsbeq r1, pc, ip, lsl #12 │ │ │ │ - @ instruction: 0x00838db4 │ │ │ │ - strdeq r1, [pc], #-84 @ │ │ │ │ - umulleq r8, r3, r0, sp │ │ │ │ - ldrdeq r1, [pc], #-80 @ │ │ │ │ + rsbeq r0, pc, r4, lsl pc @ │ │ │ │ + strheq r1, [pc], #-108 @ │ │ │ │ + rsbeq r0, pc, r4, asr #30 │ │ │ │ + rsbeq r1, pc, ip, lsl r6 @ │ │ │ │ + addeq r8, r3, r4, asr #27 │ │ │ │ + rsbeq r1, pc, r4, lsl #12 │ │ │ │ + addeq r8, r3, r0, lsr #27 │ │ │ │ + rsbeq r1, pc, r0, ror #11 │ │ │ │ │ │ │ │ 002f333c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f3340 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -174352,16 +174352,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r8, r3, r0, lsl #27 │ │ │ │ - rsbeq r1, pc, r4, ror r5 @ │ │ │ │ + umulleq r8, r3, r0, sp │ │ │ │ + rsbeq r1, pc, r4, lsl #11 │ │ │ │ │ │ │ │ 002f33b0 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f33b8 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -174404,15 +174404,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 2f36c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #656] @ 2f36cc │ │ │ │ ldr r3, [pc, #656] @ 2f36d0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174469,22 +174469,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 2f36e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -174533,22 +174533,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f36ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f347c │ │ │ │ ldr r2, [pc, #144] @ 2f36f0 │ │ │ │ ldr r3, [pc, #88] @ 2f36bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -174556,41 +174556,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f36b0 │ │ │ │ ldr r0, [pc, #112] @ 2f36f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #92] @ 2f36f8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 2f355c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00838db0 │ │ │ │ + addeq r8, r3, r0, asr #27 │ │ │ │ addseq r7, fp, ip, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, pc, r4, lsl #10 │ │ │ │ - rsbeq r1, pc, r0, lsl r5 @ │ │ │ │ + rsbeq r1, pc, r4, lsl r5 @ │ │ │ │ + rsbeq r1, pc, r0, lsr #10 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ @ instruction: 0x009b76d8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r7, fp, r0, r6 │ │ │ │ andeq r2, r0, r0, lsr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r1, [pc], #-48 @ │ │ │ │ + rsbeq r1, pc, r0, lsl #8 │ │ │ │ andeq r1, r0, r8, lsl #13 │ │ │ │ - rsbeq r1, pc, r8, asr #6 │ │ │ │ + rsbeq r1, pc, r8, asr r3 @ │ │ │ │ @ instruction: 0x009b74b4 │ │ │ │ - rsbeq r1, pc, r4, asr #6 │ │ │ │ - ldrdeq r1, [pc], #-36 @ │ │ │ │ + rsbeq r1, pc, r4, asr r3 @ │ │ │ │ + rsbeq r1, pc, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 2f38c4 │ │ │ │ ldr ip, [pc, #432] @ 2f38c8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -174674,51 +174674,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f38e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f375c │ │ │ │ ldr r0, [pc, #64] @ 2f38ec │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f375c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, fp, r8, ror #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009b73b0 │ │ │ │ - addeq r8, r3, r0, asr #19 │ │ │ │ + ldrdeq r8, [r3], r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, pc, r8, asr r1 @ │ │ │ │ - @ instruction: 0x006f1190 │ │ │ │ + rsbeq r1, pc, r8, ror #2 │ │ │ │ + rsbeq r1, pc, r0, lsr #3 │ │ │ │ ldr r0, [pc, #4] @ 2f38fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, ip, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 2f3f54 │ │ │ │ mov r4, r1 │ │ │ │ @@ -174745,15 +174745,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 2f3f70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #1508] @ 2f3f74 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3cb0 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -174765,22 +174765,22 @@ │ │ │ │ bne 2f3a38 │ │ │ │ bl 5579a8 │ │ │ │ ldr r1, [pc, #1456] @ 2f3f78 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 756f14 │ │ │ │ + bl 756f1c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f3a70 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #1408] @ 2f3f7c │ │ │ │ ldr r3, [pc, #1368] @ 2f3f58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -174790,30 +174790,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ ldr r3, [pc, #1340] @ 2f3f80 │ │ │ │ ldr ip, [pc, #1340] @ 2f3f84 │ │ │ │ ldr r1, [pc, #1340] @ 2f3f88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 2f3f8c │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f39e8 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 2f3f28 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -174849,15 +174849,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 2f3f9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2f39e8 │ │ │ │ ldr r2, [pc, #1124] @ 2f3fa0 │ │ │ │ ldr r3, [pc, #1124] @ 2f3fa4 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -174866,15 +174866,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 43feb0 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -174890,15 +174890,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 71012c │ │ │ │ + bl 710134 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f39e8 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -174927,34 +174927,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2f3fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f39e8 │ │ │ │ ldr r3, [pc, #820] @ 2f3fbc │ │ │ │ ldr ip, [pc, #820] @ 2f3fc0 │ │ │ │ ldr r1, [pc, #820] @ 2f3fc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f39e8 │ │ │ │ ldr r3, [pc, #784] @ 2f3fc8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f39a0 │ │ │ │ ldr r3, [pc, #740] @ 2f3fb0 │ │ │ │ @@ -174970,21 +174970,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 2f3fcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f39a0 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 2f3fd0 │ │ │ │ @@ -175005,15 +175005,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3ed0 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -175021,15 +175021,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 2f3ed0 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 2f3b28 │ │ │ │ ldr r3, [pc, #484] @ 2f3fd8 │ │ │ │ ldr r2, [pc, #484] @ 2f3fdc │ │ │ │ @@ -175038,15 +175038,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f3b28 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -175069,20 +175069,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -175094,25 +175094,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 2f3ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f3b28 │ │ │ │ ldr r0, [pc, #236] @ 2f3ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f39a0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 2f3ff8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f39e8 │ │ │ │ ldr r3, [pc, #204] @ 2f3ffc │ │ │ │ ldr ip, [pc, #204] @ 2f4000 │ │ │ │ ldr r1, [pc, #204] @ 2f4004 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 2f4008 │ │ │ │ @@ -175121,55 +175121,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ @ instruction: 0x009b71f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009b71d8 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - strheq r0, [pc], #-252 @ │ │ │ │ - addeq r8, r3, r4, asr #16 │ │ │ │ + rsbeq r0, pc, ip, asr #31 │ │ │ │ + addeq r8, r3, r4, asr r8 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - rsbeq r0, pc, r8, lsr #31 │ │ │ │ + strheq r0, [pc], #-248 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, r8, r4, asr #7 │ │ │ │ + ldrsbeq r8, [r8], #-52 @ 0xffffffcc @ │ │ │ │ addseq r7, fp, r8, lsl r1 │ │ │ │ - addeq r8, r3, ip, asr r7 │ │ │ │ - @ instruction: 0x006f1098 │ │ │ │ - rsbeq r0, pc, r8, asr #29 │ │ │ │ + addeq r8, r3, ip, ror #14 │ │ │ │ + rsbeq r1, pc, r8, lsr #1 │ │ │ │ + ldrdeq r0, [pc], #-232 @ │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - addeq r8, r3, r0, lsr #13 │ │ │ │ - rsbeq r1, pc, r0, lsr r0 @ │ │ │ │ - rsbeq r0, pc, r8, lsl #28 │ │ │ │ + @ instruction: 0x008386b0 │ │ │ │ + rsbeq r1, pc, r0, asr #32 │ │ │ │ + rsbeq r0, pc, r8, lsl lr @ │ │ │ │ @ instruction: 0x000001ba │ │ │ │ addeq ip, ip, r0, lsl r9 │ │ │ │ - strdeq r0, [pc], #-208 @ │ │ │ │ - rsbeq r1, pc, r8 │ │ │ │ + rsbeq r0, pc, r0, lsl #28 │ │ │ │ + rsbeq r1, pc, r8, lsl r0 @ │ │ │ │ andeq r4, r0, r0, lsl #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, pc, ip, asr pc @ │ │ │ │ - addeq r8, r3, r8, lsl r5 │ │ │ │ - rsbeq r0, pc, r4, lsr lr @ │ │ │ │ - rsbeq r0, pc, ip, lsl #25 │ │ │ │ + rsbeq r0, pc, ip, ror #30 │ │ │ │ + addeq r8, r3, r8, lsr #10 │ │ │ │ + rsbeq r0, pc, r4, asr #28 │ │ │ │ + @ instruction: 0x006f0c9c │ │ │ │ andeq r4, r0, r0, lsr r9 │ │ │ │ - rsbeq r0, pc, r0, ror #26 │ │ │ │ + rsbeq r0, pc, r0, ror sp @ │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r8, r3, ip, lsr #7 │ │ │ │ - rsbeq r0, pc, r4, lsl #27 │ │ │ │ - rsbeq r0, pc, r8, lsl fp @ │ │ │ │ - addeq r8, r3, r8, asr #5 │ │ │ │ - rsbeq r0, pc, r8, ror ip @ │ │ │ │ - rsbeq r0, pc, r0, lsr sl @ │ │ │ │ + @ instruction: 0x008383bc │ │ │ │ + @ instruction: 0x006f0d94 │ │ │ │ + rsbeq r0, pc, r8, lsr #22 │ │ │ │ + ldrdeq r8, [r3], r8 @ │ │ │ │ + rsbeq r0, pc, r8, lsl #25 │ │ │ │ + rsbeq r0, pc, r0, asr #20 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - rsbeq r0, pc, r0, lsr #23 │ │ │ │ - strdeq r0, [pc], #-196 @ │ │ │ │ - addeq r8, r3, r4, ror r2 │ │ │ │ - rsbeq r0, pc, ip, asr #23 │ │ │ │ - rsbeq r0, pc, r0, ror #19 │ │ │ │ + strheq r0, [pc], #-176 @ │ │ │ │ + rsbeq r0, pc, r4, lsl #26 │ │ │ │ + addeq r8, r3, r4, lsl #5 │ │ │ │ + ldrdeq r0, [pc], #-188 @ │ │ │ │ + strdeq r0, [pc], #-144 @ │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 2f42b4 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -175185,27 +175185,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 2f42c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #600] @ 2f42c8 │ │ │ │ ldr r1, [pc, #600] @ 2f42cc │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 2f42d0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #564] @ 2f42d4 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f4178 │ │ │ │ ldr r3, [pc, #544] @ 2f42d8 │ │ │ │ @@ -175216,26 +175216,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #504] @ 2f42e4 │ │ │ │ ldr r1, [pc, #504] @ 2f42e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #468] @ 2f42ec │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -175276,21 +175276,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2f4300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f40b0 │ │ │ │ ldr r3, [pc, #268] @ 2f4304 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2f4134 │ │ │ │ ldr r3, [pc, #236] @ 2f42f8 │ │ │ │ @@ -175306,66 +175306,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f4308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f4134 │ │ │ │ ldr r2, [pc, #156] @ 2f430c │ │ │ │ ldr r3, [pc, #72] @ 2f42bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f42b0 │ │ │ │ ldr r0, [pc, #124] @ 2f4310 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #108] @ 2f4314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f40b0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r8, r3, r4, lsl #3 │ │ │ │ + umulleq r8, r3, r4, r1 │ │ │ │ @ instruction: 0x009b6adc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, lr, r0, ror #7 │ │ │ │ - rsbseq r1, r8, r8, ror #18 │ │ │ │ - rsbeq r0, pc, r8, asr #23 │ │ │ │ - strdeq r9, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + strdeq r4, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r1, r8, r8, ror r9 │ │ │ │ + ldrdeq r0, [pc], #-184 @ │ │ │ │ + rsbeq sl, lr, r0 │ │ │ │ addseq r6, fp, ip, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq ip, ip, r8, ror #6 │ │ │ │ addseq sl, r8, ip, lsr #26 │ │ │ │ - @ instruction: 0x006f0b90 │ │ │ │ + rsbeq r0, pc, r0, lsr #23 │ │ │ │ @ instruction: 0x009b69d8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, pc, r0, lsl #21 │ │ │ │ + @ instruction: 0x006f0a90 │ │ │ │ andeq r2, r0, ip, asr #16 │ │ │ │ - rsbeq r0, pc, r0, lsl #21 │ │ │ │ + @ instruction: 0x006f0a90 │ │ │ │ addseq r6, fp, r4, lsr #17 │ │ │ │ - rsbeq r0, pc, r4, ror sl @ │ │ │ │ - rsbeq r0, pc, r8, ror #19 │ │ │ │ + rsbeq r0, pc, r4, lsl #21 │ │ │ │ + strdeq r0, [pc], #-152 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2f4358 │ │ │ │ ldr ip, [pc, #40] @ 2f435c │ │ │ │ ldr r1, [pc, #40] @ 2f4360 │ │ │ │ @@ -175374,17 +175374,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2f4364 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq r7, r3, r0, ror lr │ │ │ │ - rsbeq r0, pc, r4, ror #19 │ │ │ │ - ldrdeq r0, [pc], #-92 @ │ │ │ │ + addeq r7, r3, r0, lsl #29 │ │ │ │ + strdeq r0, [pc], #-148 @ │ │ │ │ + rsbeq r0, pc, ip, ror #11 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -175546,15 +175546,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4720 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r3, [pc, #288] @ 2f4734 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f466c │ │ │ │ @@ -175600,42 +175600,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f4748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f4628 │ │ │ │ ldr r0, [pc, #60] @ 2f474c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f4628 │ │ │ │ bl 2f4318 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, fp, r8, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, fp, r8, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, fp, r4, ror #9 │ │ │ │ andeq r3, r0, r8, lsl r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, pc, r0, asr #12 │ │ │ │ - rsbeq r0, pc, r8, ror #12 │ │ │ │ + rsbeq r0, pc, r0, asr r6 @ │ │ │ │ + rsbeq r0, pc, r8, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 2f5178 │ │ │ │ ldr r1, [pc, #2576] @ 2f517c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -175728,26 +175728,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 2f519c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f47b0 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 2f47c8 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 2f47c8 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -175804,15 +175804,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #1 │ │ │ │ bl 43e684 │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 2f47c8 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -175847,22 +175847,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 2f4ef8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 24980c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -175970,15 +175970,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f5174 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4ef8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 24980c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176087,15 +176087,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 2f4f00 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 2f4f88 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -176116,15 +176116,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 2f4a84 │ │ │ │ ldr r0, [pc, #716] @ 2f51b0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f47b0 │ │ │ │ mov r3, #3 │ │ │ │ b 2f4ed4 │ │ │ │ mov r3, #4 │ │ │ │ b 2f4ed4 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2f4e44 │ │ │ │ @@ -176212,15 +176212,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 2f4ff0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f4ebc │ │ │ │ mov r0, r7 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -176228,15 +176228,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 2f5174 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 24980c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -176260,15 +176260,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f5174 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4ef8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 24980c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176283,24 +176283,24 @@ │ │ │ │ b 2f4ed4 │ │ │ │ bl 2f4318 │ │ │ │ addseq r6, fp, ip, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, fp, r8, lsl #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, fp, r4, asr #6 │ │ │ │ - addeq r7, r3, r6, asr r9 │ │ │ │ + addeq r7, r3, r6, ror #18 │ │ │ │ andeq r4, r0, ip, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, pc, r0, lsr #9 │ │ │ │ - addeq r7, r3, r0, asr r8 │ │ │ │ - @ instruction: 0x008377b4 │ │ │ │ - rsbeq r0, pc, r8, asr #4 │ │ │ │ - rsbeq r9, lr, r0, ror r6 │ │ │ │ - rsbeq pc, lr, r0, lsl pc @ │ │ │ │ + strheq r0, [pc], #-64 @ │ │ │ │ + addeq r7, r3, r0, ror #16 │ │ │ │ + addeq r7, r3, r4, asr #15 │ │ │ │ + rsbeq r0, pc, r8, asr r2 @ │ │ │ │ + rsbeq r9, lr, r0, lsl #13 │ │ │ │ + rsbeq pc, lr, r0, lsr #30 │ │ │ │ │ │ │ │ 002f51b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -176329,15 +176329,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 2f5734 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 43e684 │ │ │ │ ldr r3, [pc, #1256] @ 2f5738 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 2f573c │ │ │ │ @@ -176614,29 +176614,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f5760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f536c │ │ │ │ ldr r0, [pc, #132] @ 2f5764 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2f536c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2f5768 │ │ │ │ ldr ip, [pc, #108] @ 2f576c │ │ │ │ ldr r1, [pc, #108] @ 2f5770 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -176644,33 +176644,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ addseq r5, fp, r0, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r6, r3, r4, pc @ │ │ │ │ - rsbeq pc, lr, r8, lsr #20 │ │ │ │ - rsbeq r8, lr, r0, asr lr │ │ │ │ + addeq r6, r3, r4, lsr #31 │ │ │ │ + rsbeq pc, lr, r8, lsr sl @ │ │ │ │ + rsbeq r8, lr, r0, ror #28 │ │ │ │ addseq r5, fp, r4, ror #17 │ │ │ │ - rsbeq pc, lr, r4, ror #23 │ │ │ │ + strdeq pc, [lr], #-180 @ 0xffffff4c @ │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009b54f8 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, lr, r0, ror r7 @ │ │ │ │ - rsbeq pc, lr, ip, lsl #15 │ │ │ │ - addeq r6, r3, r8, lsr #21 │ │ │ │ - @ instruction: 0x006ef794 │ │ │ │ - rsbeq pc, lr, r4, lsl r2 @ │ │ │ │ + rsbeq pc, lr, r0, lsl #15 │ │ │ │ + @ instruction: 0x006ef79c │ │ │ │ + @ instruction: 0x00836ab8 │ │ │ │ + rsbeq pc, lr, r4, lsr #15 │ │ │ │ + rsbeq pc, lr, r4, lsr #4 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 002f5778 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f577c : │ │ │ │ mov r0, #0 │ │ │ │ @@ -176696,15 +176696,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 2f583c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f5850 │ │ │ │ ldr r2, [pc, #76] @ 2f5840 │ │ │ │ ldr r3, [pc, #56] @ 2f5830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -176719,19 +176719,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r5, fp, r4, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, fp, ip, asr #6 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq pc, lr, r0, lsl #15 │ │ │ │ + @ instruction: 0x006ef790 │ │ │ │ addseq r5, fp, r0, lsr #6 │ │ │ │ - rsbeq pc, lr, ip, ror #13 │ │ │ │ - rsbeq pc, lr, r8, lsl #14 │ │ │ │ - rsbeq pc, lr, r8, lsl #14 │ │ │ │ + strdeq pc, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, lr, r8, lsl r7 @ │ │ │ │ + rsbeq pc, lr, r8, lsl r7 @ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e9ad0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 2f5844 │ │ │ │ ldr r7, [pc, #-36] @ 2f5848 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177006,29 +177006,29 @@ │ │ │ │ b 2f5cfc │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq pc, lr, r8, ror #12 │ │ │ │ - rsbeq pc, lr, r4, asr r6 @ │ │ │ │ - rsbeq pc, lr, r0, asr #12 │ │ │ │ - rsbeq pc, lr, r4, lsl #12 │ │ │ │ - ldrdeq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, lr, r4, lsl #11 │ │ │ │ - rsbeq pc, lr, r8, asr r5 @ │ │ │ │ - ldrdeq pc, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq pc, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, lr, r0, ror #14 │ │ │ │ - rsbeq pc, lr, r8, lsl r4 @ │ │ │ │ - rsbseq sl, r1, r8, asr #24 │ │ │ │ - rsbeq pc, lr, ip, asr r3 @ │ │ │ │ - rsbeq pc, lr, r0, lsr #5 │ │ │ │ - rsbeq lr, lr, r0, lsl #25 │ │ │ │ + rsbeq pc, lr, r8, ror r6 @ │ │ │ │ + rsbeq pc, lr, r4, ror #12 │ │ │ │ + rsbeq pc, lr, r0, asr r6 @ │ │ │ │ + rsbeq pc, lr, r4, lsl r6 @ │ │ │ │ + rsbeq pc, lr, r8, ror #11 │ │ │ │ + @ instruction: 0x006ef594 │ │ │ │ + rsbeq pc, lr, r8, ror #10 │ │ │ │ + rsbeq pc, lr, ip, ror #9 │ │ │ │ + rsbeq pc, lr, r8, ror #9 │ │ │ │ + rsbeq lr, lr, r0, ror r7 │ │ │ │ + rsbeq pc, lr, r8, lsr #8 │ │ │ │ + rsbseq sl, r1, r8, asr ip │ │ │ │ + rsbeq pc, lr, ip, ror #6 │ │ │ │ + strheq pc, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x006eec90 │ │ │ │ @ instruction: 0x009b46bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2ebf38 │ │ │ │ @@ -177533,35 +177533,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758b24 │ │ │ │ + bl 758b2c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f6590 │ │ │ │ ldr r4, [pc, #212] @ 2f65d4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #208] @ 2f65d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #184] @ 2f65dc │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 2f65e0 │ │ │ │ ldr r3, [pc, #112] @ 2f65c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -177584,28 +177584,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2f654c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, ip, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, lr, r0, lsl sl │ │ │ │ - rsbseq r9, r8, r8, lsr #18 │ │ │ │ - addeq r5, r3, r0, lsr sp │ │ │ │ - @ instruction: 0x006ed99c │ │ │ │ - rsbeq lr, lr, r4, ror #21 │ │ │ │ + rsbeq sp, lr, r0, lsr #20 │ │ │ │ + rsbseq r9, r8, r8, lsr r9 │ │ │ │ + addeq r5, r3, r0, asr #26 │ │ │ │ + rsbeq sp, lr, ip, lsr #19 │ │ │ │ + strdeq lr, [lr], #-164 @ 0xffffff5c @ │ │ │ │ addseq r4, fp, r0, asr #11 │ │ │ │ - umulleq r5, r3, r4, ip │ │ │ │ - rsbeq lr, lr, ip, lsl #21 │ │ │ │ - rsbeq lr, lr, ip, ror #20 │ │ │ │ + addeq r5, r3, r4, lsr #25 │ │ │ │ + @ instruction: 0x006eea9c │ │ │ │ + rsbeq lr, lr, ip, ror sl │ │ │ │ │ │ │ │ 002f65f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 2f6670 │ │ │ │ @@ -177633,17 +177633,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f667c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r5, r8, r4, ror #31 │ │ │ │ - addeq r5, r3, r0, lsl ip │ │ │ │ - strdeq lr, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r5, r3, r0, lsr #24 │ │ │ │ rsbeq lr, lr, r8, lsl #20 │ │ │ │ + rsbeq lr, lr, r8, lsl sl │ │ │ │ │ │ │ │ 002f6680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 2f66fc │ │ │ │ @@ -177670,17 +177670,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq r5, r8, r4, asr pc │ │ │ │ - addeq r5, r3, r8, lsl #23 │ │ │ │ - rsbeq lr, lr, r0, ror r9 │ │ │ │ + umulleq r5, r3, r8, fp │ │ │ │ rsbeq lr, lr, r0, lsl #19 │ │ │ │ + @ instruction: 0x006ee990 │ │ │ │ │ │ │ │ 002f670c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 2f67b0 │ │ │ │ @@ -177717,17 +177717,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 2f67bc │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 24920c │ │ │ │ adceq r5, r8, r8, asr #29 │ │ │ │ - rsbeq lr, lr, r0, ror #18 │ │ │ │ - rsbeq lr, lr, ip, asr r9 │ │ │ │ - rsbeq lr, lr, r4, lsr #18 │ │ │ │ + rsbeq lr, lr, r0, ror r9 │ │ │ │ + rsbeq lr, lr, ip, ror #18 │ │ │ │ + rsbeq lr, lr, r4, lsr r9 │ │ │ │ │ │ │ │ 002f67c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 2f6874 │ │ │ │ @@ -177758,27 +177758,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 2f687c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ bl 2f670c │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #24] @ 2f6880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ adceq r5, r8, r4, lsl lr │ │ │ │ adceq r5, r8, r8, asr #27 │ │ │ │ - rsbeq lr, lr, ip, lsl #18 │ │ │ │ - ldrdeq lr, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, lr, ip, lsl r9 │ │ │ │ + rsbeq lr, lr, r0, ror #17 │ │ │ │ │ │ │ │ 002f6884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 2f6a60 │ │ │ │ @@ -177787,23 +177787,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 758b24 │ │ │ │ + bl 758b2c │ │ │ │ ldr r1, [pc, #420] @ 2f6a6c │ │ │ │ ldr r7, [pc, #420] @ 2f6a70 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758b24 │ │ │ │ + bl 758b2c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f69ec │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f697c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -177813,49 +177813,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 2f6a7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 2f6a80 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f69c0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r3, [pc, #320] @ 2f6a84 │ │ │ │ ldr r1, [pc, #320] @ 2f6a88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74baa8 │ │ │ │ + bl 74bab0 │ │ │ │ ldr r3, [pc, #300] @ 2f6a8c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d8d8 │ │ │ │ + b 74d8e0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f6a0c │ │ │ │ ldr r3, [pc, #260] @ 2f6a90 │ │ │ │ ldr r2, [pc, #260] @ 2f6a94 │ │ │ │ ldr r1, [pc, #260] @ 2f6a98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 2f6a80 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f6938 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6a3c │ │ │ │ @@ -177874,53 +177874,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 2f6aa0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #120] @ 2f6aa4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r3, [pc, #100] @ 2f6aa8 │ │ │ │ ldr r1, [pc, #100] @ 2f6aac │ │ │ │ ldr r0, [pc, #100] @ 2f6ab0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, ror #10 │ │ │ │ + rsbseq r9, r8, r4, ror r5 │ │ │ │ adceq r5, r8, r4, asr #26 │ │ │ │ - rsbeq lr, lr, ip, asr #17 │ │ │ │ - ldrheq r4, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq lr, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, r1, r4, asr #19 │ │ │ │ addseq r4, fp, r4, asr #4 │ │ │ │ - addeq r5, r3, r0, ror #18 │ │ │ │ - rsbeq r1, lr, ip, lsl fp │ │ │ │ - rsbseq r2, r0, r8, ror #14 │ │ │ │ + addeq r5, r3, r0, ror r9 │ │ │ │ + rsbeq r1, lr, ip, lsr #22 │ │ │ │ + rsbseq r2, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r5, r8, r4, lsr #25 │ │ │ │ - rsbeq sl, lr, r4, lsr r1 │ │ │ │ + rsbeq sl, lr, r4, asr #2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - ldrdeq r5, [r3], ip │ │ │ │ - @ instruction: 0x006e1a94 │ │ │ │ - rsbseq r2, r0, r0, ror #13 │ │ │ │ + addeq r5, r3, ip, ror #17 │ │ │ │ + rsbeq r1, lr, r4, lsr #21 │ │ │ │ + ldrsheq r2, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ adceq r5, r8, r4, lsl ip │ │ │ │ - rsbeq lr, lr, r8, ror #14 │ │ │ │ - rsbeq lr, lr, r0, ror r7 │ │ │ │ - addeq r5, r3, r4, lsr #16 │ │ │ │ - rsbeq lr, lr, ip, lsl #12 │ │ │ │ - rsbeq lr, lr, ip, ror #14 │ │ │ │ + rsbeq lr, lr, r8, ror r7 │ │ │ │ + rsbeq lr, lr, r0, lsl #15 │ │ │ │ + addeq r5, r3, r4, lsr r8 │ │ │ │ + rsbeq lr, lr, ip, lsl r6 │ │ │ │ + rsbeq lr, lr, ip, ror r7 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -177929,15 +177929,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 2f6b1c │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f6bdc │ │ │ │ cmp r5, #4 │ │ │ │ beq 2f6b58 │ │ │ │ @@ -178127,39 +178127,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r3, r4, ror r7 │ │ │ │ + addeq r5, r3, r4, lsl #15 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r5, r3, r1, lsl #14 │ │ │ │ + addeq r5, r3, r1, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2f6e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r3, [pc, #32] @ 2f6e64 │ │ │ │ ldr r1, [pc, #32] @ 2f6e68 │ │ │ │ ldr r0, [pc, #32] @ 2f6e6c │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f6680 │ │ │ │ @ instruction: 0x008c96b8 │ │ │ │ - rsbeq r0, pc, ip, asr #5 │ │ │ │ - rsbeq lr, lr, r4, ror r3 │ │ │ │ - rsbeq r0, pc, ip, ror #5 │ │ │ │ + ldrdeq r0, [pc], #-44 @ │ │ │ │ + rsbeq lr, lr, r4, lsl #7 │ │ │ │ + strdeq r0, [pc], #-44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2f702c │ │ │ │ mov r3, r2 │ │ │ │ @@ -178265,15 +178265,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 2f6f6c │ │ │ │ b 2f6fd8 │ │ │ │ addseq r3, fp, r0, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r3, ip, asr r4 │ │ │ │ + addeq r5, r3, ip, ror #8 │ │ │ │ @ instruction: 0x009b3bf0 │ │ │ │ addseq r3, fp, r8, ror #22 │ │ │ │ addseq r3, fp, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178375,20 +178375,20 @@ │ │ │ │ bl 520980 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 2f70e4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b3ab4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, lr, r4, lsr #2 │ │ │ │ + rsbeq lr, lr, r4, lsr r1 │ │ │ │ addseq r3, fp, r8, lsr #20 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq lr, lr, r8, ror r0 │ │ │ │ + rsbeq lr, lr, r8, lsl #1 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - rsbeq lr, lr, r0, asr r0 │ │ │ │ + rsbeq lr, lr, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -178424,25 +178424,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 2f7360 │ │ │ │ ldr r1, [pc, #192] @ 2f7364 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #172] @ 2f7368 │ │ │ │ ldr r1, [pc, #172] @ 2f736c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #140] @ 2f7370 │ │ │ │ ldr r1, [pc, #140] @ 2f7374 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 2f7378 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -178460,29 +178460,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 2f7388 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #64] @ 2f738c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74de74 │ │ │ │ - addeq r5, r3, ip, ror r0 │ │ │ │ - @ instruction: 0x006e1194 │ │ │ │ - rsbseq lr, r7, ip, lsl r7 │ │ │ │ - rsbeq sp, lr, r4, lsl #19 │ │ │ │ - rsbeq r6, lr, ip, lsr #27 │ │ │ │ + b 74de7c │ │ │ │ + addeq r5, r3, ip, lsl #1 │ │ │ │ + rsbeq r1, lr, r4, lsr #3 │ │ │ │ + rsbseq lr, r7, ip, lsr #14 │ │ │ │ + @ instruction: 0x006ed994 │ │ │ │ + strheq r6, [lr], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - ldrdeq sp, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, lr, r0, ror #29 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ ldrdeq r9, [ip], r4 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r7, r8, r8, asr sp │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -178491,15 +178491,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f73e4 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2f7424 │ │ │ │ cmp r6, #4 │ │ │ │ beq 2f7400 │ │ │ │ @@ -178554,16 +178554,16 @@ │ │ │ │ b 523158 │ │ │ │ ldr r1, [pc, #16] @ 2f74b8 │ │ │ │ ldr r0, [pc, #16] @ 2f74bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 51f464 │ │ │ │ - rsbeq sp, lr, r0, asr sp │ │ │ │ - @ instruction: 0x006efc94 │ │ │ │ + rsbeq sp, lr, r0, ror #26 │ │ │ │ + rsbeq pc, lr, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -178620,29 +178620,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 2f7668 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -178674,15 +178674,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -178991,15 +178991,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -179007,15 +179007,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 2f7b44 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -179099,30 +179099,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 522b04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f7e1c │ │ │ │ @@ -179385,16 +179385,16 @@ │ │ │ │ bl 24a85c │ │ │ │ b 2f80a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, ip, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, fp, r4, lsr #22 │ │ │ │ addseq r2, fp, r8, lsl sl │ │ │ │ - rsbeq sp, lr, r4, lsl #2 │ │ │ │ - rsbeq pc, lr, ip, lsl r0 @ │ │ │ │ + rsbeq sp, lr, r4, lsl r1 │ │ │ │ + rsbeq pc, lr, ip, lsr #32 │ │ │ │ @ instruction: 0x009b29b4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f7e44 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f7e44 │ │ │ │ @@ -179469,15 +179469,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 522430 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -179485,17 +179485,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 522430 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5239d0 │ │ │ │ - addeq r4, r3, r0, lsr #32 │ │ │ │ - rsbeq ip, lr, r4, ror #30 │ │ │ │ - rsbeq lr, lr, r8, lsl lr │ │ │ │ + addeq r4, r3, r0, lsr r0 │ │ │ │ + rsbeq ip, lr, r4, ror pc │ │ │ │ + rsbeq lr, lr, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 2f8474 │ │ │ │ ldr r3, [pc, #268] @ 2f8478 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179583,32 +179583,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 2f74c0 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 2f74c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 2f74c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2f8350 │ │ │ │ - addeq r3, r3, r8, asr lr │ │ │ │ - @ instruction: 0x006ecd9c │ │ │ │ - rsbeq lr, lr, r0, asr ip │ │ │ │ + addeq r3, r3, r8, ror #28 │ │ │ │ + rsbeq ip, lr, ip, lsr #27 │ │ │ │ + rsbeq lr, lr, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 2f86a8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 2f86ac │ │ │ │ @@ -179616,15 +179616,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 2f86b4 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 52391c │ │ │ │ @@ -179667,27 +179667,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #152] @ 2f86c0 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -179698,27 +179698,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 2f86c8 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2f8494 │ │ │ │ - ldrdeq r3, [r3], r4 │ │ │ │ - rsbeq ip, lr, r8, lsl sp │ │ │ │ - ldrdeq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq lr, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r3, r3, r4, ror #27 │ │ │ │ + rsbeq ip, lr, r8, lsr #26 │ │ │ │ + rsbeq lr, lr, r0, ror #23 │ │ │ │ + rsbeq lr, lr, r8, ror #23 │ │ │ │ strdeq r7, [ip], r8 │ │ │ │ - rsbeq ip, lr, r0, ror ip │ │ │ │ - rsbeq ip, lr, ip, asr #24 │ │ │ │ - strheq pc, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq sp, r7, ip, lsr r3 │ │ │ │ + rsbeq ip, lr, r0, lsl #25 │ │ │ │ + rsbeq ip, lr, ip, asr ip │ │ │ │ + rsbeq pc, sp, r0, asr #27 │ │ │ │ + rsbseq sp, r7, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 2f87fc │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 2f8800 │ │ │ │ @@ -179811,15 +179811,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f8888 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f88d8 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -180124,20 +180124,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq r2, fp, r4, asr r0 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq r2, fp, r8 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - rsbeq ip, lr, r4, asr #12 │ │ │ │ + rsbeq ip, lr, r4, asr r6 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - strdeq ip, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, lr, r0, lsl #12 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - strheq ip, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, lr, ip, asr #11 │ │ │ │ umullseq r1, fp, r8, lr │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq r1, fp, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180442,19 +180442,19 @@ │ │ │ │ moveq r7, #31 │ │ │ │ add r6, r6, r1, lsl #3 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r6, r3, lsl #4 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ and r0, r2, #63 @ 0x3f │ │ │ │ strb r7, [r3, #28] │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r3, [pc, #2276] @ 2f9b28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d66fc │ │ │ │ rsb r3, r5, #0 │ │ │ │ and r3, r3, #80 @ 0x50 │ │ │ │ str r0, [r6, r3] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r3, r6, r3 │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ @@ -180862,17 +180862,17 @@ │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f98fc │ │ │ │ cmp r5, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f98dc │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r5, [r4, #41] @ 0x29 │ │ │ │ ldr r5, [r1, #692] @ 0x2b4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f98fc │ │ │ │ @@ -180886,17 +180886,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r6, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f993c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r6, [r4, #40] @ 0x28 │ │ │ │ ldr lr, [r1, #692] @ 0x2b4 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181005,27 +181005,27 @@ │ │ │ │ strb r1, [r4, #25] │ │ │ │ b 2f9888 │ │ │ │ mvn r3, r2 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [r4, #26] │ │ │ │ b 2f989c │ │ │ │ - addeq r3, r3, ip, lsr #11 │ │ │ │ - addeq r3, r3, ip, lsr #8 │ │ │ │ - strdeq r3, [r3], ip │ │ │ │ - ldrdeq r3, [r3], ip │ │ │ │ + @ instruction: 0x008335bc │ │ │ │ + addeq r3, r3, ip, lsr r4 │ │ │ │ + addeq r3, r3, ip, lsl #6 │ │ │ │ + addeq r3, r3, ip, ror #5 │ │ │ │ strdeq r3, [r8], r4 @ │ │ │ │ - addeq r3, r3, r0, asr #4 │ │ │ │ + addeq r3, r3, r0, asr r2 │ │ │ │ adceq r3, r8, ip, asr #10 │ │ │ │ adceq r3, r8, ip, lsl #10 │ │ │ │ - addeq r3, r3, r4, ror r1 │ │ │ │ + addeq r3, r3, r4, lsl #3 │ │ │ │ submi r0, r0, r0 │ │ │ │ adceq r3, r8, r0, asr #7 │ │ │ │ @ instruction: 0x00a833b0 │ │ │ │ - addeq r3, r3, ip, lsr #32 │ │ │ │ + addeq r3, r3, ip, lsr r0 │ │ │ │ ldrdeq r3, [r8], ip @ │ │ │ │ umlaleq r3, r8, r4, r2 │ │ │ │ adceq r3, r8, r4, lsr #2 │ │ │ │ adceq r2, r8, r0, ror #29 │ │ │ │ │ │ │ │ 002f9b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -181350,19 +181350,19 @@ │ │ │ │ ldr r1, [r3, #68] @ 0x44 │ │ │ │ b 2f9f8c │ │ │ │ strb r1, [r3, #125] @ 0x7d │ │ │ │ ldr r1, [r3, #148] @ 0x94 │ │ │ │ b 2f9ed8 │ │ │ │ bl 24a7b4 │ │ │ │ and r0, r0, #1 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r3, [pc, #2124] @ 2fa8b8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d66fc │ │ │ │ ldr r3, [pc, #2112] @ 2fa8bc │ │ │ │ ldr r2, [r5, #1256] @ 0x4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #68] @ 0x44 │ │ │ │ ldr r3, [r5, #1248] @ 0x4e0 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [r5, #1252] @ 0x4e4 │ │ │ │ @@ -181929,103 +181929,103 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r3, #9 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sl] │ │ │ │ str r6, [sl, #4] │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bne 2face4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldrd r6, [sp, #8] │ │ │ │ ldr r3, [pc, #2060] @ 2fb1a0 │ │ │ │ mov r2, #0 │ │ │ │ strd r6, [sl, #8] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ add r5, sl, #68 @ 0x44 │ │ │ │ mov r4, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #2016] @ 2fb1a4 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ str sl, [sp] │ │ │ │ strd r0, [sl, #16] │ │ │ │ mov sl, r6 │ │ │ │ and r0, r4, #3 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r3, [pc, #1992] @ 2fb1a8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #1976] @ 2fb1a4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5d6c │ │ │ │ + bl 9d5d74 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r9, r5 │ │ │ │ mov r6, r0 │ │ │ │ asr r0, r4, #2 │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ lsl r0, r8, r0 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #1920] @ 2fb1ac │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #1912] @ 2fb1b0 │ │ │ │ mov r2, #0 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9d638c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6394 │ │ │ │ + bl 9d66fc │ │ │ │ ldr r3, [pc, #1888] @ 2fb1b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #4]! │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d638c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6394 │ │ │ │ + bl 9d66fc │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ str r0, [r5, #304] @ 0x130 │ │ │ │ bne 2fa9d0 │ │ │ │ ldr r3, [pc, #1852] @ 2fb1b8 │ │ │ │ mov r2, #0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #1824] @ 2fb1ac │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #1816] @ 2fb1b0 │ │ │ │ mov r2, #0 │ │ │ │ ldr sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9d638c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6394 │ │ │ │ + bl 9d66fc │ │ │ │ ldr r3, [pc, #1792] @ 2fb1b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d638c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6394 │ │ │ │ + bl 9d66fc │ │ │ │ add r3, sl, #292 @ 0x124 │ │ │ │ mvn r1, #-268435456 @ 0xf0000000 │ │ │ │ str r0, [r9, #312] @ 0x138 │ │ │ │ add r0, sl, #356 @ 0x164 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r2, [sl, #600] @ 0x258 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -182036,69 +182036,69 @@ │ │ │ │ ldr r9, [pc, #1728] @ 2fb1bc │ │ │ │ ldr r7, [pc, #1728] @ 2fb1c0 │ │ │ │ ldrd sl, [sp, #8] │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #1668] @ 2fb1c4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d6750 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d6758 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #1024 @ 0x400 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2fab0c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fad14 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1608] @ 2fb1c8 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ ldr r3, [pc, #1604] @ 2fb1cc │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ ldr r2, [pc, #1584] @ 2fb1d0 │ │ │ │ ldr r3, [pc, #1584] @ 2fb1d4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d66fc │ │ │ │ ldr r2, [pc, #1540] @ 2fb1d0 │ │ │ │ ldr r3, [pc, #1544] @ 2fb1d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d66fc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, sl, #4096 @ 0x1000 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r3, #684] @ 0x2ac │ │ │ │ str r8, [r3, #676] @ 0x2a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -182154,23 +182154,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ ldr r3, [pc, #1176] @ 2fb1a0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ strd r0, [sp, #8] │ │ │ │ b 2fa988 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ b 2fabf0 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ str r4, [r5, #84] @ 0x54 │ │ │ │ @@ -182204,33 +182204,33 @@ │ │ │ │ str r0, [r5, #136] @ 0x88 │ │ │ │ ldr r5, [r5, #144] @ 0x90 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r8, r5, #32512 @ 0x7f00 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ sub r9, r5, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #1060] @ 2fb1ec │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1036] @ 2fb1f0 │ │ │ │ bl 249134 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1024] @ 2fb1f4 │ │ │ │ mov r0, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d638c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6394 │ │ │ │ + bl 9d66fc │ │ │ │ cmp r4, sl │ │ │ │ rsb r3, r0, #0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ bne 2fadac │ │ │ │ add r4, r5, #16320 @ 0x3fc0 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ @@ -182255,35 +182255,35 @@ │ │ │ │ str r4, [r6], #4 │ │ │ │ ldr r3, [pc, #924] @ 2fb208 │ │ │ │ add sl, ip, #8192 @ 0x2000 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, ip │ │ │ │ b 2faea4 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldr r2, [pc, #900] @ 2fb20c │ │ │ │ ldr r3, [pc, #900] @ 2fb210 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1061158912 @ 0x3f400000 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ bl 249440 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #760] @ 2fb1a4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9d638c │ │ │ │ + bl 9d6394 │ │ │ │ bl 248930 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #800] @ 2fb1e8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d638c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6394 │ │ │ │ + bl 9d66fc │ │ │ │ add r4, r4, #1 │ │ │ │ sub r1, sl, #4096 @ 0x1000 │ │ │ │ cmp r4, fp │ │ │ │ mov r3, r0 │ │ │ │ add r2, r5, r3, lsl #2 │ │ │ │ mov r3, r2 │ │ │ │ add r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -182324,25 +182324,25 @@ │ │ │ │ sub fp, r3, #4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ ldr sl, [pc, #596] @ 2fb1e4 │ │ │ │ sub r0, sl, r4 │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 249134 │ │ │ │ ldr r3, [pc, #620] @ 2fb220 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d66fc │ │ │ │ str r0, [fp, #4]! │ │ │ │ str r4, [r5, #4]! │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ bne 2faf88 │ │ │ │ ldr r2, [pc, #588] @ 2fb224 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -182356,42 +182356,42 @@ │ │ │ │ str sl, [r3] │ │ │ │ mov r2, #21 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov sl, #1 │ │ │ │ str r2, [fp] │ │ │ │ str r3, [fp, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #520] @ 2fb230 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ bl 249440 │ │ │ │ ldr r3, [pc, #364] @ 2fb1a4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d5d6c │ │ │ │ + bl 9d5d74 │ │ │ │ ldr r3, [pc, #384] @ 2fb1c4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d66fc │ │ │ │ ldr r2, [pc, #456] @ 2fb234 │ │ │ │ ldr r3, [pc, #456] @ 2fb238 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d66fc │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2fb00c │ │ │ │ ldr r3, [pc, #424] @ 2fb23c │ │ │ │ ldr r6, [pc, #372] @ 2fb20c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ @@ -182400,45 +182400,45 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov fp, r3 │ │ │ │ mov sl, #1 │ │ │ │ mov r4, #0 │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r3, [pc, #344] @ 2fb230 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ bl 249440 │ │ │ │ ldr r2, [pc, #348] @ 2fb244 │ │ │ │ ldr r3, [pc, #348] @ 2fb248 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ ldr r2, [pc, #344] @ 2fb24c │ │ │ │ ldr r3, [pc, #344] @ 2fb250 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d5d6c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d5d74 │ │ │ │ + bl 9d66fc │ │ │ │ ldr r2, [pc, #304] @ 2fb24c │ │ │ │ ldr r3, [pc, #308] @ 2fb254 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d5d6c │ │ │ │ - bl 9d66f4 │ │ │ │ + bl 9d5d74 │ │ │ │ + bl 9d66fc │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2fb0bc │ │ │ │ b 2fa92c │ │ │ │ mov r0, r7 │ │ │ │ bl 249704 │ │ │ │ ldr r3, [pc, #252] @ 2fb258 │ │ │ │ @@ -182606,17 +182606,17 @@ │ │ │ │ bne 2fb4b4 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r6, [r7, #692] @ 0x2b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fb3f0 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r0, [r4, r3, lsl #2] │ │ │ │ - bl 9d603c │ │ │ │ + bl 9d6044 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d6120 │ │ │ │ + bl 9d6128 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r7, #696] @ 0x2b8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ ldrb r0, [r4, #25] │ │ │ │ lsr r0, r0, #7 │ │ │ │ @@ -182675,39 +182675,39 @@ │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fb508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r3, [pc, #28] @ 2fb50c │ │ │ │ ldr r1, [pc, #28] @ 2fb510 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6680 │ │ │ │ addeq r5, ip, r8, lsl #2 │ │ │ │ - rsbeq r9, lr, ip, lsl #28 │ │ │ │ - rsbeq r9, lr, ip, lsl #28 │ │ │ │ + rsbeq r9, lr, ip, lsl lr │ │ │ │ + rsbeq r9, lr, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r0 │ │ │ │ and r4, r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d6658 │ │ │ │ + bl 9d6660 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb578 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182719,16 +182719,16 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #40] @ 2fb5b8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6120 │ │ │ │ - bl 9d7248 │ │ │ │ + bl 9d6128 │ │ │ │ + bl 9d7250 │ │ │ │ add r4, r4, #19 │ │ │ │ lsl r4, r4, #3 │ │ │ │ strd r0, [r5, r4] │ │ │ │ add r1, r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r5, #168] @ 0xa8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 520f48 │ │ │ │ @@ -182820,15 +182820,15 @@ │ │ │ │ bl 522b04 │ │ │ │ subs r3, r0, #0 │ │ │ │ asr r8, r3, #1 │ │ │ │ beq 2fb73c │ │ │ │ add r0, r4, r3, asr #1 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ sub r5, r5, r3, asr #1 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ cmp r5, #0 │ │ │ │ add r7, r7, r8 │ │ │ │ mov r4, r1 │ │ │ │ bne 2fb6fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -182878,15 +182878,15 @@ │ │ │ │ ldr r7, [r4, #180] @ 0xb4 │ │ │ │ sub r2, r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r3, r0 │ │ │ │ str r2, [r4, #172] @ 0xac │ │ │ │ sub r5, r5, r3 │ │ │ │ sub r6, r6, r3 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ cmp r5, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ bne 2fb7c4 │ │ │ │ sub r7, r7, r1 │ │ │ │ cmp r7, r6 │ │ │ │ movge r7, r6 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -182900,15 +182900,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ bl 2f9b48 │ │ │ │ b 2fb890 │ │ │ │ ldrd r0, [r4, #176] @ 0xb0 │ │ │ │ sub r7, r7, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ cmp r7, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -182949,15 +182949,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ add r8, r0, #104 @ 0x68 │ │ │ │ @@ -183028,31 +183028,31 @@ │ │ │ │ str r0, [r4, #148] @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ str r3, [r2] │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r2, #20] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5858 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 702b58 │ │ │ │ + bl 702b60 │ │ │ │ b 2fb964 │ │ │ │ ldr r2, [pc, #172] @ 2fbb3c │ │ │ │ ldr ip, [r4, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, sl, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2fb964 │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fbac4 │ │ │ │ bl 2fb25c │ │ │ │ str r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ @@ -183068,31 +183068,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2fbb4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2fb964 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r3, r4, asr sp │ │ │ │ + addeq r0, r3, r4, ror #26 │ │ │ │ addseq pc, sl, r4, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, lr, r0, lsl sl │ │ │ │ - strdeq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, lr, r0, lsr #20 │ │ │ │ + rsbeq r9, lr, r4, lsl #20 │ │ │ │ addseq pc, sl, r8, lsr #3 │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addseq lr, fp, r4, ror #3 │ │ │ │ - rsbeq r9, lr, r0, lsr #17 │ │ │ │ - addeq r0, r3, r0, ror #22 │ │ │ │ - rsbeq r9, lr, r8, asr r8 │ │ │ │ - rsbeq r9, lr, r4, lsr #16 │ │ │ │ + strheq r9, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addeq r0, r3, r0, ror fp │ │ │ │ + rsbeq r9, lr, r8, ror #16 │ │ │ │ + rsbeq r9, lr, r4, lsr r8 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2fbbc8 │ │ │ │ ldr r2, [pc, #96] @ 2fbbcc │ │ │ │ @@ -183100,35 +183100,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #64] @ 2fbbd4 │ │ │ │ ldr ip, [pc, #64] @ 2fbbd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #48] @ 2fbbdc │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - addeq r0, r3, r4, ror #21 │ │ │ │ - strheq ip, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r9, r7, r4, asr #28 │ │ │ │ + b 74c0d8 │ │ │ │ + strdeq r0, [r3], r4 │ │ │ │ + rsbeq ip, sp, r8, asr #17 │ │ │ │ + rsbseq r9, r7, r4, asr lr │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rsbeq r9, lr, ip, ror #14 │ │ │ │ + rsbeq r9, lr, ip, ror r7 │ │ │ │ addseq r3, r8, r0, lsr r9 │ │ │ │ str r1, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -183168,47 +183168,47 @@ │ │ │ │ b 2fbc28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fbcbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r3, [pc, #28] @ 2fbcc0 │ │ │ │ ldr r1, [pc, #28] @ 2fbcc4 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6680 │ │ │ │ addeq r4, ip, r8, lsl #19 │ │ │ │ - ldrdeq r9, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq r9, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r9, lr, r4, ror #13 │ │ │ │ + rsbeq r9, lr, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2fbd60 │ │ │ │ ldr r2, [pc, #128] @ 2fbd64 │ │ │ │ ldr r1, [pc, #128] @ 2fbd68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #100] @ 2fbd6c │ │ │ │ ldr r1, [pc, #100] @ 2fbd70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #80] @ 2fbd74 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #76] @ 2fbd78 │ │ │ │ ldr r1, [pc, #76] @ 2fbd7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183217,22 +183217,22 @@ │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - @ instruction: 0x008309b4 │ │ │ │ - rsbeq ip, sp, r4, asr #14 │ │ │ │ - ldrsbeq r9, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + b 74c0d8 │ │ │ │ + addeq r0, r3, r4, asr #19 │ │ │ │ + rsbeq ip, sp, r4, asr r7 │ │ │ │ + rsbseq r9, r7, r0, ror #25 │ │ │ │ muleq r0, r4, ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strdeq r4, [ip], r0 │ │ │ │ - rsbeq r9, lr, r4, asr r6 │ │ │ │ + rsbeq r9, lr, r4, ror #12 │ │ │ │ addseq r3, r8, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #116] @ 2fbe0c │ │ │ │ ldr r4, [pc, #116] @ 2fbe10 │ │ │ │ @@ -183241,37 +183241,37 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #80] @ 2fbe18 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addeq r0, r3, r0, lsl #18 │ │ │ │ - ldrdeq r9, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq r9, [lr], #-84 @ 0xffffffac @ │ │ │ │ + addeq r0, r3, r0, lsl r9 │ │ │ │ + rsbeq r9, lr, r0, ror #11 │ │ │ │ + rsbeq r9, lr, r4, lsl #12 │ │ │ │ addeq r4, ip, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 2fbec0 │ │ │ │ ldr r2, [pc, #140] @ 2fbec4 │ │ │ │ @@ -183279,15 +183279,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [pc, #108] @ 2fbecc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #104] @ 2fbed0 │ │ │ │ ldr r1, [pc, #104] @ 2fbed4 │ │ │ │ mov lr, #64 @ 0x40 │ │ │ │ str ip, [r0, #360] @ 0x168 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ @@ -183306,17 +183306,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r3, r4, ror #16 │ │ │ │ - rsbeq r9, lr, r0, ror #10 │ │ │ │ - rsbeq r9, lr, ip, lsr #10 │ │ │ │ + addeq r0, r3, r4, ror r8 │ │ │ │ + rsbeq r9, lr, r0, ror r5 │ │ │ │ + rsbeq r9, lr, ip, lsr r5 │ │ │ │ addhi r8, r0, r8, lsl #17 │ │ │ │ stmhi r8, {} @ │ │ │ │ adceq sl, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ @@ -183346,25 +183346,25 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r6, [ip] │ │ │ │ bl 24a85c │ │ │ │ ldr r0, [r7, #400] @ 0x190 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #352] @ 2fc0cc │ │ │ │ ldr r2, [pc, #352] @ 2fc0d0 │ │ │ │ ldr r1, [pc, #352] @ 2fc0d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ sub r3, r9, r5 │ │ │ │ cmp r3, r6 │ │ │ │ movge r3, r6 │ │ │ │ @@ -183400,15 +183400,15 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ lsl r2, r3, #1 │ │ │ │ bl 522b04 │ │ │ │ asr r4, r0, #1 │ │ │ │ add r0, r4, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ cmp r4, #0 │ │ │ │ sub r6, r6, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ beq 2fc058 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fbf9c │ │ │ │ @@ -183437,17 +183437,17 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ bl 522b04 │ │ │ │ mov r4, r0 │ │ │ │ b 2fc030 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, sl, r0, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r3, ip, lsr #14 │ │ │ │ - rsbeq r9, lr, r0, asr #8 │ │ │ │ + addeq r0, r3, ip, lsr r7 │ │ │ │ rsbeq r9, lr, r0, asr r4 │ │ │ │ + rsbeq r9, lr, r0, ror #8 │ │ │ │ @ instruction: 0x009aeab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #424] @ 0x1a8 │ │ │ │ @@ -183493,15 +183493,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 2fbed8 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r2, [r4, #428] @ 0x1ac │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ sub r3, r3, r8, lsl r2 │ │ │ │ cmp r7, r8 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ @@ -183523,15 +183523,15 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r4, #300] @ 0x12c │ │ │ │ strb r3, [r4, #380] @ 0x17c │ │ │ │ str r9, [r4, #416] @ 0x1a0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 2fc170 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -183543,25 +183543,25 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #96] @ 2fc2e0 │ │ │ │ ldr r2, [pc, #96] @ 2fc2e4 │ │ │ │ ldr r1, [pc, #96] @ 2fc2e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, #0 │ │ │ │ bl 523158 │ │ │ │ @@ -183570,17 +183570,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r3, r8, lsl r4 │ │ │ │ - rsbeq r9, lr, r0, lsr r1 │ │ │ │ + addeq r0, r3, r8, lsr #8 │ │ │ │ rsbeq r9, lr, r0, asr #2 │ │ │ │ + rsbeq r9, lr, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #660] @ 2fc598 │ │ │ │ ldr r3, [pc, #660] @ 2fc59c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183596,23 +183596,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ str r9, [sp, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #592] @ 2fc5a4 │ │ │ │ ldr r1, [pc, #592] @ 2fc5a8 │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ lsr r3, r5, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ and r2, r5, #1 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r8, r8, r3, lsl #2 │ │ │ │ ldr r3, [r8, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -183746,29 +183746,29 @@ │ │ │ │ sub r2, r2, #2 │ │ │ │ clz r2, r2 │ │ │ │ mov r0, #0 │ │ │ │ lsr r2, r2, #5 │ │ │ │ b 2fc3ec │ │ │ │ addseq lr, sl, r0, lsl r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r3, r4, ror #6 │ │ │ │ - rsbeq r9, lr, r4, rrx │ │ │ │ + addeq r0, r3, r4, ror r3 │ │ │ │ rsbeq r9, lr, r4, ror r0 │ │ │ │ - @ instruction: 0x008302bc │ │ │ │ + rsbeq r9, lr, r4, lsl #1 │ │ │ │ + addeq r0, r3, ip, asr #5 │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - rsbeq r8, lr, r0, ror pc │ │ │ │ + rsbeq r8, lr, r0, lsl #31 │ │ │ │ @ instruction: 0x009ae6d0 │ │ │ │ - rsbeq r8, lr, ip, asr #30 │ │ │ │ - strheq r8, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r0, r3, r0, lsl #3 │ │ │ │ - addeq r0, r3, ip, asr r1 │ │ │ │ - rsbeq r8, lr, r4, ror #29 │ │ │ │ - rsbeq r8, lr, r0, lsr #28 │ │ │ │ - rsbeq r8, lr, r0, ror lr │ │ │ │ - rsbeq r8, lr, r8, lsl #28 │ │ │ │ + rsbeq r8, lr, ip, asr pc │ │ │ │ + rsbeq r8, lr, ip, asr #29 │ │ │ │ + umulleq r0, r3, r0, r1 │ │ │ │ + addeq r0, r3, ip, ror #2 │ │ │ │ + strdeq r8, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, lr, r0, lsr lr │ │ │ │ + rsbeq r8, lr, r0, lsl #29 │ │ │ │ + rsbeq r8, lr, r8, lsl lr │ │ │ │ ldr r2, [r0, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2fc5f4 │ │ │ │ ldrb r2, [r0, #365] @ 0x16d │ │ │ │ tst r2, #1 │ │ │ │ bne 2fc60c │ │ │ │ mov r0, #0 │ │ │ │ @@ -183860,15 +183860,15 @@ │ │ │ │ ldrb r3, [r0, #365] @ 0x16d │ │ │ │ tst r3, #24 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r0, #420] @ 0x1a4 │ │ │ │ b 2fc68c │ │ │ │ ldr r0, [r0, #288] @ 0x120 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc6dc │ │ │ │ add r3, r4, r3 │ │ │ │ strb r5, [r3, #356] @ 0x164 │ │ │ │ b 2fc694 │ │ │ │ ldr r1, [pc, #480] @ 2fc968 │ │ │ │ ldr r0, [pc, #480] @ 2fc96c │ │ │ │ @@ -183943,25 +183943,25 @@ │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 51f464 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fc694 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #200] @ 2fc988 │ │ │ │ ldr r2, [pc, #200] @ 2fc98c │ │ │ │ ldr r1, [pc, #200] @ 2fc990 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, r5 │ │ │ │ bl 523158 │ │ │ │ @@ -183979,38 +183979,38 @@ │ │ │ │ ldr r1, [pc, #108] @ 2fc99c │ │ │ │ ldr r0, [pc, #108] @ 2fc9a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f464 │ │ │ │ b 2fc7a8 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc860 │ │ │ │ - addeq r0, r3, pc, lsl r0 │ │ │ │ - ldrdeq r8, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - strheq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - addeq pc, r2, pc, asr pc @ │ │ │ │ - rsbeq r8, lr, ip, ror #25 │ │ │ │ - rsbeq r8, lr, ip, ror #23 │ │ │ │ - rsbeq r8, lr, r4, asr sp │ │ │ │ - strheq r8, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r8, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r8, lr, r4, lsl #22 │ │ │ │ - rsbeq r8, lr, r4, lsr #24 │ │ │ │ - rsbeq r8, lr, r4, ror #21 │ │ │ │ - ldrdeq pc, [r2], r8 │ │ │ │ - strdeq r8, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r8, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r8, lr, r8, asr #23 │ │ │ │ - rsbeq r8, lr, r8, asr sl │ │ │ │ - rsbeq r8, lr, r0, lsl ip │ │ │ │ - rsbeq r8, lr, r4, asr #20 │ │ │ │ + addeq r0, r3, pc, lsr #32 │ │ │ │ + rsbeq r8, lr, ip, ror #29 │ │ │ │ + rsbeq r8, lr, ip, asr #25 │ │ │ │ + addeq pc, r2, pc, ror #30 │ │ │ │ + strdeq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq r8, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, lr, r4, ror #26 │ │ │ │ + rsbeq r8, lr, ip, asr #23 │ │ │ │ + rsbeq r8, lr, r4, lsl #26 │ │ │ │ + rsbeq r8, lr, r4, lsl fp │ │ │ │ + rsbeq r8, lr, r4, lsr ip │ │ │ │ + strdeq r8, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + addeq pc, r2, r8, ror #27 │ │ │ │ + rsbeq r8, lr, r0, lsl #22 │ │ │ │ + rsbeq r8, lr, ip, lsl #22 │ │ │ │ + ldrdeq r8, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r8, lr, r8, ror #20 │ │ │ │ + rsbeq r8, lr, r0, lsr #24 │ │ │ │ + rsbeq r8, lr, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #372] @ 2fcb30 │ │ │ │ ldr sl, [pc, #372] @ 2fcb34 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -184021,29 +184021,29 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr fp, [pc, #324] @ 2fcb3c │ │ │ │ ldr r9, [pc, #324] @ 2fcb40 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a554c │ │ │ │ add ip, r6, #16 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r0, #392] @ 0x188 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a50d0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #400] @ 0x190 │ │ │ │ beq 2fcaec │ │ │ │ @@ -184063,21 +184063,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4df0 │ │ │ │ add r6, r6, #24 │ │ │ │ str r0, [r4, #288] @ 0x120 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r1, [pc, #164] @ 2fcb44 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 2fcb48 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -184093,31 +184093,31 @@ │ │ │ │ add r3, r6, #1136 @ 0x470 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2fcb50 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq pc, r2, r0, ror #25 │ │ │ │ - rsbeq r8, lr, r8, ror #19 │ │ │ │ + strdeq pc, [r2], r0 │ │ │ │ + strdeq r8, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x006e899c │ │ │ │ + rsbeq r8, lr, r0, asr #19 │ │ │ │ rsbeq r8, lr, ip, lsl #19 │ │ │ │ - strheq r8, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r8, lr, ip, ror r9 │ │ │ │ - rsbeq r8, lr, r4, lsr r9 │ │ │ │ + rsbeq r8, lr, r4, asr #18 │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - ldrdeq r8, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r8, lr, r8, ror #21 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 2fcb98 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ add ip, pc, ip │ │ │ │ and r0, r0, #3 │ │ │ │ @@ -184128,33 +184128,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r0, r3, r8, asr #32 │ │ │ │ + addeq r0, r3, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2fcc04 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 2fcc08 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 2fcc08 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -184163,28 +184163,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2fcc4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r3, [pc, #32] @ 2fcc50 │ │ │ │ ldr r1, [pc, #32] @ 2fcc54 │ │ │ │ ldr r0, [pc, #32] @ 2fcc58 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f6680 │ │ │ │ umulleq r3, ip, r4, sl │ │ │ │ - rsbeq r8, lr, r4, ror #19 │ │ │ │ - rsbeq r8, lr, r8, ror #19 │ │ │ │ - strdeq r8, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r8, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + strdeq r8, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r8, lr, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -184417,28 +184417,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fd0fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fce28 │ │ │ │ ldr r3, [pc, #156] @ 2fd100 │ │ │ │ ldr r2, [pc, #156] @ 2fd104 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -184452,39 +184452,39 @@ │ │ │ │ b 2fce94 │ │ │ │ ldr r0, [pc, #112] @ 2fd108 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fce28 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r8, lsl #28 │ │ │ │ addseq sp, sl, ip, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, ip, r0, ror r9 │ │ │ │ - rsbeq r8, lr, r0, lsl #18 │ │ │ │ - rsbeq sl, lr, r8, ror #4 │ │ │ │ - ldrdeq r8, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r5, r2, ip, lsr #27 │ │ │ │ + rsbeq r8, lr, r0, lsl r9 │ │ │ │ + rsbeq sl, lr, r8, ror r2 │ │ │ │ + rsbeq r8, lr, ip, ror #17 │ │ │ │ + ldrheq r5, [r2], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrdeq r8, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, lr, ip, ror #15 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ addseq sp, sl, r8, lsr ip │ │ │ │ - strheq r8, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, lr, r0, asr #13 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r0, asr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, lr, ip, lsl r6 │ │ │ │ + rsbeq r8, lr, ip, lsr #12 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - rsbeq r8, lr, r8, ror #12 │ │ │ │ - rsbeq r8, lr, r0, lsl r6 │ │ │ │ + rsbeq r8, lr, r8, ror r6 │ │ │ │ + rsbeq r8, lr, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -184618,24 +184618,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2fd624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd234 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 2fd614 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -184684,24 +184684,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 2fd62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd234 │ │ │ │ ldr r3, [pc, #432] @ 2fd630 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -184757,69 +184757,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fd638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd390 │ │ │ │ ldr r0, [pc, #156] @ 2fd63c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd234 │ │ │ │ ldr r0, [pc, #128] @ 2fd640 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd390 │ │ │ │ ldr r0, [pc, #104] @ 2fd644 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd234 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r4, lsr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, sl, r0, lsr #18 │ │ │ │ - addeq pc, r2, r0, lsl r9 @ │ │ │ │ + addeq pc, r2, r0, lsr #18 │ │ │ │ @ instruction: 0x009ad8d8 │ │ │ │ - addeq pc, r2, r2, asr #17 │ │ │ │ + ldrdeq pc, [r2], r2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, asr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, lr, ip, lsl #8 │ │ │ │ + rsbeq r8, lr, ip, lsl r4 │ │ │ │ andeq r2, r0, ip, lsl #30 │ │ │ │ - rsbeq r8, lr, r0, lsl #5 │ │ │ │ + @ instruction: 0x006e8290 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r4, lsl sp │ │ │ │ - rsbeq r8, lr, ip, asr r2 │ │ │ │ - rsbeq r8, lr, r0, lsl r2 │ │ │ │ - rsbeq r8, lr, ip, asr r2 │ │ │ │ - rsbeq r8, lr, r4, asr r1 │ │ │ │ + rsbeq r8, lr, ip, ror #4 │ │ │ │ + rsbeq r8, lr, r0, lsr #4 │ │ │ │ + rsbeq r8, lr, ip, ror #4 │ │ │ │ + rsbeq r8, lr, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 2fd744 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 2fd748 │ │ │ │ @@ -184827,15 +184827,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #192] @ 2fd750 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -184865,28 +184865,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2fcc5c │ │ │ │ - addeq pc, r2, r4, asr #10 │ │ │ │ - ldrdeq r8, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, lr, r4, lsr #31 │ │ │ │ - rsbeq r7, lr, ip, lsr #31 │ │ │ │ + addeq pc, r2, r4, asr r5 @ │ │ │ │ + rsbeq r8, lr, r4, ror #3 │ │ │ │ + strheq r7, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + strheq r7, [lr], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0x008c2fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fd844 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -184895,25 +184895,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fd848 │ │ │ │ ldr r1, [pc, #196] @ 2fd84c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 2fd850 │ │ │ │ ldr r1, [pc, #176] @ 2fd854 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #144] @ 2fd858 │ │ │ │ ldr r2, [pc, #144] @ 2fd85c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 2fd860 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 2fd864 │ │ │ │ @@ -184931,34 +184931,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r1, [pc, #72] @ 2fd878 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - addeq pc, r2, ip, lsr r4 @ │ │ │ │ - strheq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r8, r7, r8, lsr r2 │ │ │ │ - rsbeq r7, lr, r0, lsr #9 │ │ │ │ - rsbeq r0, lr, r8, asr #17 │ │ │ │ + b 74c0d8 │ │ │ │ + addeq pc, r2, ip, asr #8 │ │ │ │ + rsbeq sl, sp, r0, asr #25 │ │ │ │ + rsbseq r8, r7, r8, asr #4 │ │ │ │ + strheq r7, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq r0, [lr], #-136 @ 0xffffff78 @ │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ @ instruction: 0x008c2eb4 │ │ │ │ - rsbeq r7, lr, r8, lsl lr │ │ │ │ + rsbeq r7, lr, r8, lsr #28 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r1, r8, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -185059,29 +185059,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 522b04 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fd9e0 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -185161,15 +185161,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -185177,15 +185177,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 2fdc34 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -185245,23 +185245,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2fde5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2fdc64 │ │ │ │ ldr r3, [pc, #292] @ 2fde60 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fdb20 │ │ │ │ @@ -185284,64 +185284,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2fde64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2fdb20 │ │ │ │ mov r9, r4 │ │ │ │ b 2fda88 │ │ │ │ ldr r0, [pc, #112] @ 2fde68 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2fdb20 │ │ │ │ ldr r0, [pc, #72] @ 2fde6c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2fdc64 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r4, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, sl, r4, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, sl, ip, ror #31 │ │ │ │ - rsbeq r7, lr, r4, asr #24 │ │ │ │ rsbeq r7, lr, r4, asr ip │ │ │ │ + rsbeq r7, lr, r4, ror #24 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, lr, r4, lsr fp │ │ │ │ + rsbeq r7, lr, r4, asr #22 │ │ │ │ andeq r4, r0, ip, ror #28 │ │ │ │ - rsbeq r7, lr, ip, lsl #22 │ │ │ │ - rsbeq r7, lr, r8, asr fp │ │ │ │ - rsbeq r7, lr, r4, ror sl │ │ │ │ + rsbeq r7, lr, ip, lsl fp │ │ │ │ + rsbeq r7, lr, r8, ror #22 │ │ │ │ + rsbeq r7, lr, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 2fdffc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 2fe000 │ │ │ │ @@ -185462,36 +185462,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2fcc5c │ │ │ │ - addeq lr, r2, r8, asr fp │ │ │ │ - rsbeq r7, lr, r8, ror #15 │ │ │ │ - strheq r7, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq lr, r2, r8, ror #22 │ │ │ │ + strdeq r7, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r7, lr, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2fe104 │ │ │ │ ldr r2, [pc, #96] @ 2fe108 │ │ │ │ ldr r1, [pc, #96] @ 2fe10c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 520980 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -185499,17 +185499,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 522430 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5239d0 │ │ │ │ - addeq lr, r2, r4, lsl #22 │ │ │ │ - @ instruction: 0x006e7794 │ │ │ │ - rsbeq r7, lr, ip, asr r5 │ │ │ │ + addeq lr, r2, r4, lsl fp │ │ │ │ + rsbeq r7, lr, r4, lsr #15 │ │ │ │ + rsbeq r7, lr, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 2fe6d8 │ │ │ │ @@ -185611,24 +185611,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 2fe708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2fe1c4 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -185697,23 +185697,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 2fe718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2fe1c4 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 2fe4c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185811,23 +185811,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2fe728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 2fe1c4 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2fe46c │ │ │ │ b 2fe524 │ │ │ │ ldr r2, [pc, #268] @ 2fe72c │ │ │ │ ldr r3, [pc, #184] @ 2fe6dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185839,15 +185839,15 @@ │ │ │ │ bne 2fe550 │ │ │ │ ldr r0, [pc, #236] @ 2fe730 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #212] @ 2fe734 │ │ │ │ ldr r3, [pc, #120] @ 2fe6dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185856,15 +185856,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 2fe738 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #152] @ 2fe73c │ │ │ │ ldr r3, [pc, #52] @ 2fe6dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185875,70 +185875,70 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 2fe690 │ │ │ │ addseq ip, sl, r0, ror #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sl, ip, asr #19 │ │ │ │ - addeq lr, r2, r0, lsl #20 │ │ │ │ + addeq lr, r2, r0, lsl sl │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, sl, r8, asr #18 │ │ │ │ - addeq lr, r2, r9, lsl #19 │ │ │ │ + umulleq lr, r2, r9, r9 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, lr, r0, asr #15 │ │ │ │ + ldrdeq r7, [lr], #-112 @ 0xffffff90 @ │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, ror #31 │ │ │ │ - rsbeq r7, lr, r4, lsl #11 │ │ │ │ + @ instruction: 0x006e7594 │ │ │ │ addseq ip, sl, r4, lsl #13 │ │ │ │ addseq ip, sl, r8, ror #11 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ - rsbeq r7, lr, r0, asr #8 │ │ │ │ + rsbeq r7, lr, r0, asr r4 │ │ │ │ @ instruction: 0x009ac4f4 │ │ │ │ - rsbeq r7, lr, r4, lsr r4 │ │ │ │ + rsbeq r7, lr, r4, asr #8 │ │ │ │ @ instruction: 0x009ac4b4 │ │ │ │ - rsbeq r7, lr, r4, ror #8 │ │ │ │ + rsbeq r7, lr, r4, ror r4 │ │ │ │ addseq ip, sl, r0, ror r4 │ │ │ │ - rsbeq r7, lr, ip, lsr r3 │ │ │ │ + rsbeq r7, lr, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fe780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r3, [pc, #28] @ 2fe784 │ │ │ │ ldr r1, [pc, #28] @ 2fe788 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6680 │ │ │ │ addeq r2, ip, r8, lsl #1 │ │ │ │ - rsbeq r7, lr, r0, lsl #8 │ │ │ │ - strdeq r7, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, lr, r0, lsl r4 │ │ │ │ + rsbeq r7, lr, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2fe810 │ │ │ │ ldr r2, [pc, #108] @ 2fe814 │ │ │ │ ldr r1, [pc, #108] @ 2fe818 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #80] @ 2fe81c │ │ │ │ ldr ip, [pc, #80] @ 2fe820 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 2fe824 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185949,21 +185949,21 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - addeq lr, r2, ip, lsr r4 │ │ │ │ - rsbeq r9, sp, r0, lsl #25 │ │ │ │ - rsbseq r7, r7, ip, lsl #4 │ │ │ │ + b 74c0d8 │ │ │ │ + addeq lr, r2, ip, asr #8 │ │ │ │ + @ instruction: 0x006d9c90 │ │ │ │ + rsbseq r7, r7, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ addeq r2, ip, ip │ │ │ │ - @ instruction: 0x006e7390 │ │ │ │ + rsbeq r7, lr, r0, lsr #7 │ │ │ │ addseq r1, r8, r4, lsl #6 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ b 2fefa8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r2, #1 │ │ │ │ @@ -185988,15 +185988,15 @@ │ │ │ │ bl 522b04 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2fe8c0 │ │ │ │ ldr sl, [r7, #164] @ 0xa4 │ │ │ │ ldr r1, [r8, #208] @ 0xd0 │ │ │ │ asr r4, r4, sl │ │ │ │ add r0, r4, r5 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ sub r6, r6, r4 │ │ │ │ cmp r6, #0 │ │ │ │ add r9, r9, r4 │ │ │ │ mov r5, r1 │ │ │ │ bne 2fe874 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186043,15 +186043,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fe998 │ │ │ │ str r6, [r5, #160] @ 0xa0 │ │ │ │ ldr r3, [pc, #84] @ 2fe9d0 │ │ │ │ ldr r2, [r5, #148] @ 0x94 │ │ │ │ smull r0, r1, r7, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ffe08 │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r1, [r5, #148] @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ @@ -186088,30 +186088,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr sl, [pc, #632] @ 2fecbc │ │ │ │ ldr r6, [pc, #632] @ 2fecc0 │ │ │ │ add sl, pc, sl │ │ │ │ add r6, pc, r6 │ │ │ │ mov fp, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 3a554c │ │ │ │ add ip, r5, #28 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -186194,21 +186194,21 @@ │ │ │ │ add r1, r4, r1 │ │ │ │ and r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 3a5258 │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r1, [pc, #236] @ 2fecd8 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #216] @ 2fecdc │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -186230,44 +186230,44 @@ │ │ │ │ ldr ip, [pc, #132] @ 2fece0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2feab0 │ │ │ │ mov r0, r8 │ │ │ │ bl 5239d0 │ │ │ │ ldr ip, [pc, #92] @ 2fece4 │ │ │ │ ldr r2, [pc, #92] @ 2fece8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 2feab0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - strdeq lr, [r2], ip │ │ │ │ + addeq lr, r2, ip, lsl #4 │ │ │ │ addseq ip, sl, r4, lsl r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, lr, r4, lsr #19 │ │ │ │ - rsbeq r6, lr, r8, asr #18 │ │ │ │ - rsbeq r7, lr, r0, asr #2 │ │ │ │ - rsbeq r7, lr, r0, lsr #2 │ │ │ │ + strheq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, lr, r8, asr r9 │ │ │ │ + rsbeq r7, lr, r0, asr r1 │ │ │ │ + rsbeq r7, lr, r0, lsr r1 │ │ │ │ addseq ip, sl, ip, asr r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ addeq r1, ip, r4, ror #24 │ │ │ │ andseq r1, r0, r8, ror #1 │ │ │ │ andseq r1, r0, ip, lsl #2 │ │ │ │ - rsbeq r6, lr, r4, ror #15 │ │ │ │ + strdeq r6, [lr], #-116 @ 0xffffff8c @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r6, lr, r0, ror r9 │ │ │ │ - rsbeq r6, lr, ip, lsl #30 │ │ │ │ + rsbeq r6, lr, r0, lsl #19 │ │ │ │ + rsbeq r6, lr, ip, lsl pc │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -186286,25 +186286,25 @@ │ │ │ │ mov r8, r1 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r0, [r9, #228] @ 0xe4 │ │ │ │ add r1, r1, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #296] @ 2fee84 │ │ │ │ ldr r2, [pc, #296] @ 2fee88 │ │ │ │ ldr r1, [pc, #296] @ 2fee8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r6, sp, #28 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ sub r4, r4, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a85c │ │ │ │ @@ -186363,31 +186363,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009abdf8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r2, r8, lsl #29 │ │ │ │ - rsbeq r6, lr, r4, asr r6 │ │ │ │ - rsbeq r6, lr, r8, ror #12 │ │ │ │ + umulleq sp, r2, r8, lr │ │ │ │ + rsbeq r6, lr, r4, ror #12 │ │ │ │ + rsbeq r6, lr, r8, ror r6 │ │ │ │ addseq fp, sl, r4, ror #25 │ │ │ │ │ │ │ │ 002fee94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r5, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -186401,15 +186401,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #168] @ 0xa8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -186422,34 +186422,34 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, r5, #1048576 @ 0x100000 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #56] @ 2fef9c │ │ │ │ ldr r2, [pc, #56] @ 2fefa0 │ │ │ │ ldr r1, [pc, #56] @ 2fefa4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - addeq sp, r2, r0, lsl #25 │ │ │ │ - rsbeq r6, lr, ip, asr #8 │ │ │ │ + umulleq sp, r2, r0, ip │ │ │ │ rsbeq r6, lr, ip, asr r4 │ │ │ │ + rsbeq r6, lr, ip, ror #8 │ │ │ │ │ │ │ │ 002fefa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -186593,17 +186593,17 @@ │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2feee8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b 2ff0b8 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addeq sp, r2, sl, lsr ip │ │ │ │ + addeq sp, r2, sl, asr #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq sp, r2, r4, ror #23 │ │ │ │ + strdeq sp, [r2], r4 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ │ │ │ │ 002ff20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186994,17 +186994,17 @@ │ │ │ │ bl 2fee94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strh r0, [r6, #2] │ │ │ │ b 2ff664 │ │ │ │ mov r6, r2 │ │ │ │ b 2ff774 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ - addeq sp, r2, r8, ror #19 │ │ │ │ - addeq sp, r2, r0, lsr #19 │ │ │ │ - addeq sp, r2, r4, ror r9 │ │ │ │ + strdeq sp, [r2], r8 │ │ │ │ + @ instruction: 0x0082d9b0 │ │ │ │ + addeq sp, r2, r4, lsl #19 │ │ │ │ │ │ │ │ 002ff844 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr lr, [r0, #12] │ │ │ │ ldrb ip, [r4, #413] @ 0x19d │ │ │ │ cmp lr, #3 │ │ │ │ @@ -187135,20 +187135,20 @@ │ │ │ │ ldrh r3, [r9, #-22] @ 0xffffffea │ │ │ │ ldrb r8, [fp, #319] @ 0x13f │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r9, #-12] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ and r8, r8, #31 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ ldrh r3, [r9, #-20] @ 0xffffffec │ │ │ │ ldrh r1, [r9, #-8] │ │ │ │ ldrh r6, [r9, #-14] │ │ │ │ lsr r1, r1, #8 │ │ │ │ and r2, r1, #15 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -187166,19 +187166,19 @@ │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ ldrh r3, [r9, #-16] │ │ │ │ str r2, [sp, #24] │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ lsl r0, r0, #1 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ tst r2, #16384 @ 0x4000 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ rsbne r3, r3, #0 │ │ │ │ strne r3, [sp, #12] │ │ │ │ tst r4, #16384 @ 0x4000 │ │ │ │ rsbne r3, r0, #0 │ │ │ │ @@ -187390,15 +187390,15 @@ │ │ │ │ ldr r8, [r0, #16] │ │ │ │ mov r3, #20480 @ 0x5000 │ │ │ │ mvn r2, #79 @ 0x4f │ │ │ │ smlabb r6, r6, r2, r3 │ │ │ │ add r8, r1, r8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ cmp r8, r6 │ │ │ │ movcc r6, #0 │ │ │ │ str r1, [r5, #16] │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ bcs 2fffa8 │ │ │ │ tst r3, #2 │ │ │ │ beq 2fff64 │ │ │ │ @@ -187406,15 +187406,15 @@ │ │ │ │ ldrb r8, [r4, #316] @ 0x13c │ │ │ │ ldr r2, [pc, #412] @ 30001c │ │ │ │ add r7, r7, r3 │ │ │ │ mov r3, #81920 @ 0x14000 │ │ │ │ smlabb r8, r8, r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ cmp r7, r8 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc 2fff64 │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ tst r3, #32 │ │ │ │ ldrbeq r3, [r4, #221] @ 0xdd │ │ │ │ mvneq r3, r3 │ │ │ │ @@ -187520,90 +187520,90 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 30009c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r2, [pc, #28] @ 3000a0 │ │ │ │ ldr r1, [pc, #28] @ 3000a4 │ │ │ │ ldr r0, [pc, #28] @ 3000a8 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f65f0 │ │ │ │ addeq r0, ip, r0, ror r8 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq r5, lr, ip, lsr #22 │ │ │ │ - rsbeq r5, lr, r8, lsr fp │ │ │ │ + rsbeq r5, lr, ip, lsr fp │ │ │ │ + rsbeq r5, lr, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 300174 │ │ │ │ ldr r2, [pc, #176] @ 300178 │ │ │ │ ldr r1, [pc, #176] @ 30017c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 300180 │ │ │ │ ldr r1, [pc, #144] @ 300184 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 300188 │ │ │ │ ldr r2, [pc, #112] @ 30018c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 300190 │ │ │ │ ldr ip, [pc, #108] @ 300194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 300198 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #76] @ 30019c │ │ │ │ ldr r1, [pc, #76] @ 3001a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - addeq ip, r2, r4, lsr #24 │ │ │ │ - rsbeq r8, sp, r0, ror #6 │ │ │ │ - rsbseq r5, r7, ip, ror #17 │ │ │ │ - rsbeq r4, lr, r0, asr fp │ │ │ │ - rsbeq sp, sp, r8, ror pc │ │ │ │ + b 74c0d8 │ │ │ │ + addeq ip, r2, r4, lsr ip │ │ │ │ + rsbeq r8, sp, r0, ror r3 │ │ │ │ + ldrsheq r5, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r4, lr, r0, ror #22 │ │ │ │ + rsbeq sp, sp, r8, lsl #31 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq r0, ip, r0, ror r7 │ │ │ │ addseq pc, r7, r0, asr ip @ │ │ │ │ @@ -187736,47 +187736,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 3002ec │ │ │ │ addseq sl, sl, r4, lsr #18 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r5, lr, ip, ror #18 │ │ │ │ - rsbeq r5, lr, r4, asr #18 │ │ │ │ - addeq ip, r2, r4, asr #20 │ │ │ │ - rsbeq r5, lr, ip, lsl r9 │ │ │ │ - ldrdeq ip, [r2], ip @ │ │ │ │ - rsbseq r2, r6, r0, ror #11 │ │ │ │ - strheq r5, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r5, lr, r8, lsl #17 │ │ │ │ - rsbseq r2, r6, r8, ror #10 │ │ │ │ - addeq ip, r2, r8, asr r9 │ │ │ │ - rsbeq r5, lr, r0, lsr r8 │ │ │ │ + rsbeq r5, lr, ip, ror r9 │ │ │ │ + rsbeq r5, lr, r4, asr r9 │ │ │ │ + addeq ip, r2, r4, asr sl │ │ │ │ + rsbeq r5, lr, ip, lsr #18 │ │ │ │ + addeq ip, r2, ip, ror #19 │ │ │ │ + ldrsheq r2, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r5, lr, r4, asr #17 │ │ │ │ + @ instruction: 0x006e5898 │ │ │ │ + rsbseq r2, r6, r8, ror r5 │ │ │ │ + addeq ip, r2, r8, ror #18 │ │ │ │ + rsbeq r5, lr, r0, asr #16 │ │ │ │ b 3001a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -187801,20 +187801,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 300548 │ │ │ │ @@ -187835,61 +187835,61 @@ │ │ │ │ bne 3006c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 300544 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 300708 │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 300740 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ ldr r2, [pc, #460] @ 300744 │ │ │ │ ldr r3, [pc, #460] @ 300748 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30074c │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ ldr ip, [pc, #308] @ 300750 │ │ │ │ ldr r2, [pc, #308] @ 300754 │ │ │ │ @@ -187897,24 +187897,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #276] @ 30075c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r2, [pc, #244] @ 300760 │ │ │ │ ldr r3, [pc, #244] @ 300764 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 300768 │ │ │ │ @@ -187936,18 +187936,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30052c │ │ │ │ ldr r1, [pc, #152] @ 30076c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 30067c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 300770 │ │ │ │ ldr r2, [pc, #120] @ 300774 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -187957,36 +187957,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 300780 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 300784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq ip, r2, ip, ror r8 │ │ │ │ + addeq ip, r2, ip, lsl #17 │ │ │ │ addseq sl, sl, ip, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, lr, r8, asr r7 │ │ │ │ - rsbeq r5, lr, r0, ror #14 │ │ │ │ - rsbeq r5, lr, r4, asr #14 │ │ │ │ + rsbeq r5, lr, r8, ror #14 │ │ │ │ + rsbeq r5, lr, r0, ror r7 │ │ │ │ + rsbeq r5, lr, r4, asr r7 │ │ │ │ addeq r0, ip, r8, lsr r3 │ │ │ │ - rsbeq r5, lr, r4, lsr r7 │ │ │ │ - rsbeq r5, lr, ip, ror #13 │ │ │ │ - ldrdeq ip, [r2], r0 │ │ │ │ - rsbeq r7, sp, ip, lsl #28 │ │ │ │ - @ instruction: 0x00775398 │ │ │ │ - rsbeq r5, lr, ip, lsl #13 │ │ │ │ + rsbeq r5, lr, r4, asr #14 │ │ │ │ + strdeq r5, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + addeq ip, r2, r0, ror #13 │ │ │ │ + rsbeq r7, sp, ip, lsl lr │ │ │ │ + rsbseq r5, r7, r8, lsr #7 │ │ │ │ + @ instruction: 0x006e569c │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ umullseq sl, sl, r0, r4 @ │ │ │ │ - rsbeq r5, lr, r4, ror #10 │ │ │ │ - rsbeq r5, lr, r8, lsr #10 │ │ │ │ + rsbeq r5, lr, r4, ror r5 │ │ │ │ + rsbeq r5, lr, r8, lsr r5 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - ldrdeq ip, [r2], ip @ │ │ │ │ - ldrdeq r5, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, lr, r0, ror #10 │ │ │ │ + addeq ip, r2, ip, ror #11 │ │ │ │ + rsbeq r5, lr, r8, ror #9 │ │ │ │ + rsbeq r5, lr, r0, ror r5 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 3001a4 │ │ │ │ b 3001a4 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -188003,42 +188003,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74d7a4 │ │ │ │ - addeq ip, r2, r8, lsr #10 │ │ │ │ - rsbeq r7, sp, r0, ror #24 │ │ │ │ - rsbseq r5, r7, ip, ror #3 │ │ │ │ + b 74d7ac │ │ │ │ + addeq ip, r2, r8, lsr r5 │ │ │ │ + rsbeq r7, sp, r0, ror ip │ │ │ │ + ldrsheq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 300848 │ │ │ │ ldr r2, [pc, #48] @ 30084c │ │ │ │ ldr r1, [pc, #48] @ 300850 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 4389b4 │ │ │ │ - ldrdeq ip, [r2], r4 │ │ │ │ - rsbeq r5, lr, ip, asr #7 │ │ │ │ - rsbeq r5, lr, r0, ror #7 │ │ │ │ + addeq ip, r2, r4, ror #9 │ │ │ │ + ldrdeq r5, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r5, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 300b70 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -188189,15 +188189,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 300a08 │ │ │ │ ldr r0, [pc, #212] @ 300b98 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 3009f4 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188234,26 +188234,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ umullseq sl, sl, r8, r2 @ │ │ │ │ addeq r0, ip, r8, asr #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r5, lr, ip, asr #4 │ │ │ │ - rsbeq r5, lr, r4, lsr #6 │ │ │ │ - strheq r5, [lr], #-20 @ 0xffffffec @ │ │ │ │ - strheq r5, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r5, lr, r4, ror #2 │ │ │ │ - @ instruction: 0x006e5298 │ │ │ │ - rsbeq r5, lr, r8, lsr r2 │ │ │ │ - rsbeq r5, lr, r0, ror #1 │ │ │ │ - rsbeq r5, lr, ip, ror #3 │ │ │ │ - umulleq ip, r2, r8, r1 │ │ │ │ - @ instruction: 0x006e5094 │ │ │ │ - strdeq r5, [lr], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r5, lr, ip, asr r2 │ │ │ │ + rsbeq r5, lr, r4, lsr r3 │ │ │ │ + rsbeq r5, lr, r4, asr #3 │ │ │ │ + rsbeq r5, lr, r8, asr #5 │ │ │ │ + rsbeq r5, lr, r4, ror r1 │ │ │ │ + rsbeq r5, lr, r8, lsr #5 │ │ │ │ + rsbeq r5, lr, r8, asr #4 │ │ │ │ + strdeq r5, [lr], #-0 @ │ │ │ │ + strdeq r5, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq ip, r2, r8, lsr #3 │ │ │ │ + rsbeq r5, lr, r4, lsr #1 │ │ │ │ + rsbeq r5, lr, r4, lsl #4 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 300c70 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -188266,49 +188266,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 300c7c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #116] @ 300c80 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 300c84 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r1, [pc, #96] @ 300c88 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74baa8 │ │ │ │ + bl 74bab0 │ │ │ │ ldr r3, [pc, #80] @ 300c8c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r5, lr, r8, ror #1 │ │ │ │ - addeq ip, r2, r8, lsl #2 │ │ │ │ - rsbeq r7, sp, r0, asr #16 │ │ │ │ - rsbseq r4, r7, ip, asr #27 │ │ │ │ + strdeq r5, [lr], #-8 @ │ │ │ │ + addeq ip, r2, r8, lsl r1 │ │ │ │ + rsbeq r7, sp, r0, asr r8 │ │ │ │ + ldrsbeq r4, [r7], #-220 @ 0xffffff24 @ │ │ │ │ addseq r9, sl, ip, lsl #30 │ │ │ │ - rsbeq r5, lr, r4, asr r1 │ │ │ │ - rsbeq pc, sp, r8, asr lr @ │ │ │ │ + rsbeq r5, lr, r4, ror #2 │ │ │ │ + rsbeq pc, sp, r8, ror #28 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 300f50 │ │ │ │ @@ -188481,37 +188481,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 300d40 │ │ │ │ addseq r9, sl, r0, ror #28 │ │ │ │ umulleq pc, fp, r4, sp @ │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r4, lr, r8, asr #28 │ │ │ │ - strheq r4, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x006e4d94 │ │ │ │ - @ instruction: 0x006e4e98 │ │ │ │ - rsbeq r4, lr, r4, asr #26 │ │ │ │ - rsbeq r4, lr, r8, lsl lr │ │ │ │ - ldrdeq r4, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r4, lr, r8, ror #27 │ │ │ │ + rsbeq r4, lr, r8, asr lr │ │ │ │ + rsbeq r4, lr, r8, asr #31 │ │ │ │ + rsbeq r4, lr, r4, lsr #27 │ │ │ │ + rsbeq r4, lr, r8, lsr #29 │ │ │ │ + rsbeq r4, lr, r4, asr sp │ │ │ │ + rsbeq r4, lr, r8, lsr #28 │ │ │ │ + rsbeq r4, lr, ip, ror #25 │ │ │ │ + strdeq r4, [lr], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 301074 │ │ │ │ ldr r2, [pc, #224] @ 301078 │ │ │ │ ldr r1, [pc, #224] @ 30107c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #192] @ 301080 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -188520,15 +188520,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 300fcc │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 301064 │ │ │ │ ldr r6, [pc, #108] @ 301084 │ │ │ │ ldr r8, [pc, #108] @ 301088 │ │ │ │ @@ -188538,48 +188538,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 30102c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3001a4 │ │ │ │ - addeq fp, r2, r8, asr sp │ │ │ │ - rsbeq r4, lr, r8, asr #24 │ │ │ │ - rsbeq r4, lr, ip, asr ip │ │ │ │ + addeq fp, r2, r8, ror #26 │ │ │ │ + rsbeq r4, lr, r8, asr ip │ │ │ │ + rsbeq r4, lr, ip, ror #24 │ │ │ │ addeq pc, fp, r0, lsr #21 │ │ │ │ - ldrdeq fp, [r2], r4 │ │ │ │ - rsbeq r4, lr, r0, ror sp │ │ │ │ - rsbeq r4, lr, r4, lsl #27 │ │ │ │ + addeq fp, r2, r4, ror #25 │ │ │ │ + rsbeq r4, lr, r0, lsl #27 │ │ │ │ + @ instruction: 0x006e4d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 301114 │ │ │ │ ldr r2, [pc, #108] @ 301118 │ │ │ │ ldr r1, [pc, #108] @ 30111c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [pc, #80] @ 301120 │ │ │ │ ldr r1, [pc, #80] @ 301124 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 301128 │ │ │ │ @@ -188590,47 +188590,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - addeq fp, r2, r0, asr #24 │ │ │ │ - rsbeq r7, sp, ip, ror r3 │ │ │ │ - rsbseq r4, r7, r8, lsl #18 │ │ │ │ + b 74c0d8 │ │ │ │ + addeq fp, r2, r0, asr ip │ │ │ │ + rsbeq r7, sp, ip, lsl #7 │ │ │ │ + rsbseq r4, r7, r8, lsl r9 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ @ instruction: 0x0097ecd4 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - ldrdeq r4, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r4, lr, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3011dc │ │ │ │ ldr r2, [pc, #148] @ 3011e0 │ │ │ │ ldr r1, [pc, #148] @ 3011e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #116] @ 3011e8 │ │ │ │ ldr r1, [pc, #116] @ 3011ec │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #84] @ 3011f0 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 3011f4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188641,46 +188641,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r2, r0, lsr #23 │ │ │ │ - ldrdeq r7, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq r4, r7, r8, ror #16 │ │ │ │ - rsbeq r3, lr, ip, asr #21 │ │ │ │ - strdeq ip, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x0082bbb0 │ │ │ │ + rsbeq r7, sp, ip, ror #5 │ │ │ │ + rsbseq r4, r7, r8, ror r8 │ │ │ │ + ldrdeq r3, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq ip, sp, r4, lsl #30 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq r4, lr, r8, lsl #24 │ │ │ │ + rsbeq r4, lr, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3012a4 │ │ │ │ ldr r2, [pc, #148] @ 3012a8 │ │ │ │ ldr r1, [pc, #148] @ 3012ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #116] @ 3012b0 │ │ │ │ ldr r1, [pc, #116] @ 3012b4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #84] @ 3012b8 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 3012bc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188691,21 +188691,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq fp, [r2], r8 │ │ │ │ - rsbeq r7, sp, r4, lsl r2 │ │ │ │ - rsbseq r4, r7, r0, lsr #15 │ │ │ │ - rsbeq r3, lr, r4, lsl #20 │ │ │ │ - rsbeq ip, sp, ip, lsr #28 │ │ │ │ + addeq fp, r2, r8, ror #21 │ │ │ │ + rsbeq r7, sp, r4, lsr #4 │ │ │ │ + ldrheq r4, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r3, lr, r4, lsl sl │ │ │ │ + rsbeq ip, sp, ip, lsr lr │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - rsbeq r4, lr, r4, ror #22 │ │ │ │ + rsbeq r4, lr, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30152c │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -188771,30 +188771,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -188856,16 +188856,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r8, lsr r8 │ │ │ │ addseq r9, sl, r8, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, lr, r8, lsl #17 │ │ │ │ - rsbeq r4, lr, r8, lsl #21 │ │ │ │ + @ instruction: 0x006e4898 │ │ │ │ + @ instruction: 0x006e4a98 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ addseq r9, sl, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -188915,17 +188915,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 301570 │ │ │ │ addseq r9, sl, ip, lsr #11 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r4, lr, r0, lsl #12 │ │ │ │ - strdeq fp, [r2], r0 │ │ │ │ - ldrsheq r9, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, lr, r0, lsl r6 │ │ │ │ + addeq fp, r2, r0, lsl #14 │ │ │ │ + rsbseq r9, r3, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -188940,23 +188940,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 3016fc │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3016cc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -188967,17 +188967,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq fp, r2, r8, r6 │ │ │ │ - rsbeq r4, lr, ip, lsr #14 │ │ │ │ - rsbeq r4, lr, r4, lsr r7 │ │ │ │ + addeq fp, r2, r8, lsr #13 │ │ │ │ + rsbeq r4, lr, ip, lsr r7 │ │ │ │ + rsbeq r4, lr, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -189088,20 +189088,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 3017d0 │ │ │ │ @ instruction: 0x009a93d4 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r4, lr, r0, ror #7 │ │ │ │ - rsbeq r4, lr, ip, ror #11 │ │ │ │ - @ instruction: 0x006e4394 │ │ │ │ - ldrdeq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r4, lr, r4, asr r3 │ │ │ │ - rsbeq r4, lr, ip, ror #10 │ │ │ │ + strdeq r4, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq r4, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r4, lr, r4, lsr #7 │ │ │ │ + rsbeq r4, lr, r8, ror #11 │ │ │ │ + rsbeq r4, lr, r4, ror #6 │ │ │ │ + rsbeq r4, lr, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 301990 │ │ │ │ ldr r6, [pc, #136] @ 301994 │ │ │ │ ldr r5, [pc, #136] @ 301998 │ │ │ │ @@ -189110,23 +189110,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 301970 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189134,17 +189134,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq fp, r2, r4, ror #7 │ │ │ │ - rsbeq r4, lr, r8, ror r4 │ │ │ │ - rsbeq r4, lr, ip, lsl #9 │ │ │ │ + strdeq fp, [r2], r4 │ │ │ │ + rsbeq r4, lr, r8, lsl #9 │ │ │ │ + @ instruction: 0x006e449c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -189172,15 +189172,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -189255,15 +189255,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -189272,15 +189272,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -189401,47 +189401,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 301c48 │ │ │ │ b 301cfc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r0, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, sl, r0, lsr #2 │ │ │ │ - addeq fp, r2, ip, lsl #6 │ │ │ │ - rsbeq r4, lr, r0, asr #5 │ │ │ │ - rsbeq r4, lr, ip, lsl #7 │ │ │ │ + addeq fp, r2, ip, lsl r3 │ │ │ │ + ldrdeq r4, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x006e439c │ │ │ │ addseq r9, sl, r4, lsr #1 │ │ │ │ - rsbeq r4, lr, r4, lsr #2 │ │ │ │ - @ instruction: 0x006e4390 │ │ │ │ + rsbeq r4, lr, r4, lsr r1 │ │ │ │ + rsbeq r4, lr, r0, lsr #7 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - ldrdeq r3, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r4, lr, ip, asr r1 │ │ │ │ + rsbeq r3, lr, r8, ror #29 │ │ │ │ + rsbeq r4, lr, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 301f58 │ │ │ │ ldr r5, [pc, #256] @ 301f5c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -189452,33 +189452,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r9, [pc, #208] @ 301f64 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 301f0c │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -189495,30 +189495,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - umulleq sl, r2, r8, lr │ │ │ │ - rsbeq r3, lr, r8, lsr #30 │ │ │ │ - rsbeq r3, lr, ip, asr lr │ │ │ │ - rsbeq r3, lr, r4, lsl pc │ │ │ │ - ldrdeq sl, [r2], r4 │ │ │ │ - rsbeq r3, lr, ip, ror pc │ │ │ │ - ldrdeq r3, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + addeq sl, r2, r8, lsr #29 │ │ │ │ + rsbeq r3, lr, r8, lsr pc │ │ │ │ + rsbeq r3, lr, ip, ror #28 │ │ │ │ + rsbeq r3, lr, r4, lsr #30 │ │ │ │ + addeq sl, r2, r4, ror #27 │ │ │ │ + rsbeq r3, lr, ip, lsl #31 │ │ │ │ + rsbeq r3, lr, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 3024ac │ │ │ │ @@ -189542,15 +189542,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 3022d4 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -189584,15 +189584,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -189607,29 +189607,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -189638,15 +189638,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 30218c │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 3023f0 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -189848,34 +189848,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3001a4 │ │ │ │ addseq r8, sl, r4, ror fp │ │ │ │ addseq r8, sl, r0, ror fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r2, ip, lsr #26 │ │ │ │ - strheq r3, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r3, lr, ip, ror #25 │ │ │ │ + addeq sl, r2, ip, lsr sp │ │ │ │ + rsbeq r3, lr, r0, asr #27 │ │ │ │ + strdeq r3, [lr], #-204 @ 0xffffff34 @ │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r3, lr, r4, lsr sl │ │ │ │ - addeq sl, r2, ip, lsl fp │ │ │ │ - rsbeq r3, lr, r0, lsr #26 │ │ │ │ + rsbeq r3, lr, r4, asr #20 │ │ │ │ + addeq sl, r2, ip, lsr #22 │ │ │ │ + rsbeq r3, lr, r0, lsr sp │ │ │ │ @ instruction: 0x009a88f0 │ │ │ │ - rsbeq r3, lr, r8, ror #18 │ │ │ │ + rsbeq r3, lr, r8, ror r9 │ │ │ │ addseq r8, sl, ip, ror r8 │ │ │ │ - rsbeq r3, lr, ip, lsl ip │ │ │ │ - ldrdeq r3, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r3, lr, ip, ror fp │ │ │ │ - rsbeq r3, lr, r8, ror r8 │ │ │ │ - addeq sl, r2, r0, ror #18 │ │ │ │ - strheq r3, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r3, lr, ip, lsr #24 │ │ │ │ + rsbeq r3, lr, r4, ror #17 │ │ │ │ + rsbeq r3, lr, ip, lsl #23 │ │ │ │ + rsbeq r3, lr, r8, lsl #17 │ │ │ │ + addeq sl, r2, r0, ror r9 │ │ │ │ + rsbeq r3, lr, r0, asr #23 │ │ │ │ addseq r8, sl, r4, asr #14 │ │ │ │ - rsbeq r3, lr, r0, asr #15 │ │ │ │ - addeq sl, r2, ip, lsr #17 │ │ │ │ - rsbeq r3, lr, r0, ror #21 │ │ │ │ + ldrdeq r3, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x0082a8bc │ │ │ │ + strdeq r3, [lr], #-160 @ 0xffffff60 @ │ │ │ │ umullseq r8, sl, r4, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 3026a8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -189905,27 +189905,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 3025ec │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 30257c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189973,24 +189973,24 @@ │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 3026cc │ │ │ │ ldr r2, [pc, #48] @ 3026d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30264c │ │ │ │ addseq r8, sl, ip, ror #11 │ │ │ │ - umulleq sl, r2, r4, r7 │ │ │ │ - rsbeq r3, lr, ip, lsr #16 │ │ │ │ - rsbeq r3, lr, r0, asr #16 │ │ │ │ + addeq sl, r2, r4, lsr #15 │ │ │ │ + rsbeq r3, lr, ip, lsr r8 │ │ │ │ + rsbeq r3, lr, r0, asr r8 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - strheq r3, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq sl, r2, ip, lsr #13 │ │ │ │ - rsbeq r3, lr, r4, asr r9 │ │ │ │ - rsbeq r3, lr, r4, ror #10 │ │ │ │ - addeq sl, r2, r4, asr r6 │ │ │ │ - ldrdeq r3, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r3, lr, ip, asr #11 │ │ │ │ + @ instruction: 0x0082a6bc │ │ │ │ + rsbeq r3, lr, r4, ror #18 │ │ │ │ + rsbeq r3, lr, r4, ror r5 │ │ │ │ + addeq sl, r2, r4, ror #12 │ │ │ │ + rsbeq r3, lr, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 302a18 │ │ │ │ tst r2, #1 │ │ │ │ @@ -190038,30 +190038,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 302844 │ │ │ │ ldr r2, [pc, #544] @ 302a28 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -190195,31 +190195,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 30287c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, sl, r0, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, sl, ip, lsl #8 │ │ │ │ - @ instruction: 0x0082a5bc │ │ │ │ + addeq sl, r2, ip, asr #11 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - ldrdeq r3, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r3, lr, r8, ror #15 │ │ │ │ + rsbeq r3, lr, r8, ror #7 │ │ │ │ + strdeq r3, [lr], #-120 @ 0xffffff88 @ │ │ │ │ umullseq r8, sl, r0, r2 │ │ │ │ - strdeq r3, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - addeq sl, r2, r4, ror #7 │ │ │ │ - rsbeq r3, lr, r4, asr #13 │ │ │ │ - rsbeq r3, lr, r4, lsr #5 │ │ │ │ - umulleq sl, r2, r4, r3 │ │ │ │ - @ instruction: 0x006e3698 │ │ │ │ - rsbeq r3, lr, r0, ror #4 │ │ │ │ - addeq sl, r2, ip, asr #6 │ │ │ │ - rsbeq r3, lr, r4, lsl r6 │ │ │ │ - rsbeq r3, lr, r8, lsl #4 │ │ │ │ - strdeq sl, [r2], r8 │ │ │ │ - rsbeq r3, lr, r4, ror #11 │ │ │ │ + rsbeq r3, lr, r4, lsl #6 │ │ │ │ + strdeq sl, [r2], r4 │ │ │ │ + ldrdeq r3, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + strheq r3, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + addeq sl, r2, r4, lsr #7 │ │ │ │ + rsbeq r3, lr, r8, lsr #13 │ │ │ │ + rsbeq r3, lr, r0, ror r2 │ │ │ │ + addeq sl, r2, ip, asr r3 │ │ │ │ + rsbeq r3, lr, r4, lsr #12 │ │ │ │ + rsbeq r3, lr, r8, lsl r2 │ │ │ │ + addeq sl, r2, r8, lsl #6 │ │ │ │ + strdeq r3, [lr], #-84 @ 0xffffffac @ │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 3026d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190261,27 +190261,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 302b54 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r3, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, lr, ip, asr #3 │ │ │ │ │ │ │ │ 00302b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -190301,15 +190301,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 302be8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 302b9c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -190319,17 +190319,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r2, ip, ror #2 │ │ │ │ - rsbeq r3, lr, r4, lsl #4 │ │ │ │ - rsbeq r3, lr, r8, lsl r2 │ │ │ │ + addeq sl, r2, ip, ror r1 │ │ │ │ + rsbeq r3, lr, r4, lsl r2 │ │ │ │ + rsbeq r3, lr, r8, lsr #4 │ │ │ │ │ │ │ │ 00302c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 302c78 │ │ │ │ @@ -190342,25 +190342,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - strheq sl, [r2], ip │ │ │ │ - rsbeq r3, lr, r4, lsl #1 │ │ │ │ - rsbeq r3, lr, r4, asr #2 │ │ │ │ + addeq sl, r2, ip, asr #1 │ │ │ │ + @ instruction: 0x006e3094 │ │ │ │ + rsbeq r3, lr, r4, asr r1 │ │ │ │ │ │ │ │ 00302c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -190375,49 +190375,49 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addeq sl, r2, r4, asr #32 │ │ │ │ - rsbeq r3, lr, r0, lsl r0 │ │ │ │ - ldrdeq r3, [lr], #-0 @ │ │ │ │ + addeq sl, r2, r4, asr r0 │ │ │ │ + rsbeq r3, lr, r0, lsr #32 │ │ │ │ + rsbeq r3, lr, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 302d60 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r1, ip, ip, lsr #17 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190551,21 +190551,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 522510 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 302f0c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr ip, [pc, #252] @ 30309c │ │ │ │ add ip, pc, ip │ │ │ │ b 302f5c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr ip, [pc, #232] @ 3030a0 │ │ │ │ add ip, pc, ip │ │ │ │ b 302ee0 │ │ │ │ ldr r2, [pc, #224] @ 3030a4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -190591,31 +190591,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3030b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 302ec4 │ │ │ │ ldr r0, [pc, #84] @ 3030b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 302ec4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r0, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sl, r4, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -190623,16 +190623,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r5, r0, r8, lsr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ ldrdeq r1, [ip], ip │ │ │ │ - rsbeq r3, lr, r0, lsl r6 │ │ │ │ - rsbeq r3, lr, ip, lsr #12 │ │ │ │ + rsbeq r3, lr, r0, lsr #12 │ │ │ │ + rsbeq r3, lr, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190785,15 +190785,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 303294 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #400] @ 3034d8 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3032c4 │ │ │ │ ldr r2, [pc, #388] @ 3034e4 │ │ │ │ @@ -190816,22 +190816,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3034f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3032c4 │ │ │ │ ldr r2, [pc, #272] @ 3034f4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3032a8 │ │ │ │ ldr r2, [pc, #240] @ 3034e8 │ │ │ │ @@ -190849,32 +190849,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3034f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3032a8 │ │ │ │ ldr r8, [pc, #144] @ 3034fc │ │ │ │ mvn r5, #0 │ │ │ │ b 303294 │ │ │ │ ldr r0, [pc, #136] @ 303500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3032a8 │ │ │ │ ldr r2, [pc, #116] @ 303504 │ │ │ │ ldr r3, [pc, #56] @ 3034cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -190882,58 +190882,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3034c4 │ │ │ │ ldr r0, [pc, #84] @ 303508 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r4, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sl, r4, lsr r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, sl, r8, asr #16 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, ip, ror #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r3, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, lr, r4, lsl #6 │ │ │ │ andeq r2, r0, r8, ror #24 │ │ │ │ - strheq r3, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r3, lr, r0, asr #5 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - strheq r3, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r3, lr, ip, asr #5 │ │ │ │ addseq r7, sl, r4, lsl #13 │ │ │ │ - rsbeq r3, lr, r8, lsr r2 │ │ │ │ + rsbeq r3, lr, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 3035dc │ │ │ │ ldr r2, [pc, #184] @ 3035e0 │ │ │ │ ldr r1, [pc, #184] @ 3035e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #152] @ 3035e8 │ │ │ │ ldr r1, [pc, #152] @ 3035ec │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #120] @ 3035f0 │ │ │ │ ldr r2, [pc, #120] @ 3035f4 │ │ │ │ ldr r3, [pc, #120] @ 3035f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -190941,31 +190941,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 3035fc │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #72] @ 303600 │ │ │ │ ldr r1, [pc, #72] @ 303604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - addeq r9, r2, ip, lsr #18 │ │ │ │ - rsbeq r4, sp, r0, lsl #30 │ │ │ │ - rsbseq r2, r7, ip, lsl #9 │ │ │ │ - rsbeq r2, lr, ip, lsr r8 │ │ │ │ - rsbeq r2, lr, r0, asr r8 │ │ │ │ + b 74c0d8 │ │ │ │ + addeq r9, r2, ip, lsr r9 │ │ │ │ + rsbeq r4, sp, r0, lsl pc │ │ │ │ + @ instruction: 0x0077249c │ │ │ │ + rsbeq r2, lr, ip, asr #16 │ │ │ │ + rsbeq r2, lr, r0, ror #16 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq r1, ip, ip, lsr #32 │ │ │ │ ldrsheq sp, [r7], r8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -191044,28 +191044,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 303780 │ │ │ │ cmp r5, #0 │ │ │ │ beq 303834 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 3038fc │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b20b8 │ │ │ │ + bl 9b20c0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 3037c4 │ │ │ │ ldr r2, [pc, #356] @ 303900 │ │ │ │ ldr r3, [pc, #336] @ 3038f0 │ │ │ │ @@ -191105,15 +191105,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ b 303780 │ │ │ │ ldr r2, [pc, #192] @ 30390c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303728 │ │ │ │ ldr r2, [pc, #176] @ 303910 │ │ │ │ @@ -191131,45 +191131,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 303918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 303728 │ │ │ │ ldr r0, [pc, #72] @ 30391c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 303728 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r0, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sl, r4, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, sl, r8, ror r3 │ │ │ │ addseq r7, sl, r8, asr #6 │ │ │ │ addseq r7, sl, r8, lsl r3 │ │ │ │ andeq r4, r0, ip, asr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006e2e98 │ │ │ │ - strheq r2, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, lr, r8, lsr #29 │ │ │ │ + rsbeq r2, lr, r4, asr #29 │ │ │ │ ldr ip, [pc, #368] @ 303a98 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 303a9c │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -191258,15 +191258,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 303ab0 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 3039a4 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r9, r2, r4, lsr #9 │ │ │ │ + @ instruction: 0x008294b4 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedae560 <__bss_end__@@Base+0xfdffbbf0> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -191333,17 +191333,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 303ae4 │ │ │ │ addseq r7, sl, ip, lsr r0 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r2, lr, r8, asr r0 │ │ │ │ - @ instruction: 0x008292b0 │ │ │ │ - rsbseq r7, r3, r4, asr r5 │ │ │ │ + rsbeq r2, lr, r8, rrx │ │ │ │ + addeq r9, r2, r0, asr #5 │ │ │ │ + rsbseq r7, r3, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 3042dc │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -191353,15 +191353,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 3042e8 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -191785,55 +191785,55 @@ │ │ │ │ b 30425c │ │ │ │ ldr lr, [pc, #140] @ 304358 │ │ │ │ add lr, pc, lr │ │ │ │ b 30424c │ │ │ │ ldr ip, [pc, #132] @ 30435c │ │ │ │ add ip, pc, ip │ │ │ │ b 30423c │ │ │ │ - addeq r9, r2, ip, asr r2 │ │ │ │ - strheq r2, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r9, r2, ip, ror #4 │ │ │ │ rsbeq r2, lr, r8, asr #23 │ │ │ │ + ldrdeq r2, [lr], #-184 @ 0xffffff48 @ │ │ │ │ addseq r6, sl, ip, asr #29 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r1, lr, r0, ror #29 │ │ │ │ - strdeq r2, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, lr, r0, lsl #29 │ │ │ │ - rsbseq r2, r5, ip, lsl #29 │ │ │ │ - addeq r9, r2, r4, lsl #1 │ │ │ │ - rsbeq r1, lr, r4, lsr lr │ │ │ │ - addeq r9, r2, r8, rrx │ │ │ │ - strdeq r2, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, lr, r0, asr #27 │ │ │ │ - ldrdeq r1, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - addeq r8, r2, r8, lsr #28 │ │ │ │ - rsbeq r2, lr, r4, asr #16 │ │ │ │ - rsbeq r1, lr, r4, lsr fp │ │ │ │ - rsbeq r2, lr, r8, asr #14 │ │ │ │ - rsbeq r1, lr, ip, ror #19 │ │ │ │ - ldrheq r1, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq lr, r8, ip, lsr #27 │ │ │ │ - ldrsbeq lr, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - ldrheq r0, [r8], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, lr, r8, asr #10 │ │ │ │ - rsbeq r2, lr, r8, asr #11 │ │ │ │ - rsbeq r2, lr, r4, lsl r5 │ │ │ │ - rsbseq fp, r7, r4, asr fp │ │ │ │ - strdeq r2, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - strdeq r2, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r2, lr, r4, ror #9 │ │ │ │ + strdeq r1, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r2, lr, r4, lsl #22 │ │ │ │ + @ instruction: 0x006e1e90 │ │ │ │ + @ instruction: 0x00752e9c │ │ │ │ + umulleq r9, r2, r4, r0 │ │ │ │ + rsbeq r1, lr, r4, asr #28 │ │ │ │ + addeq r9, r2, r8, ror r0 │ │ │ │ + rsbeq r2, lr, r0, lsl #20 │ │ │ │ + ldrdeq r1, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, lr, ip, ror #23 │ │ │ │ + addeq r8, r2, r8, lsr lr │ │ │ │ + rsbeq r2, lr, r4, asr r8 │ │ │ │ + rsbeq r1, lr, r4, asr #22 │ │ │ │ + rsbeq r2, lr, r8, asr r7 │ │ │ │ + strdeq r1, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r1, r1, r4, asr #29 │ │ │ │ + ldrheq lr, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, r1, r0, ror #15 │ │ │ │ + rsbseq r0, r8, r4, asr #31 │ │ │ │ + rsbeq r2, lr, r8, asr r5 │ │ │ │ + ldrdeq r2, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, lr, r4, lsr #10 │ │ │ │ + rsbseq fp, r7, r4, ror #22 │ │ │ │ + rsbeq r2, lr, ip, lsl #10 │ │ │ │ + rsbeq r2, lr, r0, lsl #10 │ │ │ │ + strdeq r2, [lr], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -191851,22 +191851,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3044c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -191924,28 +191924,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b20b8 │ │ │ │ + b 9b20c0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6d18 <__bss_end__@@Base+0xfdc043a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -191962,22 +191962,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 304674 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -192034,15 +192034,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b20b8 │ │ │ │ + b 9b20c0 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6ed0 <__bss_end__@@Base+0xfdc04560> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192054,138 +192054,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #100] @ 304780 │ │ │ │ ldr r1, [pc, #100] @ 304784 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #68] @ 304788 │ │ │ │ ldr r3, [pc, #68] @ 30478c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r2, r0, ror #14 │ │ │ │ - rsbeq r3, sp, r4, lsr sp │ │ │ │ - rsbseq r1, r7, r0, asr #5 │ │ │ │ - rsbeq r1, lr, r0, ror r6 │ │ │ │ - rsbeq r1, lr, r4, lsl #13 │ │ │ │ + addeq r8, r2, r0, ror r7 │ │ │ │ + rsbeq r3, sp, r4, asr #26 │ │ │ │ + ldrsbeq r1, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, lr, r0, lsl #13 │ │ │ │ + @ instruction: 0x006e1694 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - rsbeq r2, lr, r8, ror #2 │ │ │ │ + rsbeq r2, lr, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 30482c │ │ │ │ ldr r2, [pc, #132] @ 304830 │ │ │ │ ldr r1, [pc, #132] @ 304834 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #100] @ 304838 │ │ │ │ ldr r1, [pc, #100] @ 30483c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #68] @ 304840 │ │ │ │ ldr r3, [pc, #68] @ 304844 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r2, r8, lsr #13 │ │ │ │ - rsbeq r3, sp, ip, ror ip │ │ │ │ - rsbseq r1, r7, r8, lsl #4 │ │ │ │ - strheq r1, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r1, lr, ip, asr #11 │ │ │ │ + @ instruction: 0x008286b8 │ │ │ │ + rsbeq r3, sp, ip, lsl #25 │ │ │ │ + rsbseq r1, r7, r8, lsl r2 │ │ │ │ + rsbeq r1, lr, r8, asr #11 │ │ │ │ + ldrdeq r1, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - ldrdeq r2, [lr], #-8 @ │ │ │ │ + rsbeq r2, lr, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 3048e4 │ │ │ │ ldr r2, [pc, #132] @ 3048e8 │ │ │ │ ldr r1, [pc, #132] @ 3048ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #100] @ 3048f0 │ │ │ │ ldr r1, [pc, #100] @ 3048f4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #68] @ 3048f8 │ │ │ │ ldr r3, [pc, #68] @ 3048fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r8, [r2], r0 │ │ │ │ - rsbeq r3, sp, r4, asr #23 │ │ │ │ - rsbseq r1, r7, r0, asr r1 │ │ │ │ - rsbeq r1, lr, r0, lsl #10 │ │ │ │ - rsbeq r1, lr, r4, lsl r5 │ │ │ │ + addeq r8, r2, r0, lsl #12 │ │ │ │ + ldrdeq r3, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r1, r7, r0, ror #2 │ │ │ │ + rsbeq r1, lr, r0, lsl r5 │ │ │ │ + rsbeq r1, lr, r4, lsr #10 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - rsbeq r2, lr, r0, asr r0 │ │ │ │ + rsbeq r2, lr, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 304b70 │ │ │ │ @@ -192314,47 +192314,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 304b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 304a60 │ │ │ │ ldr r5, [pc, #72] @ 304b9c │ │ │ │ mvn r4, #0 │ │ │ │ b 304a4c │ │ │ │ ldr r0, [pc, #64] @ 304ba0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 304a60 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a61f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009a61b0 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r6, sl, r0, r0 │ │ │ │ andeq r2, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, lr, r8, asr #23 │ │ │ │ - @ instruction: 0xfff0bdc0 │ │ │ │ ldrdeq r1, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0xfff0bdc0 │ │ │ │ + rsbeq r1, lr, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 304c70 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -192364,15 +192364,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -192398,32 +192398,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq r8, r2, r0, r2 │ │ │ │ + addeq r8, r2, r0, lsr #5 │ │ │ │ + rsbeq r1, lr, ip, lsl #24 │ │ │ │ strdeq r1, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r1, lr, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 304d60 │ │ │ │ ldr r2, [pc, #204] @ 304d64 │ │ │ │ ldr r1, [pc, #204] @ 304d68 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #172] @ 304d6c │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304d24 │ │ │ │ @@ -192458,36 +192458,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 304d78 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 304cd4 │ │ │ │ - addeq r8, r2, r0, asr #3 │ │ │ │ - rsbeq r1, lr, ip, lsl fp │ │ │ │ - rsbeq r1, lr, r0, lsr fp │ │ │ │ + ldrdeq r8, [r2], r0 │ │ │ │ + rsbeq r1, lr, ip, lsr #22 │ │ │ │ + rsbeq r1, lr, r0, asr #22 │ │ │ │ addseq r5, sl, r8, asr lr │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - strheq r0, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - ldrheq r6, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, lr, r4, asr #29 │ │ │ │ + rsbseq r6, r3, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 304e90 │ │ │ │ ldr r2, [pc, #252] @ 304e94 │ │ │ │ ldr r1, [pc, #252] @ 304e98 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #220] @ 304e9c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304e54 │ │ │ │ @@ -192498,15 +192498,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 304e24 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 304e0c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 304e4c │ │ │ │ @@ -192534,22 +192534,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 304eac │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 24abbc <__fprintf_chk@plt> │ │ │ │ b 304dd4 │ │ │ │ - addeq r8, r2, r0, asr #1 │ │ │ │ - rsbeq r1, lr, ip, lsl sl │ │ │ │ - rsbeq r1, lr, r0, lsr sl │ │ │ │ + ldrdeq r8, [r2], r0 │ │ │ │ + rsbeq r1, lr, ip, lsr #20 │ │ │ │ + rsbeq r1, lr, r0, asr #20 │ │ │ │ addseq r5, sl, r8, asr sp │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r0, lr, r4, lsl #27 │ │ │ │ - rsbseq r6, r3, r8, lsl #5 │ │ │ │ + @ instruction: 0x006e0d94 │ │ │ │ + @ instruction: 0x00736298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 305134 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -192558,15 +192558,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 30513c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 305140 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 305144 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -192579,15 +192579,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3050cc │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -192643,15 +192643,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -192675,15 +192675,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ b 305048 │ │ │ │ ldr r2, [pc, #128] @ 305154 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 305158 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192703,28 +192703,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 305168 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 30516c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq r7, r2, r0, pc @ │ │ │ │ - rsbeq r1, lr, r4, ror #17 │ │ │ │ - strdeq r1, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r7, r2, r0, lsr #31 │ │ │ │ + strdeq r1, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r1, lr, r8, lsl #18 │ │ │ │ addseq r5, sl, r8, lsl ip │ │ │ │ - rsbeq r0, lr, r0, asr #25 │ │ │ │ + ldrdeq r0, [lr], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r0, lr, ip, lsl #22 │ │ │ │ - rsbeq r1, lr, ip, lsr r8 │ │ │ │ - addeq r7, r2, ip, lsr sp │ │ │ │ - rsbeq r1, lr, r0, lsr #13 │ │ │ │ - rsbeq r1, lr, r8, lsl r8 │ │ │ │ + rsbeq r0, lr, ip, lsl fp │ │ │ │ + rsbeq r1, lr, ip, asr #16 │ │ │ │ + addeq r7, r2, ip, asr #26 │ │ │ │ + strheq r1, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, lr, r8, lsr #16 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3051f4 │ │ │ │ ldr r2, [pc, #108] @ 3051f8 │ │ │ │ @@ -192734,15 +192734,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3051e4 │ │ │ │ ldr r3, [pc, #52] @ 305200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -192751,17 +192751,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304eb0 │ │ │ │ ldr r3, [pc, #24] @ 305204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 3051d0 │ │ │ │ - ldrdeq r7, [r2], r0 │ │ │ │ - rsbeq r1, lr, r4, lsr #12 │ │ │ │ + addeq r7, r2, r0, ror #25 │ │ │ │ rsbeq r1, lr, r4, lsr r6 │ │ │ │ + rsbeq r1, lr, r4, asr #12 │ │ │ │ addeq pc, fp, ip, lsl r4 @ │ │ │ │ strdeq pc, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 30528c │ │ │ │ @@ -192772,15 +192772,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30527c │ │ │ │ ldr r3, [pc, #52] @ 305298 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -192789,17 +192789,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304eb0 │ │ │ │ ldr r3, [pc, #24] @ 30529c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 305268 │ │ │ │ - addeq r7, r2, r8, lsr ip │ │ │ │ - rsbeq r1, lr, ip, lsl #11 │ │ │ │ + addeq r7, r2, r8, asr #24 │ │ │ │ @ instruction: 0x006e159c │ │ │ │ + rsbeq r1, lr, ip, lsr #11 │ │ │ │ addeq pc, fp, r4, lsl #7 │ │ │ │ addeq pc, fp, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305324 │ │ │ │ @@ -192810,15 +192810,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305314 │ │ │ │ ldr r3, [pc, #52] @ 305330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -192827,24 +192827,24 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304eb0 │ │ │ │ ldr r3, [pc, #24] @ 305334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 305300 │ │ │ │ - addeq r7, r2, r0, lsr #23 │ │ │ │ - strdeq r1, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + @ instruction: 0x00827bb0 │ │ │ │ rsbeq r1, lr, r4, lsl #10 │ │ │ │ + rsbeq r1, lr, r4, lsl r5 │ │ │ │ addeq pc, fp, ip, ror #5 │ │ │ │ addeq pc, fp, ip, asr #5 │ │ │ │ ldrb r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 30534c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq pc, fp, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 305410 │ │ │ │ mov r4, r0 │ │ │ │ @@ -192902,43 +192902,43 @@ │ │ │ │ ldr r1, [pc, #132] @ 3054c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #104] @ 3054c4 │ │ │ │ ldr r3, [pc, #104] @ 3054c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #84] @ 3054cc │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r7, r2, r8, lr │ │ │ │ - strdeq r2, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r0, r7, ip, ror r5 │ │ │ │ + addeq r7, r2, r8, lsr #29 │ │ │ │ + rsbeq r3, sp, r0 │ │ │ │ + rsbseq r0, r7, ip, lsl #11 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq pc, fp, r0, ror r7 @ │ │ │ │ addseq fp, r7, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193003,15 +193003,15 @@ │ │ │ │ ldr r1, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ b 3055f8 │ │ │ │ ldr r0, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ sub r6, r6, r7 │ │ │ │ cmp r6, #0 │ │ │ │ str r1, [r4, #2100] @ 0x834 │ │ │ │ ble 30561c │ │ │ │ sub r2, r5, r1 │ │ │ │ cmp r2, r6 │ │ │ │ add r1, r1, #276 @ 0x114 │ │ │ │ @@ -193045,19 +193045,19 @@ │ │ │ │ lsl r8, r8, #8 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ add r1, pc, #148 @ 0x94 │ │ │ │ ldrd r0, [r1] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [r4, #2100] @ 0x834 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #140] @ 30572c │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ ldr r3, [pc, #136] @ 305730 │ │ │ │ mul r1, r8, r0 │ │ │ │ umull r2, r1, r3, r1 │ │ │ │ lsr r1, r1, #19 │ │ │ │ add r1, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -193110,25 +193110,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #316] @ 3058c0 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #296] @ 3058c4 │ │ │ │ ldr r1, [pc, #296] @ 3058c8 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #272] @ 0x110 │ │ │ │ mov r4, r0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a5140 │ │ │ │ @@ -193182,25 +193182,25 @@ │ │ │ │ bne 30580c │ │ │ │ ldr r1, [pc, #56] @ 3058d8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 51f464 │ │ │ │ b 30580c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r2, r4, lsl #23 │ │ │ │ + umulleq r7, r2, r4, fp │ │ │ │ @ instruction: 0x009a53b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq pc, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq pc, sp, r8, lsr ip @ │ │ │ │ - strdeq r1, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq pc, sp, ip, ror #23 │ │ │ │ + rsbeq pc, sp, r8, asr #24 │ │ │ │ rsbeq r1, lr, r0, lsl #6 │ │ │ │ - strheq r1, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r1, lr, r0, lsl r3 │ │ │ │ + rsbeq r1, lr, ip, asr #5 │ │ │ │ addseq r5, sl, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rsbeq r1, lr, r0, lsl r2 │ │ │ │ + rsbeq r1, lr, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3059b0 │ │ │ │ ldr r2, [pc, #188] @ 3059b4 │ │ │ │ ldr r1, [pc, #188] @ 3059b8 │ │ │ │ @@ -193208,15 +193208,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #152] @ 3059bc │ │ │ │ ldr r3, [pc, #152] @ 3059c0 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ @@ -193224,45 +193224,45 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [pc, #100] @ 3059c8 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #96] @ 3059cc │ │ │ │ ldr r1, [pc, #96] @ 3059d0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ ldr ip, [r5, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7580a0 │ │ │ │ + bl 7580a8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r7, [r2], ip │ │ │ │ - rsbeq r1, lr, r8, lsl #3 │ │ │ │ + addeq r7, r2, ip, ror #19 │ │ │ │ @ instruction: 0x006e1198 │ │ │ │ + rsbeq r1, lr, r8, lsr #3 │ │ │ │ addeq pc, fp, r4, lsr #5 │ │ │ │ - rsbeq r1, lr, r0, lsl #3 │ │ │ │ + @ instruction: 0x006e1190 │ │ │ │ @ instruction: 0x009a51d8 │ │ │ │ andeq r4, r0, r8, lsl #31 │ │ │ │ - rsbeq r1, lr, r0, asr r1 │ │ │ │ - rsbeq r3, pc, r8, ror #11 │ │ │ │ + rsbeq r1, lr, r0, ror #2 │ │ │ │ + strdeq r3, [pc], #-88 @ │ │ │ │ str r2, [r0, #592] @ 0x250 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #592] @ 0x250 │ │ │ │ add r0, r0, r3 │ │ │ │ ldrb r0, [r0, #596] @ 0x254 │ │ │ │ @@ -193274,40 +193274,40 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 305a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r3, [pc, #28] @ 305a48 │ │ │ │ ldr r1, [pc, #28] @ 305a4c │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f6680 │ │ │ │ addeq pc, fp, ip, asr #4 │ │ │ │ - rsbeq r1, lr, r4, asr #1 │ │ │ │ - rsbeq r1, lr, r4, asr #1 │ │ │ │ + ldrdeq r1, [lr], #-4 @ │ │ │ │ + ldrdeq r1, [lr], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 305ad4 │ │ │ │ ldr r2, [pc, #108] @ 305ad8 │ │ │ │ ldr r1, [pc, #108] @ 305adc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #80] @ 305ae0 │ │ │ │ ldr ip, [pc, #80] @ 305ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 305ae8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193318,27 +193318,27 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #6 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - addeq r7, r2, r8, ror #22 │ │ │ │ - strheq r2, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq pc, r6, r8, asr #30 │ │ │ │ + b 74c0d8 │ │ │ │ + addeq r7, r2, r8, ror fp │ │ │ │ + rsbeq r2, sp, ip, asr #19 │ │ │ │ + rsbseq pc, r6, r8, asr pc @ │ │ │ │ andeq r0, r0, r4, asr #29 │ │ │ │ ldrdeq pc, [fp], r0 │ │ │ │ - rsbeq r1, lr, r8, asr r0 │ │ │ │ + rsbeq r1, lr, r8, rrx │ │ │ │ addseq fp, r7, r8, asr r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str r1, [r3, #216] @ 0xd8 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r2, r1 │ │ │ │ sub r3, r1, r3 │ │ │ │ @@ -193382,24 +193382,24 @@ │ │ │ │ lslne r5, r5, #7 │ │ │ │ tst r3, #1 │ │ │ │ beq 305b5c │ │ │ │ bic r3, r3, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 305b5c │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ tst r3, #2 │ │ │ │ beq 305b58 │ │ │ │ bic r3, r3, #2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 305b58 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ beq 305c3c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ @@ -193420,19 +193420,19 @@ │ │ │ │ b 305b5c │ │ │ │ ldr r1, [pc, #28] @ 305c74 │ │ │ │ ldr r0, [pc, #28] @ 305c78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f464 │ │ │ │ b 305c48 │ │ │ │ - addeq r7, r2, r4, ror #15 │ │ │ │ - strdeq r0, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r0, lr, r0, lsr #31 │ │ │ │ - strheq r0, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x006e0e94 │ │ │ │ + strdeq r7, [r2], r4 │ │ │ │ + rsbeq r1, lr, r0 │ │ │ │ + strheq r0, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, lr, ip, asr #29 │ │ │ │ + rsbeq r0, lr, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ @@ -193532,30 +193532,30 @@ │ │ │ │ tst r0, #2048 @ 0x800 │ │ │ │ beq 305d98 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 305ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305d98 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, r3 │ │ │ │ bne 305e00 │ │ │ │ b 305d98 │ │ │ │ ldr r3, [pc, #112] @ 305ebc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 305d98 │ │ │ │ ldr r0, [pc, #100] @ 305ec4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305d98 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r4, r6 │ │ │ │ strb r5, [r4, #596] @ 0x254 │ │ │ │ b 305da0 │ │ │ │ @@ -193566,49 +193566,49 @@ │ │ │ │ mov r3, #9 │ │ │ │ b 305e74 │ │ │ │ ldr r0, [pc, #36] @ 305ec8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ @ instruction: 0x009a4df8 │ │ │ │ - ldrdeq r7, [r2], r2 │ │ │ │ + addeq r7, r2, r2, ror #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r0, lr, ip, asr #26 │ │ │ │ - strdeq r0, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r0, lr, r8, lsl #26 │ │ │ │ + rsbeq r0, lr, ip, asr sp │ │ │ │ + rsbeq r0, lr, ip, lsl #26 │ │ │ │ + rsbeq r0, lr, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 305f30 │ │ │ │ ldr r2, [pc, #76] @ 305f34 │ │ │ │ ldr r1, [pc, #76] @ 305f38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r0, #204] @ 0xcc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r7, [r2], r0 │ │ │ │ - strdeq r0, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - strdeq r0, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + addeq r7, r2, r0, lsl #14 │ │ │ │ + rsbeq r0, lr, r0, lsl #26 │ │ │ │ + rsbeq r0, lr, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r6, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193616,25 +193616,25 @@ │ │ │ │ ldrne r7, [r0, #132] @ 0x84 │ │ │ │ moveq r6, r3 │ │ │ │ ldreq r7, [r0, #128] @ 0x80 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #116] @ 305ff8 │ │ │ │ ldr r2, [pc, #116] @ 305ffc │ │ │ │ ldr r1, [pc, #116] @ 306000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #568] @ 0x238 │ │ │ │ beq 305fd4 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ @@ -193648,17 +193648,17 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #584] @ 0x248 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 523158 │ │ │ │ - addeq r7, r2, r0, asr r6 │ │ │ │ - rsbeq pc, sp, r8, lsr #8 │ │ │ │ - rsbeq pc, sp, ip, lsr r4 @ │ │ │ │ + addeq r7, r2, r0, ror #12 │ │ │ │ + rsbeq pc, sp, r8, lsr r4 @ │ │ │ │ + rsbeq pc, sp, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #252] @ 306118 │ │ │ │ ldr r3, [pc, #252] @ 30611c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193724,15 +193724,15 @@ │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 30606c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a4af8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r4, sl, r4, sl │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - strdeq r0, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r0, lr, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #188] @ 306200 │ │ │ │ ldr r3, [pc, #188] @ 306204 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -193781,15 +193781,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ b 305f3c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a49d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - rsbeq r0, lr, r8, asr #18 │ │ │ │ + rsbeq r0, lr, r8, asr r9 │ │ │ │ addseq r4, sl, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r5, [r4, #610] @ 0x262 │ │ │ │ @@ -193810,15 +193810,15 @@ │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ beq 306360 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #308] @ 3063c4 │ │ │ │ cmp r0, r3 │ │ │ │ ble 306374 │ │ │ │ ldr r9, [pc, #300] @ 3063c8 │ │ │ │ cmp r0, r9 │ │ │ │ bgt 306328 │ │ │ │ @@ -193862,15 +193862,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r0, r9 │ │ │ │ beq 3062a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3063d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ mov r0, r9 │ │ │ │ b 3062a0 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, r3 │ │ │ │ bgt 306288 │ │ │ │ ldr r0, [pc, #96] @ 3063d4 │ │ │ │ @@ -193881,32 +193881,32 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ ldreq r0, [pc, #76] @ 3063d8 │ │ │ │ beq 3062a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3063dc │ │ │ │ ldr r2, [pc, #60] @ 3063d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [pc, #48] @ 3063d8 │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ b 3062a0 │ │ │ │ ldr r0, [pc, #44] @ 3063e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3062fc │ │ │ │ addseq r4, sl, r8, asr #17 │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrdeq r0, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r0, lr, r8, ror #17 │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - rsbeq r0, lr, ip, asr r8 │ │ │ │ - rsbeq r0, lr, r0, lsr #17 │ │ │ │ + rsbeq r0, lr, ip, ror #16 │ │ │ │ + strheq r0, [lr], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ 306548 │ │ │ │ ldr r3, [pc, #332] @ 30654c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193914,15 +193914,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306528 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r3, r4, #560 @ 0x230 │ │ │ │ @@ -193982,25 +193982,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 306430 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r8, lsl r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ - rsbeq r0, lr, r4, lsr r6 │ │ │ │ + rsbeq r0, lr, r4, asr #12 │ │ │ │ addseq r4, sl, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -194022,25 +194022,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r8, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r0, #20 │ │ │ │ ldr r0, [r8, #148] @ 0x94 │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #264] @ 3066e4 │ │ │ │ ldr r2, [pc, #264] @ 3066e8 │ │ │ │ ldr r1, [pc, #264] @ 3066ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add fp, sp, #20 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a85c │ │ │ │ @@ -194060,15 +194060,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r8, #584] @ 0x248 │ │ │ │ bl 522b04 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, r0 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ cmp r9, #0 │ │ │ │ sub r5, r5, r9 │ │ │ │ add r7, r7, r9 │ │ │ │ mov r4, r1 │ │ │ │ beq 306688 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30661c │ │ │ │ @@ -194091,17 +194091,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r4, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r6, [r2], r8 │ │ │ │ - ldrdeq lr, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq lr, sp, r8, ror #27 │ │ │ │ + addeq r7, r2, r8 │ │ │ │ + rsbeq lr, sp, r4, ror #27 │ │ │ │ + strdeq lr, [sp], #-216 @ 0xffffff28 @ │ │ │ │ addseq r4, sl, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -194136,15 +194136,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 306560 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ sub r3, r3, r8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ble 3067d0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -194158,15 +194158,15 @@ │ │ │ │ ldrb r3, [r4, #726] @ 0x2d6 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r6, [r4, #176] @ 0xb0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 306884 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt 3067b4 │ │ │ │ ldr r2, [r4, #180] @ 0xb4 │ │ │ │ @@ -194188,29 +194188,29 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3067b4 │ │ │ │ ldr r0, [pc, #68] @ 3068a0 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3067b4 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ mov r2, r6 │ │ │ │ cmp r2, r3 │ │ │ │ blt 306774 │ │ │ │ b 306768 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 305f3c │ │ │ │ str r6, [r4, #196] @ 0xc4 │ │ │ │ b 306800 │ │ │ │ @ instruction: 0x009a43fc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r0, lr, ip, lsr #8 │ │ │ │ + rsbeq r0, lr, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #152] @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -194245,18 +194245,18 @@ │ │ │ │ bne 3068e4 │ │ │ │ ldr r1, [pc, #24] @ 306954 │ │ │ │ ldr r0, [pc, #24] @ 306958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f464 │ │ │ │ b 3068f8 │ │ │ │ - rsbeq r0, lr, r4, lsr #7 │ │ │ │ - ldrdeq r0, [lr], #-16 @ │ │ │ │ - rsbeq r0, lr, r4, lsl #7 │ │ │ │ - strheq r0, [lr], #-16 @ │ │ │ │ + strheq r0, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r0, lr, r0, ror #3 │ │ │ │ + @ instruction: 0x006e0394 │ │ │ │ + rsbeq r0, lr, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #788] @ 306c88 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -194265,30 +194265,30 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #748] @ 306c94 │ │ │ │ add r4, r4, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #740] @ 306c98 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a554c │ │ │ │ ldr r2, [pc, #728] @ 306c9c │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 52391c │ │ │ │ cmp r0, #0 │ │ │ │ bne 306a18 │ │ │ │ @@ -194346,15 +194346,15 @@ │ │ │ │ ldr r3, [pc, #472] @ 306ca4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #588] @ 0x24c │ │ │ │ beq 306c48 │ │ │ │ ldr r3, [pc, #432] @ 306ca8 │ │ │ │ ldr r1, [pc, #432] @ 306cac │ │ │ │ ldr r5, [pc, #432] @ 306cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -194369,35 +194369,35 @@ │ │ │ │ str r4, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ bl 3a5258 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r8, [pc, #352] @ 306cbc │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ ldr r9, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ blx r9 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #128] @ 0x80 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ blx r5 │ │ │ │ mov r3, #1 │ │ │ │ @@ -194427,15 +194427,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 306cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194446,44 +194446,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #116] @ 306ce0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 306af0 │ │ │ │ ldr r0, [pc, #100] @ 306ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 306bec │ │ │ │ - addeq r6, r2, r4, ror #24 │ │ │ │ - rsbeq lr, sp, r4, lsr sl │ │ │ │ - ldrdeq lr, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r0, lr, r8, asr #2 │ │ │ │ + addeq r6, r2, r4, ror ip │ │ │ │ + rsbeq lr, sp, r4, asr #20 │ │ │ │ + rsbeq lr, sp, r8, ror #19 │ │ │ │ + rsbeq r0, lr, r8, asr r1 │ │ │ │ addseq r4, sl, r4, ror #2 │ │ │ │ - rsbeq r0, lr, r0, lsr #4 │ │ │ │ - @ instruction: 0x008268be │ │ │ │ + rsbeq r0, lr, r0, lsr r2 │ │ │ │ + addeq r6, r2, lr, asr #17 │ │ │ │ @ instruction: 0xfffff01c │ │ │ │ addeq lr, fp, r0, ror #2 │ │ │ │ - strdeq pc, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x00826ab4 │ │ │ │ - @ instruction: 0x006de890 │ │ │ │ - rsbeq lr, sp, r4, lsr #17 │ │ │ │ + rsbeq r0, lr, r4 │ │ │ │ + addeq r6, r2, r4, asr #21 │ │ │ │ + rsbeq lr, sp, r0, lsr #17 │ │ │ │ + strheq lr, [sp], #-132 @ 0xffffff7c @ │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq r6, r2, ip, asr #19 │ │ │ │ - rsbeq lr, sp, r4, asr #19 │ │ │ │ - ldrdeq pc, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r6, [r2], ip │ │ │ │ + ldrdeq lr, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, sp, r0, ror #31 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - addeq r6, r2, r0, lsl #19 │ │ │ │ - rsbeq r0, lr, ip, lsl #1 │ │ │ │ - rsbeq pc, sp, r8, ror pc @ │ │ │ │ + umulleq r6, r2, r0, r9 │ │ │ │ + @ instruction: 0x006e009c │ │ │ │ + rsbeq pc, sp, r8, lsl #31 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbeq r0, lr, r8, asr r0 │ │ │ │ + rsbeq r0, lr, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #3556] @ 307ae4 │ │ │ │ ldr r3, [pc, #3556] @ 307ae8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -194580,15 +194580,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306e8c │ │ │ │ ldr r0, [pc, #3192] @ 307afc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ b 306d3c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ addls r1, r3, #1 │ │ │ │ @@ -194627,15 +194627,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f54 │ │ │ │ ldr r0, [pc, #3016] @ 307b08 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306e94 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #204] @ 0xcc │ │ │ │ b 306d3c │ │ │ │ ldr r2, [pc, #2980] @ 307b0c │ │ │ │ @@ -194670,27 +194670,27 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307a48 │ │ │ │ ldr r0, [pc, #2868] @ 307b1c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #2808] @ 307af8 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 306e94 │ │ │ │ ldr r0, [pc, #2824] @ 307b20 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 30704c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -194749,15 +194749,15 @@ │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ mvn r2, #0 │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #3 │ │ │ │ bl 306214 │ │ │ │ @@ -194799,15 +194799,15 @@ │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #192] @ 0xc0 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ add r1, r8, r6 │ │ │ │ lsl r1, r1, r9 │ │ │ │ @@ -194903,69 +194903,69 @@ │ │ │ │ ldr r3, [pc, #1912] @ 307af8 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f54 │ │ │ │ ldr r0, [pc, #1952] @ 307b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f48 │ │ │ │ ldr r0, [pc, #1932] @ 307b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ ldr r3, [pc, #1848] @ 307af8 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306e94 │ │ │ │ ldr r0, [pc, #1888] @ 307b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ ldr r3, [pc, #1800] @ 307af8 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306e94 │ │ │ │ ldr r0, [pc, #1844] @ 307b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ ldr r3, [pc, #1752] @ 307af8 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306e94 │ │ │ │ ldr r0, [pc, #1800] @ 307b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ ldr r3, [pc, #1704] @ 307af8 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306e94 │ │ │ │ ldr r0, [pc, #1756] @ 307b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #188] @ 0xbc │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ @@ -194973,15 +194973,15 @@ │ │ │ │ ldr r3, [pc, #1632] @ 307af8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f54 │ │ │ │ ldr r0, [pc, #1696] @ 307b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 30704c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195015,15 +195015,15 @@ │ │ │ │ ldr r3, [pc, #1464] @ 307af8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f54 │ │ │ │ ldr r0, [pc, #1532] @ 307b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 30704c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195101,21 +195101,21 @@ │ │ │ │ ldr r3, [pc, #1120] @ 307af8 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f54 │ │ │ │ ldr r0, [pc, #1196] @ 307b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f48 │ │ │ │ ldr r0, [pc, #1176] @ 307b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f4c │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ str r6, [r0, #152] @ 0x98 │ │ │ │ bne 307990 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ @@ -195232,35 +195232,35 @@ │ │ │ │ lsl r3, r3, r1 │ │ │ │ umull r8, r0, r3, r2 │ │ │ │ asr ip, r3, #31 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r8 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r3, [pc, #680] @ 307b84 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r6, r6, r7 │ │ │ │ mov r5, r0 │ │ │ │ bge 3079d0 │ │ │ │ ldr r6, [r4, #588] @ 0x24c │ │ │ │ cmp r6, #0 │ │ │ │ beq 306f54 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ b 306f54 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ ldr r3, [pc, #612] @ 307b88 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #608] @ 307b8c │ │ │ │ @@ -195304,15 +195304,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f464 │ │ │ │ strb r7, [r8, #227] @ 0xe3 │ │ │ │ b 306f54 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 306f54 │ │ │ │ ldr r1, [pc, #432] @ 307b98 │ │ │ │ ldr r0, [pc, #432] @ 307b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f464 │ │ │ │ b 307370 │ │ │ │ @@ -195359,90 +195359,90 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, r4, r3 │ │ │ │ str r1, [r4, #156] @ 0x9c │ │ │ │ strb r2, [r3, #506] @ 0x1fa │ │ │ │ b 306f54 │ │ │ │ ldr r0, [pc, #248] @ 307bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ b 307270 │ │ │ │ ldr r0, [pc, #232] @ 307bb0 │ │ │ │ ldr r2, [pc, #220] @ 307ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 307a24 │ │ │ │ ldr r0, [pc, #216] @ 307bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 307a40 │ │ │ │ addseq r3, sl, r4, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, sl, ip, ror #27 │ │ │ │ @ instruction: 0x009a3dd0 │ │ │ │ - addeq r6, r2, r4, asr #10 │ │ │ │ + addeq r6, r2, r4, asr r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq pc, sp, r8, lsl #29 │ │ │ │ + @ instruction: 0x006dfe98 │ │ │ │ addseq r3, sl, ip, lsr ip │ │ │ │ - addeq r6, r2, r6, lsr #9 │ │ │ │ - rsbeq pc, sp, r8, lsl #31 │ │ │ │ + @ instruction: 0x008264b6 │ │ │ │ + @ instruction: 0x006dff98 │ │ │ │ addseq r3, sl, ip, lsr #23 │ │ │ │ - @ instruction: 0x006dff90 │ │ │ │ - rsbeq pc, sp, r0, ror #22 │ │ │ │ + rsbeq pc, sp, r0, lsr #31 │ │ │ │ + rsbeq pc, sp, r0, ror fp @ │ │ │ │ addseq r3, sl, r0, asr fp │ │ │ │ - @ instruction: 0x006dff90 │ │ │ │ - rsbeq pc, sp, ip, asr #29 │ │ │ │ + rsbeq pc, sp, r0, lsr #31 │ │ │ │ + ldrdeq pc, [sp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ - rsbeq pc, sp, r8, ror ip @ │ │ │ │ - rsbeq pc, sp, r4, lsl #16 │ │ │ │ - ldrdeq pc, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, pc, r4, lsr r8 @ │ │ │ │ - rsbeq pc, sp, ip, lsl sl @ │ │ │ │ - strheq pc, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq pc, sp, r4, asr r9 @ │ │ │ │ - strdeq pc, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, sp, ip, lsl #17 │ │ │ │ - rsbeq pc, sp, r4, asr r9 @ │ │ │ │ - addeq r6, r2, r0, lsl r0 │ │ │ │ - rsbeq pc, sp, r8, lsl #15 │ │ │ │ - rsbeq r5, pc, ip, lsl r5 @ │ │ │ │ - rsbeq pc, sp, r4, asr #15 │ │ │ │ - rsbeq pc, sp, r0, lsl #7 │ │ │ │ - addeq r5, r2, r6, lsl #28 │ │ │ │ - @ instruction: 0x006df49c │ │ │ │ - rsbeq pc, sp, r8, asr #5 │ │ │ │ - rsbeq pc, sp, r4, lsl #9 │ │ │ │ - strheq pc, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq pc, sp, r8, lsl #25 │ │ │ │ + rsbeq pc, sp, r4, lsl r8 @ │ │ │ │ + rsbeq pc, sp, r8, ror #21 │ │ │ │ + rsbeq r5, pc, r4, asr #16 │ │ │ │ + rsbeq pc, sp, ip, lsr #20 │ │ │ │ + rsbeq pc, sp, ip, asr #19 │ │ │ │ + rsbeq pc, sp, r4, ror #18 │ │ │ │ + rsbeq pc, sp, r4, lsl #18 │ │ │ │ + @ instruction: 0x006df89c │ │ │ │ + rsbeq pc, sp, r4, ror #18 │ │ │ │ + addeq r6, r2, r0, lsr #32 │ │ │ │ + @ instruction: 0x006df798 │ │ │ │ + rsbeq r5, pc, ip, lsr #10 │ │ │ │ + ldrdeq pc, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x006df390 │ │ │ │ + addeq r5, r2, r6, lsl lr │ │ │ │ + rsbeq pc, sp, ip, lsr #9 │ │ │ │ + ldrdeq pc, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + @ instruction: 0x006df494 │ │ │ │ + rsbeq pc, sp, r0, asr #5 │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ blcc fe9ba388 <__bss_end__@@Base+0xfdc07a18> │ │ │ │ @ instruction: 0x000ee6b1 │ │ │ │ @ instruction: 0xffffe0c4 │ │ │ │ - rsbeq pc, sp, r4, lsr #3 │ │ │ │ - rsbeq pc, sp, r4, lsl #6 │ │ │ │ - rsbeq pc, sp, r0, lsr r1 @ │ │ │ │ - ldrdeq pc, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq pc, sp, r4, lsl #2 │ │ │ │ - rsbeq pc, sp, r0, asr #5 │ │ │ │ - rsbeq pc, sp, ip, ror #1 │ │ │ │ + strheq pc, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, sp, r4, lsl r3 @ │ │ │ │ + rsbeq pc, sp, r0, asr #2 │ │ │ │ + rsbeq pc, sp, r8, ror #5 │ │ │ │ + rsbeq pc, sp, r4, lsl r1 @ │ │ │ │ + ldrdeq pc, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + strdeq pc, [sp], #-12 @ │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - rsbeq pc, sp, r4, lsr #3 │ │ │ │ - rsbeq pc, sp, ip, lsr #2 │ │ │ │ - rsbeq pc, sp, ip, asr #2 │ │ │ │ + strheq pc, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, sp, ip, lsr r1 @ │ │ │ │ + rsbeq pc, sp, ip, asr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 307be4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ umulleq sp, fp, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 307cb8 │ │ │ │ ldr r1, [pc, #184] @ 307cbc │ │ │ │ @@ -195505,25 +195505,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #192] @ 307dc8 │ │ │ │ ldr r1, [pc, #192] @ 307dcc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #160] @ 307dd0 │ │ │ │ ldr r1, [pc, #160] @ 307dd4 │ │ │ │ ldr r2, [pc, #160] @ 307dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -195532,46 +195532,46 @@ │ │ │ │ ldr r3, [pc, #140] @ 307de0 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #108] @ 307de4 │ │ │ │ ldr r1, [pc, #108] @ 307de8 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r5, [r2], r4 │ │ │ │ - rsbeq r0, sp, r8, asr #14 │ │ │ │ - ldrsbeq sp, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq ip, sp, r8, lsr pc │ │ │ │ - rsbeq r6, sp, r0, ror #6 │ │ │ │ + addeq r5, r2, r4, lsl #20 │ │ │ │ + rsbeq r0, sp, r8, asr r7 │ │ │ │ + rsbseq sp, r6, r4, ror #25 │ │ │ │ + rsbeq ip, sp, r8, asr #30 │ │ │ │ + rsbeq r6, sp, r0, ror r3 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ subscc r1, r8, r6, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ umullseq r9, r7, r4, r9 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ - @ instruction: 0x006df39c │ │ │ │ + rsbeq pc, sp, ip, lsr #7 │ │ │ │ andeq r1, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #552] @ 30802c │ │ │ │ mov r7, r1 │ │ │ │ @@ -195589,15 +195589,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #512] @ 30803c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 52391c │ │ │ │ cmp r0, #0 │ │ │ │ bne 307eb0 │ │ │ │ @@ -195658,15 +195658,15 @@ │ │ │ │ strb r6, [ip, #64] @ 0x40 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #204] @ 30804c │ │ │ │ add sl, r4, #1920 @ 0x780 │ │ │ │ @@ -195676,30 +195676,30 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #136] @ 308050 │ │ │ │ add r2, r7, #200 @ 0xc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ add r4, r4, #2096 @ 0x830 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r2, [pc, #100] @ 308054 │ │ │ │ ldr r3, [pc, #64] @ 308034 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195709,24 +195709,24 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43feb0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r2, ip, asr #17 │ │ │ │ + ldrdeq r5, [r2], ip │ │ │ │ addseq r2, sl, r0, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, sp, r4, lsl #6 │ │ │ │ - rsbeq pc, sp, r0, ror #5 │ │ │ │ + rsbeq pc, sp, r4, lsl r3 @ │ │ │ │ + strdeq pc, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ addseq r2, sl, r0, lsr #25 │ │ │ │ addeq ip, fp, r8, lsr #28 │ │ │ │ - rsbeq pc, sp, r0, lsl r2 @ │ │ │ │ - ldrdeq pc, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x006df19c │ │ │ │ + rsbeq pc, sp, r0, lsr #4 │ │ │ │ + rsbeq pc, sp, r8, ror #3 │ │ │ │ + rsbeq pc, sp, ip, lsr #3 │ │ │ │ addseq r2, sl, r4, lsr #22 │ │ │ │ ldr r1, [pc, #128] @ 3080e0 │ │ │ │ ldr r0, [pc, #128] @ 3080e4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ @@ -195745,27 +195745,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 3080ec │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009a2ab4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq r5, r2, ip, lsr #12 │ │ │ │ - rsbeq pc, sp, r4, asr #1 │ │ │ │ + addeq r5, r2, ip, lsr r6 │ │ │ │ + ldrdeq pc, [sp], #-4 @ │ │ │ │ ldr r1, [pc, #128] @ 308178 │ │ │ │ ldr r0, [pc, #128] @ 30817c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ bne 308124 │ │ │ │ @@ -195783,27 +195783,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 308184 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r2, sl, ip, lsl sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - umulleq r5, r2, r4, r5 │ │ │ │ - rsbeq pc, sp, ip, lsr #32 │ │ │ │ + addeq r5, r2, r4, lsr #11 │ │ │ │ + rsbeq pc, sp, ip, lsr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 3083e4 │ │ │ │ mov r4, r3 │ │ │ │ cmp r2, #17 │ │ │ │ @@ -195915,58 +195915,58 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 308408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30820c │ │ │ │ ldr r0, [pc, #100] @ 30840c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30820c │ │ │ │ ldr r0, [pc, #68] @ 308410 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 3081f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, r8, ror #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, sl, r8, asr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, sl, r0, lsl #18 │ │ │ │ - addeq r5, r2, r0, lsl #8 │ │ │ │ + addeq r5, r2, r0, lsl r4 │ │ │ │ andeq r4, r0, ip, lsr r7 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, sp, r0, lsr #28 │ │ │ │ - rsbeq lr, sp, r0, asr #28 │ │ │ │ - strheq lr, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq lr, sp, r0, lsr lr │ │ │ │ + rsbeq lr, sp, r0, asr lr │ │ │ │ + rsbeq lr, sp, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #200] @ 3084f4 │ │ │ │ ldrb r2, [r0, #2269] @ 0x8dd │ │ │ │ ldr lr, [pc, #196] @ 3084f8 │ │ │ │ @@ -196018,15 +196018,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x009a26d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq lr, sp, ip, ror sp │ │ │ │ + rsbeq lr, sp, ip, lsl #27 │ │ │ │ addseq r2, sl, r0, ror #12 │ │ │ │ ldr r1, [pc, #124] @ 30858c │ │ │ │ ldr r0, [pc, #124] @ 308590 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ @@ -196044,27 +196044,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 308598 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, r4, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq r5, r2, r4, lsl #3 │ │ │ │ - rsbeq lr, sp, r8, asr #25 │ │ │ │ + umulleq r5, r2, r4, r1 │ │ │ │ + ldrdeq lr, [sp], #-200 @ 0xffffff38 @ │ │ │ │ ldr r1, [pc, #124] @ 308620 │ │ │ │ ldr r0, [pc, #124] @ 308624 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ @@ -196081,27 +196081,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30862c │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, r0, ror r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strdeq r5, [r2], r0 │ │ │ │ - rsbeq lr, sp, r4, lsr ip │ │ │ │ + addeq r5, r2, r0, lsl #2 │ │ │ │ + rsbeq lr, sp, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1904] @ 308db8 │ │ │ │ ldr r1, [pc, #1904] @ 308dbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -196274,25 +196274,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1216] @ 308de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 308694 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bic r3, r6, #1056964608 @ 0x3f000000 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r3, [r8, #2544] @ 0x9f0 │ │ │ │ @@ -196323,15 +196323,15 @@ │ │ │ │ bne 308a7c │ │ │ │ ldr r0, [pc, #1088] @ 308df4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ and r3, r4, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq 3086c0 │ │ │ │ ldr r3, [pc, #1004] @ 308dc8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -196531,15 +196531,15 @@ │ │ │ │ strb r3, [r8, #2268] @ 0x8dc │ │ │ │ b 3087dc │ │ │ │ ldr r0, [pc, #316] @ 308e34 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 308694 │ │ │ │ ldr r3, [pc, #292] @ 308e38 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30894c │ │ │ │ ldr r3, [pc, #160] @ 308dc8 │ │ │ │ @@ -196554,72 +196554,72 @@ │ │ │ │ beq 308da0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 308e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30894c │ │ │ │ mov r6, r2 │ │ │ │ b 308a40 │ │ │ │ ldr r0, [pc, #172] @ 308e40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3089e8 │ │ │ │ ldr r0, [pc, #156] @ 308e44 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30894c │ │ │ │ addseq r2, sl, ip, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, sl, ip, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r2, sl, ip, asr #8 │ │ │ │ - addeq r4, r2, sp, asr pc │ │ │ │ + addeq r4, r2, sp, ror #30 │ │ │ │ rscsgt r0, pc, r0 │ │ │ │ addseq r2, sl, ip, ror #6 │ │ │ │ addseq r2, sl, r0, lsr #5 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, sp, r8, lsl r9 │ │ │ │ - addeq r4, r2, r6, lsl sp │ │ │ │ + rsbeq lr, sp, r8, lsr #18 │ │ │ │ + addeq r4, r2, r6, lsr #26 │ │ │ │ addseq r2, sl, r4, lsl #3 │ │ │ │ - rsbeq lr, sp, ip, ror #18 │ │ │ │ - addeq r4, r2, r8, asr #25 │ │ │ │ + rsbeq lr, sp, ip, ror r9 │ │ │ │ + ldrdeq r4, [r2], r8 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrheq r2, [sl], r4 │ │ │ │ strthi r0, [r1], #-2115 @ 0xfffff7bd │ │ │ │ @ instruction: 0x009a1fbc │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ addseq r1, sl, ip, lsl pc │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ strbtvc r8, [r6], -r4, lsl #7 │ │ │ │ - rsbeq lr, sp, ip, ror r5 │ │ │ │ + rsbeq lr, sp, ip, lsl #11 │ │ │ │ andeq r2, r0, r4, asr #13 │ │ │ │ - rsbeq lr, sp, r4, lsr #10 │ │ │ │ - rsbeq lr, sp, ip, asr r5 │ │ │ │ - rsbeq lr, sp, r4, lsr #10 │ │ │ │ + rsbeq lr, sp, r4, lsr r5 │ │ │ │ + rsbeq lr, sp, ip, ror #10 │ │ │ │ + rsbeq lr, sp, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-160] @ 0xffffff60 │ │ │ │ ldr r3, [pc, #1248] @ 309344 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -196672,15 +196672,15 @@ │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc r8, r3 │ │ │ │ str ip, [fp] │ │ │ │ str ip, [fp, #4] │ │ │ │ strcc r3, [r5, #2276] @ 0x8e4 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strb r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ @@ -196690,15 +196690,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, ip │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 309224 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #952] @ 309350 │ │ │ │ ldr ip, [r6, #-12] │ │ │ │ ldr r7, [r6, #-16] │ │ │ │ str ip, [r5, #2284] @ 0x8ec │ │ │ │ @@ -196745,30 +196745,30 @@ │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ sub r3, r6, #56 @ 0x38 │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc fp, r7 │ │ │ │ movcs fp, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r6, #-36] @ 0xffffffdc │ │ │ │ ldm r4, {r0, r1} │ │ │ │ sub r2, r6, #32 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r0, [r5, #2264] @ 0x8d8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 522b04 │ │ │ │ ldr r3, [r5, #2284] @ 0x8ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 309004 │ │ │ │ @@ -196895,86 +196895,86 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 309364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr ip, [r5, #2284] @ 0x8ec │ │ │ │ bic r8, ip, #-16777216 @ 0xff000000 │ │ │ │ b 308fdc │ │ │ │ cmp r8, #0 │ │ │ │ bne 308eec │ │ │ │ mov r3, ip │ │ │ │ b 3090c0 │ │ │ │ ldr r0, [pc, #80] @ 309368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30923c │ │ │ │ ldr r0, [pc, #68] @ 30936c │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30923c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r8, lsr #25 │ │ │ │ addseq r1, sl, ip, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009a19fc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, sp, ip, lsl #1 │ │ │ │ - rsbeq lr, sp, ip, lsr r0 │ │ │ │ - rsbeq lr, sp, ip, lsl #1 │ │ │ │ + @ instruction: 0x006de09c │ │ │ │ + rsbeq lr, sp, ip, asr #32 │ │ │ │ + @ instruction: 0x006de09c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 309438 │ │ │ │ ldr r2, [pc, #176] @ 30943c │ │ │ │ ldr r1, [pc, #176] @ 309440 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 309444 │ │ │ │ ldr r1, [pc, #144] @ 309448 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 30944c │ │ │ │ ldr r1, [pc, #112] @ 309450 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1920 @ 0x780 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -196992,63 +196992,63 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r2, r8, asr #6 │ │ │ │ - @ instruction: 0x006cf09c │ │ │ │ - rsbseq ip, r6, r8, lsr #12 │ │ │ │ - rsbeq fp, sp, ip, lsl #17 │ │ │ │ - strheq r4, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r4, r2, r8, asr r3 │ │ │ │ + rsbeq pc, ip, ip, lsr #1 │ │ │ │ + rsbseq ip, r6, r8, lsr r6 │ │ │ │ + @ instruction: 0x006db89c │ │ │ │ + rsbeq r4, sp, r4, asr #25 │ │ │ │ @ instruction: 0xffffe804 │ │ │ │ rsbcc r1, r8, r6, lsl #2 │ │ │ │ - strdeq sp, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, sp, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3094b4 │ │ │ │ ldr r2, [pc, #68] @ 3094b8 │ │ │ │ ldr r1, [pc, #68] @ 3094bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ ldr r1, [r0, #2264] @ 0x8d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 520980 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5239d0 │ │ │ │ - addeq r4, r2, r4, ror #4 │ │ │ │ - rsbeq sp, sp, r0, lsr #25 │ │ │ │ + addeq r4, r2, r4, ror r2 │ │ │ │ strheq sp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sp, sp, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 309594 │ │ │ │ ldr r2, [pc, #188] @ 309598 │ │ │ │ ldr r1, [pc, #188] @ 30959c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #148] @ 3095a0 │ │ │ │ ldr r7, [pc, #148] @ 3095a4 │ │ │ │ ldr r6, [pc, #148] @ 3095a8 │ │ │ │ ldr r5, [pc, #148] @ 3095ac │ │ │ │ mov r4, r0 │ │ │ │ @@ -197079,17 +197079,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r4, [r2], ip │ │ │ │ - rsbeq sp, sp, r0, lsr ip │ │ │ │ - rsbeq sp, sp, r8, asr #24 │ │ │ │ + addeq r4, r2, ip, lsl #4 │ │ │ │ + rsbeq sp, sp, r0, asr #24 │ │ │ │ + rsbeq sp, sp, r8, asr ip │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @@ -197155,48 +197155,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 3096f0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addeq r4, r2, ip, ror #2 │ │ │ │ - rsbeq sp, sp, r8, lsl lr │ │ │ │ - rsbeq sp, sp, r4, lsr #29 │ │ │ │ - rsbeq sp, sp, ip, ror lr │ │ │ │ - rsbeq sp, sp, r4, lsr lr │ │ │ │ - rsbeq sp, sp, r0, asr #28 │ │ │ │ - strdeq sp, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq sp, sp, r0, lsr #27 │ │ │ │ - rsbeq sp, sp, r4, asr lr │ │ │ │ + addeq r4, r2, ip, ror r1 │ │ │ │ + rsbeq sp, sp, r8, lsr #28 │ │ │ │ + strheq sp, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, sp, ip, lsl #29 │ │ │ │ + rsbeq sp, sp, r4, asr #28 │ │ │ │ + rsbeq sp, sp, r0, asr lr │ │ │ │ + rsbeq sp, sp, r8, lsl #28 │ │ │ │ + strheq sp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sp, sp, r4, ror #28 │ │ │ │ + rsbeq sp, sp, ip, ror #28 │ │ │ │ rsbeq sp, sp, ip, asr lr │ │ │ │ - rsbeq sp, sp, ip, asr #28 │ │ │ │ - rsbeq sp, sp, r8, lsl #27 │ │ │ │ + @ instruction: 0x006ddd98 │ │ │ │ ldr r0, [pc, #8] @ 309704 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq fp, fp, r8, asr r7 │ │ │ │ ldr r1, [pc, #8] @ 309718 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9907a4 │ │ │ │ - rsbeq pc, ip, r4, lsl r3 @ │ │ │ │ + b 9907ac │ │ │ │ + rsbeq pc, ip, r4, lsr #6 │ │ │ │ ldr r3, [pc, #28] @ 309740 │ │ │ │ ldr r2, [pc, #28] @ 309744 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 309748 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009a13f0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq pc, ip, ip, ror #5 │ │ │ │ + strdeq pc, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3098bc │ │ │ │ mov r8, r3 │ │ │ │ @@ -197212,15 +197212,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 3098cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 3098d0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #288] @ 3098d4 │ │ │ │ ldr r3, [pc, #288] @ 3098d8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -197263,46 +197263,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3098ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3097d8 │ │ │ │ ldr r0, [pc, #76] @ 3098f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3097d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r8, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r3, [r2], r4 │ │ │ │ + addeq r3, r2, r4, ror #31 │ │ │ │ + rsbeq sp, sp, ip, lsl #27 │ │ │ │ rsbeq sp, sp, ip, ror sp │ │ │ │ - rsbeq sp, sp, ip, ror #26 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r1, sl, r0, ror #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, sl, r4, lsr r3 │ │ │ │ andeq r1, r0, r8, lsr #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006ddc9c │ │ │ │ - rsbeq sp, sp, r4, asr #25 │ │ │ │ + rsbeq sp, sp, ip, lsr #25 │ │ │ │ + ldrdeq sp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 309a50 │ │ │ │ ldr r2, [pc, #324] @ 309a54 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197337,15 +197337,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 309a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 309940 │ │ │ │ ldr r3, [pc, #192] @ 309a6c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309954 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -197359,49 +197359,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 309a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 309954 │ │ │ │ ldr r2, [pc, #92] @ 309a78 │ │ │ │ ldr r3, [pc, #52] @ 309a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 309a4c │ │ │ │ ldr r0, [pc, #60] @ 309a7c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r8, lsl #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009a11f4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009a11b8 │ │ │ │ - rsbeq sp, sp, r0, lsl ip │ │ │ │ + rsbeq sp, sp, r0, lsr #24 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, sp, ip, asr #23 │ │ │ │ - ldrsheq r1, [sl], r8 │ │ │ │ ldrdeq sp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsheq r1, [sl], r8 │ │ │ │ + rsbeq sp, sp, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 309c74 │ │ │ │ ldr r0, [pc, #476] @ 309c78 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -197454,21 +197454,21 @@ │ │ │ │ beq 309c40 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 309c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 309ad4 │ │ │ │ ldr r3, [pc, #256] @ 309c98 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309ad4 │ │ │ │ ldr r3, [pc, #224] @ 309c8c │ │ │ │ @@ -197484,36 +197484,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 309c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 309ad4 │ │ │ │ ldr r2, [pc, #144] @ 309ca0 │ │ │ │ ldr r3, [pc, #100] @ 309c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 309c70 │ │ │ │ ldr r0, [pc, #112] @ 309ca4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #96] @ 309ca8 │ │ │ │ ldr r3, [pc, #44] @ 309c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -197527,21 +197527,21 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, sl, ip, asr r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, sl, r8, lsr r0 │ │ │ │ andeq r3, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, sp, r8, lsr fp │ │ │ │ + rsbeq sp, sp, r8, asr #22 │ │ │ │ andeq r3, r0, r0, lsr #7 │ │ │ │ - rsbeq sp, sp, r4, asr sl │ │ │ │ + rsbeq sp, sp, r4, ror #20 │ │ │ │ addseq r0, sl, r4, lsl #30 │ │ │ │ - rsbeq sp, sp, ip, asr sl │ │ │ │ + rsbeq sp, sp, ip, ror #20 │ │ │ │ addseq r0, sl, ip, asr #29 │ │ │ │ - @ instruction: 0x006dda90 │ │ │ │ + rsbeq sp, sp, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 309e24 │ │ │ │ ldr lr, [pc, #348] @ 309e28 │ │ │ │ ldr ip, [pc, #348] @ 309e2c │ │ │ │ @@ -197557,15 +197557,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #288] @ 309e38 │ │ │ │ ldr r3, [pc, #288] @ 309e3c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -197606,48 +197606,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 309e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 309d30 │ │ │ │ ldr r0, [pc, #76] @ 309e54 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 309d30 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - umulleq r3, r2, r8, sl │ │ │ │ + addeq r3, r2, r8, lsr #21 │ │ │ │ addseq r0, sl, r0, asr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, sp, ip, lsl #16 │ │ │ │ - rsbeq sp, sp, r0, lsr #16 │ │ │ │ + rsbeq sp, sp, ip, lsl r8 │ │ │ │ + rsbeq sp, sp, r0, lsr r8 │ │ │ │ @ instruction: 0x009a0dfc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009a0ddc │ │ │ │ andeq r4, r0, r4, asr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, sp, r4, lsr r9 │ │ │ │ - rsbeq sp, sp, r0, ror r9 │ │ │ │ + rsbeq sp, sp, r4, asr #18 │ │ │ │ + rsbeq sp, sp, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 30a140 │ │ │ │ @@ -197795,15 +197795,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 309ee4 │ │ │ │ @@ -197828,30 +197828,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 30a188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ addseq r0, sl, r0, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r2, r1, asr r8 │ │ │ │ + addeq r3, r2, r1, ror #16 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x009a0bf0 │ │ │ │ - addeq r3, r2, r8, ror #15 │ │ │ │ + strdeq r3, [r2], r8 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - strheq sp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sp, sp, r8, asr #15 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - rsbeq sp, sp, r0, ror #14 │ │ │ │ - addeq r3, r2, r8, ror r6 │ │ │ │ - rsbeq sp, sp, r8, lsl #8 │ │ │ │ + rsbeq sp, sp, r0, ror r7 │ │ │ │ + addeq r3, r2, r8, lsl #13 │ │ │ │ + rsbeq sp, sp, r8, lsl r4 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addeq r3, r2, r0, asr #12 │ │ │ │ - ldrdeq sp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r3, r2, r0, asr r6 │ │ │ │ + rsbeq sp, sp, r0, ror #7 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 30a298 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -197860,34 +197860,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 30a29c │ │ │ │ ldr r1, [pc, #228] @ 30a2a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #208] @ 30a2a4 │ │ │ │ ldr r1, [pc, #208] @ 30a2a8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 30a2ac │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #144] @ 30a2b0 │ │ │ │ ldr r2, [pc, #144] @ 30a2b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -197912,19 +197912,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r2, r0, asr #11 │ │ │ │ - rsbeq lr, ip, ip, ror r2 │ │ │ │ - rsbseq fp, r6, r4, lsl #16 │ │ │ │ - rsbeq sp, sp, r0, lsl r6 │ │ │ │ - rsbeq sp, sp, ip, lsr #12 │ │ │ │ + ldrdeq r3, [r2], r0 │ │ │ │ + rsbeq lr, ip, ip, lsl #5 │ │ │ │ + rsbseq fp, r6, r4, lsl r8 │ │ │ │ + rsbeq sp, sp, r0, lsr #12 │ │ │ │ + rsbeq sp, sp, ip, lsr r6 │ │ │ │ addseq r7, r7, ip, lsl r5 │ │ │ │ addeq sl, fp, r4, lsr ip │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -197951,15 +197951,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 30a4ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 30a474 │ │ │ │ ldr r8, [pc, #356] @ 30a4b0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -197983,34 +197983,34 @@ │ │ │ │ beq 30a3a8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a3e4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 30a358 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 24980c │ │ │ │ b 30a3b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ ldr r2, [pc, #168] @ 30a4b4 │ │ │ │ ldr r3, [pc, #144] @ 30a4a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198040,27 +198040,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r2, r0, lsl #9 │ │ │ │ + umulleq r3, r2, r0, r4 │ │ │ │ addseq r0, sl, r8, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq sp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq sp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, sp, r8, lsl #4 │ │ │ │ + rsbeq sp, sp, r8, lsl #4 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r0, sl, r8, lsl #14 │ │ │ │ - addeq r3, r2, r0, lsl r3 │ │ │ │ - rsbeq sp, sp, r4, ror #7 │ │ │ │ - rsbeq sp, sp, r0, lsr #1 │ │ │ │ + addeq r3, r2, r0, lsr #6 │ │ │ │ + strdeq sp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + strheq sp, [sp], #-0 @ │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - rsbeq sp, sp, r0, lsr #7 │ │ │ │ + strheq sp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -198084,32 +198084,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30a618 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ ldr ip, [pc, #236] @ 30a650 │ │ │ │ ldr r2, [pc, #236] @ 30a654 │ │ │ │ ldr r1, [pc, #236] @ 30a658 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a62c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a59c │ │ │ │ @@ -198150,17 +198150,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 30a5bc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r8, lsl r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r3, [r2], ip │ │ │ │ - rsbeq sp, sp, r4, ror r2 │ │ │ │ - @ instruction: 0x006dd290 │ │ │ │ + addeq r3, r2, ip, lsl #4 │ │ │ │ + rsbeq sp, sp, r4, lsl #5 │ │ │ │ + rsbeq sp, sp, r0, lsr #5 │ │ │ │ addseq r0, sl, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -198207,15 +198207,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 30a7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r0, [pc, #152] @ 30a7d8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198225,45 +198225,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 30a7e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #96] @ 30a7e8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e7c68 │ │ │ │ + bl 6e7c70 │ │ │ │ ldr r0, [pc, #88] @ 30a7ec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 30a7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 30a738 │ │ │ │ ldr r0, [pc, #48] @ 30a7f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 30a738 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - rsbeq sp, sp, ip, ror #2 │ │ │ │ + rsbeq sp, sp, ip, ror r1 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r3, r2, r0 │ │ │ │ - rsbeq sp, sp, r0, lsl #1 │ │ │ │ - @ instruction: 0x006dd094 │ │ │ │ - rsbeq sp, sp, ip, asr #1 │ │ │ │ + addeq r3, r2, r0, lsl r0 │ │ │ │ + @ instruction: 0x006dd090 │ │ │ │ + rsbeq sp, sp, r4, lsr #1 │ │ │ │ + ldrdeq sp, [sp], #-12 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsbeq sp, sp, ip, lsl #2 │ │ │ │ - strheq sp, [sp], #-4 @ │ │ │ │ + rsbeq sp, sp, ip, lsl r1 │ │ │ │ + rsbeq sp, sp, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 30a9a0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 30a9a4 │ │ │ │ @@ -198280,15 +198280,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30a88c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -198296,33 +198296,33 @@ │ │ │ │ bhi 30a88c │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a984 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ ldr ip, [pc, #240] @ 30a9a8 │ │ │ │ ldr r2, [pc, #240] @ 30a9ac │ │ │ │ ldr r1, [pc, #240] @ 30a9b0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a96c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a8f0 │ │ │ │ @@ -198364,17 +198364,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 24980c │ │ │ │ b 30a89c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r0, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r2, r8, lsr #29 │ │ │ │ - rsbeq ip, sp, r0, lsr #30 │ │ │ │ - rsbeq ip, sp, ip, lsr pc │ │ │ │ + @ instruction: 0x00822eb8 │ │ │ │ + rsbeq ip, sp, r0, lsr pc │ │ │ │ + rsbeq ip, sp, ip, asr #30 │ │ │ │ addseq r0, sl, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 30aab4 │ │ │ │ ldr r7, [pc, #228] @ 30aab8 │ │ │ │ @@ -198383,15 +198383,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 30aac0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #196] @ 30aac4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30aa94 │ │ │ │ ldr r3, [pc, #180] @ 30aac8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -198431,22 +198431,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 30aad4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - umulleq r2, r2, r0, sp @ │ │ │ │ - rsbeq ip, sp, r4, lsr #22 │ │ │ │ - rsbeq ip, sp, ip, lsr #22 │ │ │ │ + addeq r2, r2, r0, lsr #27 │ │ │ │ + rsbeq ip, sp, r4, lsr fp │ │ │ │ + rsbeq ip, sp, ip, lsr fp │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ addseq r0, sl, r8, lsl r1 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - strdeq sp, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq ip, sp, r0, asr #28 │ │ │ │ + rsbeq lr, ip, ip │ │ │ │ + rsbeq ip, sp, r0, asr lr │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 30abf0 │ │ │ │ ldr r2, [pc, #256] @ 30abf4 │ │ │ │ @@ -198461,15 +198461,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 30ab5c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e3574 │ │ │ │ + bl 6e357c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30ab5c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30ab68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -198480,15 +198480,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 309708 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 30abcc │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -198512,15 +198512,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 30a7f8 │ │ │ │ cmp r4, #0 │ │ │ │ bne 30ab1c │ │ │ │ b 30ab5c │ │ │ │ addseq r0, sl, r4, lsr #32 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq sp, ip, r4, lsl pc │ │ │ │ + rsbeq sp, ip, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 30afe0 │ │ │ │ @@ -198542,15 +198542,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ad2c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3574 │ │ │ │ + bl 6e357c │ │ │ │ ldr r9, [pc, #888] @ 30aff4 │ │ │ │ ldr r8, [pc, #888] @ 30aff8 │ │ │ │ ldr sl, [pc, #888] @ 30affc │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -198617,29 +198617,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30af74 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ ldr r2, [pc, #588] @ 30b004 │ │ │ │ ldr r1, [pc, #588] @ 30b008 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30af54 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30ade4 │ │ │ │ @@ -198653,15 +198653,15 @@ │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ad2c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3574 │ │ │ │ + bl 6e357c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30ac9c │ │ │ │ ldr r2, [pc, #460] @ 30b00c │ │ │ │ ldr r3, [pc, #416] @ 30afe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198681,28 +198681,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30afa8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ ldr r1, [pc, #344] @ 30b010 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30af88 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30aee0 │ │ │ │ @@ -198722,15 +198722,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 30acbc │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198766,26 +198766,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0099fef4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r9, r0, ror #29 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrdeq sp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ - addeq r2, r2, r4, ror #21 │ │ │ │ - addeq r2, r2, r0, ror #21 │ │ │ │ - rsbeq ip, sp, ip, asr fp │ │ │ │ + rsbeq sp, ip, r0, ror #27 │ │ │ │ + strdeq r2, [r2], r4 │ │ │ │ + strdeq r2, [r2], r0 │ │ │ │ + rsbeq ip, sp, ip, ror #22 │ │ │ │ addseq pc, r9, r0, ror #27 │ │ │ │ - rsbeq ip, sp, ip, lsr #20 │ │ │ │ - rsbeq ip, sp, r8, asr #20 │ │ │ │ + rsbeq ip, sp, ip, lsr sl │ │ │ │ + rsbeq ip, sp, r8, asr sl │ │ │ │ @ instruction: 0x0099fcd4 │ │ │ │ - rsbeq ip, sp, r4, asr r9 │ │ │ │ - umulleq r2, r2, ip, r7 @ │ │ │ │ - rsbeq ip, sp, r0, lsr r5 │ │ │ │ - rsbeq ip, sp, r8, lsr #18 │ │ │ │ + rsbeq ip, sp, r4, ror #18 │ │ │ │ + addeq r2, r2, ip, lsr #15 │ │ │ │ + rsbeq ip, sp, r0, asr #10 │ │ │ │ + rsbeq ip, sp, r8, lsr r9 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 30b2a8 │ │ │ │ @@ -198811,15 +198811,15 @@ │ │ │ │ beq 30b098 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30b114 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 30b124 │ │ │ │ ldr r3, [pc, #504] @ 30b2b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -198889,25 +198889,25 @@ │ │ │ │ b 30b0d0 │ │ │ │ ldr r9, [pc, #260] @ 30b2d0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 30b140 │ │ │ │ ldr r0, [pc, #252] @ 30b2d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 30b0c8 │ │ │ │ bl 523158 │ │ │ │ b 30b1bc │ │ │ │ ldr r1, [pc, #228] @ 30b2d8 │ │ │ │ ldr r0, [pc, #228] @ 30b2dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b0c8 │ │ │ │ ldr r3, [pc, #204] @ 30b2e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b154 │ │ │ │ ldr r3, [pc, #140] @ 30b2b4 │ │ │ │ @@ -198923,49 +198923,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30b2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b154 │ │ │ │ ldr r0, [pc, #88] @ 30b2ec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b154 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099fad0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq pc, r9, r4, sl @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq pc, r9, ip, lsr sl @ │ │ │ │ - rsbeq ip, sp, r4, lsl #7 │ │ │ │ + @ instruction: 0x006dc394 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x006cd898 │ │ │ │ - rsbeq ip, sp, r0, ror #5 │ │ │ │ - rsbeq ip, sp, r4, lsl r8 │ │ │ │ - addeq r2, r2, r0, ror r5 │ │ │ │ - rsbeq ip, sp, ip, lsr #14 │ │ │ │ + rsbeq sp, ip, r8, lsr #17 │ │ │ │ + strdeq ip, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, sp, r4, lsr #16 │ │ │ │ + addeq r2, r2, r0, lsl #11 │ │ │ │ + rsbeq ip, sp, ip, lsr r7 │ │ │ │ andeq r1, r0, ip, ror r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, sp, r8, ror #13 │ │ │ │ - rsbeq ip, sp, ip, lsl r7 │ │ │ │ + strdeq ip, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq ip, sp, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 30b5b8 │ │ │ │ ldr lr, [pc, #688] @ 30b5bc │ │ │ │ ldr ip, [pc, #688] @ 30b5c0 │ │ │ │ @@ -198981,22 +198981,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 30b5cc │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3574 │ │ │ │ + bl 6e357c │ │ │ │ cmp r0, r4 │ │ │ │ bne 30b3b4 │ │ │ │ ldr r2, [pc, #596] @ 30b5d0 │ │ │ │ ldr r3, [pc, #576] @ 30b5c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199025,29 +199025,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea020 │ │ │ │ + bl 6ea028 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30b514 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30b424 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30b500 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #4 │ │ │ │ bne 30b3d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30b3d4 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199067,15 +199067,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2489d8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -199123,42 +199123,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 30b5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b3c8 │ │ │ │ ldr r0, [pc, #68] @ 30b5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b3c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r2, r2, r8, asr r4 │ │ │ │ + addeq r2, r2, r8, ror #8 │ │ │ │ addseq pc, r9, r0, lsl #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq ip, [sp], #-16 @ │ │ │ │ - rsbeq ip, sp, r4, ror #3 │ │ │ │ + rsbeq ip, sp, r0, ror #3 │ │ │ │ + strdeq ip, [sp], #-20 @ 0xffffffec @ │ │ │ │ @ instruction: 0x0099f7b8 │ │ │ │ umullseq pc, r9, r8, r7 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x006cd594 │ │ │ │ + rsbeq sp, ip, r4, lsr #11 │ │ │ │ andeq r4, r0, r8, lsl sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, sp, ip, ror #8 │ │ │ │ - rsbeq ip, sp, r0, lsr #9 │ │ │ │ + rsbeq ip, sp, ip, ror r4 │ │ │ │ + strheq ip, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 30c2d8 │ │ │ │ ldr r3, [pc, #3276] @ 30c2dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199201,15 +199201,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 30b730 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, r7 │ │ │ │ beq 30b764 │ │ │ │ ldr r3, [pc, #3116] @ 30c2fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30ba5c │ │ │ │ @@ -199279,30 +199279,30 @@ │ │ │ │ beq 30b7e8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 30ba48 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ ldr r1, [pc, #2800] @ 30c308 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ b 30b6dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -199395,15 +199395,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 30bc58 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, r4 │ │ │ │ beq 30bc68 │ │ │ │ ldr r3, [pc, #2340] @ 30c2fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30bd84 │ │ │ │ @@ -199438,15 +199438,15 @@ │ │ │ │ bl 24980c │ │ │ │ b 30b7f8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 30c318 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b6dc │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 30bb40 │ │ │ │ ldr r3, [pc, #2160] @ 30c2fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -199482,26 +199482,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 30c328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30ba98 │ │ │ │ ldr r0, [pc, #2020] @ 30c32c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 30b9e4 │ │ │ │ ldr r3, [pc, #2004] @ 30c330 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b780 │ │ │ │ ldr r3, [pc, #1932] @ 30c2fc │ │ │ │ @@ -199520,49 +199520,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 30c334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b780 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, sl │ │ │ │ beq 30b878 │ │ │ │ ldr r3, [pc, #1784] @ 30c2fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30b9e4 │ │ │ │ ldr r1, [pc, #1824] @ 30c338 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 30c33c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b9e4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 30c310 │ │ │ │ bne 30b964 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 30b95c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -199579,29 +199579,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 30b7c4 │ │ │ │ ldr r7, [pc, #1700] @ 30c340 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r3, [pc, #1684] @ 30c344 │ │ │ │ ldr r2, [pc, #1684] @ 30c348 │ │ │ │ ldr r1, [pc, #1684] @ 30c34c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e7c68 │ │ │ │ + bl 6e7c70 │ │ │ │ b 30b9e4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bec0 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bea4 │ │ │ │ @@ -199625,32 +199625,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 309708 │ │ │ │ b 30b908 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 30c358 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b780 │ │ │ │ ldr r0, [pc, #1520] @ 30c35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30ba98 │ │ │ │ ldr r0, [pc, #1508] @ 30c360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30bac4 │ │ │ │ ldr r1, [pc, #1496] @ 30c364 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 30c368 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30b9e4 │ │ │ │ ldr r3, [pc, #1468] @ 30c36c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bc78 │ │ │ │ ldr r3, [pc, #1336] @ 30c2fc │ │ │ │ @@ -199666,22 +199666,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 30c370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30bc78 │ │ │ │ ldr r3, [pc, #1352] @ 30c374 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b888 │ │ │ │ ldr r3, [pc, #1212] @ 30c2fc │ │ │ │ @@ -199697,30 +199697,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 30c378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b888 │ │ │ │ ldr r7, [pc, #1232] @ 30c37c │ │ │ │ add r7, pc, r7 │ │ │ │ b 30bd04 │ │ │ │ ldr r0, [pc, #1224] @ 30c380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30ba98 │ │ │ │ ldr r3, [pc, #1212] @ 30c384 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bcf0 │ │ │ │ ldr r3, [pc, #1056] @ 30c2fc │ │ │ │ @@ -199736,38 +199736,38 @@ │ │ │ │ beq 30bf68 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 30c388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30bcf0 │ │ │ │ ldr r0, [pc, #1096] @ 30c38c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30bc78 │ │ │ │ ldr r0, [pc, #1080] @ 30c390 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b888 │ │ │ │ ldr r0, [pc, #1060] @ 30c394 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30bcf0 │ │ │ │ ldr r2, [pc, #1044] @ 30c398 │ │ │ │ ldr r3, [pc, #852] @ 30c2dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -199803,44 +199803,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 30c068 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 30c078 │ │ │ │ ldr r3, [pc, #704] @ 30c2fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30c210 │ │ │ │ ldr r1, [pc, #844] @ 30c39c │ │ │ │ ldr r0, [pc, #844] @ 30c3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30c210 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 24980c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 30c1e8 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b88 │ │ │ │ @@ -199912,28 +199912,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ mov r0, sl │ │ │ │ bl 248ce4 │ │ │ │ b 30b7c4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 30c3ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 30c310 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 248ce4 │ │ │ │ b 30b7c4 │ │ │ │ @@ -199956,90 +199956,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30c120 │ │ │ │ ldr r0, [pc, #260] @ 30c3b4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 30c214 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30c120 │ │ │ │ addseq pc, r9, r8, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0099f4f8 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq sp, ip, r8, asr #7 │ │ │ │ + ldrdeq sp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + strdeq r2, [r2], r0 │ │ │ │ + rsbeq ip, sp, r0, ror #2 │ │ │ │ addeq r2, r2, r0, ror #1 │ │ │ │ - rsbeq ip, sp, r0, asr r1 │ │ │ │ - ldrdeq r2, [r2], r0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r1, r2, r6, asr #31 │ │ │ │ - strdeq fp, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sp, ip, r8, ror #2 │ │ │ │ + ldrdeq r1, [r2], r6 │ │ │ │ + rsbeq ip, sp, r4 │ │ │ │ + rsbeq sp, ip, r8, ror r1 │ │ │ │ andeq r8, r0, r1 │ │ │ │ ldrsheq pc, [r9], r8 @ │ │ │ │ - strheq fp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, sp, r8, asr #29 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r4, lsl ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, sp, r4, ror #5 │ │ │ │ - rsbeq ip, sp, r4, asr r3 │ │ │ │ + strdeq ip, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, sp, r4, ror #6 │ │ │ │ andeq r4, r0, ip, lsr #26 │ │ │ │ - rsbeq fp, sp, r8, lsr #29 │ │ │ │ - addeq r1, r2, r8, asr #22 │ │ │ │ - strdeq fp, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - strheq ip, [sp], #-8 @ │ │ │ │ - @ instruction: 0x00821ab0 │ │ │ │ - rsbeq fp, sp, ip, lsr #22 │ │ │ │ - rsbeq fp, sp, r8, asr #22 │ │ │ │ + strheq fp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r1, r2, r8, asr fp │ │ │ │ + rsbeq fp, sp, ip, lsl #26 │ │ │ │ + rsbeq ip, sp, r8, asr #1 │ │ │ │ + addeq r1, r2, r0, asr #21 │ │ │ │ + rsbeq fp, sp, ip, lsr fp │ │ │ │ + rsbeq fp, sp, r8, asr fp │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq ip, ip, r0, lsl sp │ │ │ │ - rsbeq fp, sp, r8, ror #26 │ │ │ │ - @ instruction: 0x006dbd90 │ │ │ │ - rsbeq ip, sp, r8, rrx │ │ │ │ - ldrdeq r1, [r2], r4 │ │ │ │ - rsbeq fp, sp, r8, lsl #23 │ │ │ │ + rsbeq ip, ip, r0, lsr #26 │ │ │ │ + rsbeq fp, sp, r8, ror sp │ │ │ │ + rsbeq fp, sp, r0, lsr #27 │ │ │ │ + rsbeq ip, sp, r8, ror r0 │ │ │ │ + addeq r1, r2, r4, ror #19 │ │ │ │ + @ instruction: 0x006dbb98 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ - rsbeq fp, sp, r4, ror #27 │ │ │ │ + strdeq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq fp, sp, ip, lsl lr │ │ │ │ + rsbeq fp, sp, ip, lsr #28 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - rsbeq fp, sp, ip, lsr #31 │ │ │ │ + strheq fp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ - rsbeq fp, sp, r0, asr #28 │ │ │ │ - rsbeq fp, sp, r8, lsl sp │ │ │ │ - strheq fp, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq fp, sp, r0, asr #28 │ │ │ │ + rsbeq fp, sp, r0, asr lr │ │ │ │ + rsbeq fp, sp, r8, lsr #26 │ │ │ │ + rsbeq fp, sp, r0, asr #27 │ │ │ │ + rsbeq fp, sp, r0, asr lr │ │ │ │ umullseq lr, r9, r0, fp │ │ │ │ - addeq r1, r2, r4, lsl r7 │ │ │ │ - rsbeq fp, sp, r8, asr #17 │ │ │ │ - rsbeq fp, sp, r8, ror #21 │ │ │ │ - rsbeq fp, sp, r4, lsl #21 │ │ │ │ - rsbeq fp, sp, r4, lsr #18 │ │ │ │ + addeq r1, r2, r4, lsr #14 │ │ │ │ + ldrdeq fp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq fp, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x006dba94 │ │ │ │ + rsbeq fp, sp, r4, lsr r9 │ │ │ │ andeq r1, r0, r0, lsl r6 │ │ │ │ - rsbeq fp, sp, ip, lsr r7 │ │ │ │ + rsbeq fp, sp, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 30c6b0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -200054,27 +200054,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 30c6c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #680] @ 30c6c4 │ │ │ │ ldr r1, [pc, #680] @ 30c6c8 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 30c6cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 30c6d0 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 545364 │ │ │ │ ldr r3, [pc, #636] @ 30c6d4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -200127,15 +200127,15 @@ │ │ │ │ bl 309708 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 30c5e0 │ │ │ │ cmp r5, #1 │ │ │ │ beq 30c5fc │ │ │ │ mov r0, r8 │ │ │ │ - bl 990308 │ │ │ │ + bl 990310 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -200148,36 +200148,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 248ce4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 5239d0 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 990308 │ │ │ │ + bl 990310 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e6060 │ │ │ │ + bl 6e6068 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e6060 │ │ │ │ + bl 6e6068 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e6060 │ │ │ │ + bl 6e6068 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e6060 │ │ │ │ + bl 6e6068 │ │ │ │ ldr r2, [pc, #308] @ 30c6e8 │ │ │ │ ldr r3, [pc, #256] @ 30c6b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30c6ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e6be4 │ │ │ │ + b 6e6bec │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 520980 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 30c530 │ │ │ │ @@ -200207,49 +200207,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30c6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30c464 │ │ │ │ ldr r0, [pc, #92] @ 30c6fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30c464 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - umulleq r1, r2, r4, r3 │ │ │ │ + addeq r1, r2, r4, lsr #7 │ │ │ │ addseq lr, r9, r0, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, sp, ip, ror #7 │ │ │ │ - rsbeq fp, sp, r4, lsl #8 │ │ │ │ - ldrdeq fp, [sp], #-12 @ │ │ │ │ - strdeq fp, [sp], #-0 @ │ │ │ │ + strdeq fp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq fp, sp, r4, lsl r4 │ │ │ │ + rsbeq fp, sp, ip, ror #1 │ │ │ │ + rsbeq fp, sp, r0, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ addseq lr, r9, r0, ror #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq ip, ip, ip, lsl #11 │ │ │ │ + @ instruction: 0x006cc59c │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ addseq lr, r9, r0, ror #10 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, sp, r8, lsr r8 │ │ │ │ - rsbeq fp, sp, ip, asr r8 │ │ │ │ + rsbeq fp, sp, r8, asr #16 │ │ │ │ + rsbeq fp, sp, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 30cb84 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 30cb88 │ │ │ │ @@ -200275,26 +200275,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 30cba0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #1044] @ 30cba4 │ │ │ │ ldr r1, [pc, #1044] @ 30cba8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #1008] @ 30cbac │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -200339,15 +200339,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 248b88 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6c60 │ │ │ │ + bl 6e6c68 │ │ │ │ ldr r3, [pc, #808] @ 30cbb8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 30cbbc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -200355,37 +200355,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e5fb4 │ │ │ │ + bl 6e5fbc │ │ │ │ ldr r2, [pc, #752] @ 30cbc0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fb4 │ │ │ │ + bl 6e5fbc │ │ │ │ ldr r2, [pc, #732] @ 30cbc4 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fb4 │ │ │ │ + bl 6e5fbc │ │ │ │ ldr r2, [pc, #712] @ 30cbc8 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fb4 │ │ │ │ + bl 6e5fbc │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -200415,36 +200415,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 30cbd8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r7 │ │ │ │ bl 30c3b8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 30ca0c │ │ │ │ ldr r3, [pc, #516] @ 30cbdc │ │ │ │ ldr ip, [pc, #516] @ 30cbe0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 30cbe4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 30cbe8 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #472] @ 30cbec │ │ │ │ ldr r3, [pc, #368] @ 30cb88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200465,28 +200465,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 30cbfc │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30ca00 │ │ │ │ ldr r3, [pc, #372] @ 30cc00 │ │ │ │ ldr ip, [pc, #372] @ 30cc04 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 30cc08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 30cc0c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30ca00 │ │ │ │ ldr r3, [pc, #336] @ 30cc10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 30c7e8 │ │ │ │ ldr r3, [pc, #320] @ 30cc14 │ │ │ │ @@ -200501,89 +200501,89 @@ │ │ │ │ beq 30cb6c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30cc1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30c7e8 │ │ │ │ ldr r1, [pc, #232] @ 30cc20 │ │ │ │ ldr r3, [pc, #232] @ 30cc24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 30cc28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 30cc2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 30cc30 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30c9b8 │ │ │ │ ldr r0, [pc, #192] @ 30cc34 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30c7e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099e3f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0099e3d8 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r1, r2, r0, lsl r0 │ │ │ │ - rsbeq sl, sp, r8, lsr #27 │ │ │ │ - @ instruction: 0x006dad94 │ │ │ │ + addeq r1, r2, r0, lsr #32 │ │ │ │ + strheq sl, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sl, sp, r4, lsr #27 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - rsbeq fp, sp, ip, asr #32 │ │ │ │ - rsbeq fp, sp, r8, ror r0 │ │ │ │ + rsbeq fp, sp, ip, asr r0 │ │ │ │ + rsbeq fp, sp, r8, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r4, asr #15 │ │ │ │ + ldrdeq fp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - ldrdeq r0, [r2], r0 @ │ │ │ │ - rsbeq fp, sp, r4, asr r6 │ │ │ │ - rsbeq sl, sp, ip, asr fp │ │ │ │ + addeq r0, r2, r0, ror #27 │ │ │ │ + rsbeq fp, sp, r4, ror #12 │ │ │ │ + rsbeq sl, sp, ip, ror #22 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addeq r0, r2, r4, lsl #27 │ │ │ │ - ldrdeq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sl, sp, ip, lsl #22 │ │ │ │ + umulleq r0, r2, r4, sp │ │ │ │ + rsbeq fp, sp, r4, ror #11 │ │ │ │ + rsbeq sl, sp, ip, lsl fp │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ addseq lr, r9, r0, lsl #2 │ │ │ │ - addeq r0, r2, r0, lsl #26 │ │ │ │ - rsbeq fp, sp, ip, lsl r5 │ │ │ │ - rsbeq sl, sp, ip, lsl #21 │ │ │ │ + addeq r0, r2, r0, lsl sp │ │ │ │ + rsbeq fp, sp, ip, lsr #10 │ │ │ │ + @ instruction: 0x006daa9c │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq r0, r2, ip, asr #25 │ │ │ │ - rsbeq fp, sp, r4, lsl #10 │ │ │ │ - rsbeq sl, sp, r8, asr sl │ │ │ │ + ldrdeq r0, [r2], ip │ │ │ │ + rsbeq fp, sp, r4, lsl r5 │ │ │ │ + rsbeq sl, sp, r8, ror #20 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r0, lsr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, sp, r0, lsl #8 │ │ │ │ - strheq sl, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r0, r2, r8, lsl ip │ │ │ │ - rsbeq fp, sp, r0, ror #9 │ │ │ │ - rsbeq sl, sp, r0, lsr #19 │ │ │ │ + rsbeq fp, sp, r0, lsl r4 │ │ │ │ + rsbeq sl, sp, r8, asr #19 │ │ │ │ + addeq r0, r2, r8, lsr #24 │ │ │ │ + strdeq fp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq sl, [sp], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq fp, sp, r4, ror #7 │ │ │ │ + strdeq fp, [sp], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 30ce38 │ │ │ │ ldr ip, [pc, #488] @ 30ce3c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -200599,25 +200599,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 30ce48 │ │ │ │ ldr r3, [pc, #448] @ 30ce4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #432] @ 30ce50 │ │ │ │ ldr r3, [pc, #432] @ 30ce54 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 30cd9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e3574 │ │ │ │ + bl 6e357c │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cd0c │ │ │ │ ldr r2, [pc, #392] @ 30ce58 │ │ │ │ ldr r3, [pc, #364] @ 30ce40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200631,15 +200631,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ea020 │ │ │ │ + bl 6ea028 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30cd68 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 2489d8 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -200649,15 +200649,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6ea020 │ │ │ │ + bl 6ea028 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 30cd28 │ │ │ │ ldr r2, [pc, #236] @ 30ce5c │ │ │ │ ldr r3, [pc, #204] @ 30ce40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200687,46 +200687,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30ce6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30ccb8 │ │ │ │ ldr r0, [pc, #76] @ 30ce70 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30ccb8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r2, r4, lsl fp │ │ │ │ + addeq r0, r2, r4, lsr #22 │ │ │ │ @ instruction: 0x0099deb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, sp, r8, ror r8 │ │ │ │ - rsbeq sl, sp, ip, lsl #17 │ │ │ │ + rsbeq sl, sp, r8, lsl #17 │ │ │ │ + @ instruction: 0x006da89c │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq sp, r9, r4, ror lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, r9, r4, asr #28 │ │ │ │ addseq sp, r9, r4, lsr #27 │ │ │ │ andeq r1, r0, r4, asr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, sp, ip, asr #4 │ │ │ │ - rsbeq fp, sp, r4, lsl #5 │ │ │ │ + rsbeq fp, sp, ip, asr r2 │ │ │ │ + @ instruction: 0x006db294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 30d120 │ │ │ │ ldr ip, [pc, #660] @ 30d124 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200742,22 +200742,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 30d130 │ │ │ │ ldr r3, [pc, #620] @ 30d134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 30d138 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3574 │ │ │ │ + bl 6e357c │ │ │ │ cmp r0, r4 │ │ │ │ bne 30cf3c │ │ │ │ ldr r2, [pc, #572] @ 30d13c │ │ │ │ ldr r3, [pc, #548] @ 30d128 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200787,29 +200787,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea020 │ │ │ │ + bl 6ea028 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30d07c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30cfac │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30d068 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #4 │ │ │ │ bne 30cf5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30cf5c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -200827,15 +200827,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 30d148 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ add r0, r0, #24 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -200877,43 +200877,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 30d158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30cf50 │ │ │ │ ldr r0, [pc, #72] @ 30d15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30cf50 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r0, [r2], r4 │ │ │ │ + addeq r0, r2, r4, ror #17 │ │ │ │ addseq sp, r9, r8, ror ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, sp, ip, lsr r6 │ │ │ │ - rsbeq sl, sp, r0, asr r6 │ │ │ │ + rsbeq sl, sp, ip, asr #12 │ │ │ │ + rsbeq sl, sp, r0, ror #12 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ addseq sp, r9, r4, lsr ip │ │ │ │ addseq sp, r9, r4, lsl ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq fp, ip, r4, lsl sl │ │ │ │ + rsbeq fp, ip, r4, lsr #20 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, sp, r8, ror #31 │ │ │ │ - rsbeq fp, sp, ip, lsl r0 │ │ │ │ + strdeq sl, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, sp, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 30d19c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 502d58 │ │ │ │ @@ -200923,70 +200923,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f65f0 │ │ │ │ addeq r7, fp, ip, ror sp │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq sl, sp, r8, ror #31 │ │ │ │ - rsbseq r8, r2, r0, ror ip │ │ │ │ + strdeq sl, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r8, r2, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 30d2c4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r7, [pc, #232] @ 30d2c8 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 30d2a4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 30d2cc │ │ │ │ ldr r2, [pc, #216] @ 30d2d0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #192] @ 30d2d4 │ │ │ │ ldr r1, [pc, #192] @ 30d2d8 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #152] @ 30d2dc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74baa8 │ │ │ │ + bl 74bab0 │ │ │ │ ldr r1, [pc, #140] @ 30d2e0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 30d2e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #120] @ 30d2e8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -200995,27 +200995,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 30d2f0 │ │ │ │ ldr r0, [pc, #64] @ 30d2f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbeq sl, sp, r4, asr #31 │ │ │ │ + ldrdeq sl, [sp], #-244 @ 0xffffff0c @ │ │ │ │ addseq sp, r9, r8, lsr r9 │ │ │ │ - addeq r0, r2, r8, lsl #15 │ │ │ │ - @ instruction: 0x006daf9c │ │ │ │ - rsbeq fp, ip, ip, lsl r2 │ │ │ │ - @ instruction: 0x0076879c │ │ │ │ - rsbeq r3, sp, ip, lsr r8 │ │ │ │ - rsbeq fp, lr, r0, lsr lr │ │ │ │ + umulleq r0, r2, r8, r7 │ │ │ │ + rsbeq sl, sp, ip, lsr #31 │ │ │ │ + rsbeq fp, ip, ip, lsr #4 │ │ │ │ + rsbseq r8, r6, ip, lsr #15 │ │ │ │ + rsbeq r3, sp, ip, asr #16 │ │ │ │ + rsbeq fp, lr, r0, asr #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r0, r2, ip, asr #13 │ │ │ │ - rsbeq sl, sp, r8, ror #29 │ │ │ │ - rsbseq lr, r3, r4, asr #3 │ │ │ │ + ldrdeq r0, [r2], ip │ │ │ │ + strdeq sl, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsbeq lr, [r3], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 30d3ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201023,41 +201023,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 30d3f0 │ │ │ │ ldr r1, [pc, #204] @ 30d3f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #184] @ 30d3f8 │ │ │ │ ldr r1, [pc, #184] @ 30d3fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #152] @ 30d400 │ │ │ │ ldr r1, [pc, #152] @ 30d404 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #120] @ 30d408 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 30d40c │ │ │ │ ldr r3, [pc, #96] @ 30d410 │ │ │ │ ldr r0, [pc, #96] @ 30d414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -201069,23 +201069,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r0, r2, ip, ror #12 │ │ │ │ - rsbeq fp, ip, r0, lsl r1 │ │ │ │ - @ instruction: 0x00768698 │ │ │ │ - rsbeq sl, sp, r8, ror lr │ │ │ │ - @ instruction: 0x006dae98 │ │ │ │ - ldrdeq r7, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq r0, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r0, r2, ip, ror r6 │ │ │ │ + rsbeq fp, ip, r0, lsr #2 │ │ │ │ + rsbseq r8, r6, r8, lsr #13 │ │ │ │ + rsbeq sl, sp, r8, lsl #29 │ │ │ │ + rsbeq sl, sp, r8, lsr #29 │ │ │ │ + rsbeq r7, sp, r0, ror #17 │ │ │ │ + rsbeq r0, sp, r8, lsl #26 │ │ │ │ addseq r4, r7, r0, asr #9 │ │ │ │ - rsbeq sl, sp, r8, asr #27 │ │ │ │ + ldrdeq sl, [sp], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 30d47c │ │ │ │ @@ -201095,28 +201095,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #40] @ 30d488 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e6bec │ │ │ │ - addeq r0, r2, r8, asr #10 │ │ │ │ - rsbeq sl, sp, ip, asr sp │ │ │ │ - rsbeq sl, sp, r4, asr #26 │ │ │ │ - strheq sl, [sp], #-8 @ │ │ │ │ + b 6e6bf4 │ │ │ │ + addeq r0, r2, r8, asr r5 │ │ │ │ + rsbeq sl, sp, ip, ror #26 │ │ │ │ + rsbeq sl, sp, r4, asr sp │ │ │ │ + rsbeq sl, sp, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 30d54c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201125,52 +201125,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #128] @ 30d558 │ │ │ │ ldr r1, [pc, #128] @ 30d55c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 30d560 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 30d564 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74d7b0 │ │ │ │ - ldrdeq r0, [r2], r8 │ │ │ │ - rsbeq sl, sp, r0, ror #25 │ │ │ │ - rsbeq sl, sp, r4, asr #25 │ │ │ │ - rsbeq sl, ip, r8, asr pc │ │ │ │ - ldrsbeq r8, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq fp, lr, r8, ror #22 │ │ │ │ + b 74d7b8 │ │ │ │ + addeq r0, r2, r8, ror #9 │ │ │ │ + strdeq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq sl, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sl, ip, r8, ror #30 │ │ │ │ + rsbseq r8, r6, ip, ror #9 │ │ │ │ + rsbeq fp, lr, r8, ror fp │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0030d568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -201210,15 +201210,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8aa4e4 │ │ │ │ + bl 8aa4ec │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 30d820 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 30d7b0 │ │ │ │ ldr r3, [pc, #600] @ 30d894 │ │ │ │ @@ -201226,15 +201226,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 30d864 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 810454 │ │ │ │ + bl 81045c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 30d5c0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -201268,68 +201268,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a69ac │ │ │ │ + bl 8a69b4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30d744 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 30d694 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8aa6e4 │ │ │ │ + bl 8aa6ec │ │ │ │ cmp r0, #0 │ │ │ │ bge 30d694 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 74e7c4 │ │ │ │ + bl 74e7cc │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8100f8 │ │ │ │ + bl 810100 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r3, [pc, #284] @ 30d898 │ │ │ │ ldr r1, [pc, #284] @ 30d89c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 30d8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ b 30d5c8 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74e7c4 │ │ │ │ + bl 74e7cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8100f8 │ │ │ │ + bl 810100 │ │ │ │ ldr r3, [pc, #196] @ 30d8a4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 30d8a8 │ │ │ │ ldr r3, [pc, #180] @ 30d8ac │ │ │ │ @@ -201338,31 +201338,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30d5c8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8100f8 │ │ │ │ + bl 810100 │ │ │ │ ldr ip, [pc, #128] @ 30d8b0 │ │ │ │ ldr r3, [pc, #128] @ 30d8b4 │ │ │ │ ldr r1, [pc, #128] @ 30d8b8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ b 30d5c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 30d8bc │ │ │ │ ldr r1, [pc, #80] @ 30d8c0 │ │ │ │ ldr r0, [pc, #80] @ 30d8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -201370,26 +201370,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sp, r9, ip, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r9, ip, lsr r5 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq sl, sp, ip, lsl fp │ │ │ │ - rsbeq sl, sp, ip, ror #20 │ │ │ │ - addeq r0, r2, r8, asr r2 │ │ │ │ - rsbeq sl, sp, ip, asr #20 │ │ │ │ - strdeq sl, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r0, r2, ip, ror #3 │ │ │ │ - ldrdeq sl, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r0, r2, r8, lsr #3 │ │ │ │ - strheq sl, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r0, r2, r4, ror r1 │ │ │ │ - rsbeq sl, sp, r0, lsl #19 │ │ │ │ - rsbeq sl, sp, r0, lsl #20 │ │ │ │ + rsbeq sl, sp, ip, lsr #22 │ │ │ │ + rsbeq sl, sp, ip, ror sl │ │ │ │ + addeq r0, r2, r8, ror #4 │ │ │ │ + rsbeq sl, sp, ip, asr sl │ │ │ │ + rsbeq sl, sp, r8, lsl #20 │ │ │ │ + strdeq r0, [r2], ip │ │ │ │ + rsbeq sl, sp, r4, ror #19 │ │ │ │ + @ instruction: 0x008201b8 │ │ │ │ + rsbeq sl, sp, r4, asr #19 │ │ │ │ + addeq r0, r2, r4, lsl #3 │ │ │ │ + @ instruction: 0x006da990 │ │ │ │ + rsbeq sl, sp, r0, lsl sl │ │ │ │ │ │ │ │ 0030d8c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 30dc2c │ │ │ │ @@ -201421,29 +201421,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 30dad8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30db44 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 30db74 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30dba8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 30d9a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30dbd8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 30dc34 │ │ │ │ ldr r3, [pc, #640] @ 30dc30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -201458,15 +201458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 30dc28 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8145f8 │ │ │ │ + bl 814600 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30db28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30da28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -201482,18 +201482,18 @@ │ │ │ │ bne 30d94c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 30d954 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8145f8 │ │ │ │ + bl 814600 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 810454 │ │ │ │ + bl 81045c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30db0c │ │ │ │ cmp r5, #0 │ │ │ │ bne 30da88 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -201526,15 +201526,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ b 30d9a4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 30dc08 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -201553,81 +201553,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30db04 │ │ │ │ ldr r3, [pc, #212] @ 30dc50 │ │ │ │ ldr ip, [pc, #212] @ 30dc54 │ │ │ │ ldr lr, [pc, #212] @ 30dc58 │ │ │ │ ldr r1, [pc, #212] @ 30dc5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30db04 │ │ │ │ ldr r3, [pc, #176] @ 30dc60 │ │ │ │ ldr ip, [pc, #176] @ 30dc64 │ │ │ │ ldr r1, [pc, #176] @ 30dc68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30db04 │ │ │ │ ldr r3, [pc, #140] @ 30dc6c │ │ │ │ ldr ip, [pc, #140] @ 30dc70 │ │ │ │ ldr r1, [pc, #140] @ 30dc74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30db04 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 30da88 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 30da88 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq sp, r9, ip, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r9, r8, ror #2 │ │ │ │ - addeq pc, r1, r0, lsl #30 │ │ │ │ - rsbeq sl, sp, r0, ror #15 │ │ │ │ - rsbeq sl, sp, r8, lsl #14 │ │ │ │ - umulleq pc, r1, r0, lr @ │ │ │ │ - strheq sl, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x006da69c │ │ │ │ - addeq pc, r1, ip, asr lr @ │ │ │ │ - strheq sl, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + addeq pc, r1, r0, lsl pc @ │ │ │ │ + strdeq sl, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, sp, r8, lsl r7 │ │ │ │ + addeq pc, r1, r0, lsr #29 │ │ │ │ + rsbeq sl, sp, r0, asr #15 │ │ │ │ + rsbeq sl, sp, ip, lsr #13 │ │ │ │ + addeq pc, r1, ip, ror #28 │ │ │ │ + rsbeq sl, sp, r4, asr #15 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq sl, sp, r8, ror #12 │ │ │ │ - addeq pc, r1, ip, lsr #28 │ │ │ │ - strheq sl, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, sp, r8, lsr r6 │ │ │ │ - strdeq pc, [r1], ip │ │ │ │ - strheq sl, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq sl, sp, r8, lsl #12 │ │ │ │ + rsbeq sl, sp, r8, ror r6 │ │ │ │ + addeq pc, r1, ip, lsr lr @ │ │ │ │ + rsbeq sl, sp, r4, asr #15 │ │ │ │ + rsbeq sl, sp, r8, asr #12 │ │ │ │ + addeq pc, r1, ip, lsl #28 │ │ │ │ + rsbeq sl, sp, ip, asr #15 │ │ │ │ + rsbeq sl, sp, r8, lsl r6 │ │ │ │ │ │ │ │ 0030dc78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -201647,67 +201647,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 810a1c │ │ │ │ + bl 810a24 │ │ │ │ cmp r0, r5 │ │ │ │ blt 30ddb8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30dd78 │ │ │ │ cmp r3, #2 │ │ │ │ beq 30dd10 │ │ │ │ cmp r3, r5 │ │ │ │ bne 30ddd8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 81280c │ │ │ │ + bl 812814 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 30dd88 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 30dda4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 812814 │ │ │ │ + bl 81281c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8124c4 │ │ │ │ + bl 8124cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 8088c4 │ │ │ │ + bl 8088cc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 30dd1c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 812540 │ │ │ │ + bl 812548 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 30dd28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 812540 │ │ │ │ + bl 812548 │ │ │ │ mov r8, r0 │ │ │ │ b 30dd28 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201773,27 +201773,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 30dfac │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30df00 │ │ │ │ ldr r3, [pc, #212] @ 30dfb0 │ │ │ │ ldr r0, [pc, #212] @ 30dfb4 │ │ │ │ ldr r1, [pc, #212] @ 30dfb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 30dfbc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -201824,27 +201824,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 30dfcc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30df00 │ │ │ │ - addeq pc, r1, r0, lsr fp @ │ │ │ │ - rsbeq sl, sp, r0, ror r5 │ │ │ │ - rsbeq sl, sp, r4, lsr r3 │ │ │ │ + addeq pc, r1, r0, asr #22 │ │ │ │ + rsbeq sl, sp, r0, lsl #11 │ │ │ │ + rsbeq sl, sp, r4, asr #6 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addeq pc, r1, r0, lsl #22 │ │ │ │ - rsbeq sl, sp, r0, lsl #10 │ │ │ │ - rsbeq sl, sp, r0, lsl #6 │ │ │ │ + addeq pc, r1, r0, lsl fp @ │ │ │ │ + rsbeq sl, sp, r0, lsl r5 │ │ │ │ + rsbeq sl, sp, r0, lsl r3 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addeq pc, r1, r4, ror #20 │ │ │ │ - rsbeq sl, sp, r4, lsl #9 │ │ │ │ - rsbeq sl, sp, r4, ror #4 │ │ │ │ + addeq pc, r1, r4, ror sl @ │ │ │ │ + @ instruction: 0x006da494 │ │ │ │ + rsbeq sl, sp, r4, ror r2 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0030dfd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -202139,25 +202139,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 24a85c │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8aa6e4 │ │ │ │ + bl 8aa6ec │ │ │ │ ldr fp, [pc, #440] @ 30e660 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 30e530 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 30e530 │ │ │ │ @@ -202178,15 +202178,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 30e524 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r3, [pc, #328] @ 30e664 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 30e574 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 30e4d8 │ │ │ │ @@ -202239,46 +202239,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 30e67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30e5a0 │ │ │ │ ldr r0, [pc, #64] @ 30e680 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30e5a0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r8, ror #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r9, r0, ror r6 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ @ instruction: 0x0099c5d8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r0, lsl sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, sp, r4, lsl lr │ │ │ │ - rsbeq r9, sp, ip, lsr lr │ │ │ │ + rsbeq r9, sp, r4, lsr #28 │ │ │ │ + rsbeq r9, sp, ip, asr #28 │ │ │ │ │ │ │ │ 0030e684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -202298,15 +202298,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 8146a8 │ │ │ │ + bl 8146b0 │ │ │ │ ldr r8, [pc, #800] @ 30ea14 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30e78c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -202360,15 +202360,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 30e714 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202428,32 +202428,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30ea3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30e740 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202496,31 +202496,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 30ea40 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30e740 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r0, ror r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r9, r4, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r9, ip, asr #7 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006d9b98 │ │ │ │ - strdeq r9, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, sp, r8, lsr #23 │ │ │ │ + rsbeq r9, sp, r8, lsl #22 │ │ │ │ │ │ │ │ 0030ea44 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -202769,21 +202769,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r0, [pc, #20] @ 30ee4c │ │ │ │ ldrb r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 30edd8 │ │ │ │ addseq fp, r9, r4, asr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r9, sp, r4, ror #13 │ │ │ │ + strdeq r9, [sp], #-100 @ 0xffffff9c @ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b 9b22c0 │ │ │ │ + b 9b22c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -202797,23 +202797,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ beq 30f08c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f08c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq 30f08c │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr r3, [pc, #456] @ 30f0a0 │ │ │ │ mvn r7, #0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ @@ -202922,33 +202922,33 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ mvn r0, #0 │ │ │ │ b 30efd4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq fp, r9, r8, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r1, r0, ror fp │ │ │ │ - addeq lr, r1, r4, asr #21 │ │ │ │ + addeq lr, r1, r0, lsl #23 │ │ │ │ + ldrdeq lr, [r1], r4 │ │ │ │ addseq fp, r9, r8, lsr fp │ │ │ │ - addeq lr, r1, r0, ror #19 │ │ │ │ - rsbeq r9, sp, r8, asr #9 │ │ │ │ - ldrdeq r9, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq lr, [r1], r0 │ │ │ │ + ldrdeq r9, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, sp, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f168 │ │ │ │ - bl 812760 │ │ │ │ + bl 812768 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30f11c │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -202991,18 +202991,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 30f1c4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r5, fp, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 30f268 │ │ │ │ ldr r2, [pc, #136] @ 30f26c │ │ │ │ @@ -203010,47 +203010,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #424 @ 0x1a8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #104] @ 30f274 │ │ │ │ ldr r3, [pc, #104] @ 30f278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #88] @ 30f27c │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #60] @ 30f280 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq lr, r1, r0, ror r8 │ │ │ │ - rsbeq r9, ip, r0, asr #4 │ │ │ │ - rsbseq r6, r6, ip, asr #15 │ │ │ │ + addeq lr, r1, r0, lsl #17 │ │ │ │ + rsbeq r9, ip, r0, asr r2 │ │ │ │ + ldrsbeq r6, [r6], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - rsbeq r9, sp, r0, ror r3 │ │ │ │ + rsbeq r9, sp, r0, lsl #7 │ │ │ │ addseq r2, r7, r4, lsl #13 │ │ │ │ - rsbeq r9, sp, ip, asr #6 │ │ │ │ + rsbeq r9, sp, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 30f340 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -203062,26 +203062,26 @@ │ │ │ │ ldr r1, [r3, r2] │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 810a1c │ │ │ │ + bl 810a24 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #33] @ 0x21 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 30f0b8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 81269c │ │ │ │ + bl 8126a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 30dc78 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -203150,19 +203150,19 @@ │ │ │ │ addeq r4, r0, #168 @ 0xa8 │ │ │ │ addne r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f3ec │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 80fd20 │ │ │ │ + bl 80fd28 │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203463,15 +203463,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 30f8ec │ │ │ │ ldrsb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bge 30f94c │ │ │ │ @@ -203512,21 +203512,21 @@ │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, r0 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #16] @ 30f9f4 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ teqeq r1, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #1080] @ 30fe48 │ │ │ │ ldr r6, [pc, #1080] @ 30fe4c │ │ │ │ @@ -203537,24 +203537,24 @@ │ │ │ │ add r3, r5, #440 @ 0x1b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #448 @ 0x1c0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #1036] @ 30fe54 │ │ │ │ add r5, r5, #456 @ 0x1c8 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ cmn r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq 30fbec │ │ │ │ cmp r1, #1 │ │ │ │ bhi 30fc4c │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203567,19 +203567,19 @@ │ │ │ │ add r6, r2, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30faec │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fb3c │ │ │ │ - bl 810454 │ │ │ │ + bl 81045c │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fb6c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 81269c │ │ │ │ + bl 8126a4 │ │ │ │ eor r8, r0, #1 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ b 30fb70 │ │ │ │ tst r3, #4 │ │ │ │ addeq r6, r2, #168 @ 0xa8 │ │ │ │ addne r6, r2, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -203592,33 +203592,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #856] @ 30fe64 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80fd20 │ │ │ │ + bl 80fd28 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 810b20 │ │ │ │ + bl 810b28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fe24 │ │ │ │ mov r8, #1 │ │ │ │ add r9, r4, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ bl 30d8c8 │ │ │ │ @@ -203636,15 +203636,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #696] @ 30fe74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203682,15 +203682,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ ldr r2, [pc, #524] @ 30fe84 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203703,25 +203703,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 30dc78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fbcc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 812540 │ │ │ │ + bl 812548 │ │ │ │ cmp r0, #2 │ │ │ │ beq 30fcf4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 812540 │ │ │ │ + bl 812548 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fdf4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 812540 │ │ │ │ + bl 812548 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 30fd74 │ │ │ │ str r9, [r6, #8] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r1, [pc, #364] @ 30fe88 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203731,15 +203731,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #254 @ 0xfe │ │ │ │ strb r3, [r6, #16] │ │ │ │ strh r2, [r6, #32] │ │ │ │ strh r3, [r6, #28] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ - bl 810da8 │ │ │ │ + bl 810db0 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ str r3, [r6, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq 30fda4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #180] @ 0xb4 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -203753,15 +203753,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #264] @ 30fe98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30fbcc │ │ │ │ mov r0, r6 │ │ │ │ bl 30ee58 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r6] │ │ │ │ ldreq r3, [r6, #20] │ │ │ │ ldrne r3, [r3, #216] @ 0xd8 │ │ │ │ @@ -203785,57 +203785,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 30feb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 30fbcc │ │ │ │ ldr r3, [pc, #144] @ 30febc │ │ │ │ ldr r1, [pc, #144] @ 30fec0 │ │ │ │ ldr r0, [pc, #144] @ 30fec4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 30fec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq lr, r1, r4, asr #32 │ │ │ │ - rsbeq r8, sp, ip, lsl fp │ │ │ │ - rsbeq r8, sp, r0, lsl #24 │ │ │ │ - rsbeq r8, sp, r4, lsr fp │ │ │ │ - addeq sp, r1, r4, asr pc │ │ │ │ - rsbeq r8, sp, r0, ror #21 │ │ │ │ - rsbeq r8, sp, r0, lsr sl │ │ │ │ + addeq lr, r1, r4, asr r0 │ │ │ │ + rsbeq r8, sp, ip, lsr #22 │ │ │ │ + rsbeq r8, sp, r0, lsl ip │ │ │ │ + rsbeq r8, sp, r4, asr #22 │ │ │ │ + addeq sp, r1, r4, ror #30 │ │ │ │ + strdeq r8, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r8, sp, r0, asr #20 │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - addeq sp, r1, r8, lsr #29 │ │ │ │ - rsbeq r8, sp, r8, asr #20 │ │ │ │ - rsbeq r8, sp, r8, lsl #19 │ │ │ │ + @ instruction: 0x0081deb8 │ │ │ │ + rsbeq r8, sp, r8, asr sl │ │ │ │ + @ instruction: 0x006d8998 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - strdeq sp, [r1], r0 │ │ │ │ - rsbeq r8, sp, r8, asr #18 │ │ │ │ - rsbeq r8, sp, r8, asr #17 │ │ │ │ + addeq sp, r1, r0, lsl #28 │ │ │ │ + rsbeq r8, sp, r8, asr r9 │ │ │ │ + ldrdeq r8, [sp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ strdeq r5, [fp], r4 │ │ │ │ - ldrdeq sp, [r1], r0 │ │ │ │ - ldrdeq r8, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - strheq r8, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + addeq sp, r1, r0, ror #25 │ │ │ │ + rsbeq r8, sp, r8, ror #17 │ │ │ │ + rsbeq r8, sp, r4, asr #15 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ - addeq sp, r1, r0, lsl #25 │ │ │ │ - rsbeq r8, sp, r8, lsr #17 │ │ │ │ - rsbeq r8, sp, r0, ror #14 │ │ │ │ + umulleq sp, r1, r0, ip │ │ │ │ + strheq r8, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r8, sp, r0, ror r7 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - addeq sp, r1, r0, asr ip │ │ │ │ - rsbeq r8, sp, r0, lsr r8 │ │ │ │ - rsbeq r8, sp, r4, lsr r7 │ │ │ │ + addeq sp, r1, r0, ror #24 │ │ │ │ + rsbeq r8, sp, r0, asr #16 │ │ │ │ + rsbeq r8, sp, r4, asr #14 │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - addeq sp, r1, r4, lsr #24 │ │ │ │ - rsbeq r8, sp, r8, lsl #14 │ │ │ │ - rsbeq r1, sp, r0, lsl pc │ │ │ │ + addeq sp, r1, r4, lsr ip │ │ │ │ + rsbeq r8, sp, r8, lsl r7 │ │ │ │ + rsbeq r1, sp, r0, lsr #30 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -203892,15 +203892,15 @@ │ │ │ │ mov r2, #7 │ │ │ │ cmp r0, #0 │ │ │ │ strb r1, [r4, #49] @ 0x31 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 30ffdc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -203908,34 +203908,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #56] @ 31004c │ │ │ │ ldr r2, [pc, #56] @ 310050 │ │ │ │ ldr r1, [pc, #56] @ 310054 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b 30ff84 │ │ │ │ - addeq sp, r1, ip, lsr sl │ │ │ │ - @ instruction: 0x006d539c │ │ │ │ - strheq r5, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq sp, r1, ip, asr #20 │ │ │ │ + rsbeq r5, sp, ip, lsr #7 │ │ │ │ + rsbeq r5, sp, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ @@ -203978,15 +203978,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 30f3a8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 31012c │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ add r1, r1, #1 │ │ │ │ strb r1, [r4, #19] │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ ldrb r2, [r4, #34] @ 0x22 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204017,19 +204017,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ b 30fecc │ │ │ │ ldr r0, [pc, #16] @ 3101cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31019c │ │ │ │ umullseq sl, r9, r0, r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strdeq r8, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, sp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ cmp r0, r2 │ │ │ │ @@ -204058,28 +204058,28 @@ │ │ │ │ cmp r5, ip │ │ │ │ strb r1, [r4, #17] │ │ │ │ beq 3102cc │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r5, [r4, #18] │ │ │ │ strbeq r6, [r4, #19] │ │ │ │ beq 3102a0 │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ mov r7, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [r4, #4] │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r4, #33] @ 0x21 │ │ │ │ strb r5, [r4, #18] │ │ │ │ strb r6, [r4, #19] │ │ │ │ b 31028c │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3102a0 │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3102a4 │ │ │ │ mov r7, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204121,15 +204121,15 @@ │ │ │ │ ldrsb r2, [r4, #21] │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 31036c │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r6, r6, r3 │ │ │ │ strb r6, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204172,15 +204172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310438 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204224,15 +204224,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310508 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204268,15 +204268,15 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 3105b8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204342,19 +204342,19 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 310738 │ │ │ │ - bl 812760 │ │ │ │ + bl 812768 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 310714 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -204430,21 +204430,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3107b0 │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80fd20 │ │ │ │ + bl 80fd28 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3107b0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -204505,21 +204505,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3108a8 │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80fd20 │ │ │ │ + bl 80fd28 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3108a8 │ │ │ │ ands r3, r3, #64 @ 0x40 │ │ │ │ beq 3109f0 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -204678,15 +204678,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ lsl r2, r3, #9 │ │ │ │ strd r8, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa6e4 │ │ │ │ + bl 8aa6ec │ │ │ │ cmp r0, sl │ │ │ │ blt 310d78 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ @@ -204717,23 +204717,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 310e00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 310ac4 │ │ │ │ cmp r1, #3 │ │ │ │ bne 310dd8 │ │ │ │ ands r1, r3, #32 │ │ │ │ bne 310db4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -204750,24 +204750,24 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r4, #40] @ 0x28 │ │ │ │ strb r1, [r4, #29] │ │ │ │ strb r3, [r4, #12] │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ bge 310c2c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 310c2c │ │ │ │ ldr r0, [pc, #192] @ 310e04 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 310ac4 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ mov r0, r4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -204797,30 +204797,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ ldrheq sl, [r9], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq ip, [r1], r4 │ │ │ │ + addeq ip, r1, r4, ror #31 │ │ │ │ addseq sl, r9, r0, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r9, r8, asr #32 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, sp, r0, asr sl │ │ │ │ - rsbeq r7, sp, r8, lsl #20 │ │ │ │ - @ instruction: 0x0081ccb8 │ │ │ │ - @ instruction: 0x006d779c │ │ │ │ - rsbeq r7, sp, ip, lsr #18 │ │ │ │ + rsbeq r7, sp, r0, ror #20 │ │ │ │ + rsbeq r7, sp, r8, lsl sl │ │ │ │ + addeq ip, r1, r8, asr #25 │ │ │ │ + rsbeq r7, sp, ip, lsr #15 │ │ │ │ + rsbeq r7, sp, ip, lsr r9 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - umulleq ip, r1, r4, ip │ │ │ │ - rsbeq r7, sp, r8, ror r7 │ │ │ │ - rsbeq r7, sp, r4, lsr #18 │ │ │ │ + addeq ip, r1, r4, lsr #25 │ │ │ │ + rsbeq r7, sp, r8, lsl #15 │ │ │ │ + rsbeq r7, sp, r4, lsr r9 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00310e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204829,15 +204829,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge 310e60 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #172] @ 0xac │ │ │ │ adds r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ lsl r3, r3, #3 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ @@ -204849,15 +204849,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ strb r7, [r4, #22] │ │ │ │ strb r5, [r4, #28] │ │ │ │ strb r8, [r4, #27] │ │ │ │ str r5, [r4, #212] @ 0xd4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ @@ -204895,15 +204895,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r8, r8, r3 │ │ │ │ strb r8, [r4, #21] │ │ │ │ b 310f3c │ │ │ │ │ │ │ │ 00310f78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -205091,22 +205091,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 31161c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 310fd4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 310e28 │ │ │ │ b 3110d0 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #23] │ │ │ │ @@ -205152,15 +205152,15 @@ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aadcc │ │ │ │ + bl 8aadd4 │ │ │ │ cmp r0, r6 │ │ │ │ blt 311040 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3105dc │ │ │ │ cmp r0, r6 │ │ │ │ beq 311040 │ │ │ │ @@ -205184,15 +205184,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30fecc │ │ │ │ ldr r0, [pc, #592] @ 311628 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 310fd4 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r0, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #28] │ │ │ │ bl 30f3a8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -205234,15 +205234,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aadcc │ │ │ │ + bl 8aadd4 │ │ │ │ cmp r0, r6 │ │ │ │ blt 311504 │ │ │ │ ldrb r3, [r4, #28] │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ cmp r2, r3 │ │ │ │ movne r3, #4 │ │ │ │ strne r6, [r5, #40] @ 0x28 │ │ │ │ @@ -205317,40 +205317,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #572 @ 0x23c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r9, r9, r4, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r9, r4, ror #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq ip, r1, r0, ror sl │ │ │ │ + addeq ip, r1, r0, lsl #21 │ │ │ │ addseq r9, r9, ip, asr #21 │ │ │ │ ldrdeq fp, [r6], r4 @ │ │ │ │ addeq r3, fp, ip, lsr #27 │ │ │ │ adceq fp, r6, ip, ror r5 │ │ │ │ addseq r9, r9, r4, asr #18 │ │ │ │ addeq r3, fp, r8, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r7, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, sp, r4, lsl #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, ip, ror r7 │ │ │ │ - ldrdeq r7, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, sp, ip, ror #7 │ │ │ │ addseq r9, r9, r0, lsr r6 │ │ │ │ addseq r9, r9, r8, lsl #12 │ │ │ │ - ldrdeq ip, [r1], r4 │ │ │ │ - strheq r6, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r7, sp, ip, asr #2 │ │ │ │ - addeq ip, r1, ip, lsr #9 │ │ │ │ - @ instruction: 0x006d6f90 │ │ │ │ - rsbeq r7, sp, r0, lsr r2 │ │ │ │ + addeq ip, r1, r4, ror #9 │ │ │ │ + rsbeq r6, sp, ip, asr #31 │ │ │ │ + rsbeq r7, sp, ip, asr r1 │ │ │ │ + @ instruction: 0x0081c4bc │ │ │ │ + rsbeq r6, sp, r0, lsr #31 │ │ │ │ + rsbeq r7, sp, r0, asr #4 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq ip, r1, r8, lsl #9 │ │ │ │ - rsbeq r6, sp, ip, ror #30 │ │ │ │ - rsbeq r7, sp, r8, lsl r1 │ │ │ │ + umulleq ip, r1, r8, r4 │ │ │ │ + rsbeq r6, sp, ip, ror pc │ │ │ │ + rsbeq r7, sp, r8, lsr #2 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00311660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ @@ -205365,25 +205365,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov r3, #0 │ │ │ │ blt 311970 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #972] @ 311a84 │ │ │ │ ldr r2, [pc, #972] @ 311a88 │ │ │ │ ldr r1, [pc, #972] @ 311a8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30f3a8 │ │ │ │ ldrb r1, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ sub r2, r1, #2 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -205430,15 +205430,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ strd r2, [sp] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr r3, r1, #31 │ │ │ │ lsl r2, r1, #9 │ │ │ │ - bl 8aadcc │ │ │ │ + bl 8aadd4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 311a60 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r6, r3 │ │ │ │ ands r7, r6, fp │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ beq 3119b4 │ │ │ │ @@ -205470,15 +205470,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa6e4 │ │ │ │ + bl 8aa6ec │ │ │ │ cmp r0, #0 │ │ │ │ blt 311934 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq 3117bc │ │ │ │ bhi 3118c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205611,17 +205611,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ bl 30fecc │ │ │ │ b 311974 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, ip, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq ip, r1, r8, r3 │ │ │ │ - strdeq r3, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r3, sp, ip, lsl #26 │ │ │ │ + addeq ip, r1, r8, lsr #7 │ │ │ │ + rsbeq r3, sp, r8, lsl #26 │ │ │ │ + rsbeq r3, sp, ip, lsl sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ umullseq r9, r9, r8, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -205694,15 +205694,15 @@ │ │ │ │ orreq r1, r1, #160 @ 0xa0 │ │ │ │ orrne r1, r1, #224 @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r1, [r4, #27] │ │ │ │ blt 311be4 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -205736,25 +205736,25 @@ │ │ │ │ b 311c10 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ b 311b94 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ b 311c10 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #152] @ 311d1c │ │ │ │ ldr r2, [pc, #152] @ 311d20 │ │ │ │ ldr r1, [pc, #152] @ 311d24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ cmp r5, #5 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ ldr r1, [r4, #8] │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r6, r0 │ │ │ │ beq 311ce0 │ │ │ │ @@ -205777,20 +205777,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 311d30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 311d34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq fp, r1, ip, asr #27 │ │ │ │ - rsbeq r3, sp, r4, lsr #14 │ │ │ │ - rsbeq r3, sp, r0, asr #14 │ │ │ │ - addeq fp, r1, r0, asr sp │ │ │ │ - rsbeq r6, sp, r4, lsr r8 │ │ │ │ - strdeq r6, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq fp, [r1], ip │ │ │ │ + rsbeq r3, sp, r4, lsr r7 │ │ │ │ + rsbeq r3, sp, r0, asr r7 │ │ │ │ + addeq fp, r1, r0, ror #26 │ │ │ │ + rsbeq r6, sp, r4, asr #16 │ │ │ │ + rsbeq r6, sp, r8, lsl #22 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00311d38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -205802,39 +205802,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ beq 311dfc │ │ │ │ mov r8, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r8 │ │ │ │ ldr r0, [pc, #188] @ 311e34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r1, [pc, #180] @ 311e38 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #164] @ 311e3c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bad0 │ │ │ │ + bl 74bad8 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 8106e8 │ │ │ │ + bl 8106f0 │ │ │ │ ldr r3, [pc, #140] @ 311e40 │ │ │ │ ldr r1, [pc, #140] @ 311e44 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 337af0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ cmp r7, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -205849,19 +205849,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x00998dbc │ │ │ │ - strheq r6, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r6, r1, ip, lsl fp │ │ │ │ - @ instruction: 0x006d6a90 │ │ │ │ + rsbeq r6, sp, r4, asr #17 │ │ │ │ + rsbseq r6, r1, ip, lsr #22 │ │ │ │ + rsbeq r6, sp, r0, lsr #21 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r7, r8, r0, lsr r1 │ │ │ │ + rsbseq r7, r8, r0, asr #2 │ │ │ │ │ │ │ │ 00311e48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #216] @ 0xd8 │ │ │ │ @@ -205894,15 +205894,15 @@ │ │ │ │ bne 311eb0 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmn ip, #1 │ │ │ │ sub r5, r5, #20 │ │ │ │ bne 311ea4 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9a887c │ │ │ │ + bl 9a8884 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ bl 24a85c │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r0, #32 │ │ │ │ @@ -205912,15 +205912,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r4, #20] │ │ │ │ ldr r2, [pc, #208] @ 31200c │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, #2 │ │ │ │ strb r3, [r4, #52] @ 0x34 │ │ │ │ str r6, [r4, #4] │ │ │ │ @@ -205928,15 +205928,15 @@ │ │ │ │ strb r1, [r4, #128] @ 0x80 │ │ │ │ ldr r6, [pc, #184] @ 312010 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ mov r7, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str r4, [r4, #132] @ 0x84 │ │ │ │ strb r5, [r4, #148] @ 0x94 │ │ │ │ str r7, [r4, #152] @ 0x98 │ │ │ │ strh r5, [r4, #160] @ 0xa0 │ │ │ │ strh r6, [r4, #164] @ 0xa4 │ │ │ │ @@ -205956,36 +205956,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #76] @ 312020 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq sl, r6, ip, asr #17 │ │ │ │ umulleq r3, fp, r0, r0 │ │ │ │ adceq sl, r6, r4, lsr #17 │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ - rsbeq r6, sp, ip, lsr #12 │ │ │ │ + rsbeq r6, sp, ip, lsr r6 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - umulleq fp, r1, r4, sl │ │ │ │ - rsbeq r6, sp, r8, ror r8 │ │ │ │ - rsbeq r6, sp, r8, ror r5 │ │ │ │ + addeq fp, r1, r4, lsr #21 │ │ │ │ + rsbeq r6, sp, r8, lsl #17 │ │ │ │ + rsbeq r6, sp, r8, lsl #11 │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ ldr r0, [pc, #4] @ 312030 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ @ instruction: 0x008b33bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 31212c │ │ │ │ ldr r2, [pc, #224] @ 312130 │ │ │ │ @@ -205993,70 +205993,70 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #192] @ 312138 │ │ │ │ ldr r1, [pc, #192] @ 31213c │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [pc, #160] @ 312140 │ │ │ │ ldr r2, [pc, #160] @ 312144 │ │ │ │ ldr r3, [pc, #160] @ 312148 │ │ │ │ ldr r1, [pc, #160] @ 31214c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #120] @ 312150 │ │ │ │ ldr r0, [pc, #120] @ 312154 │ │ │ │ ldr r1, [pc, #120] @ 312158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r1, r0, lsl #25 │ │ │ │ - ldrdeq r6, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r3, r6, r4, ror #18 │ │ │ │ - @ instruction: 0x006d1e9c │ │ │ │ - rsbeq r1, sp, r0, lsl #29 │ │ │ │ - rsbeq r6, sp, r4, lsr fp │ │ │ │ + umulleq fp, r1, r0, ip │ │ │ │ + rsbeq r6, ip, r8, ror #7 │ │ │ │ + rsbseq r3, r6, r4, ror r9 │ │ │ │ + rsbeq r1, sp, ip, lsr #29 │ │ │ │ + @ instruction: 0x006d1e90 │ │ │ │ + rsbeq r6, sp, r4, asr #22 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - rsbeq r6, sp, r0, ror #22 │ │ │ │ + rsbeq r6, sp, r0, ror fp │ │ │ │ muleq r0, r4, r0 │ │ │ │ addeq r3, fp, r8, lsl #6 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x009702f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -206067,23 +206067,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 310e28 │ │ │ │ - addeq fp, r1, ip, asr fp │ │ │ │ - rsbeq r6, sp, r4, ror sl │ │ │ │ + addeq fp, r1, ip, ror #22 │ │ │ │ rsbeq r6, sp, r4, lsl #21 │ │ │ │ + @ instruction: 0x006d6a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3122a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206091,41 +206091,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3122a8 │ │ │ │ ldr r1, [pc, #196] @ 3122ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #176] @ 3122b0 │ │ │ │ ldr r7, [pc, #176] @ 3122b4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #136] @ 3122b8 │ │ │ │ ldr r2, [pc, #136] @ 3122bc │ │ │ │ add r1, r6, #376 @ 0x178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 53676c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #88] @ 3122c0 │ │ │ │ ldr r2, [pc, #88] @ 3122c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #380 @ 0x17c │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ @@ -206135,23 +206135,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq fp, r1, r4, lsl #22 │ │ │ │ - rsbeq r6, sp, r4, lsl sl │ │ │ │ - rsbeq r6, sp, r0, lsr #20 │ │ │ │ - rsbeq r6, ip, r4, lsr r2 │ │ │ │ - rsbseq r3, r6, r0, asr #15 │ │ │ │ - rsbeq r6, sp, r0, ror #19 │ │ │ │ - rsbeq r6, sp, r8, ror #19 │ │ │ │ - rsbeq r6, sp, r4, asr #19 │ │ │ │ - rsbeq r6, sp, ip, asr #19 │ │ │ │ + addeq fp, r1, r4, lsl fp │ │ │ │ + rsbeq r6, sp, r4, lsr #20 │ │ │ │ + rsbeq r6, sp, r0, lsr sl │ │ │ │ + rsbeq r6, ip, r4, asr #4 │ │ │ │ + ldrsbeq r3, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq r6, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + strdeq r6, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r6, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq r6, [sp], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr fp, [pc, #1324] @ 31280c │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1320] @ 312810 │ │ │ │ @@ -206170,15 +206170,15 @@ │ │ │ │ ldr r2, [pc, #1280] @ 31281c │ │ │ │ ldr r1, [pc, #1280] @ 312820 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ @@ -206257,23 +206257,23 @@ │ │ │ │ ldr r1, [pc, #960] @ 312838 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #14 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #932] @ 31283c │ │ │ │ ldr r1, [pc, #932] @ 312840 │ │ │ │ add ip, fp, #40 @ 0x28 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ ldr r3, [r0, #260] @ 0x104 │ │ │ │ cmp r3, #2 │ │ │ │ bls 31255c │ │ │ │ sub r4, r4, #1 │ │ │ │ orrs r4, r4, r8 │ │ │ │ @@ -206481,38 +206481,38 @@ │ │ │ │ ldr r0, [pc, #112] @ 312868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #151 @ 0x97 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - strdeq fp, [r1], r0 │ │ │ │ + addeq fp, r1, r0, lsl #20 │ │ │ │ addseq r8, r9, r4, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009987f8 │ │ │ │ - ldrdeq r6, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r6, sp, ip, ror #17 │ │ │ │ + rsbeq r6, sp, r0, ror #17 │ │ │ │ + strdeq r6, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r6, sp, r8, asr r8 │ │ │ │ + rsbeq r6, sp, r0, asr r8 │ │ │ │ rsbeq r6, sp, r8, asr #16 │ │ │ │ - rsbeq r6, sp, r0, asr #16 │ │ │ │ - rsbeq r6, sp, r8, lsr r8 │ │ │ │ - rsbeq r6, sp, r4, lsr #16 │ │ │ │ - rsbeq r2, sp, r0, ror #30 │ │ │ │ - rsbeq r2, sp, r8, ror #29 │ │ │ │ - rsbeq r6, sp, r8, asr r7 │ │ │ │ + rsbeq r6, sp, r4, lsr r8 │ │ │ │ + rsbeq r2, sp, r0, ror pc │ │ │ │ + strdeq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ rsbeq r6, sp, r8, ror #14 │ │ │ │ - rsbeq r6, sp, ip, lsl #15 │ │ │ │ + rsbeq r6, sp, r8, ror r7 │ │ │ │ + @ instruction: 0x006d679c │ │ │ │ @ instruction: 0x009985f4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x006d6694 │ │ │ │ - rsbeq r6, sp, ip, ror r6 │ │ │ │ - umulleq fp, r1, r8, r6 │ │ │ │ - rsbeq r6, sp, r0, asr #9 │ │ │ │ - addeq fp, r1, r0, ror #9 │ │ │ │ - rsbeq r6, sp, r0, lsl #8 │ │ │ │ - rsbeq r6, sp, r8, ror #8 │ │ │ │ + rsbeq r6, sp, r4, lsr #13 │ │ │ │ + rsbeq r6, sp, ip, lsl #13 │ │ │ │ + addeq fp, r1, r8, lsr #13 │ │ │ │ + ldrdeq r6, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq fp, [r1], r0 │ │ │ │ + rsbeq r6, sp, r0, lsl r4 │ │ │ │ + rsbeq r6, sp, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #476] @ 312a60 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -206529,30 +206529,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr fp, [pc, #412] @ 312a74 │ │ │ │ ldr r9, [pc, #412] @ 312a78 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a554c │ │ │ │ ldr r1, [pc, #396] @ 312a7c │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #364] @ 312a80 │ │ │ │ ldr r3, [pc, #364] @ 312a84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r4, r0 │ │ │ │ ldrh r2, [r0, #104] @ 0x68 │ │ │ │ @@ -206573,44 +206573,44 @@ │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ beq 3129c0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a50d0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #132] @ 0x84 │ │ │ │ beq 312a38 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r1, [pc, #256] @ 312a88 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #232] @ 312a8c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r8 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ blx r6 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d738 │ │ │ │ + bl 74d740 │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ bl 311e48 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3129f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #148] @ 312a90 │ │ │ │ ldr r3, [pc, #104] @ 312a68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -206627,31 +206627,31 @@ │ │ │ │ ldr ip, [pc, #84] @ 312a94 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #108 @ 0x6c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3129f4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq fp, r1, r0, asr r4 │ │ │ │ + addeq fp, r1, r0, ror #8 │ │ │ │ addseq r8, r9, ip, ror r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r2, sp, r0, lsl fp │ │ │ │ - strheq r2, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r6, sp, r0, lsr #6 │ │ │ │ + rsbeq r2, sp, r0, lsr #22 │ │ │ │ + rsbeq r2, sp, r4, asr #21 │ │ │ │ + rsbeq r6, sp, r0, lsr r3 │ │ │ │ addseq r8, r9, r8, lsr r2 │ │ │ │ - rsbeq r6, sp, ip, lsl r3 │ │ │ │ - strdeq r6, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, sp, ip, lsr #6 │ │ │ │ + rsbeq r6, sp, ip, lsl #6 │ │ │ │ addseq pc, r6, r8, asr #21 │ │ │ │ - rsbeq r2, sp, ip, asr #20 │ │ │ │ + rsbeq r2, sp, ip, asr sl │ │ │ │ @ instruction: 0x00001ebc │ │ │ │ addseq r8, r9, r8, lsl r1 │ │ │ │ - rsbeq r2, sp, ip, lsl #23 │ │ │ │ + @ instruction: 0x006d2b9c │ │ │ │ │ │ │ │ 00312a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 312aec │ │ │ │ @@ -206661,23 +206661,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 311d38 │ │ │ │ - addeq fp, r1, ip, lsl r2 │ │ │ │ - rsbeq r6, sp, r4, lsr r1 │ │ │ │ + addeq fp, r1, ip, lsr #4 │ │ │ │ rsbeq r6, sp, r4, asr #2 │ │ │ │ + rsbeq r6, sp, r4, asr r1 │ │ │ │ │ │ │ │ 00312af8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 312b60 │ │ │ │ @@ -206687,28 +206687,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r0, r0, r4, lsl #2 │ │ │ │ ldr r0, [r0, #260] @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0081b1bc │ │ │ │ - ldrdeq r6, [sp], #-4 @ │ │ │ │ + addeq fp, r1, ip, asr #3 │ │ │ │ rsbeq r6, sp, r4, ror #1 │ │ │ │ + strdeq r6, [sp], #-4 @ │ │ │ │ │ │ │ │ 00312b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 312bd0 │ │ │ │ @@ -206719,26 +206719,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702d84 │ │ │ │ - addeq fp, r1, r8, asr #2 │ │ │ │ + b 702d8c │ │ │ │ + addeq fp, r1, r8, asr r1 │ │ │ │ + rsbeq r6, sp, ip, ror r0 │ │ │ │ rsbeq r6, sp, ip, rrx │ │ │ │ - rsbeq r6, sp, ip, asr r0 │ │ │ │ │ │ │ │ 00312bdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 312c30 │ │ │ │ @@ -206748,45 +206748,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702d1c │ │ │ │ - ldrdeq fp, [r1], r8 │ │ │ │ - strdeq r5, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + b 702d24 │ │ │ │ + addeq fp, r1, r8, ror #1 │ │ │ │ rsbeq r6, sp, r0 │ │ │ │ + rsbeq r6, sp, r0, lsl r0 │ │ │ │ │ │ │ │ 00312c3c : │ │ │ │ cmp r0, #2 │ │ │ │ bhi 312c5c │ │ │ │ ldr r3, [pc, #28] @ 312c68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq fp, r1, ip, lsl #1 │ │ │ │ + umulleq fp, r1, ip, r0 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 312c8c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq r2, fp, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -206805,15 +206805,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8aadcc │ │ │ │ + bl 8aadd4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 312d1c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -206822,17 +206822,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 249080 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 312d40 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 999340 │ │ │ │ + b 999348 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r5, sp, r0, ror pc │ │ │ │ + rsbeq r5, sp, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 312e7c │ │ │ │ ldr r3, [pc, #288] @ 312e80 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -206888,65 +206888,65 @@ │ │ │ │ beq 312e64 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 312e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 312da4 │ │ │ │ ldr r0, [pc, #52] @ 312ea0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 312da4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00997db8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r9, ip, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r9, r8, ror #26 │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, r0, ror #28 │ │ │ │ - rsbeq r5, sp, r0, lsl #29 │ │ │ │ + rsbeq r5, sp, r0, ror lr │ │ │ │ + @ instruction: 0x006d5e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 312f48 │ │ │ │ ldr r2, [pc, #140] @ 312f4c │ │ │ │ ldr r1, [pc, #140] @ 312f50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #112] @ 312f54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #100] @ 312f58 │ │ │ │ ldr r1, [pc, #100] @ 312f5c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r2, [pc, #76] @ 312f60 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -206954,17 +206954,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sl, r1, r8, asr #29 │ │ │ │ - rsbeq r5, ip, r8, ror #10 │ │ │ │ - ldrsheq r2, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq sl, [r1], r8 │ │ │ │ + rsbeq r5, ip, r8, ror r5 │ │ │ │ + rsbseq r2, r6, r0, lsl #22 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ @ instruction: 0x0096f6b4 │ │ │ │ addeq r2, fp, r8, lsr r5 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312f84 │ │ │ │ @@ -207170,27 +207170,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 313410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 313118 │ │ │ │ ldr ip, [pc, #300] @ 313414 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 3130a8 │ │ │ │ ldr ip, [pc, #268] @ 313408 │ │ │ │ @@ -207210,69 +207210,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 313418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 3130a8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 31341c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 3130a8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 313420 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 313118 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r0, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r9, ip, lsl #22 │ │ │ │ @ instruction: 0x00997ab8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - umulleq sl, r1, ip, ip │ │ │ │ - addeq sl, r1, r4, lsl #25 │ │ │ │ - addeq sl, r1, r0, lsl #23 │ │ │ │ - rsbeq r5, sp, r4, lsr #25 │ │ │ │ - addeq sl, r1, ip, asr fp │ │ │ │ - rsbeq r5, sp, ip, ror ip │ │ │ │ + addeq sl, r1, ip, lsr #25 │ │ │ │ + umulleq sl, r1, r4, ip │ │ │ │ + umulleq sl, r1, r0, fp │ │ │ │ + strheq r5, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + addeq sl, r1, ip, ror #22 │ │ │ │ + rsbeq r5, sp, ip, lsl #25 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r4, r0, r0, ror #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, r0, asr fp │ │ │ │ + rsbeq r5, sp, r0, ror #22 │ │ │ │ @ instruction: 0x000049b4 │ │ │ │ - rsbeq r5, sp, r8, ror #19 │ │ │ │ - rsbeq r5, sp, r0, lsr sl │ │ │ │ - strheq r5, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r5, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r5, sp, r0, asr #20 │ │ │ │ + rsbeq r5, sp, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 313888 │ │ │ │ ldr ip, [pc, #1100] @ 31388c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -207298,15 +207298,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 313574 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -207326,21 +207326,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3138a4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 71032c │ │ │ │ + bl 710334 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31359c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #876] @ 3138a8 │ │ │ │ ldr r3, [pc, #844] @ 31388c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207357,47 +207357,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 3138b0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 3138b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 313528 │ │ │ │ mov r0, fp │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r2, [pc, #780] @ 3138b8 │ │ │ │ ldr r1, [pc, #780] @ 3138bc │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, fp │ │ │ │ bl 339070 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313828 │ │ │ │ - bl 81269c │ │ │ │ + bl 8126a4 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 810a1c │ │ │ │ + bl 810a24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 313528 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313650 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -207419,28 +207419,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 3136a0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 313830 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -207500,89 +207500,89 @@ │ │ │ │ bl 24b210 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 313534 │ │ │ │ ldr ip, [pc, #248] @ 3138d8 │ │ │ │ ldr r1, [pc, #248] @ 3138dc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 3138e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 313528 │ │ │ │ ldr ip, [pc, #220] @ 3138e4 │ │ │ │ ldr r1, [pc, #220] @ 3138e8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 3138ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 313528 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 313650 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r6, r0 │ │ │ │ b 3136c8 │ │ │ │ ldr ip, [pc, #160] @ 3138f0 │ │ │ │ ldr r2, [pc, #160] @ 3138f4 │ │ │ │ ldr r1, [pc, #160] @ 3138f8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 58e22c │ │ │ │ b 313528 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009976d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009976b4 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq sl, r1, r4, lsl r9 │ │ │ │ - rsbeq r5, sp, r0, asr #20 │ │ │ │ - rsbeq r5, sp, r8, asr sl │ │ │ │ + addeq sl, r1, r4, lsr #18 │ │ │ │ + rsbeq r5, sp, r0, asr sl │ │ │ │ + rsbeq r5, sp, r8, ror #20 │ │ │ │ addeq r1, fp, r8, asr #30 │ │ │ │ @ instruction: 0x009975d8 │ │ │ │ - @ instruction: 0x006d5998 │ │ │ │ - rsbeq r5, sp, r8, ror r9 │ │ │ │ + rsbeq r5, sp, r8, lsr #19 │ │ │ │ + rsbeq r5, sp, r8, lsl #19 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r5, sp, r8, ror #19 │ │ │ │ - strdeq r5, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r5, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r5, sp, ip, lsl #20 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - rsbeq r5, sp, r8, ror #14 │ │ │ │ - rsbeq r5, sp, r4, lsl r7 │ │ │ │ + rsbeq r5, sp, r8, ror r7 │ │ │ │ + rsbeq r5, sp, r4, lsr #14 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r5, sp, r0, ror r7 │ │ │ │ - rsbeq r5, sp, ip, ror #13 │ │ │ │ + rsbeq r5, sp, r0, lsl #15 │ │ │ │ + strdeq r5, [sp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addeq sl, r1, r8, lsr r5 │ │ │ │ - ldrdeq r4, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r2, r6, r4, ror #2 │ │ │ │ + addeq sl, r1, r8, asr #10 │ │ │ │ + rsbeq r4, ip, r8, ror #23 │ │ │ │ + rsbseq r2, r6, r4, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 313b94 │ │ │ │ mov r8, r3 │ │ │ │ @@ -207700,26 +207700,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 313bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3139b0 │ │ │ │ ldr r3, [pc, #148] @ 313bc0 │ │ │ │ ldr r1, [pc, #148] @ 313bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -207738,34 +207738,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 313bd4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3139b0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009971f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009971d0 │ │ │ │ - addeq sl, r1, r8, lsl r4 │ │ │ │ - addeq sl, r1, r0, lsl #8 │ │ │ │ + addeq sl, r1, r8, lsr #8 │ │ │ │ + addeq sl, r1, r0, lsl r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r9, ip, asr r1 │ │ │ │ andeq r5, r0, r8, lsr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, r8, lsr #9 │ │ │ │ - addeq sl, r1, r0, ror #4 │ │ │ │ - rsbeq r5, sp, r4, lsl #7 │ │ │ │ - addeq sl, r1, ip, lsr r2 │ │ │ │ - rsbeq r5, sp, ip, asr r3 │ │ │ │ + strheq r5, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq sl, r1, r0, ror r2 │ │ │ │ + @ instruction: 0x006d5394 │ │ │ │ + addeq sl, r1, ip, asr #4 │ │ │ │ + rsbeq r5, sp, ip, ror #6 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - @ instruction: 0x006d5494 │ │ │ │ + rsbeq r5, sp, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 313d54 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -207779,29 +207779,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #304] @ 313d68 │ │ │ │ ldr r3, [pc, #304] @ 313d6c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 313cbc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d848 │ │ │ │ + bl 70d850 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 313d70 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 313d5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207838,42 +207838,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 313d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 313c50 │ │ │ │ ldr r0, [pc, #64] @ 313d84 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 313c50 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - umulleq sl, r1, ip, r1 │ │ │ │ + addeq sl, r1, ip, lsr #3 │ │ │ │ addseq r6, r9, r0, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r5, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r5, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r5, sp, r8, asr #5 │ │ │ │ + rsbeq r5, sp, r0, ror #5 │ │ │ │ @ instruction: 0x00996edc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r6, r9, r4, lr │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, r0, lsr #6 │ │ │ │ - rsbeq r5, sp, r4, lsr r3 │ │ │ │ + rsbeq r5, sp, r0, lsr r3 │ │ │ │ + rsbeq r5, sp, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 314c98 │ │ │ │ ldr r1, [pc, #3828] @ 314c9c │ │ │ │ @@ -207947,23 +207947,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 314cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314144 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 3140e4 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 314564 │ │ │ │ @@ -208133,15 +208133,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -208149,15 +208149,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 314cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31409c │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208333,23 +208333,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 314ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314408 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 314224 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -208451,28 +208451,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 314cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314144 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208526,23 +208526,23 @@ │ │ │ │ beq 314c50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 314cd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314144 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 314ca8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -208569,25 +208569,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 314ce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31423c │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 3142a0 │ │ │ │ b 314028 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -208618,23 +208618,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 314ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314144 │ │ │ │ mov r0, r2 │ │ │ │ b 314298 │ │ │ │ ldr r3, [pc, #864] @ 314ce4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -208654,23 +208654,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 314cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314408 │ │ │ │ ldr r2, [pc, #704] @ 314cd0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -208692,25 +208692,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 314cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 314308 │ │ │ │ ldr r3, [pc, #512] @ 314ca8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -208733,22 +208733,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 314cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 314108 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 314298 │ │ │ │ ldr r0, [pc, #424] @ 314cfc │ │ │ │ @@ -208756,123 +208756,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31409c │ │ │ │ ldr r0, [pc, #384] @ 314d00 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314408 │ │ │ │ ldr r0, [pc, #356] @ 314d04 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314408 │ │ │ │ ldr r0, [pc, #328] @ 314d08 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 314308 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 314154 │ │ │ │ ldr r0, [pc, #288] @ 314d0c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314144 │ │ │ │ ldr r0, [pc, #264] @ 314d10 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 314108 │ │ │ │ ldr r0, [pc, #240] @ 314d14 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31423c │ │ │ │ ldr r0, [pc, #220] @ 314d18 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314144 │ │ │ │ ldr r0, [pc, #196] @ 314d1c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314144 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 314d20 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 314144 │ │ │ │ addseq r6, r9, ip, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r9, r4, asr #26 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, asr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, ip, lsr #4 │ │ │ │ + rsbeq r5, sp, ip, lsr r2 │ │ │ │ addseq r6, r9, r0, ror sl │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - strdeq r5, [sp], #-16 @ │ │ │ │ + rsbeq r5, sp, r0, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #2 │ │ │ │ - rsbeq r4, sp, r0, lsl #26 │ │ │ │ + rsbeq r4, sp, r0, lsl sp │ │ │ │ andeq r4, r0, r4, lsr #9 │ │ │ │ - rsbeq r4, sp, r0, lsl #23 │ │ │ │ - strdeq r4, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x006d4b90 │ │ │ │ + rsbeq r4, sp, ip, lsl #20 │ │ │ │ andeq r1, r0, ip, ror #16 │ │ │ │ - rsbeq r4, sp, r4, asr #20 │ │ │ │ + rsbeq r4, sp, r4, asr sl │ │ │ │ andeq r3, r0, r0, asr #14 │ │ │ │ - rsbeq r4, sp, r8, lsl #16 │ │ │ │ - rsbeq r4, sp, r8, ror r7 │ │ │ │ - rsbeq r4, sp, r8, asr #15 │ │ │ │ + rsbeq r4, sp, r8, lsl r8 │ │ │ │ + rsbeq r4, sp, r8, lsl #15 │ │ │ │ + ldrdeq r4, [sp], #-120 @ 0xffffff88 @ │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ - rsbeq r4, sp, r4, ror #10 │ │ │ │ - ldrdeq r4, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r4, sp, r0, lsr r6 │ │ │ │ - rsbeq r4, sp, r8, lsl #13 │ │ │ │ - rsbeq r4, sp, r4, ror #13 │ │ │ │ - rsbeq r4, sp, ip, asr r5 │ │ │ │ - rsbeq r4, sp, ip, asr #9 │ │ │ │ - rsbeq r4, sp, r4, asr #14 │ │ │ │ rsbeq r4, sp, r4, ror r5 │ │ │ │ - ldrdeq r4, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r4, sp, r0, lsr r6 │ │ │ │ + rsbeq r4, sp, r8, ror #17 │ │ │ │ + rsbeq r4, sp, r0, asr #12 │ │ │ │ + @ instruction: 0x006d4698 │ │ │ │ + strdeq r4, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, sp, ip, ror #10 │ │ │ │ + ldrdeq r4, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r4, sp, r4, asr r7 │ │ │ │ + rsbeq r4, sp, r4, lsl #11 │ │ │ │ + rsbeq r4, sp, r0, ror #11 │ │ │ │ + rsbeq r4, sp, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 315cd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -208924,15 +208924,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 315358 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d848 │ │ │ │ + bl 70d850 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314dec │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 315794 │ │ │ │ bhi 31501c │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 315688 │ │ │ │ @@ -208966,15 +208966,15 @@ │ │ │ │ bne 3152b0 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 315390 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70d848 │ │ │ │ + bl 70d850 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 314d88 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -209037,30 +209037,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 315cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314de4 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 315290 │ │ │ │ bhi 31540c │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 315728 │ │ │ │ @@ -209142,25 +209142,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #2932] @ 315cf8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 315cfc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315044 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 3155d0 │ │ │ │ @@ -209200,25 +209200,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #2708] @ 315d00 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 315d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 314ec8 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 315bd0 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -209242,22 +209242,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 315d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3158f8 │ │ │ │ ldr r3, [pc, #2648] @ 315da0 │ │ │ │ @@ -209298,22 +209298,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 315d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 314eb0 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 3157ac │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 314e4c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209337,25 +209337,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #2184] @ 315d18 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 315d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 314e4c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209399,25 +209399,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #1944] @ 315d20 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 315d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -209464,15 +209464,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 315d2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 314e64 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 315044 │ │ │ │ ldr r2, [pc, #1776] @ 315d8c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -209492,15 +209492,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #1588] @ 315d30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 315d34 │ │ │ │ add r0, pc, r0 │ │ │ │ b 315190 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -209565,25 +209565,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #1304] @ 315d38 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 315d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -209600,15 +209600,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314de4 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -209620,15 +209620,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312c90 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 3154e4 │ │ │ │ ldr r0, [pc, #1112] @ 315d44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 314eb0 │ │ │ │ ldr r3, [pc, #1032] @ 315d08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 315da0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -209646,22 +209646,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 315d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31534c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 24a85c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -209688,22 +209688,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 315d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 3150b8 │ │ │ │ ldr r3, [pc, #860] @ 315d8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3154d0 │ │ │ │ @@ -209721,25 +209721,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #708] @ 315d54 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 315d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3154d0 │ │ │ │ ldr r3, [pc, #720] @ 315d8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3151e0 │ │ │ │ ldr r3, [pc, #720] @ 315da0 │ │ │ │ @@ -209756,25 +209756,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #576] @ 315d5c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 315d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3151e0 │ │ │ │ ldr r2, [pc, #580] @ 315d8c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31571c │ │ │ │ ldr r2, [pc, #580] @ 315da0 │ │ │ │ @@ -209790,25 +209790,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #448] @ 315d64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 315d68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31571c │ │ │ │ ldr r2, [pc, #436] @ 315d8c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -209827,25 +209827,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #308] @ 315d6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 315d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 31529c │ │ │ │ ldr r2, [pc, #292] @ 315d8c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 315044 │ │ │ │ @@ -209863,112 +209863,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #172] @ 315d74 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 315d78 │ │ │ │ add r0, pc, r0 │ │ │ │ b 315190 │ │ │ │ @ instruction: 0x00995dd0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00995db8 │ │ │ │ addseq r5, r9, r4, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - umulleq r8, r1, r8, pc @ │ │ │ │ + addeq r8, r1, r8, lsr #31 │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ + @ instruction: 0x006d4490 │ │ │ │ + strheq r4, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r4, sp, r8, lsr #7 │ │ │ │ rsbeq r4, sp, r0, lsl #9 │ │ │ │ - rsbeq r4, sp, r8, lsr #9 │ │ │ │ - @ instruction: 0x006d4398 │ │ │ │ - rsbeq r4, sp, r0, ror r4 │ │ │ │ - rsbeq r4, sp, r0, lsr #5 │ │ │ │ + strheq r4, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r5, r0, r8, asr #4 │ │ │ │ - strdeq r4, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r4, sp, r8, lsl #10 │ │ │ │ andeq r3, r0, r0, asr #3 │ │ │ │ - strdeq r4, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r4, sp, r8, lsl #4 │ │ │ │ - rsbeq r4, sp, ip, ror r0 │ │ │ │ - rsbeq r4, sp, r8, lsr r1 │ │ │ │ - rsbeq r3, sp, r4, lsl #31 │ │ │ │ - addeq r8, r1, r0, lsr #14 │ │ │ │ - rsbeq r4, sp, r0, lsr #4 │ │ │ │ - rsbeq r3, sp, r0, asr lr │ │ │ │ - rsbeq r3, sp, r0, lsr #28 │ │ │ │ - rsbeq r3, sp, r4, ror #28 │ │ │ │ - rsbeq r3, sp, ip, ror #25 │ │ │ │ - rsbeq r3, sp, r0, asr ip │ │ │ │ - rsbeq r4, sp, r4, asr #32 │ │ │ │ - rsbeq r3, sp, r8, lsr #29 │ │ │ │ + rsbeq r4, sp, r4, lsl #10 │ │ │ │ + rsbeq r4, sp, r8, lsl r2 │ │ │ │ + rsbeq r4, sp, ip, lsl #1 │ │ │ │ + rsbeq r4, sp, r8, asr #2 │ │ │ │ + @ instruction: 0x006d3f94 │ │ │ │ + addeq r8, r1, r0, lsr r7 │ │ │ │ + rsbeq r4, sp, r0, lsr r2 │ │ │ │ + rsbeq r3, sp, r0, ror #28 │ │ │ │ + rsbeq r3, sp, r0, lsr lr │ │ │ │ + rsbeq r3, sp, r4, ror lr │ │ │ │ + strdeq r3, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r3, sp, r0, ror #24 │ │ │ │ + rsbeq r4, sp, r4, asr r0 │ │ │ │ + strheq r3, [sp], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - @ instruction: 0x006d3d90 │ │ │ │ - rsbeq r3, sp, r8, lsl ip │ │ │ │ - rsbeq r3, sp, ip, ror sl │ │ │ │ - rsbeq r3, sp, ip, asr ip │ │ │ │ - strdeq r3, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r3, sp, r0, ror sl │ │ │ │ - rsbeq r3, sp, r8, ror #18 │ │ │ │ - rsbeq r3, sp, ip, lsr sl │ │ │ │ - ldrdeq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r3, sp, r4, lsr #19 │ │ │ │ - rsbeq r3, sp, r4, asr r8 │ │ │ │ + rsbeq r3, sp, r0, lsr #27 │ │ │ │ + rsbeq r3, sp, r8, lsr #24 │ │ │ │ + rsbeq r3, sp, ip, lsl #21 │ │ │ │ + rsbeq r3, sp, ip, ror #24 │ │ │ │ + rsbeq r3, sp, r0, lsl #20 │ │ │ │ + rsbeq r3, sp, r0, lsl #21 │ │ │ │ + rsbeq r3, sp, r8, ror r9 │ │ │ │ + rsbeq r3, sp, ip, asr #20 │ │ │ │ + rsbeq r3, sp, r4, ror #17 │ │ │ │ + strheq r3, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, sp, r4, ror #16 │ │ │ │ andeq r4, r0, r4, ror fp │ │ │ │ - rsbeq r3, sp, ip, lsr #13 │ │ │ │ - strdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r3, sp, ip, asr #11 │ │ │ │ + strheq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r3, sp, r8, lsl #14 │ │ │ │ + ldrdeq r3, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ - rsbeq r3, sp, r4, lsl #13 │ │ │ │ - rsbeq r3, sp, r0, asr #10 │ │ │ │ - rsbeq r3, sp, r0, ror #16 │ │ │ │ + @ instruction: 0x006d3694 │ │ │ │ + rsbeq r3, sp, r0, asr r5 │ │ │ │ + rsbeq r3, sp, r0, ror r8 │ │ │ │ andeq r1, r0, r0, lsl #26 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r3, sp, ip, asr r6 │ │ │ │ - rsbeq r3, sp, ip, lsr #15 │ │ │ │ - rsbeq r3, sp, r0, ror #11 │ │ │ │ - @ instruction: 0x006d3494 │ │ │ │ - rsbeq r3, sp, r8, lsl #14 │ │ │ │ - rsbeq r3, sp, r4, ror #11 │ │ │ │ - rsbeq r3, sp, r4, ror #8 │ │ │ │ - rsbeq r3, sp, r4, ror #12 │ │ │ │ - rsbeq r3, sp, r8, asr #8 │ │ │ │ - rsbeq r3, sp, r0, ror #9 │ │ │ │ - rsbeq r3, sp, r8, lsr #8 │ │ │ │ - rsbeq r3, sp, r8, ror #10 │ │ │ │ - rsbeq r3, sp, r4, lsl #8 │ │ │ │ - rsbeq r3, sp, r8, lsl #10 │ │ │ │ - rsbeq r3, sp, r0, ror #7 │ │ │ │ - rsbeq r3, sp, ip, asr #9 │ │ │ │ - rsbeq r3, sp, r0, asr #7 │ │ │ │ - rsbeq r3, sp, r0, lsl #11 │ │ │ │ - rsbeq r3, sp, ip, ror r4 │ │ │ │ - rsbeq r3, sp, r8, lsl #7 │ │ │ │ + rsbeq r3, sp, ip, ror #12 │ │ │ │ + strheq r3, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq r3, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r3, sp, r4, lsr #9 │ │ │ │ + rsbeq r3, sp, r8, lsl r7 │ │ │ │ + strdeq r3, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r3, sp, r4, ror r4 │ │ │ │ + rsbeq r3, sp, r4, ror r6 │ │ │ │ + rsbeq r3, sp, r8, asr r4 │ │ │ │ + strdeq r3, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ rsbeq r3, sp, r8, lsr r4 │ │ │ │ - rsbeq r3, sp, ip, ror #6 │ │ │ │ - rsbeq r3, sp, r8, lsr r3 │ │ │ │ - rsbeq r3, sp, ip, asr #6 │ │ │ │ - rsbeq r3, sp, r4, ror #8 │ │ │ │ - rsbeq r3, sp, r8, lsr #6 │ │ │ │ - rsbeq r3, sp, r8, ror r3 │ │ │ │ - rsbeq r3, sp, r4, lsl #8 │ │ │ │ - rsbeq r3, sp, ip, ror #5 │ │ │ │ - rsbeq r3, sp, r8, lsr #7 │ │ │ │ - rsbeq r3, sp, ip, asr #5 │ │ │ │ - ldrdeq r7, [r1], ip │ │ │ │ + rsbeq r3, sp, r8, ror r5 │ │ │ │ + rsbeq r3, sp, r4, lsl r4 │ │ │ │ + rsbeq r3, sp, r8, lsl r5 │ │ │ │ + strdeq r3, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r3, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r2, sp, r0, asr #24 │ │ │ │ + ldrdeq r3, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x006d3590 │ │ │ │ + rsbeq r3, sp, ip, lsl #9 │ │ │ │ + @ instruction: 0x006d3398 │ │ │ │ + rsbeq r3, sp, r8, asr #8 │ │ │ │ + rsbeq r3, sp, ip, ror r3 │ │ │ │ + rsbeq r3, sp, r8, asr #6 │ │ │ │ + rsbeq r3, sp, ip, asr r3 │ │ │ │ + rsbeq r3, sp, r4, ror r4 │ │ │ │ + rsbeq r3, sp, r8, lsr r3 │ │ │ │ + rsbeq r3, sp, r8, lsl #7 │ │ │ │ + rsbeq r3, sp, r4, lsl r4 │ │ │ │ + strdeq r3, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + strheq r3, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r3, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r7, r1, ip, ror #21 │ │ │ │ + rsbeq r3, sp, ip, ror #9 │ │ │ │ + rsbeq r2, sp, r0, asr ip │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, sp, r8, ror r5 │ │ │ │ - strdeq r3, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r3, sp, r0, asr #10 │ │ │ │ - rsbeq r3, sp, r4, lsl r2 │ │ │ │ + rsbeq r3, sp, r8, lsl #11 │ │ │ │ + rsbeq r3, sp, ip, lsl #4 │ │ │ │ + rsbeq r3, sp, r0, asr r5 │ │ │ │ + rsbeq r3, sp, r4, lsr #4 │ │ │ │ ldr r2, [pc, #-208] @ 315d7c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31576c │ │ │ │ ldr r2, [pc, #-192] @ 315da0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -209985,26 +209985,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 315d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31576c │ │ │ │ ldr r3, [pc, #-340] @ 315d8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3157a0 │ │ │ │ ldr r3, [pc, #-340] @ 315da0 │ │ │ │ @@ -210021,25 +210021,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #-444] @ 315d84 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 315d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3157a0 │ │ │ │ ldr r3, [pc, #-480] @ 315d8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315734 │ │ │ │ ldr r3, [pc, #-480] @ 315da0 │ │ │ │ @@ -210056,30 +210056,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #-572] @ 315d90 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 315d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 315734 │ │ │ │ ldr r0, [pc, #-608] @ 315d98 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea0 │ │ │ │ ldr r1, [pc, #-632] @ 315d9c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -210100,154 +210100,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 315da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 3155e8 │ │ │ │ ldr r0, [pc, #-772] @ 315da8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31534c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 315dac │ │ │ │ ldr r0, [pc, #-792] @ 315db0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3154d0 │ │ │ │ ldr r0, [pc, #-812] @ 315db4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 3150b8 │ │ │ │ ldr r2, [pc, #-832] @ 315db8 │ │ │ │ ldr r0, [pc, #-832] @ 315dbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 314ec8 │ │ │ │ ldr r2, [pc, #-852] @ 315dc0 │ │ │ │ ldr r0, [pc, #-852] @ 315dc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3151e0 │ │ │ │ ldr r2, [pc, #-872] @ 315dc8 │ │ │ │ ldr r0, [pc, #-872] @ 315dcc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31571c │ │ │ │ ldr r2, [pc, #-900] @ 315dd0 │ │ │ │ ldr r0, [pc, #-900] @ 315dd4 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ ldr r2, [pc, #-928] @ 315dd8 │ │ │ │ ldr r0, [pc, #-928] @ 315ddc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ ldr r2, [pc, #-956] @ 315de0 │ │ │ │ ldr r0, [pc, #-956] @ 315de4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315044 │ │ │ │ ldr r0, [pc, #-980] @ 315de8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 3155e8 │ │ │ │ ldr r2, [pc, #-1000] @ 315dec │ │ │ │ ldr r0, [pc, #-1000] @ 315df0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 315734 │ │ │ │ ldr r2, [pc, #-1020] @ 315df4 │ │ │ │ ldr r0, [pc, #-1020] @ 315df8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315044 │ │ │ │ ldr r2, [pc, #-1044] @ 315dfc │ │ │ │ ldr r0, [pc, #-1044] @ 315e00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315044 │ │ │ │ ldr r2, [pc, #-1068] @ 315e04 │ │ │ │ ldr r0, [pc, #-1068] @ 315e08 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ ldr r0, [pc, #-1096] @ 315e0c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31576c │ │ │ │ ldr r2, [pc, #-1120] @ 315e10 │ │ │ │ ldr r0, [pc, #-1120] @ 315e14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 31529c │ │ │ │ ldr r2, [pc, #-1144] @ 315e18 │ │ │ │ ldr r0, [pc, #-1144] @ 315e1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3157a0 │ │ │ │ ldr r3, [pc, #-1164] @ 315e20 │ │ │ │ ldr lr, [pc, #-1164] @ 315e24 │ │ │ │ ldr r1, [pc, #-1164] @ 315e28 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 315e2c │ │ │ │ @@ -210265,34 +210265,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #-1244] @ 315e34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 315e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ ldr r2, [pc, #-1288] @ 315e3c │ │ │ │ ldr r0, [pc, #-1288] @ 315e40 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ea8 │ │ │ │ │ │ │ │ 00316360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -210312,146 +210312,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 316578 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 3163e0 │ │ │ │ ldr r1, [pc, #416] @ 31657c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337b7c │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 316550 │ │ │ │ ldr r1, [pc, #384] @ 316580 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #368] @ 316584 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba58 │ │ │ │ + bl 74ba60 │ │ │ │ ldr r1, [pc, #348] @ 316588 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ ldr r1, [pc, #332] @ 31658c │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8d4 │ │ │ │ + bl 74b8dc │ │ │ │ ldr r1, [pc, #312] @ 316590 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b954 │ │ │ │ + bl 74b95c │ │ │ │ ldr r1, [pc, #296] @ 316594 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b954 │ │ │ │ + bl 74b95c │ │ │ │ ldr r1, [pc, #280] @ 316598 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b954 │ │ │ │ + bl 74b95c │ │ │ │ ldr r1, [pc, #264] @ 31659c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 3165a0 │ │ │ │ - bl 74b954 │ │ │ │ + bl 74b95c │ │ │ │ ldr r8, [pc, #248] @ 3165a4 │ │ │ │ ldr r1, [pc, #248] @ 3165a8 │ │ │ │ ldr r7, [pc, #248] @ 3165ac │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74baa8 │ │ │ │ + bl 74bab0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #192] @ 3165b0 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339528 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 338da8 │ │ │ │ ldr r2, [pc, #132] @ 3165b4 │ │ │ │ ldr r1, [pc, #132] @ 3165b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 754524 │ │ │ │ + b 75452c │ │ │ │ ldr r3, [pc, #100] @ 3165bc │ │ │ │ ldr r1, [pc, #100] @ 3165c0 │ │ │ │ ldr r0, [pc, #100] @ 3165c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 3165c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbeq r2, sp, r4, ror #22 │ │ │ │ + rsbeq r2, sp, r4, ror fp │ │ │ │ addseq r4, r9, ip, asr #14 │ │ │ │ - rsbseq r2, r8, r0, lsl fp │ │ │ │ + rsbseq r2, r8, r0, lsr #22 │ │ │ │ + @ instruction: 0x006d3590 │ │ │ │ rsbeq r3, sp, r0, lsl #11 │ │ │ │ - rsbeq r3, sp, r0, ror r5 │ │ │ │ - rsbseq ip, r4, r4, asr #7 │ │ │ │ - rsbeq r3, sp, r4, asr r5 │ │ │ │ - rsbseq r8, r0, r4, lsl #29 │ │ │ │ - rsbseq r8, r0, r8, ror lr │ │ │ │ + ldrsbeq ip, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r3, sp, r4, ror #10 │ │ │ │ + @ instruction: 0x00708e94 │ │ │ │ + rsbseq r8, r0, r8, lsl #29 │ │ │ │ + rsbeq r3, sp, r4, lsr r5 │ │ │ │ rsbeq r3, sp, r4, lsr #10 │ │ │ │ - rsbeq r3, sp, r4, lsl r5 │ │ │ │ - ldrdeq r7, [r1], ip │ │ │ │ - ldrdeq r2, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq fp, r6, r4, lsr #3 │ │ │ │ - rsbeq r2, sp, ip, ror #21 │ │ │ │ + addeq r7, r1, ip, ror #17 │ │ │ │ + rsbeq r2, sp, r8, ror #21 │ │ │ │ + ldrheq fp, [r6], #-20 @ 0xffffffec @ │ │ │ │ + strdeq r2, [sp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r2, sp, r0, lsr #19 │ │ │ │ - strheq r2, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r7, r1, r0, lsr r8 │ │ │ │ - @ instruction: 0x006d2998 │ │ │ │ - strdeq r3, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + strheq r2, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r2, sp, r8, asr #19 │ │ │ │ + addeq r7, r1, r0, asr #16 │ │ │ │ + rsbeq r2, sp, r8, lsr #19 │ │ │ │ + rsbeq r3, sp, r4, lsl #8 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 003165cc : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003165d4 : │ │ │ │ @@ -210479,44 +210479,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 3166b4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 999090 │ │ │ │ + bl 999098 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99d224 │ │ │ │ + bl 99d22c │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3166f8 │ │ │ │ ldr r3, [pc, #188] @ 316718 │ │ │ │ ldr r2, [pc, #188] @ 31671c │ │ │ │ ldr r1, [pc, #188] @ 316720 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8106e8 │ │ │ │ + bl 8106f0 │ │ │ │ ldr r3, [pc, #144] @ 316724 │ │ │ │ ldr r1, [pc, #144] @ 316728 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 337af0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9990c4 │ │ │ │ + bl 9990cc │ │ │ │ ldr r2, [pc, #112] @ 31672c │ │ │ │ ldr r3, [pc, #80] @ 316710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210528,27 +210528,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 316730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ addseq r4, r9, ip, lsl r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009944f8 │ │ │ │ - addeq r7, r1, ip, lsr #14 │ │ │ │ - rsbeq r1, ip, ip, asr #27 │ │ │ │ - rsbseq pc, r5, r8, asr r3 @ │ │ │ │ + addeq r7, r1, ip, lsr r7 │ │ │ │ + ldrdeq r1, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq pc, r5, r8, ror #6 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r2, r8, r0, asr r8 │ │ │ │ + rsbseq r2, r8, r0, ror #16 │ │ │ │ addseq r4, r9, r8, asr r4 │ │ │ │ - strheq r3, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, sp, r4, asr #5 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ tst r3, #2 │ │ │ │ beq 31674c │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq 316798 │ │ │ │ and r3, r3, #24 │ │ │ │ @@ -210698,18 +210698,18 @@ │ │ │ │ subeq r3, r2, r3 │ │ │ │ streq r3, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r1, r8, asr r5 │ │ │ │ + addeq r7, r1, r8, ror #10 │ │ │ │ ldr r0, [pc, #4] @ 3169b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq lr, sl, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #280] @ 316aec │ │ │ │ ldr r3, [pc, #280] @ 316af0 │ │ │ │ @@ -210741,15 +210741,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 316ae8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [pc, #160] @ 316b00 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316a20 │ │ │ │ ldr r3, [pc, #144] @ 316b04 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -210764,39 +210764,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 316b0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 316a20 │ │ │ │ ldr r0, [pc, #52] @ 316b10 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 316a20 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r0, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r9, ip, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r9, ip, ror #1 │ │ │ │ andeq r1, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, r0, lsl #31 │ │ │ │ - @ instruction: 0x006d2f94 │ │ │ │ + @ instruction: 0x006d2f90 │ │ │ │ + rsbeq r2, sp, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #632] @ 316da4 │ │ │ │ ldr r2, [pc, #632] @ 316da8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210810,15 +210810,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ ldr r8, [pc, #568] @ 316dac │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 316c54 │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316c54 │ │ │ │ @@ -210842,15 +210842,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ add r1, r1, #2 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ and r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ beq 316cc0 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ beq 316cac │ │ │ │ cmp r6, #0 │ │ │ │ @@ -210868,15 +210868,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r2, #0 │ │ │ │ bne 316cec │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldr r2, [pc, #344] @ 316db4 │ │ │ │ ldr r3, [pc, #328] @ 316da8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210929,48 +210929,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r7, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 316dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 316c44 │ │ │ │ ldr r0, [pc, #72] @ 316dc8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 316c44 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, ror #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r9, r4, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00993eb8 │ │ │ │ andeq r4, r0, r8, lsl fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, r0, lsr #26 │ │ │ │ - rsbeq r2, sp, r0, asr sp │ │ │ │ + rsbeq r2, sp, r0, lsr sp │ │ │ │ + rsbeq r2, sp, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #476] @ 316fc0 │ │ │ │ ldr r5, [pc, #476] @ 316fc4 │ │ │ │ ldr r2, [pc, #476] @ 316fc8 │ │ │ │ @@ -210979,15 +210979,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov ip, #4 │ │ │ │ ldr r2, [pc, #432] @ 316fcc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr r3, [r0, #1768] @ 0x6e8 │ │ │ │ str r3, [r0, #1128] @ 0x468 │ │ │ │ @@ -210999,23 +210999,23 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add r5, r4, #1072 @ 0x430 │ │ │ │ asr ip, ip, #31 │ │ │ │ mov r3, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ add r0, r0, #1600 @ 0x640 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316ec0 │ │ │ │ add r5, r4, #1488 @ 0x5d0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316f0c │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316f60 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -211041,15 +211041,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 316fd0 │ │ │ │ ldr r2, [pc, #224] @ 316fd4 │ │ │ │ ldr r1, [pc, #224] @ 316fd8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ b 316e70 │ │ │ │ ldr r3, [r4, #1772] @ 0x6ec │ │ │ │ add r2, r4, #1168 @ 0x490 │ │ │ │ mov r1, #0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r2, r2, #4 │ │ │ │ str r3, [r4, #1552] @ 0x610 │ │ │ │ @@ -211060,15 +211060,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 316fe4 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ bne 316e94 │ │ │ │ ldr r1, [pc, #128] @ 316fe8 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ @@ -211088,17 +211088,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r1, ip, lsr #1 │ │ │ │ - rsbeq r2, sp, r4, asr sp │ │ │ │ - rsbeq r2, sp, ip, lsr #26 │ │ │ │ + strheq r7, [r1], ip │ │ │ │ + rsbeq r2, sp, r4, ror #26 │ │ │ │ + rsbeq r2, sp, ip, lsr sp │ │ │ │ addeq lr, sl, r4, lsl #14 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @@ -211114,45 +211114,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #112] @ 3170a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #100] @ 3170a8 │ │ │ │ ldr r0, [pc, #100] @ 3170ac │ │ │ │ ldr r1, [pc, #100] @ 3170b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, r1, r8, lsl #29 │ │ │ │ - rsbeq r1, ip, r8, lsl r4 │ │ │ │ - rsbseq lr, r5, r0, lsr #19 │ │ │ │ + umulleq r6, r1, r8, lr │ │ │ │ + rsbeq r1, ip, r8, lsr #8 │ │ │ │ + ldrheq lr, [r5], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ ldrdeq lr, [sl], r8 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0x0096b9b4 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -211175,25 +211175,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 31719c │ │ │ │ ldr r1, [pc, #144] @ 3171a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #124] @ 3171a4 │ │ │ │ ldr r1, [pc, #124] @ 3171a8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r7 │ │ │ │ add r5, r4, #1168 @ 0x490 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ bl 338f70 │ │ │ │ mov r3, #1 │ │ │ │ @@ -211206,34 +211206,34 @@ │ │ │ │ add r1, r4, #1600 @ 0x640 │ │ │ │ str r3, [r4, #1560] @ 0x618 │ │ │ │ str r5, [r4, #772] @ 0x304 │ │ │ │ str r7, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 339070 │ │ │ │ - umulleq r6, r1, ip, sp │ │ │ │ - rsbeq r2, sp, ip, lsl sl │ │ │ │ - rsbeq r2, sp, r0, lsr sl │ │ │ │ - rsbeq r1, sp, ip, ror #28 │ │ │ │ - rsbeq r1, sp, r8, ror lr │ │ │ │ + addeq r6, r1, ip, lsr #27 │ │ │ │ + rsbeq r2, sp, ip, lsr #20 │ │ │ │ + rsbeq r2, sp, r0, asr #20 │ │ │ │ + rsbeq r1, sp, ip, ror lr │ │ │ │ + rsbeq r1, sp, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 3172c4 │ │ │ │ ldr r2, [pc, #256] @ 3172c8 │ │ │ │ ldr r1, [pc, #256] @ 3172cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #780 @ 0x30c │ │ │ │ bl 24a85c │ │ │ │ @@ -211281,17 +211281,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, r1, ip, asr #25 │ │ │ │ - rsbeq r2, sp, ip, asr #18 │ │ │ │ - rsbeq r2, sp, r4, ror #18 │ │ │ │ + ldrdeq r6, [r1], ip │ │ │ │ + rsbeq r2, sp, ip, asr r9 │ │ │ │ + rsbeq r2, sp, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #388] @ 0x184 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 3174a0 │ │ │ │ @@ -211381,43 +211381,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3174c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317334 │ │ │ │ ldr r0, [pc, #60] @ 3174c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317334 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r9, r0, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r3, r9, r0, r7 │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r2, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r2, sp, r0, lsl #14 │ │ │ │ + rsbeq r2, sp, ip, ror #13 │ │ │ │ + rsbeq r2, sp, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #396] @ 317670 │ │ │ │ ldr r2, [pc, #396] @ 317674 │ │ │ │ @@ -211499,42 +211499,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 317694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31752c │ │ │ │ ldr r0, [pc, #60] @ 317698 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31752c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, lsr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r9, r0, lsl r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009935b0 │ │ │ │ addseq r3, r9, r8, ror r5 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, r0, ror r5 │ │ │ │ - @ instruction: 0x006d2590 │ │ │ │ + rsbeq r2, sp, r0, lsl #11 │ │ │ │ + rsbeq r2, sp, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #760] @ 3179ac │ │ │ │ ldr r3, [pc, #760] @ 3179b0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211554,15 +211554,15 @@ │ │ │ │ bl 2a3fc8 │ │ │ │ ldr r3, [pc, #704] @ 3179b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #680] @ 3179bc │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 317858 │ │ │ │ cmp r4, #61 @ 0x3d │ │ │ │ @@ -211661,22 +211661,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3179dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 317724 │ │ │ │ ldr r3, [pc, #256] @ 3179e0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 317770 │ │ │ │ ldr r3, [pc, #224] @ 3179d4 │ │ │ │ @@ -211692,34 +211692,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3179e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 317770 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 3179e8 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 317724 │ │ │ │ ldr r0, [pc, #116] @ 3179ec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 317770 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 3179f0 │ │ │ │ ldr r1, [pc, #96] @ 3179f4 │ │ │ │ ldr r0, [pc, #96] @ 3179f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 3179fc │ │ │ │ @@ -211735,22 +211735,22 @@ │ │ │ │ andeq r2, r0, ip, lsr r3 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ umullseq r3, r9, ip, r3 │ │ │ │ addseq r3, r9, r4, asr #6 │ │ │ │ andeq r2, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, ip, ror r3 │ │ │ │ + rsbeq r2, sp, ip, lsl #7 │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - rsbeq r2, sp, ip, ror r3 │ │ │ │ - rsbeq r2, sp, ip, lsr #6 │ │ │ │ rsbeq r2, sp, ip, lsl #7 │ │ │ │ - addeq r6, r1, r0, lsl #10 │ │ │ │ - rsbeq r2, sp, r8, ror r2 │ │ │ │ - rsbeq r2, sp, r4, lsl #5 │ │ │ │ + rsbeq r2, sp, ip, lsr r3 │ │ │ │ + @ instruction: 0x006d239c │ │ │ │ + addeq r6, r1, r0, lsl r5 │ │ │ │ + rsbeq r2, sp, r8, lsl #5 │ │ │ │ + @ instruction: 0x006d2294 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #500] @ 317c0c │ │ │ │ ldr r3, [pc, #500] @ 317c10 │ │ │ │ @@ -211854,46 +211854,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 317c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 317a74 │ │ │ │ ldr r0, [pc, #68] @ 317c34 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 317a74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrsheq r3, [r9], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r9, r4, asr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r9, r4, lsr #32 │ │ │ │ addseq r2, r9, ip, ror #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, r0, ror #2 │ │ │ │ - rsbeq r2, sp, r8, lsl #3 │ │ │ │ + rsbeq r2, sp, r0, ror r1 │ │ │ │ + @ instruction: 0x006d2198 │ │ │ │ ldrb r1, [r1] │ │ │ │ b 3172d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1308] @ 318174 │ │ │ │ @@ -212036,15 +212036,15 @@ │ │ │ │ movne r4, #97 @ 0x61 │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r3, #0 │ │ │ │ bne 318010 │ │ │ │ add r0, r9, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8ad2a4 │ │ │ │ + bl 8ad2ac │ │ │ │ b 317d1c │ │ │ │ cmp r2, r1 │ │ │ │ ldr r3, [r3, #772] @ 0x304 │ │ │ │ movne r2, #96 @ 0x60 │ │ │ │ moveq r2, #6 │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ sub r3, r7, r4 │ │ │ │ @@ -212072,23 +212072,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 318194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317d08 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq 317ffc │ │ │ │ @@ -212154,29 +212154,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 31819c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 317e84 │ │ │ │ ldr r0, [pc, #268] @ 3181a0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317d08 │ │ │ │ ldr r1, [pc, #232] @ 3181a4 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -212196,55 +212196,55 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3181a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317fa8 │ │ │ │ ldr r0, [pc, #104] @ 3181ac │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 317e84 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3181b0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317fa8 │ │ │ │ @ instruction: 0x00992eb0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r9, r8, asr lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00992df0 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, sp, ip, ror #28 │ │ │ │ + rsbeq r1, sp, ip, ror lr │ │ │ │ andeq r2, r0, r8, asr r1 │ │ │ │ - rsbeq r1, sp, r4, lsl #28 │ │ │ │ - rsbeq r1, sp, r4, asr sp │ │ │ │ + rsbeq r1, sp, r4, lsl lr │ │ │ │ + rsbeq r1, sp, r4, ror #26 │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ - strdeq r1, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, sp, r8, ror sp │ │ │ │ - strdeq r1, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r1, sp, ip, lsl #26 │ │ │ │ + rsbeq r1, sp, r8, lsl #27 │ │ │ │ + rsbeq r1, sp, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3124] @ 318e04 │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ @@ -212464,15 +212464,15 @@ │ │ │ │ cmp r9, #8 │ │ │ │ orreq r7, r7, #8 │ │ │ │ b 318414 │ │ │ │ add r6, sl, #1072 @ 0x430 │ │ │ │ add r6, r6, #8 │ │ │ │ add r6, r5, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31885c │ │ │ │ ldr r6, [r9, #1144] @ 0x478 │ │ │ │ cmp r6, #1 │ │ │ │ bne 31832c │ │ │ │ ldr r1, [r9, #1128] @ 0x468 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -212522,24 +212522,24 @@ │ │ │ │ beq 318a38 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ stm sp, {r7, sl} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2020] @ 318e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3182a4 │ │ │ │ and r9, r9, #192 @ 0xc0 │ │ │ │ subs r1, r9, #128 @ 0x80 │ │ │ │ beq 3188f4 │ │ │ │ subs r1, r9, #192 @ 0xc0 │ │ │ │ beq 318878 │ │ │ │ @@ -212652,31 +212652,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 318e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3182e4 │ │ │ │ add r1, sl, #1136 @ 0x470 │ │ │ │ add r1, r1, #13 │ │ │ │ add r1, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 8acd1c │ │ │ │ + bl 8acd24 │ │ │ │ b 31832c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 318bf8 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3167b8 │ │ │ │ ldrb r3, [r5, #789] @ 0x315 │ │ │ │ @@ -212787,22 +212787,22 @@ │ │ │ │ strb r3, [r2, #47] @ 0x2f │ │ │ │ b 318990 │ │ │ │ ldr r0, [pc, #1036] @ 318e4c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3182a4 │ │ │ │ ldr r0, [pc, #1008] @ 318e50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3182e4 │ │ │ │ ldr r1, [r3, #772] @ 0x304 │ │ │ │ ldrb r2, [r1, #47] @ 0x2f │ │ │ │ orr r2, r2, #4 │ │ │ │ strb r2, [r1, #47] @ 0x2f │ │ │ │ ldrb r2, [r3, #789] @ 0x315 │ │ │ │ tst r2, #16 │ │ │ │ @@ -212853,22 +212853,22 @@ │ │ │ │ beq 318d2c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 318e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318910 │ │ │ │ ldr r3, [pc, #724] @ 318e54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 318690 │ │ │ │ @@ -212885,22 +212885,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r9, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 318e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318690 │ │ │ │ ldr r3, [pc, #608] @ 318e60 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 318884 │ │ │ │ @@ -212916,21 +212916,21 @@ │ │ │ │ beq 318d1c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 318e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318884 │ │ │ │ strb r2, [r3, #798] @ 0x31e │ │ │ │ ldrb r3, [r3, #781] @ 0x30d │ │ │ │ tst r3, #2 │ │ │ │ beq 3189e4 │ │ │ │ mov r3, #420 @ 0x1a4 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ @@ -212957,37 +212957,37 @@ │ │ │ │ beq 318dac │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 318e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318570 │ │ │ │ ldr r0, [pc, #332] @ 318e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318884 │ │ │ │ ldr r0, [pc, #320] @ 318e74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318910 │ │ │ │ ldr r0, [pc, #304] @ 318e78 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318690 │ │ │ │ add sl, sp, #52 @ 0x34 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, sl │ │ │ │ bl 24980c │ │ │ │ b 318d78 │ │ │ │ @@ -213006,80 +213006,80 @@ │ │ │ │ ldrb r1, [r6, #-232] @ 0xffffff18 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [r3] │ │ │ │ b 318778 │ │ │ │ ldr r0, [pc, #204] @ 318e80 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 318570 │ │ │ │ ldrb r3, [r9] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #9 │ │ │ │ bhi 318760 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 988f40 │ │ │ │ + bl 988f48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 318760 │ │ │ │ ldr r3, [pc, #140] @ 318e84 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3] │ │ │ │ b 318760 │ │ │ │ addseq r2, r9, r4, asr #18 │ │ │ │ addseq r2, r9, ip, lsr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x00815bbc │ │ │ │ + addeq r5, r1, ip, asr #23 │ │ │ │ addseq r2, r9, r0, ror #14 │ │ │ │ addseq r2, r9, r8, ror #13 │ │ │ │ - ldrdeq r5, [r1], r8 │ │ │ │ + addeq r5, r1, r8, ror #17 │ │ │ │ andeq r2, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, sp, r4, lsr #17 │ │ │ │ + strheq r1, [sp], #-132 @ 0xffffff7c @ │ │ │ │ addseq r2, r9, ip, ror r4 │ │ │ │ umullseq r1, sl, r0, r5 │ │ │ │ addseq r1, sl, r4, ror #10 │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq r1, sp, ip, asr #15 │ │ │ │ + ldrdeq r1, [sp], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0x009921fc │ │ │ │ - strdeq r1, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - strdeq r1, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r1, sp, r0, lsl #10 │ │ │ │ + rsbeq r1, sp, r4, lsl #12 │ │ │ │ andeq r5, r0, r0, asr #3 │ │ │ │ - rsbeq r1, sp, r4, lsl #8 │ │ │ │ - rsbeq r1, sp, r4, lsl #7 │ │ │ │ + rsbeq r1, sp, r4, lsl r4 │ │ │ │ + @ instruction: 0x006d1394 │ │ │ │ andeq r1, r0, r8, lsr #2 │ │ │ │ - rsbeq r1, sp, r0, ror r3 │ │ │ │ + rsbeq r1, sp, r0, lsl #7 │ │ │ │ andeq r4, r0, r8, lsl #5 │ │ │ │ - rsbeq r1, sp, r8, ror r3 │ │ │ │ - rsbeq r1, sp, r0, ror #5 │ │ │ │ - rsbeq r1, sp, r4, ror r2 │ │ │ │ - rsbeq r1, sp, r0, ror #4 │ │ │ │ + rsbeq r1, sp, r8, lsl #7 │ │ │ │ + strdeq r1, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, sp, r4, lsl #5 │ │ │ │ + rsbeq r1, sp, r0, ror r2 │ │ │ │ addseq r0, sl, r8, lsr #30 │ │ │ │ - rsbeq r1, sp, r0, lsl #6 │ │ │ │ + rsbeq r1, sp, r0, lsl r3 │ │ │ │ @ instruction: 0x009a0ed0 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 318eac │ │ │ │ ldr r3, [pc, #32] @ 318ebc │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umulleq r5, r1, r4, r0 │ │ │ │ + addeq r5, r1, r4, lsr #1 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -213087,15 +213087,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 318f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, sl, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 318f90 │ │ │ │ mov r4, r1 │ │ │ │ @@ -213105,15 +213105,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -213123,18 +213123,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 318f84 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7502f4 │ │ │ │ - addeq r5, r1, r8 │ │ │ │ - strheq r1, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r1, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + b 7502fc │ │ │ │ + addeq r5, r1, r8, lsl r0 │ │ │ │ + rsbeq r1, sp, r8, asr #5 │ │ │ │ + rsbeq r1, sp, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 319208 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 31920c │ │ │ │ @@ -213142,15 +213142,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 319214 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -213192,15 +213192,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 3191d0 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ad2a4 │ │ │ │ + bl 8ad2ac │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 3190d4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -213273,27 +213273,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 3190c0 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ad2a4 │ │ │ │ + bl 8ad2ac │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 3190d4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 3190c0 │ │ │ │ - addeq r4, r1, r0, ror pc │ │ │ │ - rsbeq r1, sp, r4, asr #4 │ │ │ │ - rsbeq r1, sp, r4, ror #4 │ │ │ │ - addeq r4, r1, r8, lsl #30 │ │ │ │ + addeq r4, r1, r0, lsl #31 │ │ │ │ + rsbeq r1, sp, r4, asr r2 │ │ │ │ + rsbeq r1, sp, r4, ror r2 │ │ │ │ + addeq r4, r1, r8, lsl pc │ │ │ │ bge fedc3ccc <__bss_end__@@Base+0xfe01135c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -213363,17 +213363,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 319358 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bge fedc3dfc <__bss_end__@@Base+0xfe01148c> │ │ │ │ - strdeq r4, [r1], ip │ │ │ │ - ldrdeq r0, [sp], #-236 @ 0xffffff14 @ │ │ │ │ - strdeq r0, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r4, r1, ip, lsl #24 │ │ │ │ + rsbeq r0, sp, ip, ror #29 │ │ │ │ + rsbeq r0, sp, ip, lsl #30 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3194a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213382,25 +213382,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3194ac │ │ │ │ ldr r1, [pc, #292] @ 3194b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #272] @ 3194b4 │ │ │ │ ldr r1, [pc, #272] @ 3194b8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #240] @ 3194bc │ │ │ │ ldr r1, [pc, #240] @ 3194c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 3194c4 │ │ │ │ @@ -213437,44 +213437,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #112] @ 3194f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00814bb8 │ │ │ │ - rsbeq pc, fp, ip, lsr #1 │ │ │ │ - rsbseq ip, r5, r4, lsr r6 │ │ │ │ - rsbeq r0, sp, r0, asr #28 │ │ │ │ - rsbeq r0, sp, r8, asr lr │ │ │ │ + addeq r4, r1, r8, asr #23 │ │ │ │ + strheq pc, [fp], #-12 @ │ │ │ │ + rsbseq ip, r5, r4, asr #12 │ │ │ │ + rsbeq r0, sp, r0, asr lr │ │ │ │ + rsbeq r0, sp, r8, ror #28 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r0, sp, r4, lsl #28 │ │ │ │ + rsbeq r0, sp, r4, lsl lr │ │ │ │ addseq r9, r6, r0, asr #19 │ │ │ │ addeq ip, sl, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 319614 │ │ │ │ @@ -213560,28 +213560,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r1, r8, ror #17 │ │ │ │ - ldrdeq r0, [sp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r0, sp, r0, asr #23 │ │ │ │ + strdeq r4, [r1], r8 │ │ │ │ + rsbeq r0, sp, r4, ror #23 │ │ │ │ + ldrdeq r0, [sp], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 319704 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -213590,28 +213590,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r1, r0, ror r8 │ │ │ │ - rsbeq r0, sp, ip, asr fp │ │ │ │ - rsbeq r0, sp, r8, asr #22 │ │ │ │ + addeq r4, r1, r0, lsl #17 │ │ │ │ + rsbeq r0, sp, ip, ror #22 │ │ │ │ + rsbeq r0, sp, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3197a4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3197a8 │ │ │ │ @@ -213619,15 +213619,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 319778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213641,32 +213641,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strdeq r4, [r1], ip │ │ │ │ - ldrdeq r0, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r0, sp, ip, ror #21 │ │ │ │ + addeq r4, r1, ip, lsl #16 │ │ │ │ + rsbeq r0, sp, r8, ror #21 │ │ │ │ + strdeq r0, [sp], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 31988c │ │ │ │ ldr r2, [pc, #196] @ 319890 │ │ │ │ ldr r1, [pc, #196] @ 319894 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r9, [pc, #164] @ 319898 │ │ │ │ ldr r8, [pc, #164] @ 31989c │ │ │ │ ldr r7, [pc, #164] @ 3198a0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -213674,42 +213674,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 319820 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 31986c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 319814 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ cmp r4, r6 │ │ │ │ bne 319820 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r4, r1, r0, ror #14 │ │ │ │ - rsbeq r0, sp, ip, lsr sl │ │ │ │ - rsbeq r0, sp, r0, asr sl │ │ │ │ + addeq r4, r1, r0, ror r7 │ │ │ │ + rsbeq r0, sp, ip, asr #20 │ │ │ │ + rsbeq r0, sp, r0, ror #20 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213728,15 +213728,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 319bd0 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 319bd4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -213757,15 +213757,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 319a70 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8acd1c │ │ │ │ + bl 8acd24 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 319ac4 │ │ │ │ mov r5, r1 │ │ │ │ b 319abc │ │ │ │ tst r5, #1 │ │ │ │ @@ -213904,21 +213904,21 @@ │ │ │ │ b 319b0c │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 319b0c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, ip, ror #12 │ │ │ │ + addeq r4, r1, ip, ror r6 │ │ │ │ addseq r1, r9, r4, asr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, sp, r0, lsr r9 │ │ │ │ - rsbeq r0, sp, ip, lsl r9 │ │ │ │ - strdeq r4, [r1], fp │ │ │ │ - addeq r4, r1, sl, ror #9 │ │ │ │ + rsbeq r0, sp, r0, asr #18 │ │ │ │ + rsbeq r0, sp, ip, lsr #18 │ │ │ │ + addeq r4, r1, fp, lsl #12 │ │ │ │ + strdeq r4, [r1], sl │ │ │ │ umullseq r1, r9, ip, r0 │ │ │ │ addseq r1, r9, r8, asr #32 │ │ │ │ │ │ │ │ 00319be4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -213949,20 +213949,20 @@ │ │ │ │ ldr r2, [pc, #180] @ 319d0c │ │ │ │ ldr r1, [pc, #180] @ 319d10 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #156] @ 319d14 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #140] @ 319d18 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ bl 337c1c │ │ │ │ ldr r3, [pc, #124] @ 319d1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -213986,25 +213986,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 319d28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r0, r9, r4, lsl pc │ │ │ │ - addeq r4, r1, r4, ror #6 │ │ │ │ - rsbeq r0, sp, r0, ror #14 │ │ │ │ + addeq r4, r1, r4, ror r3 │ │ │ │ + rsbeq r0, sp, r0, ror r7 │ │ │ │ andeq r3, r0, r8, lsl #30 │ │ │ │ - ldrdeq lr, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq fp, r5, r4, ror #26 │ │ │ │ - rsbseq r5, r6, r4, lsl r2 │ │ │ │ - ldrsheq r6, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq lr, fp, r8, ror #15 │ │ │ │ + rsbseq fp, r5, r4, ror sp │ │ │ │ + rsbseq r5, r6, r4, lsr #4 │ │ │ │ + rsbseq r6, r6, r8, lsl #28 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - umulleq r4, r1, ip, r2 │ │ │ │ - rsbeq r0, sp, r8, ror #12 │ │ │ │ - rsbeq r0, sp, ip, ror r6 │ │ │ │ + addeq r4, r1, ip, lsr #5 │ │ │ │ + rsbeq r0, sp, r8, ror r6 │ │ │ │ + rsbeq r0, sp, ip, lsl #13 │ │ │ │ │ │ │ │ 00319d2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 319d90 │ │ │ │ @@ -214015,26 +214015,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702d84 │ │ │ │ - addeq r4, r1, r8, lsr r2 │ │ │ │ - rsbeq r0, sp, r4, lsr #12 │ │ │ │ - rsbeq r0, sp, r8, lsr r6 │ │ │ │ + b 702d8c │ │ │ │ + addeq r4, r1, r8, asr #4 │ │ │ │ + rsbeq r0, sp, r4, lsr r6 │ │ │ │ + rsbeq r0, sp, r8, asr #12 │ │ │ │ │ │ │ │ 00319d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 319df0 │ │ │ │ @@ -214044,23 +214044,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702d1c │ │ │ │ - addeq r4, r1, r8, asr #3 │ │ │ │ - rsbeq r0, sp, ip, asr #11 │ │ │ │ - strheq r0, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + b 702d24 │ │ │ │ + ldrdeq r4, [r1], r8 │ │ │ │ + ldrdeq r0, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, sp, r8, asr #11 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #40] @ 319e30 │ │ │ │ mvn r2, #0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ str r3, [r0, #176] @ 0xb0 │ │ │ │ str r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r0, #216] @ 0xd8 │ │ │ │ @@ -214071,15 +214071,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldclgt 15, cr15, [r9], {255} @ 0xff │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 319e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq fp, sl, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #171] @ 0xab │ │ │ │ mov r5, r1 │ │ │ │ @@ -214119,15 +214119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldrh r3, [sp, #22] │ │ │ │ mov r7, r3 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ strne r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #220] @ 31a000 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -214155,49 +214155,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #112] @ 31a010 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31a014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 319eb4 │ │ │ │ ldr r1, [pc, #72] @ 31a018 │ │ │ │ ldr r0, [pc, #72] @ 31a01c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 319eb4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r9, r4, ror ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addseq r0, r9, r8, asr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, sp, ip, asr r4 │ │ │ │ - strdeq r0, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r0, sp, ip, lsr #8 │ │ │ │ - rsbeq r0, sp, ip, lsr #8 │ │ │ │ + rsbeq r0, sp, ip, ror #8 │ │ │ │ + rsbeq r0, sp, ip, lsl #8 │ │ │ │ + rsbeq r0, sp, ip, lsr r4 │ │ │ │ + rsbeq r0, sp, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ and r7, r2, #255 @ 0xff │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ 31a280 │ │ │ │ @@ -214255,25 +214255,25 @@ │ │ │ │ mov r5, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r3, sp, #19 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ cmp r0, #0 │ │ │ │ strne r5, [r4, #216] @ 0xd8 │ │ │ │ b 31a0b8 │ │ │ │ ldrb r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ beq 31a0b8 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ strb r7, [r4, #168] @ 0xa8 │ │ │ │ b 31a0b8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ orr r5, r6, #192 @ 0xc0 │ │ │ │ cmp r3, r5 │ │ │ │ beq 31a0b8 │ │ │ │ eor r3, r3, r5 │ │ │ │ @@ -214283,22 +214283,22 @@ │ │ │ │ lsr r6, r6, #5 │ │ │ │ add r7, r4, #180 @ 0xb4 │ │ │ │ and r6, r6, #1 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ bic r3, r3, #32 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 31a0b8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ moveq r5, #1 │ │ │ │ addeq r2, sp, #24 │ │ │ │ @@ -214322,47 +214322,47 @@ │ │ │ │ beq 31a25c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #104] @ 31a2a4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31a2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31a090 │ │ │ │ ldr r1, [pc, #72] @ 31a2ac │ │ │ │ ldr r0, [pc, #72] @ 31a2b0 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31a090 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00990ad4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00990ab4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r3, r1, r0, lsr #30 │ │ │ │ + addeq r3, r1, r0, lsr pc │ │ │ │ addseq r0, r9, r4, asr sl │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, sp, r4, asr #4 │ │ │ │ - rsbeq r0, sp, r8, ror #3 │ │ │ │ - rsbeq r0, sp, r8, lsl r2 │ │ │ │ - rsbeq r0, sp, r8, lsl r2 │ │ │ │ + rsbeq r0, sp, r4, asr r2 │ │ │ │ + strdeq r0, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r0, sp, r8, lsr #4 │ │ │ │ + rsbeq r0, sp, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #604] @ 31a528 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #600] @ 31a52c │ │ │ │ @@ -214377,31 +214377,31 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #568] @ 31a538 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #548] @ 31a53c │ │ │ │ ldr r1, [pc, #548] @ 31a540 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r7, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a4b8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmn r3, #1 │ │ │ │ bne 31a374 │ │ │ │ ldr r3, [pc, #472] @ 31a544 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -214431,19 +214431,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r8} │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a480 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214492,56 +214492,56 @@ │ │ │ │ ldr r1, [pc, #168] @ 31a56c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #164] @ 31a570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #28 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 31a43c │ │ │ │ ldr r1, [pc, #140] @ 31a574 │ │ │ │ mov ip, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 31a578 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 31a57c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 31a580 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 31a43c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 31a584 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ b 31a424 │ │ │ │ - addeq r3, r1, r4, ror #25 │ │ │ │ + strdeq r3, [r1], r4 │ │ │ │ addseq r0, r9, ip, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, ip, r0, rrx │ │ │ │ - strheq fp, [ip], #-12 @ │ │ │ │ - rsbeq r0, sp, ip, ror r0 │ │ │ │ - rsbeq r0, sp, r8, rrx │ │ │ │ + rsbeq fp, ip, r0, ror r0 │ │ │ │ + rsbeq fp, ip, ip, asr #1 │ │ │ │ + rsbeq r0, sp, ip, lsl #1 │ │ │ │ + rsbeq r0, sp, r8, ror r0 │ │ │ │ ldrdeq r2, [r6], r8 @ │ │ │ │ @ instruction: 0x00a624b0 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ addeq fp, sl, r0, lsr r3 │ │ │ │ - rsbeq pc, ip, ip, asr pc @ │ │ │ │ + rsbeq pc, ip, ip, ror #30 │ │ │ │ @ instruction: 0x009906d0 │ │ │ │ @ instruction: 0x008ab2bc │ │ │ │ - addeq r3, r1, ip, lsl fp │ │ │ │ - rsbeq r0, sp, r4, lsl r0 │ │ │ │ - strdeq pc, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + addeq r3, r1, ip, lsr #22 │ │ │ │ + rsbeq r0, sp, r4, lsr #32 │ │ │ │ + rsbeq r0, sp, r8 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - rsbeq r0, sp, ip, lsl r0 │ │ │ │ - addeq r3, r1, r8, asr #21 │ │ │ │ - strheq pc, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r0, sp, ip, lsr #32 │ │ │ │ + ldrdeq r3, [r1], r8 │ │ │ │ + rsbeq pc, ip, r8, asr #31 │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ addeq fp, sl, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31a654 │ │ │ │ @@ -214551,55 +214551,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31a658 │ │ │ │ ldr r1, [pc, #164] @ 31a65c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 31a660 │ │ │ │ ldr r1, [pc, #144] @ 31a664 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 31a668 │ │ │ │ ldr lr, [pc, #112] @ 31a66c │ │ │ │ ldr ip, [pc, #112] @ 31a670 │ │ │ │ ldr r1, [pc, #112] @ 31a674 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r1, r0, lsr #20 │ │ │ │ - rsbeq sp, fp, r0, lsl #29 │ │ │ │ - rsbseq fp, r5, r8, lsl #8 │ │ │ │ - rsbeq r9, ip, r8, asr #18 │ │ │ │ - rsbeq r9, ip, ip, lsr #18 │ │ │ │ + addeq r3, r1, r0, lsr sl │ │ │ │ + @ instruction: 0x006bde90 │ │ │ │ + rsbseq fp, r5, r8, lsl r4 │ │ │ │ + rsbeq r9, ip, r8, asr r9 │ │ │ │ + rsbeq r9, ip, ip, lsr r9 │ │ │ │ addeq fp, sl, ip, asr #2 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ addseq r8, r6, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -214611,15 +214611,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebec0 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ @@ -214678,23 +214678,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8df0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8df0 │ │ │ │ - addeq r3, r1, r8, lsr #18 │ │ │ │ - rsbeq pc, ip, ip, ror #25 │ │ │ │ - ldrdeq pc, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq pc, ip, ip, lsr #28 │ │ │ │ - rsbeq pc, ip, r4, lsr #28 │ │ │ │ - rsbeq lr, ip, ip, lsr #10 │ │ │ │ - strdeq pc, [ip], #-208 @ 0xffffff30 @ │ │ │ │ - ldrdeq pc, [ip], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq lr, ip, r4, asr #9 │ │ │ │ + addeq r3, r1, r8, lsr r9 │ │ │ │ + strdeq pc, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq pc, ip, r8, ror #25 │ │ │ │ + rsbeq pc, ip, ip, lsr lr @ │ │ │ │ + rsbeq pc, ip, r4, lsr lr @ │ │ │ │ + rsbeq lr, ip, ip, lsr r5 │ │ │ │ + rsbeq pc, ip, r0, lsl #28 │ │ │ │ + rsbeq pc, ip, r0, ror #27 │ │ │ │ + ldrdeq lr, [ip], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #340] @ 31a950 │ │ │ │ ldr ip, [pc, #340] @ 31a954 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214746,26 +214746,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #148] @ 31a970 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 31a974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31a830 │ │ │ │ ldr r2, [pc, #108] @ 31a978 │ │ │ │ ldr r3, [pc, #68] @ 31a954 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -214776,29 +214776,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31a980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r8, lsl r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009902f8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009902dc │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, r8, ror ip @ │ │ │ │ - rsbeq pc, ip, r0, asr #22 │ │ │ │ - addseq r0, r9, r8, lsl #4 │ │ │ │ - rsbeq pc, ip, r4, lsr #24 │ │ │ │ + rsbeq pc, ip, r8, lsl #25 │ │ │ │ rsbeq pc, ip, r0, asr fp @ │ │ │ │ + addseq r0, r9, r8, lsl #4 │ │ │ │ + rsbeq pc, ip, r4, lsr ip @ │ │ │ │ + rsbeq pc, ip, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 31aac8 │ │ │ │ ldr r2, [pc, #300] @ 31aacc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214849,49 +214849,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #112] @ 31aae8 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31aaec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31a9d0 │ │ │ │ ldr r1, [pc, #68] @ 31aaf0 │ │ │ │ ldr r0, [pc, #68] @ 31aaf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31a9d0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r8, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r9, r8, asr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r9, ip, lsr r1 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq pc, ip, r0, lsr #18 │ │ │ │ - rsbeq pc, ip, r8, lsr #21 │ │ │ │ - rsbeq pc, ip, r0, asr r9 @ │ │ │ │ + rsbeq pc, ip, ip, ror #21 │ │ │ │ + rsbeq pc, ip, r0, lsr r9 @ │ │ │ │ + strheq pc, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq pc, ip, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31ac84 │ │ │ │ ldr r3, [pc, #372] @ 31ac88 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214932,15 +214932,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ab6c │ │ │ │ ldr r3, [pc, #196] @ 31ac98 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214962,47 +214962,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #104] @ 31aca4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31aca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31ab5c │ │ │ │ ldr r1, [pc, #68] @ 31acac │ │ │ │ ldr r0, [pc, #68] @ 31acb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31ab5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0098ffd4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r0, lsr #31 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, r0, asr #15 │ │ │ │ - rsbeq pc, ip, r4, ror #15 │ │ │ │ - @ instruction: 0x006cf794 │ │ │ │ - rsbeq pc, ip, r8, lsl r8 @ │ │ │ │ + ldrdeq pc, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + strdeq pc, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq pc, ip, r4, lsr #15 │ │ │ │ + rsbeq pc, ip, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31ae40 │ │ │ │ ldr r3, [pc, #372] @ 31ae44 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -215043,15 +215043,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ad28 │ │ │ │ ldr r3, [pc, #196] @ 31ae54 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -215073,47 +215073,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #104] @ 31ae60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31ae64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31ad18 │ │ │ │ ldr r1, [pc, #68] @ 31ae68 │ │ │ │ ldr r0, [pc, #68] @ 31ae6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31ad18 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r8, asr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r8, lsl lr @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r4, ror #27 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, r4, lsl #12 │ │ │ │ - rsbeq pc, ip, r8, lsr #12 │ │ │ │ - ldrdeq pc, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq pc, ip, ip, asr r6 @ │ │ │ │ + rsbeq pc, ip, r4, lsl r6 @ │ │ │ │ + rsbeq pc, ip, r8, lsr r6 @ │ │ │ │ + rsbeq pc, ip, r8, ror #11 │ │ │ │ + rsbeq pc, ip, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #408] @ 31b020 │ │ │ │ ldr r3, [pc, #408] @ 31b024 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -215170,15 +215170,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ mvneq r3, r6, lsl #26 │ │ │ │ bicne r3, r6, #64 @ 0x40 │ │ │ │ mvneq r3, r3, lsr #26 │ │ │ │ strb r3, [r0, #170] @ 0xaa │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 31aed8 │ │ │ │ ldr r3, [pc, #180] @ 31b034 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31aeec │ │ │ │ ldr r3, [pc, #164] @ 31b038 │ │ │ │ @@ -215194,46 +215194,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #100] @ 31b040 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31b044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31aeec │ │ │ │ ldr r1, [pc, #68] @ 31b048 │ │ │ │ ldr r0, [pc, #68] @ 31b04c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31aeec │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r4, ror ip @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r0, lsr #24 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r5, r4, lsr r8 │ │ │ │ - rsbeq pc, ip, r8, asr #7 │ │ │ │ - rsbseq r1, r5, ip, lsl #16 │ │ │ │ - strdeq pc, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r1, r5, r4, asr #16 │ │ │ │ + ldrdeq pc, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r1, r5, ip, lsl r8 │ │ │ │ + rsbeq pc, ip, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #224] @ 0xe0 │ │ │ │ lsr r2, r2, ip │ │ │ │ rsb r1, ip, #32 │ │ │ │ @@ -215303,15 +215303,15 @@ │ │ │ │ bne 31b204 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b24c │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 31b120 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ strb r6, [r4, #168] @ 0xa8 │ │ │ │ bne 31b1d8 │ │ │ │ @@ -215323,15 +215323,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r5 │ │ │ │ bne 31b200 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r2, [pc, #336] @ 31b330 │ │ │ │ ldr r3, [pc, #312] @ 31b31c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215348,21 +215348,21 @@ │ │ │ │ tst r3, #1 │ │ │ │ and r3, r2, #127 @ 0x7f │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b23c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #168 @ 0xa8 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8acd1c │ │ │ │ + bl 8acd24 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq 31b184 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 31b188 │ │ │ │ ldr r3, [pc, #212] @ 31b334 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31b110 │ │ │ │ ldr r3, [pc, #196] @ 31b338 │ │ │ │ @@ -215379,53 +215379,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #128] @ 31b340 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 31b344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31b110 │ │ │ │ tst r3, #16 │ │ │ │ beq 31b23c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ str r3, [r4, #176] @ 0xb0 │ │ │ │ b 31b24c │ │ │ │ ldr r1, [pc, #72] @ 31b348 │ │ │ │ ldr r0, [pc, #72] @ 31b34c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31b110 │ │ │ │ addseq pc, r8, r4, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r4, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, ip, ror #19 │ │ │ │ addseq pc, r8, r8, ror #18 │ │ │ │ addseq pc, r8, r4, lsr r9 @ │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r5, r0, asr r5 │ │ │ │ - rsbeq pc, ip, r4, ror #2 │ │ │ │ - rsbseq r1, r5, r8, lsl #10 │ │ │ │ - rsbeq pc, ip, r8, ror r1 @ │ │ │ │ + rsbseq r1, r5, r0, ror #10 │ │ │ │ + rsbeq pc, ip, r4, ror r1 @ │ │ │ │ + rsbseq r1, r5, r8, lsl r5 │ │ │ │ + rsbeq pc, ip, r8, lsl #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r4, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, ip, #8 │ │ │ │ mvn r1, #0 │ │ │ │ lsl ip, ip, #3 │ │ │ │ lsr lr, r2, r4 │ │ │ │ @@ -215493,22 +215493,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #3 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #169] @ 0xa9 │ │ │ │ b 31b418 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #7 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldrb r3, [sp, #23] │ │ │ │ ldr r2, [r5, #216] @ 0xd8 │ │ │ │ and r7, r3, #254 @ 0xfe │ │ │ │ cmp r2, #0 │ │ │ │ strb r7, [sp, #23] │ │ │ │ orrne r7, r3, #1 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ @@ -215517,30 +215517,30 @@ │ │ │ │ ldrb r7, [r5, #171] @ 0xab │ │ │ │ cmp r7, #0 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ bne 31b418 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #5 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #171] @ 0xab │ │ │ │ b 31b418 │ │ │ │ ldrb r3, [r5, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ bne 31b414 │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b528 │ │ │ │ str r7, [r5, #216] @ 0xd8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b418 │ │ │ │ ldr r3, [pc, #236] @ 31b624 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -215560,60 +215560,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #156] @ 31b630 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 31b634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b42c │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b528 │ │ │ │ b 31b524 │ │ │ │ ldr r1, [pc, #76] @ 31b638 │ │ │ │ ldr r0, [pc, #76] @ 31b63c │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b42c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, asr r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r1, r1, ror #23 │ │ │ │ + strdeq r2, [r1], r1 │ │ │ │ addseq pc, r8, r8, lsr r7 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r0, ror #13 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, ip, ip, ror #29 │ │ │ │ - rsbeq lr, ip, r0, lsl lr │ │ │ │ - @ instruction: 0x006cee90 │ │ │ │ - rsbeq lr, ip, ip, lsl #28 │ │ │ │ + strdeq lr, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq lr, ip, r0, lsr #28 │ │ │ │ + rsbeq lr, ip, r0, lsr #29 │ │ │ │ + rsbeq lr, ip, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ ldr r2, [pc, #380] @ 31b7dc │ │ │ │ @@ -215652,15 +215652,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #216] @ 31b7ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -215687,48 +215687,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #108] @ 31b7fc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31b800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31b6a8 │ │ │ │ ldr r1, [pc, #68] @ 31b804 │ │ │ │ ldr r0, [pc, #68] @ 31b808 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31b6a8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r0, lsl #9 │ │ │ │ addseq pc, r8, r4, ror #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, ip, ip, ror #24 │ │ │ │ - rsbeq lr, ip, ip, lsl #24 │ │ │ │ - rsbeq lr, ip, ip, lsr ip │ │ │ │ - rsbeq lr, ip, ip, lsr ip │ │ │ │ + rsbeq lr, ip, ip, ror ip │ │ │ │ + rsbeq lr, ip, ip, lsl ip │ │ │ │ + rsbeq lr, ip, ip, asr #24 │ │ │ │ + rsbeq lr, ip, ip, asr #24 │ │ │ │ │ │ │ │ 0031b80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -215745,15 +215745,15 @@ │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #156] @ 31b8f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8ad50c │ │ │ │ + bl 8ad514 │ │ │ │ ldr r0, [pc, #132] @ 31b8f4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r4, #224] @ 0xe0 │ │ │ │ bl 338074 │ │ │ │ mov r1, #8 │ │ │ │ lsl r1, r1, r8 │ │ │ │ @@ -215765,32 +215765,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0x0098f2d4 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ @ instruction: 0xffffe584 │ │ │ │ - strdeq lr, [ip], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq lr, ip, r8, lsl #22 │ │ │ │ @ instruction: 0x008a9eb4 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 31b93c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 31b930 │ │ │ │ @@ -215828,32 +215828,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b22c0 │ │ │ │ + b 9b22c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 997ec8 │ │ │ │ + bl 997ed0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 997ec8 │ │ │ │ + bl 997ed0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -215864,60 +215864,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 31ba44 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ tst r1, #1 │ │ │ │ bne 31ba74 │ │ │ │ tst r1, #2 │ │ │ │ beq 31bad0 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31bad0 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ba94 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 31ba4c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 31babc │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 31ba4c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ tst r1, #8 │ │ │ │ beq 31bae4 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 31ba34 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 31bbcc │ │ │ │ @@ -215929,30 +215929,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldr r2, [pc, #72] @ 31bbd4 │ │ │ │ ldr r3, [pc, #64] @ 31bbd0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216001,47 +216001,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 31bd40 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d69e0 │ │ │ │ + bl 9d69e8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d69e8 │ │ │ │ + bl 9d69f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d6c2c │ │ │ │ + bl 9d6c34 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d6ec0 │ │ │ │ + bl 9d6ec8 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 31be1c │ │ │ │ - bl 9d6c2c │ │ │ │ + bl 9d6c34 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d71ec │ │ │ │ + bl 9d71f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d69e8 │ │ │ │ + bl 9d69f0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d6a94 │ │ │ │ - bl 9d71ec │ │ │ │ + bl 9d6a9c │ │ │ │ + bl 9d71f4 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldr r3, [pc, #304] @ 31be20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31bd58 │ │ │ │ ldr r2, [pc, #288] @ 31be24 │ │ │ │ ldr r3, [pc, #268] @ 31be14 │ │ │ │ @@ -216084,51 +216084,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31be3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31bcfc │ │ │ │ ldr r0, [pc, #80] @ 31be40 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31bcfc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r4, lsr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r8, ip, lsl #30 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r8, r0, lsl lr │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r4, asr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, ip, ip, ror #15 │ │ │ │ - rsbeq lr, ip, r8, lsr #16 │ │ │ │ + strdeq lr, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, ip, r8, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 31bf8c │ │ │ │ ldr r2, [pc, #304] @ 31bf90 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -216137,19 +216137,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 31bf14 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -216195,29 +216195,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 31befc │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #32] @ 31bf98 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ b 31bf14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098ecb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0098ebf8 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 31bfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ ldrdeq r9, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -216235,29 +216235,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 99794c │ │ │ │ + bl 997954 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 99794c │ │ │ │ + bl 997954 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, r4 │ │ │ │ bl 31be44 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -216291,21 +216291,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ mov r0, r4 │ │ │ │ bl 31bbd8 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 31be44 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -216327,15 +216327,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 249044 │ │ │ │ ldr r2, [pc, #80] @ 31c1c0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8adbc8 │ │ │ │ + bl 8adbd0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216358,32 +216358,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 31c23c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr lr, [pc, #60] @ 31c240 │ │ │ │ ldr ip, [pc, #60] @ 31c244 │ │ │ │ ldr r1, [pc, #60] @ 31c248 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - addeq r1, r1, r4, asr lr │ │ │ │ - rsbeq ip, fp, r8, asr #4 │ │ │ │ - ldrsbeq r9, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + b 74c0d8 │ │ │ │ + addeq r1, r1, r4, ror #28 │ │ │ │ + rsbeq ip, fp, r8, asr r2 │ │ │ │ + rsbseq r9, r5, r4, ror #15 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r7, r6, ip, asr r3 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 31c284 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -216418,26 +216418,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997ed8 │ │ │ │ + bl 997ee0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 31c310 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31ba0c │ │ │ │ mov r0, r5 │ │ │ │ - bl 9979b4 │ │ │ │ + bl 9979bc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 31c2fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 31c42c │ │ │ │ @@ -216446,40 +216446,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr ip, [pc, #196] @ 31c438 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr r1, [pc, #152] @ 31c43c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ ldr r0, [pc, #120] @ 31c440 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 338074 │ │ │ │ ldr r0, [pc, #104] @ 31c444 │ │ │ │ ldr r3, [pc, #104] @ 31c448 │ │ │ │ @@ -216488,28 +216488,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 997964 │ │ │ │ + bl 99796c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 997964 │ │ │ │ + bl 99796c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31bfac │ │ │ │ - strdeq r1, [r1], ip │ │ │ │ - rsbeq lr, ip, r8, asr #6 │ │ │ │ - @ instruction: 0x006ce698 │ │ │ │ + addeq r1, r1, ip, lsl #26 │ │ │ │ + rsbeq lr, ip, r8, asr r3 │ │ │ │ + rsbeq lr, ip, r8, lsr #13 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -216523,46 +216523,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8ada8c │ │ │ │ + bl 8ada94 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c4bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c4d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 9979ac │ │ │ │ + bl 9979b4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 9979ac │ │ │ │ + bl 9979b4 │ │ │ │ ldr r0, [pc, #28] @ 31c50c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 338234 │ │ │ │ - addeq r1, r1, r8, asr #23 │ │ │ │ - rsbeq lr, ip, r8, lsl r2 │ │ │ │ - rsbeq lr, ip, r8, ror #10 │ │ │ │ + ldrdeq r1, [r1], r8 │ │ │ │ + rsbeq lr, ip, r8, lsr #4 │ │ │ │ + rsbeq lr, ip, r8, ror r5 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -216580,41 +216580,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 31c5bc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31ba0c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 31c55c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 997ed8 │ │ │ │ + bl 997ee0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c5a8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9979b4 │ │ │ │ + bl 9979bc │ │ │ │ b 31c5b4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -216665,15 +216665,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31c654 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acd00 │ │ │ │ + bl 8acd08 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31c6e8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 31c664 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -216685,15 +216685,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c800 │ │ │ │ ldr r2, [pc, #356] @ 31c86c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8adbc8 │ │ │ │ + bl 8adbd0 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 31c664 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -216701,19 +216701,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 997ec8 │ │ │ │ + bl 997ed0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c7dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 997b30 │ │ │ │ + bl 997b38 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 31c698 │ │ │ │ tst r3, #32 │ │ │ │ @@ -216723,15 +216723,15 @@ │ │ │ │ bne 31c6a8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 31ba0c │ │ │ │ b 31c6a8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216772,26 +216772,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addeq r1, r1, r0, asr r8 │ │ │ │ - rsbeq sp, ip, r4, asr #29 │ │ │ │ - rsbeq sp, ip, ip, lsl #30 │ │ │ │ - addeq r1, r1, ip, lsr #16 │ │ │ │ - rsbeq sp, ip, r0, lsr #29 │ │ │ │ - rsbeq sp, ip, r8, lsl #30 │ │ │ │ - addeq r1, r1, r8, lsl #16 │ │ │ │ - rsbeq sp, ip, ip, ror lr │ │ │ │ - rsbeq sp, ip, r8, lsr #29 │ │ │ │ - addeq r1, r1, r4, ror #15 │ │ │ │ - rsbeq sp, ip, r8, asr lr │ │ │ │ + addeq r1, r1, r0, ror #16 │ │ │ │ + ldrdeq sp, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, ip, ip, lsl pc │ │ │ │ + addeq r1, r1, ip, lsr r8 │ │ │ │ + strheq sp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, ip, r8, lsl pc │ │ │ │ + addeq r1, r1, r8, lsl r8 │ │ │ │ + rsbeq sp, ip, ip, lsl #29 │ │ │ │ + strheq sp, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r1, [r1], r4 │ │ │ │ rsbeq sp, ip, r8, ror #28 │ │ │ │ + rsbeq sp, ip, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -216832,15 +216832,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ca4c │ │ │ │ ldr r2, [pc, #284] @ 31ca70 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8adbc8 │ │ │ │ + bl 8adbd0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -216869,29 +216869,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c968 │ │ │ │ ldr r0, [pc, #128] @ 31ca74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 31ca30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c9c0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c9c0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31c9c0 │ │ │ │ ldr r0, [pc, #76] @ 31ca78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -216901,19 +216901,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 31ca88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsbeq sp, ip, r0, lsl #27 │ │ │ │ - rsbeq sp, ip, r8, lsl #26 │ │ │ │ - addeq r1, r1, r0, ror #11 │ │ │ │ - rsbeq sp, ip, r0, asr ip │ │ │ │ - strheq sp, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x006cdd90 │ │ │ │ + rsbeq sp, ip, r8, lsl sp │ │ │ │ + strdeq r1, [r1], r0 │ │ │ │ + rsbeq sp, ip, r0, ror #24 │ │ │ │ + rsbeq sp, ip, r8, asr #25 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -217064,15 +217064,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 31cb48 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8acf60 │ │ │ │ + bl 8acf68 │ │ │ │ b 31cb48 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 31cb48 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -217082,15 +217082,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cb48 │ │ │ │ mov r0, r6 │ │ │ │ bl 31baf8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #756] @ 31d048 │ │ │ │ ldr r3, [pc, #724] @ 31d02c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217099,24 +217099,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 99794c │ │ │ │ + bl 997954 │ │ │ │ b 31cc3c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31cf14 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -217162,22 +217162,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 31d05c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31cb14 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31cbe0 │ │ │ │ tst r3, #15 │ │ │ │ beq 31cb48 │ │ │ │ b 31cbf0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -217195,15 +217195,15 @@ │ │ │ │ b 31cc90 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 99794c │ │ │ │ + bl 997954 │ │ │ │ b 31cc44 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 31d060 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -217232,68 +217232,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 31cf4c │ │ │ │ b 31cc14 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997ed8 │ │ │ │ + bl 997ee0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31cff8 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9979b4 │ │ │ │ + bl 9979bc │ │ │ │ b 31cdd4 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 31cbf0 │ │ │ │ b 31cbdc │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 31cc90 │ │ │ │ ldr r0, [pc, #128] @ 31d068 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31cb14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997b30 │ │ │ │ + bl 997b38 │ │ │ │ b 31cfac │ │ │ │ ldr r3, [pc, #96] @ 31d06c │ │ │ │ ldr r1, [pc, #96] @ 31d070 │ │ │ │ ldr r0, [pc, #96] @ 31d074 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31d078 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq lr, r8, r0, rrx │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r8, r4, lsr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strdeq r1, [r1], ip │ │ │ │ + addeq r1, r1, ip, lsl #10 │ │ │ │ addseq sp, r8, r4, asr #31 │ │ │ │ addseq sp, r8, ip, lsl pc │ │ │ │ addseq sp, r8, ip, ror lr │ │ │ │ addseq sp, r8, r0, asr #27 │ │ │ │ addseq sp, r8, r0, lsl sp │ │ │ │ andeq r2, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, ip, r8, lsr #18 │ │ │ │ + rsbeq sp, ip, r8, lsr r9 │ │ │ │ addseq sp, r8, r4, ror #23 │ │ │ │ umullseq sp, r8, ip, fp │ │ │ │ - rsbeq sp, ip, r8, lsl r8 │ │ │ │ - addeq r1, r1, r8, lsr #32 │ │ │ │ - @ instruction: 0x006cd698 │ │ │ │ - @ instruction: 0x006cd794 │ │ │ │ + rsbeq sp, ip, r8, lsr #16 │ │ │ │ + addeq r1, r1, r8, lsr r0 │ │ │ │ + rsbeq sp, ip, r8, lsr #13 │ │ │ │ + rsbeq sp, ip, r4, lsr #15 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -217410,15 +217410,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 31ba0c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31d11c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8ad2a4 │ │ │ │ + bl 8ad2ac │ │ │ │ b 31d11c │ │ │ │ ldr r3, [pc, #412] @ 31d414 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d130 │ │ │ │ ldr r3, [pc, #396] @ 31d418 │ │ │ │ @@ -217434,22 +217434,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 31d420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31d130 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31d31c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -217463,15 +217463,15 @@ │ │ │ │ bl 31be44 │ │ │ │ b 31d2f8 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 31d11c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997ec8 │ │ │ │ + bl 997ed0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 31d3c0 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d38c │ │ │ │ @@ -217481,31 +217481,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 31d250 │ │ │ │ ldr r0, [pc, #168] @ 31d424 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31d130 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ b 31d368 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997b30 │ │ │ │ + bl 997b38 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 31d350 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 31d428 │ │ │ │ ldr r1, [pc, #72] @ 31d42c │ │ │ │ ldr r0, [pc, #72] @ 31d430 │ │ │ │ @@ -217514,29 +217514,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sp, r8, r0, ror sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r8, r8, lsr sl │ │ │ │ - addeq r0, r1, r3, lsr pc │ │ │ │ + addeq r0, r1, r3, asr #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0098d9dc │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, ip, ip, asr #10 │ │ │ │ - rsbeq sp, ip, r8, ror #9 │ │ │ │ - addeq r0, r1, r4, asr ip │ │ │ │ - rsbeq sp, ip, r4, asr #5 │ │ │ │ - rsbeq sp, ip, r0, asr #7 │ │ │ │ + rsbeq sp, ip, ip, asr r5 │ │ │ │ + strdeq sp, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r0, r1, r4, ror #24 │ │ │ │ + ldrdeq sp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq sp, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 31d444 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r8, sl, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #456] @ 31d628 │ │ │ │ ldr r2, [pc, #456] @ 31d62c │ │ │ │ @@ -217545,27 +217545,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #420] @ 31d634 │ │ │ │ ldr r1, [pc, #420] @ 31d638 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #400] @ 31d63c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #1 │ │ │ │ add r9, r0, #120 @ 0x78 │ │ │ │ bne 31d4dc │ │ │ │ ldr r3, [pc, #364] @ 31d640 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -217603,36 +217603,36 @@ │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #236] @ 0xec │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #3 │ │ │ │ - bl 74d738 │ │ │ │ + bl 74d740 │ │ │ │ ldr r3, [pc, #200] @ 31d65c │ │ │ │ ldr r2, [pc, #200] @ 31d660 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r5, r4, #368 @ 0x170 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a5140 │ │ │ │ ldr r3, [pc, #128] @ 31d664 │ │ │ │ @@ -217642,40 +217642,40 @@ │ │ │ │ mov lr, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r0, r1, r4, asr #24 │ │ │ │ - rsbeq r7, ip, ip, asr #30 │ │ │ │ - strdeq r7, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sp, ip, r0, lsr r5 │ │ │ │ - rsbeq sp, ip, r4, asr #10 │ │ │ │ + addeq r0, r1, r4, asr ip │ │ │ │ + rsbeq r7, ip, ip, asr pc │ │ │ │ + rsbeq r7, ip, r0, lsl #30 │ │ │ │ + rsbeq sp, ip, r0, asr #10 │ │ │ │ + rsbeq sp, ip, r4, asr r5 │ │ │ │ addseq sp, r8, ip, ror #12 │ │ │ │ adceq pc, r5, r4, ror r3 @ │ │ │ │ - @ instruction: 0x00810bbc │ │ │ │ - umulleq r0, r1, ip, fp │ │ │ │ + addeq r0, r1, ip, asr #23 │ │ │ │ + addeq r0, r1, ip, lsr #23 │ │ │ │ adceq pc, r5, r8, lsl r3 @ │ │ │ │ - addeq r0, r1, r4, ror #22 │ │ │ │ - rsbeq sl, fp, r0, ror #29 │ │ │ │ - rsbseq r8, r5, ip, ror #8 │ │ │ │ - rsbeq sp, ip, r4, asr r4 │ │ │ │ + addeq r0, r1, r4, ror fp │ │ │ │ + strdeq sl, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r8, r5, ip, ror r4 │ │ │ │ + rsbeq sp, ip, r4, ror #8 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - addeq r0, r1, r0, asr #21 │ │ │ │ - rsbeq sp, ip, r8, lsl #8 │ │ │ │ - ldrdeq sp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r0, [r1], r0 @ │ │ │ │ + rsbeq sp, ip, r8, lsl r4 │ │ │ │ + rsbeq sp, ip, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31d73c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -217683,55 +217683,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31d740 │ │ │ │ ldr r1, [pc, #164] @ 31d744 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 31d748 │ │ │ │ ldr r1, [pc, #144] @ 31d74c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 31d750 │ │ │ │ ldr lr, [pc, #112] @ 31d754 │ │ │ │ ldr ip, [pc, #112] @ 31d758 │ │ │ │ ldr r1, [pc, #112] @ 31d75c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r1, r8, lsr #20 │ │ │ │ - @ instruction: 0x006bad98 │ │ │ │ - rsbseq r8, r5, r0, lsr #6 │ │ │ │ - rsbeq r6, ip, r0, ror #16 │ │ │ │ - rsbeq r6, ip, r4, asr #16 │ │ │ │ + addeq r0, r1, r8, lsr sl │ │ │ │ + rsbeq sl, fp, r8, lsr #27 │ │ │ │ + rsbseq r8, r5, r0, lsr r3 │ │ │ │ + rsbeq r6, ip, r0, ror r8 │ │ │ │ + rsbeq r6, ip, r4, asr r8 │ │ │ │ addeq r8, sl, ip, lsr #7 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ addseq r6, r6, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217743,42 +217743,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31d7f8 │ │ │ │ ldr r1, [pc, #108] @ 31d7fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #88] @ 31d800 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r6, r0, #120 @ 0x78 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #56] @ 31d804 │ │ │ │ ldr r1, [pc, #56] @ 31d808 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c314 │ │ │ │ - addeq r0, r1, r8, lsr r9 │ │ │ │ - rsbeq sp, ip, r0, asr #4 │ │ │ │ + b 74c31c │ │ │ │ + addeq r0, r1, r8, asr #18 │ │ │ │ rsbeq sp, ip, r0, asr r2 │ │ │ │ - rsbeq sp, ip, r0, asr #4 │ │ │ │ - rsbeq sl, fp, r8, ror #24 │ │ │ │ - ldrsheq r8, [r5], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, ip, r0, ror #4 │ │ │ │ + rsbeq sp, ip, r0, asr r2 │ │ │ │ + rsbeq sl, fp, r8, ror ip │ │ │ │ + rsbseq r8, r5, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 31d958 │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #304] @ 31d95c │ │ │ │ @@ -217786,15 +217786,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebec0 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r1, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ @@ -217854,23 +217854,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8df0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8df0 │ │ │ │ - addeq r0, r1, r4, lsl #17 │ │ │ │ - @ instruction: 0x006cd190 │ │ │ │ - rsbeq sp, ip, r4, lsr #3 │ │ │ │ - rsbeq sp, ip, r4, lsl #3 │ │ │ │ - rsbeq sp, ip, ip, ror r1 │ │ │ │ - @ instruction: 0x006cb394 │ │ │ │ - rsbeq ip, ip, r8, asr ip │ │ │ │ - rsbeq ip, ip, r8, lsr ip │ │ │ │ - rsbeq fp, ip, ip, lsr #6 │ │ │ │ + umulleq r0, r1, r4, r8 │ │ │ │ + rsbeq sp, ip, r0, lsr #3 │ │ │ │ + strheq sp, [ip], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x006cd194 │ │ │ │ + rsbeq sp, ip, ip, lsl #3 │ │ │ │ + rsbeq fp, ip, r4, lsr #7 │ │ │ │ + rsbeq ip, ip, r8, ror #24 │ │ │ │ + rsbeq ip, ip, r8, asr #24 │ │ │ │ + rsbeq fp, ip, ip, lsr r3 │ │ │ │ │ │ │ │ 0031d97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr fp, [pc, #308] @ 31dac8 │ │ │ │ @@ -217902,20 +217902,20 @@ │ │ │ │ ldr r2, [pc, #216] @ 31dad4 │ │ │ │ ldr r1, [pc, #216] @ 31dad8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #192] @ 31dadc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #176] @ 31dae0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ bl 337c1c │ │ │ │ ldr r3, [pc, #160] @ 31dae4 │ │ │ │ mov r1, r9 │ │ │ │ @@ -217949,27 +217949,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq sp, r8, ip, ror r1 │ │ │ │ - strdeq r0, [r1], r4 │ │ │ │ - rsbeq sp, ip, r4, lsr #32 │ │ │ │ - rsbeq sl, fp, r4, lsr sl │ │ │ │ - rsbseq r7, r5, r0, asr #31 │ │ │ │ - rsbseq r1, r6, r0, ror r4 │ │ │ │ - rsbseq r3, r6, r4, asr r0 │ │ │ │ + addeq r0, r1, r4, lsl #14 │ │ │ │ + rsbeq sp, ip, r4, lsr r0 │ │ │ │ + rsbeq sl, fp, r4, asr #20 │ │ │ │ + ldrsbeq r7, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r1, r6, r0, lsl #9 │ │ │ │ + rsbseq r3, r6, r4, rrx │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r0, r1, r4, lsr #12 │ │ │ │ - rsbeq ip, ip, ip, lsr pc │ │ │ │ - rsbeq ip, ip, r0, lsr #31 │ │ │ │ - addeq r0, r1, r0, lsl #12 │ │ │ │ - rsbeq ip, ip, r8, lsl pc │ │ │ │ - rsbeq ip, ip, r8, lsl #31 │ │ │ │ + addeq r0, r1, r4, lsr r6 │ │ │ │ + rsbeq ip, ip, ip, asr #30 │ │ │ │ + strheq ip, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r0, r1, r0, lsl r6 │ │ │ │ + rsbeq ip, ip, r8, lsr #30 │ │ │ │ + @ instruction: 0x006ccf98 │ │ │ │ │ │ │ │ 0031db00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ 31db68 │ │ │ │ @@ -217980,27 +217980,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e964 │ │ │ │ - umulleq r0, r1, r0, r5 │ │ │ │ - strheq ip, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x006cce9c │ │ │ │ + b 70e96c │ │ │ │ + addeq r0, r1, r0, lsr #11 │ │ │ │ + rsbeq ip, ip, r0, asr #29 │ │ │ │ + rsbeq ip, ip, ip, lsr #29 │ │ │ │ │ │ │ │ 0031db74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 31dbc8 │ │ │ │ @@ -218010,47 +218010,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70e844 │ │ │ │ - addeq r0, r1, ip, lsl r5 │ │ │ │ - rsbeq ip, ip, ip, lsr #28 │ │ │ │ - rsbeq ip, ip, r0, asr #28 │ │ │ │ + b 70e84c │ │ │ │ + addeq r0, r1, ip, lsr #10 │ │ │ │ + rsbeq ip, ip, ip, lsr lr │ │ │ │ + rsbeq ip, ip, r0, asr lr │ │ │ │ ldr r0, [pc, #8] @ 31dbe4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq r7, sl, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 31dc70 │ │ │ │ ldr r2, [pc, #112] @ 31dc74 │ │ │ │ ldr r1, [pc, #112] @ 31dc78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #84] @ 31dc7c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #68] @ 31dc80 │ │ │ │ ldr r2, [pc, #68] @ 31dc84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -218058,17 +218058,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r1, ip, lsr r5 │ │ │ │ - rsbeq sl, fp, r0, lsr #16 │ │ │ │ - rsbseq r7, r5, ip, lsr #27 │ │ │ │ + addeq r0, r1, ip, asr #10 │ │ │ │ + rsbeq sl, fp, r0, lsr r8 │ │ │ │ + ldrheq r7, [r5], #-220 @ 0xffffff24 @ │ │ │ │ ldrsheq r6, [r6], r8 │ │ │ │ addeq r7, sl, r0, asr #29 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218080,15 +218080,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 31dd18 │ │ │ │ ldr r1, [pc, #96] @ 31dd1c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #76] @ 31dd20 │ │ │ │ ldr r2, [pc, #76] @ 31dd24 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -218099,17 +218099,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r0, r1, r4, lsr #9 │ │ │ │ - rsbeq ip, ip, r0, lsr #27 │ │ │ │ - strheq ip, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x008104b4 │ │ │ │ + strheq ip, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq ip, ip, r8, asr #27 │ │ │ │ addseq ip, r8, r0, asr #28 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 31ddc8 │ │ │ │ @@ -218121,15 +218121,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 31ddcc │ │ │ │ ldr r1, [pc, #116] @ 31ddd0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #92] @ 31ddd4 │ │ │ │ ldr r2, [pc, #92] @ 31ddd8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -218144,17 +218144,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r0, r1, r4, lsl #8 │ │ │ │ - rsbeq ip, ip, r0, lsl #26 │ │ │ │ - rsbeq ip, ip, ip, lsl sp │ │ │ │ + addeq r0, r1, r4, lsl r4 │ │ │ │ + rsbeq ip, ip, r0, lsl sp │ │ │ │ + rsbeq ip, ip, ip, lsr #26 │ │ │ │ umullseq ip, r8, ip, sp │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 31de70 │ │ │ │ @@ -218164,42 +218164,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31de74 │ │ │ │ ldr r1, [pc, #108] @ 31de78 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #88] @ 31de7c │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #56] @ 31de80 │ │ │ │ ldr r1, [pc, #56] @ 31de84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c314 │ │ │ │ - addeq r0, r1, r0, asr r3 │ │ │ │ - rsbeq ip, ip, r4, asr ip │ │ │ │ - rsbeq ip, ip, ip, ror #24 │ │ │ │ - rsbeq ip, ip, r4, asr #23 │ │ │ │ - rsbeq sl, fp, ip, ror #11 │ │ │ │ - rsbseq r7, r5, r8, ror fp │ │ │ │ + b 74c31c │ │ │ │ + addeq r0, r1, r0, ror #6 │ │ │ │ + rsbeq ip, ip, r4, ror #24 │ │ │ │ + rsbeq ip, ip, ip, ror ip │ │ │ │ + ldrdeq ip, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq sl, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r7, r5, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 31dfd4 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218208,28 +218208,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #268] @ 31dfe0 │ │ │ │ ldr r1, [pc, #268] @ 31dfe4 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31df28 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218256,42 +218256,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ bl 339070 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338f70 │ │ │ │ - addeq r0, r1, r4, lsr #5 │ │ │ │ - rsbeq ip, ip, r8, lsr #23 │ │ │ │ - rsbeq ip, ip, r4, asr #23 │ │ │ │ - rsbeq sl, fp, ip, asr r5 │ │ │ │ - rsbseq r7, r5, r8, ror #21 │ │ │ │ + @ instruction: 0x008102b4 │ │ │ │ + strheq ip, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq ip, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, fp, ip, ror #10 │ │ │ │ + ldrsheq r7, [r5], #-168 @ 0xffffff58 @ │ │ │ │ addeq r7, sl, ip, asr #23 │ │ │ │ - rsbeq ip, ip, ip, ror sl │ │ │ │ - rsbeq fp, ip, r4, lsr #32 │ │ │ │ - rsbeq fp, ip, r8, lsr r0 │ │ │ │ + rsbeq ip, ip, ip, lsl #21 │ │ │ │ + rsbeq fp, ip, r4, lsr r0 │ │ │ │ + rsbeq fp, ip, r8, asr #32 │ │ │ │ │ │ │ │ 0031dff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 31e1f0 │ │ │ │ @@ -218299,143 +218299,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 31e1f4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r2, [pc, #448] @ 31e1f8 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #424] @ 31e1fc │ │ │ │ ldr r6, [pc, #424] @ 31e200 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 31e204 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 31e208 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #340] @ 31e20c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #304] @ 31e210 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337c1c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74d738 │ │ │ │ + bl 74d740 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #232] @ 31e214 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 31e218 │ │ │ │ ldr r6, [pc, #228] @ 31e21c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #184] @ 31e220 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339528 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 338cb0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq ip, ip, ip, ror #20 │ │ │ │ - addeq r0, r1, ip, lsl r1 │ │ │ │ - rsbeq ip, ip, ip, lsl sl │ │ │ │ - ldrdeq sl, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r7, r5, r8, ror #18 │ │ │ │ + rsbeq ip, ip, ip, ror sl │ │ │ │ + addeq r0, r1, ip, lsr #2 │ │ │ │ + rsbeq ip, ip, ip, lsr #20 │ │ │ │ + rsbeq sl, fp, ip, ror #7 │ │ │ │ + rsbseq r7, r5, r8, ror r9 │ │ │ │ umullseq ip, r8, ip, sl │ │ │ │ - strdeq ip, [ip], #-152 @ 0xffffff68 @ │ │ │ │ - ldrdeq ip, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r2, r6, r4, lsr #19 │ │ │ │ - rsbeq sl, ip, r4, ror #28 │ │ │ │ - strheq sp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sl, ip, r8, ror lr │ │ │ │ + rsbeq ip, ip, r8, lsl #20 │ │ │ │ + rsbeq ip, ip, r8, ror #15 │ │ │ │ + ldrheq r2, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, ip, r4, ror lr │ │ │ │ + rsbeq sp, ip, r0, asr #21 │ │ │ │ + rsbeq sl, ip, r8, lsl #29 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ ldr r0, [pc, #4] @ 31e230 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r7, sl, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 31e330 │ │ │ │ @@ -218446,18 +218446,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ ldr r7, [pc, #172] @ 31e33c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31e2b8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218484,27 +218484,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43feb0 │ │ │ │ - addeq pc, r0, ip, lsl pc @ │ │ │ │ - ldrdeq sl, [fp], #-16 @ │ │ │ │ - rsbseq r7, r5, r8, asr r7 │ │ │ │ + addeq pc, r0, ip, lsr #30 │ │ │ │ + rsbeq sl, fp, r0, ror #3 │ │ │ │ + rsbseq r7, r5, r8, ror #14 │ │ │ │ addseq ip, r8, r8, lsl #17 │ │ │ │ - rsbeq ip, ip, r8, lsl #14 │ │ │ │ + rsbeq ip, ip, r8, lsl r7 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e42c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -218513,25 +218513,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 31e430 │ │ │ │ ldr r1, [pc, #188] @ 31e434 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #168] @ 31e438 │ │ │ │ ldr r1, [pc, #168] @ 31e43c │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #136] @ 31e440 │ │ │ │ ldr r3, [pc, #136] @ 31e444 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -218543,31 +218543,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 31e450 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r0, r8, lsl lr @ │ │ │ │ - rsbeq sl, fp, r0, asr #1 │ │ │ │ - rsbseq r7, r5, r8, asr #12 │ │ │ │ - strheq r6, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq pc, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq pc, r0, r8, lsr #28 │ │ │ │ + ldrdeq sl, [fp], #-0 @ │ │ │ │ + rsbseq r7, r5, r8, asr r6 │ │ │ │ + rsbeq r6, ip, r0, asr #17 │ │ │ │ + rsbeq pc, fp, r8, ror #25 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ addeq r7, sl, r8, lsr r8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ @ instruction: 0x009659fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -218580,23 +218580,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754524 │ │ │ │ - bl 74d914 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d91c │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7505fc │ │ │ │ - addeq pc, r0, r4, lsl #26 │ │ │ │ - strheq r9, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r7, r5, r4, asr #10 │ │ │ │ + b 750604 │ │ │ │ + addeq pc, r0, r4, lsl sp @ │ │ │ │ + rsbeq r9, fp, r8, asr #31 │ │ │ │ + rsbseq r7, r5, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 31e544 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218604,52 +218604,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 31e548 │ │ │ │ ldr r1, [pc, #104] @ 31e54c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #84] @ 31e550 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #56] @ 31e554 │ │ │ │ ldr r1, [pc, #56] @ 31e558 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c314 │ │ │ │ - addeq pc, r0, ip, lsr #25 │ │ │ │ - strheq ip, [ip], #-84 @ 0xffffffac @ │ │ │ │ + b 74c31c │ │ │ │ + @ instruction: 0x0080fcbc │ │ │ │ rsbeq ip, ip, r4, asr #11 │ │ │ │ - rsbeq ip, ip, ip, ror #9 │ │ │ │ - rsbeq r9, fp, r8, lsl pc │ │ │ │ - rsbseq r7, r5, r4, lsr #9 │ │ │ │ + ldrdeq ip, [ip], #-84 @ 0xffffffac @ │ │ │ │ + strdeq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, fp, r8, lsr #30 │ │ │ │ + ldrheq r7, [r5], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31e588 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r7, sl, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e670 │ │ │ │ ldr r2, [pc, #204] @ 31e674 │ │ │ │ @@ -218657,25 +218657,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #172] @ 31e67c │ │ │ │ ldr r1, [pc, #172] @ 31e680 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #140] @ 31e684 │ │ │ │ ldr r2, [pc, #140] @ 31e688 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 31e68c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -218688,31 +218688,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r0, r4, lsl #24 │ │ │ │ - rsbeq r9, fp, r0, lsl #29 │ │ │ │ - rsbseq r7, r5, ip, lsl #8 │ │ │ │ - rsbeq r6, ip, r0, ror r6 │ │ │ │ - @ instruction: 0x006bfa98 │ │ │ │ + addeq pc, r0, r4, lsl ip @ │ │ │ │ + @ instruction: 0x006b9e90 │ │ │ │ + rsbseq r7, r5, ip, lsl r4 │ │ │ │ + rsbeq r6, ip, r0, lsl #13 │ │ │ │ + rsbeq pc, fp, r8, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq r7, sl, r8, asr r6 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ umullseq r5, r6, r8, r8 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -218739,16 +218739,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq pc, r0, r0, asr #21 │ │ │ │ - rsbeq ip, ip, r8, asr #7 │ │ │ │ + ldrdeq pc, [r0], r0 │ │ │ │ + ldrdeq ip, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -218771,19 +218771,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ - bl 74d914 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d91c │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 31e778 │ │ │ │ @@ -218791,35 +218791,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq pc, r0, r0, ror #20 │ │ │ │ - ldrdeq r9, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r7, r5, r4, ror #4 │ │ │ │ + addeq pc, r0, r0, ror sl @ │ │ │ │ + rsbeq r9, fp, r8, ror #25 │ │ │ │ + rsbseq r7, r5, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #500] @ 31ea04 │ │ │ │ ldr r2, [pc, #500] @ 31ea08 │ │ │ │ ldr r1, [pc, #500] @ 31ea0c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr fp, [pc, #472] @ 31ea10 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 31e9dc │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -218836,15 +218836,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #360] @ 31ea18 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -218867,18 +218867,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31e9f0 │ │ │ │ ldr r0, [pc, #248] @ 31ea24 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -218895,21 +218895,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -218929,23 +218929,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 31e858 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31e714 │ │ │ │ bl 31e6d4 │ │ │ │ - umulleq pc, r0, ip, r9 @ │ │ │ │ - rsbeq r6, ip, r4, lsr #8 │ │ │ │ - rsbeq pc, fp, ip, asr #16 │ │ │ │ + addeq pc, r0, ip, lsr #19 │ │ │ │ + rsbeq r6, ip, r4, lsr r4 │ │ │ │ + rsbeq pc, fp, ip, asr r8 @ │ │ │ │ addseq ip, r8, r0, ror #5 │ │ │ │ - rsbeq ip, ip, ip, asr r2 │ │ │ │ - addeq pc, r0, r0, lsl #18 │ │ │ │ - rsbeq r9, fp, r0, ror fp │ │ │ │ - ldrsheq r7, [r5], #-0 @ │ │ │ │ - strheq ip, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq ip, ip, ip, ror #4 │ │ │ │ + addeq pc, r0, r0, lsl r9 @ │ │ │ │ + rsbeq r9, fp, r0, lsl #23 │ │ │ │ + rsbseq r7, r5, r0, lsl #2 │ │ │ │ + rsbeq ip, ip, r4, asr #3 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 31eb14 │ │ │ │ ldr r2, [pc, #208] @ 31eb18 │ │ │ │ @@ -218953,25 +218953,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 31eb20 │ │ │ │ ldr r1, [pc, #176] @ 31eb24 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 31eb28 │ │ │ │ ldr r3, [pc, #144] @ 31eb2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 31eb30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -218985,31 +218985,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r0, r4, ror #14 │ │ │ │ - rsbeq r9, fp, r0, ror #19 │ │ │ │ - rsbseq r6, r5, ip, ror #30 │ │ │ │ - ldrdeq r6, [ip], #-16 @ │ │ │ │ - strdeq pc, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq pc, r0, r4, ror r7 @ │ │ │ │ + strdeq r9, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r6, r5, ip, ror pc │ │ │ │ + rsbeq r6, ip, r0, ror #3 │ │ │ │ + rsbeq pc, fp, r8, lsl #12 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x008a71bc │ │ │ │ addseq r5, r6, r0, lsr #8 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -219024,23 +219024,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 31ec3c │ │ │ │ cmp r8, #4 │ │ │ │ bne 31ec44 │ │ │ │ ldr fp, [pc, #148] @ 31ec54 │ │ │ │ ldr sl, [pc, #148] @ 31ec58 │ │ │ │ @@ -219051,22 +219051,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 75031c │ │ │ │ + bl 750324 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 31ebdc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -219074,31 +219074,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 31ebb8 │ │ │ │ bl 31e6d4 │ │ │ │ - addeq pc, r0, r8, asr r6 @ │ │ │ │ - rsbeq r6, ip, r0, ror #1 │ │ │ │ - rsbeq pc, fp, r8, lsl #10 │ │ │ │ + addeq pc, r0, r8, ror #12 │ │ │ │ + strdeq r6, [ip], #-0 @ │ │ │ │ + rsbeq pc, fp, r8, lsl r5 @ │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq fp, ip, r4, lsr #30 │ │ │ │ - rsbeq fp, ip, r4, lsl lr │ │ │ │ + rsbeq fp, ip, r4, lsr pc │ │ │ │ + rsbeq fp, ip, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31ec8c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r7, sl, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 31ed5c │ │ │ │ ldr r2, [pc, #180] @ 31ed60 │ │ │ │ @@ -219106,25 +219106,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #148] @ 31ed68 │ │ │ │ ldr r1, [pc, #148] @ 31ed6c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #116] @ 31ed70 │ │ │ │ ldr r1, [pc, #116] @ 31ed74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 31ed78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -219142,20 +219142,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - addeq pc, r0, ip, ror #10 │ │ │ │ - rsbeq r9, fp, ip, ror r7 │ │ │ │ - rsbseq r6, r5, r8, lsl #26 │ │ │ │ - rsbeq fp, ip, ip, asr lr │ │ │ │ - rsbeq fp, ip, ip, ror lr │ │ │ │ + b 74c0d8 │ │ │ │ + addeq pc, r0, ip, ror r5 @ │ │ │ │ + rsbeq r9, fp, ip, lsl #15 │ │ │ │ + rsbseq r6, r5, r8, lsl sp │ │ │ │ + rsbeq fp, ip, ip, ror #28 │ │ │ │ + rsbeq fp, ip, ip, lsl #29 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r5, r6, r8, ror #7 │ │ │ │ @@ -219178,15 +219178,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #416] @ 31ef94 │ │ │ │ ldr r3, [pc, #416] @ 31ef98 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -219206,15 +219206,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31ef7c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba330 │ │ │ │ + b 6ba338 │ │ │ │ ldr r2, [pc, #316] @ 31efa0 │ │ │ │ ldr r3, [pc, #288] @ 31ef88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -219235,15 +219235,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31ef7c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba2c4 │ │ │ │ + b 6ba2cc │ │ │ │ bl 249044 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 31ee28 │ │ │ │ ldr r3, [pc, #192] @ 31efa8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219263,46 +219263,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 31efb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31ee0c │ │ │ │ ldr r0, [pc, #76] @ 31efb8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31ee0c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r0, r4, ror r4 @ │ │ │ │ + addeq pc, r0, r4, lsl #9 │ │ │ │ addseq fp, r8, r4, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, ip, r4, ror #26 │ │ │ │ - rsbeq fp, ip, r4, lsl #27 │ │ │ │ + rsbeq fp, ip, r4, ror sp │ │ │ │ + @ instruction: 0x006cbd94 │ │ │ │ addseq fp, r8, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r8, r4, ror #25 │ │ │ │ @ instruction: 0x0098bcb0 │ │ │ │ addseq fp, r8, r0, ror ip │ │ │ │ andeq r4, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, ip, r4, lsl ip │ │ │ │ - rsbeq fp, ip, r8, lsr ip │ │ │ │ + rsbeq fp, ip, r4, lsr #24 │ │ │ │ + rsbeq fp, ip, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 31f1d4 │ │ │ │ ldr r3, [pc, #508] @ 31f1d8 │ │ │ │ @@ -219319,21 +219319,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 31f1e4 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #448] @ 31f1e8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f084 │ │ │ │ ldr r2, [pc, #420] @ 31f1ec │ │ │ │ ldr r3, [pc, #396] @ 31f1d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219348,52 +219348,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8acd00 │ │ │ │ + bl 8acd08 │ │ │ │ ldr r3, [pc, #340] @ 31f1f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 31f130 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 31f040 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #300] @ 31f1f4 │ │ │ │ ldr r2, [pc, #300] @ 31f1f8 │ │ │ │ ldr r1, [pc, #300] @ 31f1fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 31f040 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ba684 │ │ │ │ + bl 6ba68c │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31f040 │ │ │ │ ldr r2, [pc, #232] @ 31f200 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8adbc8 │ │ │ │ + bl 8adbd0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 31f040 │ │ │ │ ldr r3, [pc, #204] @ 31f204 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f0ac │ │ │ │ @@ -219411,120 +219411,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 31f210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31f0ac │ │ │ │ ldr r0, [pc, #88] @ 31f214 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31f0ac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r8, ip, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r0, r4, lsr #4 │ │ │ │ - rsbeq fp, ip, r4, ror #23 │ │ │ │ - rsbeq fp, ip, ip, asr #23 │ │ │ │ + addeq pc, r0, r4, lsr r2 @ │ │ │ │ + strdeq fp, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq fp, [ip], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0x0098baf0 │ │ │ │ addseq fp, r8, ip, asr #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq pc, r0, r0, asr r1 @ │ │ │ │ - rsbeq fp, ip, ip, asr sl │ │ │ │ - rsbeq fp, ip, r8, ror sl │ │ │ │ + addeq pc, r0, r0, ror #2 │ │ │ │ + rsbeq fp, ip, ip, ror #20 │ │ │ │ + rsbeq fp, ip, r8, lsl #21 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, ip, r8, asr sl │ │ │ │ - rsbeq fp, ip, ip, lsl #21 │ │ │ │ + rsbeq fp, ip, r8, ror #20 │ │ │ │ + @ instruction: 0x006cba9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 31f27c │ │ │ │ ldr r2, [pc, #76] @ 31f280 │ │ │ │ ldr r1, [pc, #76] @ 31f284 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq lr, r0, r8, ror #31 │ │ │ │ - strdeq fp, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq fp, ip, r4, lsl r9 │ │ │ │ + strdeq lr, [r0], r8 │ │ │ │ + rsbeq fp, ip, r4, lsl #18 │ │ │ │ + rsbeq fp, ip, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 31f2d4 │ │ │ │ ldr r2, [pc, #52] @ 31f2d8 │ │ │ │ ldr r1, [pc, #52] @ 31f2dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8ad2a4 │ │ │ │ - addeq lr, r0, r8, ror pc │ │ │ │ - rsbeq fp, ip, r4, lsr #18 │ │ │ │ - rsbeq fp, ip, ip, lsr r9 │ │ │ │ + b 8ad2ac │ │ │ │ + addeq lr, r0, r8, lsl #31 │ │ │ │ + rsbeq fp, ip, r4, lsr r9 │ │ │ │ + rsbeq fp, ip, ip, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 31f328 │ │ │ │ ldr r2, [pc, #48] @ 31f32c │ │ │ │ ldr r1, [pc, #48] @ 31f330 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6ba530 │ │ │ │ - addeq lr, r0, r0, lsr #30 │ │ │ │ - rsbeq fp, ip, ip, lsr #16 │ │ │ │ - rsbeq fp, ip, ip, asr #16 │ │ │ │ + b 6ba538 │ │ │ │ + addeq lr, r0, r0, lsr pc │ │ │ │ + rsbeq fp, ip, ip, lsr r8 │ │ │ │ + rsbeq fp, ip, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 31f3a4 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 31f3a8 │ │ │ │ @@ -219534,60 +219534,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ba684 │ │ │ │ + bl 6ba68c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq lr, r0, r8, asr #29 │ │ │ │ - rsbeq fp, ip, r8, ror #15 │ │ │ │ - ldrdeq fp, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq lr, [r0], r8 │ │ │ │ + strdeq fp, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq fp, ip, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31f424 │ │ │ │ ldr r2, [pc, #92] @ 31f428 │ │ │ │ ldr r1, [pc, #92] @ 31f42c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f418 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 249044 │ │ │ │ - addeq lr, r0, r0, asr lr │ │ │ │ - strdeq fp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq fp, ip, r4, lsl r8 │ │ │ │ + addeq lr, r0, r0, ror #28 │ │ │ │ + rsbeq fp, ip, ip, lsl #16 │ │ │ │ + rsbeq fp, ip, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 31f58c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -219603,15 +219603,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #264] @ 31f5a0 │ │ │ │ ldr r3, [pc, #264] @ 31f5a4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -219626,15 +219626,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31f588 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba3f4 │ │ │ │ + b 6ba3fc │ │ │ │ ldr r3, [pc, #184] @ 31f5ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f4b0 │ │ │ │ ldr r3, [pc, #168] @ 31f5b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -219650,44 +219650,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31f5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31f4b0 │ │ │ │ ldr r0, [pc, #68] @ 31f5bc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 31f4b0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq lr, [r0], r4 │ │ │ │ + addeq lr, r0, r4, ror #27 │ │ │ │ @ instruction: 0x0098b6b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, ip, r0, ror #13 │ │ │ │ - strheq fp, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq fp, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, ip, r8, asr #13 │ │ │ │ addseq fp, r8, ip, ror r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r8, ip, asr r6 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, ip, r0, lsr #14 │ │ │ │ - rsbeq fp, ip, r0, asr #14 │ │ │ │ + rsbeq fp, ip, r0, lsr r7 │ │ │ │ + rsbeq fp, ip, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 31f6b8 │ │ │ │ ldr r2, [pc, #224] @ 31f6bc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -219696,67 +219696,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #184] @ 31f6c4 │ │ │ │ ldr r1, [pc, #184] @ 31f6c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #136] @ 31f6cc │ │ │ │ ldr r1, [pc, #136] @ 31f6d0 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f6a4 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f684 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8fd630 │ │ │ │ + b 8fd638 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8ad820 │ │ │ │ + bl 8ad828 │ │ │ │ b 31f664 │ │ │ │ - addeq lr, r0, r4, asr #24 │ │ │ │ - rsbeq fp, ip, r8, ror #11 │ │ │ │ - rsbeq fp, ip, r0, lsl #12 │ │ │ │ - rsbeq r8, fp, r8, lsr #28 │ │ │ │ - ldrheq r6, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq fp, ip, ip, ror #9 │ │ │ │ - rsbeq fp, ip, ip, lsl #10 │ │ │ │ + addeq lr, r0, r4, asr ip │ │ │ │ + strdeq fp, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, ip, r0, lsl r6 │ │ │ │ + rsbeq r8, fp, r8, lsr lr │ │ │ │ + rsbseq r6, r5, r4, asr #7 │ │ │ │ + strdeq fp, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq fp, ip, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 31f830 │ │ │ │ ldr r7, [pc, #324] @ 31f834 │ │ │ │ ldr r6, [pc, #324] @ 31f838 │ │ │ │ @@ -219767,21 +219767,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 754524 │ │ │ │ - bl 754a28 │ │ │ │ + bl 75452c │ │ │ │ + bl 754a30 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f7a8 │ │ │ │ ldr r1, [pc, #240] @ 31f83c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -219790,15 +219790,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 31f844 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f7f0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -219816,37 +219816,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 31f854 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f788 │ │ │ │ bl 249044 │ │ │ │ ldr r2, [pc, #92] @ 31f858 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8adbc8 │ │ │ │ + bl 8adbd0 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq lr, r0, ip, lsr #22 │ │ │ │ - rsbeq fp, ip, r8, lsr r4 │ │ │ │ - rsbeq fp, ip, r8, asr r4 │ │ │ │ + addeq lr, r0, ip, lsr fp │ │ │ │ + rsbeq fp, ip, r8, asr #8 │ │ │ │ + rsbeq fp, ip, r8, ror #8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -219865,45 +219865,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr fp, [pc, #368] @ 31fa20 │ │ │ │ ldr r1, [pc, #368] @ 31fa24 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 31f914 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f9d4 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f9b4 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f97c │ │ │ │ ldr r1, [pc, #236] @ 31fa28 │ │ │ │ mov r2, #1 │ │ │ │ @@ -219914,33 +219914,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 31fa30 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6ba2c4 │ │ │ │ + b 6ba2cc │ │ │ │ ldr ip, [pc, #176] @ 31fa34 │ │ │ │ ldr r3, [pc, #176] @ 31fa38 │ │ │ │ ldr r1, [pc, #176] @ 31fa3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 31fa40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -219948,36 +219948,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 31fa44 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq lr, r0, r4, lsr #19 │ │ │ │ - strheq fp, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq fp, ip, r4, lsr #6 │ │ │ │ - rsbeq fp, ip, ip, lsr r3 │ │ │ │ + @ instruction: 0x0080e9b4 │ │ │ │ + rsbeq fp, ip, r0, asr #5 │ │ │ │ + rsbeq fp, ip, r8, ror #5 │ │ │ │ + rsbeq fp, ip, r4, lsr r3 │ │ │ │ + rsbeq fp, ip, ip, asr #6 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq fp, ip, ip, lsl #6 │ │ │ │ + rsbeq fp, ip, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 31fb84 │ │ │ │ ldr r2, [pc, #292] @ 31fb88 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -219986,33 +219986,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fb20 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31fb40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #212] @ 31fb90 │ │ │ │ ldr r1, [pc, #212] @ 31fb94 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 31faec │ │ │ │ ldr r3, [pc, #172] @ 31fb98 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -220023,15 +220023,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 31fba4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220040,41 +220040,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0080e7bc │ │ │ │ - rsbeq fp, ip, r0, ror #2 │ │ │ │ - rsbeq fp, ip, r8, ror r1 │ │ │ │ - rsbeq fp, ip, r0, ror r0 │ │ │ │ - @ instruction: 0x006cb090 │ │ │ │ + addeq lr, r0, ip, asr #15 │ │ │ │ + rsbeq fp, ip, r0, ror r1 │ │ │ │ + rsbeq fp, ip, r8, lsl #3 │ │ │ │ + rsbeq fp, ip, r0, lsl #1 │ │ │ │ + rsbeq fp, ip, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31fbcc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ umulleq r6, sl, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -220092,17 +220092,17 @@ │ │ │ │ bne 31fc84 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31fca0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8ad2a4 │ │ │ │ + bl 8ad2ac │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -220147,15 +220147,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fdb0 │ │ │ │ ldr r3, [pc, #220] @ 31fe00 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -220166,28 +220166,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #160] @ 31fe04 │ │ │ │ ldr r2, [pc, #160] @ 31fe08 │ │ │ │ ldr r1, [pc, #160] @ 31fe0c │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220196,64 +220196,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 31fe14 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x006cb090 │ │ │ │ - @ instruction: 0x0080e5b8 │ │ │ │ - rsbeq fp, ip, r4, rrx │ │ │ │ + rsbeq fp, ip, r0, lsr #1 │ │ │ │ + addeq lr, r0, r8, asr #11 │ │ │ │ + rsbeq fp, ip, r4, ror r0 │ │ │ │ addeq r6, sl, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strdeq sl, [ip], #-244 @ 0xffffff0c @ │ │ │ │ - ldrdeq sl, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq fp, ip, r4 │ │ │ │ + rsbeq sl, ip, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31fe8c │ │ │ │ ldr r2, [pc, #92] @ 31fe90 │ │ │ │ ldr r1, [pc, #92] @ 31fe94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #60] @ 31fe98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #48] @ 31fe9c │ │ │ │ ldr r1, [pc, #48] @ 31fea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - addeq lr, r0, r4, ror r4 │ │ │ │ - strdeq r8, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r5, r5, r8, ror fp │ │ │ │ + b 74c0d8 │ │ │ │ + addeq lr, r0, r4, lsl #9 │ │ │ │ + rsbeq r8, fp, r4, lsl #12 │ │ │ │ + rsbseq r5, r5, r8, lsl #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r4, r6, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220263,58 +220263,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #100] @ 31ff4c │ │ │ │ ldr r7, [pc, #100] @ 31ff50 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 338f70 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 339070 │ │ │ │ - addeq lr, r0, r4, ror #7 │ │ │ │ - rsbeq sl, ip, ip, lsl #29 │ │ │ │ - rsbeq sl, ip, ip, lsr #29 │ │ │ │ - strheq r9, [ip], #-0 @ │ │ │ │ - rsbeq r9, ip, r4, asr #1 │ │ │ │ + strdeq lr, [r0], r4 │ │ │ │ + @ instruction: 0x006cae9c │ │ │ │ + strheq sl, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, ip, r0, asr #1 │ │ │ │ + ldrdeq r9, [ip], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 31ffd8 │ │ │ │ ldr r2, [pc, #108] @ 31ffdc │ │ │ │ ldr r1, [pc, #108] @ 31ffe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -220326,17 +220326,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq lr, r0, r4, lsr r3 │ │ │ │ - rsbeq sl, ip, r0, ror #27 │ │ │ │ - rsbeq sl, ip, r0, lsl #28 │ │ │ │ + addeq lr, r0, r4, asr #6 │ │ │ │ + strdeq sl, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq sl, ip, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 32019c │ │ │ │ ldr r1, [pc, #412] @ 3201a0 │ │ │ │ @@ -220375,15 +220375,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 320110 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 320118 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r2, [pc, #256] @ 3201a8 │ │ │ │ ldr r3, [pc, #244] @ 3201a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220421,39 +220421,39 @@ │ │ │ │ bne 32017c │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 32006c │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8acd1c │ │ │ │ + bl 8acd24 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 32006c │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 32006c │ │ │ │ ldr r1, [pc, #44] @ 3201b0 │ │ │ │ ldr r0, [pc, #44] @ 3201b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 32013c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r8, r4, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r8, r4, ror #21 │ │ │ │ addseq sl, r8, ip, ror #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq lr, r0, r4, lsr #2 │ │ │ │ - rsbeq sl, ip, r0, ror ip │ │ │ │ + addeq lr, r0, r4, lsr r1 │ │ │ │ + rsbeq sl, ip, r0, lsl #25 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 32021c │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -220470,22 +220470,22 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r0, [pc, #4] @ 320228 │ │ │ │ add r0, pc, r0 │ │ │ │ b 24920c │ │ │ │ - strdeq sl, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, ip, r4, lsl #24 │ │ │ │ ldr r0, [pc, #4] @ 320238 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r5, sl, r4, asr #23 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 32024c │ │ │ │ add r0, pc, r0 │ │ │ │ b 338234 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -220506,15 +220506,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #1044] @ 3206c8 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220606,15 +220606,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -220629,15 +220629,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ ldr r3, [pc, #588] @ 3206f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -220652,15 +220652,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -220689,28 +220689,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ ldr r3, [pc, #376] @ 32070c │ │ │ │ ldr ip, [pc, #376] @ 320710 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 320714 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3203f8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220722,28 +220722,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 32071c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ ldr r3, [pc, #264] @ 320720 │ │ │ │ ldr ip, [pc, #264] @ 320724 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 320728 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -220762,110 +220762,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 320730 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3203a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - addeq lr, r0, r8, lsl #1 │ │ │ │ + umulleq lr, r0, r8, r0 │ │ │ │ addseq sl, r8, r4, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq sl, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x006cab98 │ │ │ │ + rsbeq sl, ip, r8, asr #23 │ │ │ │ + rsbeq sl, ip, r8, lsr #23 │ │ │ │ addseq sl, r8, r0, ror #16 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ addseq sl, r8, r8, ror #14 │ │ │ │ - ldrdeq sp, [r0], ip │ │ │ │ - rsbeq sl, ip, ip, asr sl │ │ │ │ - rsbeq sl, ip, r8, lsr sl │ │ │ │ - addeq sp, r0, r0, lsl #29 │ │ │ │ - rsbeq sl, ip, r0, asr #20 │ │ │ │ - ldrdeq sl, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + addeq sp, r0, ip, ror #29 │ │ │ │ + rsbeq sl, ip, ip, ror #20 │ │ │ │ + rsbeq sl, ip, r8, asr #20 │ │ │ │ + umulleq sp, r0, r0, lr │ │ │ │ + rsbeq sl, ip, r0, asr sl │ │ │ │ + rsbeq sl, ip, ip, ror #19 │ │ │ │ andeq r1, r0, r0, ror #17 │ │ │ │ - addeq sp, r0, r4, lsr #28 │ │ │ │ - rsbeq sl, ip, r8, lsr #20 │ │ │ │ - rsbeq sl, ip, r0, lsl #19 │ │ │ │ - umulleq sp, r0, r0, sp │ │ │ │ - rsbeq sl, ip, r0, asr #19 │ │ │ │ - rsbeq sl, ip, ip, ror #17 │ │ │ │ - addeq sp, r0, ip, asr sp │ │ │ │ + addeq sp, r0, r4, lsr lr │ │ │ │ rsbeq sl, ip, r8, lsr sl │ │ │ │ - strheq sl, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sl, ip, r0, ror #18 │ │ │ │ - rsbeq sl, ip, r8, ror #16 │ │ │ │ - ldrdeq sp, [r0], r8 │ │ │ │ - rsbeq sl, ip, ip, lsl #19 │ │ │ │ - rsbeq sl, ip, r4, lsr r8 │ │ │ │ + @ instruction: 0x006ca990 │ │ │ │ + addeq sp, r0, r0, lsr #27 │ │ │ │ + ldrdeq sl, [ip], #-144 @ 0xffffff70 @ │ │ │ │ strdeq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sl, ip, r8, asr #15 │ │ │ │ + addeq sp, r0, ip, ror #26 │ │ │ │ + rsbeq sl, ip, r8, asr #20 │ │ │ │ + rsbeq sl, ip, r8, asr #17 │ │ │ │ + rsbeq sl, ip, r0, ror r9 │ │ │ │ + rsbeq sl, ip, r8, ror r8 │ │ │ │ + addeq sp, r0, r8, ror #25 │ │ │ │ + @ instruction: 0x006ca99c │ │ │ │ + rsbeq sl, ip, r4, asr #16 │ │ │ │ + rsbeq sl, ip, ip, lsl #18 │ │ │ │ + ldrdeq sl, [ip], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3207d4 │ │ │ │ ldr r2, [pc, #136] @ 3207d8 │ │ │ │ ldr r1, [pc, #136] @ 3207dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [pc, #104] @ 3207e0 │ │ │ │ ldr r3, [pc, #104] @ 3207e4 │ │ │ │ ldr r1, [pc, #104] @ 3207e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 3207ec │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r0, ip, lsr #23 │ │ │ │ - ldrdeq r7, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r5, r5, r0, ror #4 │ │ │ │ + @ instruction: 0x0080dbbc │ │ │ │ + rsbeq r7, fp, r4, ror #25 │ │ │ │ + rsbseq r5, r5, r0, ror r2 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ addseq r3, r6, r4, lsr sl │ │ │ │ - rsbeq sl, ip, ip, asr #16 │ │ │ │ + rsbeq sl, ip, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 320924 │ │ │ │ ldr r2, [pc, #284] @ 320928 │ │ │ │ ldr r1, [pc, #284] @ 32092c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3208e0 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3208c0 │ │ │ │ @@ -220882,28 +220882,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220921,23 +220921,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 320938 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq sp, r0, ip, ror #21 │ │ │ │ - rsbeq sl, ip, r8, lsl r6 │ │ │ │ - rsbeq sl, ip, r8, lsr r6 │ │ │ │ - strdeq sp, [r0], r0 │ │ │ │ - rsbeq sl, ip, ip, asr #10 │ │ │ │ - strdeq sl, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + strdeq sp, [r0], ip │ │ │ │ + rsbeq sl, ip, r8, lsr #12 │ │ │ │ + rsbeq sl, ip, r8, asr #12 │ │ │ │ + addeq sp, r0, r0, lsl #20 │ │ │ │ + rsbeq sl, ip, ip, asr r5 │ │ │ │ + rsbeq sl, ip, r0, lsl #14 │ │ │ │ ldr r0, [pc, #4] @ 320948 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r5, sl, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 320d84 │ │ │ │ ldr lr, [pc, #1056] @ 320d88 │ │ │ │ @@ -220952,15 +220952,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #1004] @ 320d98 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 320ba8 │ │ │ │ @@ -220978,24 +220978,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 3265d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 320c74 │ │ │ │ ldr r9, [pc, #916] @ 320da0 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 320da4 │ │ │ │ ldr r1, [pc, #908] @ 320da8 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 320dac │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -221064,15 +221064,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 320dc4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #604] @ 320dc8 │ │ │ │ ldr r3, [pc, #540] @ 320d8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -221099,15 +221099,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 320dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 3209d4 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 320b34 │ │ │ │ @@ -221131,168 +221131,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 320b34 │ │ │ │ ldr r3, [pc, #360] @ 320de4 │ │ │ │ ldr ip, [pc, #360] @ 320de8 │ │ │ │ ldr r1, [pc, #360] @ 320dec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 320b64 │ │ │ │ ldr r3, [pc, #320] @ 320df0 │ │ │ │ ldr ip, [pc, #320] @ 320df4 │ │ │ │ ldr r1, [pc, #320] @ 320df8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 320b64 │ │ │ │ ldr ip, [pc, #284] @ 320dfc │ │ │ │ ldr r1, [pc, #284] @ 320e00 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 320b34 │ │ │ │ ldr ip, [pc, #252] @ 320e04 │ │ │ │ ldr r1, [pc, #252] @ 320e08 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 320b34 │ │ │ │ ldr ip, [pc, #216] @ 320e0c │ │ │ │ ldr r1, [pc, #216] @ 320e10 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 320b64 │ │ │ │ ldr ip, [pc, #184] @ 320e14 │ │ │ │ ldr r1, [pc, #184] @ 320e18 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 320b34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sp, [r0], r8 │ │ │ │ + addeq sp, r0, r8, ror #19 │ │ │ │ addseq sl, r8, r8, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, ip, r4, asr #13 │ │ │ │ - ldrdeq sl, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq sl, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, ip, r8, ror #13 │ │ │ │ addseq sl, r8, ip, ror #2 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ - addeq sp, r0, r0, asr #18 │ │ │ │ - strdeq r7, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r1, r4, ip, lsl #16 │ │ │ │ - rsbeq sl, ip, r4, lsl #14 │ │ │ │ - rsbeq r7, pc, r8, asr #32 │ │ │ │ + addeq sp, r0, r0, asr r9 │ │ │ │ + rsbeq r7, fp, ip, lsl #20 │ │ │ │ + rsbseq r1, r4, ip, lsl r8 │ │ │ │ + rsbeq sl, ip, r4, lsl r7 │ │ │ │ + rsbeq r7, pc, r8, asr r0 @ │ │ │ │ @ instruction: 0x009992f8 │ │ │ │ - rsbeq sl, ip, r4, lsr #13 │ │ │ │ - @ instruction: 0x006ca698 │ │ │ │ - rsbeq sl, ip, r4, asr #10 │ │ │ │ - rsbeq sl, ip, r8, lsr #10 │ │ │ │ + strheq sl, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, ip, r8, lsr #13 │ │ │ │ + rsbeq sl, ip, r4, asr r5 │ │ │ │ + rsbeq sl, ip, r8, lsr r5 │ │ │ │ addseq r9, r8, r8, lsr #31 │ │ │ │ - rsbeq sl, ip, r4, asr #10 │ │ │ │ - @ instruction: 0x006ca494 │ │ │ │ + rsbeq sl, ip, r4, asr r5 │ │ │ │ + rsbeq sl, ip, r4, lsr #9 │ │ │ │ addseq r9, r9, r0, asr #3 │ │ │ │ - rsbeq sl, ip, r8, ror #10 │ │ │ │ - rsbeq sl, ip, ip, lsr r5 │ │ │ │ - rsbeq sl, ip, r0, lsr #8 │ │ │ │ - addeq sp, r0, r8, asr #13 │ │ │ │ - rsbeq sl, ip, r4, asr r3 │ │ │ │ - rsbeq sl, ip, ip, ror #7 │ │ │ │ - umulleq sp, r0, r4, r6 │ │ │ │ - rsbeq sl, ip, r8, lsr r4 │ │ │ │ - strheq sl, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sl, ip, r8, ror r4 │ │ │ │ - @ instruction: 0x006ca390 │ │ │ │ - rsbeq sl, ip, r4, lsl #9 │ │ │ │ - rsbeq sl, ip, r8, ror #6 │ │ │ │ - rsbeq sl, ip, ip, lsl #7 │ │ │ │ - rsbeq sl, ip, ip, lsr r3 │ │ │ │ - rsbeq sl, ip, ip, asr #8 │ │ │ │ - rsbeq sl, ip, r4, lsl r3 │ │ │ │ + rsbeq sl, ip, r8, ror r5 │ │ │ │ + rsbeq sl, ip, ip, asr #10 │ │ │ │ + rsbeq sl, ip, r0, lsr r4 │ │ │ │ + ldrdeq sp, [r0], r8 │ │ │ │ + rsbeq sl, ip, r4, ror #6 │ │ │ │ + strdeq sl, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq sp, r0, r4, lsr #13 │ │ │ │ + rsbeq sl, ip, r8, asr #8 │ │ │ │ + rsbeq sl, ip, r8, asr #7 │ │ │ │ + rsbeq sl, ip, r8, lsl #9 │ │ │ │ + rsbeq sl, ip, r0, lsr #7 │ │ │ │ + @ instruction: 0x006ca494 │ │ │ │ + rsbeq sl, ip, r8, ror r3 │ │ │ │ + @ instruction: 0x006ca39c │ │ │ │ + rsbeq sl, ip, ip, asr #6 │ │ │ │ + rsbeq sl, ip, ip, asr r4 │ │ │ │ + rsbeq sl, ip, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 320eb0 │ │ │ │ ldr r2, [pc, #124] @ 320eb4 │ │ │ │ ldr r1, [pc, #124] @ 320eb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #92] @ 320ebc │ │ │ │ ldr r1, [pc, #92] @ 320ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 320ec4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r0, r4, lsl r5 │ │ │ │ - rsbeq r7, fp, ip, ror #11 │ │ │ │ - rsbseq r4, r5, r8, ror fp │ │ │ │ + addeq sp, r0, r4, lsr #10 │ │ │ │ + strdeq r7, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r4, r5, r8, lsl #23 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq r3, r6, r4, lsr #9 │ │ │ │ - rsbeq sl, ip, r0, asr #6 │ │ │ │ + rsbeq sl, ip, r0, asr r3 │ │ │ │ ldr r0, [pc, #4] @ 320ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ umulleq r4, sl, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 320f60 │ │ │ │ mov r4, r1 │ │ │ │ @@ -221301,15 +221301,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 320f68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 320f50 │ │ │ │ @@ -221319,42 +221319,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 320f40 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7502f4 │ │ │ │ - addeq sp, r0, r8, lsr #9 │ │ │ │ - rsbeq sl, ip, ip, lsr #6 │ │ │ │ - rsbeq sl, ip, ip, lsl #6 │ │ │ │ + b 7502fc │ │ │ │ + @ instruction: 0x0080d4b8 │ │ │ │ + rsbeq sl, ip, ip, lsr r3 │ │ │ │ + rsbeq sl, ip, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 321010 │ │ │ │ ldr r2, [pc, #140] @ 321014 │ │ │ │ ldr r1, [pc, #140] @ 321018 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #108] @ 32101c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r1, [pc, #96] @ 321020 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #80] @ 321024 │ │ │ │ ldr r2, [pc, #80] @ 321028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -221364,17 +221364,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r0, r0, lsr #8 │ │ │ │ - @ instruction: 0x006b7498 │ │ │ │ - rsbseq r4, r5, r4, lsr #20 │ │ │ │ + addeq sp, r0, r0, lsr r4 │ │ │ │ + rsbeq r7, fp, r8, lsr #9 │ │ │ │ + rsbseq r4, r5, r4, lsr sl │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ addseq r3, r6, r8, lsl #8 │ │ │ │ addeq r4, sl, r8, lsl #29 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221384,67 +221384,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 321098 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sp, r0, ip, asr r3 │ │ │ │ - rsbeq sl, ip, r8, asr #3 │ │ │ │ - ldrdeq sl, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq sp, r0, ip, ror #6 │ │ │ │ + ldrdeq sl, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, ip, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3210ec │ │ │ │ ldr r2, [pc, #56] @ 3210f0 │ │ │ │ ldr r1, [pc, #56] @ 3210f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24a85c │ │ │ │ - addeq sp, r0, ip, ror #5 │ │ │ │ - rsbeq sl, ip, r8, asr r1 │ │ │ │ - rsbeq sl, ip, ip, ror #2 │ │ │ │ + strdeq sp, [r0], ip │ │ │ │ + rsbeq sl, ip, r8, ror #2 │ │ │ │ + rsbeq sl, ip, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 321174 │ │ │ │ ldr r2, [pc, #100] @ 321178 │ │ │ │ ldr r1, [pc, #100] @ 32117c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 321158 │ │ │ │ ldr r1, [pc, #56] @ 321180 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -221453,58 +221453,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 321184 │ │ │ │ ldr r0, [pc, #36] @ 321188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq sp, r0, r0, r2 │ │ │ │ - strdeq sl, [ip], #-12 @ │ │ │ │ - rsbeq sl, ip, r0, lsl r1 │ │ │ │ + addeq sp, r0, r0, lsr #5 │ │ │ │ + rsbeq sl, ip, ip, lsl #2 │ │ │ │ + rsbeq sl, ip, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - ldrdeq sl, [ip], #-8 @ │ │ │ │ rsbeq sl, ip, r8, ror #1 │ │ │ │ + strdeq sl, [ip], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 321204 │ │ │ │ ldr r2, [pc, #96] @ 321208 │ │ │ │ ldr r1, [pc, #96] @ 32120c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #64] @ 321210 │ │ │ │ ldr r1, [pc, #64] @ 321214 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324530 │ │ │ │ - strdeq sp, [r0], ip │ │ │ │ - rsbeq sl, ip, r4, rrx │ │ │ │ - rsbeq sl, ip, r8, ror r0 │ │ │ │ - rsbeq r7, fp, r0, ror #4 │ │ │ │ - rsbseq r4, r5, ip, ror #15 │ │ │ │ + addeq sp, r0, ip, lsl #4 │ │ │ │ + rsbeq sl, ip, r4, ror r0 │ │ │ │ + rsbeq sl, ip, r8, lsl #1 │ │ │ │ + rsbeq r7, fp, r0, ror r2 │ │ │ │ + ldrsheq r4, [r5], #-124 @ 0xffffff84 @ │ │ │ │ ldr r0, [pc, #4] @ 321224 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r4, sl, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -221534,15 +221534,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3212bc │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 321298 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 9968e8 │ │ │ │ + bl 9968f0 │ │ │ │ add r4, r4, #1 │ │ │ │ b 321244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 321408 │ │ │ │ @@ -221551,36 +221551,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #268] @ 321414 │ │ │ │ ldr r1, [pc, #268] @ 321418 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #232] @ 32141c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 339070 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -221618,20 +221618,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a85c │ │ │ │ b 3213d0 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 3213c8 │ │ │ │ - strdeq sp, [r0], r4 │ │ │ │ - strheq r7, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r7, ip, r4, asr #25 │ │ │ │ - rsbeq r9, ip, r4, lsl #31 │ │ │ │ + addeq sp, r0, r4, lsl #2 │ │ │ │ + rsbeq r7, ip, r0, asr #25 │ │ │ │ + ldrdeq r7, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x006c9f94 │ │ │ │ + rsbeq r9, ip, ip, lsr #31 │ │ │ │ @ instruction: 0x006c9f9c │ │ │ │ - rsbeq r9, ip, ip, lsl #31 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 321484 │ │ │ │ ldr r2, [pc, #72] @ 321488 │ │ │ │ @@ -221639,27 +221639,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #40] @ 321490 │ │ │ │ ldr r1, [pc, #40] @ 321494 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - umulleq ip, r0, r8, pc @ │ │ │ │ - rsbeq r6, fp, r8, ror #31 │ │ │ │ - rsbseq r4, r5, r4, ror r5 │ │ │ │ + b 74c0d8 │ │ │ │ + addeq ip, r0, r8, lsr #31 │ │ │ │ + strdeq r6, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r4, r5, r4, lsl #11 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq r3, r6, ip, rrx │ │ │ │ │ │ │ │ 00321498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221702,25 +221702,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 3390f4 │ │ │ │ ldr r6, [pc, #120] @ 3215bc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70eb54 │ │ │ │ + bl 70eb5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 321580 │ │ │ │ ldr r3, [pc, #100] @ 3215c0 │ │ │ │ ldr r1, [pc, #100] @ 3215c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758d44 │ │ │ │ + bl 758d4c │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3215a0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -221730,19 +221730,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 3215c8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75753c │ │ │ │ + b 757544 │ │ │ │ @ instruction: 0x009895d4 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r5, ip, ip, lsl r1 │ │ │ │ - ldrsbeq r1, [r4], #-16 @ │ │ │ │ + rsbseq r5, ip, ip, lsr #2 │ │ │ │ + rsbseq r1, r4, r0, ror #3 │ │ │ │ │ │ │ │ 003215cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 321814 │ │ │ │ @@ -221763,15 +221763,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 338bc4 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 321670 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 997544 │ │ │ │ + bl 99754c │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 3217fc │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -221795,19 +221795,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3217b8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 3390f4 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70eb54 │ │ │ │ + bl 70eb5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 32178c │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32179c │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -221827,45 +221827,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 321750 │ │ │ │ - bl 7080d4 │ │ │ │ + bl 7080dc │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 32179c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70eb80 │ │ │ │ + bl 70eb88 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 321734 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 32168c │ │ │ │ ldr r0, [pc, #120] @ 32181c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r2, [pc, #96] @ 321820 │ │ │ │ ldr r3, [pc, #84] @ 321818 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -221879,23 +221879,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 321824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, ip, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, ip, r0, asr fp │ │ │ │ + rsbeq r9, ip, r0, ror #22 │ │ │ │ addseq r9, r8, r4, asr r3 │ │ │ │ - ldrdeq r9, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, ip, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -221980,15 +221980,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 321bdc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321bb4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -222031,15 +222031,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 3218cc │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 321964 │ │ │ │ @@ -222103,15 +222103,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 321a20 │ │ │ │ ldr r0, [pc, #116] @ 321bf0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r1, [pc, #96] @ 321bf0 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -222127,19 +222127,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24872c │ │ │ │ b 321994 │ │ │ │ @ instruction: 0x009892b4 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r9, ip, r4, lsr r8 │ │ │ │ + rsbeq r9, ip, r4, asr #16 │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ @ instruction: 0x000051b8 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - @ instruction: 0x006c9798 │ │ │ │ + rsbeq r9, ip, r8, lsr #15 │ │ │ │ │ │ │ │ 00321bf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -222157,15 +222157,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -222215,15 +222215,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 321d44 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 321ea8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 321e3c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -222255,15 +222255,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 321dd4 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 321c90 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -222292,15 +222292,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ b 321de0 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 321d7c │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -222337,17 +222337,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321f24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321f28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r8, lsl #10 │ │ │ │ - rsbeq r9, ip, ip, ror r4 │ │ │ │ - rsbeq r9, ip, r0, lsr #9 │ │ │ │ + addeq ip, r0, r8, lsl r5 │ │ │ │ + rsbeq r9, ip, ip, lsl #9 │ │ │ │ + strheq r9, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00321f2c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 322038 │ │ │ │ @@ -222413,18 +222413,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00988bd8 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r9, ip, r0, asr r3 │ │ │ │ - addeq ip, r0, ip, ror #7 │ │ │ │ rsbeq r9, ip, r0, ror #6 │ │ │ │ - rsbeq r9, ip, r4, lsl #7 │ │ │ │ + strdeq ip, [r0], ip @ │ │ │ │ + rsbeq r9, ip, r0, ror r3 │ │ │ │ + @ instruction: 0x006c9394 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00322058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222438,15 +222438,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 321bf8 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -222458,17 +222458,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3220f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r4, lsr r3 │ │ │ │ - rsbeq r9, ip, ip, lsr #5 │ │ │ │ - ldrdeq r9, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq ip, r0, r4, asr #6 │ │ │ │ + strheq r9, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, ip, r0, ror #5 │ │ │ │ │ │ │ │ 003220fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -222499,17 +222499,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 322194 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 322198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq ip, r0, r8, r2 │ │ │ │ - rsbeq r9, ip, ip, lsl #4 │ │ │ │ - rsbeq r9, ip, r0, lsr r2 │ │ │ │ + addeq ip, r0, r8, lsr #5 │ │ │ │ + rsbeq r9, ip, ip, lsl r2 │ │ │ │ + rsbeq r9, ip, r0, asr #4 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 0032219c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222545,17 +222545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 322244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r8, ror #3 │ │ │ │ - rsbeq r9, ip, r0, ror #2 │ │ │ │ - rsbeq r9, ip, r4, lsl #3 │ │ │ │ + strdeq ip, [r0], r8 │ │ │ │ + rsbeq r9, ip, r0, ror r1 │ │ │ │ + @ instruction: 0x006c9194 │ │ │ │ │ │ │ │ 00322248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222565,21 +222565,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 321bf8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222597,17 +222597,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9d4b00 <__bss_end__@@Base+0xfdc22190> │ │ │ │ ... │ │ │ │ blcc fe9d4b0c <__bss_end__@@Base+0xfdc2219c> │ │ │ │ - addeq ip, r0, r0, lsr r1 │ │ │ │ - rsbeq r9, ip, r4, lsr #1 │ │ │ │ - rsbeq r9, ip, r8, asr #1 │ │ │ │ + addeq ip, r0, r0, asr #2 │ │ │ │ + strheq r9, [ip], #-4 @ │ │ │ │ + ldrdeq r9, [ip], #-8 @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00322318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222637,17 +222637,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3223a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r4, lsl #1 │ │ │ │ - strdeq r8, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, ip, r0, lsr #32 │ │ │ │ + umulleq ip, r0, r4, r0 │ │ │ │ + rsbeq r9, ip, ip │ │ │ │ + rsbeq r9, ip, r0, lsr r0 │ │ │ │ │ │ │ │ 003223ac : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003223b4 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222677,15 +222677,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32245c │ │ │ │ mov r5, #0 │ │ │ │ b 322450 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 321828 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -222707,17 +222707,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3224a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3224ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq fp, r0, r4, lsl #31 │ │ │ │ - strdeq r8, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r8, ip, ip, lsl pc │ │ │ │ + umulleq fp, r0, r4, pc @ │ │ │ │ + rsbeq r8, ip, r8, lsl #30 │ │ │ │ + rsbeq r8, ip, ip, lsr #30 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -222785,15 +222785,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 322658 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 322634 │ │ │ │ @@ -222820,33 +222820,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strdeq fp, [r0], r0 │ │ │ │ - rsbeq r8, ip, r4, ror #26 │ │ │ │ - @ instruction: 0x006c8d9c │ │ │ │ + addeq fp, r0, r0, lsl #28 │ │ │ │ + rsbeq r8, ip, r4, ror sp │ │ │ │ + rsbeq r8, ip, ip, lsr #27 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addeq fp, r0, ip, asr #27 │ │ │ │ - rsbeq r8, ip, r4, asr #26 │ │ │ │ - rsbeq r8, ip, r8, lsl #27 │ │ │ │ + ldrdeq fp, [r0], ip │ │ │ │ + rsbeq r8, ip, r4, asr sp │ │ │ │ + @ instruction: 0x006c8d98 │ │ │ │ │ │ │ │ 00322678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3226a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ce4 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -222925,19 +222925,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, ip, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, ip, ip, ror #26 │ │ │ │ - rsbeq r8, ip, r4, ror #26 │ │ │ │ - rsbeq r8, ip, ip, asr #26 │ │ │ │ - rsbeq r8, ip, r0, asr sl │ │ │ │ - @ instruction: 0x006f5390 │ │ │ │ + rsbeq r8, ip, ip, ror sp │ │ │ │ + rsbeq r8, ip, r4, ror sp │ │ │ │ + rsbeq r8, ip, ip, asr sp │ │ │ │ + rsbeq r8, ip, r0, ror #20 │ │ │ │ + rsbeq r5, pc, r0, lsr #7 │ │ │ │ addseq r8, r8, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 322940 │ │ │ │ mov r3, r1 │ │ │ │ @@ -223009,18 +223009,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r4, ror #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + rsbeq r8, ip, r4, lsr ip │ │ │ │ rsbeq r8, ip, r4, lsr #24 │ │ │ │ - rsbeq r8, ip, r4, lsl ip │ │ │ │ - strdeq r8, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r5, pc, r8, lsr #4 │ │ │ │ + rsbeq r8, ip, r8, lsl #18 │ │ │ │ + rsbeq r5, pc, r8, lsr r2 @ │ │ │ │ addseq r8, r8, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 322a98 │ │ │ │ @@ -223063,15 +223063,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322a20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 322a84 │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322a8c │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 3229e4 │ │ │ │ @@ -223088,15 +223088,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 998b58 │ │ │ │ + bl 998b60 │ │ │ │ b 322a24 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq r8, r8, r8, r1 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r8, ip, asr #1 │ │ │ │ @@ -223195,42 +223195,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 322c94 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 322c98 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #60] @ 322c9c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ addseq r8, r8, r0, asr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r8, ip, lsl r0 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r8, ip, r0, asr #12 │ │ │ │ - strheq r8, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, ip, r0, asr r6 │ │ │ │ + rsbeq r8, ip, ip, asr #19 │ │ │ │ addseq r7, r9, r8, lsr r2 │ │ │ │ - rsbeq r8, ip, r0, lsr #19 │ │ │ │ + strheq r8, [ip], #-144 @ 0xffffff70 @ │ │ │ │ addseq r7, r8, ip, lsr #30 │ │ │ │ - @ instruction: 0x006c889c │ │ │ │ - strdeq r8, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, ip, r0, lsr #17 │ │ │ │ + rsbeq r8, ip, ip, lsr #17 │ │ │ │ + rsbeq r8, ip, r8, lsl #18 │ │ │ │ + strheq r8, [ip], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 3231e4 │ │ │ │ ldr r3, [pc, #1324] @ 3231e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -223246,15 +223246,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 3231f8 │ │ │ │ @@ -223410,15 +223410,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223521,87 +223521,87 @@ │ │ │ │ bl 24b3fc │ │ │ │ ldr r1, [pc, #232] @ 323220 │ │ │ │ ldr r0, [pc, #232] @ 323224 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ mov r3, #0 │ │ │ │ b 322fb8 │ │ │ │ ldr r0, [pc, #196] @ 323228 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #168] @ 32322c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 323230 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r1, [pc, #124] @ 323234 │ │ │ │ ldr r0, [pc, #124] @ 323238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r7, r8, ip, asr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq fp, [r0], ip │ │ │ │ - rsbeq r8, ip, r8, lsr #17 │ │ │ │ - rsbeq r8, ip, r8, lsl #17 │ │ │ │ + addeq fp, r0, ip, lsl #16 │ │ │ │ + strheq r8, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x006c8898 │ │ │ │ @ instruction: 0x00987df8 │ │ │ │ - rsbeq fp, ip, r8, asr #7 │ │ │ │ - rsbeq r8, ip, r0, asr #16 │ │ │ │ + ldrdeq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r8, ip, r0, asr r8 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r8, ip, r0, ror #16 │ │ │ │ - ldrdeq r8, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r8, ip, r0, ror r8 │ │ │ │ + rsbeq r8, ip, ip, ror #11 │ │ │ │ addseq r6, r9, r0, lsl pc │ │ │ │ - rsbeq r4, pc, ip, lsr fp @ │ │ │ │ - rsbseq sl, sl, r8, ror #7 │ │ │ │ + rsbeq r4, pc, ip, asr #22 │ │ │ │ + ldrsheq sl, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ addseq r7, r8, r4, lsr #20 │ │ │ │ - umulleq fp, r0, ip, r3 │ │ │ │ - rsbeq r8, ip, r0, ror r4 │ │ │ │ - @ instruction: 0x006c8498 │ │ │ │ - ldrdeq r8, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r8, ip, r4, lsl #9 │ │ │ │ - addeq fp, r0, ip, lsl r3 │ │ │ │ - rsbeq r8, ip, r4, lsl r4 │ │ │ │ + addeq fp, r0, ip, lsr #7 │ │ │ │ + rsbeq r8, ip, r0, lsl #9 │ │ │ │ + rsbeq r8, ip, r8, lsr #9 │ │ │ │ + rsbeq r8, ip, r4, ror #9 │ │ │ │ + @ instruction: 0x006c8494 │ │ │ │ + addeq fp, r0, ip, lsr #6 │ │ │ │ + rsbeq r8, ip, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32335c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32329c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3232f4 │ │ │ │ @@ -223620,20 +223620,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 334bd4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 32336c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r3, [pc, #116] @ 323370 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -223655,22 +223655,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 323380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq r2, sl, r4, lsl sp │ │ │ │ - addeq fp, r0, ip, lsl r2 │ │ │ │ - rsbeq r5, fp, r4, ror r1 │ │ │ │ - rsbseq r2, r5, r0, lsl #14 │ │ │ │ - strheq r8, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq fp, r0, ip, lsr #4 │ │ │ │ + rsbeq r5, fp, r4, lsl #3 │ │ │ │ + rsbseq r2, r5, r0, lsl r7 │ │ │ │ + rsbeq r8, ip, r8, asr #7 │ │ │ │ addeq r2, sl, ip, ror #24 │ │ │ │ - umulleq fp, r0, r0, r1 │ │ │ │ - rsbeq r8, ip, r8, lsr r3 │ │ │ │ - rsbeq lr, fp, r0, asr #17 │ │ │ │ + addeq fp, r0, r0, lsr #3 │ │ │ │ + rsbeq r8, ip, r8, asr #6 │ │ │ │ + ldrdeq lr, [fp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 323448 │ │ │ │ ldr r2, [pc, #172] @ 32344c │ │ │ │ @@ -223678,15 +223678,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 323450 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 323428 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 3233f4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223713,17 +223713,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r0, ip, lsr #2 │ │ │ │ - rsbeq r8, ip, r4, asr #3 │ │ │ │ - rsbeq r8, ip, r4, ror #3 │ │ │ │ + addeq fp, r0, ip, lsr r1 │ │ │ │ + ldrdeq r8, [ip], #-20 @ 0xffffffec @ │ │ │ │ + strdeq r8, [ip], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 3236b4 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -223735,15 +223735,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 321514 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -223795,15 +223795,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223868,23 +223868,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r0, r4, asr r0 │ │ │ │ - rsbeq r8, ip, r8, ror #1 │ │ │ │ - rsbeq r8, ip, r4, lsl #2 │ │ │ │ - strheq r7, [ip], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x006c7c98 │ │ │ │ - rsbseq ip, r5, r0, ror #17 │ │ │ │ - rsbeq r8, ip, r4, lsr #3 │ │ │ │ - rsbeq r4, pc, r8, lsr r5 @ │ │ │ │ - rsbseq r9, sl, ip, lsr #28 │ │ │ │ + addeq fp, r0, r4, rrx │ │ │ │ + strdeq r8, [ip], #-8 @ │ │ │ │ + rsbeq r8, ip, r4, lsl r1 │ │ │ │ + rsbeq r7, ip, r8, asr #31 │ │ │ │ + rsbeq r7, ip, r8, lsr #25 │ │ │ │ + ldrsheq ip, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + strheq r8, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, pc, r8, asr #10 │ │ │ │ + rsbseq r9, sl, ip, lsr lr │ │ │ │ │ │ │ │ 003236d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -223980,21 +223980,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 5526e4 │ │ │ │ bl 339604 │ │ │ │ mov r1, r6 │ │ │ │ - bl 74db04 │ │ │ │ + bl 74db0c │ │ │ │ ldr r2, [pc, #204] @ 323944 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 323948 │ │ │ │ @@ -224025,28 +224025,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 323954 │ │ │ │ ldr r2, [pc, #72] @ 323958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r7, r8, r4, lsl r4 │ │ │ │ - addeq sl, r0, ip, asr #27 │ │ │ │ + ldrdeq sl, [r0], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r7, ip, ip, lsl #31 │ │ │ │ - rsbeq r7, ip, r0, lsr #20 │ │ │ │ - rsbeq r7, ip, r4, asr pc │ │ │ │ - rsbeq r7, ip, ip, lsr pc │ │ │ │ - ldrheq ip, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r7, ip, r4, asr sl │ │ │ │ - rsbeq r7, ip, r0, asr #29 │ │ │ │ - rsbeq r7, ip, r8, lsl sl │ │ │ │ + @ instruction: 0x006c7f9c │ │ │ │ + rsbeq r7, ip, r0, lsr sl │ │ │ │ + rsbeq r7, ip, r4, ror #30 │ │ │ │ + rsbeq r7, ip, ip, asr #30 │ │ │ │ + rsbseq ip, fp, r0, asr #21 │ │ │ │ + rsbeq r7, ip, r4, ror #20 │ │ │ │ + ldrdeq r7, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r7, ip, r8, lsr #20 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r7, r8, r4, asr r2 │ │ │ │ - rsbeq r7, ip, r8, ror sp │ │ │ │ - rsbeq r7, ip, ip, asr #27 │ │ │ │ + rsbeq r7, ip, r8, lsl #27 │ │ │ │ + ldrdeq r7, [ip], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -224092,17 +224092,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 737988 │ │ │ │ + bl 737990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730ce0 │ │ │ │ + bl 730ce8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, r8, r0, lsr r1 │ │ │ │ @@ -224147,26 +224147,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 323b1c │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, ip, ip, asr #27 │ │ │ │ - addeq sl, r0, r8, lsl #21 │ │ │ │ - @ instruction: 0x006c7d98 │ │ │ │ + ldrdeq r7, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + umulleq sl, r0, r8, sl │ │ │ │ + rsbeq r7, ip, r8, lsr #27 │ │ │ │ │ │ │ │ 00323b20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -224280,17 +224280,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323cf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - umulleq sl, r0, r8, r8 │ │ │ │ - rsbeq r7, ip, ip, lsr #23 │ │ │ │ - strdeq r7, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + addeq sl, r0, r8, lsr #17 │ │ │ │ + strheq r7, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r7, ip, r8, lsl #24 │ │ │ │ │ │ │ │ 00323cf8 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 323d10 │ │ │ │ @@ -224353,15 +224353,15 @@ │ │ │ │ 00323dd0 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 323de8 │ │ │ │ bx r3 │ │ │ │ - b 7014cc │ │ │ │ + b 7014d4 │ │ │ │ │ │ │ │ 00323dec : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323e04 │ │ │ │ @@ -224379,24 +224379,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 323e5c │ │ │ │ ldr r2, [pc, #48] @ 323e60 │ │ │ │ ldr r1, [pc, #48] @ 323e64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r1, [pc, #28] @ 323e68 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74c0d0 │ │ │ │ + b 74c0d8 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r7, ip, r0, asr #21 │ │ │ │ + ldrdeq r7, [ip], #-160 @ 0xffffff60 @ │ │ │ │ addseq r0, r6, r4, ror #17 │ │ │ │ │ │ │ │ 00323e6c : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -224415,28 +224415,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - addeq sl, r0, r0, asr #13 │ │ │ │ - rsbeq r7, ip, r8, asr sl │ │ │ │ - ldrdeq r7, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq sl, [r0], r0 │ │ │ │ + rsbeq r7, ip, r8, ror #20 │ │ │ │ + rsbeq r7, ip, r0, ror #19 │ │ │ │ │ │ │ │ 00323ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75505c │ │ │ │ + b 755064 │ │ │ │ │ │ │ │ 00323ef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 323fc0 │ │ │ │ @@ -224446,16 +224446,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ - bl 74d024 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d02c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 323f98 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 323f78 │ │ │ │ @@ -224481,17 +224481,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 5873ec │ │ │ │ b 323f44 │ │ │ │ - addeq sl, r0, r8, asr r6 │ │ │ │ - rsbeq r4, fp, r0, lsl r5 │ │ │ │ - rsbseq r1, r5, r4, lsr #21 │ │ │ │ + addeq sl, r0, r8, ror #12 │ │ │ │ + rsbeq r4, fp, r0, lsr #10 │ │ │ │ + ldrheq r1, [r5], #-164 @ 0xffffff5c @ │ │ │ │ addeq r2, sl, ip, lsr #32 │ │ │ │ │ │ │ │ 00323fd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224511,16 +224511,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ - bl 74d024 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d02c │ │ │ │ cmp r0, #0 │ │ │ │ beq 324060 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -224529,93 +224529,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 324084 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5876d8 │ │ │ │ - addeq sl, r0, r8, asr r5 │ │ │ │ - rsbeq r4, fp, r8, lsl r4 │ │ │ │ - rsbseq r1, r5, r4, lsr #19 │ │ │ │ + addeq sl, r0, r8, ror #10 │ │ │ │ + rsbeq r4, fp, r8, lsr #8 │ │ │ │ + ldrheq r1, [r5], #-148 @ 0xffffff6c @ │ │ │ │ addeq r1, sl, r0, ror pc │ │ │ │ ldr r0, [pc, #4] @ 324094 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq r1, [sl], r4 │ │ │ │ │ │ │ │ 00324098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #56] @ 3240fc │ │ │ │ ldr r2, [pc, #56] @ 324100 │ │ │ │ ldr r1, [pc, #56] @ 324104 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - strdeq sl, [r0], r8 │ │ │ │ - rsbeq r7, ip, r8, ror #17 │ │ │ │ - rsbeq r7, ip, r4, lsl #18 │ │ │ │ + addeq sl, r0, r8, lsl #10 │ │ │ │ + strdeq r7, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r7, ip, r4, lsl r9 │ │ │ │ │ │ │ │ 00324108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 324198 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32417c │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #84] @ 32419c │ │ │ │ ldr r2, [pc, #84] @ 3241a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq r7, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - addeq sl, r0, r8, ror r4 │ │ │ │ - rsbeq r7, ip, r0, ror #16 │ │ │ │ + rsbeq r7, ip, r4, asr #17 │ │ │ │ + addeq sl, r0, r8, lsl #9 │ │ │ │ + rsbeq r7, ip, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -224676,15 +224676,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 324348 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7503fc │ │ │ │ + bl 750404 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32433c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 324318 │ │ │ │ @@ -224696,15 +224696,15 @@ │ │ │ │ bl 248a50 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 3242d4 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -224724,19 +224724,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 32437c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbeq r7, ip, ip, ror r7 │ │ │ │ - ldrdeq r7, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - addeq sl, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x006c7690 │ │ │ │ - rsbeq r7, ip, ip, asr #13 │ │ │ │ + rsbeq r7, ip, ip, lsl #15 │ │ │ │ + rsbeq r7, ip, r8, ror #13 │ │ │ │ + umulleq sl, r0, r8, r2 │ │ │ │ + rsbeq r7, ip, r0, lsr #13 │ │ │ │ + ldrdeq r7, [ip], #-108 @ 0xffffff94 @ │ │ │ │ │ │ │ │ 00324380 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -224802,15 +224802,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7580a0 │ │ │ │ + bl 7580a8 │ │ │ │ mov r0, sl │ │ │ │ bl 248ce4 │ │ │ │ cmp r7, r4 │ │ │ │ bne 32445c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -224833,22 +224833,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r6, r8, ip, lsl r7 │ │ │ │ - rsbeq r7, ip, ip, lsr r6 │ │ │ │ + rsbeq r7, ip, ip, asr #12 │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ - rsbeq r7, ip, r4, lsl #12 │ │ │ │ - rsbeq r2, sp, r0, ror #7 │ │ │ │ - rsbeq r7, ip, r4, ror r5 │ │ │ │ - addeq sl, r0, r8, ror #1 │ │ │ │ - strdeq r7, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, ip, ip, ror #10 │ │ │ │ + rsbeq r7, ip, r4, lsl r6 │ │ │ │ + strdeq r2, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, ip, r4, lsl #11 │ │ │ │ + strdeq sl, [r0], r8 │ │ │ │ + rsbeq r7, ip, r0, lsl #10 │ │ │ │ + rsbeq r7, ip, ip, ror r5 │ │ │ │ │ │ │ │ 00324530 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 3243c8 │ │ │ │ │ │ │ │ 0032453c : │ │ │ │ @@ -224918,36 +224918,36 @@ │ │ │ │ beq 324664 │ │ │ │ ldr r3, [pc, #88] @ 32468c │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248ce4 │ │ │ │ ldr r1, [pc, #48] @ 324690 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324608 │ │ │ │ ldr r0, [pc, #40] @ 324694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74dfa4 │ │ │ │ + bl 74dfac │ │ │ │ ldr r1, [pc, #32] @ 324698 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ b 32462c │ │ │ │ addseq r6, r8, ip, lsl r5 │ │ │ │ - rsbeq r7, ip, ip, ror r4 │ │ │ │ + rsbeq r7, ip, ip, lsl #9 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - strdeq r7, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r7, ip, r8, lsr #8 │ │ │ │ - rsbeq r7, ip, r4, lsr #8 │ │ │ │ + rsbeq r7, ip, r8, lsl #8 │ │ │ │ + rsbeq r7, ip, r8, lsr r4 │ │ │ │ + rsbeq r7, ip, r4, lsr r4 │ │ │ │ │ │ │ │ 0032469c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -224956,29 +224956,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 324708 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758d44 │ │ │ │ + bl 758d4c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32470c │ │ │ │ add r1, pc, r1 │ │ │ │ b 3246b8 │ │ │ │ - rsbeq r7, ip, ip, asr #7 │ │ │ │ - rsbeq r7, ip, r4, asr r3 │ │ │ │ + ldrdeq r7, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, ip, r4, ror #6 │ │ │ │ │ │ │ │ 00324710 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -224991,22 +224991,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758d44 │ │ │ │ + bl 758d4c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 324778 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 3245dc │ │ │ │ @@ -225016,16 +225016,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 3247c0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324738 │ │ │ │ - rsbeq r7, ip, r8, asr #6 │ │ │ │ - rsbeq r7, ip, r0, lsr #5 │ │ │ │ + rsbeq r7, ip, r8, asr r3 │ │ │ │ + strheq r7, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 003247c4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 3245dc │ │ │ │ │ │ │ │ @@ -225055,15 +225055,15 @@ │ │ │ │ bl 248a50 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759dd4 │ │ │ │ + bl 759ddc │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 324818 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225081,15 +225081,15 @@ │ │ │ │ bl 248a50 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759dd4 │ │ │ │ + bl 759ddc │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 324880 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225111,42 +225111,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r7, ip, ip, lsl #4 │ │ │ │ - rsbeq r7, ip, r8, ror r2 │ │ │ │ - rsbeq r7, ip, r0, ror #3 │ │ │ │ - rsbeq r7, ip, r0, lsl r2 │ │ │ │ + rsbeq r7, ip, ip, lsl r2 │ │ │ │ + rsbeq r7, ip, r8, lsl #5 │ │ │ │ + strdeq r7, [ip], #-16 @ │ │ │ │ + rsbeq r7, ip, r0, lsr #4 │ │ │ │ ldr r0, [pc, #4] @ 324944 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r1, sl, r8, ror r7 │ │ │ │ │ │ │ │ 00324948 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #96] @ 3249d4 │ │ │ │ ldr r2, [pc, #96] @ 3249d8 │ │ │ │ ldr r1, [pc, #96] @ 3249dc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3249b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225156,37 +225156,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00809cbc │ │ │ │ - rsbeq r7, ip, r0, lsr r1 │ │ │ │ - rsbeq r7, ip, r4, asr #2 │ │ │ │ + addeq r9, r0, ip, asr #25 │ │ │ │ + rsbeq r7, ip, r0, asr #2 │ │ │ │ + rsbeq r7, ip, r4, asr r1 │ │ │ │ │ │ │ │ 003249e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #96] @ 324a6c │ │ │ │ ldr r2, [pc, #96] @ 324a70 │ │ │ │ ldr r1, [pc, #96] @ 324a74 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 324a4c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225196,37 +225196,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r0, r4, lsr #24 │ │ │ │ - @ instruction: 0x006c7098 │ │ │ │ - rsbeq r7, ip, ip, lsr #1 │ │ │ │ + addeq r9, r0, r4, lsr ip │ │ │ │ + rsbeq r7, ip, r8, lsr #1 │ │ │ │ + strheq r7, [ip], #-12 @ │ │ │ │ │ │ │ │ 00324a78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #96] @ 324b04 │ │ │ │ ldr r2, [pc, #96] @ 324b08 │ │ │ │ ldr r1, [pc, #96] @ 324b0c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 324ae4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225236,37 +225236,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r0, ip, lsl #23 │ │ │ │ - rsbeq r7, ip, r0 │ │ │ │ - rsbeq r7, ip, r4, lsl r0 │ │ │ │ + umulleq r9, r0, ip, fp │ │ │ │ + rsbeq r7, ip, r0, lsl r0 │ │ │ │ + rsbeq r7, ip, r4, lsr #32 │ │ │ │ │ │ │ │ 00324b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #96] @ 324b9c │ │ │ │ ldr r2, [pc, #96] @ 324ba0 │ │ │ │ ldr r1, [pc, #96] @ 324ba4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 324b7c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225276,17 +225276,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r9, [r0], r4 │ │ │ │ - rsbeq r6, ip, r8, ror #30 │ │ │ │ - rsbeq r6, ip, ip, ror pc │ │ │ │ + addeq r9, r0, r4, lsl #22 │ │ │ │ + rsbeq r6, ip, r8, ror pc │ │ │ │ + rsbeq r6, ip, ip, lsl #31 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 324c40 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -225324,16 +225324,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324c60 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r5, r8, ror #3 │ │ │ │ - rsbseq fp, r5, r0, asr #3 │ │ │ │ + ldrsheq fp, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq fp, [r5], #-16 @ │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 324c8c │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225391,16 +225391,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324d6c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq fp, [r5], #-12 @ │ │ │ │ - ldrheq fp, [r5], #-4 @ │ │ │ │ + rsbseq fp, r5, ip, ror #1 │ │ │ │ + rsbseq fp, r5, r4, asr #1 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -225728,15 +225728,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536f24 │ │ │ │ @ instruction: 0x00a576b8 │ │ │ │ addseq r5, r8, r8, ror r9 │ │ │ │ @ instruction: 0x00994cb4 │ │ │ │ addseq r4, r9, r4, lsr #24 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r6, ip, r8, asr #16 │ │ │ │ + rsbeq r6, ip, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -225758,22 +225758,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 3253ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 707744 │ │ │ │ + bl 70774c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70d778 │ │ │ │ + bl 70d780 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 58e25c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ mov r5, r0 │ │ │ │ bl 5640d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 325374 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225874,15 +225874,15 @@ │ │ │ │ bne 325634 │ │ │ │ cmp ip, #0 │ │ │ │ beq 3254b0 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32568c │ │ │ │ mov r0, r5 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 24980c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -225891,15 +225891,15 @@ │ │ │ │ bl 24a85c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 325668 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 71a690 │ │ │ │ + bl 71a698 │ │ │ │ ldr r3, [pc, #556] @ 325770 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3254b0 │ │ │ │ ldr r3, [pc, #540] @ 325774 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -225925,26 +225925,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 325780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3254b0 │ │ │ │ ldr r2, [pc, #392] @ 325784 │ │ │ │ ldr r3, [pc, #360] @ 325768 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -225990,15 +225990,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 71a2e4 │ │ │ │ + bl 71a2ec │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -226010,15 +226010,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719ef4 │ │ │ │ + bl 719efc │ │ │ │ b 325520 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 248ce4 │ │ │ │ b 325680 │ │ │ │ mov r0, ip │ │ │ │ bl 248ce4 │ │ │ │ b 32565c │ │ │ │ @@ -226026,28 +226026,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3254b0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009949f8 │ │ │ │ umullseq r5, r8, r4, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r8, r0, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r0, lsl #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, ip, r8, lsl r5 │ │ │ │ + rsbeq r6, ip, r8, lsr #10 │ │ │ │ addseq r5, r8, r8, lsl r5 │ │ │ │ - strdeq r6, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, ip, r8, lsl #8 │ │ │ │ │ │ │ │ 0032578c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226142,22 +226142,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 325928 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r8, r0, ip, asr #27 │ │ │ │ - ldrdeq r6, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - ldrdeq r6, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r6, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r6, ip, ip, lsr #6 │ │ │ │ - strdeq r6, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - strheq r6, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r6, ip, r4, lsr #6 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ + rsbeq r6, ip, r4, ror #5 │ │ │ │ + rsbeq r6, ip, r0, ror #5 │ │ │ │ + rsbeq r6, ip, r4, ror #5 │ │ │ │ + rsbeq r6, ip, ip, lsr r3 │ │ │ │ + rsbeq r6, ip, r8, lsl #6 │ │ │ │ + rsbeq r6, ip, ip, asr #5 │ │ │ │ + rsbeq r6, ip, r4, lsr r3 │ │ │ │ │ │ │ │ 0032592c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -226200,15 +226200,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 325b90 │ │ │ │ ldr r2, [pc, #432] @ 325b94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249758 │ │ │ │ ldr r2, [pc, #408] @ 325b98 │ │ │ │ ldr r3, [pc, #384] @ 325b84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -226233,15 +226233,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ b 3259f0 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 3259c8 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 3259c8 │ │ │ │ @@ -226278,57 +226278,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ b 3259f8 │ │ │ │ ldr r2, [pc, #128] @ 325bb4 │ │ │ │ ldr r3, [pc, #128] @ 325bb8 │ │ │ │ ldr r1, [pc, #128] @ 325bbc │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 325bc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3259f0 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 325bc4 │ │ │ │ ldr r3, [pc, #96] @ 325bc8 │ │ │ │ ldr r1, [pc, #96] @ 325bcc │ │ │ │ ldr r2, [pc, #96] @ 325bd0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 325a5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r8, asr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, ip, r8, lsr #5 │ │ │ │ - addeq r8, r0, ip, ror ip │ │ │ │ - rsbeq r6, ip, ip, asr #4 │ │ │ │ + strheq r6, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r8, r0, ip, lsl #25 │ │ │ │ + rsbeq r6, ip, ip, asr r2 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ addseq r5, r8, r4, lsl r1 │ │ │ │ - rsbeq r6, ip, r4, lsl r2 │ │ │ │ - addeq r8, r0, ip, lsl #24 │ │ │ │ - rsbeq r6, ip, r0, ror #3 │ │ │ │ - rsbeq r6, ip, ip, asr #2 │ │ │ │ - addeq r8, r0, r0, asr fp │ │ │ │ - rsbeq r6, ip, r4, lsr #2 │ │ │ │ - rsbeq r6, ip, r0, asr r1 │ │ │ │ - addeq r8, r0, ip, lsl fp │ │ │ │ - rsbeq r6, ip, r8, ror #1 │ │ │ │ + rsbeq r6, ip, r4, lsr #4 │ │ │ │ + addeq r8, r0, ip, lsl ip │ │ │ │ + strdeq r6, [ip], #-16 @ │ │ │ │ + rsbeq r6, ip, ip, asr r1 │ │ │ │ + addeq r8, r0, r0, ror #22 │ │ │ │ + rsbeq r6, ip, r4, lsr r1 │ │ │ │ + rsbeq r6, ip, r0, ror #2 │ │ │ │ + addeq r8, r0, ip, lsr #22 │ │ │ │ + strdeq r6, [ip], #-8 @ │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - strdeq r6, [ip], #-4 @ │ │ │ │ - addeq r8, r0, ip, ror #21 │ │ │ │ - rsbeq r6, ip, r0, asr #1 │ │ │ │ + rsbeq r6, ip, r4, lsl #2 │ │ │ │ + strdeq r8, [r0], ip │ │ │ │ + ldrdeq r6, [ip], #-0 @ │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 00325bd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -226465,21 +226465,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 24aafc <__printf_chk@plt> │ │ │ │ b 325da8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, lsr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - rsbeq sl, fp, ip, asr #28 │ │ │ │ + rsbeq sl, fp, ip, asr lr │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ @ instruction: 0x00984ddc │ │ │ │ - rsbeq r5, ip, ip, asr pc │ │ │ │ - rsbeq r5, ip, r8, ror #29 │ │ │ │ - rsbeq r5, ip, r4, lsl pc │ │ │ │ - ldrdeq r5, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r5, ip, ip, ror #30 │ │ │ │ + strdeq r5, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r5, ip, r4, lsr #30 │ │ │ │ + rsbeq r5, ip, r0, ror #29 │ │ │ │ │ │ │ │ 00325e24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -226571,15 +226571,15 @@ │ │ │ │ b 325efc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00984cd0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r8, ip, lsl #25 │ │ │ │ addseq r4, r8, r0, lsl #24 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - strheq r5, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, ip, r4, asr #27 │ │ │ │ │ │ │ │ 00325fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 3261dc │ │ │ │ @@ -226718,19 +226718,19 @@ │ │ │ │ bl 248ce4 │ │ │ │ b 32617c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r8, r8, lsr fp │ │ │ │ addseq r4, r8, r4, lsl #22 │ │ │ │ - rsbeq r5, ip, r4, lsr #25 │ │ │ │ + strheq r5, [ip], #-196 @ 0xffffff3c @ │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r5, ip, r4, asr #24 │ │ │ │ - rsbeq r5, ip, r0, ror #23 │ │ │ │ - rsbeq r5, ip, r4, lsl ip │ │ │ │ + rsbeq r5, ip, r4, asr ip │ │ │ │ + strdeq r5, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r5, ip, r4, lsr #24 │ │ │ │ │ │ │ │ 00326200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -226748,26 +226748,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 326594 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 74df44 │ │ │ │ - bl 754a28 │ │ │ │ + bl 74df4c │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #812] @ 326598 │ │ │ │ ldr r2, [pc, #812] @ 32659c │ │ │ │ ldr r1, [pc, #812] @ 3265a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -226955,28 +226955,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3253f0 │ │ │ │ b 326544 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, ip, ror #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r8, r8, asr #17 │ │ │ │ - addeq r8, r0, ip, ror #7 │ │ │ │ - rsbeq r2, fp, r4, lsr #3 │ │ │ │ - rsbseq fp, r3, ip, lsr #31 │ │ │ │ + strdeq r8, [r0], ip │ │ │ │ + strheq r2, [fp], #-20 @ 0xffffffec @ │ │ │ │ + ldrheq fp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ adceq r6, r5, ip, ror #9 │ │ │ │ - rsbseq r8, r6, r0, lsr #25 │ │ │ │ - rsbeq r5, ip, r4, lsr #21 │ │ │ │ + ldrheq r8, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + strheq r5, [ip], #-164 @ 0xffffff5c @ │ │ │ │ adceq r6, r5, r0, asr #8 │ │ │ │ - rsbeq r5, ip, r0, asr #20 │ │ │ │ + rsbeq r5, ip, r0, asr sl │ │ │ │ addseq r4, r8, r0, lsr #13 │ │ │ │ adceq r6, r5, r0, lsl #7 │ │ │ │ - rsbeq r5, ip, r8, ror r9 │ │ │ │ + rsbeq r5, ip, r8, lsl #19 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - ldrdeq r5, [ip], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, ip, r8, ror #17 │ │ │ │ + rsbeq r5, ip, r0, ror #17 │ │ │ │ + strdeq r5, [ip], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 003265d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227055,15 +227055,15 @@ │ │ │ │ bl 24afb8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249758 │ │ │ │ cmp r4, #0 │ │ │ │ blt 326760 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 326760 │ │ │ │ cmp r4, #0 │ │ │ │ bne 326794 │ │ │ │ mov r0, r4 │ │ │ │ @@ -227082,15 +227082,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 70a52c │ │ │ │ + bl 70a534 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3266d8 │ │ │ │ b 326760 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -227185,25 +227185,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 74df44 │ │ │ │ - bl 754a28 │ │ │ │ + bl 74df4c │ │ │ │ + bl 754a30 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 326af4 │ │ │ │ ldr r1, [pc, #464] @ 326af8 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 2489d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24b000 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -227305,25 +227305,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, asr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r0, r4, asr #26 │ │ │ │ - strdeq r1, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq fp, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r7, r0, r4, asr sp │ │ │ │ + rsbeq r1, fp, r4, lsl #22 │ │ │ │ + rsbseq fp, r3, ip, lsl #18 │ │ │ │ umlaleq r5, r5, r4, lr @ │ │ │ │ - strheq r5, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, ip, ip, asr #9 │ │ │ │ adceq r5, r5, r4, lsl lr │ │ │ │ addseq r4, r8, r0, asr #1 │ │ │ │ - ldrdeq r5, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r5, ip, r8, ror #7 │ │ │ │ adceq r5, r5, r4, lsr #27 │ │ │ │ - strheq r5, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r5, ip, r4, ror #2 │ │ │ │ + rsbeq r5, ip, ip, asr #7 │ │ │ │ + rsbeq r5, ip, r4, ror r1 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00326b20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227362,15 +227362,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r7, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r7, r0, ip, lsl #10 │ │ │ │ │ │ │ │ 00326bd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -227891,20 +227891,20 @@ │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r8, r4, ror fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r8, ip, lsl fp │ │ │ │ @ instruction: 0x00983adc │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r4, ip, r0, asr sp │ │ │ │ - rsbeq r4, ip, r4, asr #26 │ │ │ │ - rsbeq r4, ip, r0, asr ip │ │ │ │ - ldrdeq r4, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, ip, r0, ror #26 │ │ │ │ + rsbeq r4, ip, r4, asr sp │ │ │ │ + rsbeq r4, ip, r0, ror #24 │ │ │ │ + rsbeq r4, ip, r0, ror #23 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - strdeq r4, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r4, ip, r0, lsl #22 │ │ │ │ │ │ │ │ 00327420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -228683,15 +228683,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 719c18 │ │ │ │ + bl 719c20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328450 │ │ │ │ cmp r7, fp │ │ │ │ bcc 328400 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -228902,20 +228902,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 3280ac │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 328388 │ │ │ │ b 3280c0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -228942,15 +228942,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 719ef4 │ │ │ │ + bl 719efc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32804c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 24b270 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 248ce4 │ │ │ │ @@ -229049,29 +229049,29 @@ │ │ │ │ addseq r3, r8, r4, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r8, ip, asr r4 │ │ │ │ addseq r3, r8, r8, asr #7 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, ip, lsl #5 │ │ │ │ - strdeq r4, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r4, ip, r0, lsr #5 │ │ │ │ - addeq r6, r0, r0, ror r5 │ │ │ │ - rsbeq r3, ip, r0, asr #29 │ │ │ │ - strdeq r3, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, ip, r8, lsl #6 │ │ │ │ + strheq r4, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq r6, r0, r0, lsl #11 │ │ │ │ + ldrdeq r3, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r3, ip, ip, lsl #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r3, ip, r4, asr #11 │ │ │ │ + ldrdeq r3, [ip], #-84 @ 0xffffffac @ │ │ │ │ bge fedd30c0 <__bss_end__@@Base+0xfe020750> │ │ │ │ bge fedd30c8 <__bss_end__@@Base+0xfe020758> │ │ │ │ - addeq r5, r0, r0, lsr r7 │ │ │ │ - rsbeq r3, ip, r0, lsl #1 │ │ │ │ - strheq r3, [ip], #-12 @ │ │ │ │ + addeq r5, r0, r0, asr #14 │ │ │ │ + @ instruction: 0x006c3090 │ │ │ │ + rsbeq r3, ip, ip, asr #1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r2, ip, r8, lsr #29 │ │ │ │ + strheq r2, [ip], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 3287c0 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 328630 │ │ │ │ @@ -229553,15 +229553,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 719c18 │ │ │ │ + bl 719c20 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3293b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 329358 │ │ │ │ @@ -229878,23 +229878,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 328e5c │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -229928,15 +229928,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 719ef4 │ │ │ │ + bl 719efc │ │ │ │ cmp r0, #0 │ │ │ │ beq 328df0 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 24b270 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 248ce4 │ │ │ │ @@ -230322,19 +230322,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 24a5c8 │ │ │ │ mvn fp, #0 │ │ │ │ b 327744 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, ip, lsl #5 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - addeq r4, r0, r0, lsr #26 │ │ │ │ - rsbeq r2, ip, ip, ror #12 │ │ │ │ + addeq r4, r0, r0, lsr sp │ │ │ │ + rsbeq r2, ip, ip, ror r6 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addeq r4, r0, r0, asr #25 │ │ │ │ - rsbeq r2, ip, r8, lsl #12 │ │ │ │ + ldrdeq r4, [r0], r0 │ │ │ │ + rsbeq r2, ip, r8, lsl r6 │ │ │ │ │ │ │ │ 003299e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -230425,15 +230425,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, ip, r4, ror #9 │ │ │ │ + strdeq r2, [ip], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 00329b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -230451,15 +230451,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, ip, ip, lsl #9 │ │ │ │ + @ instruction: 0x006c249c │ │ │ │ │ │ │ │ 00329bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 329e3c │ │ │ │ @@ -230492,29 +230492,29 @@ │ │ │ │ bne 329c24 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329d08 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70eb80 │ │ │ │ + bl 70eb88 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 329c88 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 7080d4 │ │ │ │ + bl 7080dc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 329c30 │ │ │ │ cmp r9, #0 │ │ │ │ bne 329e30 │ │ │ │ ldr r0, [pc, #412] @ 329e48 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230543,15 +230543,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 329d20 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 329d30 │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 329c48 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -230567,49 +230567,49 @@ │ │ │ │ beq 329e18 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329e24 │ │ │ │ ldr r0, [pc, #216] @ 329e54 │ │ │ │ ldr r9, [pc, #216] @ 329e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998d30 │ │ │ │ + bl 998d38 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 998d30 │ │ │ │ + bl 998d38 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 998d30 │ │ │ │ + bl 998d38 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 329c48 │ │ │ │ mov r9, #1 │ │ │ │ b 329d20 │ │ │ │ ldr r0, [pc, #96] @ 329e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r0, [pc, #88] @ 329e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 998d30 │ │ │ │ + bl 998d38 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 329d68 │ │ │ │ ldr r1, [pc, #68] @ 329e64 │ │ │ │ add r1, pc, r1 │ │ │ │ b 329d74 │ │ │ │ ldr r1, [pc, #60] @ 329e68 │ │ │ │ @@ -230620,20 +230620,20 @@ │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r8, ip, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r9, r8, ror #4 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r2, r5, ip, lsl #23 │ │ │ │ addseq r0, r8, r4, asr #28 │ │ │ │ - rsbeq r2, ip, r0, lsl #8 │ │ │ │ - rsbeq r2, ip, r4, lsr #8 │ │ │ │ - rsbeq r2, ip, r0, lsr r2 │ │ │ │ - rsbeq r2, ip, r8, asr #4 │ │ │ │ - rsbeq r2, ip, r0, lsl #4 │ │ │ │ - strdeq r2, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r2, ip, r0, lsl r4 │ │ │ │ + rsbeq r2, ip, r4, lsr r4 │ │ │ │ + rsbeq r2, ip, r0, asr #4 │ │ │ │ + rsbeq r2, ip, r8, asr r2 │ │ │ │ + rsbeq r2, ip, r0, lsl r2 │ │ │ │ + rsbeq r2, ip, r4, lsl #4 │ │ │ │ │ │ │ │ 00329e6c : │ │ │ │ ldr r3, [pc, #16] @ 329e84 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -231100,15 +231100,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 32a190 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r8, r0, lsl #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r8, lsl #27 │ │ │ │ addseq r0, r8, r8, lsr #20 │ │ │ │ - addeq r4, r0, r6, lsr #10 │ │ │ │ + addeq r4, r0, r6, lsr r5 │ │ │ │ andeq r5, r0, r4, ror #5 │ │ │ │ addseq r0, r8, ip, ror #18 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 0032a5bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231536,17 +231536,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32ac64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 32ac68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r3, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x006c1598 │ │ │ │ - rsbeq r1, ip, ip, lsr #11 │ │ │ │ + addeq r3, r0, r8, lsr #20 │ │ │ │ + rsbeq r1, ip, r8, lsr #11 │ │ │ │ + strheq r1, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 0032ac6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -231592,15 +231592,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99faf0 │ │ │ │ + bl 99faf8 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 32ae28 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -231617,55 +231617,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 715bd4 │ │ │ │ + bl 715bdc │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 32adcc │ │ │ │ ldr r1, [pc, #196] @ 32ae78 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 706724 │ │ │ │ + bl 70672c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 99faf0 │ │ │ │ + bl 99faf8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32ae44 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 32acf0 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 32acf0 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 32ae7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 99177c │ │ │ │ + bl 991784 │ │ │ │ b 32acf0 │ │ │ │ ldr r3, [pc, #80] @ 32ae80 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ b 32ad50 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 32ae84 │ │ │ │ ldr r1, [pc, #56] @ 32ae88 │ │ │ │ ldr r0, [pc, #56] @ 32ae8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -231676,17 +231676,17 @@ │ │ │ │ addseq pc, r7, r8, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r7, r0, lsr lr @ │ │ │ │ addseq pc, r7, ip, lsl lr @ │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ - addeq r3, r0, ip, lsl #16 │ │ │ │ - rsbeq r6, fp, r8, asr #31 │ │ │ │ - ldrdeq r6, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r3, r0, ip, lsl r8 │ │ │ │ + ldrdeq r6, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r6, fp, ip, ror #31 │ │ │ │ │ │ │ │ 0032ae90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 32afc8 │ │ │ │ @@ -231702,15 +231702,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 32afd0 │ │ │ │ ldr r8, [pc, #256] @ 32afd4 │ │ │ │ ldr r6, [pc, #256] @ 32afd8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 32af10 │ │ │ │ - bl 708174 │ │ │ │ + bl 70817c │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249488 │ │ │ │ @@ -231730,15 +231730,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 249488 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 32af10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97f520 │ │ │ │ + bl 97f528 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32af70 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 248888 │ │ │ │ mov r0, r4 │ │ │ │ @@ -231759,21 +231759,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 249488 │ │ │ │ b 32af04 │ │ │ │ - rsbseq r4, r5, ip, asr pc │ │ │ │ + rsbseq r4, r5, ip, ror #30 │ │ │ │ @ instruction: 0x0098efb8 │ │ │ │ - rsbeq r1, ip, r8, ror r3 │ │ │ │ - rsbeq r1, ip, r8, asr #6 │ │ │ │ - rsbeq r1, ip, r8, lsr #6 │ │ │ │ - rsbseq ip, r5, r0, lsr #8 │ │ │ │ - rsbeq sl, sp, r4, ror #31 │ │ │ │ + rsbeq r1, ip, r8, lsl #7 │ │ │ │ + rsbeq r1, ip, r8, asr r3 │ │ │ │ + rsbeq r1, ip, r8, lsr r3 │ │ │ │ + rsbseq ip, r5, r0, lsr r4 │ │ │ │ + strdeq sl, [sp], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 0032afe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -231843,40 +231843,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 32b16c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72bd4c │ │ │ │ + bl 72bd54 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 32b0fc │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 910ee0 │ │ │ │ - rsbeq r1, ip, r0, lsl #3 │ │ │ │ - rsbeq r1, ip, ip, lsl #3 │ │ │ │ + b 910ee8 │ │ │ │ + @ instruction: 0x006c1190 │ │ │ │ + @ instruction: 0x006c119c │ │ │ │ │ │ │ │ 0032b170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 32b44c │ │ │ │ @@ -231914,15 +231914,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 32b458 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 32b43c │ │ │ │ ldr r9, [pc, #556] @ 32b45c │ │ │ │ ldr r8, [pc, #556] @ 32b460 │ │ │ │ ldr sl, [pc, #556] @ 32b464 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -231956,129 +231956,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b43c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b2fc │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 32b468 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b248 │ │ │ │ ldr r1, [pc, #328] @ 32b46c │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b254 │ │ │ │ ldr r1, [pc, #300] @ 32b470 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b260 │ │ │ │ ldr r1, [pc, #272] @ 32b474 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b26c │ │ │ │ ldr r1, [pc, #244] @ 32b478 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b278 │ │ │ │ ldr r1, [pc, #216] @ 32b47c │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b284 │ │ │ │ ldr r1, [pc, #188] @ 32b480 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b290 │ │ │ │ ldr r1, [pc, #160] @ 32b484 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b29c │ │ │ │ ldr r1, [pc, #132] @ 32b488 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2a8 │ │ │ │ ldr r1, [pc, #104] @ 32b48c │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 32b2b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 911838 │ │ │ │ + bl 911840 │ │ │ │ b 32b1cc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r7, r0, asr #18 │ │ │ │ - rsbeq r1, ip, ip, ror r0 │ │ │ │ - rsbeq r1, ip, r4, ror r0 │ │ │ │ - rsbeq r1, ip, r0, lsl #1 │ │ │ │ - @ instruction: 0x006c1094 │ │ │ │ - rsbeq r0, ip, r0, ror #31 │ │ │ │ + rsbeq r1, ip, ip, lsl #1 │ │ │ │ + rsbeq r1, ip, r4, lsl #1 │ │ │ │ + @ instruction: 0x006c1090 │ │ │ │ + rsbeq r1, ip, r4, lsr #1 │ │ │ │ + strdeq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, ip, ip, ror #31 │ │ │ │ + rsbeq r0, ip, r4, ror #31 │ │ │ │ ldrdeq r0, [ip], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r0, [ip], #-244 @ 0xffffff0c @ │ │ │ │ rsbeq r0, ip, ip, asr #31 │ │ │ │ - rsbeq r0, ip, r4, asr #31 │ │ │ │ - strheq r0, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r0, ip, r0, asr #31 │ │ │ │ + strheq r0, [ip], #-248 @ 0xffffff08 @ │ │ │ │ strheq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ rsbeq r0, ip, r8, lsr #31 │ │ │ │ - rsbeq r0, ip, r0, lsr #31 │ │ │ │ - @ instruction: 0x006c0f98 │ │ │ │ │ │ │ │ 0032b490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 32b740 │ │ │ │ @@ -232112,101 +232112,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b63c │ │ │ │ ldr r2, [pc, #572] @ 32b75c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 32b760 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6a4 │ │ │ │ ldr r2, [pc, #540] @ 32b764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 32b768 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6bc │ │ │ │ ldr r2, [pc, #508] @ 32b76c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 32b770 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6b0 │ │ │ │ ldr r2, [pc, #476] @ 32b774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 32b778 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b5e0 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6c8 │ │ │ │ ldr r2, [pc, #432] @ 32b77c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 32b780 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r1, [pc, #400] @ 32b784 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 976ea0 │ │ │ │ + bl 976ea8 │ │ │ │ ldr r1, [pc, #372] @ 32b788 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9770b0 │ │ │ │ + bl 9770b8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 32b6d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 97f3dc │ │ │ │ + bl 97f3e4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c1e18 │ │ │ │ + bl 8c1e20 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b518 │ │ │ │ ldr r2, [pc, #236] @ 32b78c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b520 │ │ │ │ @@ -232221,17 +232221,17 @@ │ │ │ │ b 32b570 │ │ │ │ ldr r2, [pc, #204] @ 32b79c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b5cc │ │ │ │ ldr r1, [pc, #196] @ 32b7a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 911724 │ │ │ │ + bl 91172c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #164] @ 32b7a4 │ │ │ │ ldr r3, [pc, #64] @ 32b744 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232249,99 +232249,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r7, r8, lsr r6 @ │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq r0, ip, r8, asr #29 │ │ │ │ ldrdeq r0, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r0, ip, r8, ror #29 │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ - rsbseq r7, r7, r8, asr r6 │ │ │ │ - ldrdeq r0, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r7, r7, r0, lsr r6 │ │ │ │ - strheq r0, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r7, r7, r8, lsl #12 │ │ │ │ - @ instruction: 0x006c0e9c │ │ │ │ - rsbseq r7, r7, r0, ror #11 │ │ │ │ - rsbeq r0, ip, r4, lsl #29 │ │ │ │ - rsbseq r7, r7, ip, lsr #11 │ │ │ │ - rsbeq r0, ip, r0, ror #28 │ │ │ │ - rsbeq r0, ip, r4, asr lr │ │ │ │ - rsbeq r0, ip, r0, asr #28 │ │ │ │ - rsbeq r2, fp, r8, ror #7 │ │ │ │ - ldrdeq r2, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq r2, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r2, fp, r4, asr #7 │ │ │ │ - strheq r2, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r7, fp, r0, ror #8 │ │ │ │ + rsbseq r7, r7, r8, ror #12 │ │ │ │ + rsbeq r0, ip, r0, ror #29 │ │ │ │ + rsbseq r7, r7, r0, asr #12 │ │ │ │ + rsbeq r0, ip, r8, asr #29 │ │ │ │ + rsbseq r7, r7, r8, lsl r6 │ │ │ │ + rsbeq r0, ip, ip, lsr #29 │ │ │ │ + ldrsheq r7, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x006c0e94 │ │ │ │ + ldrheq r7, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r0, ip, r0, ror lr │ │ │ │ + rsbeq r0, ip, r4, ror #28 │ │ │ │ + rsbeq r0, ip, r0, asr lr │ │ │ │ + strdeq r2, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, fp, ip, ror #7 │ │ │ │ + rsbeq r2, fp, r0, ror #7 │ │ │ │ + ldrdeq r2, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r2, fp, r8, asr #7 │ │ │ │ + rsbseq r7, fp, r0, ror r4 │ │ │ │ addseq pc, r7, r4, lsl r4 @ │ │ │ │ │ │ │ │ 0032b7a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d414 │ │ │ │ ldr r1, [pc, #112] @ 32b83c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b820 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b814 │ │ │ │ ldr r2, [pc, #72] @ 32b840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 32b844 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 91121c │ │ │ │ + b 911224 │ │ │ │ ldr r2, [pc, #44] @ 32b848 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b7f8 │ │ │ │ ldr r1, [pc, #36] @ 32b84c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 91121c │ │ │ │ - rsbeq r0, ip, r0, lsr #25 │ │ │ │ - rsbeq r4, fp, r4, lsr #12 │ │ │ │ - rsbseq pc, r0, r4, lsl #18 │ │ │ │ - rsbseq sl, r8, ip, lsl #31 │ │ │ │ - rsbeq r0, ip, r0, asr ip │ │ │ │ + b 911224 │ │ │ │ + strheq r0, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r4, fp, r4, lsr r6 │ │ │ │ + rsbseq pc, r0, r4, lsl r9 @ │ │ │ │ + @ instruction: 0x0078af9c │ │ │ │ + rsbeq r0, ip, r0, ror #24 │ │ │ │ │ │ │ │ 0032b850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d480 │ │ │ │ ldr r1, [pc, #28] @ 32b890 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 911164 │ │ │ │ - @ instruction: 0x0070f894 │ │ │ │ + b 91116c │ │ │ │ + rsbseq pc, r0, r4, lsr #17 │ │ │ │ │ │ │ │ 0032b894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 32b960 │ │ │ │ @@ -232366,17 +232366,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 32b968 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 911894 │ │ │ │ + bl 91189c │ │ │ │ ldr r2, [pc, #76] @ 32b96c │ │ │ │ ldr r3, [pc, #64] @ 32b964 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232389,15 +232389,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r8, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, ip, r0, lsl #23 │ │ │ │ + @ instruction: 0x006c0b90 │ │ │ │ @ instruction: 0x0097f1f4 │ │ │ │ │ │ │ │ 0032b970 : │ │ │ │ mov r0, #0 │ │ │ │ b 32d4e0 │ │ │ │ │ │ │ │ 0032b978 : │ │ │ │ @@ -232418,31 +232418,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9816b4 │ │ │ │ + bl 9816bc │ │ │ │ ldr r1, [pc, #232] @ 32bab8 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #212] @ 32babc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9816b4 │ │ │ │ + bl 9816bc │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72bd4c │ │ │ │ + bl 72bd54 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 32ba94 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -232473,24 +232473,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 32bac4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 32ba50 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, ror r1 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r0, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsbeq r4, [r3], #-16 @ │ │ │ │ + rsbseq r0, r5, ip, ror #7 │ │ │ │ + rsbseq pc, r1, r8, lsl #14 │ │ │ │ + rsbseq r4, r3, r0, ror #3 │ │ │ │ ldrheq pc, [r7], ip @ │ │ │ │ - rsbeq r0, ip, r4, lsl #20 │ │ │ │ + rsbeq r0, ip, r4, lsl sl │ │ │ │ │ │ │ │ 0032bac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 32bba8 │ │ │ │ @@ -232502,25 +232502,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9816b4 │ │ │ │ + bl 9816bc │ │ │ │ ldr r1, [pc, #156] @ 32bbb4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818ac │ │ │ │ + bl 9818b4 │ │ │ │ ldr r1, [pc, #140] @ 32bbb8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9816b4 │ │ │ │ + bl 9816bc │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 538c28 │ │ │ │ @@ -232543,17 +232543,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r4, lsr r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00750294 │ │ │ │ - ldrheq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r4, r3, ip, lsl #1 │ │ │ │ + rsbseq r0, r5, r4, lsr #5 │ │ │ │ + rsbseq pc, r1, r4, asr #11 │ │ │ │ + @ instruction: 0x0073409c │ │ │ │ addseq lr, r7, ip, lsr #31 │ │ │ │ │ │ │ │ 0032bbc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -232652,15 +232652,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 32bdbc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9816b4 │ │ │ │ + bl 9816bc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 535a18 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fe90 │ │ │ │ @@ -232680,15 +232680,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r8, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r6, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r6, r3, r4, lsl #12 │ │ │ │ addseq lr, r7, r0, lsr #27 │ │ │ │ │ │ │ │ 0032bdc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -232726,71 +232726,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 32c294 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c234 │ │ │ │ ldr r1, [pc, #1040] @ 32c298 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #1028] @ 32c29c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #1012] @ 32c2a0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #996] @ 32c2a4 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #980] @ 32c2a8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #964] @ 32c2ac │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c1f8 │ │ │ │ ldr r2, [pc, #936] @ 32c2b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 32c2b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c1ec │ │ │ │ ldr r2, [pc, #908] @ 32c2b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 32c2bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 32be34 │ │ │ │ mov r0, r8 │ │ │ │ - bl 911eb0 │ │ │ │ + bl 911eb8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #860] @ 32c2c0 │ │ │ │ ldr r3, [pc, #792] @ 32c280 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232809,166 +232809,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 32c294 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c21c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c204 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32bf3c │ │ │ │ ldr r1, [pc, #700] @ 32c2c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 32bf3c │ │ │ │ ldr r2, [pc, #632] @ 32c294 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c228 │ │ │ │ ldr r1, [pc, #640] @ 32c2c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #628] @ 32c2cc │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #612] @ 32c2d0 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #596] @ 32c2d4 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #580] @ 32c2d8 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #564] @ 32c2dc │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #548] @ 32c2e0 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #532] @ 32c2e4 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 32bf3c │ │ │ │ ldr r2, [pc, #428] @ 32c294 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c240 │ │ │ │ ldr r1, [pc, #468] @ 32c2e8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #456] @ 32c2ec │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #440] @ 32c2f0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #424] @ 32c2f4 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 32bf3c │ │ │ │ ldr r2, [pc, #304] @ 32c294 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c24c │ │ │ │ ldr r1, [pc, #360] @ 32c2f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #348] @ 32c2fc │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #332] @ 32c300 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #316] @ 32c304 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [pc, #300] @ 32c308 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 32bf3c │ │ │ │ ldr r2, [pc, #280] @ 32c30c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bf2c │ │ │ │ ldr r2, [pc, #272] @ 32c310 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bf08 │ │ │ │ ldr r1, [pc, #264] @ 32c314 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 32bfe4 │ │ │ │ ldr r3, [pc, #244] @ 32c318 │ │ │ │ add r3, pc, r3 │ │ │ │ b 32bfcc │ │ │ │ ldr r3, [pc, #236] @ 32c31c │ │ │ │ add r3, pc, r3 │ │ │ │ b 32c040 │ │ │ │ @@ -232989,57 +232989,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ addseq lr, r7, r8, lsr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r7, r8, lsl #26 │ │ │ │ - @ instruction: 0x008028bc │ │ │ │ - rsbeq r0, ip, ip, lsl #13 │ │ │ │ - rsbeq r0, ip, r4, asr #14 │ │ │ │ + addeq r2, r0, ip, asr #17 │ │ │ │ + @ instruction: 0x006c069c │ │ │ │ + rsbeq r0, ip, r4, asr r7 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbeq r0, ip, ip, lsr #12 │ │ │ │ + rsbeq r0, ip, ip, lsr r6 │ │ │ │ + rsbeq r0, ip, r8, asr #12 │ │ │ │ + rsbeq r0, ip, r4, asr #12 │ │ │ │ + rsbeq r0, ip, r0, asr #12 │ │ │ │ + rsbeq r0, ip, ip, lsr r6 │ │ │ │ rsbeq r0, ip, r8, lsr r6 │ │ │ │ - rsbeq r0, ip, r4, lsr r6 │ │ │ │ - rsbeq r0, ip, r0, lsr r6 │ │ │ │ - rsbeq r0, ip, ip, lsr #12 │ │ │ │ - rsbeq r0, ip, r8, lsr #12 │ │ │ │ - rsbseq r6, r7, r0, ror ip │ │ │ │ + rsbseq r6, r7, r0, lsl #25 │ │ │ │ + rsbeq r0, ip, r0, lsr #12 │ │ │ │ + rsbseq r6, r7, ip, asr ip │ │ │ │ rsbeq r0, ip, r0, lsl r6 │ │ │ │ - rsbseq r6, r7, ip, asr #24 │ │ │ │ - rsbeq r0, ip, r0, lsl #12 │ │ │ │ @ instruction: 0x0097ebb0 │ │ │ │ - rsbeq r0, ip, r8, lsl #10 │ │ │ │ - rsbeq r0, ip, ip, ror #8 │ │ │ │ - strdeq r0, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r0, ip, r4, lsl #9 │ │ │ │ + rsbeq r0, ip, r8, lsl r5 │ │ │ │ + rsbeq r0, ip, ip, ror r4 │ │ │ │ + rsbeq r0, ip, r0, lsl #10 │ │ │ │ + @ instruction: 0x006c0494 │ │ │ │ + rsbeq r0, ip, ip, ror #9 │ │ │ │ + rsbeq r0, ip, ip, ror r4 │ │ │ │ ldrdeq r0, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r0, ip, ip, ror #8 │ │ │ │ - rsbeq r0, ip, ip, asr #9 │ │ │ │ - rsbeq r0, ip, ip, asr #9 │ │ │ │ - rsbeq r0, ip, r0, asr #8 │ │ │ │ - rsbeq r0, ip, r0, lsr #7 │ │ │ │ - rsbeq r0, ip, r4, lsr #8 │ │ │ │ - rsbeq r0, ip, r8, asr #7 │ │ │ │ - rsbeq r0, ip, r4, asr #7 │ │ │ │ - rsbeq r0, ip, r4, lsr #6 │ │ │ │ - rsbeq r0, ip, r8, lsr #7 │ │ │ │ - rsbeq r0, ip, ip, asr #6 │ │ │ │ - rsbeq r0, ip, r8, lsr #6 │ │ │ │ + ldrdeq r0, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, ip, r0, asr r4 │ │ │ │ + strheq r0, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, ip, r4, lsr r4 │ │ │ │ + ldrdeq r0, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r0, [ip], #-52 @ 0xffffffcc @ │ │ │ │ rsbeq r0, ip, r4, lsr r3 │ │ │ │ - @ instruction: 0x006b1894 │ │ │ │ - rsbeq r1, fp, r8, lsl #17 │ │ │ │ + strheq r0, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, ip, ip, asr r3 │ │ │ │ + rsbeq r0, ip, r8, lsr r3 │ │ │ │ + rsbeq r0, ip, r4, asr #6 │ │ │ │ + rsbeq r1, fp, r4, lsr #17 │ │ │ │ + @ instruction: 0x006b1898 │ │ │ │ + rsbeq r0, ip, ip, asr #6 │ │ │ │ + ldrsheq r3, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r3, r5, r8, ror #23 │ │ │ │ + ldrsbeq r3, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq r3, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r3, r5, r4, asr #23 │ │ │ │ + addeq r2, r0, ip, lsl #9 │ │ │ │ rsbeq r0, ip, ip, lsr r3 │ │ │ │ - rsbseq r3, r5, r4, ror #23 │ │ │ │ - ldrsbeq r3, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r3, r5, ip, asr #23 │ │ │ │ - rsbseq r3, r5, r0, asr #23 │ │ │ │ - ldrheq r3, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - addeq r2, r0, ip, ror r4 │ │ │ │ - rsbeq r0, ip, ip, lsr #6 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0032c338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233058,20 +233058,20 @@ │ │ │ │ bl 32d750 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c398 │ │ │ │ ldr r1, [pc, #112] @ 32c3fc │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 59fe90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9111c0 │ │ │ │ + bl 9111c8 │ │ │ │ ldr r2, [pc, #76] @ 32c400 │ │ │ │ ldr r3, [pc, #64] @ 32c3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233084,15 +233084,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq lr, r0, r8, ror sp │ │ │ │ + rsbseq lr, r0, r8, lsl #27 │ │ │ │ addseq lr, r7, r0, ror #14 │ │ │ │ │ │ │ │ 0032c404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233111,20 +233111,20 @@ │ │ │ │ bl 32d580 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c478 │ │ │ │ ldr r1, [pc, #148] @ 32c4ec │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c4c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 91194c │ │ │ │ + bl 911954 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 59fe90 │ │ │ │ ldr r2, [pc, #100] @ 32c4f0 │ │ │ │ ldr r3, [pc, #88] @ 32c4e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -233141,22 +233141,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 32c4f4 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ b 32c470 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e6f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, ip, r0, ror #2 │ │ │ │ + rsbeq r0, ip, r0, ror r1 │ │ │ │ addseq lr, r7, r8, lsl #13 │ │ │ │ - strdeq r0, [ip], #-12 @ │ │ │ │ + rsbeq r0, ip, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 32c72c │ │ │ │ @@ -233167,94 +233167,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 32c734 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ ldr r6, [pc, #492] @ 32c738 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c6b8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ bl 24b000 │ │ │ │ ldr r3, [pc, #456] @ 32c73c │ │ │ │ ldr r1, [pc, #456] @ 32c740 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75753c │ │ │ │ + bl 757544 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 32c744 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ ldr r1, [pc, #412] @ 32c748 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ ldr r1, [pc, #392] @ 32c74c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ ldr r1, [pc, #372] @ 32c750 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ ldr r1, [pc, #352] @ 32c754 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 32c624 │ │ │ │ mov r0, sp │ │ │ │ - bl 998ba4 │ │ │ │ + bl 998bac │ │ │ │ ldr r2, [pc, #300] @ 32c758 │ │ │ │ ldr r1, [pc, #300] @ 32c75c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7576b4 │ │ │ │ + bl 7576bc │ │ │ │ ldr r1, [pc, #280] @ 32c760 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b24c │ │ │ │ + bl 75b254 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97c5c4 │ │ │ │ + bl 97c5cc │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c1e18 │ │ │ │ + bl 8c1e20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9770b0 │ │ │ │ + bl 9770b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32c6a4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c70c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233279,43 +233279,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 98355c │ │ │ │ + bl 983564 │ │ │ │ b 32c6a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 32c768 │ │ │ │ ldr r1, [pc, #84] @ 32c76c │ │ │ │ ldr r0, [pc, #84] @ 32c770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0097e5f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, fp, ip, lsr #19 │ │ │ │ + strheq r8, [fp], #-156 @ 0xffffff64 @ │ │ │ │ addseq lr, r7, ip, asr #11 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq pc, r4, r8, lsl r8 @ │ │ │ │ - rsbeq r0, ip, ip, ror r4 │ │ │ │ - rsbseq sp, r2, ip, lsl #29 │ │ │ │ - rsbseq sp, r1, r4, lsl #10 │ │ │ │ - rsbeq r0, ip, r0, ror r4 │ │ │ │ - rsbeq sl, lr, r8, lsl pc │ │ │ │ - strheq pc, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq ip, r5, r8, asr #1 │ │ │ │ - rsbeq pc, fp, ip, lsr #31 │ │ │ │ + rsbseq pc, r4, r8, lsr #16 │ │ │ │ + rsbeq r0, ip, ip, lsl #9 │ │ │ │ + @ instruction: 0x0072de9c │ │ │ │ + rsbseq sp, r1, r4, lsl r5 │ │ │ │ + rsbeq r0, ip, r0, lsl #9 │ │ │ │ + rsbeq sl, lr, r8, lsr #30 │ │ │ │ + rsbeq pc, fp, r4, asr #31 │ │ │ │ + ldrsbeq ip, [r5], #-8 @ │ │ │ │ + strheq pc, [fp], #-252 @ 0xffffff04 @ │ │ │ │ addseq lr, r7, r4, asr r4 │ │ │ │ - addeq r1, r0, r8, ror #31 │ │ │ │ - rsbeq sp, sl, ip, lsr lr │ │ │ │ - rsbeq sp, sl, r4, asr lr │ │ │ │ + strdeq r1, [r0], r8 │ │ │ │ + rsbeq sp, sl, ip, asr #28 │ │ │ │ + rsbeq sp, sl, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 32c930 │ │ │ │ ldr r4, [pc, #420] @ 32c934 │ │ │ │ ldr r3, [pc, #420] @ 32c938 │ │ │ │ @@ -233325,37 +233325,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c850 │ │ │ │ ldr r7, [pc, #368] @ 32c93c │ │ │ │ ldr r2, [pc, #368] @ 32c940 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 32c944 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #324] @ 32c948 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 32c894 │ │ │ │ mov r0, r8 │ │ │ │ @@ -233381,23 +233381,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r1, [pc, #172] @ 32c950 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 249488 │ │ │ │ b 32c850 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r1, [pc, #144] @ 32c954 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 249488 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -233420,57 +233420,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 249488 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 32c8e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, lsl #7 │ │ │ │ - rsbeq pc, fp, r8, ror #28 │ │ │ │ + rsbeq pc, fp, r8, ror lr @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r0, r4, lsr pc │ │ │ │ - rsbeq pc, fp, r0, lsr lr @ │ │ │ │ + addeq r1, r0, r4, asr #30 │ │ │ │ + rsbeq pc, fp, r0, asr #28 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq pc, fp, ip, lsl lr @ │ │ │ │ + rsbeq pc, fp, ip, lsr #28 │ │ │ │ @ instruction: 0x0097e2bc │ │ │ │ - rsbeq pc, fp, r4, asr #27 │ │ │ │ - rsbeq pc, fp, r0, lsl #27 │ │ │ │ - rsbeq pc, fp, r8, ror sp @ │ │ │ │ + ldrdeq pc, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x006bfd90 │ │ │ │ + rsbeq pc, fp, r8, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 32ca38 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c9f8 │ │ │ │ ldr r5, [pc, #164] @ 32ca3c │ │ │ │ ldr r2, [pc, #164] @ 32ca40 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #116] @ 32ca44 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ca18 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -233478,26 +233478,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r1, [pc, #32] @ 32ca48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 249488 │ │ │ │ b 32c9f8 │ │ │ │ - rsbeq pc, fp, ip, lsl #25 │ │ │ │ - addeq r1, r0, r8, ror #26 │ │ │ │ - rsbeq pc, fp, r8, ror #24 │ │ │ │ - rsbeq pc, fp, r4, asr ip @ │ │ │ │ - rsbeq pc, fp, r8, ror #24 │ │ │ │ + @ instruction: 0x006bfc9c │ │ │ │ + addeq r1, r0, r8, ror sp │ │ │ │ + rsbeq pc, fp, r8, ror ip @ │ │ │ │ + rsbeq pc, fp, r4, ror #24 │ │ │ │ + rsbeq pc, fp, r8, ror ip @ │ │ │ │ │ │ │ │ 0032ca4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 32cc34 │ │ │ │ @@ -233510,46 +233510,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 32cc48 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7014d4 │ │ │ │ + bl 7014dc │ │ │ │ ldr ip, [pc, #348] @ 32cc4c │ │ │ │ ldr r3, [pc, #348] @ 32cc50 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 976730 │ │ │ │ + bl 976738 │ │ │ │ ldr r3, [pc, #312] @ 32cc54 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32cbec │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -233558,15 +233558,15 @@ │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233616,17 +233616,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrheq lr, [r7], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r0, r4, lsl #25 │ │ │ │ - @ instruction: 0x006ab990 │ │ │ │ - @ instruction: 0x00735798 │ │ │ │ + umulleq r1, r0, r4, ip │ │ │ │ + rsbeq fp, sl, r0, lsr #19 │ │ │ │ + rsbseq r5, r3, r8, lsr #15 │ │ │ │ addseq lr, r7, ip, asr r0 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ andeq r4, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror #17 │ │ │ │ addseq sp, r7, r0, lsr #30 │ │ │ │ │ │ │ │ 0032cc5c : │ │ │ │ @@ -233635,15 +233635,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 32ce74 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 754e74 │ │ │ │ + bl 754e7c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32ce6c │ │ │ │ ldr r9, [pc, #484] @ 32ce78 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -233689,15 +233689,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 755c24 │ │ │ │ + bl 755c2c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 32cd7c │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ @@ -233760,16 +233760,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 32ce44 │ │ │ │ - ldrheq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r7, fp, ip, lsr #24 │ │ │ │ + rsbseq r5, r3, r0, asr #11 │ │ │ │ + rsbeq r7, fp, ip, lsr ip │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0032ce80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -233790,26 +233790,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 2489d8 │ │ │ │ ldr r5, [pc, #88] @ 32cf30 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7014d4 │ │ │ │ + bl 7014dc │ │ │ │ ldr ip, [pc, #76] @ 32cf34 │ │ │ │ ldr r3, [pc, #76] @ 32cf38 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 976730 │ │ │ │ + bl 976738 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -233828,29 +233828,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 32d00c │ │ │ │ ldr r4, [pc, #180] @ 32d010 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32cfc4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 330a0c │ │ │ │ @@ -233858,52 +233858,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 32d018 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r1, r0, r4, lsr #15 │ │ │ │ - strheq fp, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r5, r3, r8, asr #5 │ │ │ │ - strdeq pc, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq pc, fp, r4, lsr r6 @ │ │ │ │ + @ instruction: 0x008017b4 │ │ │ │ + rsbeq fp, sl, r8, asr #9 │ │ │ │ + ldrsbeq r5, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #14 │ │ │ │ + rsbeq pc, fp, r4, asr #12 │ │ │ │ │ │ │ │ 0032d01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 74e830 │ │ │ │ + bl 74e838 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32d088 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ ldr ip, [pc, #128] @ 32d0d4 │ │ │ │ ldr r2, [pc, #128] @ 32d0d8 │ │ │ │ ldr r1, [pc, #128] @ 32d0dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 333940 │ │ │ │ ldr r3, [pc, #80] @ 32d0e0 │ │ │ │ ldr ip, [pc, #80] @ 32d0e4 │ │ │ │ @@ -233911,50 +233911,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r1, r0, r8, lsr #13 │ │ │ │ - strheq fp, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r5, r3, r0, asr #3 │ │ │ │ - addeq r1, r0, r8, ror #12 │ │ │ │ - rsbeq pc, fp, ip, asr r6 @ │ │ │ │ - rsbeq pc, fp, ip, ror #10 │ │ │ │ + @ instruction: 0x008016b8 │ │ │ │ + rsbeq fp, sl, ip, asr #7 │ │ │ │ + ldrsbeq r5, [r3], #-16 @ │ │ │ │ + addeq r1, r0, r8, ror r6 │ │ │ │ + rsbeq pc, fp, ip, ror #12 │ │ │ │ + rsbeq pc, fp, ip, ror r5 @ │ │ │ │ │ │ │ │ 0032d0ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 32d180 │ │ │ │ ldr r3, [pc, #124] @ 32d184 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 758a58 │ │ │ │ + bl 758a60 │ │ │ │ ldr r1, [pc, #96] @ 32d188 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 754e5c │ │ │ │ + bl 754e64 │ │ │ │ ldr r2, [pc, #76] @ 32d18c │ │ │ │ ldr r3, [pc, #64] @ 32d184 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -233982,25 +233982,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 32d3e0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 249194 │ │ │ │ ldr r4, [pc, #556] @ 32d3e4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ ldr ip, [pc, #544] @ 32d3e8 │ │ │ │ ldr r2, [pc, #544] @ 32d3ec │ │ │ │ ldr r1, [pc, #544] @ 32d3f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d3cc │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 32d3f4 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -234090,19 +234090,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 32d288 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 910ee0 │ │ │ │ + bl 910ee8 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97f520 │ │ │ │ + bl 97f528 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32d398 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 248888 │ │ │ │ mov r0, r4 │ │ │ │ @@ -234119,27 +234119,27 @@ │ │ │ │ bl 249488 │ │ │ │ b 32d2d4 │ │ │ │ ldr r1, [pc, #60] @ 32d410 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249488 │ │ │ │ b 32d378 │ │ │ │ - rsbseq r2, r5, ip, asr ip │ │ │ │ + rsbseq r2, r5, ip, ror #24 │ │ │ │ addseq sp, r7, r0, ror #18 │ │ │ │ - addeq r1, r0, r4, lsr r5 │ │ │ │ - rsbeq fp, sl, r8, asr #4 │ │ │ │ - rsbseq r5, r3, ip, asr #32 │ │ │ │ - rsbeq pc, fp, r0, lsr r5 @ │ │ │ │ + addeq r1, r0, r4, asr #10 │ │ │ │ + rsbeq fp, sl, r8, asr r2 │ │ │ │ + rsbseq r5, r3, ip, asr r0 │ │ │ │ + rsbeq pc, fp, r0, asr #10 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq pc, fp, r8, ror #9 │ │ │ │ - rsbeq pc, fp, r8, ror #9 │ │ │ │ - rsbseq r5, fp, r4, asr #17 │ │ │ │ - rsbeq pc, fp, r4, asr r4 @ │ │ │ │ - rsbeq pc, fp, r8, lsr r4 @ │ │ │ │ - rsbeq pc, fp, r0, ror #6 │ │ │ │ + strdeq pc, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq pc, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsbeq r5, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, fp, r4, ror #8 │ │ │ │ + rsbeq pc, fp, r8, asr #8 │ │ │ │ + rsbeq pc, fp, r0, ror r3 @ │ │ │ │ │ │ │ │ 0032d414 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -234149,26 +234149,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 32d47c │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72cc44 │ │ │ │ + bl 72cc4c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq sp, r7, r0, ror #13 │ │ │ │ @ instruction: 0x000018b0 │ │ │ │ - rsbseq fp, r1, r4, lsl #23 │ │ │ │ + @ instruction: 0x0071bb94 │ │ │ │ │ │ │ │ 0032d480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -234177,15 +234177,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 32d4d8 │ │ │ │ ldr r3, [pc, #52] @ 32d4dc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99f344 │ │ │ │ + bl 99f34c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -234220,50 +234220,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, r0, ip, asr #3 │ │ │ │ - rsbeq pc, fp, ip, asr r2 @ │ │ │ │ - ldrdeq pc, [fp], #-0 @ │ │ │ │ + ldrdeq r1, [r0], ip │ │ │ │ + rsbeq pc, fp, ip, ror #4 │ │ │ │ + rsbeq pc, fp, r0, ror #1 │ │ │ │ │ │ │ │ 0032d57c : │ │ │ │ b 3aa6ec │ │ │ │ │ │ │ │ 0032d580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 2489d8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ ldr ip, [pc, #104] @ 32d614 │ │ │ │ ldr r2, [pc, #104] @ 32d618 │ │ │ │ ldr r1, [pc, #104] @ 32d61c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 3aa6f4 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -234274,26 +234274,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, r0, r0, asr r1 │ │ │ │ - rsbeq sl, sl, r0, ror #28 │ │ │ │ - rsbseq r4, r3, r8, ror #24 │ │ │ │ + addeq r1, r0, r0, ror #2 │ │ │ │ + rsbeq sl, sl, r0, ror lr │ │ │ │ + rsbseq r4, r3, r8, ror ip │ │ │ │ │ │ │ │ 0032d620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 717158 │ │ │ │ + bl 717160 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97f520 │ │ │ │ + bl 97f528 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d654 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248888 │ │ │ │ mov r0, r5 │ │ │ │ @@ -234307,65 +234307,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 249194 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7579c4 │ │ │ │ + bl 7579cc │ │ │ │ ldr r1, [pc, #68] @ 32d6d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754e68 │ │ │ │ + bl 754e70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97f520 │ │ │ │ + bl 97f528 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d6bc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248888 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r5, r8, lsl #15 │ │ │ │ + @ instruction: 0x00752798 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0032d6dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d748 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 249194 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7579c4 │ │ │ │ + bl 7579cc │ │ │ │ ldr r1, [pc, #68] @ 32d74c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754e68 │ │ │ │ + bl 754e70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97f520 │ │ │ │ + bl 97f528 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d730 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248888 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r5, r4, lsl r7 │ │ │ │ + rsbseq r2, r5, r4, lsr #14 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0032d750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234373,32 +234373,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 32d820 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 758b24 │ │ │ │ + bl 758b2c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32d7ec │ │ │ │ ldr ip, [pc, #144] @ 32d824 │ │ │ │ ldr r2, [pc, #144] @ 32d828 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 2489d8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 99f344 │ │ │ │ + bl 99f34c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -234410,28 +234410,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 32d834 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32d838 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 32d7cc │ │ │ │ - rsbeq pc, fp, r4, asr r0 @ │ │ │ │ - rsbseq r2, r5, ip, lsl #13 │ │ │ │ - addeq r0, r0, ip, ror #30 │ │ │ │ - rsbeq pc, fp, r0, asr r0 @ │ │ │ │ - ldrdeq lr, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - addeq r0, r0, r0, lsl #30 │ │ │ │ - strdeq lr, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, fp, r4, rrx │ │ │ │ + @ instruction: 0x0075269c │ │ │ │ + addeq r0, r0, ip, ror pc │ │ │ │ + rsbeq pc, fp, r0, rrx │ │ │ │ + rsbeq lr, fp, r4, ror #31 │ │ │ │ + addeq r0, r0, r0, lsl pc │ │ │ │ + rsbeq lr, fp, r8, lsl #28 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32d84c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r8, r9, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 32de10 │ │ │ │ ldr r2, [pc, #1448] @ 32de14 │ │ │ │ @@ -234439,15 +234439,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 32de1c │ │ │ │ ldr r9, [pc, #1412] @ 32de20 │ │ │ │ ldr r2, [pc, #1412] @ 32de24 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -234465,524 +234465,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 32de34 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #1340] @ 32de38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 32de3c │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1324] @ 32de40 │ │ │ │ ldr r2, [pc, #1324] @ 32de44 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #1300] @ 32de48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 32de4c │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1284] @ 32de50 │ │ │ │ ldr r2, [pc, #1284] @ 32de54 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #1260] @ 32de58 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 32de5c │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1244] @ 32de60 │ │ │ │ ldr r2, [pc, #1244] @ 32de64 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #1220] @ 32de68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 32de6c │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1204] @ 32de70 │ │ │ │ ldr r2, [pc, #1204] @ 32de74 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #1180] @ 32de78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 32de7c │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1164] @ 32de80 │ │ │ │ ldr r2, [pc, #1164] @ 32de84 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #1140] @ 32de88 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1124] @ 32de8c │ │ │ │ ldr r2, [pc, #1124] @ 32de90 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 32de94 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ ldr r2, [pc, #1084] @ 32de98 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1068] @ 32de9c │ │ │ │ ldr r6, [pc, #1068] @ 32dea0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 32dea4 │ │ │ │ ldr r3, [pc, #1060] @ 32dea8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ ldr r2, [pc, #1028] @ 32deac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #1012] @ 32deb0 │ │ │ │ ldr r6, [pc, #1012] @ 32deb4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 32deb8 │ │ │ │ ldr r3, [pc, #1004] @ 32debc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ ldr r2, [pc, #972] @ 32dec0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #956] @ 32dec4 │ │ │ │ ldr r6, [pc, #956] @ 32dec8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 32decc │ │ │ │ ldr r3, [pc, #948] @ 32ded0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ ldr r2, [pc, #916] @ 32ded4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 32ded8 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #900] @ 32dedc │ │ │ │ ldr r2, [pc, #900] @ 32dee0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #876] @ 32dee4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 32dee8 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #860] @ 32deec │ │ │ │ ldr r2, [pc, #860] @ 32def0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r2, [pc, #836] @ 32def4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 32def8 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #820] @ 32defc │ │ │ │ ldr r2, [pc, #820] @ 32df00 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r2, [pc, #796] @ 32df04 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 32df08 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #780] @ 32df0c │ │ │ │ ldr r2, [pc, #780] @ 32df10 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r2, [pc, #756] @ 32df14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 32df18 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #740] @ 32df1c │ │ │ │ ldr r2, [pc, #740] @ 32df20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r2, [pc, #716] @ 32df24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 32df28 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #700] @ 32df2c │ │ │ │ ldr r2, [pc, #700] @ 32df30 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r2, [pc, #676] @ 32df34 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 32df38 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #660] @ 32df3c │ │ │ │ ldr r2, [pc, #660] @ 32df40 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #636] @ 32df44 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 32df48 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #620] @ 32df4c │ │ │ │ ldr r2, [pc, #620] @ 32df50 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7595c8 │ │ │ │ + bl 7595d0 │ │ │ │ ldr r2, [pc, #596] @ 32df54 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r6, [pc, #580] @ 32df58 │ │ │ │ ldr r3, [pc, #580] @ 32df5c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 7580a4 │ │ │ │ + bl 7580ac │ │ │ │ ldr r2, [pc, #548] @ 32df60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 32df64 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r3, [pc, #532] @ 32df68 │ │ │ │ ldr r2, [pc, #532] @ 32df6c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #508] @ 32df70 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r6, [pc, #492] @ 32df74 │ │ │ │ ldr r0, [pc, #492] @ 32df78 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7580a4 │ │ │ │ + bl 7580ac │ │ │ │ ldr r2, [pc, #456] @ 32df7c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 759f34 │ │ │ │ + bl 759f3c │ │ │ │ ldr r6, [pc, #440] @ 32df80 │ │ │ │ ldr r0, [pc, #440] @ 32df84 │ │ │ │ ldr r3, [pc, #440] @ 32df88 │ │ │ │ ldr r2, [pc, #440] @ 32df8c │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ ldr r2, [pc, #404] @ 32df90 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 759f34 │ │ │ │ - addeq r0, r0, r0, lsl #31 │ │ │ │ - rsbeq sl, sl, r4, lsr #23 │ │ │ │ - rsbseq r4, r3, ip, lsr #19 │ │ │ │ - rsbseq r8, r2, r8, ror #3 │ │ │ │ + b 759f3c │ │ │ │ + umulleq r0, r0, r0, pc @ │ │ │ │ + strheq sl, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r4, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r8, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - rsbeq pc, fp, r8, lsl r0 @ │ │ │ │ + rsbeq pc, fp, r8, lsr #32 │ │ │ │ addseq sp, r7, r8, asr r2 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - rsbeq lr, fp, r8, lsl #30 │ │ │ │ - rsbeq lr, fp, ip, lsl #30 │ │ │ │ + rsbeq lr, fp, r8, lsl pc │ │ │ │ + rsbeq lr, fp, ip, lsl pc │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - strdeq lr, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq sp, fp, r4, asr #17 │ │ │ │ + rsbeq lr, fp, r0, lsl #30 │ │ │ │ + ldrdeq sp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - rsbeq lr, fp, r8, asr #29 │ │ │ │ - rsbseq sl, r5, r0, ror r6 │ │ │ │ + ldrdeq lr, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq sl, r5, r0, lsl #13 │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - rsbeq lr, fp, ip, lsr #29 │ │ │ │ - ldrsheq r5, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + strheq lr, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r5, r3, r8, lsl #6 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - @ instruction: 0x006bee90 │ │ │ │ - @ instruction: 0x006bee9c │ │ │ │ + rsbeq lr, fp, r0, lsr #29 │ │ │ │ + rsbeq lr, fp, ip, lsr #29 │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, r0, lsl #29 │ │ │ │ + @ instruction: 0x006bee90 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq lr, fp, ip, ror lr │ │ │ │ + rsbeq lr, fp, ip, lsl #29 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq lr, fp, r8, ror lr │ │ │ │ + rsbeq lr, fp, r8, lsl #29 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq lr, fp, r0, lsl #29 │ │ │ │ - rsbeq lr, fp, r0, ror #28 │ │ │ │ + @ instruction: 0x006bee90 │ │ │ │ + rsbeq lr, fp, r0, ror lr │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - @ instruction: 0x006aab94 │ │ │ │ + rsbeq sl, sl, r4, lsr #23 │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - rsbeq lr, fp, r4, asr lr │ │ │ │ - rsbeq lr, fp, ip, lsr #28 │ │ │ │ + rsbeq lr, fp, r4, ror #28 │ │ │ │ + rsbeq lr, fp, ip, lsr lr │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - rsbeq lr, fp, r4, lsr lr │ │ │ │ + rsbeq lr, fp, r4, asr #28 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq lr, fp, ip, lsr lr │ │ │ │ - rsbseq r6, r6, r4, asr #5 │ │ │ │ + rsbeq lr, fp, ip, asr #28 │ │ │ │ + ldrsbeq r6, [r6], #-36 @ 0xffffffdc @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq lr, fp, r0, lsr #28 │ │ │ │ - rsbeq lr, fp, r0, asr #28 │ │ │ │ + rsbeq lr, fp, r0, lsr lr │ │ │ │ + rsbeq lr, fp, r0, asr lr │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - rsbeq lr, fp, ip, lsr #28 │ │ │ │ - rsbeq lr, fp, r0, asr lr │ │ │ │ + rsbeq lr, fp, ip, lsr lr │ │ │ │ + rsbeq lr, fp, r0, ror #28 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - rsbeq lr, fp, ip, lsr lr │ │ │ │ rsbeq lr, fp, ip, asr #28 │ │ │ │ + rsbeq lr, fp, ip, asr lr │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ - rsbeq lr, fp, r4, lsr lr │ │ │ │ rsbeq lr, fp, r4, asr #28 │ │ │ │ + rsbeq lr, fp, r4, asr lr │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - rsbeq lr, fp, r0, lsr lr │ │ │ │ - rsbeq pc, pc, r0, ror #29 │ │ │ │ + rsbeq lr, fp, r0, asr #28 │ │ │ │ + strdeq pc, [pc], #-224 @ │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - rsbeq lr, fp, r0, lsr lr │ │ │ │ rsbeq lr, fp, r0, asr #28 │ │ │ │ + rsbeq lr, fp, r0, asr lr │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - rsbeq lr, fp, r8, lsr #28 │ │ │ │ - rsbeq lr, fp, r4, asr #28 │ │ │ │ + rsbeq lr, fp, r8, lsr lr │ │ │ │ + rsbeq lr, fp, r4, asr lr │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - rsbeq lr, fp, ip, lsr #28 │ │ │ │ - rsbeq lr, fp, r8, lsr #28 │ │ │ │ + rsbeq lr, fp, ip, lsr lr │ │ │ │ + rsbeq lr, fp, r8, lsr lr │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - rsbeq lr, fp, r4, lsl lr │ │ │ │ - rsbeq lr, fp, r0, lsr lr │ │ │ │ + rsbeq lr, fp, r4, lsr #28 │ │ │ │ + rsbeq lr, fp, r0, asr #28 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - rsbeq lr, fp, r0, lsr #28 │ │ │ │ - rsbeq lr, fp, r8, lsr lr │ │ │ │ + rsbeq lr, fp, r0, lsr lr │ │ │ │ + rsbeq lr, fp, r8, asr #28 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, fp, r8, lsr #28 │ │ │ │ - rsbeq r7, fp, r0, asr r1 │ │ │ │ + rsbeq lr, fp, r8, lsr lr │ │ │ │ + rsbeq r7, fp, r0, ror #2 │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ - rsbeq lr, fp, ip, lsl #28 │ │ │ │ - rsbeq r7, lr, r0, lsl #9 │ │ │ │ + rsbeq lr, fp, ip, lsl lr │ │ │ │ + @ instruction: 0x006e7490 │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - rsbeq lr, fp, ip, lsl lr │ │ │ │ - rsbeq lr, fp, ip, lsl lr │ │ │ │ + rsbeq lr, fp, ip, lsr #28 │ │ │ │ + rsbeq lr, fp, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758a58 │ │ │ │ + bl 758a60 │ │ │ │ mov r1, r4 │ │ │ │ - bl 75870c │ │ │ │ + bl 758714 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 32dfe4 │ │ │ │ ldr r1, [pc, #100] @ 32e034 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 758448 │ │ │ │ + b 758450 │ │ │ │ ldr r3, [pc, #76] @ 32e038 │ │ │ │ ldr ip, [pc, #76] @ 32e03c │ │ │ │ ldr r1, [pc, #76] @ 32e040 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, fp, r4, ror fp │ │ │ │ - strdeq r0, [r0], ip │ │ │ │ - rsbeq lr, fp, r8, asr ip │ │ │ │ - rsbeq lr, fp, ip, lsr ip │ │ │ │ + rsbeq lr, fp, r4, lsl #23 │ │ │ │ + addeq r0, r0, ip, lsl #16 │ │ │ │ + rsbeq lr, fp, r8, ror #24 │ │ │ │ + rsbeq lr, fp, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 32e19c │ │ │ │ ldr r2, [pc, #320] @ 32e1a0 │ │ │ │ ldr r1, [pc, #320] @ 32e1a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a30 │ │ │ │ + bl 754a38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e0e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a40 │ │ │ │ + bl 754a48 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32e154 │ │ │ │ bl 24a088 │ │ │ │ cmp r0, #7 │ │ │ │ bls 32e178 │ │ │ │ ldr r1, [pc, #164] @ 32e1a8 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -235020,41 +235020,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 32e1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32e1bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - addeq r0, r0, ip, lsl #15 │ │ │ │ - strheq sl, [sl], #-52 @ 0xffffffcc @ │ │ │ │ - ldrheq r4, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x00734f90 │ │ │ │ - rsbseq r4, r3, ip, lsr pc │ │ │ │ - addeq r0, r0, ip, ror #12 │ │ │ │ - rsbeq lr, fp, r8, lsr #21 │ │ │ │ - rsbeq lr, fp, r0, ror #21 │ │ │ │ + umulleq r0, r0, ip, r7 @ │ │ │ │ + rsbeq sl, sl, r4, asr #7 │ │ │ │ + rsbseq r4, r3, ip, asr #3 │ │ │ │ + rsbseq r4, r3, r0, lsr #31 │ │ │ │ + rsbseq r4, r3, ip, asr #30 │ │ │ │ + addeq r0, r0, ip, ror r6 │ │ │ │ + strheq lr, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + strdeq lr, [fp], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #184] @ 32e2a0 │ │ │ │ ldr r2, [pc, #184] @ 32e2a4 │ │ │ │ ldr r1, [pc, #184] @ 32e2a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248ce4 │ │ │ │ @@ -235085,17 +235085,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, r4, lsl #12 │ │ │ │ - rsbeq sl, sl, r8, lsr #4 │ │ │ │ - rsbseq r4, r3, ip, lsr #32 │ │ │ │ + addeq r0, r0, r4, lsl r6 │ │ │ │ + rsbeq sl, sl, r8, lsr r2 │ │ │ │ + rsbseq r4, r3, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e310 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e314 │ │ │ │ @@ -235103,27 +235103,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r4, lsr #10 │ │ │ │ - rsbeq sl, sl, r4, asr #2 │ │ │ │ - rsbseq r3, r3, ip, asr #30 │ │ │ │ + addeq r0, r0, r4, lsr r5 │ │ │ │ + rsbeq sl, sl, r4, asr r1 │ │ │ │ + rsbseq r3, r3, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e380 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e384 │ │ │ │ @@ -235131,53 +235131,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008004b4 │ │ │ │ - ldrdeq sl, [sl], #-4 @ │ │ │ │ - ldrsbeq r3, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r0, r0, r4, asr #9 │ │ │ │ + rsbeq sl, sl, r4, ror #1 │ │ │ │ + rsbseq r3, r3, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e3e8 │ │ │ │ ldr r2, [pc, #68] @ 32e3ec │ │ │ │ ldr r1, [pc, #68] @ 32e3f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r8, asr #8 │ │ │ │ - rsbeq sl, sl, r8, rrx │ │ │ │ - rsbseq r3, r3, r0, ror lr │ │ │ │ + addeq r0, r0, r8, asr r4 │ │ │ │ + rsbeq sl, sl, r8, ror r0 │ │ │ │ + rsbseq r3, r3, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e458 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e45c │ │ │ │ @@ -235185,79 +235185,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r0, [r0], ip │ │ │ │ - strdeq r9, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r3, r3, r4, lsl #28 │ │ │ │ + addeq r0, r0, ip, ror #7 │ │ │ │ + rsbeq sl, sl, ip │ │ │ │ + rsbseq r3, r3, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e4c0 │ │ │ │ ldr r2, [pc, #68] @ 32e4c4 │ │ │ │ ldr r1, [pc, #68] @ 32e4c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x006a9f90 │ │ │ │ - @ instruction: 0x00733d98 │ │ │ │ + addeq r0, r0, r0, lsl #7 │ │ │ │ + rsbeq r9, sl, r0, lsr #31 │ │ │ │ + rsbseq r3, r3, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e528 │ │ │ │ ldr r2, [pc, #68] @ 32e52c │ │ │ │ ldr r1, [pc, #68] @ 32e530 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r8, lsl #6 │ │ │ │ - rsbeq r9, sl, r8, lsr #30 │ │ │ │ - rsbseq r3, r3, r0, lsr sp │ │ │ │ + addeq r0, r0, r8, lsl r3 │ │ │ │ + rsbeq r9, sl, r8, lsr pc │ │ │ │ + rsbseq r3, r3, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e598 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e59c │ │ │ │ @@ -235265,79 +235265,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r0, r0, ip, r2 @ │ │ │ │ - strheq r9, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r3, r3, r4, asr #25 │ │ │ │ + addeq r0, r0, ip, lsr #5 │ │ │ │ + rsbeq r9, sl, ip, asr #29 │ │ │ │ + ldrsbeq r3, [r3], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e600 │ │ │ │ ldr r2, [pc, #68] @ 32e604 │ │ │ │ ldr r1, [pc, #68] @ 32e608 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r0, lsr r2 │ │ │ │ - rsbeq r9, sl, r0, asr lr │ │ │ │ - rsbseq r3, r3, r8, asr ip │ │ │ │ + addeq r0, r0, r0, asr #4 │ │ │ │ + rsbeq r9, sl, r0, ror #28 │ │ │ │ + rsbseq r3, r3, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e668 │ │ │ │ ldr r2, [pc, #68] @ 32e66c │ │ │ │ ldr r1, [pc, #68] @ 32e670 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r8, asr #3 │ │ │ │ - rsbeq r9, sl, r8, ror #27 │ │ │ │ - ldrsheq r3, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq r0, [r0], r8 │ │ │ │ + strdeq r9, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, r3, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e6d8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e6dc │ │ │ │ @@ -235345,160 +235345,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, ip, asr r1 │ │ │ │ - rsbeq r9, sl, ip, ror sp │ │ │ │ - rsbseq r3, r3, r4, lsl #23 │ │ │ │ + addeq r0, r0, ip, ror #2 │ │ │ │ + rsbeq r9, sl, ip, lsl #27 │ │ │ │ + @ instruction: 0x00733b94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e740 │ │ │ │ ldr r2, [pc, #68] @ 32e744 │ │ │ │ ldr r1, [pc, #68] @ 32e748 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r0, [r0], r0 @ │ │ │ │ - rsbeq r9, sl, r0, lsl sp │ │ │ │ - rsbseq r3, r3, r8, lsl fp │ │ │ │ + addeq r0, r0, r0, lsl #2 │ │ │ │ + rsbeq r9, sl, r0, lsr #26 │ │ │ │ + rsbseq r3, r3, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #332] @ 32e8c4 │ │ │ │ ldr r2, [pc, #332] @ 32e8c8 │ │ │ │ ldr r1, [pc, #332] @ 32e8cc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 32e854 │ │ │ │ ldr r0, [pc, #292] @ 32e8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r1, [pc, #284] @ 32e8d4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 756ab4 │ │ │ │ + bl 756abc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32e7f4 │ │ │ │ ldr r1, [pc, #256] @ 32e8d8 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 756e64 │ │ │ │ + bl 756e6c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 32e81c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7551ec │ │ │ │ + bl 7551f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 758a58 │ │ │ │ + bl 758a60 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ ldr r1, [pc, #168] @ 32e8dc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 756c70 │ │ │ │ + bl 756c78 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32e868 │ │ │ │ mov r4, #0 │ │ │ │ b 32e7f4 │ │ │ │ ldr r0, [pc, #132] @ 32e8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ mov r5, r0 │ │ │ │ b 32e7d0 │ │ │ │ ldr r2, [pc, #116] @ 32e8e4 │ │ │ │ ldr r1, [pc, #116] @ 32e8e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 32e8ec │ │ │ │ ldr r3, [pc, #104] @ 32e8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ - bl 75a098 │ │ │ │ + bl 75a0a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e84c │ │ │ │ ldr r1, [pc, #72] @ 32e8f4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ mov r4, r0 │ │ │ │ b 32e7f4 │ │ │ │ - addeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x006a9c98 │ │ │ │ - rsbseq r3, r3, r0, lsr #21 │ │ │ │ - strdeq lr, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - strdeq lr, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrheq sp, [r4], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x006be49c │ │ │ │ - rsbeq lr, fp, r8, ror #8 │ │ │ │ - rsbseq pc, pc, r0, lsl #31 │ │ │ │ - rsbeq fp, sl, r0, asr sp │ │ │ │ - strheq lr, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r0, r0, r4, lsl #1 │ │ │ │ + rsbeq r9, sl, r8, lsr #25 │ │ │ │ + ldrheq r3, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, fp, r8, lsl #10 │ │ │ │ + rsbeq lr, fp, ip, lsl #10 │ │ │ │ + rsbseq sp, r4, r4, asr #11 │ │ │ │ + rsbeq lr, fp, ip, lsr #9 │ │ │ │ + rsbeq lr, fp, r8, ror r4 │ │ │ │ + @ instruction: 0x007fff90 │ │ │ │ + rsbeq fp, sl, r0, ror #26 │ │ │ │ + rsbeq lr, fp, r0, asr #7 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r6, fp, ip, lsr #12 │ │ │ │ + rsbeq r6, fp, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e960 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e964 │ │ │ │ @@ -235506,55 +235506,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq pc, [pc], #-232 @ │ │ │ │ - strdeq r9, [sl], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r3, r3, r0, lsl #18 │ │ │ │ + rsbseq pc, pc, r8, ror #29 │ │ │ │ + rsbeq r9, sl, r8, lsl #22 │ │ │ │ + rsbseq r3, r3, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32e9cc │ │ │ │ ldr r2, [pc, #72] @ 32e9d0 │ │ │ │ ldr r1, [pc, #72] @ 32e9d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r8, ror #28 │ │ │ │ - rsbeq r9, sl, r8, lsl #21 │ │ │ │ - @ instruction: 0x00733890 │ │ │ │ + rsbseq pc, pc, r8, ror lr @ │ │ │ │ + @ instruction: 0x006a9a98 │ │ │ │ + rsbseq r3, r3, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32ea40 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32ea44 │ │ │ │ @@ -235562,55 +235562,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq pc, [pc], #-216 @ │ │ │ │ - rsbeq r9, sl, r8, lsl sl │ │ │ │ - rsbseq r3, r3, r0, lsr #16 │ │ │ │ + rsbseq pc, pc, r8, lsl #28 │ │ │ │ + rsbeq r9, sl, r8, lsr #20 │ │ │ │ + rsbseq r3, r3, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32eaac │ │ │ │ ldr r2, [pc, #72] @ 32eab0 │ │ │ │ ldr r1, [pc, #72] @ 32eab4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, r8, lsl #27 │ │ │ │ - rsbeq r9, sl, r8, lsr #19 │ │ │ │ - ldrheq r3, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x007ffd98 │ │ │ │ + strheq r9, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r3, r3, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32eb24 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 32eb28 │ │ │ │ @@ -235618,29 +235618,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, pc, r8, lsl sp @ │ │ │ │ - rsbeq r9, sl, r8, lsr r9 │ │ │ │ - rsbseq r3, r3, r0, asr #14 │ │ │ │ + rsbseq pc, pc, r8, lsr #26 │ │ │ │ + rsbeq r9, sl, r8, asr #18 │ │ │ │ + rsbseq r3, r3, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 32ec00 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -235656,26 +235656,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #124] @ 32ec14 │ │ │ │ ldr r3, [pc, #124] @ 32ec18 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 918f6c │ │ │ │ + bl 918f74 │ │ │ │ ldr r2, [pc, #88] @ 32ec1c │ │ │ │ ldr r3, [pc, #64] @ 32ec08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235685,19 +235685,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, r8, lsr #25 │ │ │ │ + ldrheq pc, [pc], #-200 @ │ │ │ │ @ instruction: 0x0097bfb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r3, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r9, sl, r4, lsr #17 │ │ │ │ + rsbseq r3, r3, r4, asr #13 │ │ │ │ + strheq r9, [sl], #-132 @ 0xffffff7c @ │ │ │ │ addseq fp, r7, ip, ror pc │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq fp, r7, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -235717,24 +235717,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 978824 │ │ │ │ + bl 97882c │ │ │ │ ldr r2, [pc, #80] @ 32ed00 │ │ │ │ ldr r3, [pc, #64] @ 32ecf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235744,19 +235744,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrheq pc, [pc], #-184 @ │ │ │ │ + rsbseq pc, pc, r8, asr #23 │ │ │ │ addseq fp, r7, r8, asr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, r4, asr #11 │ │ │ │ - strheq r9, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsbeq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, sl, r4, asr #15 │ │ │ │ addseq fp, r7, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 32eddc │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -235774,24 +235774,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978824 │ │ │ │ + bl 97882c │ │ │ │ ldr r2, [pc, #92] @ 32edf0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 32ede4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235804,19 +235804,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq pc, [pc], #-164 @ │ │ │ │ + rsbseq pc, pc, r4, ror #21 │ │ │ │ addseq fp, r7, r4, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, r0, ror #9 │ │ │ │ - ldrdeq r9, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsheq r3, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, sl, r0, ror #13 │ │ │ │ addseq fp, r7, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 32eedc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -235834,31 +235834,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 910bd0 │ │ │ │ + bl 910bd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ee98 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 255198 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 910688 │ │ │ │ + bl 910690 │ │ │ │ ldr r2, [pc, #80] @ 32eef0 │ │ │ │ ldr r3, [pc, #64] @ 32eee4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235868,19 +235868,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, r4, ror #19 │ │ │ │ + ldrsheq pc, [pc], #-148 @ │ │ │ │ @ instruction: 0x0097bcf4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r9, sl, r0, ror #11 │ │ │ │ + rsbseq r3, r3, r0, lsl #8 │ │ │ │ + strdeq r9, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ addseq fp, r7, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef40 │ │ │ │ ldr r2, [pc, #52] @ 32ef44 │ │ │ │ @@ -235888,221 +235888,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r0, ror #17 │ │ │ │ - rsbeq r9, sl, r0, lsl #10 │ │ │ │ - rsbseq r3, r3, r8, lsl #6 │ │ │ │ + ldrsheq pc, [pc], #-128 @ │ │ │ │ + rsbeq r9, sl, r0, lsl r5 │ │ │ │ + rsbseq r3, r3, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef98 │ │ │ │ ldr r2, [pc, #52] @ 32ef9c │ │ │ │ ldr r1, [pc, #52] @ 32efa0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r8, lsl #17 │ │ │ │ - rsbeq r9, sl, r8, lsr #9 │ │ │ │ - ldrheq r3, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x007ff898 │ │ │ │ + strheq r9, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, r3, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32eff0 │ │ │ │ ldr r2, [pc, #52] @ 32eff4 │ │ │ │ ldr r1, [pc, #52] @ 32eff8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r0, lsr r8 @ │ │ │ │ - rsbeq r9, sl, r0, asr r4 │ │ │ │ - rsbseq r3, r3, r8, asr r2 │ │ │ │ + rsbseq pc, pc, r0, asr #16 │ │ │ │ + rsbeq r9, sl, r0, ror #8 │ │ │ │ + rsbseq r3, r3, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f048 │ │ │ │ ldr r2, [pc, #52] @ 32f04c │ │ │ │ ldr r1, [pc, #52] @ 32f050 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - ldrsbeq pc, [pc], #-120 @ │ │ │ │ - strdeq r9, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r3, r3, r0, lsl #4 │ │ │ │ + rsbseq pc, pc, r8, ror #15 │ │ │ │ + rsbeq r9, sl, r8, lsl #8 │ │ │ │ + rsbseq r3, r3, r0, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f0a0 │ │ │ │ ldr r2, [pc, #52] @ 32f0a4 │ │ │ │ ldr r1, [pc, #52] @ 32f0a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r0, lsl #15 │ │ │ │ - rsbeq r9, sl, r0, lsr #7 │ │ │ │ - rsbseq r3, r3, r8, lsr #3 │ │ │ │ + @ instruction: 0x007ff790 │ │ │ │ + strheq r9, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r3, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f0f8 │ │ │ │ ldr r2, [pc, #52] @ 32f0fc │ │ │ │ ldr r1, [pc, #52] @ 32f100 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r8, lsr #14 │ │ │ │ - rsbeq r9, sl, r8, asr #6 │ │ │ │ - rsbseq r3, r3, r0, asr r1 │ │ │ │ + rsbseq pc, pc, r8, lsr r7 @ │ │ │ │ + rsbeq r9, sl, r8, asr r3 │ │ │ │ + rsbseq r3, r3, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f150 │ │ │ │ ldr r2, [pc, #52] @ 32f154 │ │ │ │ ldr r1, [pc, #52] @ 32f158 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - ldrsbeq pc, [pc], #-96 @ │ │ │ │ - strdeq r9, [sl], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsheq r3, [r3], #-8 @ │ │ │ │ + rsbseq pc, pc, r0, ror #13 │ │ │ │ + rsbeq r9, sl, r0, lsl #6 │ │ │ │ + rsbseq r3, r3, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f1a8 │ │ │ │ ldr r2, [pc, #52] @ 32f1ac │ │ │ │ ldr r1, [pc, #52] @ 32f1b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r8, ror r6 @ │ │ │ │ - @ instruction: 0x006a9298 │ │ │ │ - rsbseq r3, r3, r0, lsr #1 │ │ │ │ + rsbseq pc, pc, r8, lsl #13 │ │ │ │ + rsbeq r9, sl, r8, lsr #5 │ │ │ │ + ldrheq r3, [r3], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f200 │ │ │ │ ldr r2, [pc, #52] @ 32f204 │ │ │ │ ldr r1, [pc, #52] @ 32f208 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r0, lsr #12 │ │ │ │ - rsbeq r9, sl, r0, asr #4 │ │ │ │ - rsbseq r3, r3, r8, asr #32 │ │ │ │ + rsbseq pc, pc, r0, lsr r6 @ │ │ │ │ + rsbeq r9, sl, r0, asr r2 │ │ │ │ + rsbseq r3, r3, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 32f25c │ │ │ │ ldr r2, [pc, #56] @ 32f260 │ │ │ │ ldr r1, [pc, #56] @ 32f264 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ - rsbseq pc, pc, r8, asr #11 │ │ │ │ - rsbeq r9, sl, r8, ror #3 │ │ │ │ - ldrsheq r2, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq pc, [pc], #-88 @ │ │ │ │ + strdeq r9, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r3, r3, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 32f36c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -236119,30 +236119,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 919380 │ │ │ │ + bl 919388 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f348 │ │ │ │ cmp r1, #0 │ │ │ │ beq 32f308 │ │ │ │ mov r0, r1 │ │ │ │ - bl 911f68 │ │ │ │ + bl 911f70 │ │ │ │ ldr r2, [pc, #112] @ 32f380 │ │ │ │ ldr r3, [pc, #96] @ 32f374 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236157,22 +236157,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 254874 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f308 │ │ │ │ - bl 911f68 │ │ │ │ + bl 911f70 │ │ │ │ b 32f308 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, r0, ror r5 @ │ │ │ │ + rsbseq pc, pc, r0, lsl #11 │ │ │ │ addseq fp, r7, r0, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r3, ip, ror pc │ │ │ │ - rsbeq r9, sl, ip, ror #2 │ │ │ │ + rsbseq r2, r3, ip, lsl #31 │ │ │ │ + rsbeq r9, sl, ip, ror r1 │ │ │ │ addseq fp, r7, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 32f4ec │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -236189,15 +236189,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #276] @ 32f500 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -236238,15 +236238,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 91968c │ │ │ │ + bl 919694 │ │ │ │ ldr r2, [pc, #88] @ 32f508 │ │ │ │ ldr r3, [pc, #64] @ 32f4f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236256,19 +236256,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, r4, asr r4 @ │ │ │ │ + rsbseq pc, pc, r4, ror #8 │ │ │ │ addseq fp, r7, r4, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r3, r0, ror #28 │ │ │ │ - rsbeq r9, sl, r0, asr r0 │ │ │ │ + rsbseq r2, r3, r0, ror lr │ │ │ │ + rsbeq r9, sl, r0, rrx │ │ │ │ addseq fp, r7, r8, lsr #14 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq fp, r7, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -236288,15 +236288,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -236314,17 +236314,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 32f588 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 910bd0 │ │ │ │ + bl 910bd8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 910688 │ │ │ │ + bl 910690 │ │ │ │ ldr r2, [pc, #84] @ 32f63c │ │ │ │ ldr r3, [pc, #68] @ 32f630 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236335,19 +236335,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, ip, asr #5 │ │ │ │ + ldrsbeq pc, [pc], #-44 @ │ │ │ │ @ instruction: 0x0097b5dc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r8, sl, r4, asr #29 │ │ │ │ + rsbseq r2, r3, r4, ror #25 │ │ │ │ + ldrdeq r8, [sl], #-228 @ 0xffffff1c @ │ │ │ │ addseq fp, r7, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 32f6b4 │ │ │ │ ldr r2, [pc, #92] @ 32f6b8 │ │ │ │ @@ -236355,32 +236355,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f698 │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b000 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007ff194 │ │ │ │ - strheq r8, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - ldrheq r2, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq pc, pc, r4, lsr #3 │ │ │ │ + rsbeq r8, sl, r4, asr #27 │ │ │ │ + rsbseq r2, r3, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f738 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f73c │ │ │ │ @@ -236388,32 +236388,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, r0, lsl r1 @ │ │ │ │ - rsbeq r8, sl, r0, lsr sp │ │ │ │ - rsbseq r2, r3, r8, lsr fp │ │ │ │ + rsbseq pc, pc, r0, lsr #2 │ │ │ │ + rsbeq r8, sl, r0, asr #26 │ │ │ │ + rsbseq r2, r3, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f7bc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f7c0 │ │ │ │ @@ -236421,32 +236421,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, ip, lsl #1 │ │ │ │ - rsbeq r8, sl, ip, lsr #25 │ │ │ │ - ldrheq r2, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x007ff09c │ │ │ │ + strheq r8, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r2, r3, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f840 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f844 │ │ │ │ @@ -236454,32 +236454,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, r8 │ │ │ │ - rsbeq r8, sl, r8, lsr #24 │ │ │ │ - rsbseq r2, r3, r0, lsr sl │ │ │ │ + rsbseq pc, pc, r8, lsl r0 @ │ │ │ │ + rsbeq r8, sl, r8, lsr ip │ │ │ │ + rsbseq r2, r3, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f8c4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f8c8 │ │ │ │ @@ -236487,32 +236487,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r4, lsl #31 │ │ │ │ - rsbeq r8, sl, r4, lsr #23 │ │ │ │ - rsbseq r2, r3, ip, lsr #19 │ │ │ │ + @ instruction: 0x007fef94 │ │ │ │ + strheq r8, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r2, [r3], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f948 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f94c │ │ │ │ @@ -236520,32 +236520,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r0, lsl #30 │ │ │ │ - rsbeq r8, sl, r0, lsr #22 │ │ │ │ - rsbseq r2, r3, r8, lsr #18 │ │ │ │ + rsbseq lr, pc, r0, lsl pc @ │ │ │ │ + rsbeq r8, sl, r0, lsr fp │ │ │ │ + rsbseq r2, r3, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f9cc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f9d0 │ │ │ │ @@ -236553,32 +236553,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, ip, ror lr @ │ │ │ │ - @ instruction: 0x006a8a9c │ │ │ │ - rsbseq r2, r3, r4, lsr #17 │ │ │ │ + rsbseq lr, pc, ip, lsl #29 │ │ │ │ + rsbeq r8, sl, ip, lsr #21 │ │ │ │ + ldrheq r2, [r3], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32fa50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32fa54 │ │ │ │ @@ -236586,32 +236586,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq lr, [pc], #-216 @ │ │ │ │ - rsbeq r8, sl, r8, lsl sl │ │ │ │ - rsbseq r2, r3, r0, lsr #16 │ │ │ │ + rsbseq lr, pc, r8, lsl #28 │ │ │ │ + rsbeq r8, sl, r8, lsr #20 │ │ │ │ + rsbseq r2, r3, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32fad4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32fad8 │ │ │ │ @@ -236619,32 +236619,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 248ce4 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq lr, pc, r4, ror sp @ │ │ │ │ - @ instruction: 0x006a8994 │ │ │ │ - @ instruction: 0x0073279c │ │ │ │ + rsbseq lr, pc, r4, lsl #27 │ │ │ │ + rsbeq r8, sl, r4, lsr #19 │ │ │ │ + rsbseq r2, r3, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 32fb70 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -236653,15 +236653,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 524d50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fb50 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -236673,32 +236673,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, pc, ip, ror #25 │ │ │ │ - rsbseq r2, r3, r0, lsl r7 │ │ │ │ - rsbeq r8, sl, r8, lsl #18 │ │ │ │ + ldrsheq lr, [pc], #-204 @ │ │ │ │ + rsbseq r2, r3, r0, lsr #14 │ │ │ │ + rsbeq r8, sl, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 32fc34 │ │ │ │ ldr r2, [pc, #160] @ 32fc38 │ │ │ │ ldr r1, [pc, #160] @ 32fc3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248ce4 │ │ │ │ @@ -236722,17 +236722,17 @@ │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248ce4 │ │ │ │ - rsbseq lr, pc, r8, asr ip @ │ │ │ │ - rsbeq r8, sl, r8, ror r8 │ │ │ │ - rsbseq r2, r3, r0, lsl #13 │ │ │ │ + rsbseq lr, pc, r8, ror #24 │ │ │ │ + rsbeq r8, sl, r8, lsl #17 │ │ │ │ + @ instruction: 0x00732690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 32fd44 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -236741,15 +236741,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 32fd4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #196] @ 32fd50 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fcf4 │ │ │ │ @@ -236781,30 +236781,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x007feb98 │ │ │ │ - ldrheq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, sl, ip, lsr #15 │ │ │ │ - rsbseq r6, r3, ip, asr #20 │ │ │ │ - rsbeq sp, fp, r4, lsl #2 │ │ │ │ - strdeq ip, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq ip, fp, ip, lsr #30 │ │ │ │ + rsbseq lr, pc, r8, lsr #23 │ │ │ │ + rsbseq r2, r3, r4, asr #11 │ │ │ │ + strheq r8, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r6, r3, ip, asr sl │ │ │ │ + rsbeq sp, fp, r4, lsl r1 │ │ │ │ + rsbeq sp, fp, r8 │ │ │ │ + rsbeq ip, fp, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 32fedc │ │ │ │ ldr ip, [pc, #356] @ 32fee0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -236831,39 +236831,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 918f6c │ │ │ │ + bl 918f74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe88 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe54 │ │ │ │ mov r1, r4 │ │ │ │ bl 535df4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fe50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 911f0c │ │ │ │ + bl 911f14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 32fe94 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe78 │ │ │ │ mov r1, r4 │ │ │ │ bl 535df4 │ │ │ │ @@ -236873,15 +236873,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 32e1c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 249704 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #92] @ 32fef8 │ │ │ │ ldr r3, [pc, #64] @ 32fee0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236896,17 +236896,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r7, ip, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r7, r4, ror sp │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r8, sl, r8, asr #12 │ │ │ │ - rsbseq lr, pc, r4, lsr #20 │ │ │ │ - rsbseq r2, r3, r0, asr r4 │ │ │ │ + rsbeq r8, sl, r8, asr r6 │ │ │ │ + rsbseq lr, pc, r4, lsr sl @ │ │ │ │ + rsbseq r2, r3, r0, ror #8 │ │ │ │ addseq sl, r7, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 330190 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -236923,15 +236923,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -237047,15 +237047,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 919380 │ │ │ │ + bl 919388 │ │ │ │ ldr r2, [pc, #88] @ 3301ac │ │ │ │ ldr r3, [pc, #64] @ 330198 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237065,19 +237065,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq lr, [pc], #-140 @ │ │ │ │ + rsbseq lr, pc, ip, ror #17 │ │ │ │ addseq sl, r7, ip, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r3, r8, ror #5 │ │ │ │ - ldrdeq r8, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq r2, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r8, sl, r8, ror #9 │ │ │ │ addseq sl, r7, r8, ror #22 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq sl, r7, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -237097,24 +237097,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 330428 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 24b210 │ │ │ │ @@ -237140,20 +237140,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 330438 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7594fc │ │ │ │ + bl 759504 │ │ │ │ ldr r2, [pc, #372] @ 33043c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759d60 │ │ │ │ + bl 759d68 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -237204,56 +237204,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 33044c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7594fc │ │ │ │ + bl 759504 │ │ │ │ ldr r2, [pc, #136] @ 330450 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 330454 │ │ │ │ - bl 759d60 │ │ │ │ + bl 759d68 │ │ │ │ ldr r3, [pc, #120] @ 330458 │ │ │ │ ldr r2, [pc, #120] @ 33045c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759388 │ │ │ │ + bl 759390 │ │ │ │ ldr r2, [pc, #96] @ 330460 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759d60 │ │ │ │ + bl 759d68 │ │ │ │ b 330278 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r8, lsr #12 │ │ │ │ + rsbseq lr, pc, r8, lsr r6 @ │ │ │ │ addseq sl, r7, r8, lsr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, sl, r0, lsr r2 │ │ │ │ - rsbseq r2, r3, r8, lsr r0 │ │ │ │ + rsbeq r8, sl, r0, asr #4 │ │ │ │ + rsbseq r2, r3, r8, asr #32 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq ip, fp, r4, lsl fp │ │ │ │ + rsbeq ip, fp, r4, lsr #22 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - strdeq ip, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq ip, fp, r8, lsl #22 │ │ │ │ addseq sl, r7, r0, asr #15 │ │ │ │ - rsbeq ip, fp, ip, lsl #19 │ │ │ │ + @ instruction: 0x006bc99c │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - rsbeq ip, fp, ip, ror #18 │ │ │ │ - rsbeq ip, fp, ip, lsl #19 │ │ │ │ + rsbeq ip, fp, ip, ror r9 │ │ │ │ + @ instruction: 0x006bc99c │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - rsbeq ip, fp, r0, lsl #19 │ │ │ │ + @ instruction: 0x006bc990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 330810 │ │ │ │ ldr ip, [pc, #916] @ 330814 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -237283,32 +237283,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 91968c │ │ │ │ + bl 919694 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330604 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 33082c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -237349,18 +237349,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 3305fc │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 911fc4 │ │ │ │ + bl 911fcc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #536] @ 330830 │ │ │ │ ldr r3, [pc, #504] @ 330814 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237412,15 +237412,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 330840 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330600 │ │ │ │ ldr r1, [pc, #308] @ 330844 │ │ │ │ ldr r3, [pc, #308] @ 330848 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 33084c │ │ │ │ @@ -237430,28 +237430,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 330850 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330600 │ │ │ │ ldr r3, [pc, #252] @ 330854 │ │ │ │ ldr ip, [pc, #252] @ 330858 │ │ │ │ ldr r1, [pc, #252] @ 33085c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 330860 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330600 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 330864 │ │ │ │ ldr r1, [pc, #212] @ 330868 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237460,15 +237460,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 330870 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330600 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 330874 │ │ │ │ ldr r1, [pc, #160] @ 330878 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237477,46 +237477,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 330880 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330600 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq sl, r7, r8, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r7, r0, ror r6 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq lr, pc, r8, lsr #6 │ │ │ │ - rsbeq r7, sl, r8, asr #30 │ │ │ │ - rsbseq r1, r3, ip, asr #26 │ │ │ │ + rsbseq lr, pc, r8, lsr r3 @ │ │ │ │ + rsbeq r7, sl, r8, asr pc │ │ │ │ + rsbseq r1, r3, ip, asr sp │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0x0097a4fc │ │ │ │ - rsbeq ip, fp, ip, lsr r7 │ │ │ │ - rsbseq lr, pc, r8, lsl r1 @ │ │ │ │ - rsbeq ip, fp, r4, asr #10 │ │ │ │ + rsbeq ip, fp, ip, asr #14 │ │ │ │ + rsbseq lr, pc, r8, lsr #2 │ │ │ │ + rsbeq ip, fp, r4, asr r5 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq ip, fp, r0, lsl #14 │ │ │ │ - ldrsbeq lr, [pc], #-4 @ │ │ │ │ - strdeq ip, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq ip, fp, r0, lsl r7 │ │ │ │ + rsbseq lr, pc, r4, ror #1 │ │ │ │ + rsbeq ip, fp, ip, lsl #10 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - @ instruction: 0x007fe090 │ │ │ │ - ldrdeq ip, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq ip, fp, r8, asr #9 │ │ │ │ + rsbseq lr, pc, r0, lsr #1 │ │ │ │ + rsbeq ip, fp, r0, ror #15 │ │ │ │ + ldrdeq ip, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - strheq ip, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq ip, fp, ip, lsl #9 │ │ │ │ - rsbseq lr, pc, r0, asr r0 @ │ │ │ │ + rsbeq ip, fp, r0, asr #13 │ │ │ │ + @ instruction: 0x006bc49c │ │ │ │ + rsbseq lr, pc, r0, rrx │ │ │ │ muleq r0, r3, r2 │ │ │ │ - ldrdeq ip, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq ip, fp, r8, asr #8 │ │ │ │ - rsbseq lr, pc, ip │ │ │ │ + rsbeq ip, fp, r4, ror #13 │ │ │ │ + rsbeq ip, fp, r8, asr r4 │ │ │ │ + rsbseq lr, pc, ip, lsl r0 @ │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00330884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237544,27 +237544,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 330980 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 330968 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ - bl 754a50 │ │ │ │ + bl 754a1c │ │ │ │ + bl 754a58 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 330968 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754238 │ │ │ │ + bl 754240 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 330924 │ │ │ │ @@ -237577,31 +237577,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r8, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r8, fp, ip, asr #13 │ │ │ │ │ │ │ │ 00330984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 754a50 │ │ │ │ + bl 754a58 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3309f4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754238 │ │ │ │ + bl 754240 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3309b0 │ │ │ │ @@ -237622,25 +237622,25 @@ │ │ │ │ 00330a0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #300] @ 330b5c │ │ │ │ ldr r2, [pc, #300] @ 330b60 │ │ │ │ ldr r1, [pc, #300] @ 330b64 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 330b38 │ │ │ │ @@ -237669,15 +237669,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 24b030 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 330ae8 │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 24b210 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -237700,38 +237700,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrheq sp, [pc], #-220 @ │ │ │ │ - rsbeq r7, sl, r0, ror #19 │ │ │ │ - rsbseq r1, r3, r8, ror #15 │ │ │ │ + rsbseq sp, pc, ip, asr #27 │ │ │ │ + strdeq r7, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsheq r1, [r3], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 00330b68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 3311c8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #1584] @ 3311cc │ │ │ │ ldr r1, [pc, #1584] @ 3311d0 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 331148 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3311ac │ │ │ │ @@ -237947,40 +237947,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 3311e0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 330ed0 │ │ │ │ ldr r3, [pc, #676] @ 3311e4 │ │ │ │ ldr ip, [pc, #676] @ 3311e8 │ │ │ │ ldr r1, [pc, #676] @ 3311ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 3311f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 330ed0 │ │ │ │ ldr r3, [pc, #644] @ 3311f4 │ │ │ │ ldr ip, [pc, #644] @ 3311f8 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 3311fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237992,15 +237992,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 33120c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238012,15 +238012,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33121c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238032,15 +238032,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 33122c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238052,15 +238052,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238072,15 +238072,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 331248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238089,80 +238089,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 331250 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 331254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 330ed0 │ │ │ │ ldr r3, [pc, #224] @ 331258 │ │ │ │ ldr r4, [pc, #224] @ 33125c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 331260 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 331264 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 330ed0 │ │ │ │ ldr r1, [pc, #180] @ 331268 │ │ │ │ ldr r0, [pc, #180] @ 33126c │ │ │ │ ldr r2, [pc, #180] @ 331270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq sp, pc, r4, ror #24 │ │ │ │ - rsbeq r7, sl, r8, ror r8 │ │ │ │ - rsbseq r1, r3, ip, ror r6 │ │ │ │ - rsbseq sp, pc, r0, ror #17 │ │ │ │ - rsbeq ip, fp, r4, ror #2 │ │ │ │ - rsbeq fp, fp, r0, lsl sp │ │ │ │ + rsbseq sp, pc, r4, ror ip @ │ │ │ │ + rsbeq r7, sl, r8, lsl #17 │ │ │ │ + rsbseq r1, r3, ip, lsl #13 │ │ │ │ + ldrsheq sp, [pc], #-128 @ │ │ │ │ + rsbeq ip, fp, r4, ror r1 │ │ │ │ + rsbeq fp, fp, r0, lsr #26 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq sp, pc, r8, lsr #17 │ │ │ │ - rsbeq ip, fp, ip, asr #32 │ │ │ │ - rsbeq fp, fp, r4, ror #25 │ │ │ │ + ldrheq sp, [pc], #-136 @ │ │ │ │ + rsbeq ip, fp, ip, asr r0 │ │ │ │ + strdeq fp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ muleq r0, sp, r3 │ │ │ │ - rsbseq sp, pc, r4, ror r8 @ │ │ │ │ - rsbeq ip, fp, r8, lsr #32 │ │ │ │ - strheq fp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq sp, pc, r4, lsr #16 │ │ │ │ - strdeq fp, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, fp, r0, ror #24 │ │ │ │ + rsbseq sp, pc, r4, lsl #17 │ │ │ │ + rsbeq ip, fp, r8, lsr r0 │ │ │ │ + rsbeq fp, fp, r4, asr #25 │ │ │ │ + rsbseq sp, pc, r4, lsr r8 @ │ │ │ │ + rsbeq ip, fp, r4 │ │ │ │ + rsbeq fp, fp, r0, ror ip │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - ldrsbeq sp, [pc], #-116 @ │ │ │ │ - rsbeq fp, fp, r0, asr #31 │ │ │ │ - rsbeq fp, fp, r0, lsl ip │ │ │ │ + rsbseq sp, pc, r4, ror #15 │ │ │ │ + ldrdeq fp, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq fp, fp, r0, lsr #24 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbseq sp, pc, r4, lsl #15 │ │ │ │ - rsbeq fp, fp, ip, lsl #31 │ │ │ │ - rsbeq fp, fp, r0, asr #23 │ │ │ │ + @ instruction: 0x007fd794 │ │ │ │ + @ instruction: 0x006bbf9c │ │ │ │ + ldrdeq fp, [fp], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbseq sp, pc, r4, lsr r7 @ │ │ │ │ - rsbeq fp, fp, r8, asr pc │ │ │ │ - rsbeq fp, fp, r4, ror fp │ │ │ │ - rsbseq sp, pc, r4, ror #13 │ │ │ │ - rsbeq fp, fp, r4, lsr #30 │ │ │ │ - rsbeq fp, fp, r0, lsr #22 │ │ │ │ + rsbseq sp, pc, r4, asr #14 │ │ │ │ + rsbeq fp, fp, r8, ror #30 │ │ │ │ + rsbeq fp, fp, r4, lsl #23 │ │ │ │ + ldrsheq sp, [pc], #-100 @ │ │ │ │ + rsbeq fp, fp, r4, lsr pc │ │ │ │ + rsbeq fp, fp, r0, lsr fp │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - strdeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq fp, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #28 │ │ │ │ + rsbeq fp, fp, ip, ror #21 │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq sp, pc, ip, ror #12 │ │ │ │ - rsbeq fp, fp, r4, asr #29 │ │ │ │ - rsbeq fp, fp, r0, lsr #21 │ │ │ │ + rsbseq sp, pc, ip, ror r6 @ │ │ │ │ + ldrdeq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + strheq fp, [fp], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq fp, fp, ip, ror sl │ │ │ │ - rsbeq fp, fp, r0, asr #27 │ │ │ │ + rsbeq fp, fp, ip, lsl #21 │ │ │ │ + ldrdeq fp, [fp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 00331274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238170,25 +238170,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3312c4 │ │ │ │ ldr r2, [pc, #52] @ 3312c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 759454 │ │ │ │ + bl 75945c │ │ │ │ ldr r2, [pc, #28] @ 3312cc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 759f34 │ │ │ │ - strdeq pc, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + b 759f3c │ │ │ │ + rsbeq pc, sl, r0, lsl #16 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - strdeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #28 │ │ │ │ │ │ │ │ 003312d0 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003312d8 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -238228,22 +238228,22 @@ │ │ │ │ bl 58e25c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 331378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ - rsbeq fp, fp, r4, ror sp │ │ │ │ + rsbeq fp, fp, r4, lsl #27 │ │ │ │ │ │ │ │ 0033137c : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331394 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -238282,23 +238282,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #2840] @ 331f48 │ │ │ │ ldr r1, [pc, #2840] @ 331f4c │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5c8860 │ │ │ │ ldr r3, [pc, #2804] @ 331f50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238312,15 +238312,15 @@ │ │ │ │ beq 3316e0 │ │ │ │ ldr r3, [pc, #2764] @ 331f58 │ │ │ │ ldr r1, [pc, #2764] @ 331f5c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 75753c │ │ │ │ + bl 757544 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 33178c │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3314d0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -238333,42 +238333,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33173c │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3315c8 │ │ │ │ ldr r7, [pc, #2672] @ 331f60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 331f64 │ │ │ │ ldr r1, [pc, #2660] @ 331f68 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 754a50 │ │ │ │ + bl 754a58 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 331578 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 331558 │ │ │ │ b 331efc │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331cd4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754238 │ │ │ │ + bl 754240 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331548 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 331cd4 │ │ │ │ ldr r5, [pc, #2540] @ 331f6c │ │ │ │ @@ -238377,77 +238377,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331f18 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3315c8 │ │ │ │ ldr r0, [pc, #2488] @ 331f78 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331648 │ │ │ │ ldr r0, [pc, #2464] @ 331f7c │ │ │ │ ldr r2, [pc, #2464] @ 331f80 │ │ │ │ ldr r1, [pc, #2464] @ 331f84 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 331f88 │ │ │ │ ldr r1, [pc, #2428] @ 331f8c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 331f90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753f14 │ │ │ │ ldr r1, [pc, #2400] @ 331f94 │ │ │ │ ldr r0, [pc, #2400] @ 331f98 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 753f0c │ │ │ │ + bl 753f14 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #2372] @ 331f9c │ │ │ │ ldr r2, [pc, #2372] @ 331fa0 │ │ │ │ ldr r1, [pc, #2372] @ 331fa4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 331fa8 │ │ │ │ - bl 754780 │ │ │ │ - bl 72cd44 │ │ │ │ + bl 754788 │ │ │ │ + bl 72cd4c │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 74e854 │ │ │ │ + bl 74e85c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #2312] @ 331fac │ │ │ │ ldr r3, [pc, #2192] @ 331f38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238466,17 +238466,17 @@ │ │ │ │ beq 3314ac │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3314ac │ │ │ │ bl 332bf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3314ac │ │ │ │ - bl 758a58 │ │ │ │ + bl 758a60 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 755e04 │ │ │ │ + bl 755e0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 331dc0 │ │ │ │ ldr r3, [pc, #2192] @ 331fb0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -238495,46 +238495,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 331fb8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 331fbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 33169c │ │ │ │ ldr r3, [pc, #2092] @ 331fc0 │ │ │ │ ldr ip, [pc, #2092] @ 331fc4 │ │ │ │ ldr r1, [pc, #2092] @ 331fc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 331fcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 33177c │ │ │ │ mov r0, #0 │ │ │ │ bl 249194 │ │ │ │ ldr r7, [pc, #2052] @ 331fd0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #2036] @ 331fd4 │ │ │ │ ldr r1, [pc, #2036] @ 331fd8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -238697,25 +238697,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 248888 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 3314d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #1364] @ 332000 │ │ │ │ ldr r2, [pc, #1364] @ 332004 │ │ │ │ ldr r1, [pc, #1364] @ 332008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 331ffc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -238780,18 +238780,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249488 │ │ │ │ b 331940 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 332010 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r0, [pc, #1052] @ 332014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ b 331a84 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 331a60 │ │ │ │ mov r1, #0 │ │ │ │ b 331c34 │ │ │ │ @@ -238810,15 +238810,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 331c18 │ │ │ │ ldr r0, [pc, #952] @ 332018 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r1, [pc, #932] @ 33201c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249488 │ │ │ │ b 331a08 │ │ │ │ @@ -238839,69 +238839,69 @@ │ │ │ │ b 331984 │ │ │ │ ldr r1, [pc, #868] @ 33202c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249488 │ │ │ │ b 331958 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 701068 │ │ │ │ + bl 701070 │ │ │ │ ldr r3, [pc, #844] @ 332030 │ │ │ │ ldr ip, [pc, #844] @ 332034 │ │ │ │ ldr r1, [pc, #844] @ 332038 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 33203c │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 331e0c │ │ │ │ ldr r1, [pc, #792] @ 332040 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331da4 │ │ │ │ ldr sl, [pc, #764] @ 332044 │ │ │ │ ldr r9, [pc, #764] @ 332048 │ │ │ │ ldr r7, [pc, #764] @ 33204c │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 701068 │ │ │ │ + bl 701070 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 331d5c │ │ │ │ ldr r1, [pc, #676] @ 332050 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ mov r0, fp │ │ │ │ bl 248ce4 │ │ │ │ b 33177c │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 332054 │ │ │ │ ldr r2, [pc, #648] @ 332058 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -238909,29 +238909,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 332060 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [pc, #616] @ 332064 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ b 33177c │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 701068 │ │ │ │ + bl 701070 │ │ │ │ ldr r1, [pc, #588] @ 332068 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ b 331db4 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -238959,22 +238959,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 331b9c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 332070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r1, [pc, #396] @ 332074 │ │ │ │ ldr r0, [pc, #396] @ 332078 │ │ │ │ ldr r2, [pc, #396] @ 33207c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -238994,113 +238994,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r9, r7, r4, asr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r7, ip, lsl r7 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - ldrsbeq sp, [pc], #-48 @ │ │ │ │ - rsbeq r6, sl, r8, ror #31 │ │ │ │ - ldrsheq r0, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sp, pc, r0, ror #7 │ │ │ │ + strdeq r6, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r0, r3, r0, lsl #28 │ │ │ │ andeq r1, r0, r0, ror #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - ldrsheq sl, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq sp, [pc], #-44 @ │ │ │ │ - rsbeq r6, sl, r8, lsl pc │ │ │ │ - rsbseq r0, r3, r0, lsr #26 │ │ │ │ - rsbseq sp, pc, ip, ror #4 │ │ │ │ - rsbeq r6, sl, r0, ror #29 │ │ │ │ - rsbseq r5, r3, r8, lsr r1 │ │ │ │ - @ instruction: 0x006bbf90 │ │ │ │ - rsbseq sp, pc, r0, lsl r2 @ │ │ │ │ - rsbeq r6, sl, r4, lsr lr │ │ │ │ - rsbseq r0, r3, ip, lsr ip │ │ │ │ - rsbseq r7, r4, r4, ror #6 │ │ │ │ - rsbeq fp, fp, r0, ror #30 │ │ │ │ - strheq r6, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq fp, fp, r8, asr #30 │ │ │ │ - rsbeq r6, fp, ip, asr #3 │ │ │ │ - @ instruction: 0x007fd194 │ │ │ │ - rsbeq fp, fp, ip, asr #11 │ │ │ │ - ldrsbeq r0, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sl, r4, ip, lsl #18 │ │ │ │ + rsbseq sp, pc, ip, lsl #6 │ │ │ │ + rsbeq r6, sl, r8, lsr #30 │ │ │ │ + rsbseq r0, r3, r0, lsr sp │ │ │ │ + rsbseq sp, pc, ip, ror r2 @ │ │ │ │ + strdeq r6, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r5, r3, r8, asr #2 │ │ │ │ + rsbeq fp, fp, r0, lsr #31 │ │ │ │ + rsbseq sp, pc, r0, lsr #4 │ │ │ │ + rsbeq r6, sl, r4, asr #28 │ │ │ │ + rsbseq r0, r3, ip, asr #24 │ │ │ │ + rsbseq r7, r4, r4, ror r3 │ │ │ │ + rsbeq fp, fp, r0, ror pc │ │ │ │ + rsbeq r6, fp, r8, asr #23 │ │ │ │ + rsbeq fp, fp, r8, asr pc │ │ │ │ + ldrdeq r6, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, pc, r4, lsr #3 │ │ │ │ + ldrdeq fp, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r0, r5, ip, ror #15 │ │ │ │ muleq r0, r3, r6 │ │ │ │ addseq r9, r7, r0, ror r4 │ │ │ │ adceq fp, r4, r0, lsr r1 │ │ │ │ - rsbeq fp, fp, ip, lsr #19 │ │ │ │ - rsbeq fp, fp, ip, asr #9 │ │ │ │ + strheq fp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq fp, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, fp, asr #12 │ │ │ │ - rsbseq sp, pc, r4, asr r0 @ │ │ │ │ - @ instruction: 0x006bb99c │ │ │ │ - @ instruction: 0x006bb490 │ │ │ │ + rsbseq sp, pc, r4, rrx │ │ │ │ + rsbeq fp, fp, ip, lsr #19 │ │ │ │ + rsbeq fp, fp, r0, lsr #9 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - rsbseq sp, pc, r8, lsr #32 │ │ │ │ - rsbeq r6, sl, r8, lsr ip │ │ │ │ - rsbseq r0, r3, r0, asr #20 │ │ │ │ - @ instruction: 0x006bba98 │ │ │ │ - @ instruction: 0x0074e594 │ │ │ │ - rsbeq r1, fp, r4, lsr r0 │ │ │ │ - rsbeq fp, fp, r4, asr #18 │ │ │ │ - rsbeq fp, fp, r8, lsr #18 │ │ │ │ - rsbeq fp, fp, r0, lsl r9 │ │ │ │ - strdeq fp, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq fp, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sp, pc, r8, lsr r0 @ │ │ │ │ + rsbeq r6, sl, r8, asr #24 │ │ │ │ + rsbseq r0, r3, r0, asr sl │ │ │ │ + rsbeq fp, fp, r8, lsr #21 │ │ │ │ + rsbseq lr, r4, r4, lsr #11 │ │ │ │ + rsbeq r1, fp, r4, asr #32 │ │ │ │ + rsbeq fp, fp, r4, asr r9 │ │ │ │ + rsbeq fp, fp, r8, lsr r9 │ │ │ │ + rsbeq fp, fp, r0, lsr #18 │ │ │ │ + rsbeq fp, fp, r4, lsl #18 │ │ │ │ + rsbeq fp, fp, r8, ror #17 │ │ │ │ muleq r0, r0, sp │ │ │ │ - rsbseq ip, pc, r0, asr #26 │ │ │ │ - rsbeq r6, sl, r4, ror #18 │ │ │ │ - rsbseq r0, r3, ip, ror #14 │ │ │ │ - rsbeq fp, fp, r4, asr #13 │ │ │ │ - @ instruction: 0x006bb794 │ │ │ │ - strheq fp, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq fp, fp, r8, lsr #13 │ │ │ │ - rsbeq r0, fp, ip, asr #24 │ │ │ │ - rsbeq r0, fp, r8, lsr ip │ │ │ │ - rsbeq r0, fp, r4, lsr #24 │ │ │ │ - rsbeq r0, fp, r0, lsl ip │ │ │ │ - strdeq r0, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq ip, pc, r4, lsl #22 │ │ │ │ - rsbeq fp, fp, r0, lsl r8 │ │ │ │ - rsbeq sl, fp, ip, lsr pc │ │ │ │ + rsbseq ip, pc, r0, asr sp @ │ │ │ │ + rsbeq r6, sl, r4, ror r9 │ │ │ │ + rsbseq r0, r3, ip, ror r7 │ │ │ │ + ldrdeq fp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq fp, fp, r4, lsr #15 │ │ │ │ + rsbeq fp, fp, r4, asr #15 │ │ │ │ + strheq fp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, fp, ip, asr ip │ │ │ │ + rsbeq r0, fp, r8, asr #24 │ │ │ │ + rsbeq r0, fp, r4, lsr ip │ │ │ │ + rsbeq r0, fp, r0, lsr #24 │ │ │ │ + rsbeq r0, fp, ip, lsl #24 │ │ │ │ + rsbseq ip, pc, r4, lsl fp @ │ │ │ │ + rsbeq fp, fp, r0, lsr #16 │ │ │ │ + rsbeq sl, fp, ip, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - rsbeq fp, fp, r4, lsl #16 │ │ │ │ - ldrheq lr, [r4], #-4 @ │ │ │ │ - rsbeq r0, fp, r0, ror fp │ │ │ │ - rsbseq ip, r2, r8, ror pc │ │ │ │ - @ instruction: 0x007b0d90 │ │ │ │ - rsbseq ip, pc, r8, lsl sl @ │ │ │ │ - rsbeq fp, fp, r4, lsr #7 │ │ │ │ - rsbeq sl, fp, r8, asr #28 │ │ │ │ + rsbeq fp, fp, r4, lsl r8 │ │ │ │ + rsbseq lr, r4, r4, asr #1 │ │ │ │ + rsbeq r0, fp, r0, lsl #23 │ │ │ │ + rsbseq ip, r2, r8, lsl #31 │ │ │ │ + rsbseq r0, fp, r0, lsr #27 │ │ │ │ + rsbseq ip, pc, r8, lsr #20 │ │ │ │ + strheq fp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, fp, r8, asr lr │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - rsbeq fp, fp, r0, ror #7 │ │ │ │ - strdeq fp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x006bb59c │ │ │ │ - rsbeq fp, fp, r0, lsl #9 │ │ │ │ - rsbeq sl, fp, r8, asr #26 │ │ │ │ - rsbeq fp, fp, r4, lsl #7 │ │ │ │ + strdeq fp, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, fp, r8, lsl #14 │ │ │ │ + rsbeq fp, fp, ip, lsr #11 │ │ │ │ + @ instruction: 0x006bb490 │ │ │ │ + rsbeq sl, fp, r8, asr sp │ │ │ │ + @ instruction: 0x006bb394 │ │ │ │ muleq r0, r9, r5 │ │ │ │ - rsbeq sl, fp, ip, lsr #26 │ │ │ │ - rsbeq fp, fp, ip, asr #11 │ │ │ │ + rsbeq sl, fp, ip, lsr sp │ │ │ │ + ldrdeq fp, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - rsbeq sl, fp, r0, lsl sp │ │ │ │ - rsbeq fp, fp, ip, lsl r6 │ │ │ │ + rsbeq sl, fp, r0, lsr #26 │ │ │ │ + rsbeq fp, fp, ip, lsr #12 │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 00332098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 3320f8 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 99ac70 │ │ │ │ + bl 99ac78 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e830 │ │ │ │ + bl 74e838 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -239108,15 +239108,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq sl, r4, r0, lsr #15 │ │ │ │ │ │ │ │ 003320fc : │ │ │ │ - b 99aca0 │ │ │ │ + b 99aca8 │ │ │ │ │ │ │ │ 00332100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 3321f8 │ │ │ │ @@ -239141,22 +239141,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 338074 │ │ │ │ ldr r4, [pc, #144] @ 332208 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74e854 │ │ │ │ + bl 74e85c │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 74d94c │ │ │ │ + bl 74d954 │ │ │ │ bl 339604 │ │ │ │ bl 33842c │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 99acdc │ │ │ │ + bl 99ace4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3321c4 │ │ │ │ ldr r3, [pc, #80] @ 332200 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -239188,58 +239188,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 3322c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 33228c │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #128] @ 3322cc │ │ │ │ ldr r2, [pc, #128] @ 3322d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3322c0 │ │ │ │ ldr r1, [pc, #64] @ 3322d4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754e5c │ │ │ │ + bl 754e64 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 3322a4 │ │ │ │ - rsbseq fp, sl, r0, ror r3 │ │ │ │ - rsbseq ip, pc, r0, ror r7 @ │ │ │ │ - rsbeq fp, fp, r4, ror #27 │ │ │ │ + rsbseq fp, sl, r0, lsl #7 │ │ │ │ + rsbseq ip, pc, r0, lsl #15 │ │ │ │ + strdeq fp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 3322e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r3, r9, r0, asr #28 │ │ │ │ │ │ │ │ 003322e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239252,25 +239252,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7579c4 │ │ │ │ + bl 7579cc │ │ │ │ ldr r1, [pc, #160] @ 3323d8 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754e5c │ │ │ │ + bl 754e64 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33239c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #124] @ 3323dc │ │ │ │ ldr r3, [pc, #112] @ 3323d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239290,42 +239290,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332358 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsl r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0x009787b4 │ │ │ │ - rsbseq ip, pc, r0, lsl r6 @ │ │ │ │ - strheq fp, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x006bbc9c │ │ │ │ + rsbseq ip, pc, r0, lsr #12 │ │ │ │ + rsbeq fp, fp, r4, asr #25 │ │ │ │ + rsbeq fp, fp, ip, lsr #25 │ │ │ │ ldr r0, [pc, #4] @ 3323f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r3, r9, r0, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 332494 │ │ │ │ ldr r2, [pc, #128] @ 332498 │ │ │ │ ldr r1, [pc, #128] @ 33249c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #100] @ 3324a0 │ │ │ │ ldr r1, [pc, #100] @ 3324a4 │ │ │ │ ldr ip, [pc, #100] @ 3324a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -239342,20 +239342,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, pc, r4, asr #11 │ │ │ │ - strdeq r5, [sl], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq pc, r2, r0, lsl #28 │ │ │ │ + ldrsbeq ip, [pc], #-84 @ │ │ │ │ + rsbeq r6, sl, r8 │ │ │ │ + rsbseq pc, r2, r0, lsl lr @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsbeq fp, fp, r8, lsr ip │ │ │ │ - rsbseq r4, r5, r4, ror pc │ │ │ │ + rsbeq fp, fp, r8, asr #24 │ │ │ │ + rsbseq r4, r5, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -239363,42 +239363,42 @@ │ │ │ │ beq 3324dc │ │ │ │ bl 2541a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33253c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332500 │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 332528 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 332550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #16] @ 332554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ - rsbeq fp, fp, ip, ror fp │ │ │ │ - rsbeq fp, fp, ip, asr #22 │ │ │ │ + rsbeq fp, fp, ip, lsl #23 │ │ │ │ + rsbeq fp, fp, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 332a80 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -239412,24 +239412,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #1236] @ 332a8c │ │ │ │ ldr r2, [pc, #1236] @ 332a90 │ │ │ │ ldr r1, [pc, #1236] @ 332a94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -239497,15 +239497,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332764 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3329bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -239521,15 +239521,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #836] @ 332ab0 │ │ │ │ ldr r3, [pc, #792] @ 332a88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239568,38 +239568,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 332884 │ │ │ │ ldr r7, [pc, #680] @ 332abc │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 758b24 │ │ │ │ + bl 758b2c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 332a00 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 75505c │ │ │ │ + bl 755064 │ │ │ │ ldr r1, [pc, #644] @ 332ac0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75753c │ │ │ │ + bl 757544 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 332ac4 │ │ │ │ ldr r2, [pc, #616] @ 332ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 332acc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -239610,28 +239610,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 332764 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 332764 │ │ │ │ ldr r3, [pc, #508] @ 332ad0 │ │ │ │ ldr ip, [pc, #508] @ 332ad4 │ │ │ │ ldr r1, [pc, #508] @ 332ad8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332764 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 332958 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -239643,15 +239643,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332764 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 332920 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -239669,118 +239669,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3327f8 │ │ │ │ ldr r0, [pc, #320] @ 332aec │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 3327f8 │ │ │ │ ldr r3, [pc, #300] @ 332af0 │ │ │ │ ldr ip, [pc, #300] @ 332af4 │ │ │ │ ldr r1, [pc, #300] @ 332af8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332764 │ │ │ │ ldr r0, [pc, #264] @ 332afc │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 332764 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 332b00 │ │ │ │ ldr ip, [pc, #244] @ 332b04 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 332b08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332764 │ │ │ │ ldr r3, [pc, #204] @ 332b0c │ │ │ │ ldr r0, [pc, #204] @ 332b10 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 332b14 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [pc, #168] @ 332b18 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998134 │ │ │ │ + bl 99813c │ │ │ │ b 332764 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, lsr #11 │ │ │ │ umullseq r8, r7, r0, r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq ip, pc, r0, asr #8 │ │ │ │ - rsbeq r5, sl, ip, asr lr │ │ │ │ - rsbseq pc, r2, r0, ror #24 │ │ │ │ - rsbseq ip, pc, r8, lsl r3 @ │ │ │ │ - rsbeq fp, fp, r0, asr #22 │ │ │ │ - rsbeq fp, fp, r8, lsl sl │ │ │ │ - ldrheq ip, [pc], #-44 @ │ │ │ │ - ldrdeq fp, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq fp, fp, r0, asr #19 │ │ │ │ + rsbseq ip, pc, r0, asr r4 @ │ │ │ │ + rsbeq r5, sl, ip, ror #28 │ │ │ │ + rsbseq pc, r2, r0, ror ip @ │ │ │ │ + rsbseq ip, pc, r8, lsr #6 │ │ │ │ + rsbeq fp, fp, r0, asr fp │ │ │ │ + rsbeq fp, fp, r8, lsr #20 │ │ │ │ + rsbseq ip, pc, ip, asr #5 │ │ │ │ + rsbeq fp, fp, r8, ror #19 │ │ │ │ + ldrdeq fp, [fp], #-144 @ 0xffffff70 @ │ │ │ │ addseq r8, r7, r8, lsr #7 │ │ │ │ adceq sl, r4, ip, lsr #1 │ │ │ │ adceq sl, r4, r0, lsl #1 │ │ │ │ - rsbeq r2, fp, r4, asr #13 │ │ │ │ - rsbseq r9, r4, r0, asr r5 │ │ │ │ - rsbseq ip, pc, r0, lsr #3 │ │ │ │ - strdeq fp, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + ldrdeq r2, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r9, r4, r0, ror #10 │ │ │ │ + ldrheq ip, [pc], #-16 @ │ │ │ │ + rsbeq fp, fp, r0, lsl #22 │ │ │ │ adceq r9, r4, ip, asr #31 │ │ │ │ - rsbseq ip, pc, r0, lsr #2 │ │ │ │ - rsbeq fp, fp, ip, ror #16 │ │ │ │ - rsbeq fp, fp, r8, lsr #16 │ │ │ │ - rsbseq ip, pc, ip, asr #1 │ │ │ │ - rsbeq fp, fp, r8, lsr #18 │ │ │ │ - ldrdeq fp, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - muleq r0, r0, sp │ │ │ │ - rsbeq fp, fp, r8, asr r9 │ │ │ │ - rsbseq ip, pc, r0, lsr r0 @ │ │ │ │ - @ instruction: 0x006bb798 │ │ │ │ - rsbeq fp, fp, r8, lsr r7 │ │ │ │ - strdeq fp, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq fp, pc, r4, ror #31 │ │ │ │ + rsbseq ip, pc, r0, lsr r1 @ │ │ │ │ + rsbeq fp, fp, ip, ror r8 │ │ │ │ + rsbeq fp, fp, r8, lsr r8 │ │ │ │ + ldrsbeq ip, [pc], #-12 @ │ │ │ │ rsbeq fp, fp, r8, lsr r9 │ │ │ │ - rsbeq fp, fp, ip, ror #13 │ │ │ │ - ldrheq fp, [pc], #-240 @ │ │ │ │ - rsbeq fp, fp, ip, asr r8 │ │ │ │ - strheq fp, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq fp, fp, r4, ror r8 │ │ │ │ + rsbeq fp, fp, r4, ror #15 │ │ │ │ + muleq r0, r0, sp │ │ │ │ + rsbeq fp, fp, r8, ror #18 │ │ │ │ + rsbseq ip, pc, r0, asr #32 │ │ │ │ + rsbeq fp, fp, r8, lsr #15 │ │ │ │ + rsbeq fp, fp, r8, asr #14 │ │ │ │ + rsbeq fp, fp, r4, lsl #16 │ │ │ │ + ldrsheq fp, [pc], #-244 @ │ │ │ │ + rsbeq fp, fp, r8, asr #18 │ │ │ │ + strdeq fp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq fp, pc, r0, asr #31 │ │ │ │ + rsbeq fp, fp, ip, ror #16 │ │ │ │ + rsbeq fp, fp, r8, asr #13 │ │ │ │ + rsbeq fp, fp, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717508 │ │ │ │ + bl 717510 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717500 │ │ │ │ + bl 717508 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7174f0 │ │ │ │ + bl 7174f8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 332b6c │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239793,21 +239793,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 717508 │ │ │ │ + bl 717510 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 717500 │ │ │ │ + bl 717508 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7174f0 │ │ │ │ + bl 7174f8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 332bd8 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239927,15 +239927,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 333468 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3332cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -239972,29 +239972,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r3, [pc, #1548] @ 333478 │ │ │ │ ldr lr, [pc, #1548] @ 33347c │ │ │ │ ldr r1, [pc, #1548] @ 333480 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #1508] @ 333484 │ │ │ │ ldr r3, [pc, #1460] @ 333458 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240013,42 +240013,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r3, [pc, #1412] @ 333494 │ │ │ │ ldr lr, [pc, #1412] @ 333498 │ │ │ │ ldr r1, [pc, #1412] @ 33349c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r3, [pc, #1372] @ 3334a0 │ │ │ │ ldr ip, [pc, #1372] @ 3334a4 │ │ │ │ ldr r1, [pc, #1372] @ 3334a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -240130,15 +240130,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 3334bc │ │ │ │ movcc r3, r1 │ │ │ │ @@ -240182,15 +240182,15 @@ │ │ │ │ beq 333140 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7058 │ │ │ │ + bl 9d7060 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 3334c0 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -240254,54 +240254,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r3, [pc, #508] @ 3334d0 │ │ │ │ ldr ip, [pc, #508] @ 3334d4 │ │ │ │ ldr r1, [pc, #508] @ 3334d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 3334dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 3330b0 │ │ │ │ ldr r3, [pc, #464] @ 3334e0 │ │ │ │ ldr ip, [pc, #464] @ 3334e4 │ │ │ │ ldr r1, [pc, #464] @ 3334e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r3, [pc, #428] @ 3334ec │ │ │ │ ldr ip, [pc, #428] @ 3334f0 │ │ │ │ ldr r1, [pc, #428] @ 3334f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 3334f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r3, [pc, #396] @ 3334fc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 333500 │ │ │ │ ldr r1, [pc, #384] @ 333504 │ │ │ │ @@ -240309,15 +240309,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r2, [pc, #268] @ 3334bc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 333508 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -240330,15 +240330,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 333514 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 333518 │ │ │ │ @@ -240351,69 +240351,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 333524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 332e98 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r4, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq fp, pc, r0, ror ip @ │ │ │ │ - rsbeq fp, fp, r0, lsr #14 │ │ │ │ - rsbeq fp, fp, ip, ror #6 │ │ │ │ + rsbseq fp, pc, r0, lsl #25 │ │ │ │ + rsbeq fp, fp, r0, lsr r7 │ │ │ │ + rsbeq fp, fp, ip, ror r3 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrheq fp, [pc], #-188 @ │ │ │ │ - ldrdeq fp, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - strheq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq fp, pc, ip, lsl #23 │ │ │ │ - rsbeq fp, fp, ip, lsl #10 │ │ │ │ - rsbeq fp, fp, r8, lsl #5 │ │ │ │ + rsbseq fp, pc, ip, asr #23 │ │ │ │ + rsbeq fp, fp, r0, ror #15 │ │ │ │ + rsbeq fp, fp, ip, asr #5 │ │ │ │ + @ instruction: 0x007fbb9c │ │ │ │ + rsbeq fp, fp, ip, lsl r5 │ │ │ │ + @ instruction: 0x006bb298 │ │ │ │ addseq r7, r7, r4, ror ip │ │ │ │ - rsbseq fp, pc, r4, lsl fp @ │ │ │ │ - rsbeq fp, fp, ip, lsr r5 │ │ │ │ - rsbeq fp, fp, r0, lsr #4 │ │ │ │ - rsbseq fp, pc, r4, ror #21 │ │ │ │ - rsbeq fp, fp, ip, asr #9 │ │ │ │ - strdeq fp, [fp], #-16 @ │ │ │ │ - ldrheq fp, [pc], #-160 @ │ │ │ │ - rsbeq fp, fp, r8, ror #8 │ │ │ │ - strheq fp, [fp], #-16 @ │ │ │ │ + rsbseq fp, pc, r4, lsr #22 │ │ │ │ + rsbeq fp, fp, ip, asr #10 │ │ │ │ + rsbeq fp, fp, r0, lsr r2 │ │ │ │ + ldrsheq fp, [pc], #-164 @ │ │ │ │ + ldrdeq fp, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq fp, fp, r0, lsl #4 │ │ │ │ + rsbseq fp, pc, r0, asr #21 │ │ │ │ + rsbeq fp, fp, r8, ror r4 │ │ │ │ + rsbeq fp, fp, r0, asr #3 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq fp, pc, r0, asr r7 @ │ │ │ │ - rsbeq fp, fp, r8, lsr #3 │ │ │ │ - rsbeq sl, fp, ip, asr lr │ │ │ │ - rsbseq fp, pc, r0, lsr #14 │ │ │ │ - @ instruction: 0x006bb294 │ │ │ │ - rsbeq sl, fp, r8, lsr #28 │ │ │ │ + rsbseq fp, pc, r0, ror #14 │ │ │ │ + strheq fp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sl, fp, ip, ror #28 │ │ │ │ + rsbseq fp, pc, r0, lsr r7 @ │ │ │ │ + rsbeq fp, fp, r4, lsr #5 │ │ │ │ + rsbeq sl, fp, r8, lsr lr │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbseq fp, pc, r4, ror #13 │ │ │ │ - rsbeq fp, fp, r8, asr r1 │ │ │ │ - strdeq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - ldrheq fp, [pc], #-100 @ │ │ │ │ - rsbeq fp, fp, r4, asr #4 │ │ │ │ - strheq sl, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - andeq r0, r0, r3, asr #2 │ │ │ │ + ldrsheq fp, [pc], #-100 @ │ │ │ │ + rsbeq fp, fp, r8, ror #2 │ │ │ │ + rsbeq sl, fp, r0, lsl #28 │ │ │ │ + rsbseq fp, pc, r4, asr #13 │ │ │ │ rsbeq fp, fp, r4, asr r2 │ │ │ │ - rsbseq fp, pc, ip, ror r6 @ │ │ │ │ - rsbeq sl, fp, r0, lsl #27 │ │ │ │ - rsbseq fp, pc, r8, lsr #12 │ │ │ │ - rsbeq fp, fp, r4, lsl #5 │ │ │ │ - rsbeq sl, fp, r4, lsr #26 │ │ │ │ + rsbeq sl, fp, ip, asr #27 │ │ │ │ + andeq r0, r0, r3, asr #2 │ │ │ │ + rsbeq fp, fp, r4, ror #4 │ │ │ │ + rsbseq fp, pc, ip, lsl #13 │ │ │ │ + @ instruction: 0x006bad90 │ │ │ │ + rsbseq fp, pc, r8, lsr r6 @ │ │ │ │ + @ instruction: 0x006bb294 │ │ │ │ + rsbeq sl, fp, r4, lsr sp │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - ldrdeq fp, [fp], #-8 @ │ │ │ │ - ldrdeq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq fp, [pc], #-84 @ │ │ │ │ + rsbeq fp, fp, r8, ror #1 │ │ │ │ + rsbeq sl, fp, r4, ror #25 │ │ │ │ + rsbseq fp, pc, r4, ror #11 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00333528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240509,15 +240509,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 3338c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 3338c4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -240527,15 +240527,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 3338d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 3338d4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240546,15 +240546,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 3338e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240565,15 +240565,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 3338f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 3338f4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240589,15 +240589,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 333904 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3336bc │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 333908 │ │ │ │ ldr r3, [pc, #248] @ 33390c │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 333910 │ │ │ │ @@ -240606,26 +240606,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3336bc │ │ │ │ ldr r1, [pc, #200] @ 333914 │ │ │ │ ldr r3, [pc, #200] @ 333918 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 33391c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 333920 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3336bc │ │ │ │ ldr r3, [pc, #172] @ 333924 │ │ │ │ ldr r1, [pc, #172] @ 333928 │ │ │ │ ldr r0, [pc, #172] @ 33392c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 333930 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240637,48 +240637,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 33393c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq fp, pc, ip, asr r3 @ │ │ │ │ - rsbeq fp, fp, r4, asr r0 │ │ │ │ - rsbeq sl, fp, ip, asr sl │ │ │ │ + rsbseq fp, pc, ip, ror #6 │ │ │ │ + rsbeq fp, fp, r4, rrx │ │ │ │ + rsbeq sl, fp, ip, ror #20 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq fp, pc, r0, lsl r3 @ │ │ │ │ - rsbeq sl, fp, r0, ror #31 │ │ │ │ - rsbeq sl, fp, r4, lsl sl │ │ │ │ + rsbseq fp, pc, r0, lsr #6 │ │ │ │ + strdeq sl, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sl, fp, r4, lsr #20 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq fp, pc, r8, asr #5 │ │ │ │ - rsbeq fp, fp, r4, lsr r0 │ │ │ │ - rsbeq sl, fp, r8, asr #19 │ │ │ │ + ldrsbeq fp, [pc], #-40 @ │ │ │ │ + rsbeq fp, fp, r4, asr #32 │ │ │ │ + ldrdeq sl, [fp], #-152 @ 0xffffff68 @ │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbseq fp, pc, r8, ror r2 @ │ │ │ │ - @ instruction: 0x006bb090 │ │ │ │ - rsbeq sl, fp, ip, ror r9 │ │ │ │ + rsbseq fp, pc, r8, lsl #5 │ │ │ │ + rsbeq fp, fp, r0, lsr #1 │ │ │ │ + rsbeq sl, fp, ip, lsl #19 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - strheq fp, [fp], #-12 @ │ │ │ │ - rsbseq fp, pc, r8, lsr #4 │ │ │ │ - rsbeq sl, fp, r0, lsr r9 │ │ │ │ + rsbeq fp, fp, ip, asr #1 │ │ │ │ + rsbseq fp, pc, r8, lsr r2 @ │ │ │ │ + rsbeq sl, fp, r0, asr #18 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq fp, fp, r4, asr #1 │ │ │ │ - rsbseq fp, pc, r0, ror #3 │ │ │ │ - rsbeq sl, fp, r8, ror #17 │ │ │ │ - rsbeq fp, fp, ip │ │ │ │ - rsbseq fp, pc, r4, lsr #3 │ │ │ │ - rsbeq sl, fp, r8, lsr #17 │ │ │ │ + ldrdeq fp, [fp], #-4 @ │ │ │ │ + ldrsheq fp, [pc], #-16 @ │ │ │ │ + strdeq sl, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, fp, ip, lsl r0 │ │ │ │ + ldrheq fp, [pc], #-20 @ │ │ │ │ + strheq sl, [fp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbseq fp, pc, r0, lsl #3 │ │ │ │ - rsbeq sl, fp, r8, lsl #17 │ │ │ │ - rsbeq sl, fp, ip, asr pc │ │ │ │ + @ instruction: 0x007fb190 │ │ │ │ + @ instruction: 0x006ba898 │ │ │ │ + rsbeq sl, fp, ip, ror #30 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - rsbseq fp, pc, ip, asr r1 @ │ │ │ │ - rsbeq sl, fp, r8, ror #16 │ │ │ │ - rsbeq sl, fp, r8, lsl #30 │ │ │ │ + rsbseq fp, pc, ip, ror #2 │ │ │ │ + rsbeq sl, fp, r8, ror r8 │ │ │ │ + rsbeq sl, fp, r8, lsl pc │ │ │ │ │ │ │ │ 00333940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -240772,15 +240772,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 333cc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -240790,27 +240790,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ ldr r3, [pc, #432] @ 333cd4 │ │ │ │ ldr ip, [pc, #432] @ 333cd8 │ │ │ │ ldr r1, [pc, #432] @ 333cdc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 333ce0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 333bc8 │ │ │ │ ldr r4, [pc, #392] @ 333ce4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 333ce8 │ │ │ │ ldr ip, [pc, #388] @ 333cec │ │ │ │ @@ -240821,27 +240821,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ ldr r3, [pc, #340] @ 333cf4 │ │ │ │ ldr ip, [pc, #340] @ 333cf8 │ │ │ │ ldr r1, [pc, #340] @ 333cfc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ ldr r4, [pc, #304] @ 333d00 │ │ │ │ add r4, pc, r4 │ │ │ │ b 333b5c │ │ │ │ ldr r3, [pc, #296] @ 333d04 │ │ │ │ ldr r4, [pc, #296] @ 333d08 │ │ │ │ ldr r1, [pc, #296] @ 333d0c │ │ │ │ @@ -240850,92 +240850,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ ldr r3, [pc, #252] @ 333d10 │ │ │ │ ldr ip, [pc, #252] @ 333d14 │ │ │ │ ldr r1, [pc, #252] @ 333d18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 333d1c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ ldr r3, [pc, #212] @ 333d20 │ │ │ │ ldr ip, [pc, #212] @ 333d24 │ │ │ │ ldr r1, [pc, #212] @ 333d28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 333d2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ ldr r3, [pc, #180] @ 333d30 │ │ │ │ ldr ip, [pc, #180] @ 333d34 │ │ │ │ ldr r1, [pc, #180] @ 333d38 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 333ad0 │ │ │ │ bl 24ac64 │ │ │ │ - rsbseq fp, pc, r4, lsl #1 │ │ │ │ - rsbseq sl, pc, ip, asr #30 │ │ │ │ - rsbeq sl, fp, r0, lsl #29 │ │ │ │ - rsbeq sl, fp, r0, asr r6 │ │ │ │ + @ instruction: 0x007fb094 │ │ │ │ + rsbseq sl, pc, ip, asr pc @ │ │ │ │ + @ instruction: 0x006bae90 │ │ │ │ + rsbeq sl, fp, r0, ror #12 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbseq sl, pc, r0, lsl #30 │ │ │ │ - rsbeq sl, fp, r8, ror #12 │ │ │ │ - rsbeq sl, fp, ip, lsl #12 │ │ │ │ - ldrsbeq sl, [pc], #-224 @ │ │ │ │ - rsbeq sl, fp, r8, lsr r6 │ │ │ │ - ldrdeq sl, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sl, pc, r0, lsl pc @ │ │ │ │ + rsbeq sl, fp, r8, ror r6 │ │ │ │ + rsbeq sl, fp, ip, lsl r6 │ │ │ │ + rsbseq sl, pc, r0, ror #29 │ │ │ │ + rsbeq sl, fp, r8, asr #12 │ │ │ │ + rsbeq sl, fp, r8, ror #11 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq r5, r5, r8, lsr #11 │ │ │ │ - rsbseq sl, pc, ip, lsl #29 │ │ │ │ - strdeq sl, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq sl, fp, ip, lsl #11 │ │ │ │ - rsbseq sl, pc, r4, asr lr @ │ │ │ │ - strdeq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sl, fp, r0, ror #10 │ │ │ │ - rsbseq r5, r5, r0, asr #10 │ │ │ │ - rsbseq sl, pc, r4, lsl lr @ │ │ │ │ - rsbeq sl, fp, r4, lsl lr │ │ │ │ - rsbeq sl, fp, r4, lsl r5 │ │ │ │ - rsbseq sl, pc, r0, ror #27 │ │ │ │ - rsbeq sl, fp, r8, ror #28 │ │ │ │ - ldrdeq sl, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x007fae9c │ │ │ │ + rsbeq sl, fp, r8, lsl #28 │ │ │ │ + @ instruction: 0x006ba59c │ │ │ │ + rsbseq sl, pc, r4, ror #28 │ │ │ │ + rsbeq sl, fp, r0, lsl #28 │ │ │ │ + rsbeq sl, fp, r0, ror r5 │ │ │ │ + rsbseq r5, r5, r0, asr r5 │ │ │ │ + rsbseq sl, pc, r4, lsr #28 │ │ │ │ + rsbeq sl, fp, r4, lsr #28 │ │ │ │ + rsbeq sl, fp, r4, lsr #10 │ │ │ │ + ldrsheq sl, [pc], #-208 @ │ │ │ │ + rsbeq sl, fp, r8, ror lr │ │ │ │ + rsbeq sl, fp, ip, ror #9 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq sl, pc, r8, lsr #27 │ │ │ │ - rsbeq sl, fp, ip, lsl #28 │ │ │ │ - strheq sl, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq sl, [pc], #-216 @ │ │ │ │ + rsbeq sl, fp, ip, lsl lr │ │ │ │ + rsbeq sl, fp, r0, asr #9 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbseq sl, pc, r4, ror sp @ │ │ │ │ - strheq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sl, fp, r4, ror r4 │ │ │ │ + rsbseq sl, pc, r4, lsl #27 │ │ │ │ + rsbeq sl, fp, r4, asr #27 │ │ │ │ + rsbeq sl, fp, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 333ef0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -240953,36 +240953,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 974d30 │ │ │ │ + bl 974d38 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 915b3c │ │ │ │ + bl 915b44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9770b0 │ │ │ │ + bl 9770b8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 333ee4 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 333e44 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333e8c │ │ │ │ - bl 911278 │ │ │ │ + bl 911280 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 333ed8 │ │ │ │ ldr r2, [pc, #248] @ 333f04 │ │ │ │ ldr r3, [pc, #232] @ 333ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241000,20 +241000,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 333de8 │ │ │ │ ldr r1, [pc, #176] @ 333f08 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c248 │ │ │ │ + bl 99c250 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98a13c │ │ │ │ + bl 98a144 │ │ │ │ cmp r0, #0 │ │ │ │ blt 333ea4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333df4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -241029,31 +241029,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ b 333e7c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ mvn r0, #0 │ │ │ │ b 333e04 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sl, pc, r8, lsr #25 │ │ │ │ + ldrheq sl, [pc], #-200 @ │ │ │ │ addseq r6, r7, r8, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0072e494 │ │ │ │ - rsbeq r4, sl, ip, lsl #13 │ │ │ │ + rsbseq lr, r2, r4, lsr #9 │ │ │ │ + @ instruction: 0x006a469c │ │ │ │ addseq r6, r7, r8, lsl #26 │ │ │ │ - rsbeq r1, sp, r4, lsr #12 │ │ │ │ - rsbeq sl, fp, r8, asr #24 │ │ │ │ - rsbeq sl, fp, r0, asr r2 │ │ │ │ + rsbeq r1, sp, r4, lsr r6 │ │ │ │ + rsbeq sl, fp, r8, asr ip │ │ │ │ + rsbeq sl, fp, r0, ror #4 │ │ │ │ │ │ │ │ 00333f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 3343e4 │ │ │ │ @@ -241061,24 +241061,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #1176] @ 3343ec │ │ │ │ ldr r2, [pc, #1176] @ 3343f0 │ │ │ │ ldr r1, [pc, #1176] @ 3343f4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 3343f8 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 333fe0 │ │ │ │ @@ -241158,15 +241158,15 @@ │ │ │ │ bl 24b210 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3342b0 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -241180,15 +241180,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 331300 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -241313,37 +241313,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3342b0 │ │ │ │ b 334160 │ │ │ │ ldr r0, [pc, #216] @ 33440c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #196] @ 334410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #180] @ 334414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 334418 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r0, [pc, #140] @ 33441c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ ldr r3, [pc, #124] @ 334420 │ │ │ │ ldr r1, [pc, #124] @ 334424 │ │ │ │ ldr r0, [pc, #124] @ 334428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 33442c │ │ │ │ @@ -241358,58 +241358,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 33443c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r6, r7, r8, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sl, pc, r4, lsr #21 │ │ │ │ - strheq r4, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq lr, r2, r4, asr #5 │ │ │ │ + ldrheq sl, [pc], #-164 @ │ │ │ │ + rsbeq r4, sl, ip, asr #9 │ │ │ │ + ldrsbeq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ umullseq r6, r7, r8, fp │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ adceq r8, r4, r4, ror r8 │ │ │ │ ldrdeq r8, [r4], r4 @ │ │ │ │ addseq r6, r7, ip, asr r8 │ │ │ │ - rsbeq sl, fp, r8, ror #17 │ │ │ │ - strdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq sl, fp, r4, lsr r9 │ │ │ │ - rsbeq sl, fp, r0, lsl r8 │ │ │ │ - rsbeq sl, fp, r0, asr #16 │ │ │ │ - rsbseq sl, pc, r4, asr r6 @ │ │ │ │ - rsbeq r9, fp, ip, asr sp │ │ │ │ - rsbeq sl, fp, r8, ror #14 │ │ │ │ + strdeq sl, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq sl, fp, r4, lsl #16 │ │ │ │ + rsbeq sl, fp, r4, asr #18 │ │ │ │ + rsbeq sl, fp, r0, lsr #16 │ │ │ │ + rsbeq sl, fp, r0, asr r8 │ │ │ │ + rsbseq sl, pc, r4, ror #12 │ │ │ │ + rsbeq r9, fp, ip, ror #26 │ │ │ │ + rsbeq sl, fp, r8, ror r7 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq sl, pc, r0, lsr r6 @ │ │ │ │ - rsbeq r9, fp, r8, lsr sp │ │ │ │ - rsbeq sl, fp, r0, lsl #15 │ │ │ │ + rsbseq sl, pc, r0, asr #12 │ │ │ │ + rsbeq r9, fp, r8, asr #26 │ │ │ │ + @ instruction: 0x006ba790 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 00334440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 334490 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99a390 │ │ │ │ + bl 99a398 │ │ │ │ ldr r4, [pc, #40] @ 334494 │ │ │ │ ldr r3, [pc, #40] @ 334498 │ │ │ │ ldr r1, [pc, #40] @ 33449c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99dbf8 │ │ │ │ - ldrsbeq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + b 99dc00 │ │ │ │ + rsbseq r5, r5, r8, ror #11 │ │ │ │ addseq r6, r7, r4, lsr #13 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 003344a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241425,15 +241425,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 756f14 │ │ │ │ + bl 756f1c │ │ │ │ cmn r0, #1 │ │ │ │ beq 334580 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -241454,15 +241454,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 3345d8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -241470,29 +241470,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33450c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 756e64 │ │ │ │ + bl 756e6c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r6, r7, ip, asr r6 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq sl, fp, r4, asr #16 │ │ │ │ - ldrheq sl, [pc], #-76 @ │ │ │ │ - ldrdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - strheq r9, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, fp, r4, asr r8 │ │ │ │ + rsbseq sl, pc, ip, asr #9 │ │ │ │ + rsbeq sl, fp, r4, ror #15 │ │ │ │ + rsbeq r9, fp, r8, asr #23 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 003345dc : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241547,15 +241547,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 334644 │ │ │ │ - bl 911eb0 │ │ │ │ + bl 911eb8 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 334724 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -241635,17 +241635,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 334834 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - ldrheq sl, [pc], #-61 @ │ │ │ │ - ldrsheq sl, [pc], #-16 @ │ │ │ │ - strdeq r9, [fp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sl, pc, sp, asr #7 │ │ │ │ + rsbseq sl, pc, r0, lsl #4 │ │ │ │ + rsbeq r9, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 00334838 : │ │ │ │ ldr r2, [pc, #80] @ 334890 │ │ │ │ ldr r3, [pc, #80] @ 334894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241662,15 +241662,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 334898 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f988 │ │ │ │ + b 71f990 │ │ │ │ @ instruction: 0x009762d4 │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0033489c : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -241688,15 +241688,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 3348f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71f988 │ │ │ │ + b 71f990 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 003348f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241856,74 +241856,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 334b30 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #68] @ 334bc4 │ │ │ │ ldr r2, [pc, #68] @ 334bc8 │ │ │ │ ldr r1, [pc, #68] @ 334bcc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 334bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334b44 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 334af8 │ │ │ │ b 334b44 │ │ │ │ - rsbseq r5, r6, r4, asr #10 │ │ │ │ - rsbseq r2, r7, r0, ror r2 │ │ │ │ - rsbseq r9, pc, r8, ror pc @ │ │ │ │ - rsbeq r3, sl, r8, lsr #17 │ │ │ │ - strdeq r4, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r5, r6, r4, asr r5 │ │ │ │ + rsbseq r2, r7, r0, lsl #5 │ │ │ │ + rsbseq r9, pc, r8, lsl #31 │ │ │ │ + strheq r3, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r4, ip, r8, lsl #10 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00334bd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #88] @ 334c50 │ │ │ │ ldr r2, [pc, #88] @ 334c54 │ │ │ │ ldr r1, [pc, #88] @ 334c58 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334c40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754a14 │ │ │ │ - rsbseq r9, pc, r0, lsl #30 │ │ │ │ - rsbeq r3, sl, r0, lsr r8 │ │ │ │ - ldrheq r0, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + b 754a1c │ │ │ │ + rsbseq r9, pc, r0, lsl pc @ │ │ │ │ + rsbeq r3, sl, r0, asr #16 │ │ │ │ + rsbseq r0, r4, ip, asr #27 │ │ │ │ │ │ │ │ 00334c5c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 324108 │ │ │ │ │ │ │ │ @@ -241978,40 +241978,40 @@ │ │ │ │ 00334d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ ldr r7, [pc, #156] @ 334de4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 334dc4 │ │ │ │ ldr r4, [pc, #132] @ 334de8 │ │ │ │ ldr r2, [pc, #132] @ 334dec │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334dc4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -242020,54 +242020,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r2, r4, ror #9 │ │ │ │ - ldrheq r9, [pc], #-220 @ │ │ │ │ - strheq r3, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r9, pc, ip, asr #27 │ │ │ │ + rsbeq r3, sl, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 334f5c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #316] @ 334f60 │ │ │ │ ldr r1, [pc, #316] @ 334f64 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 334f28 │ │ │ │ cmp r4, #0 │ │ │ │ beq 334ef4 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 334ea4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #252] @ 334f68 │ │ │ │ ldr r1, [pc, #252] @ 334f6c │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334ed8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242079,72 +242079,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 334d24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 334ed8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr ip, [pc, #104] @ 334f7c │ │ │ │ ldr r1, [pc, #104] @ 334f80 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 334f48 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr ip, [pc, #76] @ 334f84 │ │ │ │ ldr r1, [pc, #76] @ 334f88 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 334ed4 │ │ │ │ - rsbseq r9, pc, ip, lsl #26 │ │ │ │ - rsbeq r3, sl, r8, lsl #12 │ │ │ │ - @ instruction: 0x00740b94 │ │ │ │ - rsbeq r6, fp, ip, lsr ip │ │ │ │ - rsbeq r6, fp, r0, asr ip │ │ │ │ - rsbseq r9, pc, ip, ror #24 │ │ │ │ - strheq r9, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, fp, r4, ror lr │ │ │ │ - rsbeq r9, fp, r8, lsl #29 │ │ │ │ - rsbeq r9, fp, r8, lsl lr │ │ │ │ - rsbeq r9, fp, r0, lsl lr │ │ │ │ - strdeq r9, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r9, pc, ip, lsl sp @ │ │ │ │ + rsbeq r3, sl, r8, lsl r6 │ │ │ │ + rsbseq r0, r4, r4, lsr #23 │ │ │ │ + rsbeq r6, fp, ip, asr #24 │ │ │ │ + rsbeq r6, fp, r0, ror #24 │ │ │ │ + rsbseq r9, pc, ip, ror ip @ │ │ │ │ + rsbeq r9, fp, ip, asr #29 │ │ │ │ + rsbeq r9, fp, r4, lsl #29 │ │ │ │ + @ instruction: 0x006b9e98 │ │ │ │ + rsbeq r9, fp, r8, lsr #28 │ │ │ │ + rsbeq r9, fp, r0, lsr #28 │ │ │ │ + rsbeq r9, fp, r4, lsl #28 │ │ │ │ │ │ │ │ 00334f8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 334df0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 334fec │ │ │ │ @@ -242156,56 +242156,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 335074 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 334fcc │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 335078 │ │ │ │ ldr r5, [pc, #100] @ 33507c │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334fcc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq sp, r2, r4, lsr r2 │ │ │ │ - rsbseq r9, pc, ip, lsl #22 │ │ │ │ - rsbeq r3, sl, r4, lsl #8 │ │ │ │ + rsbseq sp, r2, r4, asr #4 │ │ │ │ + rsbseq r9, pc, ip, lsl fp @ │ │ │ │ + rsbeq r3, sl, r4, lsl r4 │ │ │ │ │ │ │ │ 00335080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74de28 │ │ │ │ + bl 74de30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3350bc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242238,25 +242238,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00335120 : │ │ │ │ mov r0, r1 │ │ │ │ - b 74d914 │ │ │ │ + b 74d91c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74bd1c │ │ │ │ + bl 74bd24 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 3351b8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -242274,15 +242274,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 335230 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242294,29 +242294,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r9, fp, r4, ror ip │ │ │ │ - rsbseq r9, pc, r0, lsr #20 │ │ │ │ - rsbeq r9, fp, r0, lsr #24 │ │ │ │ - rsbeq r9, fp, r8, lsr ip │ │ │ │ - ldrsbeq r9, [pc], #-152 @ │ │ │ │ - ldrdeq r9, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, fp, r4, lsl #25 │ │ │ │ + rsbseq r9, pc, r0, lsr sl @ │ │ │ │ + rsbeq r9, fp, r0, lsr ip │ │ │ │ + rsbeq r9, fp, r8, asr #24 │ │ │ │ + rsbseq r9, pc, r8, ror #19 │ │ │ │ + rsbeq r9, fp, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 335594 │ │ │ │ mov r7, r3 │ │ │ │ @@ -242337,27 +242337,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, sl │ │ │ │ bne 335330 │ │ │ │ ldr r2, [pc, #692] @ 3355a8 │ │ │ │ ldr r3, [pc, #672] @ 335598 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242383,94 +242383,94 @@ │ │ │ │ bl 335128 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3352ec │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 3353bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 813e44 │ │ │ │ + bl 813e4c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e5a7c │ │ │ │ + bl 7e5a84 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3352ec │ │ │ │ - bl 7e77cc │ │ │ │ + bl 7e77d4 │ │ │ │ cmp r6, r0 │ │ │ │ beq 335404 │ │ │ │ ldr ip, [pc, #528] @ 3355ac │ │ │ │ ldr r1, [pc, #528] @ 3355b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3352ec │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 3353f8 │ │ │ │ - bl 810114 │ │ │ │ + bl 81011c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 335418 │ │ │ │ mov r1, r8 │ │ │ │ - bl 810b20 │ │ │ │ + bl 810b28 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 3354f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 248ce4 │ │ │ │ b 3352ec │ │ │ │ bl 248ce4 │ │ │ │ str sl, [r7] │ │ │ │ b 3352ec │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8109b0 │ │ │ │ + bl 8109b8 │ │ │ │ b 3352ec │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e5a7c │ │ │ │ + bl 7e5a84 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 33549c │ │ │ │ - bl 7e77cc │ │ │ │ + bl 7e77d4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335554 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80fd20 │ │ │ │ + bl 80fd28 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 810814 │ │ │ │ + bl 81081c │ │ │ │ cmp r0, #0 │ │ │ │ blt 335490 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3354a0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 810b20 │ │ │ │ + bl 810b28 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 3354fc │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 814da0 │ │ │ │ + bl 814da8 │ │ │ │ b 3353ec │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r3, [pc, #260] @ 3355b4 │ │ │ │ ldr r2, [pc, #260] @ 3355b8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -242479,21 +242479,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 3355bc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ cmp r6, #0 │ │ │ │ bne 335490 │ │ │ │ b 3353ec │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 8105c0 │ │ │ │ + bl 8105c8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33551c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33555c │ │ │ │ ldr r3, [pc, #156] @ 3355c0 │ │ │ │ @@ -242503,50 +242503,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r5, sl │ │ │ │ b 3354ec │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ b 33543c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 3355cc │ │ │ │ ldr r2, [pc, #100] @ 3355d0 │ │ │ │ ldr r1, [pc, #100] @ 3355d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 33554c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009758b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r9, pc, r0, asr r9 @ │ │ │ │ - rsbseq r0, r4, ip, lsr #14 │ │ │ │ - rsbeq r3, sl, r0, lsr #3 │ │ │ │ + rsbseq r9, pc, r0, ror #18 │ │ │ │ + rsbseq r0, r4, ip, lsr r7 │ │ │ │ + strheq r3, [sl], #-16 @ │ │ │ │ addseq r5, r7, r0, lsr #16 │ │ │ │ - strheq r9, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r9, fp, r0, lsr sl │ │ │ │ - rsbseq r9, pc, ip, lsl #14 │ │ │ │ - ldrdeq r9, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r9, fp, ip, ror #17 │ │ │ │ - @ instruction: 0x007f9694 │ │ │ │ - rsbeq r9, fp, ip, lsl #20 │ │ │ │ - rsbeq r9, fp, ip, lsl #17 │ │ │ │ - rsbseq r9, pc, r4, asr r6 @ │ │ │ │ - rsbeq r9, fp, r0, asr #18 │ │ │ │ - rsbeq r9, fp, ip, asr #16 │ │ │ │ + rsbeq r9, fp, r4, asr #21 │ │ │ │ + rsbeq r9, fp, r0, asr #20 │ │ │ │ + rsbseq r9, pc, ip, lsl r7 @ │ │ │ │ + rsbeq r9, fp, r0, ror #19 │ │ │ │ + strdeq r9, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, pc, r4, lsr #13 │ │ │ │ + rsbeq r9, fp, ip, lsl sl │ │ │ │ + @ instruction: 0x006b989c │ │ │ │ + rsbseq r9, pc, r4, ror #12 │ │ │ │ + rsbeq r9, fp, r0, asr r9 │ │ │ │ + rsbeq r9, fp, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -242591,35 +242591,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 335748 │ │ │ │ - bl 8100f8 │ │ │ │ + bl 810100 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 335754 │ │ │ │ mov r0, r7 │ │ │ │ bl 24b000 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #112] @ 33577c │ │ │ │ ldr r3, [pc, #104] @ 335778 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242635,25 +242635,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 335780 │ │ │ │ add r7, pc, r7 │ │ │ │ b 3356d8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 810454 │ │ │ │ + bl 81045c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3356d8 │ │ │ │ - bl 7e5d80 │ │ │ │ + bl 7e5d88 │ │ │ │ mov r7, r0 │ │ │ │ b 3356d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r8, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r7, r8, lsl #8 │ │ │ │ - ldrheq sl, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, r4, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 335870 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242662,15 +242662,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335860 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242678,15 +242678,15 @@ │ │ │ │ bl 24b000 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #96] @ 335878 │ │ │ │ ldr r3, [pc, #88] @ 335874 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242708,16 +242708,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 335880 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3357e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009752fc │ │ │ │ - rsbseq sl, r4, ip, lsr #11 │ │ │ │ - rsbseq sl, r4, r0, lsr #11 │ │ │ │ + ldrheq sl, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq sl, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335954 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242726,27 +242726,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335944 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 24b000 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #84] @ 33595c │ │ │ │ ldr r3, [pc, #76] @ 335958 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242765,24 +242765,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 335960 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3358d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r7, ip, lsl #4 │ │ │ │ - ldrheq sl, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sl, r4, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8ada8c │ │ │ │ + b 8ada94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 335b5c │ │ │ │ ldr ip, [pc, #444] @ 335b60 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -242804,27 +242804,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, r8 │ │ │ │ bne 335a74 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #308] @ 335b6c │ │ │ │ ldr r3, [pc, #292] @ 335b60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -242847,69 +242847,69 @@ │ │ │ │ bl 335128 │ │ │ │ cmp r0, r8 │ │ │ │ beq 335a24 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 335b20 │ │ │ │ - bl 8b9518 │ │ │ │ + bl 8b9520 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 335ae0 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8ad50c │ │ │ │ + bl 8ad514 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335b2c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248ce4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 335a30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r3, [pc, #128] @ 335b70 │ │ │ │ ldr ip, [pc, #128] @ 335b74 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 335b78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 335b7c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 335ac8 │ │ │ │ bl 248ce4 │ │ │ │ str r7, [r9] │ │ │ │ b 335a24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r1, [pc, #68] @ 335b80 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998098 │ │ │ │ + bl 9980a0 │ │ │ │ b 335ac8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r4, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r7, r4, asr #2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ ldrsbeq r5, [r7], ip │ │ │ │ - rsbseq r9, pc, r8, asr #1 │ │ │ │ - rsbeq r9, fp, ip, lsl #7 │ │ │ │ - rsbeq r9, fp, r8, asr #5 │ │ │ │ + ldrsbeq r9, [pc], #-8 @ │ │ │ │ + @ instruction: 0x006b939c │ │ │ │ + ldrdeq r9, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbeq r9, fp, ip, lsr #8 │ │ │ │ + rsbeq r9, fp, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 335d1c │ │ │ │ mov r4, r1 │ │ │ │ @@ -242919,24 +242919,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, r6 │ │ │ │ beq 335ca0 │ │ │ │ bl 248c30 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -242961,15 +242961,15 @@ │ │ │ │ beq 335ce4 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 335cec │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 989114 │ │ │ │ + bl 98911c │ │ │ │ cmp r0, #0 │ │ │ │ blt 335d10 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 335d10 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -242997,15 +242997,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 335c64 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b7b8 │ │ │ │ + bl 74b7c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248ce4 │ │ │ │ b 335ca0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 335cec │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, ror #30 │ │ │ │ @@ -243023,15 +243023,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 335e38 │ │ │ │ @@ -243055,15 +243055,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 24a7cc <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r2, [pc, #72] @ 335e3c │ │ │ │ ldr r3, [pc, #60] @ 335e34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243075,15 +243075,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, asr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, fp, r8, lsl #4 │ │ │ │ + rsbeq r9, fp, r8, lsl r2 │ │ │ │ addseq r4, r7, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -243102,29 +243102,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a85c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, r5 │ │ │ │ bne 335f38 │ │ │ │ ldr r2, [pc, #388] @ 336074 │ │ │ │ ldr r3, [pc, #380] @ 336070 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243189,15 +243189,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b7b8 │ │ │ │ + bl 74b7c0 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 248ce4 │ │ │ │ b 335ee8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -243213,23 +243213,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 336084 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 33601c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r4, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r7, r4, lsr #24 │ │ │ │ - rsbeq r8, fp, ip, ror pc │ │ │ │ - rsbeq r8, fp, r8, ror sp │ │ │ │ - rsbseq r8, pc, ip, ror fp @ │ │ │ │ + rsbeq r8, fp, ip, lsl #31 │ │ │ │ + rsbeq r8, fp, r8, lsl #27 │ │ │ │ + rsbseq r8, pc, ip, lsl #23 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 336158 │ │ │ │ @@ -243239,23 +243239,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 33610c │ │ │ │ mov r1, r7 │ │ │ │ bl 524d50 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -243294,24 +243294,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ bl 524e64 │ │ │ │ bl 24b000 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #72] @ 336224 │ │ │ │ ldr r3, [pc, #64] @ 336220 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243343,15 +243343,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ ldr r3, [pc, #256] @ 336374 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -243380,15 +243380,15 @@ │ │ │ │ bl 24a7cc <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 336348 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r2, [pc, #116] @ 33637c │ │ │ │ ldr r3, [pc, #100] @ 336370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243410,20 +243410,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r4, r7, r8, asr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, fp, r8, lsr #27 │ │ │ │ - rsbeq r8, fp, r0, lsr sp │ │ │ │ + strheq r8, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, fp, r0, asr #26 │ │ │ │ addseq r4, r7, ip, lsl #16 │ │ │ │ - rsbseq r8, pc, r0, ror r8 @ │ │ │ │ - rsbeq r8, fp, r8, ror sl │ │ │ │ - rsbeq r8, fp, r4, lsr #25 │ │ │ │ + rsbseq r8, pc, r0, lsl #17 │ │ │ │ + rsbeq r8, fp, r8, lsl #21 │ │ │ │ + strheq r8, [fp], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 3364c8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -243433,25 +243433,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97a228 │ │ │ │ + bl 97a230 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336414 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 336458 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 3364d0 │ │ │ │ @@ -243468,50 +243468,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 3364d4 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 3364d8 │ │ │ │ ldr r1, [pc, #108] @ 3364dc │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #84] @ 3364e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 336410 │ │ │ │ ldr ip, [pc, #64] @ 3364e4 │ │ │ │ ldr r1, [pc, #64] @ 3364e8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 3364ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 336414 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009746f8 │ │ │ │ - rsbseq r8, pc, r4, ror #14 │ │ │ │ - rsbeq r1, sl, ip, lsr #31 │ │ │ │ - ldrheq fp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, pc, r4, ror r7 @ │ │ │ │ + strheq r1, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq fp, r2, r4, asr #27 │ │ │ │ + strheq r8, [fp], #-180 @ 0xffffff4c @ │ │ │ │ rsbeq r8, fp, r4, lsr #23 │ │ │ │ - @ instruction: 0x006b8b94 │ │ │ │ - rsbeq r8, fp, r4, lsr #18 │ │ │ │ + rsbeq r8, fp, r4, lsr r9 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 3365c4 │ │ │ │ @@ -243521,30 +243521,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 979760 │ │ │ │ + bl 979768 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33657c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bcd84 │ │ │ │ + bl 9bcd8c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 3365cc │ │ │ │ ldr r3, [pc, #64] @ 3365c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243577,28 +243577,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 336694 │ │ │ │ ldr r2, [pc, #536] @ 336870 │ │ │ │ ldr r3, [pc, #528] @ 33686c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243615,15 +243615,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9894f0 │ │ │ │ + bl 9894f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 33678c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 3366fc │ │ │ │ ldr r3, [pc, #424] @ 336874 │ │ │ │ @@ -243632,23 +243632,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 336880 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 248ce4 │ │ │ │ b 336650 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9894f0 │ │ │ │ + bl 9894f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3367bc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 3366c4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -243682,82 +243682,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 336898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 33689c │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3366f0 │ │ │ │ ldr r3, [pc, #220] @ 3368a0 │ │ │ │ ldr ip, [pc, #220] @ 3368a4 │ │ │ │ ldr r1, [pc, #220] @ 3368a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3366f0 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 988f40 │ │ │ │ + bl 988f48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3366f0 │ │ │ │ ldr r3, [pc, #152] @ 3368ac │ │ │ │ ldr ip, [pc, #152] @ 3368b0 │ │ │ │ ldr r1, [pc, #152] @ 3368b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3366f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 3368b8 │ │ │ │ ldr r1, [pc, #108] @ 3368bc │ │ │ │ ldr r0, [pc, #108] @ 3368c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r4, r7, r0, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009744bc │ │ │ │ - ldrsheq r8, [pc], #-68 @ │ │ │ │ - rsbeq r8, fp, r4, lsr #21 │ │ │ │ - strdeq r8, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r8, pc, r4, lsl #10 │ │ │ │ + strheq r8, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r8, fp, r4, lsl #14 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq r8, pc, r0, asr r4 @ │ │ │ │ - rsbeq r8, fp, r0, ror #18 │ │ │ │ - strheq r8, [fp], #-144 @ 0xffffff70 @ │ │ │ │ - ldrdeq r8, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r8, pc, r4, lsr #8 │ │ │ │ - rsbeq r8, fp, r0, lsr #12 │ │ │ │ + rsbseq r8, pc, r0, ror #8 │ │ │ │ + rsbeq r8, fp, r0, ror r9 │ │ │ │ + rsbeq r8, fp, r0, asr #19 │ │ │ │ + rsbeq r8, fp, ip, ror #17 │ │ │ │ + rsbseq r8, pc, r4, lsr r4 @ │ │ │ │ + rsbeq r8, fp, r0, lsr r6 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - ldrsheq r8, [pc], #-56 @ │ │ │ │ - ldrdeq r8, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r8, fp, r0, lsl #12 │ │ │ │ - rsbseq r8, pc, r8, lsr #7 │ │ │ │ - rsbeq r8, fp, ip, lsr #18 │ │ │ │ - strheq r8, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r8, pc, r4, ror r3 @ │ │ │ │ - rsbeq r8, fp, r4, lsl #17 │ │ │ │ - @ instruction: 0x006b8898 │ │ │ │ + rsbseq r8, pc, r8, lsl #8 │ │ │ │ + rsbeq r8, fp, ip, ror #17 │ │ │ │ + rsbeq r8, fp, r0, lsl r6 │ │ │ │ + ldrheq r8, [pc], #-56 @ │ │ │ │ + rsbeq r8, fp, ip, lsr r9 │ │ │ │ + rsbeq r8, fp, r0, asr #11 │ │ │ │ + rsbseq r8, pc, r4, lsl #7 │ │ │ │ + @ instruction: 0x006b8894 │ │ │ │ + rsbeq r8, fp, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 336b58 │ │ │ │ mov r6, r1 │ │ │ │ @@ -243770,27 +243770,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 977e98 │ │ │ │ + bl 977ea0 │ │ │ │ cmp r0, r4 │ │ │ │ beq 3369ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 336abc │ │ │ │ cmp r3, #3 │ │ │ │ @@ -243804,18 +243804,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 978148 │ │ │ │ + bl 978150 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #424] @ 336b6c │ │ │ │ ldr r3, [pc, #404] @ 336b5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243833,15 +243833,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3369a0 │ │ │ │ ldr r1, [pc, #332] @ 336b70 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -243874,21 +243874,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 3369a0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74b7b8 │ │ │ │ + bl 74b7c0 │ │ │ │ b 3369a0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979404 │ │ │ │ + bl 97940c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3369a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 3369a0 │ │ │ │ @@ -243904,39 +243904,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3369a0 │ │ │ │ ldr r5, [pc, #76] @ 336b88 │ │ │ │ add r5, pc, r5 │ │ │ │ b 336970 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 336aa0 │ │ │ │ ldr r5, [pc, #60] @ 336b8c │ │ │ │ add r5, pc, r5 │ │ │ │ b 336af4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, ip, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, pc, r4, asr #4 │ │ │ │ - rsbeq r8, fp, ip, asr r8 │ │ │ │ - rsbeq r8, fp, ip, lsr r4 │ │ │ │ + rsbseq r8, pc, r4, asr r2 @ │ │ │ │ + rsbeq r8, fp, ip, ror #16 │ │ │ │ + rsbeq r8, fp, ip, asr #8 │ │ │ │ addseq r4, r7, r0, asr r1 │ │ │ │ - rsbeq r8, fp, r0, lsl #15 │ │ │ │ - rsbeq r8, fp, ip, asr r7 │ │ │ │ - rsbeq r8, fp, r0, asr #13 │ │ │ │ - ldrheq r8, [pc], #-4 @ │ │ │ │ - rsbeq r7, sl, r8, lsl #7 │ │ │ │ - rsbeq r8, fp, ip, lsr #5 │ │ │ │ - rsbseq r8, r5, r8, lsr #27 │ │ │ │ - @ instruction: 0x00758d94 │ │ │ │ + @ instruction: 0x006b8790 │ │ │ │ + rsbeq r8, fp, ip, ror #14 │ │ │ │ + ldrdeq r8, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r8, pc, r4, asr #1 │ │ │ │ + @ instruction: 0x006a7398 │ │ │ │ + strheq r8, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r8, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r8, r5, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 336d88 │ │ │ │ mov r5, r1 │ │ │ │ @@ -243946,24 +243946,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, r7 │ │ │ │ bne 336c48 │ │ │ │ ldr r2, [pc, #388] @ 336d90 │ │ │ │ ldr r3, [pc, #380] @ 336d8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243994,15 +243994,15 @@ │ │ │ │ beq 336ca4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b7b8 │ │ │ │ + bl 74b7c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 248ce4 │ │ │ │ b 336c04 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -244075,25 +244075,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97a228 │ │ │ │ + bl 97a230 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336e34 │ │ │ │ ldr r2, [pc, #176] @ 336ec4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 336eb8 │ │ │ │ @@ -244134,15 +244134,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 336e34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r3, r7, r0, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, ip, ror sp @ │ │ │ │ + rsbseq r7, pc, ip, lsl #27 │ │ │ │ @ instruction: 0x00973cd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 336fd8 │ │ │ │ @@ -244153,15 +244153,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 336fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -244173,15 +244173,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97a228 │ │ │ │ + bl 97a230 │ │ │ │ ldr r2, [pc, #120] @ 336fe4 │ │ │ │ ldr r3, [pc, #108] @ 336fdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244205,15 +244205,15 @@ │ │ │ │ b 336f44 │ │ │ │ mov ip, #4 │ │ │ │ b 336f44 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r3, r7, r8, lsr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, r6, ror ip @ │ │ │ │ + rsbseq r7, pc, r6, lsl #25 │ │ │ │ addseq r3, r7, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 33711c │ │ │ │ @@ -244224,25 +244224,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97a228 │ │ │ │ + bl 97a230 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337088 │ │ │ │ ldr r2, [pc, #188] @ 337124 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 337118 │ │ │ │ @@ -244286,15 +244286,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 337088 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r3, r7, ip, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, r4, lsr fp @ │ │ │ │ + rsbseq r7, pc, r4, asr #22 │ │ │ │ addseq r3, r7, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 337240 │ │ │ │ @@ -244305,15 +244305,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 337248 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -244325,15 +244325,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97a228 │ │ │ │ + bl 97a230 │ │ │ │ ldr r2, [pc, #128] @ 33724c │ │ │ │ ldr r3, [pc, #116] @ 337244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244359,15 +244359,15 @@ │ │ │ │ b 3371a4 │ │ │ │ mov ip, #1 │ │ │ │ b 3371a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r3, r7, r8, asr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, r3, lsr #20 │ │ │ │ + rsbseq r7, pc, r3, lsr sl @ │ │ │ │ addseq r3, r7, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 33736c │ │ │ │ @@ -244378,35 +244378,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3372f8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 337374 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33733c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f3f8 │ │ │ │ + bl 99f400 │ │ │ │ cmp r0, #0 │ │ │ │ blt 337348 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 248ce4 │ │ │ │ ldr r2, [pc, #120] @ 337378 │ │ │ │ ldr r3, [pc, #108] @ 337370 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244421,28 +244421,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 99f10c │ │ │ │ + bl 99f114 │ │ │ │ b 3372f0 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b7b8 │ │ │ │ + bl 74b7c0 │ │ │ │ b 3372f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r0, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, sl, r8, lsl sp @ │ │ │ │ + rsbeq pc, sl, r8, lsr #26 │ │ │ │ addseq r3, r7, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 337444 │ │ │ │ @@ -244452,30 +244452,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a85c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99f26c │ │ │ │ + bl 99f274 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r2, [pc, #72] @ 33744c │ │ │ │ ldr r3, [pc, #64] @ 337448 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244491,25 +244491,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r4, ror r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r7, r0, lsl r7 │ │ │ │ ldr r1, [pc, #4] @ 33745c │ │ │ │ add r1, pc, r1 │ │ │ │ - b 757158 │ │ │ │ - @ instruction: 0x006afb90 │ │ │ │ + b 757160 │ │ │ │ + rsbeq pc, sl, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 9530e0 │ │ │ │ + bl 9530e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -244527,27 +244527,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 955560 │ │ │ │ + bl 955568 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337524 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9530e0 │ │ │ │ + bl 9530e8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 337574 │ │ │ │ ldr r3, [pc, #64] @ 337570 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -244571,29 +244571,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 955560 │ │ │ │ + b 955568 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 337628 │ │ │ │ ldr r2, [pc, #92] @ 337644 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -244614,16 +244614,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 337648 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 24a544 │ │ │ │ - rsbeq r7, fp, r0, lsr ip │ │ │ │ - rsbeq r7, fp, r0, ror #23 │ │ │ │ + rsbeq r7, fp, r0, asr #24 │ │ │ │ + strdeq r7, [fp], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 3376e8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 3376ec │ │ │ │ @@ -244632,40 +244632,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3376c8 │ │ │ │ - bl 7d5a58 │ │ │ │ + bl 7d5a60 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 815694 │ │ │ │ + b 81569c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, pc, r8, asr r5 @ │ │ │ │ - rsbseq lr, r3, r8, asr #6 │ │ │ │ - strheq r0, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r7, pc, r8, ror #10 │ │ │ │ + rsbseq lr, r3, r8, asr r3 │ │ │ │ + rsbeq r0, sl, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 337860 │ │ │ │ mov r5, r1 │ │ │ │ @@ -244674,15 +244674,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74b7a4 │ │ │ │ + bl 74b7ac │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a85c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -244721,15 +244721,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a7cc <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979ad0 │ │ │ │ + bl 979ad8 │ │ │ │ ldr r2, [pc, #124] @ 337878 │ │ │ │ ldr r3, [pc, #100] @ 337864 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244751,22 +244751,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x009733fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, r4, lsr r4 @ │ │ │ │ - rsbeq r7, fp, r4, asr #18 │ │ │ │ - @ instruction: 0x006b7994 │ │ │ │ - rsbeq r7, fp, r0, lsl #21 │ │ │ │ + rsbseq r7, pc, r4, asr #8 │ │ │ │ + rsbeq r7, fp, r4, asr r9 │ │ │ │ + rsbeq r7, fp, r4, lsr #19 │ │ │ │ + @ instruction: 0x006b7a90 │ │ │ │ addseq r3, r7, r8, lsl r3 │ │ │ │ - rsbseq r7, pc, ip, ror r3 @ │ │ │ │ - rsbeq r7, fp, ip, lsl #17 │ │ │ │ - rsbeq r7, fp, r0, lsr #17 │ │ │ │ + rsbseq r7, pc, ip, lsl #7 │ │ │ │ + @ instruction: 0x006b789c │ │ │ │ + strheq r7, [fp], #-128 @ 0xffffff80 @ │ │ │ │ │ │ │ │ 00337888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -244815,15 +244815,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -244833,22 +244833,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 337964 │ │ │ │ - rsbseq r7, pc, r8, lsl #5 │ │ │ │ - rsbeq r7, fp, ip, lsr r9 │ │ │ │ - rsbeq r7, fp, ip, lsl #9 │ │ │ │ - rsbseq r7, pc, r4, lsr r2 @ │ │ │ │ - rsbeq r7, fp, r0, asr #17 │ │ │ │ - rsbeq r7, fp, ip, lsr r4 │ │ │ │ + @ instruction: 0x007f7298 │ │ │ │ + rsbeq r7, fp, ip, asr #18 │ │ │ │ + @ instruction: 0x006b749c │ │ │ │ + rsbseq r7, pc, r4, asr #4 │ │ │ │ + ldrdeq r7, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r7, fp, ip, asr #8 │ │ │ │ │ │ │ │ 003379c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -244892,15 +244892,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 337ae8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 756ab4 │ │ │ │ + bl 756abc │ │ │ │ ldr r2, [pc, #84] @ 337aec │ │ │ │ ldr r3, [pc, #64] @ 337adc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244913,15 +244913,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, ip, lsr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r7, fp, r4, asr #10 │ │ │ │ + rsbeq r7, fp, r4, asr r5 │ │ │ │ addseq r3, r7, r0, lsr #1 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq r3, r7, ip, ror r0 │ │ │ │ │ │ │ │ 00337af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -244930,80 +244930,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 337b48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8100f8 │ │ │ │ + bl 810100 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337b54 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756ab4 │ │ │ │ + b 756abc │ │ │ │ ldr r2, [pc, #40] @ 337b78 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337b30 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 810454 │ │ │ │ + bl 81045c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337b30 │ │ │ │ - bl 7e5d80 │ │ │ │ + bl 7e5d88 │ │ │ │ mov r2, r0 │ │ │ │ b 337b30 │ │ │ │ - ldrheq r8, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r8, r4, r8, asr #5 │ │ │ │ │ │ │ │ 00337b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 337c10 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 337be0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8100f8 │ │ │ │ + bl 810100 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337bec │ │ │ │ ldr r3, [pc, #76] @ 337c14 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756ab4 │ │ │ │ + b 756abc │ │ │ │ ldr r2, [pc, #48] @ 337c18 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337bc0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 810454 │ │ │ │ + bl 81045c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337bc0 │ │ │ │ - bl 7e5d80 │ │ │ │ + bl 7e5d88 │ │ │ │ mov r2, r0 │ │ │ │ b 337bc0 │ │ │ │ addseq r2, r7, ip, ror pc │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r8, r4, r0, lsr #4 │ │ │ │ + rsbseq r8, r4, r0, lsr r2 │ │ │ │ │ │ │ │ 00337c1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 337c94 │ │ │ │ @@ -245015,33 +245015,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337c70 │ │ │ │ ldr r3, [pc, #68] @ 337c98 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756ab4 │ │ │ │ + b 756abc │ │ │ │ ldr r2, [pc, #48] @ 337c9c │ │ │ │ add r2, pc, r2 │ │ │ │ b 337c4c │ │ │ │ ldr r3, [pc, #40] @ 337ca0 │ │ │ │ ldr r1, [pc, #40] @ 337ca4 │ │ │ │ ldr r0, [pc, #40] @ 337ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 337cac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x00972edc │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x0074819c │ │ │ │ - rsbseq r6, pc, r8, asr #30 │ │ │ │ - rsbeq r7, fp, ip, asr #2 │ │ │ │ - rsbeq r7, fp, ip, lsr #12 │ │ │ │ + rsbseq r8, r4, ip, lsr #3 │ │ │ │ + rsbseq r6, pc, r8, asr pc @ │ │ │ │ + rsbeq r7, fp, ip, asr r1 │ │ │ │ + rsbeq r7, fp, ip, lsr r6 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 00337cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245054,22 +245054,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337d04 │ │ │ │ ldr r3, [pc, #36] @ 337d0c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756ab4 │ │ │ │ + b 756abc │ │ │ │ ldr r2, [pc, #16] @ 337d10 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337ce0 │ │ │ │ bl 24b848 │ │ │ │ addseq r2, r7, r8, asr #28 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r8, r4, r8, lsl #2 │ │ │ │ + rsbseq r8, r4, r8, lsl r1 │ │ │ │ │ │ │ │ 00337d14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -245089,15 +245089,15 @@ │ │ │ │ beq 337e04 │ │ │ │ ldr r3, [pc, #168] @ 337e10 │ │ │ │ ldr r1, [pc, #168] @ 337e14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756ab4 │ │ │ │ + bl 756abc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 337db0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -245107,94 +245107,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 337e18 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 755e04 │ │ │ │ + bl 755e0c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337d88 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 24b848 │ │ │ │ - @ instruction: 0x006b7598 │ │ │ │ + rsbeq r7, fp, r8, lsr #11 │ │ │ │ addseq r2, r7, r8, asr #27 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq r7, fp, r4, ror #10 │ │ │ │ - rsbseq r6, r3, r0, lsr r2 │ │ │ │ + rsbeq r7, fp, r4, ror r5 │ │ │ │ + rsbseq r6, r3, r0, asr #4 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 337e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq lr, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 337ea0 │ │ │ │ ldr r2, [pc, #88] @ 337ea4 │ │ │ │ ldr r1, [pc, #88] @ 337ea8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #60] @ 337eac │ │ │ │ ldr r3, [pc, #60] @ 337eb0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r4, lsr #29 │ │ │ │ - strdeq r0, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, sl, r4, lsl r6 │ │ │ │ + ldrheq r6, [pc], #-228 @ │ │ │ │ + rsbeq r0, sl, ip, lsl #12 │ │ │ │ + rsbeq r0, sl, r4, lsr #12 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 337f68 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ ldr ip, [pc, #136] @ 337f6c │ │ │ │ ldr r2, [pc, #136] @ 337f70 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337f18 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 337f38 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -245213,17 +245213,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ + rsbeq r7, fp, r4, lsr #19 │ │ │ │ + rsbseq r6, pc, r0, lsr #28 │ │ │ │ @ instruction: 0x006b7994 │ │ │ │ - rsbseq r6, pc, r0, lsl lr @ │ │ │ │ - rsbeq r7, fp, r4, lsl #19 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 337fd4 │ │ │ │ ldr r2, [pc, #68] @ 337fd8 │ │ │ │ @@ -245231,26 +245231,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r0, ror #26 │ │ │ │ - ldrdeq r7, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - strheq r7, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r6, pc, r0, ror sp @ │ │ │ │ + rsbeq r7, fp, r0, ror #17 │ │ │ │ + rsbeq r7, fp, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 338068 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 33806c │ │ │ │ @@ -245258,15 +245258,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #1 │ │ │ │ beq 33803c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -245277,133 +245277,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r6, [pc], #-196 @ │ │ │ │ - rsbeq r7, fp, r4, ror #16 │ │ │ │ - rsbeq r7, fp, r0, asr r8 │ │ │ │ + rsbseq r6, pc, r4, lsl #26 │ │ │ │ + rsbeq r7, fp, r4, ror r8 │ │ │ │ + rsbeq r7, fp, r0, ror #16 │ │ │ │ │ │ │ │ 00338074 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 338138 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r8, [pc, #148] @ 33813c │ │ │ │ ldr r2, [pc, #148] @ 338140 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 338144 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3380f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74eb24 │ │ │ │ + b 74eb2c │ │ │ │ ldr r6, [pc, #72] @ 338148 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r2, [pc, #56] @ 33814c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74eb24 │ │ │ │ - ldrdeq r7, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r6, pc, ip, asr #24 │ │ │ │ - strheq r7, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + b 74eb2c │ │ │ │ + rsbeq r7, fp, r4, ror #15 │ │ │ │ + rsbseq r6, pc, ip, asr ip @ │ │ │ │ + rsbeq r7, fp, r8, asr #15 │ │ │ │ adceq r4, r4, r0, lsr #15 │ │ │ │ - rsbeq r7, fp, r0, lsl #15 │ │ │ │ - rsbeq r7, fp, r4, lsl #15 │ │ │ │ + @ instruction: 0x006b7790 │ │ │ │ + @ instruction: 0x006b7794 │ │ │ │ │ │ │ │ 00338150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 33821c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r8, [pc, #156] @ 338220 │ │ │ │ ldr r2, [pc, #156] @ 338224 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 338228 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 3381dc │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74eb24 │ │ │ │ + b 74eb2c │ │ │ │ ldr r6, [pc, #72] @ 33822c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r2, [pc, #56] @ 338230 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74eb24 │ │ │ │ - strdeq r7, [fp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r6, pc, r0, ror fp @ │ │ │ │ - rsbeq r7, fp, r4, ror #13 │ │ │ │ + b 74eb2c │ │ │ │ + rsbeq r7, fp, r8, lsl #14 │ │ │ │ + rsbseq r6, pc, r0, lsl #23 │ │ │ │ + strdeq r7, [fp], #-100 @ 0xffffff9c @ │ │ │ │ adceq r4, r4, r4, asr #13 │ │ │ │ - @ instruction: 0x006b769c │ │ │ │ - rsbeq r7, fp, r0, lsr #13 │ │ │ │ + rsbeq r7, fp, ip, lsr #13 │ │ │ │ + strheq r7, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ │ │ │ │ 00338234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 3383f0 │ │ │ │ @@ -245419,24 +245419,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3383ac │ │ │ │ ldr r7, [pc, #372] @ 3383fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 338400 │ │ │ │ ldr r1, [pc, #360] @ 338404 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #336] @ 338408 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -245448,28 +245448,28 @@ │ │ │ │ beq 338334 │ │ │ │ ldr r5, [pc, #288] @ 33840c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 338378 │ │ │ │ mov r1, r4 │ │ │ │ - bl 74eb8c │ │ │ │ + bl 74eb94 │ │ │ │ ldr r2, [pc, #264] @ 338410 │ │ │ │ ldr r3, [pc, #236] @ 3383f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3383ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7551ec │ │ │ │ + b 7551f4 │ │ │ │ ldr r2, [pc, #216] @ 338414 │ │ │ │ ldr r3, [pc, #184] @ 3383f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -245483,55 +245483,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 338418 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r2, [pc, #136] @ 33841c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r0, [r5] │ │ │ │ b 3382f8 │ │ │ │ ldr r4, [pc, #108] @ 338420 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr r3, [pc, #96] @ 338424 │ │ │ │ ldr r2, [pc, #96] @ 338428 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 338280 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ adceq r4, r4, r4, lsl r6 │ │ │ │ addseq r2, r7, r0, asr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, pc, r8, ror #20 │ │ │ │ - strheq r0, [sl], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r0, sl, ip, asr #3 │ │ │ │ + rsbseq r6, pc, r8, ror sl @ │ │ │ │ + rsbeq r0, sl, r4, asr #3 │ │ │ │ + ldrdeq r0, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r4, r4, ip, ror r5 │ │ │ │ addseq r2, r7, ip, lsl #16 │ │ │ │ @ instruction: 0x009727d8 │ │ │ │ - rsbeq r7, fp, r0, lsl #10 │ │ │ │ - rsbeq r7, fp, r4, lsl #10 │ │ │ │ - ldrdeq r7, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r6, pc, r0, lsr r9 @ │ │ │ │ - rsbeq r7, fp, r4, asr #9 │ │ │ │ + rsbeq r7, fp, r0, lsl r5 │ │ │ │ + rsbeq r7, fp, r4, lsl r5 │ │ │ │ + rsbeq r7, fp, r0, ror #9 │ │ │ │ + rsbseq r6, pc, r0, asr #18 │ │ │ │ + ldrdeq r7, [fp], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 0033842c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3384b0 │ │ │ │ @@ -245540,37 +245540,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338468 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74eb24 │ │ │ │ + b 74eb2c │ │ │ │ ldr r6, [pc, #68] @ 3384b4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr ip, [pc, #56] @ 3384b8 │ │ │ │ ldr r2, [pc, #56] @ 3384bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74eb24 │ │ │ │ + b 74eb2c │ │ │ │ adceq r4, r4, r0, lsr #8 │ │ │ │ - rsbeq r7, fp, r4, lsl r4 │ │ │ │ - rsbseq r6, pc, r4, ror r8 @ │ │ │ │ - rsbeq r7, fp, ip, lsl #8 │ │ │ │ + rsbeq r7, fp, r4, lsr #8 │ │ │ │ + rsbseq r6, pc, r4, lsl #17 │ │ │ │ + rsbeq r7, fp, ip, lsl r4 │ │ │ │ │ │ │ │ 003384c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 338544 │ │ │ │ @@ -245579,37 +245579,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3384fc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74eb8c │ │ │ │ + b 74eb94 │ │ │ │ ldr r6, [pc, #68] @ 338548 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr ip, [pc, #56] @ 33854c │ │ │ │ ldr r2, [pc, #56] @ 338550 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74eb8c │ │ │ │ + b 74eb94 │ │ │ │ adceq r4, r4, ip, lsl #7 │ │ │ │ - rsbeq r7, fp, r0, lsl #7 │ │ │ │ - rsbseq r6, pc, r0, ror #15 │ │ │ │ - rsbeq r7, fp, r8, ror r3 │ │ │ │ + @ instruction: 0x006b7390 │ │ │ │ + ldrsheq r6, [pc], #-112 @ │ │ │ │ + rsbeq r7, fp, r8, lsl #7 │ │ │ │ │ │ │ │ 00338554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3385d8 │ │ │ │ @@ -245618,52 +245618,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 338590 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fd7c │ │ │ │ + b 74fd84 │ │ │ │ ldr r6, [pc, #68] @ 3385dc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755a54 │ │ │ │ + bl 755a5c │ │ │ │ ldr ip, [pc, #56] @ 3385e0 │ │ │ │ ldr r2, [pc, #56] @ 3385e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74fd7c │ │ │ │ + b 74fd84 │ │ │ │ strdeq r4, [r4], r8 @ │ │ │ │ - rsbeq r7, fp, ip, ror #5 │ │ │ │ - rsbseq r6, pc, ip, asr #14 │ │ │ │ - rsbeq r7, fp, r4, ror #5 │ │ │ │ + strdeq r7, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, pc, ip, asr r7 @ │ │ │ │ + strdeq r7, [fp], #-36 @ 0xffffffdc @ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 338664 │ │ │ │ ldr r2, [pc, #96] @ 338668 │ │ │ │ ldr r1, [pc, #96] @ 33866c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #68] @ 338670 │ │ │ │ ldr r3, [pc, #68] @ 338674 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -245672,58 +245672,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, ip, lsr r7 @ │ │ │ │ - rsbeq pc, r9, r4, lsr #28 │ │ │ │ - ldrheq sp, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r6, pc, ip, asr #14 │ │ │ │ + rsbeq pc, r9, r4, lsr lr @ │ │ │ │ + rsbseq sp, r3, r0, asr #7 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsbeq r7, fp, ip, lsl #5 │ │ │ │ + @ instruction: 0x006b729c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3386ec │ │ │ │ ldr r2, [pc, #92] @ 3386f0 │ │ │ │ ldr r1, [pc, #92] @ 3386f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 3386f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #64] @ 3386fc │ │ │ │ ldr r3, [pc, #64] @ 338700 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r6, [pc], #-100 @ │ │ │ │ - @ instruction: 0x0069fd90 │ │ │ │ - rsbeq r0, ip, r0, ror #19 │ │ │ │ + rsbseq r6, pc, r4, asr #13 │ │ │ │ + rsbeq pc, r9, r0, lsr #27 │ │ │ │ + strdeq r0, [ip], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 338714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq sp, r8, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 338854 │ │ │ │ ldr r6, [pc, #292] @ 338858 │ │ │ │ @@ -245734,23 +245734,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 33879c │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 3387c8 │ │ │ │ @@ -245796,29 +245796,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 338868 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248a50 │ │ │ │ - rsbseq r6, pc, r4, lsl r6 @ │ │ │ │ - rsbeq r0, fp, r8, asr r8 │ │ │ │ - rsbeq r0, fp, ip, ror #16 │ │ │ │ - rsbeq r2, fp, r8, asr #27 │ │ │ │ - strheq r7, [fp], #-0 @ │ │ │ │ - rsbeq r7, fp, r0, lsl #1 │ │ │ │ + rsbseq r6, pc, r4, lsr #12 │ │ │ │ + rsbeq r0, fp, r8, ror #16 │ │ │ │ + rsbeq r0, fp, ip, ror r8 │ │ │ │ + ldrdeq r2, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r7, fp, r0, asr #1 │ │ │ │ + @ instruction: 0x006b7090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 3388d4 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3388bc │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -245827,44 +245827,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 3388d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 754e5c │ │ │ │ - rsbeq r0, fp, r8, lsr #14 │ │ │ │ + b 754e64 │ │ │ │ + rsbeq r0, fp, r8, lsr r7 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33893c │ │ │ │ ldr r2, [pc, #72] @ 338940 │ │ │ │ ldr r1, [pc, #72] @ 338944 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, ip, asr #8 │ │ │ │ - rsbeq pc, r9, r4, lsr fp @ │ │ │ │ - rsbseq sp, r3, r0, asr #1 │ │ │ │ + rsbseq r6, pc, ip, asr r4 @ │ │ │ │ + rsbeq pc, r9, r4, asr #22 │ │ │ │ + ldrsbeq sp, [r3], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 338a18 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -245874,54 +245874,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 338a20 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3389f8 │ │ │ │ ldr r3, [pc, #128] @ 338a24 │ │ │ │ ldr r9, [pc, #128] @ 338a28 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8bddec │ │ │ │ + bl 8bddf4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3389bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, pc, r8, ror #7 │ │ │ │ - rsbeq r0, fp, ip, lsr #12 │ │ │ │ - rsbeq r0, fp, r8, lsl r6 │ │ │ │ - rsbseq r7, r4, r0, ror #8 │ │ │ │ - rsbeq r6, fp, r8, lsr #30 │ │ │ │ + ldrsheq r6, [pc], #-56 @ │ │ │ │ + rsbeq r0, fp, ip, lsr r6 │ │ │ │ + rsbeq r0, fp, r8, lsr #12 │ │ │ │ + rsbseq r7, r4, r0, ror r4 │ │ │ │ + rsbeq r6, fp, r8, lsr pc │ │ │ │ │ │ │ │ 00338a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 338b34 │ │ │ │ @@ -245932,30 +245932,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 74dfa4 │ │ │ │ + bl 74dfac │ │ │ │ ldr r1, [pc, #200] @ 338b40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 338b00 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 338b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74dfa4 │ │ │ │ + bl 74dfac │ │ │ │ ldr r1, [pc, #164] @ 338b48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 338b18 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 338b4c │ │ │ │ ldr r3, [pc, #112] @ 338b38 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245973,29 +245973,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 338b50 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754e5c │ │ │ │ + bl 754e64 │ │ │ │ b 338a90 │ │ │ │ ldr r1, [pc, #52] @ 338b54 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754e5c │ │ │ │ + bl 754e64 │ │ │ │ b 338abc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r7, ip, asr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, fp, r0, lsr #29 │ │ │ │ - rsbeq r0, fp, ip, lsr r5 │ │ │ │ - rsbeq r6, fp, r0, ror lr │ │ │ │ - rsbeq r0, fp, r0, lsl r5 │ │ │ │ + strheq r6, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, fp, ip, asr #10 │ │ │ │ + rsbeq r6, fp, r0, lsl #29 │ │ │ │ + rsbeq r0, fp, r0, lsr #10 │ │ │ │ addseq r2, r7, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 00338b58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -246007,27 +246007,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 338bc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 755e04 │ │ │ │ + bl 755e0c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x006b6d9c │ │ │ │ - rsbeq r2, fp, ip, lsl #30 │ │ │ │ + rsbeq r6, fp, ip, lsr #27 │ │ │ │ + rsbeq r2, fp, ip, lsl pc │ │ │ │ │ │ │ │ 00338bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 338c38 │ │ │ │ @@ -246037,32 +246037,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #56] @ 338c44 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32469c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, pc, r4, ror #2 │ │ │ │ - rsbeq pc, r9, ip, lsr r8 @ │ │ │ │ - rsbseq ip, r3, r8, asr #27 │ │ │ │ - rsbeq r6, fp, r8, lsl #26 │ │ │ │ + rsbseq r6, pc, r4, ror r1 @ │ │ │ │ + rsbeq pc, r9, ip, asr #16 │ │ │ │ + ldrsbeq ip, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, fp, r8, lsl sp │ │ │ │ │ │ │ │ 00338c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 338ca0 │ │ │ │ @@ -246072,56 +246072,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #28] @ 338cac │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 32469c │ │ │ │ - rsbseq r6, pc, r0, ror #1 │ │ │ │ - rsbeq pc, r9, r0, asr #15 │ │ │ │ - rsbseq ip, r3, ip, asr #26 │ │ │ │ - rsbeq r6, fp, r4, lsl #25 │ │ │ │ + ldrsheq r6, [pc], #-0 @ │ │ │ │ + ldrdeq pc, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r3, ip, asr sp │ │ │ │ + @ instruction: 0x006b6c94 │ │ │ │ │ │ │ │ 00338cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 338d78 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #152] @ 338d7c │ │ │ │ ldr r1, [pc, #152] @ 338d80 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #128] @ 338d84 │ │ │ │ ldr r1, [pc, #128] @ 338d88 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #96] @ 338d8c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3245dc │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -246135,20 +246135,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, pc, r4, ror r0 @ │ │ │ │ - strheq r0, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r0, fp, r4, asr #5 │ │ │ │ - rsbeq pc, r9, ip, lsr #14 │ │ │ │ - ldrheq ip, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r6, fp, r4, ror #23 │ │ │ │ + rsbseq r6, pc, r4, lsl #1 │ │ │ │ + rsbeq r0, fp, r0, asr #5 │ │ │ │ + ldrdeq r0, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq pc, r9, ip, lsr r7 @ │ │ │ │ + rsbseq ip, r3, r8, asr #25 │ │ │ │ + strdeq r6, [fp], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 00338d90 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246177,44 +246177,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338e44 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ b 338e04 │ │ │ │ ldr r3, [pc, #28] @ 338e7c │ │ │ │ ldr r1, [pc, #28] @ 338e80 │ │ │ │ ldr r0, [pc, #28] @ 338e84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r4, ror #29 │ │ │ │ - strheq r6, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r5, [pc], #-228 @ │ │ │ │ rsbeq r6, fp, r8, asr #21 │ │ │ │ + ldrdeq r6, [fp], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 00338e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -246235,46 +246235,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338f2c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5d8 │ │ │ │ + bl 70e5e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ b 338ee4 │ │ │ │ ldr r3, [pc, #28] @ 338f64 │ │ │ │ ldr r1, [pc, #28] @ 338f68 │ │ │ │ ldr r0, [pc, #28] @ 338f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [pc], #-220 @ │ │ │ │ - ldrdeq r6, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, pc, ip, lsl #28 │ │ │ │ rsbeq r6, fp, r0, ror #19 │ │ │ │ + strdeq r6, [fp], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 00338f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 338fcc │ │ │ │ @@ -246284,26 +246284,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #32] @ 338fd8 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3243c8 │ │ │ │ - ldrheq r5, [pc], #-216 @ │ │ │ │ - @ instruction: 0x0069f498 │ │ │ │ - rsbseq ip, r3, r4, lsr #20 │ │ │ │ - rsbeq r6, fp, ip, asr r9 │ │ │ │ + rsbseq r5, pc, r8, asr #27 │ │ │ │ + rsbeq pc, r9, r8, lsr #9 │ │ │ │ + rsbseq ip, r3, r4, lsr sl │ │ │ │ + rsbeq r6, fp, ip, ror #18 │ │ │ │ │ │ │ │ 00338fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 339060 │ │ │ │ @@ -246316,33 +246316,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #32] @ 33906c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3247d4 │ │ │ │ - rsbseq r5, pc, r0, asr sp @ │ │ │ │ - rsbeq pc, r9, r4, lsr r4 @ │ │ │ │ - rsbseq ip, r3, r0, asr #19 │ │ │ │ - rsbeq r6, fp, ip, asr #17 │ │ │ │ + rsbseq r5, pc, r0, ror #26 │ │ │ │ + rsbeq pc, r9, r4, asr #8 │ │ │ │ + ldrsbeq ip, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r6, [fp], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 00339070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -246367,17 +246367,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3390f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r8, ror ip @ │ │ │ │ - rsbeq r6, fp, ip, asr #16 │ │ │ │ - rsbeq r6, fp, r8, ror r8 │ │ │ │ + rsbseq r5, pc, r8, lsl #25 │ │ │ │ + rsbeq r6, fp, ip, asr r8 │ │ │ │ + rsbeq r6, fp, r8, lsl #17 │ │ │ │ │ │ │ │ 003390f4 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 339118 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -246394,17 +246394,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 339154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r4, lsl ip @ │ │ │ │ - rsbeq r6, fp, r8, ror #15 │ │ │ │ - rsbeq r6, fp, r4, lsr r8 │ │ │ │ + rsbseq r5, pc, r4, lsr #24 │ │ │ │ + strdeq r6, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, fp, r4, asr #16 │ │ │ │ │ │ │ │ 00339158 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -246430,17 +246430,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3391dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, ip, lsl #23 │ │ │ │ - rsbeq r6, fp, r0, ror #14 │ │ │ │ - rsbeq r6, fp, r8, asr #15 │ │ │ │ + @ instruction: 0x007f5b9c │ │ │ │ + rsbeq r6, fp, r0, ror r7 │ │ │ │ + ldrdeq r6, [fp], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 003391e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -246452,15 +246452,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r4, [pc, #480] @ 339410 │ │ │ │ ldr r2, [pc, #480] @ 339414 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 339418 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -246468,33 +246468,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 33941c │ │ │ │ ldr r9, [pc, #452] @ 339420 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #436] @ 339424 │ │ │ │ ldr r1, [pc, #436] @ 339428 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 339398 │ │ │ │ ldr r3, [pc, #396] @ 33942c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 33933c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -246534,38 +246534,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3392bc │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 339388 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ b 3392bc │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ b 339364 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2489d8 │ │ │ │ ldr r2, [pc, #136] @ 339434 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 339438 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r3, [pc, #104] @ 33943c │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 339298 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 339440 │ │ │ │ @@ -246575,29 +246575,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r1, r7, r8, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, pc, r8, lsl fp @ │ │ │ │ - rsbeq pc, sl, ip, asr sp @ │ │ │ │ - rsbeq pc, sl, r0, ror sp @ │ │ │ │ + rsbseq r5, pc, r8, lsr #22 │ │ │ │ + rsbeq pc, sl, ip, ror #26 │ │ │ │ + rsbeq pc, sl, r0, lsl #27 │ │ │ │ adceq r3, r4, r0, lsl r6 │ │ │ │ @ instruction: 0x009718b8 │ │ │ │ - strheq pc, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq ip, r3, r0, asr r7 │ │ │ │ + rsbeq pc, r9, ip, asr #3 │ │ │ │ + rsbseq ip, r3, r0, ror #14 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ addseq r1, r7, r8, lsl r8 │ │ │ │ - strdeq r6, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - strdeq r6, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r6, fp, ip, lsl #12 │ │ │ │ + rsbeq r6, fp, r8, lsl #10 │ │ │ │ muleq r0, ip, sl │ │ │ │ - rsbseq r5, pc, r8, asr r9 @ │ │ │ │ - rsbeq r6, fp, ip, lsr #10 │ │ │ │ + rsbseq r5, pc, r8, ror #18 │ │ │ │ rsbeq r6, fp, ip, lsr r5 │ │ │ │ + rsbeq r6, fp, ip, asr #10 │ │ │ │ │ │ │ │ 0033944c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 339508 │ │ │ │ @@ -246607,53 +246607,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 339510 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #128] @ 339514 │ │ │ │ ldr r7, [pc, #128] @ 339518 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3394c0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d7b0 │ │ │ │ + b 74d7b8 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2489d8 │ │ │ │ ldr r2, [pc, #72] @ 33951c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 339520 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r3, [pc, #40] @ 339524 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3394ac │ │ │ │ - rsbseq r5, pc, r4, ror #17 │ │ │ │ - strheq lr, [r9], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq ip, r3, ip, asr #10 │ │ │ │ + ldrsheq r5, [pc], #-132 @ │ │ │ │ + rsbeq lr, r9, r8, asr #31 │ │ │ │ + rsbseq ip, r3, ip, asr r5 │ │ │ │ ldrdeq r3, [r4], r4 @ │ │ │ │ addseq r1, r7, r8, ror r6 │ │ │ │ - ldrdeq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq r6, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, fp, r4, ror #9 │ │ │ │ + rsbeq r6, fp, r0, ror #7 │ │ │ │ muleq r0, ip, sl │ │ │ │ │ │ │ │ 00339528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -246664,53 +246664,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 3395ec │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #128] @ 3395f0 │ │ │ │ ldr r7, [pc, #128] @ 3395f4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 33959c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d8d8 │ │ │ │ + b 74d8e0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2489d8 │ │ │ │ ldr r2, [pc, #72] @ 3395f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3395fc │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r3, [pc, #40] @ 339600 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 339588 │ │ │ │ - rsbseq r5, pc, r8, lsl #16 │ │ │ │ - ldrdeq lr, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq ip, r3, r0, ror r4 │ │ │ │ + rsbseq r5, pc, r8, lsl r8 @ │ │ │ │ + rsbeq lr, r9, ip, ror #29 │ │ │ │ + rsbseq ip, r3, r0, lsl #9 │ │ │ │ strdeq r3, [r4], r8 @ │ │ │ │ umullseq r1, r7, ip, r5 │ │ │ │ - strdeq r6, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ - strdeq r6, [fp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, fp, r8, lsl #8 │ │ │ │ + rsbeq r6, fp, r4, lsl #6 │ │ │ │ muleq r0, ip, sl │ │ │ │ │ │ │ │ 00339604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246735,31 +246735,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3396b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3396bc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r3, r4, ip, asr #4 │ │ │ │ @ instruction: 0x009714f0 │ │ │ │ - rsbeq r6, fp, r8, asr #6 │ │ │ │ - rsbeq r6, fp, r4, asr r2 │ │ │ │ + rsbeq r6, fp, r8, asr r3 │ │ │ │ + rsbeq r6, fp, r4, ror #4 │ │ │ │ muleq r0, ip, sl │ │ │ │ │ │ │ │ 003396c0 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 3396f8 │ │ │ │ mov r3, #0 │ │ │ │ @@ -246810,15 +246810,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 339798 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r8, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3398b4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -246835,24 +246835,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 3398c4 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 978824 │ │ │ │ + bl 97882c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33983c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 339880 │ │ │ │ @@ -246879,25 +246879,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 33983c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r8, lsr #12 │ │ │ │ + rsbseq r5, pc, r8, lsr r6 @ │ │ │ │ addseq r1, r7, r0, asr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, fp, ip, lsl r2 │ │ │ │ - rsbeq r6, fp, r8, lsl #4 │ │ │ │ + rsbeq r6, fp, ip, lsr #4 │ │ │ │ + rsbeq r6, fp, r8, lsl r2 │ │ │ │ @ instruction: 0x009712d0 │ │ │ │ - @ instruction: 0x006b619c │ │ │ │ - rsbeq r6, fp, ip, ror r1 │ │ │ │ + rsbeq r6, fp, ip, lsr #3 │ │ │ │ + rsbeq r6, fp, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3399a8 │ │ │ │ ldr r2, [pc, #188] @ 3399ac │ │ │ │ ldr r1, [pc, #188] @ 3399b0 │ │ │ │ @@ -246905,15 +246905,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r6, [pc, #152] @ 3399b4 │ │ │ │ ldr r1, [pc, #152] @ 3399b8 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -246922,59 +246922,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3399bc │ │ │ │ ldr r3, [pc, #124] @ 3399c0 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ ldr ip, [pc, #100] @ 3399c4 │ │ │ │ ldr r3, [pc, #100] @ 3399c8 │ │ │ │ ldr r1, [pc, #100] @ 3399cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755cac │ │ │ │ + bl 755cb4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, pc, r0, lsl #10 │ │ │ │ - rsbeq lr, r9, r4, lsr fp │ │ │ │ - rsbseq ip, r3, r0, asr #1 │ │ │ │ - rsbseq sl, r5, r8, asr #9 │ │ │ │ - rsbeq r6, fp, r8, lsl r1 │ │ │ │ + rsbseq r5, pc, r0, lsl r5 @ │ │ │ │ + rsbeq lr, r9, r4, asr #22 │ │ │ │ + ldrsbeq ip, [r3], #-0 @ │ │ │ │ + ldrsbeq sl, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r6, fp, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrdeq r6, [fp], #-12 @ │ │ │ │ + rsbeq r6, fp, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 339a48 │ │ │ │ ldr r2, [pc, #96] @ 339a4c │ │ │ │ ldr r1, [pc, #96] @ 339a50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #68] @ 339a54 │ │ │ │ ldr r3, [pc, #68] @ 339a58 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -246983,17 +246983,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, r0, lsl #8 │ │ │ │ - rsbeq r6, fp, r0 │ │ │ │ - rsbeq r6, fp, r4, lsl r0 │ │ │ │ + rsbseq r5, pc, r0, lsl r4 @ │ │ │ │ + rsbeq r6, fp, r0, lsl r0 │ │ │ │ + rsbeq r6, fp, r4, lsr #32 │ │ │ │ addseq r1, r7, r4, lsl #2 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339b24 │ │ │ │ @@ -247011,24 +247011,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 978824 │ │ │ │ + bl 97882c │ │ │ │ ldr r2, [pc, #80] @ 339b38 │ │ │ │ ldr r3, [pc, #64] @ 339b2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247038,19 +247038,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, ip, ror r3 @ │ │ │ │ + rsbseq r5, pc, ip, lsl #7 │ │ │ │ umullseq r1, r7, r0, r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, fp, r0, ror pc │ │ │ │ - rsbeq r5, fp, r4, asr pc │ │ │ │ + rsbeq r5, fp, r0, lsl #31 │ │ │ │ + rsbeq r5, fp, r4, ror #30 │ │ │ │ addseq r1, r7, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339c04 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -247067,24 +247067,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 978824 │ │ │ │ + bl 97882c │ │ │ │ ldr r2, [pc, #80] @ 339c18 │ │ │ │ ldr r3, [pc, #64] @ 339c0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247094,19 +247094,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007f529c │ │ │ │ + rsbseq r5, pc, ip, lsr #5 │ │ │ │ @ instruction: 0x00970fb0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x006b5e90 │ │ │ │ - rsbeq r5, fp, r4, ror lr │ │ │ │ + rsbeq r5, fp, r0, lsr #29 │ │ │ │ + rsbeq r5, fp, r4, lsl #29 │ │ │ │ addseq r0, r7, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 339cf0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -247123,24 +247123,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978824 │ │ │ │ + bl 97882c │ │ │ │ ldr r2, [pc, #92] @ 339d04 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 339cf8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247153,32 +247153,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r5, [pc], #-28 @ │ │ │ │ + rsbseq r5, pc, ip, asr #3 │ │ │ │ @ instruction: 0x00970ed0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r5, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x006b5d94 │ │ │ │ + rsbeq r5, fp, r0, asr #27 │ │ │ │ + rsbeq r5, fp, r4, lsr #27 │ │ │ │ addseq r0, r7, r0, ror lr │ │ │ │ │ │ │ │ 00339d08 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339d0c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339d10 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 339d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r8, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 339da0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -247186,15 +247186,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 339da8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -247203,17 +247203,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, ip, lsl #2 │ │ │ │ - rsbeq r5, fp, r8, lsl #26 │ │ │ │ - rsbeq r5, fp, r4, lsr #26 │ │ │ │ + rsbseq r5, pc, ip, lsl r1 @ │ │ │ │ + rsbeq r5, fp, r8, lsl sp │ │ │ │ + rsbeq r5, fp, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 339e90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -247221,39 +247221,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 339e94 │ │ │ │ ldr r1, [pc, #188] @ 339e98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #168] @ 339e9c │ │ │ │ ldr r1, [pc, #168] @ 339ea0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #136] @ 339ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #120] @ 339ea8 │ │ │ │ ldr r1, [pc, #120] @ 339eac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #92] @ 339eb0 │ │ │ │ ldr r2, [pc, #92] @ 339eb4 │ │ │ │ ldr r3, [pc, #92] @ 339eb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -247263,19 +247263,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007f5090 │ │ │ │ - rsbeq lr, r9, ip, asr r6 │ │ │ │ - rsbseq fp, r3, r4, ror #23 │ │ │ │ - rsbeq r5, fp, r4, lsl #25 │ │ │ │ - @ instruction: 0x006b5c90 │ │ │ │ + rsbseq r5, pc, r0, lsr #1 │ │ │ │ + rsbeq lr, r9, ip, ror #12 │ │ │ │ + ldrsheq fp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x006b5c94 │ │ │ │ + rsbeq r5, fp, r0, lsr #25 │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq ip, r8, r8, asr r6 │ │ │ │ addseq sl, r4, r4, asr #28 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247287,110 +247287,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 339f24 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, pc, r8, ror pc @ │ │ │ │ - rsbeq r5, fp, r4, ror fp │ │ │ │ - @ instruction: 0x006b5b90 │ │ │ │ + rsbseq r4, pc, r8, lsl #31 │ │ │ │ + rsbeq r5, fp, r4, lsl #23 │ │ │ │ + rsbeq r5, fp, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 339f8c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 339f90 │ │ │ │ ldr r1, [pc, #72] @ 339f94 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r4, pc, r8, lsl #30 │ │ │ │ - rsbeq r5, fp, r4, lsl #22 │ │ │ │ - rsbeq r5, fp, r0, lsr #22 │ │ │ │ + rsbseq r4, pc, r8, lsl pc @ │ │ │ │ + rsbeq r5, fp, r4, lsl fp │ │ │ │ + rsbeq r5, fp, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 339fe8 │ │ │ │ ldr r2, [pc, #56] @ 339fec │ │ │ │ ldr r1, [pc, #56] @ 339ff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 33a148 │ │ │ │ - @ instruction: 0x007f4e9c │ │ │ │ - @ instruction: 0x006b5a98 │ │ │ │ - strheq r5, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r4, pc, ip, lsr #29 │ │ │ │ + rsbeq r5, fp, r8, lsr #21 │ │ │ │ + rsbeq r5, fp, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 33a064 │ │ │ │ ldr r2, [pc, #88] @ 33a068 │ │ │ │ ldr r1, [pc, #88] @ 33a06c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r4, pc, r0, asr #28 │ │ │ │ - rsbeq r5, fp, ip, lsr sl │ │ │ │ - rsbeq r5, fp, r8, asr sl │ │ │ │ + rsbseq r4, pc, r0, asr lr @ │ │ │ │ + rsbeq r5, fp, ip, asr #20 │ │ │ │ + rsbeq r5, fp, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -247431,15 +247431,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 33a144 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -247524,15 +247524,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r3, [pc, #964] @ 33a664 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -247765,24 +247765,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 33a5c4 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r0, r7, ip, lsl #19 │ │ │ │ - rsbeq r5, fp, r4, lsr #18 │ │ │ │ + rsbeq r5, fp, r4, lsr r9 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - ldrsheq r4, [pc], #-132 @ │ │ │ │ + rsbseq r4, pc, r4, lsl #18 │ │ │ │ addseq r0, r7, r4, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, fp, r8, lsr #28 │ │ │ │ + rsbeq r4, fp, r8, lsr lr │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 33a6d0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 33a680 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -248243,23 +248243,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 33ade4 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, fp, r4, lsl #23 │ │ │ │ + @ instruction: 0x006b2b94 │ │ │ │ addeq fp, r8, ip, lsr r7 │ │ │ │ │ │ │ │ 0033ade8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033adec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -248271,26 +248271,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 33ae4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r4, fp, r0, lsl #26 │ │ │ │ - rsbseq r4, pc, ip, ror r2 @ │ │ │ │ - ldrdeq r4, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r4, fp, r0, lsl sp │ │ │ │ + rsbseq r4, pc, ip, lsl #5 │ │ │ │ + rsbeq r4, fp, ip, ror #25 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -256794,23 +256794,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 343370 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70ea24 │ │ │ │ + b 70ea2c │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 343348 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 343344 │ │ │ │ @@ -256820,15 +256820,15 @@ │ │ │ │ b 343348 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 707498 │ │ │ │ + bl 7074a0 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 3433dc │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -256836,21 +256836,21 @@ │ │ │ │ beq 343410 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 343474 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b840 │ │ │ │ + b 70b848 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 3433dc │ │ │ │ tst r1, #2 │ │ │ │ bne 3433dc │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -256867,40 +256867,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 343304 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 343304 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70b840 │ │ │ │ + b 70b848 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3433e8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ b 3433e8 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 343450 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5d8 │ │ │ │ + bl 70e5e0 │ │ │ │ b 343450 │ │ │ │ ldr r3, [pc, #100] @ 343548 │ │ │ │ ldr r2, [pc, #100] @ 34354c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -256913,25 +256913,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 343550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, r6, r0, lsr r6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq ip, sl, r4, lsl #12 │ │ │ │ + rsbeq ip, sl, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -256945,15 +256945,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 3435b8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 343624 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -256964,23 +256964,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 343598 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 3435b8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -257015,15 +257015,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 34367c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -257062,26 +257062,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 343728 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3437ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r2, r8, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 3438a0 │ │ │ │ ldr r2, [pc, #216] @ 3438a4 │ │ │ │ @@ -257089,25 +257089,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #184] @ 3438ac │ │ │ │ ldr r1, [pc, #184] @ 3438b0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #152] @ 3438b4 │ │ │ │ ldr r2, [pc, #152] @ 3438b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 3438bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 3438c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -257124,34 +257124,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, lr, r0, lsl #24 │ │ │ │ - rsbeq r4, r9, ip, asr ip │ │ │ │ - rsbseq r2, r3, r8, ror #3 │ │ │ │ - rsbeq r1, sl, ip, asr #8 │ │ │ │ - rsbeq sl, r9, r4, ror r8 │ │ │ │ - rsbeq ip, sl, r8, lsr r3 │ │ │ │ + rsbseq fp, lr, r0, lsl ip │ │ │ │ + rsbeq r4, r9, ip, ror #24 │ │ │ │ + ldrsheq r2, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r1, sl, ip, asr r4 │ │ │ │ + rsbeq sl, r9, r4, lsl #17 │ │ │ │ + rsbeq ip, sl, r8, asr #6 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq ip, sl, ip, lsr r3 │ │ │ │ + rsbeq ip, sl, ip, asr #6 │ │ │ │ ldrdeq r2, [r8], r8 │ │ │ │ @ instruction: 0x009415b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -257231,22 +257231,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 343dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 343940 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34392c │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -257345,15 +257345,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 343df4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343920 │ │ │ │ ldr r0, [pc, #548] @ 343e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 343920 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -257417,15 +257417,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 343df4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343920 │ │ │ │ ldr r0, [pc, #264] @ 343e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 343920 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 343d48 │ │ │ │ bhi 343bb8 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 343d48 │ │ │ │ bhi 343dc8 │ │ │ │ @@ -257445,55 +257445,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34392c │ │ │ │ ldr r0, [pc, #164] @ 343e14 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 343940 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34392c │ │ │ │ ldr r3, [pc, #88] @ 343df4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343920 │ │ │ │ ldr r0, [pc, #104] @ 343e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 343920 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 34392c │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 343d38 │ │ │ │ b 343bcc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r6, r8, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r6, r0, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r6, ip, asr #3 │ │ │ │ - rsbseq fp, lr, r0, lsr #14 │ │ │ │ + rsbseq fp, lr, r0, lsr r7 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, sl, r8, lsr #3 │ │ │ │ + strheq ip, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - ldrsheq fp, [lr], #-90 @ 0xffffffa6 @ │ │ │ │ - rsbseq fp, lr, r3, lsl #11 │ │ │ │ - @ instruction: 0x006abf9c │ │ │ │ - @ instruction: 0x006abe9c │ │ │ │ - rsbeq fp, sl, r8, lsr #29 │ │ │ │ - rsbeq fp, sl, r4, lsl lr │ │ │ │ + rsbseq fp, lr, sl, lsl #12 │ │ │ │ + @ instruction: 0x007eb593 │ │ │ │ + rsbeq fp, sl, ip, lsr #31 │ │ │ │ + rsbeq fp, sl, ip, lsr #29 │ │ │ │ + strheq fp, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, sl, r4, lsr #28 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -258399,20 +258399,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 344c74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq sl, lr, ip, lsr #15 │ │ │ │ - rsbeq fp, sl, r8, lsl r0 │ │ │ │ - rsbeq fp, sl, ip, lsr #32 │ │ │ │ - rsbseq sl, lr, r8, lsl #15 │ │ │ │ - strdeq sl, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, sl, r0, lsr #32 │ │ │ │ + ldrheq sl, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq fp, sl, r8, lsr #32 │ │ │ │ + rsbeq fp, sl, ip, lsr r0 │ │ │ │ + @ instruction: 0x007ea798 │ │ │ │ + rsbeq fp, sl, r4 │ │ │ │ + rsbeq fp, sl, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -262148,18 +262148,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 348764 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 34878c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -262184,15 +262184,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3486e8 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ b 3486e8 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -264671,15 +264671,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 34aef0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ae64 │ │ │ │ ldr r0, [pc, #148] @ 34aef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -264691,33 +264691,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 34aef0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34ae64 │ │ │ │ ldr r0, [pc, #72] @ 34aef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 34ae64 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, r5, ip, asr sp @ │ │ │ │ - rsbseq r4, lr, sp, asr #7 │ │ │ │ + ldrsbeq r4, [lr], #-61 @ 0xffffffc3 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r4, sl, r0, lsr lr │ │ │ │ - rsbeq r4, sl, r0, ror #27 │ │ │ │ + rsbeq r4, sl, r0, asr #28 │ │ │ │ + strdeq r4, [sl], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 34b06c │ │ │ │ mov r8, r3 │ │ │ │ @@ -287308,47 +287308,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 36108c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 360e00 │ │ │ │ ldr r0, [pc, #80] @ 361090 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 360e00 │ │ │ │ ldr r0, [pc, #60] @ 361094 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 360de4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r9, r4, r0, lsl #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq lr, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq lr, ip, r4, lsl #8 │ │ │ │ addseq r9, r4, r8, ror #26 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, r4, ip, lsl #26 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq lr, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - ldrdeq lr, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq lr, r8, r0, ror #24 │ │ │ │ + rsbeq lr, r8, r0, asr #25 │ │ │ │ + rsbeq lr, r8, r8, ror #25 │ │ │ │ + rsbeq lr, r8, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -287463,22 +287463,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 361298 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 361230 │ │ │ │ ldr r0, [pc, #28] @ 36129c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 361230 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 360d78 │ │ │ │ b 361234 │ │ │ │ umullseq r9, r4, r8, r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq lr, r8, r8, asr #21 │ │ │ │ + ldrdeq lr, [r8], #-168 @ 0xffffff58 @ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 3614e0 │ │ │ │ mov lr, ip │ │ │ │ @@ -288370,22 +288370,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 36212c │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -288430,15 +288430,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3620a8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ b 3620cc │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3621f4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -288669,15 +288669,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 36317c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 362378 │ │ │ │ ldr r0, [pc, #3112] @ 363180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 362378 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 36239c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 363184 │ │ │ │ @@ -288738,15 +288738,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -288772,15 +288772,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 36317c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 362378 │ │ │ │ ldr r0, [pc, #2720] @ 363194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 362378 │ │ │ │ mov r7, #3 │ │ │ │ b 3624b0 │ │ │ │ tst r8, #8 │ │ │ │ bne 36296c │ │ │ │ ldr r3, [pc, #2692] @ 363198 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -288838,41 +288838,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 362894 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -288928,15 +288928,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 36317c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 362378 │ │ │ │ ldr r0, [pc, #2120] @ 3631ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 362378 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 362d84 │ │ │ │ ldr r3, [pc, #2100] @ 3631b0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -289107,15 +289107,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -289128,15 +289128,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3631d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 362494 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 362f68 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -289199,15 +289199,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 36317c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 362378 │ │ │ │ ldr r0, [pc, #1088] @ 3631e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 362378 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 3631e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -289344,22 +289344,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 362494 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3628a8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -289381,15 +289381,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3628d0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a1bb8 │ │ │ │ @@ -289447,45 +289447,45 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009487b4 │ │ │ │ addseq r8, r4, r0, ror #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq sl, r1, ip, ror #6 │ │ │ │ addeq r4, r6, r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r8, r0, lsl #20 │ │ │ │ + rsbeq sp, r8, r0, lsl sl │ │ │ │ umullseq r8, r4, r8, r5 │ │ │ │ adceq sl, r1, r0, ror #4 │ │ │ │ addeq r3, r6, r4, lsl #30 │ │ │ │ addseq r8, r4, r0, ror r4 │ │ │ │ - @ instruction: 0x0068d794 │ │ │ │ + rsbeq sp, r8, r4, lsr #15 │ │ │ │ adceq sl, r1, r8, asr r1 │ │ │ │ strdeq r3, [r6], r0 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ addseq r8, r4, ip, ror #3 │ │ │ │ - rsbeq sp, r8, r0, asr r5 │ │ │ │ + rsbeq sp, r8, r0, ror #10 │ │ │ │ strdeq r9, [r1], r0 @ │ │ │ │ addeq r3, r6, r0, lsl #23 │ │ │ │ adceq r9, r1, r0, lsr #28 │ │ │ │ addeq r3, r6, r4, asr #21 │ │ │ │ addseq r8, r4, r8, lsr r0 │ │ │ │ @ instruction: 0x008639b4 │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r8, r4, ror #1 │ │ │ │ + strdeq sp, [r8], #-4 @ │ │ │ │ adceq r9, r1, r0, ror fp │ │ │ │ addeq r3, r6, r4, lsl r8 │ │ │ │ strdeq r3, [r6], r0 │ │ │ │ - rsbeq sp, r8, r8, asr #2 │ │ │ │ + rsbeq sp, r8, r8, asr r1 │ │ │ │ addeq r3, r6, r0, ror r7 │ │ │ │ addeq r3, r6, r8, lsr #13 │ │ │ │ - rsbeq ip, r8, r8, lsr #28 │ │ │ │ - rsbseq ip, ip, r8, lsl #5 │ │ │ │ - strdeq ip, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq ip, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, r8, r8, lsr lr │ │ │ │ + @ instruction: 0x007cc298 │ │ │ │ + rsbeq ip, r8, r0, lsl #22 │ │ │ │ + rsbeq ip, r8, r4, ror #27 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 363634 │ │ │ │ ldr r3, [pc, #1052] @ 363638 │ │ │ │ @@ -289566,15 +289566,15 @@ │ │ │ │ bne 363594 │ │ │ │ ldr r0, [pc, #780] @ 363658 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [pc, #756] @ 36365c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 363660 │ │ │ │ @@ -289672,22 +289672,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 363678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36325c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 363598 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 363598 │ │ │ │ @@ -289733,15 +289733,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 363378 │ │ │ │ ldr r0, [pc, #144] @ 363684 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36325c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 363560 │ │ │ │ b 363378 │ │ │ │ ldr r3, [pc, #64] @ 36365c │ │ │ │ @@ -289752,31 +289752,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 363378 │ │ │ │ @ instruction: 0x009478fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009478dc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq fp, ip, r1, ror pc │ │ │ │ + rsbseq fp, ip, r1, lsl #31 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r7, r4, ip, ror #15 │ │ │ │ - rsbeq ip, r8, ip, lsr #25 │ │ │ │ + strheq ip, [r8], #-204 @ 0xffffff34 @ │ │ │ │ andeq r2, r0, r8, lsr #17 │ │ │ │ umullseq r7, r4, r4, r7 │ │ │ │ addseq r7, r4, r4, lsr r7 │ │ │ │ @ instruction: 0x009476f4 │ │ │ │ addseq r7, r4, r8, lsl #13 │ │ │ │ andeq r3, r0, r0, lsl r9 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r8, ip, ror #20 │ │ │ │ + rsbeq ip, r8, ip, ror sl │ │ │ │ umullseq r7, r4, ip, r5 │ │ │ │ addseq r7, r4, r4, ror #10 │ │ │ │ - ldrdeq ip, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq ip, r8, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 363dfc │ │ │ │ ldr r3, [pc, #1884] @ 363e00 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289837,22 +289837,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 363e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3636e0 │ │ │ │ ldr r3, [pc, #1620] @ 363e18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 363700 │ │ │ │ ldr r2, [pc, #1612] @ 363e24 │ │ │ │ @@ -289866,15 +289866,15 @@ │ │ │ │ bne 363878 │ │ │ │ ldr r0, [pc, #1580] @ 363e28 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #1556] @ 363e2c │ │ │ │ ldr r3, [pc, #1508] @ 363e00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290244,28 +290244,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 36383c │ │ │ │ b 363878 │ │ │ │ ldr r0, [pc, #180] @ 363ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3636e0 │ │ │ │ addseq r7, r4, r4, ror r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r4, r4, asr r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq fp, ip, r4, lsl #22 │ │ │ │ + rsbseq fp, ip, r4, lsl fp │ │ │ │ addseq r7, r4, ip, lsl #8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r8, ip, lsr #10 │ │ │ │ + rsbeq ip, r8, ip, lsr r5 │ │ │ │ addseq r7, r4, ip, lsr r3 │ │ │ │ - rsbeq ip, r8, r0, lsr r8 │ │ │ │ + rsbeq ip, r8, r0, asr #16 │ │ │ │ @ instruction: 0x009472fc │ │ │ │ addseq r7, r4, r0, asr #5 │ │ │ │ umullseq r7, r4, r0, r2 │ │ │ │ addseq r7, r4, r0, ror #4 │ │ │ │ addseq r7, r4, r0, lsr r2 │ │ │ │ addseq r7, r4, r0, lsl #4 │ │ │ │ @ instruction: 0x009471d0 │ │ │ │ @@ -290289,15 +290289,15 @@ │ │ │ │ addseq r6, r4, r0, ror lr │ │ │ │ addseq r6, r4, r0, asr #28 │ │ │ │ addseq r6, r4, r0, lsl lr │ │ │ │ addseq r6, r4, r0, ror #27 │ │ │ │ @ instruction: 0x00946db0 │ │ │ │ addseq r6, r4, r0, lsl #27 │ │ │ │ addseq r6, r4, r0, asr sp │ │ │ │ - rsbeq fp, r8, r8, lsr #30 │ │ │ │ + rsbeq fp, r8, r8, lsr pc │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -290354,15 +290354,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70d0d8 │ │ │ │ + b 70d0e0 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 363f88 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3436e4 │ │ │ │ @@ -290432,15 +290432,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 3641ac │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -290470,27 +290470,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d0d8 │ │ │ │ + b 70d0e0 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 36415c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3436e4 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 343640 │ │ │ │ addseq r6, r4, r8, lsr #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq fp, r8, r4, lsl #31 │ │ │ │ + @ instruction: 0x0068bf94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3647a4 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -290713,15 +290713,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3644b4 │ │ │ │ ldr r0, [pc, #676] @ 3647e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov r0, r5 │ │ │ │ bl 34339c │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 364208 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -290834,28 +290834,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 364800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 364260 │ │ │ │ ldr r0, [pc, #172] @ 364804 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 364260 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 24980c │ │ │ │ @@ -290869,34 +290869,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 364208 │ │ │ │ addseq r6, r4, r4, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r4, r8, lsl r9 │ │ │ │ addseq r6, r4, r4, lsl #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsheq sl, [ip], #-242 @ 0xffffff0e @ │ │ │ │ - rsbseq fp, ip, r8 │ │ │ │ + rsbseq fp, ip, r2 │ │ │ │ + rsbseq fp, ip, r8, lsl r0 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq r6, r4, r8, lsl #16 │ │ │ │ - rsbseq sl, ip, r8, lsr #31 │ │ │ │ + ldrheq sl, [ip], #-248 @ 0xffffff08 @ │ │ │ │ addseq r6, r4, r4, ror r7 │ │ │ │ addseq r6, r4, r4, lsl #13 │ │ │ │ - rsbseq sl, ip, r5, asr lr │ │ │ │ + rsbseq sl, ip, r5, ror #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x009465fc │ │ │ │ - rsbeq fp, r8, r0, asr #23 │ │ │ │ + ldrdeq fp, [r8], #-176 @ 0xffffff50 @ │ │ │ │ addseq r6, r4, r8, lsl #11 │ │ │ │ - rsbeq fp, r8, r0, lsl #23 │ │ │ │ + @ instruction: 0x0068bb90 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ addseq r6, r4, r8, lsl #10 │ │ │ │ addseq r6, r4, ip, ror r4 │ │ │ │ andeq r3, r0, r4, lsl pc │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r8, r0, asr r9 │ │ │ │ - rsbeq fp, r8, r4, ror r9 │ │ │ │ + rsbeq fp, r8, r0, ror #18 │ │ │ │ + rsbeq fp, r8, r4, lsl #19 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 364828 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -290979,153 +290979,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, fp │ │ │ │ - bl 70e138 │ │ │ │ + bl 70e140 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 364c44 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ ldr r3, [pc, #656] @ 364c48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 364c4c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e5d8 │ │ │ │ + bl 70e5e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 364c50 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e5d8 │ │ │ │ + bl 70e5e0 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e5d8 │ │ │ │ + bl 70e5e0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70dfe0 │ │ │ │ + bl 70dfe8 │ │ │ │ ldr r3, [pc, #372] @ 364c54 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e138 │ │ │ │ + bl 70e140 │ │ │ │ ldr r3, [pc, #308] @ 364c58 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, fp │ │ │ │ - bl 70e138 │ │ │ │ + bl 70e140 │ │ │ │ ldr r3, [pc, #252] @ 364c5c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, sl │ │ │ │ - bl 70e138 │ │ │ │ + bl 70e140 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 364c14 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -291161,22 +291161,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ adceq r8, r1, r0, lsr #32 │ │ │ │ strdeq r1, [r6], r0 │ │ │ │ - rsbeq fp, r8, r8, lsr #16 │ │ │ │ - rsbeq fp, r8, r8, asr #15 │ │ │ │ - rsbeq fp, r8, ip, asr #15 │ │ │ │ - rsbeq fp, r8, ip, ror r7 │ │ │ │ - rsbeq fp, r8, r4, lsr #14 │ │ │ │ - ldrdeq fp, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq fp, r8, r0, lsr #13 │ │ │ │ - rsbeq fp, r8, r8, ror r6 │ │ │ │ + rsbeq fp, r8, r8, lsr r8 │ │ │ │ + ldrdeq fp, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq fp, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq fp, r8, ip, lsl #15 │ │ │ │ + rsbeq fp, r8, r4, lsr r7 │ │ │ │ + rsbeq fp, r8, r0, ror #13 │ │ │ │ + strheq fp, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq fp, r8, r8, lsl #13 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -291192,27 +291192,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #456] @ 364ea0 │ │ │ │ ldr r1, [pc, #456] @ 364ea4 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -291252,41 +291252,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 364ea8 │ │ │ │ ldr r1, [pc, #272] @ 364eac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2a1d58 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 364eb0 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 43feb0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 364d2c │ │ │ │ @@ -291301,32 +291301,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 364eb8 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sl, ip, r0, asr #14 │ │ │ │ - @ instruction: 0x0068af9c │ │ │ │ - strheq r8, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq pc, r7, r8, ror #30 │ │ │ │ - rsbeq r9, r7, ip, lsl #7 │ │ │ │ - @ instruction: 0x0067369c │ │ │ │ - rsbseq r0, r1, r8, lsr #24 │ │ │ │ - rsbeq fp, r8, r4, lsr r4 │ │ │ │ - rsbeq fp, r8, ip, lsl #7 │ │ │ │ + rsbseq sl, ip, r0, asr r7 │ │ │ │ + rsbeq sl, r8, ip, lsr #31 │ │ │ │ + rsbeq r8, r8, r8, asr #21 │ │ │ │ + rsbeq pc, r7, r8, ror pc @ │ │ │ │ + @ instruction: 0x0067939c │ │ │ │ + rsbeq r3, r7, ip, lsr #13 │ │ │ │ + rsbseq r0, r1, r8, lsr ip │ │ │ │ + rsbeq fp, r8, r4, asr #8 │ │ │ │ + @ instruction: 0x0068b39c │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 364f08 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 364ee8 │ │ │ │ @@ -291393,20 +291393,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 364ff8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r1, r6, r4, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 3650e0 │ │ │ │ ldr r2, [pc, #204] @ 3650e4 │ │ │ │ @@ -291414,37 +291414,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #172] @ 3650ec │ │ │ │ ldr r1, [pc, #172] @ 3650f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 3650f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #136] @ 3650f8 │ │ │ │ ldr r1, [pc, #136] @ 3650fc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #104] @ 365100 │ │ │ │ ldr r1, [pc, #104] @ 365104 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -291457,35 +291457,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, ip, ip, asr #8 │ │ │ │ - rsbeq r3, r7, ip, lsl #8 │ │ │ │ - @ instruction: 0x00710998 │ │ │ │ - rsbeq pc, r7, r4, lsl #24 │ │ │ │ - rsbeq r9, r7, ip, lsr #32 │ │ │ │ + rsbseq sl, ip, ip, asr r4 │ │ │ │ + rsbeq r3, r7, ip, lsl r4 │ │ │ │ + rsbseq r0, r1, r8, lsr #19 │ │ │ │ + rsbeq pc, r7, r4, lsl ip @ │ │ │ │ + rsbeq r9, r7, ip, lsr r0 │ │ │ │ addseq r5, r4, r4, asr #21 │ │ │ │ - rsbeq lr, r7, r8, lsr #29 │ │ │ │ - rsbeq lr, r7, ip, lsl #29 │ │ │ │ + strheq lr, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x0067ee9c │ │ │ │ umulleq r1, r6, r4, sp │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, lsl #18 │ │ │ │ ldr r3, [pc, #20] @ 365128 │ │ │ │ ldr r2, [pc, #20] @ 36512c │ │ │ │ ldr r1, [pc, #20] @ 365130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7594fc │ │ │ │ + b 759504 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - rsbeq fp, r8, r8, lsr #5 │ │ │ │ + strheq fp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3651a8 │ │ │ │ @@ -291584,49 +291584,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #120] @ 365360 │ │ │ │ ldr r1, [pc, #120] @ 365364 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #88] @ 365368 │ │ │ │ ldr r3, [pc, #88] @ 36536c │ │ │ │ ldr r1, [pc, #88] @ 365370 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #48] @ 365374 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74de74 │ │ │ │ - rsbseq sl, ip, r4, lsr #3 │ │ │ │ - rsbeq r3, r7, r8, ror #2 │ │ │ │ - ldrsheq r0, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq pc, r7, r8, asr r9 @ │ │ │ │ - rsbeq r8, r7, r0, lsl #27 │ │ │ │ + b 74de7c │ │ │ │ + ldrheq sl, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r3, r7, r8, ror r1 │ │ │ │ + rsbseq r0, r1, r4, lsl #14 │ │ │ │ + rsbeq pc, r7, r8, ror #18 │ │ │ │ + @ instruction: 0x00678d90 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq r0, r2, r0, asr r2 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -291637,62 +291637,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #148] @ 365450 │ │ │ │ ldr r1, [pc, #148] @ 365454 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #116] @ 365458 │ │ │ │ ldr r1, [pc, #116] @ 36545c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 365460 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #72] @ 365464 │ │ │ │ ldr r2, [pc, #72] @ 365468 │ │ │ │ ldr r1, [pc, #72] @ 36546c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7595c8 │ │ │ │ - ldrsbeq sl, [ip], #-0 @ │ │ │ │ - @ instruction: 0x00673094 │ │ │ │ - rsbseq r0, r1, r0, lsr #12 │ │ │ │ - rsbeq pc, r7, r4, lsl #17 │ │ │ │ - rsbeq r8, r7, ip, lsr #25 │ │ │ │ + b 7595d0 │ │ │ │ + rsbseq sl, ip, r0, ror #1 │ │ │ │ + rsbeq r3, r7, r4, lsr #1 │ │ │ │ + rsbseq r0, r1, r0, lsr r6 │ │ │ │ + @ instruction: 0x0067f894 │ │ │ │ + strheq r8, [r7], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq r0, r2, r8, lsl #3 │ │ │ │ - rsbeq sl, r8, r4, ror #31 │ │ │ │ + strdeq sl, [r8], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0068af9c │ │ │ │ + rsbeq sl, r8, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 3654f8 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -291700,135 +291700,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 365500 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #76] @ 365504 │ │ │ │ ldr r1, [pc, #76] @ 365508 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, ip, r0, ror #31 │ │ │ │ - rsbeq pc, r7, r4, lsr #15 │ │ │ │ - rsbeq r8, r7, r8, asr #23 │ │ │ │ - rsbeq sl, r8, r8, lsr pc │ │ │ │ - rsbeq sl, r8, ip, asr #30 │ │ │ │ + ldrsheq r9, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + strheq pc, [r7], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r8, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, r8, r8, asr #30 │ │ │ │ + rsbeq sl, r8, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 36558c │ │ │ │ ldr r2, [pc, #104] @ 365590 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 365594 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #72] @ 365598 │ │ │ │ ldr r1, [pc, #72] @ 36559c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, ip, r4, asr #30 │ │ │ │ - rsbeq pc, r7, ip, lsl #14 │ │ │ │ - rsbeq r8, r7, r4, lsr fp │ │ │ │ - rsbeq sl, r8, r0, lsr #29 │ │ │ │ - strheq sl, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r9, ip, r4, asr pc │ │ │ │ + rsbeq pc, r7, ip, lsl r7 @ │ │ │ │ + rsbeq r8, r7, r4, asr #22 │ │ │ │ + strheq sl, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sl, r8, r4, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 36560c │ │ │ │ ldr r2, [pc, #84] @ 365610 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 365614 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #52] @ 365618 │ │ │ │ ldr r1, [pc, #52] @ 36561c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36f978 │ │ │ │ - ldrheq r9, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq pc, r7, r8, ror r6 @ │ │ │ │ - rsbeq r8, r7, r0, lsr #21 │ │ │ │ - rsbeq sl, r8, ip, lsl #28 │ │ │ │ - rsbeq sl, r8, r0, lsr #28 │ │ │ │ + rsbseq r9, ip, r0, asr #29 │ │ │ │ + rsbeq pc, r7, r8, lsl #13 │ │ │ │ + strheq r8, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sl, r8, ip, lsl lr │ │ │ │ + rsbeq sl, r8, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 3656f0 │ │ │ │ ldr r2, [pc, #184] @ 3656f4 │ │ │ │ ldr r1, [pc, #184] @ 3656f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2a2104 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3656c4 │ │ │ │ tst r3, #8 │ │ │ │ bne 3656dc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291836,26 +291836,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3656a4 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70e5e4 │ │ │ │ - rsbseq r9, ip, ip, lsr #28 │ │ │ │ - rsbeq sl, r8, r8, lsr #27 │ │ │ │ + b 70e5ec │ │ │ │ + rsbseq r9, ip, ip, lsr lr │ │ │ │ strheq sl, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sl, r8, r8, asr #27 │ │ │ │ │ │ │ │ 003656fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 36588c │ │ │ │ @@ -291873,38 +291873,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [pc, #284] @ 365894 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ cmp fp, #0 │ │ │ │ bne 3657ec │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36583c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291921,20 +291921,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3657cc │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -291949,19 +291949,19 @@ │ │ │ │ bl 33ad84 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70e5c8 │ │ │ │ + b 70e5d0 │ │ │ │ addeq r1, r6, r0, lsl r7 │ │ │ │ - strdeq sl, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - strheq sl, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq sl, r8, r0, asr ip │ │ │ │ + rsbeq sl, r8, r4, lsl #26 │ │ │ │ + rsbeq sl, r8, r4, asr #25 │ │ │ │ + rsbeq sl, r8, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 365a1c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 365a20 │ │ │ │ @@ -291970,15 +291970,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 365a28 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -291997,15 +291997,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 365a30 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1d58 │ │ │ │ ldr r3, [pc, #204] @ 365a34 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -292019,15 +292019,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 365a38 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -292050,22 +292050,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43feb0 │ │ │ │ - rsbseq r9, ip, ip, lsr #23 │ │ │ │ - rsbeq sl, r8, ip, lsr #22 │ │ │ │ - rsbeq sl, r8, r0, asr #22 │ │ │ │ + ldrheq r9, [ip], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r8, ip, lsr fp │ │ │ │ + rsbeq sl, r8, r0, asr fp │ │ │ │ addseq r5, r4, r8, lsr #4 │ │ │ │ - strdeq r2, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r0, r1, r8, lsl #1 │ │ │ │ + rsbeq r2, r7, ip, lsl #22 │ │ │ │ + @ instruction: 0x00710098 │ │ │ │ andeq r3, r0, r0, lsr r7 │ │ │ │ - rsbeq sl, r8, ip, asr #21 │ │ │ │ + ldrdeq sl, [r8], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 365bf8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 365bfc │ │ │ │ @@ -292074,15 +292074,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 365c04 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -292114,15 +292114,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 365c08 │ │ │ │ ldr r1, [pc, #256] @ 365c0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1d58 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -292144,15 +292144,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -292169,22 +292169,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 43feb0 │ │ │ │ - rsbseq r9, ip, ip, lsl #20 │ │ │ │ - rsbeq sl, r8, ip, lsl #19 │ │ │ │ - rsbeq sl, r8, r0, lsr #19 │ │ │ │ + rsbseq r9, ip, ip, lsl sl │ │ │ │ + @ instruction: 0x0068a99c │ │ │ │ + strheq sl, [r8], #-144 @ 0xffffff70 @ │ │ │ │ addseq r5, r4, r8, lsl #1 │ │ │ │ - rsbeq r2, r7, ip, lsr #18 │ │ │ │ - ldrheq pc, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r7, ip, lsr r9 │ │ │ │ + rsbseq pc, r0, r8, asr #29 │ │ │ │ andeq r3, r0, r0, lsr r7 │ │ │ │ - rsbeq sl, r8, r4, ror #17 │ │ │ │ + strdeq sl, [r8], #-132 @ 0xffffff7c @ │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 365c74 │ │ │ │ cmp r1, #10 │ │ │ │ beq 365c54 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 365c84 │ │ │ │ @@ -292257,15 +292257,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 365d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r1, r6, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 36607c │ │ │ │ ldr r2, [pc, #772] @ 366080 │ │ │ │ @@ -292345,28 +292345,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70d624 │ │ │ │ + bl 70d62c │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d708 │ │ │ │ + bl 70d710 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 365f34 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -292420,15 +292420,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 29f38c │ │ │ │ @@ -292480,25 +292480,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 366190 │ │ │ │ ldr r1, [pc, #176] @ 366194 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 366198 │ │ │ │ ldr r1, [pc, #144] @ 36619c │ │ │ │ ldr r3, [pc, #144] @ 3661a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -292512,35 +292512,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, ip, r4, lsl #8 │ │ │ │ - rsbeq r2, r7, r0, ror r3 │ │ │ │ - ldrsheq pc, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq lr, r7, r0, ror #22 │ │ │ │ - rsbeq r7, r7, r8, lsl #31 │ │ │ │ + rsbseq r9, ip, r4, lsl r4 │ │ │ │ + rsbeq r2, r7, r0, lsl #7 │ │ │ │ + rsbseq pc, r0, ip, lsl #18 │ │ │ │ + rsbeq lr, r7, r0, ror fp │ │ │ │ + @ instruction: 0x00677f98 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r0, r6, ip, ror lr │ │ │ │ - rsbeq sl, r8, r0, asr r3 │ │ │ │ + rsbeq sl, r8, r0, ror #6 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ addseq pc, r1, r4, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 366240 │ │ │ │ @@ -292550,41 +292550,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #84] @ 36624c │ │ │ │ ldr r2, [pc, #84] @ 366250 │ │ │ │ ldr r1, [pc, #84] @ 366254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7594fc │ │ │ │ + bl 759504 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r9, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq lr, r7, r8, ror #20 │ │ │ │ - @ instruction: 0x00677e90 │ │ │ │ + rsbseq r9, ip, r4, lsl #6 │ │ │ │ + rsbeq lr, r7, r8, ror sl │ │ │ │ + rsbeq r7, r7, r0, lsr #29 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq sl, r8, r4, asr #3 │ │ │ │ + ldrdeq sl, [r8], #-20 @ 0xffffffec @ │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3662cc │ │ │ │ @@ -292625,15 +292625,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr fp, [pc, #832] @ 366664 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3665d0 │ │ │ │ @@ -292665,15 +292665,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2a1d58 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 366678 │ │ │ │ ldr r2, [pc, #672] @ 36667c │ │ │ │ @@ -292682,67 +292682,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 71012c │ │ │ │ + bl 710134 │ │ │ │ ldr r3, [pc, #632] @ 366680 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #580] @ 366684 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #536] @ 366688 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 36668c │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -292761,44 +292761,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 366698 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #340] @ 36669c │ │ │ │ ldr r1, [pc, #340] @ 3666a0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 43d8e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3665e0 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70cff8 │ │ │ │ + b 70d000 │ │ │ │ ldr ip, [pc, #268] @ 3666a4 │ │ │ │ ldr r2, [pc, #268] @ 3666a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -292831,41 +292831,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 33ad84 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ b 366510 │ │ │ │ - ldrsbeq r9, [ip], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x0068a194 │ │ │ │ - rsbeq r7, r8, ip, lsr r6 │ │ │ │ + rsbseq r9, ip, r4, ror #3 │ │ │ │ + rsbeq sl, r8, r4, lsr #3 │ │ │ │ + rsbeq r7, r8, ip, asr #12 │ │ │ │ @ instruction: 0x009447f4 │ │ │ │ - rsbseq r9, ip, r8, lsr #2 │ │ │ │ - rsbseq pc, r0, r8, lsl r6 @ │ │ │ │ - rsbeq r2, r7, ip, lsl #1 │ │ │ │ + rsbseq r9, ip, r8, lsr r1 │ │ │ │ + rsbseq pc, r0, r8, lsr #12 │ │ │ │ + @ instruction: 0x0067209c │ │ │ │ addeq r0, r6, ip, ror #23 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq sl, r8, r0, lsr #2 │ │ │ │ - rsbeq sl, r8, r4, lsr #32 │ │ │ │ - rsbeq sl, r8, r4 │ │ │ │ + rsbeq sl, r8, r0, lsr r1 │ │ │ │ + rsbeq sl, r8, r4, lsr r0 │ │ │ │ + rsbeq sl, r8, r4, lsl r0 │ │ │ │ andeq r3, r0, r0, lsr r7 │ │ │ │ - rsbeq sl, r8, ip, lsl #1 │ │ │ │ - rsbseq r8, ip, r8, lsr #31 │ │ │ │ - rsbeq r1, r7, r0, lsl pc │ │ │ │ - @ instruction: 0x0070f49c │ │ │ │ - rsbeq r7, r7, r0, lsl #22 │ │ │ │ - rsbeq r4, sl, r0, lsr sp │ │ │ │ - rsbeq r9, r8, r0, asr #30 │ │ │ │ + @ instruction: 0x0068a09c │ │ │ │ + ldrheq r8, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, r7, r0, lsr #30 │ │ │ │ + rsbseq pc, r0, ip, lsr #9 │ │ │ │ + rsbeq r7, r7, r0, lsl fp │ │ │ │ + rsbeq r4, sl, r0, asr #26 │ │ │ │ + rsbeq r9, r8, r0, asr pc │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - ldrdeq r9, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r8, r8, ror #29 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - @ instruction: 0x00689e94 │ │ │ │ - rsbeq r9, r8, r0, lsr #30 │ │ │ │ + rsbeq r9, r8, r4, lsr #29 │ │ │ │ + rsbeq r9, r8, r0, lsr pc │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 366724 │ │ │ │ mov r4, r1 │ │ │ │ @@ -292874,75 +292874,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, ip, r0, ror #27 │ │ │ │ - rsbeq r9, r8, r8, lsr #27 │ │ │ │ - rsbeq r7, r8, r0, asr r2 │ │ │ │ + ldrsheq r8, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + strheq r9, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r7, r8, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 36678c │ │ │ │ ldr r2, [pc, #68] @ 366790 │ │ │ │ ldr r1, [pc, #68] @ 366794 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r8, ip, r4, ror sp │ │ │ │ - rsbeq r9, r8, ip, lsr sp │ │ │ │ - rsbeq r7, r8, r4, ror #3 │ │ │ │ + rsbseq r8, ip, r4, lsl #27 │ │ │ │ + rsbeq r9, r8, ip, asr #26 │ │ │ │ + strdeq r7, [r8], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3667e4 │ │ │ │ ldr r2, [pc, #52] @ 3667e8 │ │ │ │ ldr r1, [pc, #52] @ 3667ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a2104 │ │ │ │ - rsbseq r8, ip, ip, lsl #26 │ │ │ │ - ldrdeq r9, [r8], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r7, r8, ip, ror r1 │ │ │ │ + rsbseq r8, ip, ip, lsl sp │ │ │ │ + rsbeq r9, r8, r4, ror #25 │ │ │ │ + rsbeq r7, r8, ip, lsl #3 │ │ │ │ sub r2, r2, #1 │ │ │ │ sub ip, r1, #1 │ │ │ │ add r1, r1, r2 │ │ │ │ ldrb r2, [ip, #1]! │ │ │ │ ldr r2, [r3, r2, lsl #2] │ │ │ │ cmp r1, ip │ │ │ │ bic r2, r2, #-16777216 @ 0xff000000 │ │ │ │ @@ -292975,18 +292975,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3668a0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r0, r6, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 366ba8 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293019,190 +293019,190 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, lr, lsl #2] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 71012c │ │ │ │ + bl 710134 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70cff8 │ │ │ │ + bl 70d000 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r1, [pc, #600] @ 366bbc │ │ │ │ ldr r8, [pc, #600] @ 366bc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, r4, #352 @ 0x160 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 376408 │ │ │ │ str r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r2, [pc, #564] @ 366bc4 │ │ │ │ add ip, r7, #24 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #540] @ 366bc8 │ │ │ │ ldr r1, [pc, #540] @ 366bcc │ │ │ │ add ip, r7, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #520] @ 366bd0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ bl 3764c4 │ │ │ │ ldr r1, [pc, #500] @ 366bd4 │ │ │ │ add ip, r7, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #472] @ 366bd8 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #460] @ 366bdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #184 @ 0xb8 │ │ │ │ mov r8, #108 @ 0x6c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #1036] @ 0x40c │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #436] @ 366be0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #424] @ 366be4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ ldr r2, [pc, #408] @ 366be8 │ │ │ │ mov r0, #2097152 @ 0x200000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ ldr r3, [pc, #380] @ 366bec │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [pc, #324] @ 366bf0 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #152 @ 0x98 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #272] @ 366bf4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [pc, #264] @ 366bf8 │ │ │ │ add fp, r4, #688 @ 0x2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #200 @ 0xc8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [pc, #200] @ 366bfc │ │ │ │ add fp, r4, #856 @ 0x358 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r6, #248 @ 0xf8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #296 @ 0x128 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1d58 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r9, ip, r8, rrx │ │ │ │ + rsbseq r9, ip, r8, ror r0 │ │ │ │ addseq r4, r4, ip, lsr r2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r9, ip, r0, lsr #32 │ │ │ │ - rsbeq r9, r8, r0, lsr ip │ │ │ │ - rsbeq r9, r8, ip, lsl #24 │ │ │ │ - rsbeq r9, r8, ip, lsl #2 │ │ │ │ - strheq r9, [r8], #-12 @ │ │ │ │ - rsbeq r9, r8, r8, asr #1 │ │ │ │ + rsbseq r9, ip, r0, lsr r0 │ │ │ │ + rsbeq r9, r8, r0, asr #24 │ │ │ │ + rsbeq r9, r8, ip, lsl ip │ │ │ │ + rsbeq r9, r8, ip, lsl r1 │ │ │ │ + rsbeq r9, r8, ip, asr #1 │ │ │ │ ldrdeq r9, [r8], #-8 @ │ │ │ │ - rsbeq r1, r7, r0, ror sl │ │ │ │ - ldrsbeq lr, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r2, r9, ip, ror r6 │ │ │ │ + rsbeq r9, r8, r8, ror #1 │ │ │ │ + rsbeq r1, r7, r0, lsl #21 │ │ │ │ + rsbseq lr, r0, ip, ror #31 │ │ │ │ + rsbeq r2, r9, ip, lsl #13 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addeq r0, r6, r8, lsr r6 │ │ │ │ - rsbeq r9, r8, r4, lsr #22 │ │ │ │ - rsbeq r9, r8, r8, lsl fp │ │ │ │ - strdeq r9, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r9, r8, r4, lsr fp │ │ │ │ + rsbeq r9, r8, r8, lsr #22 │ │ │ │ + rsbeq r9, r8, r0, lsl #22 │ │ │ │ andeq r0, r1, r0, asr #32 │ │ │ │ - strheq r9, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, r8, r4, lsl #21 │ │ │ │ + rsbeq r9, r8, r8, asr #21 │ │ │ │ + @ instruction: 0x00689a94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ cmp ip, #63 @ 0x3f │ │ │ │ @@ -293256,17 +293256,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 366cfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 366d00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r8, ip, r4, asr ip │ │ │ │ - rsbeq r9, r8, r4, ror #17 │ │ │ │ + rsbseq r8, ip, r4, ror #24 │ │ │ │ strdeq r9, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r8, r4, lsl #18 │ │ │ │ muleq r0, sp, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #176] @ 366dd0 │ │ │ │ @@ -293430,15 +293430,15 @@ │ │ │ │ bic r5, r5, #15 │ │ │ │ add r3, r6, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70d624 │ │ │ │ + bl 70d62c │ │ │ │ lsl fp, sl, fp │ │ │ │ asr r3, fp, #31 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ lsl r3, sl, #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r9, r4 │ │ │ │ @@ -293453,15 +293453,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ cmp ip, r4 │ │ │ │ orrgt sl, sl, #1 │ │ │ │ - bl 70d708 │ │ │ │ + bl 70d710 │ │ │ │ orrs r0, r0, sl │ │ │ │ bne 3672c8 │ │ │ │ cmp r7, #0 │ │ │ │ blt 36703c │ │ │ │ sub r3, r4, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ @@ -293485,15 +293485,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 366fe0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ - bl 70d708 │ │ │ │ + bl 70d710 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 367014 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 248af8 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ @@ -293668,15 +293668,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 367430 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3670fc │ │ │ │ ldr r0, [pc, #208] @ 367434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3670fc │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ b 367298 │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r3, [r4, #196] @ 0xc4 │ │ │ │ ldreq r3, [r4, #148] @ 0x94 │ │ │ │ b 3672a0 │ │ │ │ @@ -293720,20 +293720,20 @@ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, pc, lsl #4 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strheq r9, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r8, r0, asr #5 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - rsbseq r8, ip, ip, asr #10 │ │ │ │ - ldrdeq r9, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r9, r8, r0, lsl r2 │ │ │ │ + rsbseq r8, ip, ip, asr r5 │ │ │ │ + rsbeq r9, r8, ip, ror #3 │ │ │ │ + rsbeq r9, r8, r0, lsr #4 │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 367710 │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -293863,15 +293863,15 @@ │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r7, [r0, #276] @ 0x114 │ │ │ │ mov r6, r7 │ │ │ │ b 3674b4 │ │ │ │ ldr r0, [pc, #192] @ 36772c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3674ac │ │ │ │ ldr r3, [pc, #176] @ 367730 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3674c8 │ │ │ │ ldr r3, [pc, #136] @ 36771c │ │ │ │ @@ -293887,42 +293887,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 367738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3674c8 │ │ │ │ ldr r0, [pc, #64] @ 36773c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3674c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r0, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r3, r4, r0, r6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r4, r4, asr #12 │ │ │ │ - rsbseq r8, ip, r4, lsr r0 │ │ │ │ - ldrdeq r8, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r8, ip, r4, asr #32 │ │ │ │ + rsbeq r8, r8, ip, ror #31 │ │ │ │ andeq r1, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00688f9c │ │ │ │ - rsbeq r8, r8, r0, asr #31 │ │ │ │ + rsbeq r8, r8, ip, lsr #31 │ │ │ │ + ldrdeq r8, [r8], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #412] @ 3678f4 │ │ │ │ cmp r2, #20 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294003,47 +294003,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 367918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3677c4 │ │ │ │ ldr r0, [pc, #80] @ 36791c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36783c │ │ │ │ ldr r0, [pc, #64] @ 367920 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3677c4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009433b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r4, r0, lsr #7 │ │ │ │ - rsbseq r7, ip, r5, lsl #28 │ │ │ │ + rsbseq r7, ip, r5, lsl lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r4, r8, asr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r3, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r8, r8, ror #28 │ │ │ │ - rsbeq r8, r8, ip, lsl lr │ │ │ │ - rsbeq r8, r8, r4, ror lr │ │ │ │ + rsbeq r8, r8, r8, ror lr │ │ │ │ + rsbeq r8, r8, ip, lsr #28 │ │ │ │ + rsbeq r8, r8, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #788] @ 367c50 │ │ │ │ ldr r1, [pc, #788] @ 367c54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294181,22 +294181,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 367c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 367984 │ │ │ │ and r7, r7, #3 │ │ │ │ str r7, [r6, #1072] @ 0x430 │ │ │ │ b 3679b0 │ │ │ │ tst r7, #1 │ │ │ │ beq 3679b0 │ │ │ │ ldr r3, [pc, #184] @ 367c60 │ │ │ │ @@ -294213,20 +294213,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 367c4c │ │ │ │ ldr r0, [pc, #172] @ 367c8c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #156] @ 367c90 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 367984 │ │ │ │ ldr r2, [pc, #136] @ 367c94 │ │ │ │ ldr r3, [pc, #68] @ 367c54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -294237,35 +294237,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009431d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r4, r0, asr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r3, r4, ip, asr r1 │ │ │ │ tstne r1, r0 │ │ │ │ - rsbseq r7, ip, r1, lsr fp │ │ │ │ + rsbseq r7, ip, r1, asr #22 │ │ │ │ @ instruction: 0x37777777 │ │ │ │ sbcsne r0, fp, r0 │ │ │ │ svc 0x0000b8f7 │ │ │ │ andeq r3, r0, r0, lsr #27 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r8, [r8], #-184 @ 0xffffff48 @ │ │ │ │ - addseq r2, r4, r8, asr pc │ │ │ │ rsbeq r8, r8, r8, lsl #24 │ │ │ │ - rsbeq r8, r8, r0, asr #23 │ │ │ │ + addseq r2, r4, r8, asr pc │ │ │ │ + rsbeq r8, r8, r8, lsl ip │ │ │ │ + ldrdeq r8, [r8], #-176 @ 0xffffff50 @ │ │ │ │ addseq r2, r4, r8, lsl #30 │ │ │ │ - rsbeq r8, r8, ip, ror #23 │ │ │ │ + strdeq r8, [r8], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #532] @ 367ec8 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294370,58 +294370,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 367ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 367d14 │ │ │ │ ldr r0, [pc, #116] @ 367efc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 367cf8 │ │ │ │ ldr r6, [pc, #100] @ 367f00 │ │ │ │ mov r7, r6 │ │ │ │ b 367d00 │ │ │ │ ldr r6, [pc, #92] @ 367f04 │ │ │ │ mov r7, r6 │ │ │ │ b 367d00 │ │ │ │ ldr r0, [pc, #84] @ 367f08 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 367d14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r4, asr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r4, r4, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00942df8 │ │ │ │ - rsbseq r7, ip, r2, ror #16 │ │ │ │ - bcs 9ea710 <_IO_stdin_used@@Base+0x12410> │ │ │ │ + rsbseq r7, ip, r2, ror r8 │ │ │ │ + bcs 9ea710 <_IO_stdin_used@@Base+0x12400> │ │ │ │ andeq r1, r2, r7, lsl #16 │ │ │ │ ldrbeq r0, [r1, r0, asr #15]! │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r8, r4, lsr sl │ │ │ │ - rsbeq r8, r8, r0, ror #19 │ │ │ │ + rsbeq r8, r8, r4, asr #20 │ │ │ │ + strdeq r8, [r8], #-144 @ 0xffffff70 @ │ │ │ │ andseq r0, r8, r2 │ │ │ │ streq r0, [r1, #-160] @ 0xffffff60 │ │ │ │ - rsbeq r8, r8, r0, lsr sl │ │ │ │ + rsbeq r8, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #632] @ 36819c │ │ │ │ ldr r1, [pc, #632] @ 3681a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294531,15 +294531,15 @@ │ │ │ │ ldr r0, [pc, #244] @ 3681c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [pc, #216] @ 3681c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367f68 │ │ │ │ ldr r3, [pc, #184] @ 3681b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -294554,52 +294554,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3681cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 367f68 │ │ │ │ bl 376758 │ │ │ │ ldrb r3, [r5, #1077] @ 0x435 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367f98 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367f98 │ │ │ │ ldr r0, [pc, #72] @ 3681d0 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 367f68 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00942bf0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00942bd8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, ip, fp, lsr #13 │ │ │ │ + ldrheq r7, [ip], #-107 @ 0xffffff95 @ │ │ │ │ addseq r2, r4, r4, ror fp │ │ │ │ @ instruction: 0xfffffbc9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r2, r4, ip, ror #20 │ │ │ │ - rsbeq r8, r8, r4, lsr #17 │ │ │ │ + strheq r8, [r8], #-132 @ 0xffffff7c @ │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r8, r0, asr #15 │ │ │ │ - rsbeq r8, r8, r0, asr #15 │ │ │ │ + ldrdeq r8, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r8, [r8], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 3682cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -294607,25 +294607,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #208] @ 3682d0 │ │ │ │ ldr r1, [pc, #208] @ 3682d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #188] @ 3682d8 │ │ │ │ ldr r1, [pc, #188] @ 3682dc │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #156] @ 3682e0 │ │ │ │ ldr r1, [pc, #156] @ 3682e4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #896 @ 0x380 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ @@ -294635,67 +294635,67 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #100] @ 3682f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #88] @ 3682f4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ strb r2, [r4, #67] @ 0x43 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, ip, r4, asr #14 │ │ │ │ - rsbeq r0, r7, r4, lsr r2 │ │ │ │ - ldrheq sp, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq ip, r7, r4, lsr #20 │ │ │ │ - rsbeq r5, r7, ip, asr #28 │ │ │ │ + rsbseq r7, ip, r4, asr r7 │ │ │ │ + rsbeq r0, r7, r4, asr #4 │ │ │ │ + rsbseq sp, r0, ip, asr #15 │ │ │ │ + rsbeq ip, r7, r4, lsr sl │ │ │ │ + rsbeq r5, r7, ip, asr lr │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ streq r1, [r1, #-623] @ 0xfffffd91 │ │ │ │ - rsbeq r8, r8, ip, asr #14 │ │ │ │ + rsbeq r8, r8, ip, asr r7 │ │ │ │ addseq sp, r1, r0, lsr r9 │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ ldrdeq lr, [r5], r4 │ │ │ │ ldr r2, [pc, #12] @ 36830c │ │ │ │ ldr r1, [pc, #12] @ 368310 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759d60 │ │ │ │ - ldrdeq r8, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r8, r0, lsl #14 │ │ │ │ + b 759d68 │ │ │ │ + rsbeq r8, r8, r0, ror #13 │ │ │ │ + rsbeq r8, r8, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 36834c │ │ │ │ ldr r1, [pc, #32] @ 368350 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 368354 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - rsbseq r7, ip, r0, lsl #12 │ │ │ │ - rsbeq r0, r8, ip, ror fp │ │ │ │ + rsbseq r7, ip, r0, lsl r6 │ │ │ │ + rsbeq r0, r8, ip, lsl #23 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 368390 │ │ │ │ ldr r1, [pc, #32] @ 368394 │ │ │ │ @@ -294703,16 +294703,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 368398 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ - ldrheq r7, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, r8, r8, lsr fp │ │ │ │ + rsbseq r7, ip, ip, asr #11 │ │ │ │ + rsbeq r0, r8, r8, asr #22 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1564] @ 3689d0 │ │ │ │ cmp r2, #253 @ 0xfd │ │ │ │ @@ -294831,15 +294831,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368430 │ │ │ │ ldr r0, [pc, #1128] @ 3689f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [pc, #1092] @ 3689e0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368430 │ │ │ │ ldr r3, [pc, #1068] @ 3689e0 │ │ │ │ @@ -295034,22 +295034,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 368a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 368438 │ │ │ │ ldr r1, [pc, #284] @ 368a04 │ │ │ │ subs r7, r4, #1024 @ 0x400 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, r7 │ │ │ │ mov r1, #0 │ │ │ │ sbcs r2, r1, r2 │ │ │ │ @@ -295063,15 +295063,15 @@ │ │ │ │ ldr r7, [r0, #1112] @ 0x458 │ │ │ │ mov r5, r7 │ │ │ │ b 368430 │ │ │ │ ldr r0, [pc, #224] @ 368a08 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 368438 │ │ │ │ ldr r2, [pc, #204] @ 368a0c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 368910 │ │ │ │ ldr r2, [pc, #136] @ 3689dc │ │ │ │ @@ -295086,64 +295086,64 @@ │ │ │ │ beq 3689b8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 368a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ b 368910 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 368a14 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ b 368910 │ │ │ │ addseq r2, r4, r4, asr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r4, r4, asr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009426d4 │ │ │ │ - @ instruction: 0x007c7190 │ │ │ │ - ldrsbeq r7, [ip], #-22 @ 0xffffffea @ │ │ │ │ - rsbseq r7, ip, r8, asr #3 │ │ │ │ - strheq r8, [r8], #-12 @ │ │ │ │ + rsbseq r7, ip, r0, lsr #3 │ │ │ │ + rsbseq r7, ip, r6, ror #3 │ │ │ │ + ldrsbeq r7, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r8, r8, ip, asr #1 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r8, r8, lsl #3 │ │ │ │ + @ instruction: 0x00688198 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r8, r8, ip, ror #2 │ │ │ │ + rsbeq r8, r8, ip, ror r1 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - rsbeq r8, r8, ip, rrx │ │ │ │ rsbeq r8, r8, ip, ror r0 │ │ │ │ + rsbeq r8, r8, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368b28 │ │ │ │ ldr r2, [pc, #248] @ 368b2c │ │ │ │ ldr r1, [pc, #248] @ 368b30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #160 @ 0xa0 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 368b34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #216] @ 368b38 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r0, #2784] @ 0xae0 │ │ │ │ str r4, [r0, #2792] @ 0xae8 │ │ │ │ @@ -295189,17 +295189,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r6, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r7, r8, r0, lsl #23 │ │ │ │ - rsbeq r8, r8, r4, ror r0 │ │ │ │ + rsbseq r6, ip, ip, lsl #30 │ │ │ │ + @ instruction: 0x00687b90 │ │ │ │ + rsbeq r8, r8, r4, lsl #1 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ andeq r1, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -295209,52 +295209,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #128] @ 368c04 │ │ │ │ ldr r2, [pc, #128] @ 368c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #100] @ 368c0c │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #80] @ 368c10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #68] @ 368c14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #376 @ 0x178 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r6, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq pc, r6, r8, asr #17 │ │ │ │ - rsbseq ip, r0, r4, asr lr │ │ │ │ + rsbseq r6, ip, r4, ror #27 │ │ │ │ + ldrdeq pc, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, r0, r4, ror #28 │ │ │ │ addseq sp, r1, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ - rsbeq r7, r8, r0, lsr #30 │ │ │ │ + rsbeq r7, r8, r0, lsr pc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ addeq lr, r5, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368d28 │ │ │ │ @@ -295263,15 +295263,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #172 @ 0xac │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 368d34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [pc, #212] @ 368d38 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #1792] @ 0x700 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ @@ -295317,17 +295317,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r6, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r7, r8, r0, lsl #19 │ │ │ │ - @ instruction: 0x00687e98 │ │ │ │ + rsbseq r6, ip, ip, lsl #26 │ │ │ │ + @ instruction: 0x00687990 │ │ │ │ + rsbeq r7, r8, r8, lsr #29 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #248] @ 368e4c │ │ │ │ @@ -295339,25 +295339,25 @@ │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #216] @ 368e58 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #208] @ 368e5c │ │ │ │ ldr r1, [pc, #208] @ 368e60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #2024] @ 0x7e8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3668a4 │ │ │ │ ldr r2, [r4, #1748] @ 0x6d4 │ │ │ │ ldr r3, [r8, #2024] @ 0x7e8 │ │ │ │ @@ -295368,15 +295368,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 368e68 │ │ │ │ add r3, r6, #188 @ 0xbc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295390,21 +295390,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43feb0 │ │ │ │ - ldrsbeq r6, [ip], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r7, r8, r0, ror #16 │ │ │ │ - rsbeq r7, r8, r4, asr sp │ │ │ │ + rsbseq r6, ip, ip, ror #23 │ │ │ │ + rsbeq r7, r8, r0, ror r8 │ │ │ │ + rsbeq r7, r8, r4, ror #26 │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ - rsbeq pc, r6, r4, lsr #13 │ │ │ │ - rsbseq ip, r0, r0, lsr ip │ │ │ │ - rsbeq r7, r8, r8, lsl sp │ │ │ │ + strheq pc, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq ip, r0, r0, asr #24 │ │ │ │ + rsbeq r7, r8, r8, lsr #26 │ │ │ │ andeq r0, r0, r7, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #360] @ 368fec │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -295413,15 +295413,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #344] @ 368ff0 │ │ │ │ ldr r2, [pc, #344] @ 368ff4 │ │ │ │ ldr r3, [pc, #344] @ 368ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #328] @ 368ffc │ │ │ │ ldr r3, [pc, #328] @ 369000 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #324] @ 369004 │ │ │ │ ldr r6, [pc, #324] @ 369008 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -295430,95 +295430,95 @@ │ │ │ │ add r4, r0, #5120 @ 0x1400 │ │ │ │ ldr r0, [pc, #304] @ 36900c │ │ │ │ add r9, r9, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r3, [pc, #280] @ 369010 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 759dd4 │ │ │ │ + bl 759ddc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #236] @ 369014 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [pc, #224] @ 369018 │ │ │ │ ldr r1, [pc, #224] @ 36901c │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #200] @ 369020 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #196608 @ 0x30000 │ │ │ │ - bl 74d738 │ │ │ │ + bl 74d740 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #136] @ 369024 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #100] @ 369028 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ ldr r3, [pc, #88] @ 36902c │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 759dd4 │ │ │ │ - rsbseq r6, ip, ip, lsr #21 │ │ │ │ - rsbeq r7, r8, r4, asr #24 │ │ │ │ - rsbeq r7, r8, ip, lsr #14 │ │ │ │ + b 759ddc │ │ │ │ + ldrheq r6, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r7, r8, r4, asr ip │ │ │ │ + rsbeq r7, r8, ip, lsr r7 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq r3, ip, ip, lsl #11 │ │ │ │ + @ instruction: 0x006c359c │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ - rsbeq pc, r6, r4, ror r5 @ │ │ │ │ - rsbseq ip, r0, r0, lsl #22 │ │ │ │ + rsbeq pc, r6, r4, lsl #11 │ │ │ │ + rsbseq ip, r0, r0, lsl fp │ │ │ │ + rsbeq r7, r8, r4, asr ip │ │ │ │ rsbeq r7, r8, r4, asr #24 │ │ │ │ - rsbeq r7, r8, r4, lsr ip │ │ │ │ - rsbeq r7, r8, r0, lsl ip │ │ │ │ - rsbeq r1, r8, r0, asr #22 │ │ │ │ - @ instruction: 0x00681a9c │ │ │ │ + rsbeq r7, r8, r0, lsr #24 │ │ │ │ + rsbeq r1, r8, r0, asr fp │ │ │ │ + rsbeq r1, r8, ip, lsr #21 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq r1, r8, ip, ror #21 │ │ │ │ - rsbeq r2, r8, ip, lsr #24 │ │ │ │ - ldrheq r7, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + strdeq r1, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, r8, ip, lsr ip │ │ │ │ + rsbseq r7, r1, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #516] @ 36924c │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr fp, [pc, #512] @ 369250 │ │ │ │ @@ -295531,27 +295531,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #480] @ 36925c │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #468] @ 369260 │ │ │ │ ldr r7, [pc, #468] @ 369264 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, sl, #208 @ 0xd0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, #1032] @ 0x408 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ bl 3668a4 │ │ │ │ ldr r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -295563,15 +295563,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [pc, #372] @ 36926c │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295586,82 +295586,82 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 339070 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [pc, #260] @ 369270 │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ ldr fp, [r2, r3] │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ bl 339528 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 338fdc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, fp │ │ │ │ bl 33944c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, #196608 @ 0x30000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, ip, r4, ror #17 │ │ │ │ - rsbeq r7, r8, r8, ror #10 │ │ │ │ + ldrsheq r6, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, r8, r8, ror r5 │ │ │ │ @ instruction: 0x00941ab0 │ │ │ │ - rsbeq r7, r8, ip, ror sl │ │ │ │ + rsbeq r7, r8, ip, lsl #21 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq pc, r7, ip, lsl #30 │ │ │ │ - rsbeq pc, r7, r0, lsr #30 │ │ │ │ - rsbeq r7, r8, ip, lsl #20 │ │ │ │ + rsbeq pc, r7, ip, lsl pc @ │ │ │ │ + rsbeq pc, r7, r0, lsr pc @ │ │ │ │ + rsbeq r7, r8, ip, lsl sl │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1948] @ 369a28 │ │ │ │ @@ -295766,22 +295766,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 369a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3692d4 │ │ │ │ ldr r3, [pc, #1532] @ 369a54 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ bhi 369304 │ │ │ │ add r3, r3, r4 │ │ │ │ ldrsh r3, [r3, r4] │ │ │ │ @@ -295823,15 +295823,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ str r7, [r4, #140] @ 0x8c │ │ │ │ b 369318 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -295861,15 +295861,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ str r7, [r4, #136] @ 0x88 │ │ │ │ b 369318 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ str r7, [r6, #144] @ 0x90 │ │ │ │ b 369318 │ │ │ │ ldr r2, [pc, #1176] @ 369a60 │ │ │ │ ldr r3, [pc, #1120] @ 369a2c │ │ │ │ @@ -295884,15 +295884,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bic r7, r7, #-268435456 @ 0xf0000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #61440 @ 0xf000 │ │ │ │ str r7, [r6, #128] @ 0x80 │ │ │ │ b 369318 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -296001,15 +296001,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ str r7, [r4, #188] @ 0xbc │ │ │ │ b 369318 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -296039,15 +296039,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #160] @ 0xa0 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ str r7, [r4, #184] @ 0xb8 │ │ │ │ b 369318 │ │ │ │ ldr r3, [pc, #488] @ 369a6c │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ and r3, r3, r7 │ │ │ │ str r3, [r6, #180] @ 0xb4 │ │ │ │ b 369318 │ │ │ │ @@ -296079,15 +296079,15 @@ │ │ │ │ ldr r3, [pc, #316] @ 369a38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 36970c │ │ │ │ ldr r0, [pc, #352] @ 369a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36970c │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #16515072 @ 0xfc0000 │ │ │ │ str r7, [r6, #156] @ 0x9c │ │ │ │ b 369318 │ │ │ │ ldr r2, [pc, #320] @ 369a74 │ │ │ │ @@ -296105,15 +296105,15 @@ │ │ │ │ str r7, [fp, #1112] @ 0x458 │ │ │ │ strb r3, [r6, #1032] @ 0x408 │ │ │ │ b 369318 │ │ │ │ ldr r0, [pc, #264] @ 369a78 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3692d4 │ │ │ │ ldr r3, [pc, #244] @ 369a7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369954 │ │ │ │ ldr r3, [pc, #156] @ 369a38 │ │ │ │ @@ -296128,60 +296128,60 @@ │ │ │ │ beq 369a10 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 369a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 369954 │ │ │ │ ldr r0, [pc, #128] @ 369a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36970c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 369a88 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 369954 │ │ │ │ addseq r1, r4, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r4, r0, ror r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x009417f4 │ │ │ │ - ldrheq r6, [ip], #-58 @ 0xffffffc6 @ │ │ │ │ - rsbseq r6, ip, r0, lsl #8 │ │ │ │ + rsbseq r6, ip, sl, asr #7 │ │ │ │ + rsbseq r6, ip, r0, lsl r4 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r8, r0, lsl #14 │ │ │ │ - rsbseq r6, ip, r6, ror r3 │ │ │ │ + rsbeq r7, r8, r0, lsl r7 │ │ │ │ + rsbseq r6, ip, r6, lsl #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r1, r4, ip, asr #10 │ │ │ │ - rsbeq r7, r8, ip, ror #12 │ │ │ │ + rsbeq r7, r8, ip, ror r6 │ │ │ │ strdeq r7, [r3], -pc @ │ │ │ │ @ instruction: 0x003f0fff │ │ │ │ - rsbeq r7, r8, r4, asr #5 │ │ │ │ + ldrdeq r7, [r8], #-36 @ 0xffffffdc @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r7, r8, ip, lsl #4 │ │ │ │ + rsbeq r7, r8, ip, lsl r2 │ │ │ │ andeq r4, r0, r0, asr r6 │ │ │ │ - rsbeq r7, r8, r4, lsl #4 │ │ │ │ - rsbeq r7, r8, r8, lsr #3 │ │ │ │ - rsbeq r7, r8, r0, lsl r2 │ │ │ │ + rsbeq r7, r8, r4, lsl r2 │ │ │ │ + strheq r7, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, r8, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr ip, [pc, #3476] @ 36a838 │ │ │ │ ldr r1, [pc, #3476] @ 36a83c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -296253,23 +296253,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3184] @ 36a858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 369af0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ str r6, [r4, #200] @ 0xc8 │ │ │ │ b 369b10 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ @@ -296394,20 +296394,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #184] @ 0xb8 │ │ │ │ str sl, [sp, #188] @ 0xbc │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #2656] @ 36a868 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 369af0 │ │ │ │ ldr r1, [r8, #128] @ 0x80 │ │ │ │ ldr r2, [r8, #120] @ 0x78 │ │ │ │ and r1, r1, r0 │ │ │ │ and r2, r2, r0 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -296418,15 +296418,15 @@ │ │ │ │ ldr r3, [pc, #2656] @ 36a8a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ca0 │ │ │ │ ldr r0, [pc, #2576] @ 36a86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ ldr ip, [r8, #216] @ 0xd8 │ │ │ │ ldr r0, [pc, #2556] @ 36a870 │ │ │ │ ands lr, r0, ip, lsr #16 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ beq 369f94 │ │ │ │ @@ -296493,50 +296493,50 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ca0 │ │ │ │ ldr r0, [pc, #2296] @ 36a87c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ ldr r3, [pc, #2316] @ 36a8a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ca0 │ │ │ │ ldr r0, [pc, #2256] @ 36a880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ ldr r3, [pc, #2276] @ 36a8a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ca0 │ │ │ │ ldr r0, [pc, #2220] @ 36a884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ ldr r3, [pc, #2236] @ 36a8a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ca0 │ │ │ │ ldr r0, [pc, #2184] @ 36a888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ ldr r0, [pc, #2168] @ 36a88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #2116] @ 36a870 │ │ │ │ ands r0, ip, r3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ beq 36a514 │ │ │ │ @@ -296855,15 +296855,15 @@ │ │ │ │ ldr r3, [pc, #908] @ 36a8a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ca0 │ │ │ │ ldr r0, [pc, #872] @ 36a898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mla r3, r2, r3, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -296894,15 +296894,15 @@ │ │ │ │ ldr r3, [pc, #752] @ 36a8a8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ca0 │ │ │ │ ldr r0, [pc, #724] @ 36a8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ca0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -296921,15 +296921,15 @@ │ │ │ │ beq 36a3b0 │ │ │ │ b 36a270 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r0, #16 │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ b 36a2d8 │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ movne ip, #0 │ │ │ │ andeq ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36a8c4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -297054,44 +297054,44 @@ │ │ │ │ strb r3, [fp, r6] │ │ │ │ b 36a758 │ │ │ │ addseq r1, r4, r0, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r4, ip, asr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00940ffc │ │ │ │ - ldrsheq r5, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r5, ip, r8, lsl #26 │ │ │ │ andeq r2, r0, r8, asr #4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r7, [r8], #-4 @ │ │ │ │ + rsbeq r7, r8, r4, ror #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r0, r4, r4, asr sp │ │ │ │ - rsbeq r7, r8, r8, ror r0 │ │ │ │ - rsbeq r6, r8, r8, ror #29 │ │ │ │ - rsbeq r6, r8, r4, asr #29 │ │ │ │ + rsbeq r7, r8, r8, lsl #1 │ │ │ │ + strdeq r6, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq r6, [r8], #-228 @ 0xffffff1c @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r5, ip, r0, asr #20 │ │ │ │ - rsbeq r6, r8, ip, lsr #29 │ │ │ │ - rsbeq r6, r8, r4, asr #27 │ │ │ │ + rsbseq r5, ip, r0, asr sl │ │ │ │ + strheq r6, [r8], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r6, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x00686d90 │ │ │ │ - rsbeq r6, r8, r8, lsr sp │ │ │ │ - ldrheq r5, [ip], #-114 @ 0xffffff8e @ │ │ │ │ - rsbseq r5, ip, lr, lsl #10 │ │ │ │ - rsbeq r6, r8, r0, lsr #17 │ │ │ │ - @ instruction: 0x007c5396 │ │ │ │ - rsbeq r6, r8, ip, lsl r8 │ │ │ │ - rsbseq r5, ip, lr, lsl #5 │ │ │ │ + rsbeq r6, r8, r4, ror #27 │ │ │ │ + rsbeq r6, r8, r0, lsr #27 │ │ │ │ + rsbeq r6, r8, r8, asr #26 │ │ │ │ + rsbseq r5, ip, r2, asr #15 │ │ │ │ + rsbseq r5, ip, lr, lsl r5 │ │ │ │ + strheq r6, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r5, ip, r6, lsr #7 │ │ │ │ + rsbeq r6, r8, ip, lsr #16 │ │ │ │ + @ instruction: 0x007c529e │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ adceq r1, r1, r4, lsr #30 │ │ │ │ adceq r1, r1, r0, lsr #29 │ │ │ │ - ldrheq r4, [ip], #-178 @ 0xffffff4e @ │ │ │ │ - ldrdeq r5, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r6, r8, r0, lsr r0 │ │ │ │ - rsbseq r4, r1, r4, asr lr │ │ │ │ + rsbseq r4, ip, r2, asr #23 │ │ │ │ + rsbeq r5, r8, r0, ror #29 │ │ │ │ + rsbeq r6, r8, r0, asr #32 │ │ │ │ + rsbseq r4, r1, r4, ror #28 │ │ │ │ cmp r3, #0 │ │ │ │ lsr r6, r6, #14 │ │ │ │ beq 36adb4 │ │ │ │ cmp r2, #12 │ │ │ │ moveq r1, r6 │ │ │ │ orrne r1, r6, #1 │ │ │ │ tst r1, #1 │ │ │ │ @@ -297410,15 +297410,15 @@ │ │ │ │ tst r6, #1 │ │ │ │ rsb r1, r3, #3 │ │ │ │ beq 36afac │ │ │ │ ldr r3, [pc, #-1308] @ 36a8b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [pc, #-1312] @ 36a8bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36a8f8 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ bl 24980c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -297595,15 +297595,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36b138 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldr r2, [pc, #168] @ 36b174 │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36b16c │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -297627,27 +297627,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ b 36b0c4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ blcc fea1d968 <__bss_end__@@Base+0xfdc6aff8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq pc, r3, r0, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r4, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r4, ip, r0, ror #21 │ │ │ │ addseq pc, r3, ip, lsr sl @ │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -298216,22 +298216,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36bbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36b9c4 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -298292,28 +298292,28 @@ │ │ │ │ b 36b9b0 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36b9b0 │ │ │ │ ldr r0, [pc, #60] @ 36bbc8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36b9c4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093f1d4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0093f1b8 │ │ │ │ - rsbseq r4, ip, r0, lsr #1 │ │ │ │ + ldrheq r4, [ip], #-0 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r3, r8, asr #2 │ │ │ │ andeq r3, r0, ip, ror #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r5, [r8], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq r5, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, r8, r0, ror #17 │ │ │ │ + rsbeq r5, r8, r4, lsl #16 │ │ │ │ │ │ │ │ 0036bbcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36bd54 │ │ │ │ @@ -298390,41 +298390,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36bd78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36bc68 │ │ │ │ ldr r0, [pc, #60] @ 36bd7c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36bc68 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r3, ip, lsr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r3, r4, lsl pc │ │ │ │ - @ instruction: 0x007c3e90 │ │ │ │ + rsbseq r3, ip, r0, lsr #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r3, r4, lsr #29 │ │ │ │ andeq r4, r0, r0, asr ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r8, ip, ror r6 │ │ │ │ - @ instruction: 0x00685698 │ │ │ │ + rsbeq r5, r8, ip, lsl #13 │ │ │ │ + rsbeq r5, r8, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -298452,17 +298452,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36bdd0 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36be30 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 75409c │ │ │ │ + bl 7540a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36bdb0 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -298487,30 +298487,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36bf78 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7080ac │ │ │ │ + bl 7080b4 │ │ │ │ ldr r2, [pc, #248] @ 36bf9c │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e5d8 │ │ │ │ + bl 70e5e0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -298552,18 +298552,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36bfa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbeq r5, r8, r8, lsl #11 │ │ │ │ - rsbseq r3, ip, r4, asr #22 │ │ │ │ - rsbeq r5, r8, r4, ror r4 │ │ │ │ + @ instruction: 0x00685598 │ │ │ │ + rsbseq r3, ip, r4, asr fp │ │ │ │ rsbeq r5, r8, r4, lsl #9 │ │ │ │ + @ instruction: 0x00685494 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -298574,22 +298574,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36c048 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36c048 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -298917,15 +298917,15 @@ │ │ │ │ bgt 36c3b0 │ │ │ │ b 36c4e4 │ │ │ │ mov r0, #0 │ │ │ │ b 36c4e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093e7b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, ip, ip, lsr r7 │ │ │ │ + rsbseq r3, ip, ip, asr #14 │ │ │ │ @ instruction: 0x00a205b0 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq lr, r3, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -298961,15 +298961,15 @@ │ │ │ │ bls 36c6d4 │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36c628 │ │ │ │ ldr r2, [pc, #244] @ 36c714 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299273,44 +299273,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36cb48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c900 │ │ │ │ ldr r0, [pc, #68] @ 36cb4c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c900 │ │ │ │ addseq lr, r3, r0, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r3, r8, ror r2 │ │ │ │ addseq lr, r3, r8, ror #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r3, ip, fp, asr #2 │ │ │ │ + rsbseq r3, ip, fp, asr r1 │ │ │ │ addseq lr, r3, ip, asr #3 │ │ │ │ addseq lr, r3, r0, ror r1 │ │ │ │ ldrheq lr, [r3], ip │ │ │ │ andeq r3, r0, r0, lsr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r8, ip, asr #18 │ │ │ │ - rsbeq r4, r8, r8, ror #18 │ │ │ │ + rsbeq r4, r8, ip, asr r9 │ │ │ │ + rsbeq r4, r8, r8, ror r9 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36cba0 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -299379,15 +299379,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 24a85c │ │ │ │ - bl 7170f0 │ │ │ │ + bl 7170f8 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36cdd8 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36ce44 │ │ │ │ @@ -299531,15 +299531,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36cf3c │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cd98 │ │ │ │ ldr r3, [pc, #828] @ 36d240 │ │ │ │ @@ -299709,32 +299709,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36d15c │ │ │ │ cmp r5, r0 │ │ │ │ blt 36cd98 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a09c4 │ │ │ │ b 36cd98 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d5d40 │ │ │ │ + bl 9d5d48 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a091c │ │ │ │ b 36d020 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36cf54 │ │ │ │ @@ -299743,19 +299743,19 @@ │ │ │ │ bne 36cf54 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cfa4 │ │ │ │ b 36cf98 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, ip, asr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, r8, r0, lsl r8 │ │ │ │ + rsbeq r4, r8, r0, lsr #16 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq sp, r3, r4, ror sp │ │ │ │ - @ instruction: 0x00684690 │ │ │ │ - @ instruction: 0x00684590 │ │ │ │ + rsbeq r4, r8, r0, lsr #13 │ │ │ │ + rsbeq r4, r8, r0, lsr #11 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 0036d248 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299992,22 +299992,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36d6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36d2b8 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 36d348 │ │ │ │ bne 36d2e4 │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -300030,35 +300030,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c718 │ │ │ │ ldr r0, [pc, #88] @ 36d6f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 36d2b8 │ │ │ │ addseq sp, r3, r8, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq sp, r3, r4, r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x007c2799 │ │ │ │ + rsbseq r2, ip, r9, lsr #15 │ │ │ │ addseq sp, r3, r8, lsr #16 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq sp, r3, ip, lsl #15 │ │ │ │ - ldrsheq r2, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, ip, r8, lsl #14 │ │ │ │ addseq sp, r3, ip, lsl #14 │ │ │ │ - rsbseq r2, ip, ip, lsr #12 │ │ │ │ + rsbseq r2, ip, ip, lsr r6 │ │ │ │ umullseq sp, r3, r8, r6 │ │ │ │ - rsbseq r2, ip, r4, lsr #12 │ │ │ │ + rsbseq r2, ip, r4, lsr r6 │ │ │ │ andeq r1, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r8, ip, lsr #29 │ │ │ │ + strheq r3, [r8], #-236 @ 0xffffff14 @ │ │ │ │ addseq sp, r3, ip, lsr #9 │ │ │ │ - rsbeq r3, r8, r4, ror #28 │ │ │ │ + rsbeq r3, r8, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 36d7dc │ │ │ │ mov r5, r2 │ │ │ │ @@ -300299,15 +300299,15 @@ │ │ │ │ bgt 36d950 │ │ │ │ b 36da6c │ │ │ │ mov r0, #0 │ │ │ │ b 36da70 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, r0, lsl r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x007c219c │ │ │ │ + rsbseq r2, ip, ip, lsr #3 │ │ │ │ adceq pc, r1, r8, lsl r0 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ umullseq sp, r3, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300426,15 +300426,15 @@ │ │ │ │ bgt 36db54 │ │ │ │ b 36dc68 │ │ │ │ mov r0, #0 │ │ │ │ b 36dc6c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x007c1f98 │ │ │ │ + rsbseq r1, ip, r8, lsr #31 │ │ │ │ adceq lr, r1, ip, lsl #28 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq ip, r3, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300563,15 +300563,15 @@ │ │ │ │ bgt 36dd50 │ │ │ │ b 36de8c │ │ │ │ mov r0, #0 │ │ │ │ b 36de90 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, r0, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x007c1d9c │ │ │ │ + rsbseq r1, ip, ip, lsr #27 │ │ │ │ adceq lr, r1, r8, lsl ip │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq ip, r3, ip, ror ip │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 36e060 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -300670,15 +300670,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2a24a4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7170f0 │ │ │ │ + bl 7170f8 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248fa8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248fa8 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -300765,15 +300765,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 36e7f8 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a24a4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -300837,15 +300837,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d5b20 │ │ │ │ + bl 9d5b28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 36e1b0 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 36e1b0 │ │ │ │ @@ -300924,15 +300924,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 36f048 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -301065,31 +301065,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 36e11c │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 36e544 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #2412] @ 36f048 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 36e7f8 │ │ │ │ mov sl, #1 │ │ │ │ b 36e20c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #2360] @ 36f048 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a24a4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -301574,23 +301574,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70d708 │ │ │ │ + bl 70d710 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d708 │ │ │ │ + bl 70d710 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 36ef18 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -301665,34 +301665,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d624 │ │ │ │ + bl 70d62c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 36ed14 │ │ │ │ umullseq ip, r3, r8, sl │ │ │ │ addseq ip, r3, r4, lsr #20 │ │ │ │ addseq ip, r3, ip, asr r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq ip, r3, r8, asr #6 │ │ │ │ - rsbseq r1, ip, r6, ror #3 │ │ │ │ - @ instruction: 0x007c1090 │ │ │ │ + ldrsheq r1, [ip], #-22 @ 0xffffffea @ │ │ │ │ + rsbseq r1, ip, r0, lsr #1 │ │ │ │ addeq r8, r5, ip, lsl #12 │ │ │ │ strdeq r8, [r5], r0 │ │ │ │ addseq fp, r3, r8, lsl #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq r0, ip, r4, ror #17 │ │ │ │ - rsbseq r0, ip, r4, lsl #15 │ │ │ │ - rsbseq r0, ip, r4, lsr r7 │ │ │ │ - rsbeq r2, r8, r4, rrx │ │ │ │ - @ instruction: 0x00682190 │ │ │ │ + ldrsheq r0, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x007c0794 │ │ │ │ + rsbseq r0, ip, r4, asr #14 │ │ │ │ + rsbeq r2, r8, r4, ror r0 │ │ │ │ + rsbeq r2, r8, r0, lsr #3 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 248af8 │ │ │ │ mov r7, #1 │ │ │ │ @@ -301704,15 +301704,15 @@ │ │ │ │ b 36ed14 │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d708 │ │ │ │ + bl 70d710 │ │ │ │ mov r1, r0 │ │ │ │ b 36eef4 │ │ │ │ cmp r8, #0 │ │ │ │ blt 36f0fc │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -302021,15 +302021,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r0, ip, ip, asr r5 │ │ │ │ + rsbseq r0, ip, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36f3d4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302146,15 +302146,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -302214,29 +302214,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ b 36f7a0 │ │ │ │ ldr lr, [pc, #40] @ 36f8e4 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 36f724 │ │ │ │ - ldrsbeq r0, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r0, ip, r8, asr r3 │ │ │ │ - rsbseq r0, ip, r0, ror r2 │ │ │ │ - rsbseq r0, ip, ip, lsl #4 │ │ │ │ + rsbseq r0, ip, r8, ror #7 │ │ │ │ + rsbseq r0, ip, r8, ror #6 │ │ │ │ + rsbseq r0, ip, r0, lsl #5 │ │ │ │ + rsbseq r0, ip, ip, lsl r2 │ │ │ │ b 36f5e0 │ │ │ │ │ │ │ │ 0036f8ec : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -302264,21 +302264,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0036f958 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70cff8 │ │ │ │ + b 70d000 │ │ │ │ │ │ │ │ 0036f968 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70cff8 │ │ │ │ + b 70d000 │ │ │ │ │ │ │ │ 0036f978 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -302496,41 +302496,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fcfc │ │ │ │ ldr r0, [pc, #504] @ 36fee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 718fa8 │ │ │ │ + bl 718fb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36fe9c │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36fee8 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7076f8 │ │ │ │ + bl 707700 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 36fe20 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fe68 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e1c0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c957c │ │ │ │ + bl 9c9584 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ ldr r3, [pc, #396] @ 36feec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 36fef0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -302544,23 +302544,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fe4c │ │ │ │ cmp r3, #1 │ │ │ │ beq 36fe30 │ │ │ │ - bl 7014cc │ │ │ │ + bl 7014d4 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70cff8 │ │ │ │ + bl 70d000 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 36ff00 │ │ │ │ ldr r3, [pc, #248] @ 36fed8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -302574,15 +302574,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 36fcb0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ mov r0, #0 │ │ │ │ b 36fdd4 │ │ │ │ ldr r2, [pc, #204] @ 36ff04 │ │ │ │ ldr r3, [pc, #204] @ 36ff08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -302601,79 +302601,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r0 │ │ │ │ b 36fd40 │ │ │ │ ldr r3, [pc, #124] @ 36ff20 │ │ │ │ ldr ip, [pc, #124] @ 36ff24 │ │ │ │ ldr r1, [pc, #124] @ 36ff28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36ff2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 36fe28 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq ip, [r1], ip @ │ │ │ │ umullseq sl, r3, ip, pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r3, r8, ror #30 │ │ │ │ adceq ip, r1, r8, asr sp │ │ │ │ - rsbeq r1, r8, r4, asr r8 │ │ │ │ - rsbeq r1, r8, r4, lsr #16 │ │ │ │ + rsbeq r1, r8, r4, ror #16 │ │ │ │ + rsbeq r1, r8, r4, lsr r8 │ │ │ │ addeq r7, r5, r4, ror #10 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, r4, ror #9 │ │ │ │ addseq sl, r3, r8, lsr sp │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq pc, fp, r4, asr ip @ │ │ │ │ - rsbeq r8, r6, ip, lsr #11 │ │ │ │ - rsbseq r5, r0, r8, asr #22 │ │ │ │ - rsbseq pc, fp, ip, lsl ip @ │ │ │ │ - rsbeq r1, r8, r0, lsr #13 │ │ │ │ - rsbeq r1, r8, r8, asr #10 │ │ │ │ + rsbseq pc, fp, r4, ror #24 │ │ │ │ + strheq r8, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, r0, r8, asr fp │ │ │ │ + rsbseq pc, fp, ip, lsr #24 │ │ │ │ + strheq r1, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r8, r8, asr r5 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 0036ff30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74df44 │ │ │ │ + bl 74df4c │ │ │ │ ldr r3, [pc, #192] @ 370020 │ │ │ │ ldr r2, [pc, #192] @ 370024 │ │ │ │ ldr r1, [pc, #192] @ 370028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #164] @ 37002c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 370010 │ │ │ │ ldr r3, [pc, #148] @ 370030 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 370034 │ │ │ │ @@ -302688,36 +302688,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e138 │ │ │ │ + bl 70e140 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 37003c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 36ffa0 │ │ │ │ - rsbseq pc, fp, r4, ror #22 │ │ │ │ - strheq r8, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - strheq r2, [pc], #-40 @ │ │ │ │ - rsbeq pc, r7, r8, lsr #1 │ │ │ │ + rsbseq pc, fp, r4, ror fp @ │ │ │ │ + rsbeq r8, r6, r0, asr #9 │ │ │ │ + rsbeq r2, pc, r8, asr #5 │ │ │ │ + strheq pc, [r7], #-8 @ │ │ │ │ addeq r7, r5, r8, lsr #6 │ │ │ │ addeq r7, r5, r4, lsl r3 │ │ │ │ - strheq r1, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r1, r8, r8, asr #11 │ │ │ │ addeq r7, r5, ip, lsr #5 │ │ │ │ │ │ │ │ 00370040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302749,45 +302749,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e5d8 │ │ │ │ + bl 70e5e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dfe0 │ │ │ │ + bl 70dfe8 │ │ │ │ cmp r9, #0 │ │ │ │ bne 370190 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37014c │ │ │ │ ldr r0, [pc, #236] @ 3701e4 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ ldr r2, [pc, #208] @ 3701e8 │ │ │ │ ldr r3, [pc, #192] @ 3701dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3701d4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 3701ec │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 702b58 │ │ │ │ + b 702b60 │ │ │ │ ldr r2, [pc, #156] @ 3701f0 │ │ │ │ ldr r3, [pc, #132] @ 3701dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -302806,31 +302806,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702aec │ │ │ │ + bl 702af4 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 702b58 │ │ │ │ + bl 702b60 │ │ │ │ b 3700e4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093aab0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - @ instruction: 0x00681490 │ │ │ │ + rsbeq r1, r8, r0, lsr #9 │ │ │ │ @ instruction: 0x0093a9fc │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ addseq sl, r3, r0, asr #19 │ │ │ │ - strdeq r8, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r8, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3702cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -302883,15 +302883,15 @@ │ │ │ │ adceq ip, r1, r0, ror sp │ │ │ │ addseq sl, r3, r4, ror #17 │ │ │ │ adceq ip, r1, r0, lsr sp │ │ │ │ muleq r0, ip, sl │ │ │ │ andeq r3, r0, r8, ror fp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ adceq ip, r1, ip, asr #25 │ │ │ │ - b 99f238 │ │ │ │ + b 99f240 │ │ │ │ │ │ │ │ 003702ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -303019,17 +303019,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3704f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq ip, r1, ip, lsr fp │ │ │ │ - rsbseq pc, fp, ip, lsr r7 @ │ │ │ │ - rsbeq r1, r8, r0, lsl r1 │ │ │ │ - rsbeq r1, r8, r8, lsr #2 │ │ │ │ + rsbseq pc, fp, ip, asr #14 │ │ │ │ + rsbeq r1, r8, r0, lsr #2 │ │ │ │ + rsbeq r1, r8, r8, lsr r1 │ │ │ │ │ │ │ │ 003704f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3705b0 │ │ │ │ @@ -303072,17 +303072,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ adceq ip, r1, r4, ror sl │ │ │ │ - rsbseq pc, fp, r4, ror r6 @ │ │ │ │ - rsbeq r1, r8, r8, asr #32 │ │ │ │ - rsbeq r1, r8, ip, ror r0 │ │ │ │ + rsbseq pc, fp, r4, lsl #13 │ │ │ │ + rsbeq r1, r8, r8, asr r0 │ │ │ │ + rsbeq r1, r8, ip, lsl #1 │ │ │ │ │ │ │ │ 003705c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 37063c │ │ │ │ @@ -303137,15 +303137,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 370774 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 370778 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -303190,18 +303190,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8df0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2e8df0 │ │ │ │ - rsbeq sp, r7, r4, asr #3 │ │ │ │ - rsbeq r0, r8, r0, lsl #31 │ │ │ │ - rsbeq r0, r8, r4, asr #30 │ │ │ │ - rsbeq r0, r8, ip, lsl #30 │ │ │ │ + ldrdeq sp, [r7], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x00680f90 │ │ │ │ + rsbeq r0, r8, r4, asr pc │ │ │ │ + rsbeq r0, r8, ip, lsl pc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -303275,15 +303275,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3708cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq r6, [r5], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -303370,15 +303370,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c85c │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 370b34 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36b190 │ │ │ │ @@ -303417,15 +303417,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 370a74 │ │ │ │ ldr r0, [pc, #120] @ 370b70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 370994 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 370994 │ │ │ │ mov fp, #16 │ │ │ │ @@ -303436,24 +303436,24 @@ │ │ │ │ b 370994 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36b190 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c85c │ │ │ │ b 370a54 │ │ │ │ addseq sl, r3, ip, lsl r2 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r0, r8, ip, asr fp │ │ │ │ + rsbeq r0, r8, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 370cdc │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -303625,35 +303625,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #188] @ 370f08 │ │ │ │ ldr r1, [pc, #188] @ 370f0c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #156] @ 370f10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r1, [pc, #140] @ 370f14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 370f18 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -303672,58 +303672,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, fp, ip, lsr #8 │ │ │ │ - rsbeq r7, r6, r4, lsl #12 │ │ │ │ - @ instruction: 0x00704b90 │ │ │ │ - strdeq r3, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq sp, r6, r4, lsl r2 │ │ │ │ + rsbseq pc, fp, ip, lsr r4 @ │ │ │ │ + rsbeq r7, r6, r4, lsl r6 │ │ │ │ + rsbseq r4, r0, r0, lsr #23 │ │ │ │ + rsbeq r3, r7, r0, lsl #28 │ │ │ │ + rsbeq sp, r6, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ @ instruction: 0x009163f8 │ │ │ │ - rsbeq r0, r8, r8, lsr #15 │ │ │ │ + strheq r0, [r8], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 370f3c │ │ │ │ ldr r1, [pc, #12] @ 370f40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759d60 │ │ │ │ - rsbeq r0, r8, r8, asr #14 │ │ │ │ - ldrdeq pc, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + b 759d68 │ │ │ │ + rsbeq r0, r8, r8, asr r7 │ │ │ │ + rsbeq pc, r7, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 370fa0 │ │ │ │ ldr r2, [pc, #68] @ 370fa4 │ │ │ │ ldr r1, [pc, #68] @ 370fa8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a2104 │ │ │ │ - ldrsheq pc, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r0, r8, r0, lsr r7 │ │ │ │ - rsbeq r0, r8, r4, asr #14 │ │ │ │ + rsbseq pc, fp, r4, lsl #6 │ │ │ │ + rsbeq r0, r8, r0, asr #14 │ │ │ │ + rsbeq r0, r8, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3713fc │ │ │ │ ldr lr, [pc, #1080] @ 371400 │ │ │ │ ldr ip, [pc, #1080] @ 371404 │ │ │ │ @@ -303739,15 +303739,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #1020] @ 371410 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3713c4 │ │ │ │ @@ -303762,15 +303762,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6c4 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 37141c │ │ │ │ beq 3713ec │ │ │ │ ldr r0, [pc, #956] @ 371420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 371424 │ │ │ │ ldr r1, [pc, #932] @ 37141c │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -303830,15 +303830,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a1d58 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -303857,87 +303857,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #608] @ 37144c │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376408 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 379908 │ │ │ │ ldr r0, [pc, #580] @ 371450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r2, [pc, #572] @ 371454 │ │ │ │ ldr r1, [pc, #572] @ 371458 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3764c4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #508] @ 37145c │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 371460 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #472] @ 371464 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ ldr r2, [pc, #444] @ 371468 │ │ │ │ ldr r3, [pc, #444] @ 37146c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r2, [pc, #408] @ 371470 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43feb0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -303955,36 +303955,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ b 3710d8 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 3710bc │ │ │ │ ldr r0, [pc, #244] @ 371478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 3710bc │ │ │ │ ldr r3, [pc, #224] @ 37147c │ │ │ │ ldr ip, [pc, #224] @ 371480 │ │ │ │ ldr r1, [pc, #224] @ 371484 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3710d8 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 37141c │ │ │ │ ldr r3, [pc, #76] @ 371424 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -303992,68 +303992,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 371088 │ │ │ │ ldr r2, [pc, #52] @ 371424 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 371090 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, fp, ip, lsl #5 │ │ │ │ + @ instruction: 0x007bf29c │ │ │ │ addseq r9, r3, r4, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r0, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r8, r4, asr #13 │ │ │ │ + rsbeq r0, r8, r0, asr #13 │ │ │ │ + ldrdeq r0, [r8], #-100 @ 0xffffff9c @ │ │ │ │ addseq r9, r3, r4, lsl #22 │ │ │ │ - rsbeq r0, r8, ip, lsl #13 │ │ │ │ - rsbeq r0, r8, r0, lsl #13 │ │ │ │ + @ instruction: 0x0068069c │ │ │ │ + @ instruction: 0x00680690 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - rsbeq r0, r8, r0, ror r6 │ │ │ │ + rsbeq r0, r8, r0, lsl #13 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r9, r3, r4, lsr sl │ │ │ │ - ldrsheq pc, [fp], #-12 @ │ │ │ │ - ldrdeq r7, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, r0, r0, ror #16 │ │ │ │ + rsbseq pc, fp, ip, lsl #2 │ │ │ │ + rsbeq r7, r6, r4, ror #5 │ │ │ │ + rsbseq r4, r0, r0, ror r8 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - @ instruction: 0x007bf09c │ │ │ │ - rsbeq r7, r6, r4, ror r2 │ │ │ │ - ldrsheq r4, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x00680594 │ │ │ │ - rsbeq lr, r7, ip, ror #16 │ │ │ │ - rsbeq lr, r7, ip, asr r8 │ │ │ │ + rsbseq pc, fp, ip, lsr #1 │ │ │ │ + rsbeq r7, r6, r4, lsl #5 │ │ │ │ + rsbseq r4, r0, r4, lsl #16 │ │ │ │ + rsbeq r0, r8, r4, lsr #11 │ │ │ │ + rsbeq lr, r7, ip, ror r8 │ │ │ │ rsbeq lr, r7, ip, ror #16 │ │ │ │ - rsbeq r7, r8, r0, lsr #28 │ │ │ │ + rsbeq lr, r7, ip, ror r8 │ │ │ │ + rsbeq r7, r8, r0, lsr lr │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addeq r6, r5, ip, lsl #4 │ │ │ │ - ldrdeq r0, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r0, r8, r0, lsr #9 │ │ │ │ + rsbeq r0, r8, ip, ror #9 │ │ │ │ + strheq r0, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r0, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq lr, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r0, r8, r8, ror r3 │ │ │ │ - rsbeq r0, r8, ip, asr r3 │ │ │ │ + rsbeq r0, r8, r8, ror #7 │ │ │ │ + rsbseq lr, fp, r0, asr #29 │ │ │ │ + rsbeq r0, r8, r8, lsl #7 │ │ │ │ + rsbeq r0, r8, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 371528 │ │ │ │ ldr r2, [pc, #136] @ 37152c │ │ │ │ ldr r1, [pc, #136] @ 371530 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -304067,30 +304067,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq lr, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r0, r8, r4, ror #3 │ │ │ │ - rsbeq r0, r8, r4, lsl #4 │ │ │ │ + rsbseq lr, fp, r0, asr #27 │ │ │ │ + strdeq r0, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, r8, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #60] @ 371594 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -304180,28 +304180,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 37221c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 371794 │ │ │ │ ldr r3, [pc, #2800] @ 372220 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 371f98 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -304403,15 +304403,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 372214 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 37166c │ │ │ │ ldr r0, [pc, #2028] @ 372254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37166c │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3719cc │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -304622,15 +304622,15 @@ │ │ │ │ b 371674 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 371674 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 371674 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -304850,15 +304850,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 372278 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 371794 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -304891,46 +304891,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r9, r3, r4, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r3, r4, asr #10 │ │ │ │ - rsbseq lr, fp, r4, lsl #12 │ │ │ │ + rsbseq lr, fp, r4, lsl r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, asr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r8, ip, lsr #1 │ │ │ │ + strheq r0, [r8], #-12 @ │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r9, r3, r8, ror r3 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - @ instruction: 0x007be492 │ │ │ │ - @ instruction: 0x007be494 │ │ │ │ + rsbseq lr, fp, r2, lsr #9 │ │ │ │ + rsbseq lr, fp, r4, lsr #9 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - ldrheq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq lr, fp, r4, asr #9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq pc, r7, ip, lsr sp @ │ │ │ │ + rsbeq pc, r7, ip, asr #26 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq lr, fp, r0 │ │ │ │ + rsbseq lr, fp, r0, lsl r0 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbseq sp, fp, r2, asr #29 │ │ │ │ - rsbseq lr, fp, r0, lsl #4 │ │ │ │ - rsbeq r6, r7, ip, asr lr │ │ │ │ - rsbeq pc, r7, r4, lsr #13 │ │ │ │ - rsbseq lr, fp, r0, ror r0 │ │ │ │ - rsbeq r6, r7, r8, lsr #22 │ │ │ │ - rsbeq r6, r7, ip, lsr fp │ │ │ │ + ldrsbeq sp, [fp], #-226 @ 0xffffff1e @ │ │ │ │ + rsbseq lr, fp, r0, lsl r2 │ │ │ │ + rsbeq r6, r7, ip, ror #28 │ │ │ │ + strheq pc, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq lr, fp, r0, lsl #1 │ │ │ │ + rsbeq r6, r7, r8, lsr fp │ │ │ │ + rsbeq r6, r7, ip, asr #22 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 373270 │ │ │ │ @@ -305867,27 +305867,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 373320 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 372360 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 372304 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -305928,15 +305928,15 @@ │ │ │ │ beq 372518 │ │ │ │ b 372970 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 372304 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr r2, [pc, #228] @ 37332c │ │ │ │ ldr r3, [pc, #40] @ 373274 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -305949,22 +305949,22 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r3, ip, lsr r8 │ │ │ │ addseq r8, r3, r8, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbseq sp, fp, r6, lsr fp │ │ │ │ + rsbseq sp, fp, r6, asr #22 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq sp, fp, r0, asr #22 │ │ │ │ - rsbseq sp, fp, r2, ror #23 │ │ │ │ - rsbseq sp, fp, r6, lsl #25 │ │ │ │ + rsbseq sp, fp, r0, asr fp │ │ │ │ + ldrsheq sp, [fp], #-178 @ 0xffffff4e @ │ │ │ │ + @ instruction: 0x007bdc96 │ │ │ │ addseq r8, r3, r4, lsr #12 │ │ │ │ - rsbseq sp, fp, ip, lsr ip │ │ │ │ + rsbseq sp, fp, ip, asr #24 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ addseq r8, r3, r4, lsl #10 │ │ │ │ addseq r8, r3, r8, ror #8 │ │ │ │ addseq r8, r3, r8, lsr r2 │ │ │ │ addseq r8, r3, r4, asr #3 │ │ │ │ addseq r8, r3, r0, ror r1 │ │ │ │ @@ -305985,33 +305985,33 @@ │ │ │ │ addseq r7, r3, ip, asr #25 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ addseq r7, r3, r8, lsl #24 │ │ │ │ addseq r7, r3, r0, ror #21 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r7, ip, lsr #13 │ │ │ │ + strheq lr, [r7], #-108 @ 0xffffff94 @ │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ addseq r7, r3, r8, lsl r9 │ │ │ │ addseq r7, r3, ip, asr #17 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ addseq r7, r3, r8, lsl r5 │ │ │ │ - @ instruction: 0x0067e19c │ │ │ │ + rsbeq lr, r7, ip, lsr #3 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r7, r3, r0, lsr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r7, r3, r4, lsl #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, r7, ip, asr #31 │ │ │ │ - rsbseq ip, fp, ip, ror #18 │ │ │ │ - ldrsheq ip, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r5, r7, ip, asr #10 │ │ │ │ - rsbseq ip, fp, r8, asr #17 │ │ │ │ - rsbeq r5, r7, r0, lsl #7 │ │ │ │ - @ instruction: 0x00675394 │ │ │ │ + ldrdeq sp, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, fp, ip, ror r9 │ │ │ │ + rsbseq ip, fp, r0, lsl #18 │ │ │ │ + rsbeq r5, r7, ip, asr r5 │ │ │ │ + ldrsbeq ip, [fp], #-136 @ 0xffffff78 @ │ │ │ │ + @ instruction: 0x00675390 │ │ │ │ + rsbeq r5, r7, r4, lsr #7 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 373330 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -306220,15 +306220,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 373338 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 372360 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 37333c │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 36d248 │ │ │ │ @@ -306344,15 +306344,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 372970 │ │ │ │ ldr r0, [pc, #-1380] @ 373350 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 372304 │ │ │ │ ldr r3, [pc, #-1416] @ 373354 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -306492,15 +306492,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 374354 │ │ │ │ ldr r0, [pc, #2204] @ 374398 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [pc, #2176] @ 374390 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 373bbc │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 373ff8 │ │ │ │ @@ -306540,15 +306540,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 374354 │ │ │ │ ldr r0, [pc, #2028] @ 3743a4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 373afc │ │ │ │ ldr r0, [pc, #2020] @ 3743a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4] │ │ │ │ b 373b1c │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -306581,15 +306581,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3743b0 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [pc, #1820] @ 374390 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 373b1c │ │ │ │ cmp sl, #0 │ │ │ │ bne 373c14 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -306956,15 +306956,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ b 373da8 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 2488b8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -306974,15 +306974,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d0d8 │ │ │ │ + bl 70d0e0 │ │ │ │ b 373fd0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -307037,41 +307037,41 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 2489f0 │ │ │ │ addseq r7, r3, r8, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r3, ip, lsl #2 │ │ │ │ - rsbseq ip, fp, r4, lsr #17 │ │ │ │ + ldrheq ip, [fp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r7, r3, ip, lsr r0 │ │ │ │ - rsbeq sp, r7, r8, lsl #28 │ │ │ │ + rsbeq sp, r7, r8, lsl lr │ │ │ │ addseq r6, r3, r8, ror #31 │ │ │ │ addseq r6, r3, r0, lsl #31 │ │ │ │ - rsbeq sp, r7, r8, lsr sp │ │ │ │ - rsbeq sp, r7, r0, lsl #26 │ │ │ │ + rsbeq sp, r7, r8, asr #26 │ │ │ │ + rsbeq sp, r7, r0, lsl sp │ │ │ │ addseq r6, r3, r4, ror #29 │ │ │ │ - rsbeq sp, r7, r0, ror #25 │ │ │ │ + strdeq sp, [r7], #-192 @ 0xffffff40 @ │ │ │ │ addseq r6, r3, r4, lsl fp │ │ │ │ - strheq sp, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sp, r7, ip, asr #17 │ │ │ │ umullseq r6, r3, ip, sl │ │ │ │ - rsbeq sp, r7, ip, lsl #17 │ │ │ │ - rsbseq fp, fp, r8, ror pc │ │ │ │ - rsbeq r4, r7, r0, asr fp │ │ │ │ + @ instruction: 0x0067d89c │ │ │ │ + rsbseq fp, fp, r8, lsl #31 │ │ │ │ + rsbeq r4, r7, r0, ror #22 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003743d0 : │ │ │ │ ldr r0, [pc, #4] @ 3743dc │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - rsbseq fp, r0, r0, lsr sl │ │ │ │ + rsbseq fp, r0, r0, asr #20 │ │ │ │ ldr r0, [pc, #4] @ 3743ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r3, r5, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 374454 │ │ │ │ ldr r3, [pc, #76] @ 374458 │ │ │ │ @@ -307092,16 +307092,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, ip, lsl #14 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - ldrsbeq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq sp, r7, r0, lsr r5 │ │ │ │ + rsbseq fp, fp, r4, ror #29 │ │ │ │ + rsbeq sp, r7, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3744cc │ │ │ │ ldr r2, [pc, #80] @ 3744d0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307122,16 +307122,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ umullseq r6, r3, r8, r6 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq fp, fp, r4, ror #28 │ │ │ │ - ldrdeq sp, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq fp, fp, r4, ror lr │ │ │ │ + rsbeq sp, r7, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 374544 │ │ │ │ ldr r2, [pc, #80] @ 374548 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307152,16 +307152,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r0, lsr #12 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq fp, fp, ip, ror #27 │ │ │ │ - rsbeq sp, r7, r4, ror #8 │ │ │ │ + ldrsheq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r7, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3745bc │ │ │ │ ldr r2, [pc, #80] @ 3745c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307182,16 +307182,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r8, lsr #11 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq fp, fp, r4, ror sp │ │ │ │ - rsbeq sp, r7, ip, ror #7 │ │ │ │ + rsbseq fp, fp, r4, lsl #27 │ │ │ │ + strdeq sp, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ 3746fc │ │ │ │ ldr r9, [pc, #280] @ 374700 │ │ │ │ ldr sl, [pc, #280] @ 374704 │ │ │ │ @@ -307202,39 +307202,39 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #232] @ 374708 │ │ │ │ ldr r1, [pc, #232] @ 37470c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 3a554c │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a50d0 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 374698 │ │ │ │ ldr ip, [pc, #176] @ 374710 │ │ │ │ add r3, r7, #104 @ 0x68 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307247,33 +307247,33 @@ │ │ │ │ add r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a5858 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b58 │ │ │ │ + bl 702b60 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, #108 @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 24a85c │ │ │ │ - rsbseq fp, fp, r0, lsl sp │ │ │ │ - @ instruction: 0x0067d39c │ │ │ │ - rsbeq sp, r7, r8, lsr #7 │ │ │ │ - @ instruction: 0x00670d9c │ │ │ │ - rsbeq r0, r7, r0, asr #26 │ │ │ │ - rsbeq sp, r7, r8, asr #6 │ │ │ │ + rsbseq fp, fp, r0, lsr #26 │ │ │ │ + rsbeq sp, r7, ip, lsr #7 │ │ │ │ + strheq sp, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, r7, ip, lsr #27 │ │ │ │ + rsbeq r0, r7, r0, asr sp │ │ │ │ + rsbeq sp, r7, r8, asr r3 │ │ │ │ addeq r2, r5, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3747bc │ │ │ │ ldr r2, [pc, #140] @ 3747c0 │ │ │ │ @@ -307281,48 +307281,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #108] @ 3747c8 │ │ │ │ ldr ip, [pc, #108] @ 3747cc │ │ │ │ ldr r1, [pc, #108] @ 3747d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 3747d4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, r4, asr #23 │ │ │ │ - strdeq r3, [r6], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r1, r0, ip, ror r2 │ │ │ │ + ldrsbeq fp, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r6, r0, lsl #26 │ │ │ │ + rsbseq r1, r0, ip, lsl #5 │ │ │ │ @ instruction: 0x00852dbc │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ addseq r2, r1, r4, lsl #24 │ │ │ │ - rsbeq sp, r7, ip, lsr r2 │ │ │ │ + rsbeq sp, r7, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #80] @ 374848 │ │ │ │ @@ -307345,16 +307345,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, ip, lsl r3 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq fp, fp, r8, ror #21 │ │ │ │ - rsbeq sp, r7, r0, asr #2 │ │ │ │ + ldrsheq fp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, r7, r0, asr r1 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ add r4, r0, #124 @ 0x7c │ │ │ │ lsr r2, r2, r1 │ │ │ │ rsb ip, r1, #32 │ │ │ │ orr r2, r2, r3, lsl ip │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -307457,15 +307457,15 @@ │ │ │ │ strb r3, [ip, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 374a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ ldrdeq r2, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #584] @ 0x248 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307492,15 +307492,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [r4, #576] @ 0x240 │ │ │ │ - bl 9ac9c8 │ │ │ │ + bl 9ac9d0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #580] @ 0x244 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -307633,30 +307633,30 @@ │ │ │ │ ldr r1, [pc, #68] @ 374d00 │ │ │ │ ldr r0, [pc, #68] @ 374d04 │ │ │ │ mov r2, lr │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r1, [pc, #44] @ 374d08 │ │ │ │ ldr r2, [pc, #44] @ 374d0c │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1] │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ b 24abbc <__fprintf_chk@plt> │ │ │ │ - rsbseq fp, fp, r0, asr #16 │ │ │ │ + rsbseq fp, fp, r0, asr r8 │ │ │ │ @ instruction: 0x00935fb0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq fp, fp, r0, ror #13 │ │ │ │ - rsbeq ip, r7, r0, lsr #26 │ │ │ │ + ldrsheq fp, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r7, r0, lsr sp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq ip, r7, r8, lsr #26 │ │ │ │ + rsbeq ip, r7, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 374eec │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307664,27 +307664,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 374ef0 │ │ │ │ ldr r1, [pc, #436] @ 374ef4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #416] @ 374ef8 │ │ │ │ ldr r1, [pc, #416] @ 374efc │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #396] @ 374f00 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ add r8, r0, #240 @ 0xf0 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r2, [pc, #360] @ 374f04 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -307692,21 +307692,21 @@ │ │ │ │ asr r3, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, r7, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5858 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r8, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [pc, #296] @ 374f08 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r4, #588 @ 0x24c │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ @@ -307737,58 +307737,58 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #220 @ 0xdc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5858 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, r6, lsl r3 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r1, [pc, #124] @ 374f18 │ │ │ │ ldr r2, [pc, #124] @ 374f1c │ │ │ │ ldr r0, [pc, #124] @ 374f20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #144] @ 0x90 │ │ │ │ str r1, [r4, #172] @ 0xac │ │ │ │ str r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [r4, #228] @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ str r0, [r4, #576] @ 0x240 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, fp, r8, ror r6 │ │ │ │ - rsbeq r0, r7, r0, lsl #13 │ │ │ │ - rsbeq r0, r7, r0, lsr #12 │ │ │ │ - rsbeq ip, r7, r4, asr #25 │ │ │ │ - ldrdeq ip, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq fp, fp, r8, lsl #13 │ │ │ │ + @ instruction: 0x00670690 │ │ │ │ + rsbeq r0, r7, r0, lsr r6 │ │ │ │ + ldrdeq ip, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq ip, r7, ip, ror #25 │ │ │ │ addeq r2, r5, r8, ror r8 │ │ │ │ - rsbeq ip, r7, r8, lsr #25 │ │ │ │ - rsbeq ip, r7, r0, ror ip │ │ │ │ - rsbeq ip, r7, ip, asr #24 │ │ │ │ + strheq ip, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq ip, r7, r0, lsl #25 │ │ │ │ + rsbeq ip, r7, ip, asr ip │ │ │ │ umulleq r2, r5, r0, r7 │ │ │ │ - rsbeq ip, r7, r4, lsl ip │ │ │ │ + rsbeq ip, r7, r4, lsr #24 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsbeq ip, r7, r0, asr #23 │ │ │ │ + ldrdeq ip, [r7], #-176 @ 0xffffff50 @ │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #276] @ 375050 │ │ │ │ ldr r0, [pc, #276] @ 375054 │ │ │ │ @@ -307842,39 +307842,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 375070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 374f74 │ │ │ │ ldr r0, [pc, #48] @ 375074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 374f74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00935bd8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00935bb8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r5, r3, r8, fp │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r7, r4, asr sl │ │ │ │ - rsbeq ip, r7, r8, lsr #21 │ │ │ │ + rsbeq ip, r7, r4, ror #20 │ │ │ │ + strheq ip, [r7], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ 3751a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307882,42 +307882,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 3751a4 │ │ │ │ ldr r1, [pc, #256] @ 3751a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #236] @ 3751ac │ │ │ │ ldr r1, [pc, #236] @ 3751b0 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #204] @ 3751b4 │ │ │ │ ldr r1, [pc, #204] @ 3751b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #180] @ 3751bc │ │ │ │ ldr r1, [pc, #180] @ 3751c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #152] @ 3751c4 │ │ │ │ ldr r2, [pc, #152] @ 3751c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #144] @ 3751cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -307941,19 +307941,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, fp, r0, lsl r3 │ │ │ │ - @ instruction: 0x00663390 │ │ │ │ - rsbseq r0, r0, r8, lsl r9 │ │ │ │ - strdeq r0, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, fp, r0, lsr #6 │ │ │ │ + rsbeq r3, r6, r0, lsr #7 │ │ │ │ + rsbseq r0, r0, r8, lsr #18 │ │ │ │ rsbeq r0, r7, r8, lsl #6 │ │ │ │ + rsbeq r0, r7, r8, lsl r3 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ addeq r2, r5, r0, ror #9 │ │ │ │ @ instruction: 0x009122f8 │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ @@ -307999,18 +307999,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, fp, r8, lsr #3 │ │ │ │ + ldrheq fp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0x009358fc │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - strdeq ip, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, r7, r0, lsl #18 │ │ │ │ ldr r2, [pc, #136] @ 375328 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 37532c │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308039,18 +308039,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, r0, lsl #2 │ │ │ │ + rsbseq fp, fp, r0, lsl r1 │ │ │ │ addseq r5, r3, r0, ror #16 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq ip, r7, r8, ror #16 │ │ │ │ + rsbeq ip, r7, r8, ror r8 │ │ │ │ ldr r2, [pc, #136] @ 3753c8 │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 3753cc │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308079,18 +308079,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, r0, rrx │ │ │ │ + rsbseq fp, fp, r0, ror r0 │ │ │ │ addseq r5, r3, r0, asr #15 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq ip, r7, r8, asr #15 │ │ │ │ + ldrdeq ip, [r7], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 375480 │ │ │ │ and r3, r1, #7 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -308125,18 +308125,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq sl, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sl, fp, r0, asr #31 │ │ │ │ addseq r5, r3, r4, lsl #14 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - strdeq ip, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq ip, r7, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 375504 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 375508 │ │ │ │ @@ -308144,63 +308144,63 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r0, [r0, #136] @ 0x88 │ │ │ │ lsr r0, r0, #4 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq sl, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq ip, r7, r4, ror #10 │ │ │ │ - rsbeq ip, r7, ip, ror r5 │ │ │ │ + rsbseq sl, fp, r0, lsl #30 │ │ │ │ + rsbeq ip, r7, r4, ror r5 │ │ │ │ + rsbeq ip, r7, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 375584 │ │ │ │ ldr r2, [pc, #92] @ 375588 │ │ │ │ ldr r1, [pc, #92] @ 37558c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r0, #580] @ 0x244 │ │ │ │ cmp r3, #0 │ │ │ │ bne 375578 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9ad8f4 │ │ │ │ - rsbseq sl, fp, r4, ror lr │ │ │ │ - rsbeq ip, r7, r4, ror #9 │ │ │ │ - strdeq ip, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + b 9ad8fc │ │ │ │ + rsbseq sl, fp, r4, lsl #29 │ │ │ │ + strdeq ip, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq ip, r7, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 37560c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308210,31 +308210,31 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ str r6, [r0, #144] @ 0x90 │ │ │ │ str r5, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, fp, ip, ror #27 │ │ │ │ - rsbeq ip, r7, r0, ror r4 │ │ │ │ - rsbeq ip, r7, ip, asr r4 │ │ │ │ + ldrsheq sl, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq ip, r7, r0, lsl #9 │ │ │ │ + rsbeq ip, r7, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37567c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 375680 │ │ │ │ @@ -308242,27 +308242,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ orr r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374a18 │ │ │ │ - rsbseq sl, fp, r8, ror #26 │ │ │ │ - ldrdeq ip, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq ip, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq sl, fp, r8, ror sp │ │ │ │ + rsbeq ip, r7, ip, ror #7 │ │ │ │ + rsbeq ip, r7, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3756ec │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3756f0 │ │ │ │ @@ -308270,42 +308270,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ bic r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374a18 │ │ │ │ - ldrsheq sl, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq ip, r7, ip, ror #6 │ │ │ │ - rsbeq ip, r7, r4, lsl #7 │ │ │ │ + rsbseq sl, fp, r8, lsl #26 │ │ │ │ + rsbeq ip, r7, ip, ror r3 │ │ │ │ + @ instruction: 0x0067c394 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #108] @ 37577c │ │ │ │ ldr r2, [pc, #108] @ 375780 │ │ │ │ ldr r1, [pc, #108] @ 375784 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -308316,17 +308316,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sl, fp, ip, lsl #25 │ │ │ │ - strdeq ip, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq ip, r7, r4, lsl r3 │ │ │ │ + @ instruction: 0x007bac9c │ │ │ │ + rsbeq ip, r7, ip, lsl #6 │ │ │ │ + rsbeq ip, r7, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 3758c4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -308337,15 +308337,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 375864 │ │ │ │ tst r3, #32 │ │ │ │ @@ -308365,15 +308365,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a110 │ │ │ │ + bl 71a118 │ │ │ │ cmp r6, #0 │ │ │ │ ble 375864 │ │ │ │ add r3, r5, r6 │ │ │ │ sub r2, r5, #1 │ │ │ │ ldrb r1, [r3, #-1]! │ │ │ │ strb r1, [r2, #1]! │ │ │ │ cmp r5, r3 │ │ │ │ @@ -308389,26 +308389,26 @@ │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a110 │ │ │ │ + bl 71a118 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq sl, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq ip, r7, r0, lsl #5 │ │ │ │ - rsbeq ip, r7, ip, asr r2 │ │ │ │ + rsbseq sl, fp, r0, lsl #24 │ │ │ │ + @ instruction: 0x0067c290 │ │ │ │ + rsbeq ip, r7, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 375a0c │ │ │ │ mov r5, r1 │ │ │ │ @@ -308419,15 +308419,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ and r1, r5, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 3759b4 │ │ │ │ ands r2, r3, #32 │ │ │ │ @@ -308447,15 +308447,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a110 │ │ │ │ + bl 71a118 │ │ │ │ asr r1, r6, #1 │ │ │ │ cmp r1, #0 │ │ │ │ ble 3759b4 │ │ │ │ add r3, r4, r6 │ │ │ │ sub r1, r3, r1 │ │ │ │ sub r4, r4, #1 │ │ │ │ ldrb r2, [r3, #-1]! │ │ │ │ @@ -308471,26 +308471,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adds r0, r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r6, ip} │ │ │ │ - bl 71a110 │ │ │ │ + bl 71a118 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, fp, r8, lsr #21 │ │ │ │ - rsbeq ip, r7, r8, lsr r1 │ │ │ │ - rsbeq ip, r7, r4, lsl r1 │ │ │ │ + ldrheq sl, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq ip, r7, r8, asr #2 │ │ │ │ + rsbeq ip, r7, r4, lsr #2 │ │ │ │ │ │ │ │ 00375a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr fp, [pc, #660] @ 375cc4 │ │ │ │ @@ -308510,91 +308510,91 @@ │ │ │ │ ldr r9, [pc, #616] @ 375cd0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ ldr r3, [pc, #588] @ 375cd4 │ │ │ │ ldr r2, [pc, #588] @ 375cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #104 @ 0x68 │ │ │ │ ldr r3, [pc, #580] @ 375cdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r3, [pc, #528] @ 375ce0 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ cmp r7, #0 │ │ │ │ beq 375c24 │ │ │ │ ldr r1, [pc, #496] @ 375ce4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1152 @ 0x480 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r1, [pc, #480] @ 375ce8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r3, [pc, #464] @ 375cec │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5548 │ │ │ │ mov r0, fp │ │ │ │ bl 3a53d8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r2, [pc, #356] @ 375cf0 │ │ │ │ ldr r1, [pc, #356] @ 375cf4 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r1, [pc, #344] @ 375cf8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r9, [pc, #332] @ 375cfc │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r8, [pc, #328] @ 375d00 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #324] @ 375d04 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -308602,119 +308602,119 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5548 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #288] @ 375d08 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #264] @ 375d08 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a5004 │ │ │ │ ldr r1, [pc, #224] @ 375d0c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r1, [pc, #208] @ 375d10 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ ldr r3, [pc, #152] @ 375cec │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a5548 │ │ │ │ mov r0, fp │ │ │ │ bl 3a53d8 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mvn r2, #0 │ │ │ │ b 375b88 │ │ │ │ - rsbeq ip, r7, ip │ │ │ │ + rsbeq ip, r7, ip, lsl r0 │ │ │ │ ldrsbeq r5, [r3], ip │ │ │ │ - rsbeq ip, r7, ip, lsl r1 │ │ │ │ - ldrsbeq r4, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq sl, fp, r8, lsl r9 │ │ │ │ - rsbeq r2, r6, r0, lsr #19 │ │ │ │ - rsbeq pc, pc, ip, lsr #30 │ │ │ │ - strheq ip, [r7], #-8 @ │ │ │ │ - rsbeq ip, r7, r0, lsr #1 │ │ │ │ - @ instruction: 0x0067c098 │ │ │ │ + rsbeq ip, r7, ip, lsr #2 │ │ │ │ + rsbseq r4, r0, r8, ror #17 │ │ │ │ + rsbseq sl, fp, r8, lsr #18 │ │ │ │ + strheq r2, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, pc, ip, lsr pc @ │ │ │ │ + rsbeq ip, r7, r8, asr #1 │ │ │ │ + strheq ip, [r7], #-0 @ │ │ │ │ + rsbeq ip, r7, r8, lsr #1 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ - rsbeq ip, r7, r4 │ │ │ │ - rsbeq ip, r7, r0 │ │ │ │ - rsbseq sl, fp, r4, ror #15 │ │ │ │ - rsbeq fp, r7, r4, ror #31 │ │ │ │ - rsbeq pc, r6, ip, lsl #16 │ │ │ │ + rsbeq ip, r7, r4, lsl r0 │ │ │ │ + rsbeq ip, r7, r0, lsl r0 │ │ │ │ + ldrsheq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq fp, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, r6, ip, lsl r8 @ │ │ │ │ muleq r0, r1, r2 │ │ │ │ - rsbeq fp, r7, r8, ror #30 │ │ │ │ - rsbeq fp, r7, ip, asr pc │ │ │ │ + rsbeq fp, r7, r8, ror pc │ │ │ │ + rsbeq fp, r7, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 375d24 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq r1, r5, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 375d84 │ │ │ │ ldr r2, [pc, #68] @ 375d88 │ │ │ │ ldr r1, [pc, #68] @ 375d8c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #40] @ 375d90 │ │ │ │ ldr r1, [pc, #40] @ 375d94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74de74 │ │ │ │ - rsbseq sl, fp, r4, lsl #14 │ │ │ │ - rsbeq r2, r6, r8, ror #13 │ │ │ │ - rsbeq pc, pc, r4, ror ip @ │ │ │ │ + b 74de7c │ │ │ │ + rsbseq sl, fp, r4, lsl r7 │ │ │ │ + strdeq r2, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, pc, r4, lsl #25 │ │ │ │ strdeq r1, [r5], r4 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 375ea4 │ │ │ │ @@ -308724,49 +308724,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 375ea8 │ │ │ │ ldr r1, [pc, #228] @ 375eac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #208] @ 375eb0 │ │ │ │ ldr r2, [pc, #208] @ 375eb4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #168] @ 375eb8 │ │ │ │ ldr r1, [pc, #168] @ 375ebc │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #136] @ 375ec0 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 339070 │ │ │ │ add r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 338f70 │ │ │ │ ldr r1, [pc, #68] @ 375ec4 │ │ │ │ @@ -308776,21 +308776,21 @@ │ │ │ │ bl 324380 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 324530 │ │ │ │ - @ instruction: 0x007ba69c │ │ │ │ - rsbeq r2, r6, r0, ror r6 │ │ │ │ - strdeq pc, [pc], #-184 @ │ │ │ │ - rsbeq fp, r7, r0, lsl lr │ │ │ │ - strdeq fp, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r3, r7, r0, lsl #3 │ │ │ │ - @ instruction: 0x00673194 │ │ │ │ + rsbseq sl, fp, ip, lsr #13 │ │ │ │ + rsbeq r2, r6, r0, lsl #13 │ │ │ │ + rsbeq pc, pc, r8, lsl #24 │ │ │ │ + rsbeq fp, r7, r0, lsr #28 │ │ │ │ + rsbeq fp, r7, r4, lsl #28 │ │ │ │ + @ instruction: 0x00673190 │ │ │ │ + rsbeq r3, r7, r4, lsr #3 │ │ │ │ addeq r1, r5, r8, lsl r9 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ lsr r3, r3, r1 │ │ │ │ ldr ip, [r0, #1052] @ 0x41c │ │ │ │ tst r3, ip │ │ │ │ mov ip, #0 │ │ │ │ @@ -308810,15 +308810,15 @@ │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r0, #1064] @ 0x428 │ │ │ │ ldr r3, [r0, #1068] @ 0x42c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ cmp r1, #0 │ │ │ │ beq 375f10 │ │ │ │ tst ip, r3 │ │ │ │ orrne r2, r2, r3 │ │ │ │ strne r2, [r0, #1064] @ 0x428 │ │ │ │ b 375f18 │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -308847,30 +308847,30 @@ │ │ │ │ b 375f64 │ │ │ │ ldr r0, [r0, #1060] @ 0x424 │ │ │ │ b 375f64 │ │ │ │ ldr r0, [r0, #1056] @ 0x420 │ │ │ │ b 375f64 │ │ │ │ ldr r0, [r0, #1052] @ 0x41c │ │ │ │ b 375f64 │ │ │ │ - rsbseq sl, fp, r8, lsr #9 │ │ │ │ + ldrheq sl, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37603c │ │ │ │ ldr r2, [pc, #96] @ 376040 │ │ │ │ ldr r1, [pc, #96] @ 376044 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ str r3, [r0, #1056] @ 0x420 │ │ │ │ str r3, [r0, #1060] @ 0x424 │ │ │ │ str r3, [r0, #1064] @ 0x428 │ │ │ │ str r3, [r0, #1068] @ 0x42c │ │ │ │ str r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -308878,17 +308878,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sl, fp, ip, ror #8 │ │ │ │ - strdeq fp, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sl, fp, ip, ror r4 │ │ │ │ rsbeq fp, r7, r0, lsl #24 │ │ │ │ + rsbeq fp, r7, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -308901,15 +308901,15 @@ │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [pc, #204] @ 376170 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #20 │ │ │ │ bhi 37607c │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -308941,29 +308941,29 @@ │ │ │ │ ldr r2, [r5, #1052] @ 0x41c │ │ │ │ tst r3, r2 │ │ │ │ beq 376104 │ │ │ │ tst r6, r3 │ │ │ │ ldr r0, [r9, r4, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 376104 │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1056] @ 0x420 │ │ │ │ b 376084 │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1052] @ 0x41c │ │ │ │ b 376084 │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ str r6, [r5, #1060] @ 0x424 │ │ │ │ b 376084 │ │ │ │ - @ instruction: 0x007ba395 │ │ │ │ + rsbseq sl, fp, r5, lsr #7 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 3761a0 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308985,24 +308985,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #132] @ 37627c │ │ │ │ ldr r1, [pc, #132] @ 376280 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 376250 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -309019,30 +309019,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq sl, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r2, r6, r0, ror #4 │ │ │ │ - rsbeq pc, pc, ip, ror #15 │ │ │ │ - rsbeq r9, r7, r0, lsl #17 │ │ │ │ - rsbeq fp, r7, r8, lsl #20 │ │ │ │ + rsbseq sl, fp, r4, asr #5 │ │ │ │ + rsbeq r2, r6, r0, ror r2 │ │ │ │ + strdeq pc, [pc], #-124 @ │ │ │ │ + @ instruction: 0x00679890 │ │ │ │ + rsbeq fp, r7, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3762b0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r1, r5, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 376378 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -309051,54 +309051,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 37637c │ │ │ │ ldr r1, [pc, #156] @ 376380 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #136] @ 376384 │ │ │ │ ldr r1, [pc, #136] @ 376388 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 37638c │ │ │ │ ldr r1, [pc, #100] @ 376390 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #64] @ 376394 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq sl, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r2, r6, r4, asr r1 │ │ │ │ - ldrdeq pc, [pc], #-108 @ │ │ │ │ - rsbeq r9, r7, r8, ror r7 │ │ │ │ - rsbeq r9, r7, ip, lsl #15 │ │ │ │ - rsbeq fp, r7, r4, ror #17 │ │ │ │ + rsbseq sl, fp, r8, asr #3 │ │ │ │ + rsbeq r2, r6, r4, ror #2 │ │ │ │ + rsbeq pc, pc, ip, ror #13 │ │ │ │ + rsbeq r9, r7, r8, lsl #15 │ │ │ │ + @ instruction: 0x0067979c │ │ │ │ + strdeq fp, [r7], #-132 @ 0xffffff7c @ │ │ │ │ addseq r1, r1, r4, lsr r6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -309133,24 +309133,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3764b4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a034 │ │ │ │ + bl 74a03c │ │ │ │ ldr ip, [pc, #124] @ 3764b8 │ │ │ │ ldr r2, [pc, #124] @ 3764bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #96] @ 3764c0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -309166,17 +309166,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r7, ip, ror #15 │ │ │ │ - rsbseq sl, fp, r8, asr #32 │ │ │ │ - rsbeq r9, r7, r0, lsr r6 │ │ │ │ + strdeq fp, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sl, fp, r8, asr r0 │ │ │ │ + rsbeq r9, r7, r0, asr #12 │ │ │ │ umulleq r1, r5, r4, r3 │ │ │ │ │ │ │ │ 003764c4 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -309214,23 +309214,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 3765fc │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -309252,17 +309252,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r9, fp, r4, asr pc │ │ │ │ - rsbeq r9, r7, r4, asr #10 │ │ │ │ - rsbeq r9, r7, ip, asr #10 │ │ │ │ + rsbseq r9, fp, r4, ror #30 │ │ │ │ + rsbeq r9, r7, r4, asr r5 │ │ │ │ + rsbeq r9, r7, ip, asr r5 │ │ │ │ │ │ │ │ 00376600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309313,15 +309313,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ac9d0 │ │ │ │ + b 9ac9d8 │ │ │ │ │ │ │ │ 003766dc : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -309346,15 +309346,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ac9d0 │ │ │ │ + b 9ac9d8 │ │ │ │ │ │ │ │ 00376758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 376954 │ │ │ │ @@ -309379,20 +309379,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376818 │ │ │ │ ldr r2, [pc, #364] @ 37696c │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309454,51 +309454,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #120] @ 376980 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 376984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37680c │ │ │ │ ldr r1, [pc, #76] @ 376988 │ │ │ │ ldr r0, [pc, #76] @ 37698c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 37680c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r4, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r3, ip, lsl #7 │ │ │ │ - ldrsbeq r9, [fp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r9, r7, ip, asr #5 │ │ │ │ - rsbeq r9, r7, r0, ror #5 │ │ │ │ + rsbseq r9, fp, r8, ror #25 │ │ │ │ + ldrdeq r9, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq r9, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009342b0 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r5, r8, ror #14 │ │ │ │ - strdeq fp, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r1, r5, r4, lsr r7 │ │ │ │ - strdeq fp, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, r5, r8, ror r7 │ │ │ │ + rsbeq fp, r7, r0, lsl #6 │ │ │ │ + rsbseq r1, r5, r4, asr #14 │ │ │ │ + rsbeq fp, r7, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 376be4 │ │ │ │ ldr r3, [pc, #568] @ 376be8 │ │ │ │ @@ -309545,20 +309545,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 376b80 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 376b38 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376a54 │ │ │ │ ldr r2, [pc, #364] @ 376c04 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309584,25 +309584,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 376c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376a30 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 376c18 │ │ │ │ ldr r3, [pc, #160] @ 376be8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -309636,33 +309636,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 3769f0 │ │ │ │ mov r5, #1 │ │ │ │ b 376b3c │ │ │ │ ldr r0, [pc, #76] @ 376c1c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376a30 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r4, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r3, r4, lsr r1 │ │ │ │ - rsbeq fp, r7, r4, asr r2 │ │ │ │ - rsbseq lr, r6, ip, ror #13 │ │ │ │ - rsbseq r9, fp, r4, ror sl │ │ │ │ - rsbeq r9, r7, r0, rrx │ │ │ │ - rsbeq r9, r7, r4, ror r0 │ │ │ │ + rsbeq fp, r7, r4, ror #4 │ │ │ │ + ldrsheq lr, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r9, fp, r4, lsl #21 │ │ │ │ + rsbeq r9, r7, r0, ror r0 │ │ │ │ + rsbeq r9, r7, r4, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r7, ip, ror #1 │ │ │ │ + strdeq fp, [r7], #-12 @ │ │ │ │ @ instruction: 0x00933fd0 │ │ │ │ - rsbeq fp, r7, ip, rrx │ │ │ │ + rsbeq fp, r7, ip, ror r0 │ │ │ │ │ │ │ │ 00376c20 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 376990 │ │ │ │ │ │ │ │ 00376c28 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -309701,20 +309701,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 376d14 │ │ │ │ ldr r3, [pc, #336] @ 376e34 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -309771,48 +309771,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 376e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 376cf0 │ │ │ │ mov r0, r4 │ │ │ │ b 376d2c │ │ │ │ ldr r0, [pc, #68] @ 376e4c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 376cf0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00933ebc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r3, r4, lsr #29 │ │ │ │ - ldrsheq r9, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r8, r7, r8, ror #27 │ │ │ │ - strdeq r8, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, fp, r4, lsl #16 │ │ │ │ + strdeq r8, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, r7, ip, lsl #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r3, r0, ror #27 │ │ │ │ andeq r5, r0, r4, lsr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r7, r8, ror lr │ │ │ │ - @ instruction: 0x0067ae90 │ │ │ │ + rsbeq sl, r7, r8, lsl #29 │ │ │ │ + rsbeq sl, r7, r0, lsr #29 │ │ │ │ │ │ │ │ 00376e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -309823,25 +309823,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #340] @ 376ff0 │ │ │ │ ldr r2, [pc, #340] @ 376ff4 │ │ │ │ ldr r1, [pc, #340] @ 376ff8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r6, [pc, #312] @ 376ffc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376fdc │ │ │ │ ldr r2, [pc, #296] @ 377000 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -309888,48 +309888,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 377014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376ee4 │ │ │ │ ldr r0, [pc, #80] @ 377018 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376ee4 │ │ │ │ mvn r0, #0 │ │ │ │ b 376ef4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r4, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r9, fp, r4, ror #11 │ │ │ │ - ldrdeq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r8, r7, r4, ror #23 │ │ │ │ + ldrsheq r9, [fp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r8, r7, r0, ror #23 │ │ │ │ + strdeq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ addseq r3, r3, r4, asr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r3, r8, lsl ip │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r7, r4, lsl sp │ │ │ │ - rsbeq sl, r7, ip, lsr sp │ │ │ │ + rsbeq sl, r7, r4, lsr #26 │ │ │ │ + rsbeq sl, r7, ip, asr #26 │ │ │ │ │ │ │ │ 0037701c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 3771b8 │ │ │ │ @@ -309963,25 +309963,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #260] @ 3771c8 │ │ │ │ ldr r2, [pc, #260] @ 3771cc │ │ │ │ ldr r1, [pc, #260] @ 3771d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377070 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -310010,44 +310010,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3771e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 377074 │ │ │ │ ldr r0, [pc, #68] @ 3771e8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 377074 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, ror #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r3, r8, asr #21 │ │ │ │ umullseq r3, r3, r8, sl @ │ │ │ │ - ldrheq r9, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r8, r7, r8, lsr #19 │ │ │ │ - strheq r8, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, fp, ip, asr #7 │ │ │ │ + strheq r8, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r8, r7, ip, asr #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r7, ip, lsr #23 │ │ │ │ - ldrdeq sl, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + strheq sl, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r7, r0, ror #23 │ │ │ │ │ │ │ │ 003771ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3773a0 │ │ │ │ @@ -310067,20 +310067,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3773b0 │ │ │ │ ldr r7, [pc, #372] @ 3773b4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377298 │ │ │ │ ldr r2, [pc, #312] @ 3773b8 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -310127,53 +310127,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #128] @ 3773cc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3773d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 377290 │ │ │ │ ldr r1, [pc, #84] @ 3773d4 │ │ │ │ ldr r0, [pc, #84] @ 3773d8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 377290 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009338f8 │ │ │ │ - rsbseq r9, fp, r8, asr #4 │ │ │ │ - rsbeq r8, r7, ip, lsr r8 │ │ │ │ - rsbeq r8, r7, r0, asr r8 │ │ │ │ + rsbseq r9, fp, r8, asr r2 │ │ │ │ + rsbeq r8, r7, ip, asr #16 │ │ │ │ + rsbeq r8, r7, r0, ror #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r3, r8, ror #16 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r4, r8, lsr #22 │ │ │ │ - strheq sl, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq sl, r4, ip, ror #21 │ │ │ │ - strheq sl, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, r4, r8, lsr fp │ │ │ │ + rsbeq sl, r7, r0, asr #17 │ │ │ │ + ldrsheq sl, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sl, r7, r8, asr #17 │ │ │ │ │ │ │ │ 003773dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 37753c │ │ │ │ @@ -310202,15 +310202,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 377538 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ac9d0 │ │ │ │ + b 9ac9d8 │ │ │ │ ldr r2, [pc, #224] @ 377550 │ │ │ │ ldr r3, [pc, #204] @ 377540 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -310241,147 +310241,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 377560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377438 │ │ │ │ ldr r0, [pc, #56] @ 377564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 377438 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r3, r4, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009336d4 │ │ │ │ addseq r3, r3, r4, lsr #13 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r7, r8, lsl #17 │ │ │ │ - rsbeq sl, r7, ip, lsl #17 │ │ │ │ + @ instruction: 0x0067a898 │ │ │ │ + @ instruction: 0x0067a89c │ │ │ │ │ │ │ │ 00377568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r1, [pc, #84] @ 3775e0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ ldr ip, [pc, #68] @ 3775e4 │ │ │ │ ldr r2, [pc, #68] @ 3775e8 │ │ │ │ ldr r1, [pc, #68] @ 3775ec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r5, lr, r0, lsl #5 │ │ │ │ - rsbseq r8, fp, r0, ror #29 │ │ │ │ - ldrdeq r8, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r8, r7, r4, ror #9 │ │ │ │ + @ instruction: 0x006e5290 │ │ │ │ + ldrsheq r8, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r7, r0, ror #9 │ │ │ │ + strdeq r8, [r7], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 003775f0 : │ │ │ │ - b 74d8d8 │ │ │ │ + b 74d8e0 │ │ │ │ │ │ │ │ 003775f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r1, [pc, #124] @ 37769c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3776a0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ ldr ip, [pc, #104] @ 3776a4 │ │ │ │ ldr r2, [pc, #104] @ 3776a8 │ │ │ │ ldr r1, [pc, #104] @ 3776ac │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #72] @ 3776b0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r5, lr, ip, ror #3 │ │ │ │ + strdeq r5, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ addseq r3, r3, ip, ror #9 │ │ │ │ - rsbseq r8, fp, r4, asr #28 │ │ │ │ - rsbeq r8, r7, r0, lsr r4 │ │ │ │ + rsbseq r8, fp, r4, asr lr │ │ │ │ rsbeq r8, r7, r0, asr #8 │ │ │ │ + rsbeq r8, r7, r0, asr r4 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ ldr r0, [pc, #4] @ 3776c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r0, r5, ip, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 377740 │ │ │ │ ldr r2, [pc, #100] @ 377744 │ │ │ │ ldr r1, [pc, #100] @ 377748 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #72] @ 37774c │ │ │ │ ldr r2, [pc, #72] @ 377750 │ │ │ │ ldr r3, [pc, #72] @ 377754 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -310391,17 +310391,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r8, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00678394 │ │ │ │ - rsbeq r8, r7, r8, lsr #7 │ │ │ │ + rsbseq r8, fp, r8, lsl #28 │ │ │ │ + rsbeq r8, r7, r4, lsr #7 │ │ │ │ + strheq r8, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310413,37 +310413,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #184] @ 37785c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3777ec │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377830 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr ip, [pc, #100] @ 377860 │ │ │ │ ldr r2, [pc, #100] @ 377864 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -310459,20 +310459,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r8, fp, r8, ror #26 │ │ │ │ - rsbeq sl, r7, r4, ror #12 │ │ │ │ - rsbeq sl, r7, r0, lsl #13 │ │ │ │ + rsbseq r8, fp, r8, ror sp │ │ │ │ + rsbeq sl, r7, r4, ror r6 │ │ │ │ + @ instruction: 0x0067a690 │ │ │ │ addseq r3, r3, r4, ror r3 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq sl, r7, r4, lsl r6 │ │ │ │ + rsbeq sl, r7, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3779a4 │ │ │ │ ldr r2, [pc, #292] @ 3779a8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310480,15 +310480,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3779ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #256] @ 3779b0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3778fc │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -310502,15 +310502,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr ip, [pc, #172] @ 3779b4 │ │ │ │ ldr r2, [pc, #172] @ 3779b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310524,15 +310524,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr r1, [pc, #84] @ 3779b4 │ │ │ │ ldr r2, [pc, #88] @ 3779bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -310544,38 +310544,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, fp, ip, asr ip │ │ │ │ - rsbeq sl, r7, r0, asr r5 │ │ │ │ - rsbeq sl, r7, ip, ror #10 │ │ │ │ + rsbseq r8, fp, ip, ror #24 │ │ │ │ + rsbeq sl, r7, r0, ror #10 │ │ │ │ + rsbeq sl, r7, ip, ror r5 │ │ │ │ addseq r3, r3, r8, ror #4 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq sl, r7, r0, ror #10 │ │ │ │ - rsbeq sl, r7, r4, ror #9 │ │ │ │ + rsbeq sl, r7, r0, ror r5 │ │ │ │ + strdeq sl, [r7], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #100] @ 377a48 │ │ │ │ ldr r2, [pc, #100] @ 377a4c │ │ │ │ ldr r1, [pc, #100] @ 377a50 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377a28 │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -310585,17 +310585,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r8, [fp], #-164 @ 0xffffff5c @ │ │ │ │ - strdeq sl, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sl, r7, ip, lsl #8 │ │ │ │ + rsbseq r8, fp, r4, lsl #22 │ │ │ │ + rsbeq sl, r7, r0, lsl #8 │ │ │ │ + rsbeq sl, r7, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 377cd8 │ │ │ │ ldr r2, [pc, #620] @ 377cdc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310603,15 +310603,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 377ce0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #584] @ 377ce4 │ │ │ │ ldr r6, [pc, #584] @ 377ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 377bd0 │ │ │ │ @@ -310619,15 +310619,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 377c44 │ │ │ │ cmp r3, #3 │ │ │ │ beq 377b54 │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr r2, [pc, #528] @ 377cec │ │ │ │ ldr ip, [pc, #528] @ 377cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -310668,15 +310668,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 377c38 │ │ │ │ cmp r4, #1 │ │ │ │ bne 377c68 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 377c34 │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr r1, [pc, #336] @ 377cf0 │ │ │ │ ldr r2, [pc, #336] @ 377cf4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -310695,15 +310695,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 377c80 │ │ │ │ cmp r4, #2 │ │ │ │ bne 377b30 │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr ip, [pc, #228] @ 377cf0 │ │ │ │ ldr r2, [pc, #232] @ 377cf8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310715,62 +310715,62 @@ │ │ │ │ bl 3779c0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 377b54 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 377b54 │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr r2, [pc, #160] @ 377cfc │ │ │ │ ldr ip, [pc, #144] @ 377cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 377ae4 │ │ │ │ - bl 75831c │ │ │ │ + bl 758324 │ │ │ │ ldr r2, [pc, #140] @ 377d00 │ │ │ │ ldr ip, [pc, #120] @ 377cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 377ae4 │ │ │ │ bl 3779c0 │ │ │ │ b 377b30 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #112] @ 377d04 │ │ │ │ ldr r2, [pc, #112] @ 377d08 │ │ │ │ ldr r1, [pc, #112] @ 377d0c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377b30 │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 377b30 │ │ │ │ - rsbseq r8, fp, r0, ror sl │ │ │ │ - rsbeq sl, r7, r0, ror #6 │ │ │ │ - rsbeq sl, r7, ip, ror r3 │ │ │ │ - rsbseq r8, fp, r8, lsr sl │ │ │ │ + rsbseq r8, fp, r0, lsl #21 │ │ │ │ + rsbeq sl, r7, r0, ror r3 │ │ │ │ + rsbeq sl, r7, ip, lsl #7 │ │ │ │ + rsbseq r8, fp, r8, asr #20 │ │ │ │ addseq r3, r3, r4, ror r0 │ │ │ │ - rsbeq sl, r7, r8, lsr #9 │ │ │ │ + strheq sl, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq sl, r7, ip, lsr r3 │ │ │ │ - rsbeq sl, r7, r0, asr #6 │ │ │ │ - rsbeq sl, r7, r0, asr #4 │ │ │ │ - @ instruction: 0x0067a29c │ │ │ │ - rsbseq r8, fp, r4, asr #16 │ │ │ │ - rsbeq sl, r7, r0, asr #2 │ │ │ │ - rsbeq sl, r7, ip, asr r1 │ │ │ │ + rsbeq sl, r7, ip, asr #6 │ │ │ │ + rsbeq sl, r7, r0, asr r3 │ │ │ │ + rsbeq sl, r7, r0, asr r2 │ │ │ │ + rsbeq sl, r7, ip, lsr #5 │ │ │ │ + rsbseq r8, fp, r4, asr r8 │ │ │ │ + rsbeq sl, r7, r0, asr r1 │ │ │ │ + rsbeq sl, r7, ip, ror #2 │ │ │ │ │ │ │ │ 00377d10 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -311255,23 +311255,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 378600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37828c │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 377fdc │ │ │ │ b 378324 │ │ │ │ @@ -311343,28 +311343,28 @@ │ │ │ │ strb r3, [r4, #176] @ 0xb0 │ │ │ │ strb r0, [r4, #180] @ 0xb4 │ │ │ │ b 3782d8 │ │ │ │ ldr r0, [pc, #60] @ 378604 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37828c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009328dc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009328bc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, fp, r4, ror r2 │ │ │ │ + rsbseq r8, fp, r4, lsl #5 │ │ │ │ addseq r2, r3, r4, lsr r8 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, r4, lsr fp │ │ │ │ - rsbeq r9, r7, r0, lsr sl │ │ │ │ + rsbeq r9, r7, r4, asr #22 │ │ │ │ + rsbeq r9, r7, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #1080] @ 378a58 │ │ │ │ ldr ip, [pc, #1080] @ 378a5c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -311535,23 +311535,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 378a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 378668 │ │ │ │ ldrb r1, [r4, #237] @ 0xed │ │ │ │ mov r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ strb r2, [r4, #236] @ 0xec │ │ │ │ beq 378734 │ │ │ │ @@ -311566,15 +311566,15 @@ │ │ │ │ ldrb r7, [r4, #177] @ 0xb1 │ │ │ │ strb r3, [r4, #238] @ 0xee │ │ │ │ b 378750 │ │ │ │ ldr r0, [pc, #320] @ 378a84 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 378668 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #32 │ │ │ │ movcs r3, #0 │ │ │ │ tst r2, #32 │ │ │ │ @@ -311637,22 +311637,22 @@ │ │ │ │ ldrb r3, [r3, #182] @ 0xb6 │ │ │ │ strb r3, [r4, #214] @ 0xd6 │ │ │ │ b 378984 │ │ │ │ @ instruction: 0x009324f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009324dc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, fp, r3, lsr #29 │ │ │ │ + ldrheq r7, [fp], #-227 @ 0xffffff1d @ │ │ │ │ addseq r2, r3, r8, lsr #8 │ │ │ │ addseq r2, r3, r8, lsl #7 │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, r8, lsr r7 │ │ │ │ - rsbeq r9, r7, ip, lsl r7 │ │ │ │ + rsbeq r9, r7, r8, asr #14 │ │ │ │ + rsbeq r9, r7, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #608] @ 378d08 │ │ │ │ @@ -311789,71 +311789,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 378b0c │ │ │ │ ldr r0, [pc, #60] @ 378d30 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 378b0c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, r8, rrx │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r3, r8, asr r0 │ │ │ │ - rsbseq r7, fp, r1, asr sl │ │ │ │ + rsbseq r7, fp, r1, ror #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00931fd8 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, ip, lsr #7 │ │ │ │ - ldrdeq r9, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r9, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r9, r7, r0, ror #7 │ │ │ │ │ │ │ │ 00378d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74df44 │ │ │ │ - bl 754a28 │ │ │ │ + bl 74df4c │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #64] @ 378d98 │ │ │ │ ldr r2, [pc, #64] @ 378d9c │ │ │ │ ldr r1, [pc, #64] @ 378da0 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r0, [r0, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r7, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - strheq pc, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r9, lr, r4, asr #9 │ │ │ │ + rsbseq r7, fp, ip, ror #15 │ │ │ │ + rsbeq pc, r5, ip, asr #13 │ │ │ │ + ldrdeq r9, [lr], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 00378da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ 378e48 │ │ │ │ @@ -311880,26 +311880,26 @@ │ │ │ │ str r0, [r4] │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ 378e54 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ - rsbeq r9, r7, ip, asr #14 │ │ │ │ - strdeq r9, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r9, r7, ip, asr r7 │ │ │ │ + rsbeq r9, r7, r8, lsl #6 │ │ │ │ addeq lr, r4, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 378f9c │ │ │ │ ldr r2, [pc, #300] @ 378fa0 │ │ │ │ @@ -311958,41 +311958,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378fc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 378eac │ │ │ │ ldr r0, [pc, #60] @ 378fc4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 378eac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r3, r4, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r3, r0, ror #24 │ │ │ │ andeq r1, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq lr, r4, r0, ror sl │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, ip, asr #4 │ │ │ │ - rsbeq r9, r7, r8, ror #4 │ │ │ │ + rsbeq r9, r7, ip, asr r2 │ │ │ │ + rsbeq r9, r7, r8, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 379120 │ │ │ │ ldr ip, [pc, #320] @ 379124 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -312048,84 +312048,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 379140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 379020 │ │ │ │ ldr r0, [pc, #68] @ 379144 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 379020 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r4, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r3, r4, lsl fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r3, ip, ror #21 │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, ip, lsr #2 │ │ │ │ - rsbeq r9, r7, r8, asr #2 │ │ │ │ + rsbeq r9, r7, ip, lsr r1 │ │ │ │ + rsbeq r9, r7, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 379158 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq lr, r4, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3791cc │ │ │ │ ldr r2, [pc, #88] @ 3791d0 │ │ │ │ ldr r1, [pc, #88] @ 3791d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #60] @ 3791d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, fp, r4, ror #7 │ │ │ │ - strheq pc, [r5], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq ip, pc, r0, asr #16 │ │ │ │ - rsbeq r9, r7, r8, ror #1 │ │ │ │ + ldrsheq r7, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r5, r4, asr #5 │ │ │ │ + rsbeq ip, pc, r0, asr r8 @ │ │ │ │ + strdeq r9, [r7], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 379298 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -312133,25 +312133,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 37929c │ │ │ │ ldr r1, [pc, #148] @ 3792a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #128] @ 3792a4 │ │ │ │ ldr r1, [pc, #128] @ 3792a8 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #96] @ 3792ac │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 376408 │ │ │ │ ldr r1, [pc, #76] @ 3792b0 │ │ │ │ @@ -312165,20 +312165,20 @@ │ │ │ │ bl 324380 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324530 │ │ │ │ - rsbseq r7, fp, ip, ror #6 │ │ │ │ - rsbeq pc, r5, ip, lsr #4 │ │ │ │ - strheq ip, [pc], #-116 @ │ │ │ │ - rsbeq r9, r7, r0, ror r0 │ │ │ │ + rsbseq r7, fp, ip, ror r3 │ │ │ │ + rsbeq pc, r5, ip, lsr r2 @ │ │ │ │ + rsbeq ip, pc, r4, asr #15 │ │ │ │ rsbeq r9, r7, r0, lsl #1 │ │ │ │ - ldrdeq r9, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00679090 │ │ │ │ + rsbeq r9, r7, r4, ror #5 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003792b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312439,22 +312439,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 379898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 379410 │ │ │ │ ldr r3, [pc, #400] @ 37989c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312472,22 +312472,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3798a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3794d0 │ │ │ │ ldr r3, [pc, #280] @ 3798a4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37960c │ │ │ │ @@ -312504,69 +312504,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3798a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37960c │ │ │ │ ldr r0, [pc, #160] @ 3798ac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 37954c │ │ │ │ ldr r0, [pc, #140] @ 3798b0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3794d0 │ │ │ │ ldr r0, [pc, #120] @ 3798b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 37960c │ │ │ │ bl 24ac64 │ │ │ │ addseq r1, r3, r8, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r3, r4, lsr r8 │ │ │ │ addseq r1, r3, r0, asr #15 │ │ │ │ - rsbseq r7, fp, r8, lsr #3 │ │ │ │ + ldrheq r7, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ addseq r1, r3, r8, lsr #14 │ │ │ │ addseq r1, r3, r4, ror #13 │ │ │ │ @ instruction: 0x009316b4 │ │ │ │ addseq r1, r3, r8, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r3, r0, lsl r6 │ │ │ │ addseq r1, r3, r8, lsr #11 │ │ │ │ addseq r1, r3, r0, lsl #11 │ │ │ │ addseq r1, r3, ip, asr #10 │ │ │ │ @ instruction: 0x009314b4 │ │ │ │ muleq r0, ip, sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r7, r8, ror ip │ │ │ │ + rsbeq r8, r7, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, ror lr │ │ │ │ - rsbeq r8, r7, r0, lsr #23 │ │ │ │ + strheq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ - rsbeq r8, r7, ip, asr #21 │ │ │ │ - rsbeq r8, r7, ip, lsl #23 │ │ │ │ - rsbeq r8, r7, r0, lsr #22 │ │ │ │ - strheq r8, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r8, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + @ instruction: 0x00678b9c │ │ │ │ + rsbeq r8, r7, r0, lsr fp │ │ │ │ + rsbeq r8, r7, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3792b4 │ │ │ │ @@ -312578,105 +312578,105 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ │ │ │ │ 00379908 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 37993c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq lr, r4, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3799d0 │ │ │ │ ldr r2, [pc, #120] @ 3799d4 │ │ │ │ ldr r1, [pc, #120] @ 3799d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #92] @ 3799dc │ │ │ │ ldr r1, [pc, #92] @ 3799e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r2, [pc, #68] @ 3799e4 │ │ │ │ ldr r3, [pc, #68] @ 3799e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, fp, ip, asr #24 │ │ │ │ - ldrdeq lr, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq ip, pc, r8, asr r0 @ │ │ │ │ + rsbseq r6, fp, ip, asr ip │ │ │ │ + rsbeq lr, r5, r0, ror #21 │ │ │ │ + rsbeq ip, pc, r8, rrx │ │ │ │ umulleq lr, r4, r4, r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsbeq r8, r7, r0, asr fp │ │ │ │ + rsbeq r8, r7, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 379a5c │ │ │ │ ldr r2, [pc, #88] @ 379a60 │ │ │ │ ldr r1, [pc, #88] @ 379a64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, r4, lsr #23 │ │ │ │ - strdeq r8, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq r6, [fp], #-180 @ 0xffffff4c @ │ │ │ │ rsbeq r8, r7, r4, lsl #22 │ │ │ │ + rsbeq r8, r7, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #232] @ 379b68 │ │ │ │ ldr r8, [pc, #232] @ 379b6c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -312685,47 +312685,47 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr sl, [pc, #192] @ 379b74 │ │ │ │ ldr r7, [pc, #192] @ 379b78 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338f70 │ │ │ │ ldr r2, [pc, #140] @ 379b7c │ │ │ │ add fp, r4, #760 @ 0x2f8 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #21 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, fp │ │ │ │ bl 339070 │ │ │ │ ldr r1, [pc, #68] @ 379b80 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376408 │ │ │ │ str r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -312733,21 +312733,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, fp, ip, lsr #22 │ │ │ │ - @ instruction: 0x00678a90 │ │ │ │ - rsbeq r8, r7, ip, ror #20 │ │ │ │ - rsbeq pc, r6, r4, ror #9 │ │ │ │ - strdeq pc, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, fp, ip, lsr fp │ │ │ │ + rsbeq r8, r7, r0, lsr #21 │ │ │ │ + rsbeq r8, r7, ip, ror sl │ │ │ │ + strdeq pc, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq pc, r6, r8, lsl #10 │ │ │ │ addeq sp, r4, r0, lsr #30 │ │ │ │ - rsbeq r8, r7, r4, ror #19 │ │ │ │ + strdeq r8, [r7], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #17 │ │ │ │ mov r4, r2 │ │ │ │ @@ -312812,15 +312812,15 @@ │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ beq 379d64 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 379d64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ strb sl, [r5, #933] @ 0x3a5 │ │ │ │ b 379bd8 │ │ │ │ ldrb r8, [r0, #932] @ 0x3a4 │ │ │ │ mov r7, r8 │ │ │ │ b 379bd8 │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -312849,47 +312849,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 379db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 379bec │ │ │ │ mov r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 379ca8 │ │ │ │ ldr r0, [pc, #64] @ 379db8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 379bec │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r8, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r3, r8, asr pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r3, r0, lsr #30 │ │ │ │ - rsbseq r6, fp, r0, asr r9 │ │ │ │ + rsbseq r6, fp, r0, ror #18 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r7, ip, asr #15 │ │ │ │ ldrdeq r8, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r7, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1080] @ 37a20c │ │ │ │ ldr r1, [pc, #1080] @ 37a210 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -312978,15 +312978,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37a188 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ bne 37a060 │ │ │ │ and r3, r7, #252 @ 0xfc │ │ │ │ tst r7, #32 │ │ │ │ ldrb r2, [r5, #932] @ 0x3a4 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ @@ -313030,24 +313030,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #520] @ 37a238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 379e18 │ │ │ │ ldrb r3, [r5, #928] @ 0x3a0 │ │ │ │ bic r2, r2, #32 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ strb r2, [r5, #932] @ 0x3a4 │ │ │ │ beq 379e24 │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ @@ -313064,34 +313064,34 @@ │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldrb r6, [r5, #929] @ 0x3a1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #424] @ 37a248 │ │ │ │ ldr r1, [pc, #424] @ 37a24c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ strh r2, [r3] │ │ │ │ strb r6, [r5, #929] @ 0x3a1 │ │ │ │ b 379e24 │ │ │ │ ldr r0, [pc, #372] @ 37a250 │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 379e18 │ │ │ │ and r2, r7, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 376c20 │ │ │ │ ldrb r3, [r5, #932] @ 0x3a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a18c │ │ │ │ @@ -313163,53 +313163,53 @@ │ │ │ │ beq 379f2c │ │ │ │ b 37a188 │ │ │ │ addseq r0, r3, r0, asr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r3, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r3, r8, ror #25 │ │ │ │ - rsbseq r6, fp, sp, lsr #14 │ │ │ │ + rsbseq r6, fp, sp, lsr r7 │ │ │ │ addseq r0, r3, r0, asr #24 │ │ │ │ addseq r0, r3, ip, lsl #24 │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r7, ip, asr #10 │ │ │ │ - rsbseq r6, fp, ip, lsr r5 │ │ │ │ - strheq lr, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq fp, pc, r0, asr #18 │ │ │ │ - rsbeq r8, r7, r4, ror #8 │ │ │ │ - rsbeq r8, r7, r0, ror r4 │ │ │ │ - rsbeq r8, r7, ip, asr #9 │ │ │ │ + rsbeq r8, r7, ip, asr r5 │ │ │ │ + rsbseq r6, fp, ip, asr #10 │ │ │ │ + rsbeq lr, r5, r4, asr #7 │ │ │ │ + rsbeq fp, pc, r0, asr r9 @ │ │ │ │ + rsbeq r8, r7, r4, ror r4 │ │ │ │ + rsbeq r8, r7, r0, lsl #9 │ │ │ │ + ldrdeq r8, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ @ instruction: 0x009309d8 │ │ │ │ addseq r0, r3, r8, lsr #19 │ │ │ │ addseq r0, r3, r0, asr r9 │ │ │ │ addseq r0, r3, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 37a274 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq sp, r4, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df44 │ │ │ │ - bl 754a28 │ │ │ │ + bl 74df4c │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #124] @ 37a31c │ │ │ │ ldr r2, [pc, #124] @ 37a320 │ │ │ │ ldr r1, [pc, #124] @ 37a324 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37a2f0 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -313226,17 +313226,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r6, fp, r8, lsr r3 │ │ │ │ - rsbeq lr, r5, r0, ror r1 │ │ │ │ - rsbeq r7, lr, r8, ror pc │ │ │ │ + rsbseq r6, fp, r8, asr #6 │ │ │ │ + rsbeq lr, r5, r0, lsl #3 │ │ │ │ + rsbeq r7, lr, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 37a400 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -313244,33 +313244,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 37a404 │ │ │ │ ldr r1, [pc, #176] @ 37a408 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #156] @ 37a40c │ │ │ │ ldr r1, [pc, #156] @ 37a410 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #124] @ 37a414 │ │ │ │ ldr r1, [pc, #124] @ 37a418 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #100] @ 37a41c │ │ │ │ ldr r1, [pc, #100] @ 37a420 │ │ │ │ ldr r2, [pc, #100] @ 37a424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -313283,19 +313283,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007b629c │ │ │ │ - rsbeq lr, r5, r0, ror #1 │ │ │ │ - rsbeq fp, pc, r8, ror #12 │ │ │ │ - rsbeq r7, r7, r0, ror sl │ │ │ │ - rsbeq r7, r7, r8, lsl #21 │ │ │ │ + rsbseq r6, fp, ip, lsr #5 │ │ │ │ + strdeq lr, [r5], #-0 @ │ │ │ │ + rsbeq fp, pc, r8, ror r6 @ │ │ │ │ + rsbeq r7, r7, r0, lsl #21 │ │ │ │ + @ instruction: 0x00677a98 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ strdeq sp, [r4], r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -313309,15 +313309,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 37a4bc │ │ │ │ @@ -313337,32 +313337,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007b6190 │ │ │ │ - @ instruction: 0x00678190 │ │ │ │ - rsbeq r8, r7, ip, ror r1 │ │ │ │ + rsbseq r6, fp, r0, lsr #3 │ │ │ │ + rsbeq r8, r7, r0, lsr #3 │ │ │ │ + rsbeq r8, r7, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a55c │ │ │ │ ldr r2, [pc, #96] @ 37a560 │ │ │ │ ldr r1, [pc, #96] @ 37a564 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -313370,32 +313370,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r6, [fp], #-12 @ │ │ │ │ - ldrdeq r8, [r7], #-0 @ │ │ │ │ - rsbeq r8, r7, r4, ror #1 │ │ │ │ + rsbseq r6, fp, ip, ror #1 │ │ │ │ + rsbeq r8, r7, r0, ror #1 │ │ │ │ + strdeq r8, [r7], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a5e0 │ │ │ │ ldr r2, [pc, #96] @ 37a5e4 │ │ │ │ ldr r1, [pc, #96] @ 37a5e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 24980c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313403,17 +313403,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, fp, r8, asr r0 │ │ │ │ - rsbeq r8, r7, r4, asr #32 │ │ │ │ - rsbeq r8, r7, r8, asr r0 │ │ │ │ + rsbseq r6, fp, r8, rrx │ │ │ │ + rsbeq r8, r7, r4, asr r0 │ │ │ │ + rsbeq r8, r7, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 37a6dc │ │ │ │ ldr r7, [pc, #216] @ 37a6e0 │ │ │ │ ldr r4, [pc, #216] @ 37a6e4 │ │ │ │ @@ -313424,22 +313424,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 24980c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313457,73 +313457,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 37a6e8 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsbeq r5, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r7, r7, r8, asr #31 │ │ │ │ - rsbeq r7, r7, r4, ror #31 │ │ │ │ - rsbeq r7, r7, r0, ror #30 │ │ │ │ + rsbseq r5, fp, r4, ror #31 │ │ │ │ + ldrdeq r7, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq r7, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r7, r7, r0, ror pc │ │ │ │ │ │ │ │ 0037a6ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 37a788 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r1, [pc, #104] @ 37a78c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 37a790 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ ldr r3, [pc, #84] @ 37a794 │ │ │ │ ldr r2, [pc, #84] @ 37a798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #52] @ 37a79c │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74d8d8 │ │ │ │ - strdeq r7, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, lr, r8, ror #1 │ │ │ │ + b 74d8e0 │ │ │ │ + rsbeq r7, r7, r0, lsl #30 │ │ │ │ + strdeq r2, [lr], #-8 @ │ │ │ │ addseq r0, r3, r8, ror #7 │ │ │ │ - @ instruction: 0x007b5e9c │ │ │ │ - rsbeq r7, r7, ip, lsl #29 │ │ │ │ + rsbseq r5, fp, ip, lsr #29 │ │ │ │ + @ instruction: 0x00677e9c │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ │ │ │ │ 0037a7a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -313573,17 +313573,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 37a880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, fp, ip, ror sp │ │ │ │ - rsbeq r7, r7, r8, ror sp │ │ │ │ - strheq r7, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r5, fp, ip, lsl #27 │ │ │ │ + rsbeq r7, r7, r8, lsl #27 │ │ │ │ + rsbeq r7, r7, r8, asr #27 │ │ │ │ │ │ │ │ 0037a884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -313773,51 +313773,51 @@ │ │ │ │ ldr r0, [pc, #60] @ 37abb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, fp, r8, lsl sp │ │ │ │ - rsbeq r7, r7, r0, lsl sp │ │ │ │ - rsbseq r5, fp, ip, lsr #21 │ │ │ │ - rsbeq r7, r7, r8, lsr #21 │ │ │ │ - strdeq r7, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r5, fp, r8, lsl #21 │ │ │ │ - rsbeq r7, r7, r4, lsl #21 │ │ │ │ + rsbseq r5, fp, r8, lsr #26 │ │ │ │ + rsbeq r7, r7, r0, lsr #26 │ │ │ │ + ldrheq r5, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + strheq r7, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, r7, r8, lsl #22 │ │ │ │ + @ instruction: 0x007b5a98 │ │ │ │ + @ instruction: 0x00677a94 │ │ │ │ + strdeq r7, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r5, fp, r4, ror sl │ │ │ │ + rsbeq r7, r7, r0, ror sl │ │ │ │ rsbeq r7, r7, ip, ror #21 │ │ │ │ - rsbseq r5, fp, r4, ror #20 │ │ │ │ - rsbeq r7, r7, r0, ror #20 │ │ │ │ - ldrdeq r7, [r7], #-172 @ 0xffffff54 @ │ │ │ │ ldr r0, [pc, #4] @ 37abc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r4, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37ac18 │ │ │ │ ldr r2, [pc, #52] @ 37ac1c │ │ │ │ ldr r1, [pc, #52] @ 37ac20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #24] @ 37ac24 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74de74 │ │ │ │ - ldrheq r5, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sp, r5, r4, asr #16 │ │ │ │ - ldrdeq sl, [pc], #-208 @ │ │ │ │ + b 74de7c │ │ │ │ + rsbseq r5, fp, r0, asr #21 │ │ │ │ + rsbeq sp, r5, r4, asr r8 │ │ │ │ + rsbeq sl, pc, r0, ror #27 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #456] @ 37ae08 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -313827,15 +313827,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 37ae0c │ │ │ │ ldr r1, [pc, #436] @ 37ae10 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #416] @ 37ae14 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 37aca0 │ │ │ │ ldr r3, [pc, #400] @ 37ae18 │ │ │ │ mov r5, r0 │ │ │ │ @@ -313856,15 +313856,15 @@ │ │ │ │ ldr r1, [pc, #344] @ 37ae20 │ │ │ │ ldr r0, [pc, #344] @ 37ae24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37adbc │ │ │ │ ldr r6, [r0, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt 37ad24 │ │ │ │ cmp r6, #3 │ │ │ │ ldrb r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -313929,41 +313929,41 @@ │ │ │ │ ldr r1, [pc, #60] @ 37ae28 │ │ │ │ ldr r0, [pc, #60] @ 37ae2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37adbc │ │ │ │ - rsbseq r5, fp, ip, asr sl │ │ │ │ - rsbeq r7, r7, ip, lsr sl │ │ │ │ - rsbeq r7, r7, r4, asr sl │ │ │ │ + rsbseq r5, fp, ip, ror #20 │ │ │ │ + rsbeq r7, r7, ip, asr #20 │ │ │ │ + rsbeq r7, r7, r4, ror #20 │ │ │ │ umullseq pc, r2, ip, lr @ │ │ │ │ - ldrsheq r5, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r5, fp, r0, lsl #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrsbeq r5, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - strdeq r7, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq r5, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - strdeq r7, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r5, fp, r4, ror #19 │ │ │ │ + rsbeq r7, r7, r8, lsl #20 │ │ │ │ + rsbseq r5, fp, r0, asr #17 │ │ │ │ + rsbeq r7, r7, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37aec8 │ │ │ │ ldr r2, [pc, #128] @ 37aecc │ │ │ │ ldr r1, [pc, #128] @ 37aed0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mvn ip, #0 │ │ │ │ add r2, r0, #964 @ 0x3c4 │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ strb r3, [r0, #960] @ 0x3c0 │ │ │ │ strb r3, [r0, #961] @ 0x3c1 │ │ │ │ strb r3, [r0, #962] @ 0x3c2 │ │ │ │ @@ -313979,17 +313979,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r5, fp, r0, asr r8 │ │ │ │ - rsbeq r7, r7, ip, lsr r8 │ │ │ │ - rsbeq r7, r7, r8, asr r8 │ │ │ │ + rsbseq r5, fp, r0, ror #16 │ │ │ │ + rsbeq r7, r7, ip, asr #16 │ │ │ │ + rsbeq r7, r7, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1160] @ 37b374 │ │ │ │ cmp r2, #17 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -314016,15 +314016,15 @@ │ │ │ │ ldr r1, [pc, #1080] @ 37b380 │ │ │ │ ldr r0, [pc, #1080] @ 37b384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #2 │ │ │ │ bgt 37af9c │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ cmp r3, #3 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -314055,15 +314055,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37affc │ │ │ │ ldr r1, [pc, #924] @ 37b388 │ │ │ │ ldr r0, [pc, #924] @ 37b38c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 37b268 │ │ │ │ tst r5, #1 │ │ │ │ beq 37af9c │ │ │ │ lsr sl, r5, #1 │ │ │ │ lsr r9, r5, #4 │ │ │ │ ands sl, sl, #1 │ │ │ │ @@ -314125,15 +314125,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37b114 │ │ │ │ ldr r1, [pc, #652] @ 37b390 │ │ │ │ ldr r0, [pc, #652] @ 37b394 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ beq 37af9c │ │ │ │ ldrb r2, [r4, #968] @ 0x3c8 │ │ │ │ mvn r1, #0 │ │ │ │ bic r2, r2, #48 @ 0x30 │ │ │ │ str r1, [r4, #956] @ 0x3bc │ │ │ │ @@ -314152,15 +314152,15 @@ │ │ │ │ ldrb r3, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #4 │ │ │ │ beq 37af9c │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldrb r3, [r0, #969] @ 0x3c9 │ │ │ │ bic r2, r5, #112 @ 0x70 │ │ │ │ bic r3, r3, r2 │ │ │ │ strb r3, [r0, #969] @ 0x3c9 │ │ │ │ b 37af9c │ │ │ │ strb r5, [r0, #970] @ 0x3ca │ │ │ │ b 37af9c │ │ │ │ @@ -314184,15 +314184,15 @@ │ │ │ │ ldr r1, [pc, #440] @ 37b3a0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 37ae30 │ │ │ │ lsr r2, r5, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ strb r2, [r0, #976] @ 0x3d0 │ │ │ │ @@ -314279,27 +314279,27 @@ │ │ │ │ strb r7, [r4, #974] @ 0x3ce │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ beq 37b2dc │ │ │ │ cmn r2, #1 │ │ │ │ bne 37b324 │ │ │ │ b 37af9c │ │ │ │ addseq pc, r2, r0, lsr #24 │ │ │ │ - rsbseq r5, fp, r1, lsl #15 │ │ │ │ + @ instruction: 0x007b5791 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq r5, fp, r4, asr r7 │ │ │ │ - @ instruction: 0x0067779c │ │ │ │ - ldrheq r5, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r7, r7, r0, lsl r7 │ │ │ │ - @ instruction: 0x007b5598 │ │ │ │ - rsbeq r7, r7, ip, lsl r6 │ │ │ │ - ldrheq r5, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sp, r5, r8, asr #4 │ │ │ │ - ldrdeq sl, [pc], #-116 @ │ │ │ │ - rsbseq r5, fp, r0, asr #8 │ │ │ │ - rsbeq r7, r7, r4, ror #8 │ │ │ │ + rsbseq r5, fp, r4, ror #14 │ │ │ │ + rsbeq r7, r7, ip, lsr #15 │ │ │ │ + rsbseq r5, fp, r0, asr #13 │ │ │ │ + rsbeq r7, r7, r0, lsr #14 │ │ │ │ + rsbseq r5, fp, r8, lsr #11 │ │ │ │ + rsbeq r7, r7, ip, lsr #12 │ │ │ │ + rsbseq r5, fp, r8, asr #9 │ │ │ │ + rsbeq sp, r5, r8, asr r2 │ │ │ │ + rsbeq sl, pc, r4, ror #15 │ │ │ │ + rsbseq r5, fp, r0, asr r4 │ │ │ │ + rsbeq r7, r7, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #248] @ 37b4bc │ │ │ │ ldr r6, [pc, #248] @ 37b4c0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -314307,15 +314307,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, r5, #16 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r7, #0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [pc, #204] @ 37b4c8 │ │ │ │ mov r6, #18 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #196] @ 37b4cc │ │ │ │ ldr r6, [pc, #196] @ 37b4d0 │ │ │ │ @@ -314326,57 +314326,57 @@ │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r8 │ │ │ │ bl 339070 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338f70 │ │ │ │ ldr r2, [pc, #84] @ 37b4d4 │ │ │ │ ldr r1, [pc, #84] @ 37b4d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #60] @ 37b4dc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 376408 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ str r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 379908 │ │ │ │ - ldrsbeq r5, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r7, r7, r8, ror #5 │ │ │ │ - strheq r7, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r5, fp, r8, ror #5 │ │ │ │ + strdeq r7, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r7, r7, ip, asr #5 │ │ │ │ addeq ip, r4, ip, lsl #14 │ │ │ │ - rsbeq sp, r6, r8, lsl #23 │ │ │ │ - @ instruction: 0x0066db9c │ │ │ │ - strheq ip, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sl, pc, ip, lsr r5 @ │ │ │ │ - rsbeq r7, r7, r4, lsl #1 │ │ │ │ + @ instruction: 0x0066db98 │ │ │ │ + rsbeq sp, r6, ip, lsr #23 │ │ │ │ + rsbeq ip, r5, r4, asr #31 │ │ │ │ + rsbeq sl, pc, ip, asr #10 │ │ │ │ + @ instruction: 0x00677094 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ @@ -314460,50 +314460,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37b5a8 │ │ │ │ ldr r0, [pc, #72] @ 37b6d8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37b5a8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, asr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r2, r0, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r2, r4, ror #10 │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r7, r8, asr #1 │ │ │ │ - rsbeq r7, r7, ip, lsr r1 │ │ │ │ + ldrdeq r7, [r7], #-8 @ │ │ │ │ + rsbeq r7, r7, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37b81c │ │ │ │ ldr lr, [pc, #296] @ 37b820 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -314560,40 +314560,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37b83c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37b730 │ │ │ │ ldr r0, [pc, #56] @ 37b840 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37b730 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, r0, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r2, r0, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r2, ip, asr #7 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r7, r8, asr r0 │ │ │ │ - rsbeq r7, r7, ip, ror r0 │ │ │ │ + rsbeq r7, r7, r8, rrx │ │ │ │ + rsbeq r7, r7, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -314643,15 +314643,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37b9d8 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 37b9ac │ │ │ │ ldr r3, [pc, #632] @ 37bbb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b9ac │ │ │ │ @@ -314668,22 +314668,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37bbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [pc, #528] @ 37bbc4 │ │ │ │ ldr r3, [pc, #492] @ 37bba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -314725,22 +314725,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37bbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37b8f4 │ │ │ │ ldr r1, [pc, #300] @ 37bbc8 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37bb4c │ │ │ │ ldr r1, [pc, #264] @ 37bbb8 │ │ │ │ @@ -314758,26 +314758,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37bbd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bb40 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37b92c │ │ │ │ @@ -314789,43 +314789,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37ba18 │ │ │ │ b 37b934 │ │ │ │ ldr r0, [pc, #108] @ 37bbd8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37bb24 │ │ │ │ ldr r0, [pc, #92] @ 37bbdc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37b8f4 │ │ │ │ ldr r0, [pc, #76] @ 37bbe0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37b9ac │ │ │ │ addseq pc, r2, ip, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq pc, r2, r4, r2 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r2, r8, lsl r2 @ │ │ │ │ andeq r4, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r7, r4, lsl #31 │ │ │ │ + @ instruction: 0x00676f94 │ │ │ │ addseq pc, r2, r0, ror #2 │ │ │ │ andeq r4, r0, ip, asr lr │ │ │ │ @ instruction: 0x00004bb0 │ │ │ │ - strdeq r6, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - @ instruction: 0x00676d90 │ │ │ │ - rsbeq r6, r7, r4, lsl #27 │ │ │ │ - rsbeq r6, r7, r4, lsr lr │ │ │ │ - rsbeq r6, r7, r8, asr #27 │ │ │ │ + rsbeq r6, r7, r8, lsl #30 │ │ │ │ + rsbeq r6, r7, r0, lsr #27 │ │ │ │ + @ instruction: 0x00676d94 │ │ │ │ + rsbeq r6, r7, r4, asr #28 │ │ │ │ + ldrdeq r6, [r7], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37bcc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -314875,17 +314875,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 248888 │ │ │ │ - ldrdeq r6, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r6, r7, ip, asr #27 │ │ │ │ - ldrdeq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r7, r8, ror #27 │ │ │ │ + ldrdeq r6, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r6, r7, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37c0dc │ │ │ │ ldr r3, [pc, #1008] @ 37c0e0 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -315027,24 +315027,24 @@ │ │ │ │ beq 37c06c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37c114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37be14 │ │ │ │ ldr r3, [pc, #444] @ 37c118 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bd7c │ │ │ │ ldr r3, [pc, #412] @ 37c10c │ │ │ │ @@ -315061,25 +315061,25 @@ │ │ │ │ beq 37c090 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37c11c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bd7c │ │ │ │ ldr r3, [pc, #308] @ 37c120 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37be74 │ │ │ │ @@ -315097,75 +315097,75 @@ │ │ │ │ beq 37c0b4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37c124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37be74 │ │ │ │ ldr r0, [pc, #180] @ 37c128 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37be14 │ │ │ │ ldr r0, [pc, #148] @ 37c12c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bd7c │ │ │ │ ldr r0, [pc, #116] @ 37c130 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37be74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r2, ip, lsl #28 │ │ │ │ - ldrdeq r6, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r4, fp, r4, lsr sl │ │ │ │ - strheq r6, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r6, r7, r4, ror #25 │ │ │ │ + rsbseq r4, fp, r4, asr #20 │ │ │ │ + rsbeq r6, r7, r8, asr #25 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r2, r0, ror sp │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, r0, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r6, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r6, r7, r4, ror #21 │ │ │ │ andeq r4, r0, r8, ror r4 │ │ │ │ - strheq r6, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, r7, ip, asr #23 │ │ │ │ andeq r2, r0, r8, ror #20 │ │ │ │ - rsbeq r6, r7, r8, ror sl │ │ │ │ - rsbeq r6, r7, r4, lsl #20 │ │ │ │ - rsbeq r6, r7, r0, ror #22 │ │ │ │ - rsbeq r6, r7, r8, ror sl │ │ │ │ + rsbeq r6, r7, r8, lsl #21 │ │ │ │ + rsbeq r6, r7, r4, lsl sl │ │ │ │ + rsbeq r6, r7, r0, ror fp │ │ │ │ + rsbeq r6, r7, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -315191,18 +315191,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37c1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ addseq lr, r2, r4, lsl #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strheq r6, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r7, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37c33c │ │ │ │ ldr ip, [pc, #348] @ 37c340 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -315262,51 +315262,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37c360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37c22c │ │ │ │ ldr r0, [pc, #76] @ 37c364 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37c22c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r4, lsr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r2, ip, lsl r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r2, r0, ror #17 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ ldrdeq fp, [r4], r4 │ │ │ │ - rsbeq r6, r7, r8, ror r9 │ │ │ │ - ldrdeq r6, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r6, r7, r8, lsl #19 │ │ │ │ + rsbeq r6, r7, r8, ror #19 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c48c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315480,15 +315480,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37c728 │ │ │ │ ldr r8, [pc, #480] @ 37c818 │ │ │ │ mov r9, r4 │ │ │ │ b 37c668 │ │ │ │ - bl 811ad8 │ │ │ │ + bl 811ae0 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37c690 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -315578,45 +315578,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37c5d8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c83c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37c5d8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq lr, r2, r0, r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r2, r4, ror #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addseq lr, r2, ip, lsr #8 │ │ │ │ - bl 87cc30 │ │ │ │ + bl 87cc30 │ │ │ │ addseq lr, r2, r4, ror #7 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r7, ip, ror r5 │ │ │ │ - @ instruction: 0x0067659c │ │ │ │ + rsbeq r6, r7, ip, lsl #11 │ │ │ │ + rsbeq r6, r7, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37cb68 │ │ │ │ ldr r3, [pc, #784] @ 37cb6c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -315706,40 +315706,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37cb78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37cab8 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ add r0, r4, #16 │ │ │ │ bl 53ccb8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37c8a4 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 81255c │ │ │ │ + bl 812564 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37ca4c │ │ │ │ cmp r0, #1 │ │ │ │ beq 37ca8c │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 812608 │ │ │ │ + bl 812610 │ │ │ │ b 37c898 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -315791,44 +315791,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37cb88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c9c0 │ │ │ │ ldr r0, [pc, #64] @ 37cb8c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37c9c0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092e2bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq lr, r2, r0, r2 │ │ │ │ addseq lr, r2, r8, ror #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r7, ip, lsl #5 │ │ │ │ - strheq r6, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0067629c │ │ │ │ + rsbeq r6, r7, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37cce4 │ │ │ │ mov r7, r3 │ │ │ │ @@ -315848,15 +315848,15 @@ │ │ │ │ beq 37cc00 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -315868,15 +315868,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 71adc0 │ │ │ │ + bl 71adc8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -315902,15 +315902,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ str r7, [r4] │ │ │ │ b 37cc84 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r4, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r2, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -315974,15 +315974,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37cd7c │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -316008,15 +316008,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37cd84 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -316033,23 +316033,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37cd6c │ │ │ │ ldr r0, [pc, #416] @ 37d074 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mvn r0, #0 │ │ │ │ b 37cd88 │ │ │ │ ldr r0, [pc, #388] @ 37d078 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 37cee4 │ │ │ │ ldr r3, [pc, #364] @ 37d07c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cd6c │ │ │ │ ldr r3, [pc, #348] @ 37d080 │ │ │ │ @@ -316070,23 +316070,23 @@ │ │ │ │ beq 37d030 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37d08c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37cd6c │ │ │ │ ldr r3, [pc, #216] @ 37d07c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cd84 │ │ │ │ ldr r3, [pc, #216] @ 37d090 │ │ │ │ @@ -316107,52 +316107,52 @@ │ │ │ │ beq 37d048 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37d094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37cd84 │ │ │ │ ldr r0, [pc, #96] @ 37d098 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37cd6c │ │ │ │ ldr r0, [pc, #76] @ 37d09c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37cd84 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r4, lsl #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0092ddd8 │ │ │ │ addseq sp, r2, r4, lsl #27 │ │ │ │ - rsbeq r5, r7, r8, ror #30 │ │ │ │ - rsbeq r6, r7, r8, lsr r0 │ │ │ │ + rsbeq r5, r7, r8, ror pc │ │ │ │ + rsbeq r6, r7, r8, asr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, r7, r4, lsl #30 │ │ │ │ andeq r5, r0, ip, lsr r0 │ │ │ │ - rsbeq r5, r7, r8, asr pc │ │ │ │ - rsbeq r5, r7, r4, lsr #29 │ │ │ │ - rsbeq r5, r7, r8, lsl #31 │ │ │ │ + rsbeq r5, r7, r8, ror #30 │ │ │ │ + strheq r5, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00675f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37d8ec │ │ │ │ @@ -316202,15 +316202,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37d900 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37d904 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #1912] @ 37d908 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -316237,15 +316237,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71adc0 │ │ │ │ + bl 71adc8 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37d814 │ │ │ │ @@ -316294,15 +316294,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ ldr r2, [pc, #1552] @ 37d910 │ │ │ │ ldr r3, [pc, #1516] @ 37d8f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316453,24 +316453,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37d920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d2d0 │ │ │ │ ldr r3, [pc, #892] @ 37d924 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -316490,24 +316490,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37d928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37d1bc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -316534,26 +316534,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37d930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mvn r4, #0 │ │ │ │ b 37d2f8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 37d1bc │ │ │ │ b 37d654 │ │ │ │ ldr r1, [pc, #564] @ 37d934 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -316579,53 +316579,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37d938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d2d0 │ │ │ │ ldr r0, [pc, #392] @ 37d93c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37d62c │ │ │ │ ldr r0, [pc, #376] @ 37d940 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d2d0 │ │ │ │ ldr r0, [pc, #332] @ 37d944 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d2d0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -316653,64 +316653,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37d94c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37d6e4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37d950 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37d6e4 │ │ │ │ ldr r0, [pc, #120] @ 37d954 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37d6e4 │ │ │ │ addseq sp, r2, r4, asr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r2, r8, lsl sl │ │ │ │ - rsbseq r3, fp, r0, asr #12 │ │ │ │ - rsbeq fp, r7, ip, lsl #30 │ │ │ │ - rsbeq fp, r5, r0, asr #5 │ │ │ │ + rsbseq r3, fp, r0, asr r6 │ │ │ │ + rsbeq fp, r7, ip, lsl pc │ │ │ │ + ldrdeq fp, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq sp, r2, r4, lsl r8 │ │ │ │ andeq r4, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, r4, lsr #24 │ │ │ │ + rsbeq r5, r7, r4, lsr ip │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r5, r7, r4, lsl #20 │ │ │ │ + rsbeq r5, r7, r4, lsl sl │ │ │ │ andeq r5, r0, ip, ror #3 │ │ │ │ - rsbeq r5, r7, r0, lsr #19 │ │ │ │ + strheq r5, [r7], #-144 @ 0xffffff70 @ │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - strheq r5, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, r7, r4, lsr #17 │ │ │ │ - rsbeq r5, r7, r8, ror #21 │ │ │ │ - rsbeq r5, r7, r0, lsl sl │ │ │ │ + rsbeq r5, r7, r8, asr #21 │ │ │ │ + strheq r5, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + strdeq r5, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r5, r7, r0, lsr #20 │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - rsbeq r5, r7, ip, ror r8 │ │ │ │ - rsbeq r5, r7, r4, lsl r8 │ │ │ │ - @ instruction: 0x00675898 │ │ │ │ + rsbeq r5, r7, ip, lsl #17 │ │ │ │ + rsbeq r5, r7, r4, lsr #16 │ │ │ │ + rsbeq r5, r7, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -316778,33 +316778,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37db9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d9e8 │ │ │ │ ldr r0, [pc, #228] @ 37dba0 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37d9e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37d9e8 │ │ │ │ ldr r3, [pc, #184] @ 37dba4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -316824,43 +316824,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37dba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37d9e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37dbac │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37d9e8 │ │ │ │ addseq sp, r2, r0, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r2, r8, asr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, r2, r4, lsr #2 │ │ │ │ andeq r5, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, ip, lsl #18 │ │ │ │ - rsbeq r5, r7, ip, lsr r9 │ │ │ │ + rsbeq r5, r7, ip, lsl r9 │ │ │ │ + rsbeq r5, r7, ip, asr #18 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - rsbeq r5, r7, r8, asr #15 │ │ │ │ - rsbeq r5, r7, r0, lsl #16 │ │ │ │ + ldrdeq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r5, r7, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -317049,30 +317049,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37e098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37dd60 │ │ │ │ ldr r1, [pc, #400] @ 37e09c │ │ │ │ ldr r3, [pc, #344] @ 37e068 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -317151,46 +317151,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37dd60 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r8, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r2, ip, lsl #30 │ │ │ │ - rsbeq r5, r7, r0, lsl r7 │ │ │ │ - rsbeq r0, fp, r0, asr r3 │ │ │ │ + rsbeq r5, r7, r0, lsr #14 │ │ │ │ + rsbeq r0, fp, r0, ror #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r2, r8, lsr sp │ │ │ │ - rsbseq r0, r2, r8, ror #25 │ │ │ │ - rsbeq r0, fp, r0, ror #4 │ │ │ │ + ldrsheq r0, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r0, fp, r0, ror r2 │ │ │ │ andeq r2, r0, r0, lsl #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r8, r9, r4, ror #4 │ │ │ │ + rsbeq r8, r9, r4, ror r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, r4, ror #10 │ │ │ │ + rsbeq r5, r7, r4, ror r5 │ │ │ │ addseq ip, r2, r8, lsl #24 │ │ │ │ - rsbseq r0, r2, r8, asr #23 │ │ │ │ - rsbeq r5, r7, r4, lsl #10 │ │ │ │ - rsbseq r0, r2, ip, lsr #23 │ │ │ │ - rsbeq r5, r7, r8, ror #9 │ │ │ │ - rsbseq r0, r2, ip, asr fp │ │ │ │ - ldrdeq r0, [fp], #-4 @ │ │ │ │ - rsbeq r5, r7, r0, lsl #9 │ │ │ │ - rsbeq r5, r7, r4, lsl #9 │ │ │ │ + ldrsbeq r0, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, r7, r4, lsl r5 │ │ │ │ + ldrheq r0, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq r5, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, r2, ip, ror #22 │ │ │ │ + rsbeq r0, fp, r4, ror #1 │ │ │ │ + @ instruction: 0x00675490 │ │ │ │ + @ instruction: 0x00675494 │ │ │ │ + rsbeq r5, r7, ip, ror r4 │ │ │ │ + strheq r0, [fp], #-12 @ │ │ │ │ + rsbeq r5, r7, r8, ror #8 │ │ │ │ + rsbeq r5, r7, ip, ror #8 │ │ │ │ + rsbseq r1, r0, r8, ror #27 │ │ │ │ rsbeq r5, r7, ip, ror #8 │ │ │ │ - rsbeq r0, fp, ip, lsr #1 │ │ │ │ - rsbeq r5, r7, r8, asr r4 │ │ │ │ - rsbeq r5, r7, ip, asr r4 │ │ │ │ - ldrsbeq r1, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r5, r7, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37e2f0 │ │ │ │ ldr r3, [pc, #512] @ 37e2f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -317299,42 +317299,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37e310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e1c8 │ │ │ │ ldr r0, [pc, #60] @ 37e314 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e1c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r4, lsr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r2, r8, asr #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r2, r0, asr #18 │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, ip, lsr #4 │ │ │ │ - rsbeq r5, r7, ip, asr #4 │ │ │ │ + rsbeq r5, r7, ip, lsr r2 │ │ │ │ + rsbeq r5, r7, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37e500 │ │ │ │ ldr r1, [pc, #464] @ 37e504 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -317395,28 +317395,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37e514 │ │ │ │ ldr r0, [pc, #256] @ 37e518 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ ldr r2, [pc, #232] @ 37e51c │ │ │ │ ldr r3, [pc, #204] @ 37e504 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e4fc │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ac9d0 │ │ │ │ + b 9ac9d8 │ │ │ │ ldr r3, [pc, #184] @ 37e520 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e368 │ │ │ │ ldr r3, [pc, #168] @ 37e524 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317433,43 +317433,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e52c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e368 │ │ │ │ ldr r0, [pc, #68] @ 37e530 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e368 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r4, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r2, r4, asr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r2, r0, asr r7 │ │ │ │ - @ instruction: 0x00675190 │ │ │ │ + rsbeq r5, r7, r0, lsr #3 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ addseq ip, r2, r0, ror #13 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, r4, ror r0 │ │ │ │ - @ instruction: 0x00675094 │ │ │ │ + rsbeq r5, r7, r4, lsl #1 │ │ │ │ + rsbeq r5, r7, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -317564,15 +317564,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 71adc0 │ │ │ │ + bl 71adc8 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37eb08 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -317595,15 +317595,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ b 37e5d4 │ │ │ │ ldr r2, [pc, #3472] @ 37f4e8 │ │ │ │ ldr r3, [pc, #3456] @ 37f4dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -317669,15 +317669,15 @@ │ │ │ │ beq 37e724 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 37f4ec │ │ │ │ ldr r0, [pc, #3208] @ 37f4f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ ldr r3, [pc, #3172] @ 37f4e4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e5d4 │ │ │ │ @@ -317699,24 +317699,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 37f4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e5d4 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37c1c8 │ │ │ │ ldr r3, [pc, #2996] @ 37f4e4 │ │ │ │ @@ -317744,27 +317744,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 37f500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ ldr r3, [pc, #2824] @ 37f4e4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e5d4 │ │ │ │ @@ -317785,15 +317785,15 @@ │ │ │ │ beq 37f4c0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 37f508 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e8f8 │ │ │ │ ldr r3, [pc, #2696] @ 37f4e4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317817,15 +317817,15 @@ │ │ │ │ beq 37f7f8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 37f510 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e8f8 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef00 │ │ │ │ @@ -317864,15 +317864,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 37f518 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e8f8 │ │ │ │ ldr r3, [pc, #2436] @ 37f51c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -317908,29 +317908,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37f524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37e810 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -318004,29 +318004,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 37f52c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37e724 │ │ │ │ ldr r2, [pc, #1836] @ 37f530 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -318052,29 +318052,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 37f534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37bbe4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -318300,27 +318300,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 37f540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f08c │ │ │ │ b 37f0b8 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318332,15 +318332,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 37f544 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ ldr r3, [pc, #620] @ 37f548 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f9d0 │ │ │ │ @@ -318359,30 +318359,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 37f54c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f1d4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -318422,15 +318422,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -318441,97 +318441,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 37f554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f1d4 │ │ │ │ ldr r0, [pc, #200] @ 37f558 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e5d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 37f55c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ ldr r0, [pc, #152] @ 37f560 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e5d4 │ │ │ │ addseq ip, r2, ip, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq ip, r2, ip, r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0092c3bc │ │ │ │ - rsbseq r1, fp, r8, lsl #30 │ │ │ │ - rsbeq r5, r7, r8, lsl r2 │ │ │ │ + rsbseq r1, fp, r8, lsl pc │ │ │ │ + rsbeq r5, r7, r8, lsr #4 │ │ │ │ andeq r3, r0, ip, lsl fp │ │ │ │ - rsbeq r4, r7, r8, asr #25 │ │ │ │ + ldrdeq r4, [r7], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, ip, sp │ │ │ │ - rsbeq r4, r7, r0, lsr #28 │ │ │ │ + rsbeq r4, r7, r0, lsr lr │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ - rsbeq r4, r7, ip, ror ip │ │ │ │ + rsbeq r4, r7, ip, lsl #25 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ - rsbeq r4, r7, r4, asr fp │ │ │ │ + rsbeq r4, r7, r4, ror #22 │ │ │ │ andeq r2, r0, r4, ror #1 │ │ │ │ - rsbeq r4, r7, ip, asr #23 │ │ │ │ + ldrdeq r4, [r7], #-188 @ 0xffffff44 @ │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - rsbeq r5, r7, ip, lsr #9 │ │ │ │ + strheq r5, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ - rsbeq r4, r7, r8, lsl #22 │ │ │ │ + rsbeq r4, r7, r8, lsl fp │ │ │ │ andeq r4, r0, r8, lsl r0 │ │ │ │ - rsbeq r4, r7, ip, lsl #22 │ │ │ │ + rsbeq r4, r7, ip, lsl fp │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r0, asr #5 │ │ │ │ - rsbeq r4, r7, r8, lsr #16 │ │ │ │ - rsbeq r4, r7, ip, lsr #29 │ │ │ │ + rsbeq r4, r7, r8, lsr r8 │ │ │ │ + strheq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ andeq r2, r0, ip, lsl #3 │ │ │ │ - rsbeq r4, r7, r4, lsr #23 │ │ │ │ + strheq r4, [r7], #-180 @ 0xffffff4c @ │ │ │ │ andeq r4, r0, r8, lsl #29 │ │ │ │ - rsbeq r4, r7, ip, ror fp │ │ │ │ - rsbeq r4, r7, r4, ror #2 │ │ │ │ - @ instruction: 0x00674394 │ │ │ │ - rsbeq r4, r7, ip, asr #4 │ │ │ │ + rsbeq r4, r7, ip, lsl #23 │ │ │ │ + rsbeq r4, r7, r4, ror r1 │ │ │ │ + rsbeq r4, r7, r4, lsr #7 │ │ │ │ + rsbeq r4, r7, ip, asr r2 │ │ │ │ andeq r1, r0, r0, lsl #21 │ │ │ │ - rsbeq r4, r7, r8, lsl #15 │ │ │ │ + @ instruction: 0x00674798 │ │ │ │ andeq r5, r0, r0, lsl #9 │ │ │ │ - rsbeq r4, r7, r0, lsl r6 │ │ │ │ - @ instruction: 0x0067479c │ │ │ │ - rsbeq r4, r7, r0, lsr #1 │ │ │ │ - rsbeq r3, r7, ip, ror lr │ │ │ │ - rsbeq r3, r7, ip, lsl #31 │ │ │ │ + rsbeq r4, r7, r0, lsr #12 │ │ │ │ + rsbeq r4, r7, ip, lsr #15 │ │ │ │ + strheq r4, [r7], #-0 @ │ │ │ │ + rsbeq r3, r7, ip, lsl #29 │ │ │ │ + @ instruction: 0x00673f9c │ │ │ │ andeq r2, r0, r0, ror r9 │ │ │ │ - rsbeq r4, r7, ip, lsr #5 │ │ │ │ + strheq r4, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r4, r7, ip, asr #5 │ │ │ │ - strheq r3, [r7], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r4, r7, r4, rrx │ │ │ │ - rsbeq r4, r7, r4, lsl #2 │ │ │ │ - rsbeq r4, r7, r8, asr r3 │ │ │ │ + ldrdeq r4, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r3, r7, r0, asr #31 │ │ │ │ + rsbeq r4, r7, r4, ror r0 │ │ │ │ + rsbeq r4, r7, r4, lsl r1 │ │ │ │ + rsbeq r4, r7, r8, ror #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r4, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r4, r7, r0, ror r3 │ │ │ │ - rsbeq r4, r7, r4, lsl #9 │ │ │ │ - strheq r4, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0067409c │ │ │ │ - rsbeq r4, r7, r0, asr r1 │ │ │ │ - rsbeq r4, r7, ip, asr #9 │ │ │ │ - rsbeq r3, r7, r0, lsl sp │ │ │ │ + rsbeq r4, r7, r4, ror #11 │ │ │ │ + rsbeq r4, r7, r0, lsl #7 │ │ │ │ + @ instruction: 0x00674494 │ │ │ │ + rsbeq r4, r7, r8, asr #11 │ │ │ │ + rsbeq r4, r7, ip, lsr #1 │ │ │ │ + rsbeq r4, r7, r0, ror #2 │ │ │ │ + ldrdeq r4, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, r7, r0, lsr #26 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f118 │ │ │ │ ldr r3, [pc, #-128] @ 37f564 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -318552,26 +318552,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 37f568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f118 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f118 │ │ │ │ ldr r3, [pc, #-284] @ 37f56c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318593,33 +318593,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 37f570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f108 │ │ │ │ ldr r0, [pc, #-424] @ 37f574 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -318650,38 +318650,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 37f578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37eec8 │ │ │ │ ldr r0, [pc, #-644] @ 37f57c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e5d4 │ │ │ │ ldr r0, [pc, #-664] @ 37f580 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e5d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37f848 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -318707,26 +318707,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 37f588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f0c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f0d8 │ │ │ │ ldr r3, [pc, #-872] @ 37f58c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318748,46 +318748,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 37f590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f0f8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37f108 │ │ │ │ b 37f680 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 37f594 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ ldr r0, [pc, #-1060] @ 37f598 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37e724 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318800,22 +318800,22 @@ │ │ │ │ b 37f3b8 │ │ │ │ ldr r0, [pc, #-1136] @ 37f59c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f280 │ │ │ │ ldr r0, [pc, #-1164] @ 37f5a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f108 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37f118 │ │ │ │ b 37f5dc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -318837,81 +318837,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 37f5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37efa4 │ │ │ │ ldr r0, [pc, #-1336] @ 37f5b0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f118 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 37f5b4 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f378 │ │ │ │ ldr r0, [pc, #-1392] @ 37f5b8 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37efa4 │ │ │ │ ldr r0, [pc, #-1416] @ 37f5bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f0c8 │ │ │ │ ldr r0, [pc, #-1440] @ 37f5c0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f0f8 │ │ │ │ ldr r0, [pc, #-1464] @ 37f5c4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37f1d4 │ │ │ │ ldr r0, [pc, #-1508] @ 37f5c8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37eec8 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37fe14 │ │ │ │ @@ -319044,41 +319044,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 37fd90 │ │ │ │ ldr r0, [pc, #72] @ 37fe34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 37fd90 │ │ │ │ ldr r0, [pc, #60] @ 37fe38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 37fd90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37e534 │ │ │ │ b 37fd68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r4, r7, r0, ror #7 │ │ │ │ - rsbeq r4, r7, r0, lsr #8 │ │ │ │ + strdeq r4, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, r7, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37e534 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -319167,25 +319167,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 380544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ff2c │ │ │ │ ldr r3, [pc, #1328] @ 380548 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319203,25 +319203,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 38054c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37ff2c │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 37ff74 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 37ff74 │ │ │ │ @@ -319277,28 +319277,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 38055c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380004 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 38012c │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 38012c │ │ │ │ @@ -319358,26 +319358,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 380568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 38012c │ │ │ │ ldr r3, [pc, #596] @ 38056c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -319396,61 +319396,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 380570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380004 │ │ │ │ mov fp, r7 │ │ │ │ b 380010 │ │ │ │ ldr r0, [pc, #452] @ 380574 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 37ff2c │ │ │ │ ldr r0, [pc, #424] @ 380578 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380004 │ │ │ │ ldr r0, [pc, #400] @ 38057c │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380394 │ │ │ │ ldr r0, [pc, #372] @ 380580 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380004 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 380138 │ │ │ │ cmp r7, #0 │ │ │ │ beq 37ff2c │ │ │ │ ldr r3, [pc, #316] @ 380584 │ │ │ │ @@ -319469,15 +319469,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 380588 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380304 │ │ │ │ mov fp, r7 │ │ │ │ b 37ff80 │ │ │ │ ldr r3, [pc, #152] @ 380540 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319485,63 +319485,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 38058c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37ff74 │ │ │ │ ldr r0, [pc, #136] @ 380590 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3804f4 │ │ │ │ addseq sl, r2, r0, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r2, ip, ror #24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, r4, r4, lsr #25 │ │ │ │ - rsbseq r0, fp, r0, lsl r8 │ │ │ │ + rsbseq r0, fp, r0, lsr #16 │ │ │ │ addseq sl, r2, r0, ror #23 │ │ │ │ andeq r1, r0, r0, lsr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r7, r4, lsr #6 │ │ │ │ + rsbeq r4, r7, r4, lsr r3 │ │ │ │ muleq r0, r8, sp │ │ │ │ - strdeq r4, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r7, r4, lsl #10 │ │ │ │ umulleq r7, r4, r0, sl │ │ │ │ - ldrsheq r0, [fp], #-85 @ 0xffffffab @ │ │ │ │ + rsbseq r0, fp, r5, lsl #12 │ │ │ │ @ instruction: 0x00001db4 │ │ │ │ - rsbeq r4, r7, r4, lsr #5 │ │ │ │ + strheq r4, [r7], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ - strheq r4, [r7], #-12 @ │ │ │ │ + rsbeq r4, r7, ip, asr #1 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ - rsbeq r4, r7, r8, ror #2 │ │ │ │ - rsbeq r4, r7, ip, lsl #4 │ │ │ │ - rsbeq r3, r7, r4, lsr #31 │ │ │ │ - rsbeq r4, r7, r4, asr r1 │ │ │ │ - @ instruction: 0x0067409c │ │ │ │ + rsbeq r4, r7, r8, ror r1 │ │ │ │ + rsbeq r4, r7, ip, lsl r2 │ │ │ │ + strheq r3, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r4, r7, r4, ror #2 │ │ │ │ + rsbeq r4, r7, ip, lsr #1 │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - @ instruction: 0x00673f94 │ │ │ │ - rsbeq r3, r7, r0, lsl #27 │ │ │ │ - rsbeq r3, r7, r4, asr #27 │ │ │ │ + rsbeq r3, r7, r4, lsr #31 │ │ │ │ + @ instruction: 0x00673d90 │ │ │ │ + ldrdeq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3807a0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3807a4 │ │ │ │ @@ -319628,28 +319628,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3807c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380630 │ │ │ │ ldr r3, [pc, #116] @ 3807c4 │ │ │ │ ldr ip, [pc, #116] @ 3807c8 │ │ │ │ ldr r1, [pc, #116] @ 3807cc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3807d0 │ │ │ │ @@ -319662,31 +319662,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380630 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r4, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r2, r4, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0092a4dc │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r7, ip, asr #29 │ │ │ │ - rsbseq r0, fp, r8, lsl r0 │ │ │ │ - rsbeq r3, r7, r4, lsr #29 │ │ │ │ - @ instruction: 0x00672294 │ │ │ │ + ldrdeq r3, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r0, fp, r8, lsr #32 │ │ │ │ + strheq r3, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, r7, r4, lsr #5 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r3, r7, ip, asr #29 │ │ │ │ + ldrdeq r3, [r7], #-236 @ 0xffffff14 @ │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -319722,37 +319722,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #76] @ 3808d4 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq r7, r4, ip, lsl r3 │ │ │ │ - rsbeq r3, r7, r0, lsr #28 │ │ │ │ - strdeq r3, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r3, r7, r0, lsr lr │ │ │ │ + rsbeq r3, r7, ip, lsl #28 │ │ │ │ │ │ │ │ 003808d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319790,15 +319790,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 380958 │ │ │ │ ldr r0, [pc, #212] @ 380a54 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7504e8 │ │ │ │ + bl 7504f0 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 380a1c │ │ │ │ ldr sl, [pc, #184] @ 380a58 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -319845,17 +319845,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ ldrdeq r7, [r4], r8 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbseq pc, sl, r4, lsr sp @ │ │ │ │ - strheq r1, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r7, r0, asr ip │ │ │ │ + rsbseq pc, sl, r4, asr #26 │ │ │ │ + rsbeq r1, r7, r4, asr #31 │ │ │ │ + rsbeq r3, r7, r0, ror #24 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00380a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -319869,15 +319869,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 388fb0 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 388fb0 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 75409c │ │ │ │ + bl 7540a4 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 380a98 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248ce4 │ │ │ │ @@ -319961,39 +319961,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 380c7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380b28 │ │ │ │ ldr r0, [pc, #52] @ 380c80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380b28 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r4, lsr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r2, r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, r2, r4, lsl #31 │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r7, ip, ror #20 │ │ │ │ - rsbeq r3, r7, r8, lsl #21 │ │ │ │ + rsbeq r3, r7, ip, ror sl │ │ │ │ + @ instruction: 0x00673a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 3815e0 │ │ │ │ ldr r1, [pc, #2372] @ 3815e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320073,15 +320073,15 @@ │ │ │ │ bne 3811a0 │ │ │ │ ldr r0, [pc, #2096] @ 381600 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #2072] @ 381604 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320104,28 +320104,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 381610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380d50 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 380d2c │ │ │ │ @@ -320195,25 +320195,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 381628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380ce8 │ │ │ │ mov r0, r7 │ │ │ │ bl 380ad8 │ │ │ │ b 380f60 │ │ │ │ ldr r3, [pc, #1568] @ 38162c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -320232,27 +320232,27 @@ │ │ │ │ beq 381490 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 381630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [pc, #1436] @ 381634 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3814b8 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -320379,21 +320379,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #936] @ 38165c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380d44 │ │ │ │ ldr r3, [pc, #912] @ 381660 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380d50 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -320408,34 +320408,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 381664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380d50 │ │ │ │ ldr r0, [pc, #780] @ 381668 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380ce8 │ │ │ │ ldr r3, [pc, #756] @ 38166c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 381390 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -320461,75 +320461,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 381674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 381254 │ │ │ │ ldr r0, [pc, #584] @ 381678 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380d50 │ │ │ │ ldr r0, [pc, #544] @ 38167c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380d50 │ │ │ │ tst r9, #15 │ │ │ │ bne 381114 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37c56c │ │ │ │ b 381114 │ │ │ │ ldr r0, [pc, #488] @ 381680 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 381090 │ │ │ │ bl 37c4cc │ │ │ │ b 38117c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 38139c │ │ │ │ b 381254 │ │ │ │ ldr r0, [pc, #436] @ 381684 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 381254 │ │ │ │ ldr r2, [pc, #260] @ 3815f4 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 381688 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -320540,15 +320540,15 @@ │ │ │ │ beq 381530 │ │ │ │ ldr r0, [pc, #368] @ 38168c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380d50 │ │ │ │ ldr r3, [pc, #332] @ 381690 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320565,81 +320565,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 381694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380df8 │ │ │ │ ldr r0, [pc, #208] @ 381698 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 380df8 │ │ │ │ addseq r9, r2, r8, ror lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r2, r0, ror #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq pc, sl, r4, lsl #20 │ │ │ │ + rsbseq pc, sl, r4, lsl sl @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x00929dbc │ │ │ │ addseq r9, r2, r8, ror #26 │ │ │ │ - rsbeq r3, r7, r4, lsr #19 │ │ │ │ + strheq r3, [r7], #-148 @ 0xffffff6c @ │ │ │ │ umulleq r6, r4, r0, sp │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r7, r8, lsl sl │ │ │ │ + rsbeq r3, r7, r8, lsr #20 │ │ │ │ umulleq r6, r4, r8, ip │ │ │ │ - rsbseq pc, sl, lr, lsl #16 │ │ │ │ - rsbeq r0, fp, r4, lsr #13 │ │ │ │ - @ instruction: 0x00673790 │ │ │ │ + rsbseq pc, sl, lr, lsl r8 @ │ │ │ │ + strheq r0, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r3, r7, r0, lsr #15 │ │ │ │ andeq r4, r0, r4, asr pc │ │ │ │ - rsbeq r3, r7, ip, lsl #14 │ │ │ │ + rsbeq r3, r7, ip, lsl r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - strheq r3, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x007af69c │ │ │ │ + rsbeq r3, r7, r0, asr #17 │ │ │ │ + rsbseq pc, sl, ip, lsr #13 │ │ │ │ addseq r9, r2, r0, asr sl │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ umullseq r9, r2, r0, r9 │ │ │ │ addseq r9, r2, r4, lsr r9 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ addseq r9, r2, ip, ror #17 │ │ │ │ addseq r9, r2, r8, lsr #17 │ │ │ │ - strdeq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r7, ip, lsr #16 │ │ │ │ + rsbeq r3, r7, r8, lsl #16 │ │ │ │ + rsbeq r3, r7, ip, lsr r8 │ │ │ │ andeq r4, r0, r8, lsr #1 │ │ │ │ - strdeq r3, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, r7, r0, ror #7 │ │ │ │ - ldrsbeq pc, [sl], #-58 @ 0xffffffc6 @ │ │ │ │ + rsbeq r3, r7, r4, lsl #16 │ │ │ │ + strdeq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq pc, sl, sl, ror #7 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - strheq r3, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - strheq r3, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r3, r7, r8, lsr r7 │ │ │ │ - strdeq r3, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r3, r7, ip, asr r5 │ │ │ │ + rsbeq r3, r7, r0, asr #11 │ │ │ │ + rsbeq r3, r7, ip, asr #9 │ │ │ │ + rsbeq r3, r7, r8, asr #14 │ │ │ │ + rsbeq r3, r7, r0, lsl #10 │ │ │ │ + rsbeq r3, r7, ip, ror #10 │ │ │ │ addeq r6, r4, r0, lsl #13 │ │ │ │ - rsbeq r3, r7, r4, lsl #5 │ │ │ │ + @ instruction: 0x00673294 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r3, r7, r4, asr #4 │ │ │ │ - rsbeq r3, r7, ip, lsl #5 │ │ │ │ + rsbeq r3, r7, r4, asr r2 │ │ │ │ + @ instruction: 0x0067329c │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 3816ec │ │ │ │ @@ -320698,15 +320698,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3817a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r6, r4, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 381990 │ │ │ │ mov r8, r1 │ │ │ │ @@ -320722,30 +320722,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 3819a0 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 3819a4 │ │ │ │ ldr r1, [pc, #408] @ 3819a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 3808d8 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -320823,24 +320823,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 3819b0 │ │ │ │ ldr r0, [pc, #52] @ 3819b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq lr, sl, ip, ror #31 │ │ │ │ + ldrsheq lr, [sl], #-252 @ 0xffffff04 @ │ │ │ │ addseq r9, r2, ip, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r7, r4, ror #14 │ │ │ │ - rsbeq r3, r7, ip, asr #14 │ │ │ │ - rsbeq r6, r5, r8, lsr #24 │ │ │ │ - strheq r4, [pc], #-20 @ │ │ │ │ + rsbeq r3, r7, r4, ror r7 │ │ │ │ + rsbeq r3, r7, ip, asr r7 │ │ │ │ + rsbeq r6, r5, r8, lsr ip │ │ │ │ + rsbeq r4, pc, r4, asr #3 │ │ │ │ addseq r9, r2, r0, ror #3 │ │ │ │ - rsbeq r3, r7, r8, ror #11 │ │ │ │ - rsbeq r4, r6, r0, lsr #5 │ │ │ │ + strdeq r3, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq r4, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 381a9c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -320848,25 +320848,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 381aa0 │ │ │ │ ldr r1, [pc, #188] @ 381aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #168] @ 381aa8 │ │ │ │ ldr r1, [pc, #168] @ 381aac │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #136] @ 381ab0 │ │ │ │ ldr r3, [pc, #136] @ 381ab4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 381ab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -320878,31 +320878,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 381ac4 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, sl, r8, ror #27 │ │ │ │ - rsbeq r6, r5, r0, asr sl │ │ │ │ - ldrdeq r3, [pc], #-248 @ │ │ │ │ - rsbeq r3, r6, r0, asr #4 │ │ │ │ - rsbeq ip, r5, r8, ror #12 │ │ │ │ + ldrsheq lr, [sl], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r6, r5, r0, ror #20 │ │ │ │ + rsbeq r3, pc, r8, ror #31 │ │ │ │ + rsbeq r3, r6, r0, asr r2 │ │ │ │ + rsbeq ip, r5, r8, ror r6 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ umulleq r6, r4, r8, r3 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -320938,132 +320938,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 381b78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 380ad8 │ │ │ │ - rsbseq lr, sl, r0, ror ip │ │ │ │ - strdeq r3, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r3, r7, r8, lsl #8 │ │ │ │ + rsbseq lr, sl, r0, lsl #25 │ │ │ │ + rsbeq r3, r7, r0, lsl #8 │ │ │ │ + rsbeq r3, r7, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 381bd4 │ │ │ │ ldr r2, [pc, #64] @ 381bd8 │ │ │ │ ldr r1, [pc, #64] @ 381bdc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 4389b4 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 380a70 │ │ │ │ - rsbseq lr, sl, ip, lsl ip │ │ │ │ - @ instruction: 0x0067339c │ │ │ │ - strheq r3, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq lr, sl, ip, lsr #24 │ │ │ │ + rsbeq r3, r7, ip, lsr #7 │ │ │ │ + rsbeq r3, r7, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 381c90 │ │ │ │ ldr r2, [pc, #152] @ 381c94 │ │ │ │ ldr r1, [pc, #152] @ 381c98 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #120] @ 381c9c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75031c │ │ │ │ + bl 750324 │ │ │ │ ldr r2, [pc, #88] @ 381ca0 │ │ │ │ ldr r1, [pc, #88] @ 381ca4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 380834 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq lr, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r3, r7, r4, lsr r3 │ │ │ │ - rsbeq r3, r7, ip, asr #6 │ │ │ │ + rsbseq lr, sl, r8, asr #23 │ │ │ │ + rsbeq r3, r7, r4, asr #6 │ │ │ │ + rsbeq r3, r7, ip, asr r3 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r6, r5, ip, ror #15 │ │ │ │ - rsbeq r3, pc, r4, ror sp @ │ │ │ │ + strdeq r6, [r5], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, pc, r4, lsl #27 │ │ │ │ ldr r0, [pc, #4] @ 381cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r6, r4, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 381d28 │ │ │ │ ldr r2, [pc, #88] @ 381d2c │ │ │ │ ldr r1, [pc, #88] @ 381d30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381d08 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 545364 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, sl, r0, lsr fp │ │ │ │ - rsbeq r3, r7, r4, lsr #5 │ │ │ │ - strheq r3, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq lr, sl, r0, asr #22 │ │ │ │ + strheq r3, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, r7, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 381df8 │ │ │ │ ldr r3, [pc, #172] @ 381dfc │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -321107,15 +321107,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r4, asr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r7, ip, lsl #4 │ │ │ │ + rsbeq r3, r7, ip, lsl r2 │ │ │ │ addseq r8, r2, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 381e7c │ │ │ │ ldr r2, [pc, #92] @ 381e80 │ │ │ │ @@ -321123,32 +321123,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 381e88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #64] @ 381e8c │ │ │ │ ldr r3, [pc, #64] @ 381e90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, sl, r4, ror #19 │ │ │ │ - rsbeq r6, r5, r0, lsl #12 │ │ │ │ - rsbeq r7, r7, r0, asr r2 │ │ │ │ + ldrsheq lr, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r5, r0, lsl r6 │ │ │ │ + rsbeq r7, r7, r0, ror #4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00381e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -321158,27 +321158,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 381ef4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r3, [r7], #-12 @ │ │ │ │ + rsbeq r3, r7, ip, ror #1 │ │ │ │ │ │ │ │ 00381ef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -321187,50 +321187,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 381f9c │ │ │ │ ldr r0, [pc, #124] @ 381fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr r1, [pc, #116] @ 381fb0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8106e8 │ │ │ │ + bl 8106f0 │ │ │ │ ldr r3, [pc, #92] @ 381fb4 │ │ │ │ ldr r1, [pc, #92] @ 381fb8 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 337af0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 381fbc │ │ │ │ add r0, pc, r0 │ │ │ │ b 381f30 │ │ │ │ @ instruction: 0x00928bfc │ │ │ │ - rsbeq r3, r7, ip, ror r0 │ │ │ │ - rsbeq r6, sl, r4, ror #18 │ │ │ │ + rsbeq r3, r7, ip, lsl #1 │ │ │ │ + rsbeq r6, sl, r4, ror r9 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r6, r1, ip, lsl #31 │ │ │ │ - rsbeq r3, r7, r0, lsl r0 │ │ │ │ + @ instruction: 0x00716f9c │ │ │ │ + rsbeq r3, r7, r0, lsr #32 │ │ │ │ │ │ │ │ 00381fc0 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -321263,15 +321263,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 382054 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r5, r4, r8, lsl lr │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38cca8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -321282,25 +321282,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #108] @ 382114 │ │ │ │ ldr r1, [pc, #108] @ 382118 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #76] @ 38211c │ │ │ │ ldr ip, [pc, #76] @ 382120 │ │ │ │ ldr r3, [pc, #76] @ 382124 │ │ │ │ ldr r1, [pc, #76] @ 382128 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -321308,23 +321308,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - @ instruction: 0x007ae798 │ │ │ │ - rsbeq r6, r5, r8, lsr #7 │ │ │ │ - rsbeq r3, pc, r4, lsr r9 @ │ │ │ │ - rsbeq r2, r7, ip, lsl #30 │ │ │ │ - rsbeq r2, r7, r4, lsr #30 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq lr, sl, r8, lsr #15 │ │ │ │ + strheq r6, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, pc, r4, asr #18 │ │ │ │ + rsbeq r2, r7, ip, lsl pc │ │ │ │ + rsbeq r2, r7, r4, lsr pc │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r6, r1, ip, lsl #28 │ │ │ │ - rsbeq r2, r7, r0, lsl #30 │ │ │ │ + rsbseq r6, r1, ip, lsl lr │ │ │ │ + rsbeq r2, r7, r0, lsl pc │ │ │ │ addseq r6, r0, r4, lsr sl │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -321432,22 +321432,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9abc44 │ │ │ │ + bl 9abc4c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 81173c │ │ │ │ + b 811744 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -321463,15 +321463,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 811b34 │ │ │ │ + bl 811b3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -321505,25 +321505,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 382468 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 382468 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9a8910 │ │ │ │ + bl 9a8918 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ce4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 382448 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bc6cc │ │ │ │ + bl 9bc6d4 │ │ │ │ b 3823c0 │ │ │ │ ldr r3, [pc, #60] @ 38248c │ │ │ │ ldr r1, [pc, #60] @ 382490 │ │ │ │ ldr r0, [pc, #60] @ 382494 │ │ │ │ ldr r2, [pc, #60] @ 382498 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -321534,21 +321534,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3824a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq lr, sl, ip, asr #8 │ │ │ │ - rsbeq r2, r7, ip, ror #23 │ │ │ │ - strdeq r2, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq lr, sl, ip, asr r4 │ │ │ │ + strdeq r2, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r2, r7, r8, lsl #24 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbseq lr, sl, r0, lsr r4 │ │ │ │ - rsbeq r2, r7, ip, lsl #24 │ │ │ │ - rsbeq r2, r7, r0, lsr #24 │ │ │ │ + rsbseq lr, sl, r0, asr #8 │ │ │ │ + rsbeq r2, r7, ip, lsl ip │ │ │ │ + rsbeq r2, r7, r0, lsr ip │ │ │ │ │ │ │ │ 003824a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -321622,45 +321622,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 382658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38252c │ │ │ │ ldr r0, [pc, #64] @ 38265c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38252c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r8, lsr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r2, r4, lsr #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, r2, r0, ror #11 │ │ │ │ andeq r2, r0, r8, asr #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r7, r8, asr #21 │ │ │ │ - rsbeq r2, r7, r4, lsl fp │ │ │ │ + ldrdeq r2, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r7, r4, lsr #22 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382678 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 382690 │ │ │ │ mov r0, #0 │ │ │ │ @@ -321673,15 +321673,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 812814 │ │ │ │ + bl 81281c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -321733,15 +321733,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ ldr r1, [pc, #192] @ 382864 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5cae78 │ │ │ │ b 382738 │ │ │ │ ldr r0, [pc, #176] @ 382868 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -321762,42 +321762,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 382874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 382724 │ │ │ │ ldr r0, [pc, #56] @ 382878 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 382724 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, ip, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r2, r8, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009283d4 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, r0, asr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r7, r8, asr r9 │ │ │ │ - @ instruction: 0x00672998 │ │ │ │ + rsbeq r2, r7, r8, ror #18 │ │ │ │ + rsbeq r2, r7, r8, lsr #19 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -321813,19 +321813,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 3828e8 │ │ │ │ ldr r0, [pc, #28] @ 3828ec │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9ac9d0 │ │ │ │ - rsbeq r2, r7, r0, asr r9 │ │ │ │ + b 9ac9d8 │ │ │ │ + rsbeq r2, r7, r0, ror #18 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -321897,16 +321897,16 @@ │ │ │ │ addseq r8, r2, r4, ror #3 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq sp, sl, r8, lsl #30 │ │ │ │ - rsbeq r2, r7, r8, lsl #17 │ │ │ │ + rsbseq sp, sl, r8, lsl pc │ │ │ │ + @ instruction: 0x00672898 │ │ │ │ │ │ │ │ 00382a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322031,31 +322031,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 382cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 382a98 │ │ │ │ ldr r0, [pc, #84] @ 382cc4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 382a98 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r8, asr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r2, r8, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, r2, r8, rrx │ │ │ │ @@ -322065,16 +322065,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r7, r2, ip, ror pc │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r7, r0, lsl #12 │ │ │ │ - rsbeq r2, r7, ip, asr #12 │ │ │ │ + rsbeq r2, r7, r0, lsl r6 │ │ │ │ + rsbeq r2, r7, ip, asr r6 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -322106,15 +322106,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 382dcc │ │ │ │ @@ -322153,17 +322153,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r7, r2, r0, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00927df0 │ │ │ │ - rsbseq sp, sl, r8, lsr #21 │ │ │ │ - rsbeq r2, r7, r4, asr #4 │ │ │ │ - rsbeq r2, r7, r8, lsl #10 │ │ │ │ + ldrheq sp, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r7, r4, asr r2 │ │ │ │ + rsbeq r2, r7, r8, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 382e68 │ │ │ │ @@ -322208,15 +322208,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383040 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382f08 │ │ │ │ - bl 811ad8 │ │ │ │ + bl 811ae0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 382f2c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -322311,41 +322311,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3830fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 382ef0 │ │ │ │ ldr r0, [pc, #60] @ 383100 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 382ef0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r2, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ addseq r7, r2, r0, lsr #22 │ │ │ │ andeq r2, r0, r8, asr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r7, r8, ror r2 │ │ │ │ rsbeq r2, r7, r8, lsl #5 │ │ │ │ + @ instruction: 0x00672298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 383338 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322359,17 +322359,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 3832f0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 38329c │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 3832ac │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -322389,48 +322389,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 383184 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 3832fc │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3832fc │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r3, [pc, #268] @ 383340 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 811ba0 │ │ │ │ + bl 811ba8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 383344 │ │ │ │ ldr r3, [pc, #212] @ 38333c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -322440,17 +322440,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 808c8c │ │ │ │ + bl 808c94 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 38325c │ │ │ │ ldr r2, [pc, #128] @ 383348 │ │ │ │ @@ -322464,17 +322464,17 @@ │ │ │ │ bne 383334 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5cae04 │ │ │ │ cmp r1, #0 │ │ │ │ bge 383164 │ │ │ │ b 3832a8 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r1, #5 │ │ │ │ - bl 808c94 │ │ │ │ + bl 808c9c │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 3832ac │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -322501,41 +322501,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 81170c │ │ │ │ + bl 811714 │ │ │ │ ldr r0, [pc, #164] @ 383438 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8141a4 │ │ │ │ + bl 8141ac │ │ │ │ ldr r3, [pc, #144] @ 38343c │ │ │ │ ldr r2, [pc, #144] @ 383440 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 383444 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #104] @ 383448 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 38344c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -322546,18 +322546,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strdeq r4, [r4], ip │ │ │ │ - ldrsheq sp, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, r5, r0, lsl #1 │ │ │ │ - rsbeq r2, pc, ip, lsl #12 │ │ │ │ - rsbeq r1, r7, r4, lsl #31 │ │ │ │ + rsbseq sp, sl, r8, lsl #10 │ │ │ │ + @ instruction: 0x00655090 │ │ │ │ + rsbeq r2, pc, ip, lsl r6 @ │ │ │ │ + @ instruction: 0x00671f94 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 00383450 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 38349c │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -322583,15 +322583,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -322604,15 +322604,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -322627,15 +322627,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 383650 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -322648,15 +322648,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -322678,15 +322678,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3835fc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r2, r0, lsl r5 │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -322836,33 +322836,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 383944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 383770 │ │ │ │ ldr r0, [pc, #92] @ 383948 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 383770 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r7, r2, r8, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009273d0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @@ -322872,16 +322872,16 @@ │ │ │ │ strheq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r4, asr #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00671a9c │ │ │ │ - rsbeq r1, r7, r8, ror #21 │ │ │ │ + rsbeq r1, r7, ip, lsr #21 │ │ │ │ + strdeq r1, [r7], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 0038394c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322998,31 +322998,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 383bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3839b4 │ │ │ │ ldr r0, [pc, #84] @ 383bc0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3839b4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r2, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r2, ip, asr #2 │ │ │ │ @@ -323032,16 +323032,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r7, r2, ip, rrx │ │ │ │ andeq r4, r0, r4, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r7, ip, asr #17 │ │ │ │ - rsbeq r1, r7, r8, lsl r9 │ │ │ │ + ldrdeq r1, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, r7, r8, lsr #18 │ │ │ │ │ │ │ │ 00383bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -323147,25 +323147,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 383e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 383c20 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 383c20 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 383cf8 │ │ │ │ @@ -323173,15 +323173,15 @@ │ │ │ │ b 383c20 │ │ │ │ ldr r0, [pc, #92] @ 383e34 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 383c20 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ addseq r6, r2, r0, lsr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r2, r8, lsl #30 │ │ │ │ addseq r6, r2, ip, ror #29 │ │ │ │ @@ -323191,16 +323191,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r7, r4, lsr r7 │ │ │ │ - rsbeq r1, r7, r0, ror #14 │ │ │ │ + rsbeq r1, r7, r4, asr #14 │ │ │ │ + rsbeq r1, r7, r0, ror r7 │ │ │ │ │ │ │ │ 00383e38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -323320,24 +323320,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 38414c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 383ed8 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 383fb8 │ │ │ │ b 383ec4 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -323362,46 +323362,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 384150 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 383ed8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 384114 │ │ │ │ cmp r3, #0 │ │ │ │ beq 384100 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 384104 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 383ec4 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 3840ec │ │ │ │ b 384104 │ │ │ │ @ instruction: 0x00926cb0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq ip, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, sl, r8, asr #19 │ │ │ │ addseq r6, r2, r8, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, r2, r4, lsr ip │ │ │ │ andeq r2, r0, ip, lsr #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ @ instruction: 0x009367f4 │ │ │ │ - rsbeq r1, r7, ip, lsr r5 │ │ │ │ - rsbeq r1, r7, ip, lsl r5 │ │ │ │ + rsbeq r1, r7, ip, asr #10 │ │ │ │ + rsbeq r1, r7, ip, lsr #10 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -323440,15 +323440,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323493,15 +323493,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 384298 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323664,15 +323664,15 @@ │ │ │ │ bne 384710 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 384674 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -323687,35 +323687,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r1, [pc, #448] @ 3847c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811a64 │ │ │ │ + bl 811a6c │ │ │ │ ldr r2, [pc, #400] @ 3847c4 │ │ │ │ ldr r3, [pc, #380] @ 3847b4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323747,31 +323747,31 @@ │ │ │ │ beq 3846b8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 384700 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r2, [pc, #248] @ 3847cc │ │ │ │ ldr r3, [pc, #220] @ 3847b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3847ac │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 808c94 │ │ │ │ + b 808c9c │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3846c4 │ │ │ │ ldr r3, [pc, #184] @ 3847d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 384564 │ │ │ │ ldr r3, [pc, #168] @ 3847d4 │ │ │ │ @@ -323788,44 +323788,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3847dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 384568 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 3847e0 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 384564 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, r0, lsl #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009265dc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ addseq r6, r2, r0, ror #9 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r6, r2, r0, asr #8 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r7, r4, lsr #29 │ │ │ │ - rsbeq r0, r7, r4, asr #29 │ │ │ │ + strheq r0, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r0, [r7], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 003847e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -324044,15 +324044,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324282,15 +324282,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 384f3c │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 384cf0 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324506,15 +324506,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 81280c │ │ │ │ + bl 812814 │ │ │ │ ldr r2, [pc, #964] @ 385664 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 385668 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -324674,15 +324674,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 24980c │ │ │ │ b 384fa8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -324898,15 +324898,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 24980c │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 385714 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -325275,15 +325275,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 385a54 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 385a98 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 385cbc │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 385da0 │ │ │ │ @@ -325322,19 +325322,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 385f2c │ │ │ │ b 385e18 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - @ instruction: 0x007aad90 │ │ │ │ - rsbseq sl, sl, ip, ror sp │ │ │ │ + rsbseq sl, sl, r0, lsr #27 │ │ │ │ + rsbseq sl, sl, ip, lsl #27 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - ldrheq sl, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sl, sl, r4, asr #23 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00385f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -325367,21 +325367,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d5b00 │ │ │ │ + bl 9d5b08 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325500,15 +325500,15 @@ │ │ │ │ bl 2489d8 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 813e2c │ │ │ │ + bl 813e34 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -325522,15 +325522,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 8119f0 │ │ │ │ + bl 8119f8 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -325542,15 +325542,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 811760 │ │ │ │ + b 811768 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 3865ec │ │ │ │ @@ -325585,15 +325585,15 @@ │ │ │ │ bne 386544 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 386448 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -325608,21 +325608,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r1, [pc, #540] @ 3865fc │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -325664,28 +325664,28 @@ │ │ │ │ beq 38648c │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 386534 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r2, [pc, #352] @ 386608 │ │ │ │ ldr r3, [pc, #324] @ 3865f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3865e8 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 808c94 │ │ │ │ + b 808c9c │ │ │ │ ldr r1, [pc, #304] @ 38660c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -325704,15 +325704,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 3865e8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 386498 │ │ │ │ ldr r3, [pc, #200] @ 386614 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386348 │ │ │ │ ldr r3, [pc, #184] @ 386618 │ │ │ │ @@ -325729,31 +325729,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 386620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38634c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 386624 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 386348 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r2, r4, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r2, ip, lsl r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -325761,16 +325761,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r4, r2, ip, ror #12 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ addseq r4, r2, r8, lsl #12 │ │ │ │ andeq r4, r0, r0, asr #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r6, ip, asr #1 │ │ │ │ - rsbeq pc, r6, ip, ror #1 │ │ │ │ + ldrdeq pc, [r6], #-12 @ │ │ │ │ + strdeq pc, [r6], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 386650 │ │ │ │ @@ -325957,15 +325957,15 @@ │ │ │ │ beq 386940 │ │ │ │ ldr r3, [pc, #448] @ 386ad8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 386a00 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 8121e4 │ │ │ │ + bl 8121ec │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 386aa8 │ │ │ │ ldr r2, [pc, #404] @ 386adc │ │ │ │ ldr r3, [pc, #388] @ 386ad0 │ │ │ │ @@ -326000,23 +326000,23 @@ │ │ │ │ beq 386a78 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 386aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 3868e0 │ │ │ │ ldr r3, [pc, #232] @ 386af0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386924 │ │ │ │ @@ -326033,32 +326033,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 386af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 386924 │ │ │ │ ldr r0, [pc, #120] @ 386af8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 3868e0 │ │ │ │ ldr r0, [pc, #96] @ 386afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 386924 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 386b00 │ │ │ │ ldr r1, [pc, #80] @ 386b04 │ │ │ │ ldr r0, [pc, #80] @ 386b08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 386b0c │ │ │ │ @@ -326070,22 +326070,22 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r2, r8, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r2, ip, asr #3 │ │ │ │ andeq r4, r0, ip, lsr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r6, r0, lsl #26 │ │ │ │ + rsbeq lr, r6, r0, lsl sp │ │ │ │ andeq r3, r0, ip, lsr sp │ │ │ │ - rsbeq lr, r6, ip, lsr sp │ │ │ │ - ldrdeq lr, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq lr, r6, ip, asr sp │ │ │ │ - ldrsheq r9, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq lr, r6, ip, lsl #11 │ │ │ │ - rsbeq lr, r6, r4, ror sp │ │ │ │ + rsbeq lr, r6, ip, asr #26 │ │ │ │ + rsbeq lr, r6, r4, ror #25 │ │ │ │ + rsbeq lr, r6, ip, ror #26 │ │ │ │ + rsbseq r9, sl, r0, lsl #28 │ │ │ │ + @ instruction: 0x0066e59c │ │ │ │ + rsbeq lr, r6, r4, lsl #27 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 386b74 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -326171,15 +326171,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 386c28 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 386c28 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00386c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -326286,15 +326286,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00386e3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326302,25 +326302,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 81255c │ │ │ │ + bl 812564 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 386eb8 │ │ │ │ cmp r0, #1 │ │ │ │ beq 386ef4 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 812608 │ │ │ │ + bl 812610 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326337,17 +326337,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 386fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 808c8c │ │ │ │ + bl 808c94 │ │ │ │ tst r8, #8 │ │ │ │ bne 386f7c │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 386f88 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -326368,43 +326368,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 386e84 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 386e84 │ │ │ │ mov r0, r5 │ │ │ │ bl 386d78 │ │ │ │ b 386e84 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38c01c │ │ │ │ b 386e84 │ │ │ │ - rsbseq r9, sl, r8, asr #19 │ │ │ │ - rsbeq lr, r6, r4, ror #2 │ │ │ │ - rsbeq lr, r6, r8, ror #18 │ │ │ │ + ldrsbeq r9, [sl], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq lr, r6, r4, ror r1 │ │ │ │ + rsbeq lr, r6, r8, ror r9 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 38703c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 386fe8 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326417,15 +326417,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 386e3c │ │ │ │ cmp r0, #0 │ │ │ │ beq 386fd0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326454,26 +326454,26 @@ │ │ │ │ bl 384438 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r1, [pc, #52] @ 387124 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 811c08 │ │ │ │ + bl 811c10 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326562,15 +326562,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 3871b4 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 812814 │ │ │ │ + bl 81281c │ │ │ │ ldr r3, [pc, #332] @ 3873d4 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326580,15 +326580,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 3871b4 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 3871f8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 812814 │ │ │ │ + bl 81281c │ │ │ │ ldr r3, [pc, #264] @ 3873d8 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 38706c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -326643,19 +326643,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 3871f8 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 3871f8 │ │ │ │ b 3871b4 │ │ │ │ - rsbseq r9, sl, sl, ror #13 │ │ │ │ - rsbseq r9, sl, pc, asr #13 │ │ │ │ + ldrsheq r9, [sl], #-106 @ 0xffffff96 @ │ │ │ │ + ldrsbeq r9, [sl], #-111 @ 0xffffff91 @ │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - rsbseq r9, sl, r8, lsr r6 │ │ │ │ + rsbseq r9, sl, r8, asr #12 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326684,17 +326684,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -326735,15 +326735,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 38759c │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -326754,21 +326754,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3874e0 │ │ │ │ blx r3 │ │ │ │ b 3874e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #24] @ 3875a0 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -326905,15 +326905,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 387a08 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 3879b4 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -327020,38 +327020,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387b58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 386d78 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ b 3878d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 386d78 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r2, [pc, #520] @ 387bd4 │ │ │ │ ldr r3, [pc, #472] @ 387ba8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387b58 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 808c94 │ │ │ │ + b 808c9c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3878c4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 387708 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 387828 │ │ │ │ @@ -327090,26 +327090,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 387bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3877bc │ │ │ │ ldr r2, [pc, #224] @ 387bdc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3877bc │ │ │ │ @@ -327126,15 +327126,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 387bf4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 3877bc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 387bf8 │ │ │ │ ldr r1, [pc, #148] @ 387bfc │ │ │ │ ldr r0, [pc, #148] @ 387c00 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -327153,37 +327153,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r3, r2, r8, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r2, r4, asr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009233b0 │ │ │ │ - rsbseq r9, sl, ip, lsl #2 │ │ │ │ + rsbseq r9, sl, ip, lsl r1 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r3, r2, r0, lsr #5 │ │ │ │ addseq r3, r2, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ umullseq r3, r2, ip, r1 │ │ │ │ addseq r3, r2, r8, asr #2 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r0, asr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r6, r8, ror #27 │ │ │ │ + strdeq sp, [r6], #-216 @ 0xffffff28 @ │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq sp, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq sp, r6, ip, ror #27 │ │ │ │ @ instruction: 0x00932cd8 │ │ │ │ - rsbeq sp, r6, r8, asr #27 │ │ │ │ - rsbseq r8, sl, ip, lsr sp │ │ │ │ - ldrdeq sp, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq sp, r6, r4, lsr #26 │ │ │ │ + ldrdeq sp, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r8, sl, ip, asr #26 │ │ │ │ + rsbeq sp, r6, r8, ror #9 │ │ │ │ + rsbeq sp, r6, r4, lsr sp │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r8, sl, r8, lsl sp │ │ │ │ - strheq sp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, r6, r8, ror #25 │ │ │ │ + rsbseq r8, sl, r8, lsr #26 │ │ │ │ + rsbeq sp, r6, r4, asr #9 │ │ │ │ + strdeq sp, [r6], #-200 @ 0xffffff38 @ │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -327201,17 +327201,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 384438 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -327238,15 +327238,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00387d14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -327299,22 +327299,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r1, [pc, #156] @ 387ebc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387d14 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -327383,15 +327383,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9ac9d8 │ │ │ │ + bl 9ac9e0 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 38807c │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327462,17 +327462,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ @ instruction: 0x00922bb8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r8, sl, r4, asr #16 │ │ │ │ - rsbeq ip, r6, r0, ror #31 │ │ │ │ - ldrdeq sp, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, sl, r4, asr r8 │ │ │ │ + strdeq ip, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sp, r6, r0, ror #17 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -327542,22 +327542,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r1, [pc, #152] @ 388284 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387d14 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -327740,15 +327740,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 38849c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 3883c8 │ │ │ │ ldr r2, [pc, #220] @ 3885c4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3882f8 │ │ │ │ @@ -327765,30 +327765,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3885d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3882f8 │ │ │ │ ldr r0, [pc, #108] @ 3885d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3882f8 │ │ │ │ ldr r3, [pc, #84] @ 3885d8 │ │ │ │ ldr r1, [pc, #84] @ 3885dc │ │ │ │ ldr r0, [pc, #84] @ 3885e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3885e4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327803,19 +327803,19 @@ │ │ │ │ umullseq r2, r2, r8, r7 @ │ │ │ │ addeq pc, r3, ip, asr #21 │ │ │ │ umullseq r2, r2, r4, r6 @ │ │ │ │ addseq r2, r2, ip, ror #12 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r6, r0, lsl r4 │ │ │ │ - rsbeq sp, r6, r8, asr #8 │ │ │ │ - rsbseq r8, sl, ip, lsl r3 │ │ │ │ - strheq ip, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq sp, r6, ip, asr r4 │ │ │ │ + rsbeq sp, r6, r0, lsr #8 │ │ │ │ + rsbeq sp, r6, r8, asr r4 │ │ │ │ + rsbseq r8, sl, ip, lsr #6 │ │ │ │ + rsbeq ip, r6, r8, asr #21 │ │ │ │ + rsbeq sp, r6, ip, ror #8 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 003885e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -327882,15 +327882,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r2, [pc, #484] @ 3888f4 │ │ │ │ ldr r3, [pc, #460] @ 3888e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -327980,47 +327980,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 388908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 388654 │ │ │ │ ldr r0, [pc, #72] @ 38890c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 388654 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, r0, lsl r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009224f0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, sl, sp, lsr #4 │ │ │ │ + rsbseq r8, sl, sp, lsr r2 │ │ │ │ addseq r2, r2, ip, asr r4 │ │ │ │ addseq r2, r2, r4, lsl #8 │ │ │ │ andeq r4, r0, r4, lsl #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ umullseq r1, r3, ip, pc @ │ │ │ │ - rsbeq sp, r6, r8, ror #2 │ │ │ │ - rsbeq sp, r6, ip, lsr #3 │ │ │ │ + rsbeq sp, r6, r8, ror r1 │ │ │ │ + strheq sp, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 00388910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -328039,15 +328039,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 388980 │ │ │ │ ldr r2, [pc, #372] @ 388ad8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 388a30 │ │ │ │ - bl 811ad8 │ │ │ │ + bl 811ae0 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -328109,42 +328109,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 388af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 388970 │ │ │ │ ldr r0, [pc, #60] @ 388af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 388970 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, r0, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r2, ip, asr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, r2, r0, asr r1 │ │ │ │ addseq r2, r2, r0, lsr #2 │ │ │ │ andeq r3, r0, r4, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r6, r0, lsr #32 │ │ │ │ - rsbeq sp, r6, r4, lsr r0 │ │ │ │ + rsbeq sp, r6, r0, lsr r0 │ │ │ │ + rsbeq sp, r6, r4, asr #32 │ │ │ │ │ │ │ │ 00388af8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -328162,15 +328162,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 811978 │ │ │ │ + bl 811980 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -328189,51 +328189,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 388cd8 │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388d60 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 812760 │ │ │ │ + bl 812768 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388d94 │ │ │ │ ldr r1, [pc, #496] @ 388dd4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810da8 │ │ │ │ + bl 810db0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 388cfc │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 988a1c │ │ │ │ + bl 988a24 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388c98 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 988a1c │ │ │ │ + bl 988a24 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388ccc │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 988a1c │ │ │ │ + bl 988a24 │ │ │ │ mov r0, r4 │ │ │ │ bl 382ea0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811298 │ │ │ │ + bl 8112a0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 388dd8 │ │ │ │ ldr r3, [pc, #360] @ 388dcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -328256,23 +328256,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 24980c │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 388c38 │ │ │ │ - bl 988698 │ │ │ │ + bl 9886a0 │ │ │ │ mov r2, r0 │ │ │ │ b 388c38 │ │ │ │ ldr r1, [pc, #256] @ 388de0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810da8 │ │ │ │ + bl 810db0 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 388c04 │ │ │ │ ldr r3, [pc, #224] @ 388de4 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -328303,47 +328303,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 388dfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mvn r0, #0 │ │ │ │ b 388c58 │ │ │ │ ldr r3, [pc, #100] @ 388e00 │ │ │ │ ldr ip, [pc, #100] @ 388e04 │ │ │ │ ldr r1, [pc, #100] @ 388e08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 388e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 388d8c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00921ffc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x0083f2b4 │ │ │ │ @ instruction: 0x00921eb4 │ │ │ │ - rsbeq ip, r6, r0, asr #29 │ │ │ │ + ldrdeq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0x0083f1b8 │ │ │ │ - rsbeq ip, r6, r8, asr #28 │ │ │ │ - rsbeq ip, r6, r4, lsr lr │ │ │ │ - rsbeq ip, r6, r8, lsl #28 │ │ │ │ - rsbseq r7, sl, r8, lsr fp │ │ │ │ - @ instruction: 0x0066cd98 │ │ │ │ - ldrdeq ip, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, r6, r8, asr lr │ │ │ │ + rsbeq ip, r6, r4, asr #28 │ │ │ │ + rsbeq ip, r6, r8, lsl lr │ │ │ │ + rsbseq r7, sl, r8, asr #22 │ │ │ │ + rsbeq ip, r6, r8, lsr #27 │ │ │ │ + rsbeq ip, r6, r0, ror #5 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r7, sl, r0, lsl #22 │ │ │ │ - @ instruction: 0x0066cd90 │ │ │ │ - @ instruction: 0x0066c29c │ │ │ │ + rsbseq r7, sl, r0, lsl fp │ │ │ │ + rsbeq ip, r6, r0, lsr #27 │ │ │ │ + rsbeq ip, r6, ip, lsr #5 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00388e10 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -328388,38 +328388,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 388f80 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9a887c │ │ │ │ + bl 9a8884 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 24a85c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 813e2c │ │ │ │ + bl 813e34 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 24a85c │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr ip, [pc, #116] @ 388f84 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 382ea0 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 388ea8 │ │ │ │ @@ -328446,49 +328446,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ │ │ │ │ 00388fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 388fe0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9a8910 │ │ │ │ + bl 9a8918 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a8910 │ │ │ │ + b 9a8918 │ │ │ │ │ │ │ │ 00388ff4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d5eec │ │ │ │ + bl 7d5ef4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 38901c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328652,17 +328652,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 388f8c │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38935c │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ ldr r2, [pc, #380] @ 389464 │ │ │ │ ldr r3, [pc, #356] @ 389450 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -328686,17 +328686,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 38913c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 389380 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c8c │ │ │ │ + bl 808c94 │ │ │ │ b 3892e0 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 3891d8 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -328728,45 +328728,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 389478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3891f0 │ │ │ │ ldr r0, [pc, #72] @ 38947c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3891f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r4, lsl #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009219f0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r1, r2, r8, lsr #17 │ │ │ │ addseq r1, r2, ip, lsr #16 │ │ │ │ - rsbseq r7, sl, r8, lsl #15 │ │ │ │ + @ instruction: 0x007a7798 │ │ │ │ andeq r5, r0, r8, lsl r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r6, r8, lsl sl │ │ │ │ - rsbeq ip, r6, r0, asr sl │ │ │ │ + rsbeq ip, r6, r8, lsr #20 │ │ │ │ + rsbeq ip, r6, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -328804,15 +328804,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8aa0c4 │ │ │ │ + bl 8aa0cc │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -328909,41 +328909,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38972c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 389608 │ │ │ │ ldr r0, [pc, #60] @ 389730 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 389608 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, ip, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r2, ip, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009214d0 │ │ │ │ andeq r3, r0, r0, asr #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r6, ip, ror #15 │ │ │ │ - rsbeq ip, r6, ip, lsl r8 │ │ │ │ + strdeq ip, [r6], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq ip, r6, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 389848 │ │ │ │ @@ -329043,29 +329043,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388f8c │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 389898 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8aa2d4 │ │ │ │ + bl 8aa2dc │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 389898 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 3898b0 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 3898d8 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3895b0 │ │ │ │ @@ -329104,34 +329104,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 389a88 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389f38 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 389d20 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 389c5c │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 389bd4 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 808c94 │ │ │ │ + bl 808c9c │ │ │ │ ldr r2, [pc, #2012] @ 38a200 │ │ │ │ ldr r3, [pc, #1992] @ 38a1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329143,17 +329143,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3895b0 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 38904c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329247,21 +329247,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8aa6e4 │ │ │ │ + bl 8aa6ec │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 389a58 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 808c8c │ │ │ │ + bl 808c94 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 389a1c │ │ │ │ ldr r2, [pc, #1496] @ 38a20c │ │ │ │ ldr r3, [pc, #1464] @ 38a1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329280,15 +329280,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8aa6e4 │ │ │ │ + bl 8aa6ec │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 389c14 │ │ │ │ b 389a64 │ │ │ │ ldr r3, [pc, #1388] @ 38a210 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329308,22 +329308,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38a21c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3899a0 │ │ │ │ ldr r3, [pc, #1272] @ 38a220 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3899f8 │ │ │ │ ldr r3, [pc, #1240] @ 38a214 │ │ │ │ @@ -329340,22 +329340,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38a224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3899f8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38a078 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -329399,22 +329399,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38a230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 389aac │ │ │ │ ldr r3, [pc, #916] @ 38a234 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -329433,31 +329433,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38a238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r6] │ │ │ │ b 389b7c │ │ │ │ ldr r0, [pc, #796] @ 38a23c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3899a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 38a040 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -329470,21 +329470,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 38a0fc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38a240 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -329500,35 +329500,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 389afc │ │ │ │ ldr r0, [pc, #588] @ 38a244 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3899f8 │ │ │ │ ldr r0, [pc, #572] @ 38a248 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 389bcc │ │ │ │ ldr r0, [pc, #544] @ 38a24c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r6] │ │ │ │ b 389b7c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 808c94 │ │ │ │ + bl 808c9c │ │ │ │ ldr r2, [pc, #504] @ 38a250 │ │ │ │ ldr r3, [pc, #404] @ 38a1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329554,23 +329554,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38a258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 389da8 │ │ │ │ ldr r3, [pc, #344] @ 38a25c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389f80 │ │ │ │ ldr r3, [pc, #252] @ 38a214 │ │ │ │ @@ -329586,33 +329586,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38a260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 389f80 │ │ │ │ ldr r0, [pc, #228] @ 38a264 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 389da8 │ │ │ │ ldr r0, [pc, #208] @ 38a268 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 389f80 │ │ │ │ ldr r3, [pc, #192] @ 38a26c │ │ │ │ ldr r1, [pc, #192] @ 38a270 │ │ │ │ ldr r0, [pc, #192] @ 38a274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38a278 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329636,41 +329636,41 @@ │ │ │ │ ldrsheq r1, [r2], r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ addseq r1, r2, r0, lsl r0 │ │ │ │ addseq r0, r2, r0, ror #29 │ │ │ │ andeq r3, r0, r8, asr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r6, r4, lsr r2 │ │ │ │ + rsbeq ip, r6, r4, asr #4 │ │ │ │ @ instruction: 0x00000fbc │ │ │ │ - rsbeq ip, r6, r4, lsr #5 │ │ │ │ + strheq ip, [r6], #-36 @ 0xffffffdc @ │ │ │ │ addseq r0, r2, r4, lsr sp │ │ │ │ andeq r3, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r6, ip, lsl #5 │ │ │ │ + @ instruction: 0x0066c29c │ │ │ │ andeq r2, r0, r0, asr #11 │ │ │ │ - rsbeq ip, r6, r8, ror r1 │ │ │ │ - rsbeq ip, r6, r4, lsl #1 │ │ │ │ + rsbeq ip, r6, r8, lsl #3 │ │ │ │ + @ instruction: 0x0066c094 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbeq ip, r6, ip, rrx │ │ │ │ - rsbeq ip, r6, ip, asr r1 │ │ │ │ - rsbeq ip, r6, r0, lsr #1 │ │ │ │ + rsbeq ip, r6, ip, ror r0 │ │ │ │ + rsbeq ip, r6, ip, ror #2 │ │ │ │ + strheq ip, [r6], #-0 @ │ │ │ │ @ instruction: 0x00920abc │ │ │ │ andeq r5, r0, r0, asr r3 │ │ │ │ - rsbeq ip, r6, r8, lsr #2 │ │ │ │ + rsbeq ip, r6, r8, lsr r1 │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ - @ instruction: 0x0066be90 │ │ │ │ - strdeq ip, [r6], #-0 @ │ │ │ │ - rsbeq fp, r6, r8, lsl #29 │ │ │ │ - rsbseq r6, sl, r8, lsl #18 │ │ │ │ - rsbeq ip, r6, r0 │ │ │ │ - rsbeq ip, r6, ip, lsr #32 │ │ │ │ + rsbeq fp, r6, r0, lsr #29 │ │ │ │ + rsbeq ip, r6, r0, lsl #2 │ │ │ │ + @ instruction: 0x0066be98 │ │ │ │ + rsbseq r6, sl, r8, lsl r9 │ │ │ │ + rsbeq ip, r6, r0, lsl r0 │ │ │ │ + rsbeq ip, r6, ip, lsr r0 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r6, sl, r4, ror #17 │ │ │ │ - ldrdeq fp, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq fp, r6, r8, ror #31 │ │ │ │ + ldrsheq r6, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq fp, r6, ip, ror #31 │ │ │ │ + strdeq fp, [r6], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38a568 │ │ │ │ mov r4, r0 │ │ │ │ @@ -329709,21 +329709,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38a578 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38a56c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329804,37 +329804,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38a598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a3a8 │ │ │ │ b 38a2f4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38a59c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38a4ec │ │ │ │ ldr r3, [pc, #120] @ 38a5a0 │ │ │ │ ldr r1, [pc, #120] @ 38a5a4 │ │ │ │ ldr r0, [pc, #120] @ 38a5a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38a5ac │ │ │ │ @@ -329856,26 +329856,26 @@ │ │ │ │ addseq r0, r2, r4, asr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r2, r8, lsr #15 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ addseq r0, r2, r8, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strdeq sp, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq sl, r5, r0, asr pc │ │ │ │ + rsbeq lr, r8, r0 │ │ │ │ + rsbeq sl, r5, r0, ror #30 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq fp, [r6], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq fp, r6, r0, lsl #28 │ │ │ │ - rsbseq r6, sl, ip, lsl #11 │ │ │ │ - rsbeq fp, r6, r4, lsl #25 │ │ │ │ + rsbeq fp, r6, r8, ror #27 │ │ │ │ rsbeq fp, r6, r0, lsl lr │ │ │ │ + @ instruction: 0x007a659c │ │ │ │ + @ instruction: 0x0066bc94 │ │ │ │ + rsbeq fp, r6, r0, lsr #28 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r6, sl, r8, ror #10 │ │ │ │ - rsbeq fp, r6, r0, ror #24 │ │ │ │ - rsbeq fp, r6, ip, ror #27 │ │ │ │ + rsbseq r6, sl, r8, ror r5 │ │ │ │ + rsbeq fp, r6, r0, ror ip │ │ │ │ + strdeq fp, [r6], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -330183,21 +330183,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38aae4 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ ldr r1, [pc, #48] @ 38aafc │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -330835,15 +330835,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3895b0 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -331386,17 +331386,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38baa8 │ │ │ │ addseq pc, r1, r4, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrheq pc, [r1], r0 @ │ │ │ │ addseq pc, r1, r0, rrx │ │ │ │ - rsbeq r5, pc, r4, lsr r5 @ │ │ │ │ - rsbeq sl, r6, ip │ │ │ │ - strdeq r3, [sl], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r5, pc, r4, asr #10 │ │ │ │ + rsbeq sl, r6, ip, lsl r0 │ │ │ │ + rsbeq r3, sl, r4, lsl #14 │ │ │ │ addseq lr, r1, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -331442,17 +331442,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38bf50 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38bec0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38bf40 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -331469,17 +331469,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38bf3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389938 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c8c │ │ │ │ + bl 808c94 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38bf10 │ │ │ │ ldr r2, [pc, #292] @ 38c000 │ │ │ │ ldr r3, [pc, #272] @ 38bff0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331528,42 +331528,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38c014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38be48 │ │ │ │ ldr r0, [pc, #60] @ 38c018 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38be48 │ │ │ │ addseq lr, r1, r8, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r1, r8, ror #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r1, r8, lsl #25 │ │ │ │ addseq lr, r1, r8, lsr ip │ │ │ │ @ instruction: 0x0091ebfc │ │ │ │ andeq r3, r0, r8, asr #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r6, r8, lsr #7 │ │ │ │ - rsbeq sl, r6, r4, asr #7 │ │ │ │ + strheq sl, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq sl, [r6], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 0038c01c : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38c030 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 3895b0 │ │ │ │ @@ -331633,15 +331633,15 @@ │ │ │ │ bne 38c0d0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38c0d0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38c0d0 │ │ │ │ ldr r3, [pc, #1012] @ 38c548 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c1a0 │ │ │ │ @@ -331692,15 +331692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38c1cc │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388f8c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a9cac │ │ │ │ + bl 8a9cb4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38c114 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c114 │ │ │ │ cmp r3, #1 │ │ │ │ beq 38c3e0 │ │ │ │ @@ -331764,50 +331764,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38c56c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c094 │ │ │ │ ldr r3, [pc, #496] @ 38c570 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c094 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9ba2a4 │ │ │ │ + bl 9ba2ac │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38c474 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 248888 │ │ │ │ b 38c094 │ │ │ │ ldr r0, [pc, #420] @ 38c574 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38c36c │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3895b0 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -331829,22 +331829,22 @@ │ │ │ │ beq 38c504 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38c57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38c1dc │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38c3b8 │ │ │ │ ldr r3, [pc, #220] @ 38c564 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331863,35 +331863,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38c580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38c3b8 │ │ │ │ ldr r0, [pc, #120] @ 38c584 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38c1dc │ │ │ │ ldr r0, [pc, #104] @ 38c588 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38c3b8 │ │ │ │ addseq lr, r1, r0, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r1, ip, lsr #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, r3, r8, lsr r8 │ │ │ │ addseq lr, r1, ip, lsr sl │ │ │ │ @@ -331900,22 +331900,22 @@ │ │ │ │ addseq lr, r1, ip, ror #18 │ │ │ │ addseq lr, r1, r0, lsr #18 │ │ │ │ addseq lr, r1, ip, lsr #17 │ │ │ │ addseq lr, r1, ip, asr #16 │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r6, r0, rrx │ │ │ │ + rsbeq sl, r6, r0, ror r0 │ │ │ │ muleq r0, r4, sl │ │ │ │ - rsbeq sl, r6, ip, lsr #32 │ │ │ │ + rsbeq sl, r6, ip, lsr r0 │ │ │ │ @ instruction: 0x000016b8 │ │ │ │ - rsbeq sl, r6, r4, asr #32 │ │ │ │ - rsbeq r9, r6, r0, lsr pc │ │ │ │ - ldrdeq r9, [r6], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r9, r6, r0, asr pc │ │ │ │ + rsbeq sl, r6, r4, asr r0 │ │ │ │ + rsbeq r9, r6, r0, asr #30 │ │ │ │ + rsbeq r9, r6, r8, ror #31 │ │ │ │ + rsbeq r9, r6, r0, ror #30 │ │ │ │ │ │ │ │ 0038c58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -331932,20 +331932,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38c5fc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq ip, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38c7ec │ │ │ │ ldr r5, [pc, #468] @ 38c7f0 │ │ │ │ @@ -331956,23 +331956,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38c6d8 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38c768 │ │ │ │ @@ -331985,15 +331985,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332027,29 +332027,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 38c6bc │ │ │ │ ldr r3, [pc, #156] @ 38c80c │ │ │ │ ldr lr, [pc, #156] @ 38c810 │ │ │ │ ldr r1, [pc, #156] @ 38c814 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332060,30 +332060,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 38c6bc │ │ │ │ - @ instruction: 0x00668998 │ │ │ │ - strheq r8, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - ldrsbeq r4, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r9, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r9, r6, r0, ror lr │ │ │ │ - ldrheq r4, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r9, r6, ip, lsl lr │ │ │ │ - rsbeq r9, r6, r4, asr #27 │ │ │ │ - rsbseq r4, sl, ip, lsl #7 │ │ │ │ - strheq r9, [r6], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r9, r6, r8, lsl #27 │ │ │ │ - rsbseq r4, sl, r8, lsr r3 │ │ │ │ + rsbeq r8, r6, r8, lsr #19 │ │ │ │ + rsbeq r8, r6, r0, asr #19 │ │ │ │ + rsbseq r4, sl, ip, ror #9 │ │ │ │ + rsbeq r9, r6, r8, ror #29 │ │ │ │ + rsbeq r9, r6, r0, lsl #29 │ │ │ │ + rsbseq r4, sl, ip, asr #7 │ │ │ │ + rsbeq r9, r6, ip, lsr #28 │ │ │ │ + ldrdeq r9, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + @ instruction: 0x007a439c │ │ │ │ + rsbeq r9, r6, r0, asr #27 │ │ │ │ @ instruction: 0x00669d98 │ │ │ │ - rsbeq r9, r6, r0, asr #26 │ │ │ │ + rsbseq r4, sl, r8, asr #6 │ │ │ │ + rsbeq r9, r6, r8, lsr #27 │ │ │ │ + rsbeq r9, r6, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38c8a8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -332094,32 +332094,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38c8b4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 756174 │ │ │ │ + bl 75617c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 756e64 │ │ │ │ + bl 756e6c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq r9, r6, r4, lsr sp │ │ │ │ - ldrheq sl, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r9, r6, r4, asr #26 │ │ │ │ + rsbseq sl, r5, ip, asr #19 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38c960 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -332128,25 +332128,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38c964 │ │ │ │ ldr r1, [pc, #128] @ 38c968 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #108] @ 38c96c │ │ │ │ ldr r1, [pc, #108] @ 38c970 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #76] @ 38c974 │ │ │ │ ldr ip, [pc, #76] @ 38c978 │ │ │ │ ldr r3, [pc, #76] @ 38c97c │ │ │ │ ldr r1, [pc, #76] @ 38c980 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -332154,23 +332154,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq r4, sl, r4, lsr r2 │ │ │ │ - rsbeq fp, r4, r0, asr fp │ │ │ │ - ldrdeq r9, [lr], #-8 @ │ │ │ │ - strheq r8, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r6, ip, asr #13 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq r4, sl, r4, asr #4 │ │ │ │ + rsbeq fp, r4, r0, ror #22 │ │ │ │ + rsbeq r9, lr, r8, ror #1 │ │ │ │ + rsbeq r8, r6, r4, asr #13 │ │ │ │ + ldrdeq r8, [r6], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - ldrheq ip, [r0], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r9, r6, ip, asr ip │ │ │ │ + rsbseq ip, r0, r4, asr #11 │ │ │ │ + rsbeq r9, r6, ip, ror #24 │ │ │ │ ldrdeq ip, [pc], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38c9e4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -332180,40 +332180,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 979404 │ │ │ │ - rsbseq r4, sl, r8, asr r1 │ │ │ │ - rsbeq r8, r6, r4, lsr #12 │ │ │ │ - rsbeq r8, r6, r4, lsl #12 │ │ │ │ + b 97940c │ │ │ │ + rsbseq r4, sl, r8, ror #2 │ │ │ │ + rsbeq r8, r6, r4, lsr r6 │ │ │ │ + rsbeq r8, r6, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38ca6c │ │ │ │ ldr r2, [pc, #100] @ 38ca70 │ │ │ │ ldr r1, [pc, #100] @ 38ca74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [pc, #68] @ 38ca78 │ │ │ │ ldr r1, [pc, #68] @ 38ca7c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -332221,21 +332221,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - ldrsheq r4, [sl], #-8 @ │ │ │ │ - rsbeq fp, r4, r8, lsl sl │ │ │ │ - rsbeq r8, lr, r4, lsr #31 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq r4, sl, r8, lsl #2 │ │ │ │ + rsbeq fp, r4, r8, lsr #20 │ │ │ │ + strheq r8, [lr], #-244 @ 0xffffff0c @ │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq ip, pc, r0, ror #29 │ │ │ │ - rsbeq r8, r6, ip, asr #10 │ │ │ │ + rsbeq r8, r6, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38cb30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332243,25 +332243,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38cb34 │ │ │ │ ldr r1, [pc, #132] @ 38cb38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #112] @ 38cb3c │ │ │ │ ldr r1, [pc, #112] @ 38cb40 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #80] @ 38cb44 │ │ │ │ ldr r1, [pc, #80] @ 38cb48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38cb4c │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -332270,24 +332270,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38cb50 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq r4, sl, r8, rrx │ │ │ │ - rsbeq fp, r4, r4, lsl #19 │ │ │ │ - rsbeq r8, lr, ip, lsl #30 │ │ │ │ - rsbeq r8, r6, r8, ror #9 │ │ │ │ - rsbeq r8, r6, r0, lsl #10 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq r4, sl, r8, ror r0 │ │ │ │ + @ instruction: 0x0064b994 │ │ │ │ + rsbeq r8, lr, ip, lsl pc │ │ │ │ + strdeq r8, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r8, r6, r0, lsl r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq ip, pc, ip, lsl lr @ │ │ │ │ - rsbseq ip, r0, r8, ror #7 │ │ │ │ - @ instruction: 0x00669a90 │ │ │ │ + ldrsheq ip, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, r6, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38cc88 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -332303,24 +332303,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979404 │ │ │ │ + bl 97940c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38cc20 │ │ │ │ ldr r2, [pc, #180] @ 38cc9c │ │ │ │ ldr r3, [pc, #164] @ 38cc90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -332338,15 +332338,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 536098 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38cc44 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 38cbe0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38cc38 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332357,22 +332357,22 @@ │ │ │ │ bl 536298 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38cc38 │ │ │ │ ldr r2, [pc, #36] @ 38cca4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 38cc68 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x007a3f98 │ │ │ │ + rsbseq r3, sl, r8, lsr #31 │ │ │ │ umullseq sp, r1, r8, pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, r6, r0, asr #8 │ │ │ │ - rsbeq r8, r6, r0, lsr #8 │ │ │ │ + rsbeq r8, r6, r0, asr r4 │ │ │ │ + rsbeq r8, r6, r0, lsr r4 │ │ │ │ addseq sp, r1, ip, lsr #30 │ │ │ │ + rsbeq r9, r6, r8, ror #18 │ │ │ │ rsbeq r9, r6, r8, asr r9 │ │ │ │ - rsbeq r9, r6, r8, asr #18 │ │ │ │ │ │ │ │ 0038cca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -332438,33 +332438,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9ad8e0 │ │ │ │ + bl 9ad8e8 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80fd20 │ │ │ │ + bl 80fd28 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 810b20 │ │ │ │ + bl 810b28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ccdc │ │ │ │ ldr r3, [pc, #396] @ 38cfac │ │ │ │ ldr r1, [pc, #396] @ 38cfb0 │ │ │ │ ldr r0, [pc, #396] @ 38cfb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -332514,15 +332514,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332533,15 +332533,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332557,85 +332557,85 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38ce80 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 24b000 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38ce74 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbseq r3, sl, r8, asr sp │ │ │ │ - rsbeq r9, r6, r4, lsr #16 │ │ │ │ - rsbeq r9, r6, r0, ror #14 │ │ │ │ - rsbseq r3, sl, r0, ror #25 │ │ │ │ - rsbeq r9, r6, r8, ror #13 │ │ │ │ - rsbeq r4, r5, r0, lsr #30 │ │ │ │ - rsbeq r9, r6, r0, lsr r7 │ │ │ │ - rsbeq r9, r6, ip, lsl #14 │ │ │ │ - rsbseq r3, sl, r8, lsr #24 │ │ │ │ - rsbeq r9, r6, r8, lsl #14 │ │ │ │ - rsbeq r9, r6, r0, lsr r6 │ │ │ │ - ldrsbeq r3, [sl], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r9, r6, r4, ror #13 │ │ │ │ - rsbeq r9, r6, r4, ror #11 │ │ │ │ - rsbeq r9, r6, r4, asr r6 │ │ │ │ - rsbeq r9, r6, r0, asr r6 │ │ │ │ + rsbseq r3, sl, r8, ror #26 │ │ │ │ + rsbeq r9, r6, r4, lsr r8 │ │ │ │ + rsbeq r9, r6, r0, ror r7 │ │ │ │ + ldrsheq r3, [sl], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq r9, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r4, r5, r0, lsr pc │ │ │ │ + rsbeq r9, r6, r0, asr #14 │ │ │ │ + rsbeq r9, r6, ip, lsl r7 │ │ │ │ + rsbseq r3, sl, r8, lsr ip │ │ │ │ + rsbeq r9, r6, r8, lsl r7 │ │ │ │ + rsbeq r9, r6, r0, asr #12 │ │ │ │ + rsbseq r3, sl, ip, ror #23 │ │ │ │ + strdeq r9, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq r9, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r9, r6, r4, ror #12 │ │ │ │ + rsbeq r9, r6, r0, ror #12 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38cca8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38cca8 │ │ │ │ ldr r0, [pc, #4] @ 38d004 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r3, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38d0a8 │ │ │ │ ldr r2, [pc, #136] @ 38d0ac │ │ │ │ ldr r1, [pc, #136] @ 38d0b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #108] @ 38d0b4 │ │ │ │ ldr r3, [pc, #108] @ 38d0b8 │ │ │ │ ldr r1, [pc, #108] @ 38d0bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r1, [pc, #80] @ 38d0c0 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, sl, r8, asr fp │ │ │ │ - rsbeq fp, r4, r4, lsl #8 │ │ │ │ - @ instruction: 0x006e8990 │ │ │ │ + rsbseq r3, sl, r8, ror #22 │ │ │ │ + rsbeq fp, r4, r4, lsl r4 │ │ │ │ + rsbeq r8, lr, r0, lsr #19 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strheq r9, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r9, r6, r8, asr #11 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ addeq sp, pc, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 38d1d8 │ │ │ │ @@ -332645,25 +332645,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 38d1dc │ │ │ │ ldr r1, [pc, #236] @ 38d1e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #216] @ 38d1e4 │ │ │ │ ldr r1, [pc, #216] @ 38d1e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #172] @ 38d1ec │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r7, r0, #104 @ 0x68 │ │ │ │ @@ -332684,37 +332684,37 @@ │ │ │ │ ldr r2, [pc, #104] @ 38d1f0 │ │ │ │ ldr r1, [pc, #104] @ 38d1f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #80] @ 38d1f8 │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ bl 5873ec │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 388e10 │ │ │ │ - rsbseq r3, sl, r4, lsr #21 │ │ │ │ - rsbeq r8, r5, ip, asr #5 │ │ │ │ - rsbeq r8, r5, ip, ror #4 │ │ │ │ - rsbeq r9, r6, r8, asr #10 │ │ │ │ - rsbeq r9, r6, ip, asr r5 │ │ │ │ + ldrheq r3, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r8, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r8, r5, ip, ror r2 │ │ │ │ + rsbeq r9, r6, r8, asr r5 │ │ │ │ + rsbeq r9, r6, ip, ror #10 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbeq r9, r6, ip, ror #9 │ │ │ │ - strdeq r9, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + strdeq r9, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, r6, r4, lsl #10 │ │ │ │ addeq fp, r3, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d248 │ │ │ │ ldr r2, [pc, #52] @ 38d24c │ │ │ │ @@ -332722,22 +332722,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388910 │ │ │ │ - rsbseq r3, sl, r8, ror #18 │ │ │ │ - rsbeq r9, r6, r0, lsr r4 │ │ │ │ - rsbeq r9, r6, r4, asr #8 │ │ │ │ + rsbseq r3, sl, r8, ror r9 │ │ │ │ + rsbeq r9, r6, r0, asr #8 │ │ │ │ + rsbeq r9, r6, r4, asr r4 │ │ │ │ │ │ │ │ 0038d254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ 38d390 │ │ │ │ @@ -332758,44 +332758,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr fp, [pc, #236] @ 38d3a0 │ │ │ │ add r4, r4, #28 │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #220] @ 38d3a4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #204] @ 38d3a8 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #188] @ 38d3ac │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [pc, #172] @ 38d3b0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5548 │ │ │ │ ldr r2, [pc, #148] @ 38d3b4 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38d354 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ @@ -332811,24 +332811,24 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r9, r6, r0, lsl #8 │ │ │ │ - ldrsheq r3, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x0064b198 │ │ │ │ - rsbeq r8, lr, r4, lsr #14 │ │ │ │ + rsbeq r9, r6, r0, lsl r4 │ │ │ │ + rsbseq r3, sl, r0, lsl #18 │ │ │ │ + rsbeq fp, r4, r8, lsr #3 │ │ │ │ + rsbeq r8, lr, r4, lsr r7 │ │ │ │ addseq sp, r1, r0, ror #16 │ │ │ │ - rsbeq r8, r5, r8, lsr #1 │ │ │ │ - strheq r9, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r9, r6, r4, asr #10 │ │ │ │ + strheq r8, [r5], #-8 @ │ │ │ │ + rsbeq r9, r6, r4, asr #7 │ │ │ │ + rsbeq r9, r6, r4, asr r5 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r9, r6, r0, lsr r3 │ │ │ │ + rsbeq r9, r6, r0, asr #6 │ │ │ │ │ │ │ │ 0038d3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ 38d48c │ │ │ │ @@ -332877,15 +332877,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq sp, r1, r8, lsr r7 │ │ │ │ - rsbeq r9, r6, r8, lsl r2 │ │ │ │ + rsbeq r9, r6, r8, lsr #4 │ │ │ │ andeq r3, r0, r4, lsr r9 │ │ │ │ @ instruction: 0x00003fb8 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -332900,15 +332900,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r3, #672] @ 0x2a0 │ │ │ │ - b 8121e4 │ │ │ │ + b 8121ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r8, [pc, #680] @ 38d7b4 │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -332946,15 +332946,15 @@ │ │ │ │ lsl r1, r1, #9 │ │ │ │ adds sl, sl, lr │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ mov r0, r6 │ │ │ │ adc r6, r1, lr, asr #31 │ │ │ │ ldr r1, [pc, #540] @ 38d7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #528] @ 38d7c4 │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ asr r2, r2, #12 │ │ │ │ @@ -333028,17 +333028,17 @@ │ │ │ │ bl 388f8c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d69c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ b 38d69c │ │ │ │ ldr ip, [pc, #200] @ 38d7cc │ │ │ │ ldr r2, [r7, r9] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, fp │ │ │ │ ldr r4, [r2, #1916] @ 0x77c │ │ │ │ @@ -333054,17 +333054,17 @@ │ │ │ │ bl 53ccb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 386d78 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d69c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c8c │ │ │ │ + bl 808c94 │ │ │ │ b 38d69c │ │ │ │ ldr r3, [r7, r9] │ │ │ │ ldr ip, [pc, #96] @ 38d7d0 │ │ │ │ ldr r7, [r3, #1916] @ 0x77c │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [pc, #88] @ 38d7d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333079,25 +333079,25 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ bl 53ccf0 │ │ │ │ str r0, [r7, #24] │ │ │ │ b 38d674 │ │ │ │ bl 24ac64 │ │ │ │ @ instruction: 0x0091d5f8 │ │ │ │ - ldrheq r3, [sl], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, r4, r0, asr #29 │ │ │ │ - rsbeq r8, lr, r4, lsr #8 │ │ │ │ + rsbseq r3, sl, r4, asr #13 │ │ │ │ + ldrdeq sl, [r4], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, lr, r4, lsr r4 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r4, r0, ip, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 38d7e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq fp, [r3], r8 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r1, #700] @ 0x2bc │ │ │ │ ldrne r3, [r1, #652] @ 0x28c │ │ │ │ ldreq r3, [r1, #692] @ 0x2b4 │ │ │ │ @@ -333117,27 +333117,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 38d8cc │ │ │ │ ldr r1, [pc, #112] @ 38d8d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r1, [pc, #92] @ 38d8d4 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r2, [pc, #76] @ 38d8d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -333145,17 +333145,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r3, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq sl, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r8, lr, ip, ror r1 │ │ │ │ + rsbseq r3, sl, r0, lsl #8 │ │ │ │ + rsbeq sl, r4, r0, lsl #24 │ │ │ │ + rsbeq r8, lr, ip, lsl #3 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ addeq ip, pc, r8, lsl sl @ │ │ │ │ addeq fp, r3, r8, asr #18 │ │ │ │ lsr r1, r2, #4 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ ldr r3, [pc, #264] @ 38d9f4 │ │ │ │ @@ -333222,15 +333222,15 @@ │ │ │ │ bxne lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 38394c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 382a30 │ │ │ │ - ldrsbeq r3, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r3, sl, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #4 │ │ │ │ ldr r2, [pc, #204] @ 38dae0 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ @@ -333281,51 +333281,51 @@ │ │ │ │ bl 383bc4 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ b 38da4c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ bl 383bc4 │ │ │ │ b 38da4c │ │ │ │ - ldrsbeq r3, [sl], #-29 @ 0xffffffe3 @ │ │ │ │ + rsbseq r3, sl, sp, ror #3 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, #-2147483648 @ 0x80000000 │ │ │ │ subs r1, r2, #0 │ │ │ │ lsr ip, ip, r3 │ │ │ │ ldr r2, [r0, #3000] @ 0xbb8 │ │ │ │ orrne r2, r2, ip │ │ │ │ biceq r2, r2, ip │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #3000] @ 0xbb8 │ │ │ │ beq 38db14 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38db68 │ │ │ │ ldr r2, [pc, #52] @ 38db6c │ │ │ │ ldr r1, [pc, #52] @ 38db70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388910 │ │ │ │ - rsbseq r3, sl, ip, ror #1 │ │ │ │ - rsbeq r8, r6, ip, asr fp │ │ │ │ - rsbeq r8, r6, r8, ror fp │ │ │ │ + ldrsheq r3, [sl], #-12 @ │ │ │ │ + rsbeq r8, r6, ip, ror #22 │ │ │ │ + rsbeq r8, r6, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 38dc08 │ │ │ │ ldr r2, [pc, #124] @ 38dc0c │ │ │ │ ldr r1, [pc, #124] @ 38dc10 │ │ │ │ @@ -333333,15 +333333,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32458c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 388e74 │ │ │ │ @@ -333355,17 +333355,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007a3094 │ │ │ │ - rsbeq r8, r6, r4, lsl #22 │ │ │ │ - rsbeq r8, r6, r8, lsl fp │ │ │ │ + rsbseq r3, sl, r4, lsr #1 │ │ │ │ + rsbeq r8, r6, r4, lsl fp │ │ │ │ + rsbeq r8, r6, r8, lsr #22 │ │ │ │ strdeq fp, [r3], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #384] @ 38ddb0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -333374,15 +333374,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #368] @ 38ddb4 │ │ │ │ ldr r1, [pc, #368] @ 38ddb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #348] @ 38ddbc │ │ │ │ ldr r1, [pc, #348] @ 38ddc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ ldr sl, [pc, #336] @ 38ddc4 │ │ │ │ ldr r9, [pc, #336] @ 38ddc8 │ │ │ │ @@ -333391,24 +333391,24 @@ │ │ │ │ mov fp, #0 │ │ │ │ ldr r8, [pc, #324] @ 38ddcc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #264] @ 38ddd0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 381e94 │ │ │ │ @@ -333419,15 +333419,15 @@ │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 339070 │ │ │ │ add r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 338f70 │ │ │ │ @@ -333435,15 +333435,15 @@ │ │ │ │ add r1, r4, #764 @ 0x2fc │ │ │ │ bl 338f70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #136] @ 38dddc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 324380 │ │ │ │ ldr r0, [pc, #124] @ 38dde0 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #120] @ 38dde4 │ │ │ │ @@ -333452,38 +333452,38 @@ │ │ │ │ add r3, r4, #2976 @ 0xba0 │ │ │ │ ldr ip, [r8, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7580a0 │ │ │ │ + bl 7580a8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrsheq r2, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, r5, r4, asr r3 │ │ │ │ + rsbseq r3, sl, r4 │ │ │ │ rsbeq fp, r5, r4, ror #6 │ │ │ │ - rsbeq r8, r6, r0, asr #20 │ │ │ │ - rsbeq r8, r6, ip, asr sl │ │ │ │ - rsbeq sl, r4, r0, asr #15 │ │ │ │ - rsbeq r7, lr, ip, asr #26 │ │ │ │ + rsbeq fp, r5, r4, ror r3 │ │ │ │ + rsbeq r8, r6, r0, asr sl │ │ │ │ + rsbeq r8, r6, ip, ror #20 │ │ │ │ + ldrdeq sl, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r7, lr, ip, asr sp │ │ │ │ umullseq ip, r1, r0, lr │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ strdeq fp, [r3], r0 │ │ │ │ - rsbeq r8, r6, r4, ror #19 │ │ │ │ + strdeq r8, [r6], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r4, r0, r8, lsl #31 │ │ │ │ - rsbeq r8, r6, r0, ror #18 │ │ │ │ - rsbeq r8, r6, r0, ror #18 │ │ │ │ + rsbeq r8, r6, r0, ror r9 │ │ │ │ + rsbeq r8, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r7, [pc, #648] @ 38e090 │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -333522,15 +333522,15 @@ │ │ │ │ ldr r2, [pc, #520] @ 38e098 │ │ │ │ ldr r1, [pc, #520] @ 38e09c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #492] @ 38e0a0 │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ add fp, r4, #792 @ 0x318 │ │ │ │ @@ -333582,34 +333582,34 @@ │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53ccb8 │ │ │ │ mov r0, r4 │ │ │ │ bl 38956c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c84 │ │ │ │ + bl 808c8c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 386ce4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53ccb8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 38c01c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808c8c │ │ │ │ + bl 808c94 │ │ │ │ b 38dfa0 │ │ │ │ cmp r8, r3 │ │ │ │ movge r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov fp, #1 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ @@ -333621,15 +333621,15 @@ │ │ │ │ ldr r3, [r4, #840] @ 0x348 │ │ │ │ str r8, [r4, #784] @ 0x310 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ stm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr ip, [pc, #100] @ 38e0a0 │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r7, ip] │ │ │ │ @@ -333639,24 +333639,24 @@ │ │ │ │ str fp, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r5, #16] │ │ │ │ bl 38956c │ │ │ │ strb r9, [r6, #2992] @ 0xbb0 │ │ │ │ b 38df90 │ │ │ │ @ instruction: 0x0091ccfc │ │ │ │ - @ instruction: 0x007a2d94 │ │ │ │ - rsbeq sl, r4, r0, lsr #11 │ │ │ │ - rsbeq r7, lr, ip, lsr #22 │ │ │ │ + rsbseq r2, sl, r4, lsr #27 │ │ │ │ + strheq sl, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r7, lr, ip, lsr fp │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -333672,37 +333672,37 @@ │ │ │ │ beq 38e13c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38e12c │ │ │ │ cmp r3, #1 │ │ │ │ bne 38e118 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38d4f0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ mov r3, #1 │ │ │ │ b 38e104 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 81419c │ │ │ │ + bl 8141a4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r6, [sp] │ │ │ │ - bl 808a68 │ │ │ │ + bl 808a70 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38ddec │ │ │ │ │ │ │ │ 0038e16c : │ │ │ │ @@ -333742,15 +333742,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #2988] @ 0xbac │ │ │ │ ldr r6, [r0, #756] @ 0x2f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 32458c │ │ │ │ ldr ip, [pc, #76] @ 38e264 │ │ │ │ ldr r3, [pc, #76] @ 38e268 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ @@ -333763,17 +333763,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, sl, r0, asr #20 │ │ │ │ - rsbeq sl, r4, r8, asr #4 │ │ │ │ - ldrdeq r7, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, sl, r0, asr sl │ │ │ │ + rsbeq sl, r4, r8, asr r2 │ │ │ │ + rsbeq r7, lr, r0, ror #15 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -333900,40 +333900,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38e4dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38e3c8 │ │ │ │ ldr r0, [pc, #56] @ 38e4e0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38e3c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r0, lsr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r1, ip, ror r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r1, r8, lsr #14 │ │ │ │ andeq r1, r0, ip, ror #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r6, r0, ror r2 │ │ │ │ - rsbeq r8, r6, ip, lsl #5 │ │ │ │ + rsbeq r8, r6, r0, lsl #5 │ │ │ │ + @ instruction: 0x0066829c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #296] @ 38e624 │ │ │ │ ldr ip, [pc, #296] @ 38e628 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -333991,39 +333991,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38e644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38e54c │ │ │ │ ldr r0, [pc, #52] @ 38e648 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38e54c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r8, lsl r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0091c5f8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r1, r0, asr #11 │ │ │ │ andeq r5, r0, r8, lsr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r6, r8, asr r1 │ │ │ │ - rsbeq r8, r6, r4, ror r1 │ │ │ │ + rsbeq r8, r6, r8, ror #2 │ │ │ │ + rsbeq r8, r6, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #304] @ 38e794 │ │ │ │ ldr r1, [pc, #304] @ 38e798 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -334085,40 +334085,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38e69c │ │ │ │ ldr r0, [pc, #48] @ 38e7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38e69c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0091c4b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq ip, r1, r0, r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r1, r4, asr #8 │ │ │ │ andeq r4, r0, ip, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r6, r8, lsr r0 │ │ │ │ - rsbeq r8, r6, r4, asr #32 │ │ │ │ + rsbeq r8, r6, r8, asr #32 │ │ │ │ + rsbeq r8, r6, r4, asr r0 │ │ │ │ ldr r0, [pc, #4] @ 38e7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ ldrdeq sl, [r3], r4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #1 │ │ │ │ mov r1, r2 │ │ │ │ beq 38e810 │ │ │ │ @@ -334187,15 +334187,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r0 │ │ │ │ subs r1, r2, #0 │ │ │ │ ldrbne r2, [r3, #29] │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ orrne r2, r2, #4 │ │ │ │ strbne r2, [r3, #29] │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ orrne r3, r3, #1 │ │ │ │ andeq r3, r3, #254 @ 0xfe │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strb r3, [r0, #29] │ │ │ │ @@ -334256,38 +334256,38 @@ │ │ │ │ ldr r1, [pc, #100] @ 38ea5c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #72] @ 38ea60 │ │ │ │ ldr r1, [pc, #72] @ 38ea64 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #44] @ 38ea68 │ │ │ │ add r1, r5, #6592 @ 0x19c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #2 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3243c8 │ │ │ │ - rsbseq r2, sl, ip, ror #4 │ │ │ │ - rsbeq r7, r6, r0, lsl lr │ │ │ │ - rsbeq r7, r6, r4, lsr #28 │ │ │ │ - rsbeq r9, r4, r8, lsl sl │ │ │ │ - rsbeq r6, lr, r4, lsr #31 │ │ │ │ - strdeq r7, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r2, sl, ip, ror r2 │ │ │ │ + rsbeq r7, r6, r0, lsr #28 │ │ │ │ + rsbeq r7, r6, r4, lsr lr │ │ │ │ + rsbeq r9, r4, r8, lsr #20 │ │ │ │ + strheq r6, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r7, r6, r4, lsl #28 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r1, #0 │ │ │ │ tst r3, #1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ @@ -334336,15 +334336,15 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #556] @ 38ed84 │ │ │ │ ldr r1, [pc, #556] @ 38ed88 │ │ │ │ ldr ip, [r9, #652] @ 0x28c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -334354,15 +334354,15 @@ │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ lsr r4, ip, #3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ add r4, r4, #1 │ │ │ │ add r8, sp, #52 @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r7, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 53cba8 │ │ │ │ add lr, r9, #816 @ 0x330 │ │ │ │ @@ -334387,30 +334387,30 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ strb r9, [sp, #80] @ 0x50 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r4, [pc, #300] @ 38ed8c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ and r4, r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #65536 @ 0x10000 │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -334475,19 +334475,19 @@ │ │ │ │ cmp r4, #0 │ │ │ │ ble 38ed5c │ │ │ │ b 38ec9c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24b88c │ │ │ │ addseq ip, r1, r4, lsr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, sl, ip, lsr r1 │ │ │ │ - rsbeq r6, r5, ip, lsl #2 │ │ │ │ - rsbeq pc, r4, r0, lsr r5 @ │ │ │ │ - ldrdeq r9, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r6, lr, ip, asr lr │ │ │ │ + rsbseq r2, sl, ip, asr #2 │ │ │ │ + rsbeq r6, r5, ip, lsl r1 │ │ │ │ + rsbeq pc, r4, r0, asr #10 │ │ │ │ + rsbeq r9, r4, r0, ror #17 │ │ │ │ + rsbeq r6, lr, ip, ror #28 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ addseq fp, r1, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ @@ -334515,15 +334515,15 @@ │ │ │ │ ldr r2, [pc, #744] @ 38f0ec │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [fp, #420] @ 0x1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #700] @ 0x2bc │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -334561,30 +334561,30 @@ │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [fp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [fp, #48] @ 0x30 │ │ │ │ ldr r3, [fp, #52] @ 0x34 │ │ │ │ sub r3, r3, r8 │ │ │ │ str r3, [fp, #52] @ 0x34 │ │ │ │ @@ -334605,15 +334605,15 @@ │ │ │ │ str r5, [sl] │ │ │ │ strb r9, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ add r6, sp, #92 @ 0x5c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -334622,15 +334622,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r5, sp, #100 @ 0x64 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [fp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #284] @ 38f0f0 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [fp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ands r2, r3, r2 │ │ │ │ @@ -334677,15 +334677,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ strb r2, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ asr r1, r4, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, #0 │ │ │ │ @@ -334694,17 +334694,17 @@ │ │ │ │ b 38eef8 │ │ │ │ mov r0, #1 │ │ │ │ b 38f044 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24b88c │ │ │ │ addseq fp, r1, r8, asr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, sl, ip, ror #28 │ │ │ │ - rsbeq pc, r4, ip, ror #4 │ │ │ │ - rsbeq r5, r5, r4, lsr lr │ │ │ │ + rsbseq r1, sl, ip, ror lr │ │ │ │ + rsbeq pc, r4, ip, ror r2 @ │ │ │ │ + rsbeq r5, r5, r4, asr #28 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ addseq fp, r1, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ @@ -334750,15 +334750,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrb r1, [r2, #44] @ 0x2c │ │ │ │ str r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b 38f154 │ │ │ │ bl 24b88c │ │ │ │ - ldrheq r1, [sl], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r1, sl, r0, asr #21 │ │ │ │ │ │ │ │ 0038f1c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #656] @ 38f470 │ │ │ │ @@ -334768,15 +334768,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #620] @ 38f47c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq 38f2ec │ │ │ │ @@ -334794,46 +334794,46 @@ │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f278 │ │ │ │ add r5, r4, #3680 @ 0xe60 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702cb4 │ │ │ │ + bl 702cbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b00 │ │ │ │ + bl 702b08 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f298 │ │ │ │ add r5, r4, #3728 @ 0xe90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702cb4 │ │ │ │ + bl 702cbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b00 │ │ │ │ + bl 702b08 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1624] @ 0x658 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f2c0 │ │ │ │ add r5, r4, #5696 @ 0x1640 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702cb4 │ │ │ │ + bl 702cbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 702b00 │ │ │ │ + bl 702b08 │ │ │ │ ldr r3, [r7, #1660] @ 0x67c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f22c │ │ │ │ add r4, r4, #5696 @ 0x1640 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702cb4 │ │ │ │ + bl 702cbc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702b00 │ │ │ │ + b 702b08 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f420 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ @@ -334855,94 +334855,94 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b2c │ │ │ │ ldr r2, [pc, #276] @ 38f488 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702b58 │ │ │ │ + b 702b60 │ │ │ │ ldr r3, [pc, #256] @ 38f48c │ │ │ │ add r8, r4, #5696 @ 0x1640 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #240] @ 38f490 │ │ │ │ add r8, r8, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b2c │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702b58 │ │ │ │ + bl 702b60 │ │ │ │ b 38f320 │ │ │ │ ldr r3, [pc, #180] @ 38f494 │ │ │ │ ldr r2, [pc, #156] @ 38f480 │ │ │ │ add r7, r4, #3728 @ 0xe90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b2c │ │ │ │ ldr r2, [pc, #132] @ 38f498 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702b58 │ │ │ │ + bl 702b60 │ │ │ │ b 38f310 │ │ │ │ ldr r3, [pc, #100] @ 38f48c │ │ │ │ add r7, r4, #3680 @ 0xe60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #96] @ 38f49c │ │ │ │ add r7, r7, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b2c │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702b58 │ │ │ │ + bl 702b60 │ │ │ │ b 38f304 │ │ │ │ - rsbseq r1, sl, r4, ror sl │ │ │ │ - rsbeq r5, r5, r4, asr sl │ │ │ │ - rsbeq lr, r4, r8, ror lr │ │ │ │ + rsbseq r1, sl, r4, lsl #21 │ │ │ │ + rsbeq r5, r5, r4, ror #20 │ │ │ │ + rsbeq lr, r4, r8, lsl #29 │ │ │ │ addseq fp, r1, r8, lsl #18 │ │ │ │ @ instruction: 0x00003fb8 │ │ │ │ - rsbeq r7, r6, r0, asr #5 │ │ │ │ + ldrdeq r7, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r6, ror r3 │ │ │ │ andeq r3, r0, r4, lsr r9 │ │ │ │ - rsbeq r7, r6, r4, ror #4 │ │ │ │ - rsbeq r7, r6, r0, lsr #4 │ │ │ │ + rsbeq r7, r6, r4, ror r2 │ │ │ │ + rsbeq r7, r6, r0, lsr r2 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - rsbeq r7, r6, r8, asr #3 │ │ │ │ + ldrdeq r7, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 0038f4a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #424] @ 38f660 │ │ │ │ @@ -335034,39 +335034,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38f680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38f4f4 │ │ │ │ ldr r0, [pc, #52] @ 38f684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38f4f4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24b88c │ │ │ │ addseq fp, r1, ip, asr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r1, ip, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0091b5b4 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r7, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r7, r6, r8, lsl r2 │ │ │ │ + rsbeq r7, r6, ip, lsl #4 │ │ │ │ + rsbeq r7, r6, r8, lsr #4 │ │ │ │ │ │ │ │ 0038f688 : │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ bic r3, r2, r3 │ │ │ │ and r1, r1, #96 @ 0x60 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -335098,15 +335098,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ @@ -335143,19 +335143,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, sl, r0, lsl #11 │ │ │ │ + @ instruction: 0x007a1590 │ │ │ │ addseq fp, r1, r8, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r7, r6, r4, lsl r1 │ │ │ │ - rsbeq r7, r6, r8, lsr #2 │ │ │ │ + rsbeq r7, r6, r4, lsr #2 │ │ │ │ + rsbeq r7, r6, r8, lsr r1 │ │ │ │ addseq fp, r1, r8, lsl #7 │ │ │ │ │ │ │ │ 0038f7e0 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335173,30 +335173,30 @@ │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #64] @ 38f868 │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r1, #400] @ 0x190 │ │ │ │ mov r4, r1 │ │ │ │ - bl 750534 │ │ │ │ + bl 75053c │ │ │ │ str r0, [r5, #1924] @ 0x784 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ str r6, [r4, #420] @ 0x1a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r9, r3, r8, lsl #21 │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ ldr r0, [pc, #4] @ 38f878 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ @ instruction: 0x00839bbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #796] @ 38fbb0 │ │ │ │ ldr r2, [pc, #796] @ 38fbb4 │ │ │ │ @@ -335204,39 +335204,39 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #764] @ 38fbbc │ │ │ │ ldr r1, [pc, #764] @ 38fbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #724] @ 38fbc4 │ │ │ │ ldr r1, [pc, #724] @ 38fbc8 │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, #1 │ │ │ │ add r7, r6, #7488 @ 0x1d40 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ 38fbcc │ │ │ │ ldr r3, [pc, #680] @ 38fbd0 │ │ │ │ strb r5, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -335246,15 +335246,15 @@ │ │ │ │ add r7, r7, r0 │ │ │ │ strb r0, [r1, #12] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b210 │ │ │ │ @@ -335267,15 +335267,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b210 │ │ │ │ @@ -335286,15 +335286,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b210 │ │ │ │ @@ -335305,15 +335305,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b210 │ │ │ │ @@ -335322,15 +335322,15 @@ │ │ │ │ mov r8, #200 @ 0xc8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b210 │ │ │ │ @@ -335341,15 +335341,15 @@ │ │ │ │ ldr r2, [pc, #288] @ 38fbe4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #4 │ │ │ │ bl 43feb0 │ │ │ │ ldr r1, [pc, #240] @ 38fbe8 │ │ │ │ add r4, sl, #1744 @ 0x6d0 │ │ │ │ @@ -335395,28 +335395,28 @@ │ │ │ │ mov r2, sl │ │ │ │ add r1, r1, #8 │ │ │ │ bl 38f7e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388e10 │ │ │ │ - ldrheq r1, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r7, r6, r8, asr #1 │ │ │ │ + rsbseq r1, sl, r0, asr #9 │ │ │ │ ldrdeq r7, [r6], #-8 @ │ │ │ │ - rsbeq r6, r6, r0, asr pc │ │ │ │ - rsbeq r6, r6, r4, ror #30 │ │ │ │ - rsbeq r8, r4, ip, lsr fp │ │ │ │ - rsbeq r6, lr, r4, asr #1 │ │ │ │ + rsbeq r7, r6, r8, ror #1 │ │ │ │ + rsbeq r6, r6, r0, ror #30 │ │ │ │ + rsbeq r6, r6, r4, ror pc │ │ │ │ + rsbeq r8, r4, ip, asr #22 │ │ │ │ + ldrdeq r6, [lr], #-4 @ │ │ │ │ strdeq r9, [r3], ip │ │ │ │ - rsbeq r7, r6, ip, asr r0 │ │ │ │ - strdeq r6, [r6], #-248 @ 0xffffff08 @ │ │ │ │ - strheq r6, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r6, r6, r0, lsl #31 │ │ │ │ - rsbeq r6, r6, r4, asr #30 │ │ │ │ - rsbeq r6, r6, ip, lsl #30 │ │ │ │ + rsbeq r7, r6, ip, rrx │ │ │ │ + rsbeq r7, r6, r8 │ │ │ │ + rsbeq r6, r6, ip, asr #31 │ │ │ │ + @ instruction: 0x00666f90 │ │ │ │ + rsbeq r6, r6, r4, asr pc │ │ │ │ + rsbeq r6, r6, ip, lsl pc │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335544,26 +335544,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 39008c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38fd2c │ │ │ │ sub r3, r4, #224 @ 0xe0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 38feec │ │ │ │ sub r3, r4, #256 @ 0x100 │ │ │ │ orrs r3, r3, r5 │ │ │ │ addeq r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -335693,32 +335693,32 @@ │ │ │ │ b 38fec0 │ │ │ │ ldr r0, [pc, #84] @ 39009c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 38fd2c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0091aefc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r1, ip, ror #29 │ │ │ │ - rsbseq r1, sl, r4, asr #32 │ │ │ │ + rsbseq r1, sl, r4, asr r0 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r1, r0, ror #27 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r6, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, r6, ip, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - ldrdeq r6, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r6, r6, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #372] @ 39022c │ │ │ │ ldr r3, [pc, #372] @ 390230 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335759,15 +335759,15 @@ │ │ │ │ add ip, ip, #28 │ │ │ │ orr r4, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #220] @ 390248 │ │ │ │ ldr r3, [pc, #192] @ 390230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ and r4, r4, #2048 @ 0x800 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -335796,41 +335796,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 390258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3900f8 │ │ │ │ ldr r0, [pc, #60] @ 39025c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3900f8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, r1, ip, asr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r1, r8, lsr sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r0, sl, ip, lsl ip │ │ │ │ - rsbeq sp, r4, ip, lsl pc │ │ │ │ - strdeq r4, [r5], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r0, sl, ip, lsr #24 │ │ │ │ + rsbeq sp, r4, ip, lsr #30 │ │ │ │ + rsbeq r4, r5, r8, lsl #22 │ │ │ │ addseq sl, r1, r8, lsr #19 │ │ │ │ andeq r2, r0, ip, asr r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r6, r8, asr r8 │ │ │ │ - rsbeq r6, r6, ip, ror r8 │ │ │ │ + rsbeq r6, r6, r8, ror #16 │ │ │ │ + rsbeq r6, r6, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1284] @ 39077c │ │ │ │ ldr r1, [pc, #1284] @ 390780 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336075,24 +336075,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3907d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3902c0 │ │ │ │ sub r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3902d8 │ │ │ │ lsl r2, r8, #20 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ lsr r2, r2, #20 │ │ │ │ @@ -336148,43 +336148,43 @@ │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 388910 │ │ │ │ ldr r0, [pc, #120] @ 3907e4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3902c0 │ │ │ │ umullseq sl, r1, ip, r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r1, ip, ror r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r1, r4, lsr r8 │ │ │ │ @ instruction: 0x0091a7b0 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r3, r0, sp, ror #29 │ │ │ │ - rsbseq r0, sl, r1, ror #17 │ │ │ │ + ldrsheq r0, [sl], #-129 @ 0xffffff7f @ │ │ │ │ addseq sl, r1, r4, lsl r7 │ │ │ │ @ instruction: 0x0091a6dc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addseq sl, r1, r0, lsr #13 │ │ │ │ addseq sl, r1, r8, ror #12 │ │ │ │ addseq sl, r1, ip, lsr #12 │ │ │ │ addseq sl, r1, r0, ror #11 │ │ │ │ umullseq sl, r1, ip, r5 │ │ │ │ addseq sl, r1, r8, ror #10 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r6, r0, asr r4 │ │ │ │ + rsbeq r6, r6, r0, ror #8 │ │ │ │ addseq sl, r1, ip, ror #8 │ │ │ │ addseq sl, r1, r8, lsr #8 │ │ │ │ addseq sl, r1, r0, ror #7 │ │ │ │ - @ instruction: 0x0066639c │ │ │ │ + rsbeq r6, r6, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3908bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336192,94 +336192,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3908c0 │ │ │ │ ldr r1, [pc, #172] @ 3908c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #152] @ 3908c8 │ │ │ │ ldr r1, [pc, #152] @ 3908cc │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r1, #260 @ 0x104 │ │ │ │ ldr r3, [pc, #116] @ 3908d0 │ │ │ │ ldr r2, [pc, #116] @ 3908d4 │ │ │ │ add r3, pc, r3 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #108] @ 3908d8 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #76] @ 3908dc │ │ │ │ orr r3, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r0, sl, ip, asr #10 │ │ │ │ - rsbeq r7, r4, r0, lsr #24 │ │ │ │ - rsbeq r5, lr, r8, lsr #3 │ │ │ │ - rsbeq r4, r5, r0, lsl r4 │ │ │ │ - rsbeq sp, r4, r8, lsr r8 │ │ │ │ + rsbseq r0, sl, ip, asr r5 │ │ │ │ + rsbeq r7, r4, r0, lsr ip │ │ │ │ + strheq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, r5, r0, lsr #8 │ │ │ │ + rsbeq sp, r4, r8, asr #16 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0x31121095 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strheq r6, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r6, r6, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 390948 │ │ │ │ ldr r2, [pc, #80] @ 39094c │ │ │ │ ldr r1, [pc, #80] @ 390950 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #52] @ 390954 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ str r6, [r5, #3568] @ 0xdf0 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 388910 │ │ │ │ add r0, r4, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #3580] @ 0xdfc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388910 │ │ │ │ - rsbseq r0, sl, ip, asr #8 │ │ │ │ - rsbeq r6, r6, r8, rrx │ │ │ │ + rsbseq r0, sl, ip, asr r4 │ │ │ │ rsbeq r6, r6, r8, ror r0 │ │ │ │ + rsbeq r6, r6, r8, lsl #1 │ │ │ │ ldrvs r0, [r5, #-0] │ │ │ │ ldr r0, [pc, #4] @ 390964 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r8, r3, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1096] @ 390dc8 │ │ │ │ ldr ip, [pc, #1096] @ 390dcc │ │ │ │ @@ -336294,29 +336294,29 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 390dd8 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #1044] @ 390ddc │ │ │ │ ldr r1, [pc, #1044] @ 390de0 │ │ │ │ add r6, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [pc, #1024] @ 390de4 │ │ │ │ mov sl, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r8, r4, #7104 @ 0x1bc0 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ @@ -336336,15 +336336,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #876] @ 390df0 │ │ │ │ ldr r2, [pc, #876] @ 390df4 │ │ │ │ @@ -336358,15 +336358,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #796] @ 390df8 │ │ │ │ mov r2, r6 │ │ │ │ @@ -336378,15 +336378,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #720] @ 390dfc │ │ │ │ mov r2, r8 │ │ │ │ @@ -336396,29 +336396,29 @@ │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #3 │ │ │ │ bl 43feb0 │ │ │ │ ldr r2, [pc, #652] @ 390e00 │ │ │ │ add r8, r4, #6656 @ 0x1a00 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ ldr r3, [pc, #620] @ 390e04 │ │ │ │ ldr fp, [pc, #620] @ 390e08 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r4, #5760 @ 0x1680 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -336429,21 +336429,21 @@ │ │ │ │ mov r2, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [pc, #528] @ 390e0c │ │ │ │ mov r0, #4 │ │ │ │ ldr ip, [r9, r3] │ │ │ │ ldr r9, [pc, #520] @ 390e10 │ │ │ │ mov r1, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ @@ -336451,56 +336451,56 @@ │ │ │ │ mov r2, ip │ │ │ │ add r0, r0, #32 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, sl │ │ │ │ str r9, [sp] │ │ │ │ str ip, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #6208 @ 0x1840 │ │ │ │ add fp, fp, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r0, r4, #6400 @ 0x1900 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #6272 @ 0x1880 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r9, r9, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ bl 43feb0 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 390e14 │ │ │ │ @@ -336553,33 +336553,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 390dc4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388e10 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, sl, ip, lsl #8 │ │ │ │ + rsbseq r0, sl, ip, lsl r4 │ │ │ │ addseq sl, r1, ip, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, r6, r0, ror #28 │ │ │ │ - rsbeq r5, r6, r4, ror lr │ │ │ │ - rsbeq r7, r4, r8, ror #20 │ │ │ │ - strdeq r4, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r5, r6, r0, ror lr │ │ │ │ + rsbeq r5, r6, r4, lsl #29 │ │ │ │ + rsbeq r7, r4, r8, ror sl │ │ │ │ + rsbeq r5, lr, r0 │ │ │ │ addseq sl, r1, r0, lsr r1 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ - rsbeq r6, r6, r4, lsl r1 │ │ │ │ - rsbeq r6, r6, r8, ror #1 │ │ │ │ + rsbeq r6, r6, r4, lsr #2 │ │ │ │ + strdeq r6, [r6], #-8 @ │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00666090 │ │ │ │ - rsbeq r6, r6, r8, asr r0 │ │ │ │ - rsbeq r6, r6, ip, lsl r0 │ │ │ │ + rsbeq r6, r6, r0, lsr #1 │ │ │ │ + rsbeq r6, r6, r8, rrx │ │ │ │ + rsbeq r6, r6, ip, lsr #32 │ │ │ │ strdeq r8, [r3], r0 │ │ │ │ - rsbeq r6, r6, r4 │ │ │ │ + rsbeq r6, r6, r4, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x00665c98 │ │ │ │ + rsbeq r5, r6, r8, lsr #25 │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ addseq r9, r1, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336655,35 +336655,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 391030 │ │ │ │ ldr r1, [pc, #224] @ 391034 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #204] @ 391038 │ │ │ │ ldr r1, [pc, #204] @ 39103c │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #184] @ 391040 │ │ │ │ ldr r8, [pc, #184] @ 391044 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #164] @ 391048 │ │ │ │ ldr r7, [pc, #164] @ 39104c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r0, [pc, #148] @ 391050 │ │ │ │ ldr r1, [pc, #148] @ 391054 │ │ │ │ ldr r2, [pc, #148] @ 391058 │ │ │ │ ldr r3, [pc, #148] @ 39105c │ │ │ │ ldr r6, [r6, r8] │ │ │ │ ldr ip, [pc, #144] @ 391060 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -336706,19 +336706,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq pc, r9, ip, asr lr @ │ │ │ │ - rsbeq r7, r4, r4, ror #9 │ │ │ │ - rsbeq r4, lr, ip, ror #20 │ │ │ │ - ldrdeq r3, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq sp, [r4], #-4 @ │ │ │ │ + rsbseq pc, r9, ip, ror #28 │ │ │ │ + strdeq r7, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, lr, ip, ror sl │ │ │ │ + rsbeq r3, r5, r4, ror #25 │ │ │ │ + rsbeq sp, r4, r4, lsl #2 │ │ │ │ addseq r9, r1, ip, lsl #23 │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ ldrbeq r1, [r1, #-262]! @ 0xfffffefa │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @@ -336817,44 +336817,44 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 391258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39110c │ │ │ │ ldr r0, [pc, #60] @ 39125c │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39110c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq r9, r1, r4, sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r1, r8, ror #20 │ │ │ │ addseq r9, r1, r8, asr sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009199f0 │ │ │ │ @ instruction: 0x009199b8 │ │ │ │ andeq r3, r0, r8, asr #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r5, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - ldrdeq r5, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, r6, r0, asr #19 │ │ │ │ + rsbeq r5, r6, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #396] @ 391404 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r6, r3 │ │ │ │ @@ -336925,51 +336925,51 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 391424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3912cc │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r5 │ │ │ │ b 391328 │ │ │ │ ldrb r7, [r0, #28] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r7 │ │ │ │ b 391328 │ │ │ │ ldr r0, [pc, #56] @ 391428 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3912cc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq r9, r1, r4, r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r1, r0, lsl #17 │ │ │ │ addseq r9, r1, r0, asr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, lsr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r6, r4, ror r8 │ │ │ │ - rsbeq r5, r6, ip, ror r8 │ │ │ │ + rsbeq r5, r6, r4, lsl #17 │ │ │ │ + rsbeq r5, r6, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ 3914ac │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -336979,69 +336979,69 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r4, #14 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, r1, lsl #3] │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ andeq r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, r1, lsl #3] │ │ │ │ add r1, r4, #1648 @ 0x670 │ │ │ │ add r1, r1, #12 │ │ │ │ ldr r0, [r6, r1, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7502f4 │ │ │ │ - rsbseq pc, r9, r8, asr #18 │ │ │ │ - rsbeq ip, r4, r8, lsl #24 │ │ │ │ - rsbeq r3, r5, r4, ror #15 │ │ │ │ + b 7502fc │ │ │ │ + rsbseq pc, r9, r8, asr r9 @ │ │ │ │ + rsbeq ip, r4, r8, lsl ip │ │ │ │ + strdeq r3, [r5], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 391540 │ │ │ │ ldr r2, [pc, #112] @ 391544 │ │ │ │ ldr r1, [pc, #112] @ 391548 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r0, #6656 @ 0x1a00 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ add r1, r4, #5824 @ 0x16c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ add r1, r4, #6400 @ 0x1900 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 70e5e4 │ │ │ │ + bl 70e5ec │ │ │ │ add r1, r4, #6272 @ 0x1880 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e5e4 │ │ │ │ - rsbseq pc, r9, r0, asr #17 │ │ │ │ - rsbeq r5, r6, r4, lsr r3 │ │ │ │ - rsbeq r5, r6, r0, asr #6 │ │ │ │ + b 70e5ec │ │ │ │ + ldrsbeq pc, [r9], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r5, r6, r4, asr #6 │ │ │ │ + rsbeq r5, r6, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #156] @ 391604 │ │ │ │ mov r5, r1 │ │ │ │ @@ -337051,15 +337051,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f514 │ │ │ │ cmp r5, #9 │ │ │ │ @@ -337080,17 +337080,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r9, r0, lsr #16 │ │ │ │ - rsbeq r5, r6, r8, lsr #5 │ │ │ │ - @ instruction: 0x00665294 │ │ │ │ + rsbseq pc, r9, r0, lsr r8 @ │ │ │ │ + strheq r5, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r5, r6, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #484] @ 39180c │ │ │ │ ldr lr, [pc, #484] @ 391810 │ │ │ │ ldr ip, [pc, #484] @ 391814 │ │ │ │ @@ -337104,26 +337104,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #432] @ 391820 │ │ │ │ ldr r1, [pc, #432] @ 391824 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, #4 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 388910 │ │ │ │ add r0, r5, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 388910 │ │ │ │ @@ -337210,21 +337210,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r4, ror #14 │ │ │ │ + rsbseq pc, r9, r4, ror r7 @ │ │ │ │ addseq r9, r1, r4, ror #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, r6, r8, asr #3 │ │ │ │ - ldrdeq r5, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq r3, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq ip, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r5, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r5, r6, ip, ror #3 │ │ │ │ + rsbeq r3, r5, r0, ror #11 │ │ │ │ + rsbeq ip, r4, r8, lsl #20 │ │ │ │ beq 5d3030 │ │ │ │ sbceq r0, r0, r8, rrx │ │ │ │ stmiage r8!, {r3, r5, r7, fp, sp, pc} │ │ │ │ streq r0, [r7, -r7, lsl #14] │ │ │ │ andeq r0, r2, r1 │ │ │ │ addseq r9, r1, r4, asr #6 │ │ │ │ mov r1, #1 │ │ │ │ @@ -337425,19 +337425,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 391b74 │ │ │ │ ldr r0, [pc, #32] @ 391b78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq pc, r9, r0, lsl r4 @ │ │ │ │ - rsbseq pc, r9, r0, lsl #6 │ │ │ │ - @ instruction: 0x0079f294 │ │ │ │ - rsbeq r5, r6, ip, asr #2 │ │ │ │ - rsbeq r5, r6, r8, asr r1 │ │ │ │ + rsbseq pc, r9, r0, lsr #8 │ │ │ │ + rsbseq pc, r9, r0, lsl r3 @ │ │ │ │ + rsbseq pc, r9, r4, lsr #5 │ │ │ │ + rsbeq r5, r6, ip, asr r1 │ │ │ │ + rsbeq r5, r6, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 391d10 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -337518,37 +337518,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 391d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 391c30 │ │ │ │ ldr r0, [pc, #48] @ 391d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 391c30 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r0, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r1, r4, lsr pc │ │ │ │ @ instruction: 0x00918edc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r4, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq r4, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r4, r6, ip, ror #31 │ │ │ │ + rsbeq r5, r6, r8 │ │ │ │ │ │ │ │ 00391d38 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -337564,51 +337564,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 391db0 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 391d94 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r3, [pc, #96] @ 391e20 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 391df0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b1f20 │ │ │ │ + b 9b1f28 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [pc, #36] @ 391e24 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 391dd8 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -337984,21 +337984,21 @@ │ │ │ │ beq 3924d0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 392534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 392274 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 392478 │ │ │ │ cmp r1, #0 │ │ │ │ blt 392310 │ │ │ │ @@ -338039,15 +338039,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 392310 │ │ │ │ ldr r0, [pc, #96] @ 392538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 392274 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ ldr r3, [pc, #76] @ 39253c │ │ │ │ ldr r1, [pc, #76] @ 392540 │ │ │ │ ldr r0, [pc, #76] @ 392544 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338055,26 +338055,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r8, r1, ip, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009188f0 │ │ │ │ - rsbseq lr, r9, ip, asr fp │ │ │ │ - rsbseq lr, r9, r8, lsl fp │ │ │ │ + rsbseq lr, r9, ip, ror #22 │ │ │ │ + rsbseq lr, r9, r8, lsr #22 │ │ │ │ addseq r8, r1, ip, asr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r6, r8, lsl #18 │ │ │ │ - rsbeq r4, r6, r4, ror r8 │ │ │ │ - ldrsheq lr, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r4, r6, r8, lsr #15 │ │ │ │ - rsbeq r4, r6, ip, ror #16 │ │ │ │ + rsbeq r4, r6, r8, lsl r9 │ │ │ │ + rsbeq r4, r6, r4, lsl #17 │ │ │ │ + rsbseq lr, r9, r4, lsl #18 │ │ │ │ + strheq r4, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r4, r6, ip, ror r8 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0039254c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 39256c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338136,15 +338136,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -338170,15 +338170,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -338242,34 +338242,34 @@ │ │ │ │ ldr r1, [pc, #88] @ 392828 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #60] @ 39282c │ │ │ │ ldr r3, [pc, #60] @ 392830 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, r9, r4, ror r7 │ │ │ │ - rsbeq r5, r4, r0, ror #24 │ │ │ │ - rsbeq r3, lr, ip, ror #3 │ │ │ │ + rsbseq lr, r9, r4, lsl #15 │ │ │ │ + rsbeq r5, r4, r0, ror ip │ │ │ │ + strdeq r3, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - rsbeq r4, r6, ip, asr r6 │ │ │ │ + rsbeq r4, r6, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3928e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -338277,25 +338277,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #132] @ 3928e4 │ │ │ │ ldr r2, [pc, #132] @ 3928e8 │ │ │ │ ldr r3, [pc, #132] @ 3928ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #116] @ 3928f0 │ │ │ │ ldr r1, [pc, #116] @ 3928f4 │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #84] @ 3928f8 │ │ │ │ ldr r2, [pc, #84] @ 3928fc │ │ │ │ ldr r3, [pc, #84] @ 392900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ @@ -338305,20 +338305,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq lr, [r9], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r6, r6, r0, lsr #16 │ │ │ │ - ldrdeq r5, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq lr, r9, r8, lsl #14 │ │ │ │ + rsbeq r6, r6, r0, lsr r8 │ │ │ │ + rsbeq r5, r4, r0, ror #23 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r5, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r5, r4, r8, ror #23 │ │ │ │ + rsbeq r5, r4, r0, ror #23 │ │ │ │ + strdeq r5, [r4], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338334,34 +338334,34 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3929a4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #420] @ 392b04 │ │ │ │ ldr r3, [pc, #408] @ 392afc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 392af4 │ │ │ │ ldr r2, [pc, #388] @ 392b08 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r3, [pc, #352] @ 392b0c │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 392a50 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ @@ -338388,22 +338388,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 392b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39294c │ │ │ │ ldr r3, [pc, #200] @ 392b20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3929b8 │ │ │ │ ldr r3, [pc, #168] @ 392b14 │ │ │ │ @@ -338419,59 +338419,59 @@ │ │ │ │ beq 392ae0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 392b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3929b8 │ │ │ │ ldr r0, [pc, #84] @ 392b28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39294c │ │ │ │ ldr r0, [pc, #68] @ 392b2c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3929b8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009181f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r1, r0, ror #3 │ │ │ │ @ instruction: 0x009181b4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r4, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r6, r4, asr #9 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r4, r6, r4, lsr #7 │ │ │ │ - rsbeq r4, r6, r0, lsl #9 │ │ │ │ - rsbeq r4, r6, ip, asr #7 │ │ │ │ + strheq r4, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x00664490 │ │ │ │ + ldrdeq r4, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392b5c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r6, r3, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 392c1c │ │ │ │ ldr r2, [pc, #164] @ 392c20 │ │ │ │ @@ -338479,28 +338479,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr ip, [pc, #116] @ 392c28 │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r4, ip} │ │ │ │ ldr r3, [pc, #104] @ 392c2c │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ ldr r2, [pc, #88] @ 392c30 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #148] @ 0x94 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338512,17 +338512,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r9, r8, asr #7 │ │ │ │ - rsbeq r4, r6, r8, lsl r4 │ │ │ │ - rsbeq r4, r6, r0, asr #5 │ │ │ │ + ldrsbeq lr, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r6, r8, lsr #8 │ │ │ │ + ldrdeq r4, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addeq r6, r3, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -338544,20 +338544,20 @@ │ │ │ │ add r9, r9, #56 @ 0x38 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r7 │ │ │ │ ldr r5, [r8, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str r9, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [r4, #132] @ 0x84 │ │ │ │ ldrne r1, [r5, #96] @ 0x60 │ │ │ │ @@ -338583,20 +338583,20 @@ │ │ │ │ b 392d2c │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ bge 392da0 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r8, #96] @ 0x60 │ │ │ │ cmp r5, r3 │ │ │ │ bne 392d20 │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -338621,81 +338621,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #1 │ │ │ │ b 392da8 │ │ │ │ - rsbseq lr, r9, ip, asr #5 │ │ │ │ - rsbeq r4, r6, r0, lsr #6 │ │ │ │ - rsbeq r4, r6, r8, lsr r3 │ │ │ │ - rsbseq lr, r9, r8, lsr r2 │ │ │ │ - @ instruction: 0x00664290 │ │ │ │ - rsbeq r4, r6, r8, lsr #5 │ │ │ │ + ldrsbeq lr, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r4, r6, r0, lsr r3 │ │ │ │ + rsbeq r4, r6, r8, asr #6 │ │ │ │ + rsbseq lr, r9, r8, asr #4 │ │ │ │ + rsbeq r4, r6, r0, lsr #5 │ │ │ │ + strheq r4, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 392e5c │ │ │ │ ldr r2, [pc, #92] @ 392e60 │ │ │ │ ldr r1, [pc, #92] @ 392e64 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ strh r2, [r0, #156] @ 0x9c │ │ │ │ strb r3, [r0, #154] @ 0x9a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, r9, r0, asr #2 │ │ │ │ - @ instruction: 0x00664194 │ │ │ │ - rsbeq r4, r6, ip, lsr r0 │ │ │ │ + rsbseq lr, r9, r0, asr r1 │ │ │ │ + rsbeq r4, r6, r4, lsr #3 │ │ │ │ + rsbeq r4, r6, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 392ed0 │ │ │ │ ldr r2, [pc, #80] @ 392ed4 │ │ │ │ ldr r1, [pc, #80] @ 392ed8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr r1, [pc, #36] @ 392edc │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5876d8 │ │ │ │ - rsbseq lr, r9, r0, asr #1 │ │ │ │ - rsbeq r4, r6, r4, lsl r1 │ │ │ │ - strheq r3, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq lr, [r9], #-0 @ │ │ │ │ + rsbeq r4, r6, r4, lsr #2 │ │ │ │ + rsbeq r3, r6, ip, asr #31 │ │ │ │ addeq r6, r3, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ 392f84 │ │ │ │ ldr r5, [pc, #140] @ 392f88 │ │ │ │ @@ -338705,43 +338705,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r1, [pc, #84] @ 392f90 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ addle r2, r3, #1 │ │ │ │ addle r3, r0, r3, lsl #2 │ │ │ │ strle r2, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r3, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq lr, r9, ip, asr #32 │ │ │ │ - rsbeq r4, r6, r0, lsr #1 │ │ │ │ + rsbseq lr, r9, ip, asr r0 │ │ │ │ strheq r4, [r6], #-0 @ │ │ │ │ - rsbeq r3, r6, r4, lsl pc │ │ │ │ + rsbeq r4, r6, r0, asr #1 │ │ │ │ + rsbeq r3, r6, r4, lsr #30 │ │ │ │ │ │ │ │ 00392f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #716] @ 393278 │ │ │ │ @@ -338808,16 +338808,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r6, r5, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ - bl 754524 │ │ │ │ - bl 74d7a4 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d7ac │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ blt 3930a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -338849,23 +338849,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3932a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393034 │ │ │ │ ldr r2, [pc, #292] @ 3932ac │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 392ff4 │ │ │ │ ldr r2, [pc, #256] @ 39329c │ │ │ │ @@ -338888,36 +338888,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3932b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 392ff4 │ │ │ │ ldr r0, [pc, #148] @ 3932b8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393034 │ │ │ │ ldr r0, [pc, #124] @ 3932bc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 392ff4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3932c0 │ │ │ │ ldr r1, [pc, #100] @ 3932c4 │ │ │ │ ldr r0, [pc, #100] @ 3932c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338926,30 +338926,30 @@ │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r7, r1, r8, ror #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r1, r4, asr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00917ad8 │ │ │ │ - ldrheq sp, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r5, r4, r0, lsr #7 │ │ │ │ - rsbeq r2, lr, ip, lsr #18 │ │ │ │ + rsbseq sp, r9, r8, asr #29 │ │ │ │ + strheq r5, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, lr, ip, lsr r9 │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq r6, r3, r8, lsr #9 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, r0, ror #29 │ │ │ │ + strdeq r3, [r6], #-224 @ 0xffffff20 @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ strdeq r6, [r3], r8 │ │ │ │ - strheq r3, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r3, r6, r0, ror lr │ │ │ │ - rsbeq r3, r6, r0, asr #27 │ │ │ │ - rsbseq sp, r9, r4, ror #25 │ │ │ │ rsbeq r3, r6, ip, asr #27 │ │ │ │ - ldrdeq r3, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, r6, r0, lsl #29 │ │ │ │ + ldrdeq r3, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsheq sp, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r3, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r3, r6, r8, ror #27 │ │ │ │ │ │ │ │ 003932cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -339041,27 +339041,27 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r5, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ beq 393470 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #40] @ 39347c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00393480 : │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ strb r1, [r0, #154] @ 0x9a │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339072,24 +339072,24 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #28] @ 3934e4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 003934e8 : │ │ │ │ ldrh r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339106,26 +339106,26 @@ │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strh r1, [r0, #156] @ 0x9c │ │ │ │ bne 393540 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #28] @ 39356c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00393570 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -339174,15 +339174,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3936d8 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ ldr r3, [pc, #164] @ 3936f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3935c8 │ │ │ │ ldr r3, [pc, #148] @ 3936f8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339197,40 +339197,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 393700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3935c8 │ │ │ │ ldr r0, [pc, #56] @ 393704 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3935c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r1, r8, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r1, r4, ror r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r1, r8, lsr r5 │ │ │ │ @ instruction: 0x009174f8 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, r0, lsl sl │ │ │ │ - rsbeq r3, r6, r0, lsr sl │ │ │ │ + rsbeq r3, r6, r0, lsr #20 │ │ │ │ + rsbeq r3, r6, r0, asr #20 │ │ │ │ │ │ │ │ 00393708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339268,34 +339268,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #232] @ 3938a8 │ │ │ │ ldr r3, [pc, #212] @ 393898 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 393890 │ │ │ │ ldr r2, [pc, #200] @ 3938ac │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r3, [pc, #164] @ 3938b0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 393760 │ │ │ │ ldr r3, [pc, #148] @ 3938b4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339310,40 +339310,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3938bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393760 │ │ │ │ ldr r0, [pc, #56] @ 3938c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393760 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009173f0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009173dc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r1, r0, lsr #7 │ │ │ │ addseq r7, r1, r4, asr r3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, r4, asr r8 │ │ │ │ - rsbeq r3, r6, r8, ror r8 │ │ │ │ + rsbeq r3, r6, r4, ror #16 │ │ │ │ + rsbeq r3, r6, r8, lsl #17 │ │ │ │ │ │ │ │ 003938c4 : │ │ │ │ str r1, [r0, #160] @ 0xa0 │ │ │ │ str r2, [r0, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -339394,18 +339394,18 @@ │ │ │ │ addeq r3, r2, r3 │ │ │ │ streq r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq sp, r9, ip, ror r6 │ │ │ │ + rsbseq sp, r9, ip, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 3939b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r5, r3, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 393ac0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -339414,72 +339414,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 393ac4 │ │ │ │ ldr r1, [pc, #224] @ 393ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #204] @ 393acc │ │ │ │ ldr r1, [pc, #204] @ 393ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #172] @ 393ad4 │ │ │ │ ldr r1, [pc, #172] @ 393ad8 │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #140] @ 393adc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df04 │ │ │ │ + bl 74df0c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 393ae0 │ │ │ │ ldr r3, [pc, #120] @ 393ae4 │ │ │ │ ldr r1, [pc, #120] @ 393ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #84] @ 393aec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, r9, r4, ror #11 │ │ │ │ - rsbeq r4, r4, r0, asr sl │ │ │ │ - ldrdeq r1, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r3, r6, r4, lsr #11 │ │ │ │ - strheq r3, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r3, r6, r0, lsr #16 │ │ │ │ - rsbeq r3, r6, r4, lsr r8 │ │ │ │ + ldrsheq sp, [r9], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, r4, r0, ror #20 │ │ │ │ + rsbeq r1, lr, r8, ror #31 │ │ │ │ + strheq r3, [r6], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r3, r6, ip, asr #11 │ │ │ │ + rsbeq r3, r6, r0, lsr r8 │ │ │ │ + rsbeq r3, r6, r4, asr #16 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq r5, r3, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -339491,43 +339491,43 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, r8, lsr #9 │ │ │ │ - rsbeq r3, r6, ip, lsl #9 │ │ │ │ - rsbeq r3, r6, r4, lsr #9 │ │ │ │ + ldrheq sp, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x0066349c │ │ │ │ + strheq r3, [r6], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 393c00 │ │ │ │ ldr r2, [pc, #136] @ 393c04 │ │ │ │ ldr r1, [pc, #136] @ 393c08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq 393bcc │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339545,17 +339545,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, r8, lsr r4 │ │ │ │ - rsbeq r3, r6, r8, asr #13 │ │ │ │ + rsbseq sp, r9, r8, asr #8 │ │ │ │ ldrdeq r3, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, r6, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ 393cb8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -339563,26 +339563,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 393cbc │ │ │ │ ldr r1, [pc, #132] @ 393cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #112] @ 393cc4 │ │ │ │ ldr r1, [pc, #112] @ 393cc8 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ @@ -339591,19 +339591,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0079d390 │ │ │ │ - rsbeq r3, r6, ip, ror #6 │ │ │ │ - rsbeq r3, r6, r0, lsl #7 │ │ │ │ - strdeq r3, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r3, r6, ip, lsl #12 │ │ │ │ + rsbseq sp, r9, r0, lsr #7 │ │ │ │ + rsbeq r3, r6, ip, ror r3 │ │ │ │ + @ instruction: 0x00663390 │ │ │ │ + rsbeq r3, r6, r8, lsl #12 │ │ │ │ + rsbeq r3, r6, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 393d84 │ │ │ │ ldr r6, [pc, #160] @ 393d88 │ │ │ │ ldr r5, [pc, #160] @ 393d8c │ │ │ │ @@ -339614,24 +339614,24 @@ │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #60] @ 393d90 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -339642,17 +339642,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sp, r9, ip, asr #5 │ │ │ │ - rsbeq r3, r6, r0, ror #10 │ │ │ │ - rsbeq r3, r6, r4, ror r5 │ │ │ │ + ldrsbeq sp, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r3, r6, r0, ror r5 │ │ │ │ + rsbeq r3, r6, r4, lsl #11 │ │ │ │ addeq r5, r3, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r2 │ │ │ │ @@ -339673,15 +339673,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r4, [r5] │ │ │ │ ldr sl, [pc, #1308] @ 39432c │ │ │ │ and r3, r4, #15 │ │ │ │ cmp r3, #1 │ │ │ │ add sl, pc, sl │ │ │ │ beq 3940c4 │ │ │ │ and r3, r4, #12 │ │ │ │ @@ -339737,24 +339737,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 394344 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e38 │ │ │ │ ldr r3, [pc, #1024] @ 394334 │ │ │ │ ldr r6, [sl, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 394190 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -339800,30 +339800,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #816] @ 39434c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e34 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [r0, #108] @ 0x6c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ cmp r3, ip │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ beq 39417c │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ @@ -339882,21 +339882,21 @@ │ │ │ │ beq 3942d8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 394354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e34 │ │ │ │ ldrb r8, [r9, #96] @ 0x60 │ │ │ │ strb r8, [r7] │ │ │ │ ldrb r6, [r9, #100] @ 0x64 │ │ │ │ mov r5, #2 │ │ │ │ strb r6, [r7, #1] │ │ │ │ b 393e94 │ │ │ │ @@ -339924,22 +339924,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 39435c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393f40 │ │ │ │ ldrb r5, [r5, #1] │ │ │ │ ldr r3, [r6] │ │ │ │ and r5, r5, #15 │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [r9, #96] @ 0x60 │ │ │ │ beq 393e34 │ │ │ │ @@ -339961,80 +339961,80 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 394364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e34 │ │ │ │ ldr r0, [pc, #188] @ 394368 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e38 │ │ │ │ ldr r0, [pc, #164] @ 39436c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393f40 │ │ │ │ ldr r0, [pc, #144] @ 394370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 394374 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e34 │ │ │ │ ldr r0, [pc, #112] @ 394378 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 393e34 │ │ │ │ addseq r6, r1, r8, asr sp │ │ │ │ - rsbseq sp, r9, r8, ror #3 │ │ │ │ + ldrsheq sp, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r6, ip, ror r4 │ │ │ │ - @ instruction: 0x00663490 │ │ │ │ + rsbeq r3, r6, ip, lsl #9 │ │ │ │ + rsbeq r3, r6, r0, lsr #9 │ │ │ │ addseq r6, r1, r0, lsl #26 │ │ │ │ @ instruction: 0x00916cd4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r4, lsl #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, r0, asr r5 │ │ │ │ + rsbeq r3, r6, r0, ror #10 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - @ instruction: 0x00663398 │ │ │ │ + rsbeq r3, r6, r8, lsr #7 │ │ │ │ andeq r2, r0, ip, lsr r0 │ │ │ │ - rsbeq r3, r6, ip, lsl r1 │ │ │ │ + rsbeq r3, r6, ip, lsr #2 │ │ │ │ andeq r2, r0, ip, lsr r6 │ │ │ │ - strheq r3, [r6], #-12 @ │ │ │ │ + rsbeq r3, r6, ip, asr #1 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ - @ instruction: 0x00663094 │ │ │ │ - rsbeq r3, r6, r4, lsl r2 │ │ │ │ - rsbeq r3, r6, r4, lsr r0 │ │ │ │ - rsbeq r2, r6, r4, asr #31 │ │ │ │ - rsbeq r3, r6, r0, lsl #1 │ │ │ │ - rsbeq r3, r6, r0, lsl r1 │ │ │ │ + rsbeq r3, r6, r4, lsr #1 │ │ │ │ + rsbeq r3, r6, r4, lsr #4 │ │ │ │ + rsbeq r3, r6, r4, asr #32 │ │ │ │ + ldrdeq r2, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00663090 │ │ │ │ + rsbeq r3, r6, r0, lsr #2 │ │ │ │ ldr r0, [pc, #4] @ 394388 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r5, r3, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -340115,80 +340115,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 394568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 394410 │ │ │ │ ldr r2, [pc, #92] @ 39456c │ │ │ │ ldr r3, [pc, #52] @ 394548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 394540 │ │ │ │ ldr r0, [pc, #60] @ 394570 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r1, r0, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r1, r0, asr #14 │ │ │ │ @ instruction: 0x009264b8 │ │ │ │ @ instruction: 0x009166fc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, r8, lsr r0 │ │ │ │ + rsbeq r3, r6, r8, asr #32 │ │ │ │ addseq r6, r1, r4, lsl #12 │ │ │ │ - rsbeq r3, r6, r8, lsr r0 │ │ │ │ + rsbeq r3, r6, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #72] @ 3945e4 │ │ │ │ ldr r2, [pc, #72] @ 3945e8 │ │ │ │ ldr r1, [pc, #72] @ 3945ec │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #32] @ 3945f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5f80 │ │ │ │ - @ instruction: 0x0079ca9c │ │ │ │ - rsbeq r2, r6, ip, ror #31 │ │ │ │ - strdeq r2, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq ip, r9, ip, lsr #21 │ │ │ │ + strdeq r2, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, r6, r4 │ │ │ │ addeq r5, r3, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 3946fc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -340197,72 +340197,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 394700 │ │ │ │ ldr r1, [pc, #224] @ 394704 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #204] @ 394708 │ │ │ │ ldr r1, [pc, #204] @ 39470c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #172] @ 394710 │ │ │ │ ldr r1, [pc, #172] @ 394714 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #140] @ 394718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74df04 │ │ │ │ + bl 74df0c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 39471c │ │ │ │ ldr r3, [pc, #120] @ 394720 │ │ │ │ ldr r1, [pc, #120] @ 394724 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #84] @ 394728 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r0, lsr sl │ │ │ │ - rsbeq r3, r4, r4, lsl lr │ │ │ │ - @ instruction: 0x006e139c │ │ │ │ - rsbeq r2, r6, r8, ror #18 │ │ │ │ - rsbeq r2, r6, r0, lsl #19 │ │ │ │ - rsbeq r2, r6, r4, lsr #30 │ │ │ │ + rsbseq ip, r9, r0, asr #20 │ │ │ │ + rsbeq r3, r4, r4, lsr #28 │ │ │ │ + rsbeq r1, lr, ip, lsr #7 │ │ │ │ + rsbeq r2, r6, r8, ror r9 │ │ │ │ + @ instruction: 0x00662990 │ │ │ │ rsbeq r2, r6, r4, lsr pc │ │ │ │ + rsbeq r2, r6, r4, asr #30 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ addeq r5, r3, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -340274,57 +340274,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq ip, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r2, r6, r0, asr r8 │ │ │ │ - rsbeq r2, r6, r8, ror #16 │ │ │ │ + rsbseq ip, r9, r4, lsl #18 │ │ │ │ + rsbeq r2, r6, r0, ror #16 │ │ │ │ + rsbeq r2, r6, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 394804 │ │ │ │ ldr r2, [pc, #80] @ 394808 │ │ │ │ ldr r1, [pc, #80] @ 39480c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r4, lsl #17 │ │ │ │ - rsbeq r2, r6, ip, asr #27 │ │ │ │ + @ instruction: 0x0079c894 │ │ │ │ ldrdeq r2, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r2, r6, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 3948cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -340332,26 +340332,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3948d0 │ │ │ │ ldr r1, [pc, #148] @ 3948d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #128] @ 3948d8 │ │ │ │ ldr r1, [pc, #128] @ 3948dc │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, #2 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 24a85c │ │ │ │ @@ -340364,19 +340364,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r4, lsl r8 │ │ │ │ - rsbeq r2, r6, r8, ror #14 │ │ │ │ - rsbeq r2, r6, ip, ror r7 │ │ │ │ - rsbeq r2, r6, ip, lsr #26 │ │ │ │ + rsbseq ip, r9, r4, lsr #16 │ │ │ │ + rsbeq r2, r6, r8, ror r7 │ │ │ │ + rsbeq r2, r6, ip, lsl #15 │ │ │ │ rsbeq r2, r6, ip, lsr sp │ │ │ │ + rsbeq r2, r6, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1184] @ 394d9c │ │ │ │ ldr r3, [pc, #1184] @ 394da0 │ │ │ │ @@ -340395,15 +340395,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r5] │ │ │ │ ldr r9, [pc, #1112] @ 394db0 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 394b64 │ │ │ │ and r2, r3, #12 │ │ │ │ @@ -340462,23 +340462,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 394dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 394980 │ │ │ │ ldr r3, [pc, #820] @ 394db8 │ │ │ │ ldr r6, [r9, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 394cb8 │ │ │ │ cmp r4, #3 │ │ │ │ @@ -340520,23 +340520,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 394dd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39497c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [r0, #240] @ 0xf0 │ │ │ │ strd r2, [r0, #232] @ 0xe8 │ │ │ │ b 39497c │ │ │ │ @@ -340547,15 +340547,15 @@ │ │ │ │ strb r8, [r7, #1] │ │ │ │ b 3949e8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [r0, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 394c1c │ │ │ │ ldr r3, [r0, #232] @ 0xe8 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ ldrb r6, [r2, #104] @ 0x68 │ │ │ │ @@ -340606,22 +340606,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 394dd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39497c │ │ │ │ ldr r3, [pc, #284] @ 394ddc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 394a90 │ │ │ │ ldr r3, [pc, #236] @ 394dc0 │ │ │ │ @@ -340638,70 +340638,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 394de0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 394a90 │ │ │ │ ldr r0, [pc, #164] @ 394de4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 394980 │ │ │ │ ldr r0, [pc, #140] @ 394de8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 394a90 │ │ │ │ ldr r0, [pc, #120] @ 394dec │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39497c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 394df0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39497c │ │ │ │ addseq r6, r1, r4, lsl r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq ip, r9, ip, lsr #14 │ │ │ │ - rsbeq r2, r6, r4, ror ip │ │ │ │ + rsbseq ip, r9, ip, lsr r7 │ │ │ │ rsbeq r2, r6, r4, lsl #25 │ │ │ │ + @ instruction: 0x00662c94 │ │ │ │ @ instruction: 0x009161b8 │ │ │ │ addseq r6, r1, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r6, r8, ror #25 │ │ │ │ + strdeq r2, [r6], #-200 @ 0xffffff38 @ │ │ │ │ andeq r1, r0, r0, ror #14 │ │ │ │ - rsbeq r2, r6, r4, asr #22 │ │ │ │ + rsbeq r2, r6, r4, asr fp │ │ │ │ muleq r0, r0, r4 │ │ │ │ - rsbeq r2, r6, r0, ror r9 │ │ │ │ + rsbeq r2, r6, r0, lsl #19 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r2, r6, r8, lsl #17 │ │ │ │ - rsbeq r2, r6, r4, ror #20 │ │ │ │ - @ instruction: 0x00662894 │ │ │ │ - rsbeq r2, r6, ip, lsl #19 │ │ │ │ - ldrdeq r2, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00662898 │ │ │ │ + rsbeq r2, r6, r4, ror sl │ │ │ │ + rsbeq r2, r6, r4, lsr #17 │ │ │ │ + @ instruction: 0x0066299c │ │ │ │ + rsbeq r2, r6, r4, ror #17 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ @@ -340763,30 +340763,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 394f18 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r4, r3, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ beq 394f58 │ │ │ │ - bl 9b22c0 │ │ │ │ + bl 9b22c8 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #4] │ │ │ │ orrne r3, r3, #1 │ │ │ │ strne r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -340802,19 +340802,19 @@ │ │ │ │ ands r3, r3, #32 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ beq 394fb8 │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r5, r1, #1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #2148] @ 0x864 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ands r5, r1, #1 │ │ │ │ lsrne r1, r1, #4 │ │ │ │ andne r1, r1, #1 │ │ │ │ eorne r1, r1, #1 │ │ │ │ movne r5, r3 │ │ │ │ moveq r1, r5 │ │ │ │ b 394fa0 │ │ │ │ @@ -340828,35 +340828,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #168] @ 3950c0 │ │ │ │ ldr r1, [pc, #168] @ 3950c4 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #136] @ 3950c8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #116] @ 3950cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #104] @ 3950d0 │ │ │ │ ldr r1, [pc, #104] @ 3950d4 │ │ │ │ ldr r2, [pc, #104] @ 3950d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -340870,19 +340870,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r9, ip, ror #2 │ │ │ │ - rsbeq r3, r4, r8, lsr r4 │ │ │ │ - rsbeq r0, lr, r4, asr #19 │ │ │ │ - strdeq lr, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - ldrdeq lr, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq ip, r9, ip, ror r1 │ │ │ │ + rsbeq r3, r4, r8, asr #8 │ │ │ │ + ldrdeq r0, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq lr, r4, r8, lsl #30 │ │ │ │ + rsbeq lr, r4, ip, ror #29 │ │ │ │ addeq r6, pc, r8, asr #3 │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ addeq r4, r3, r4, asr r7 │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ muleq r0, r0, sl │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ ldrb r2, [r0, #15] │ │ │ │ @@ -340954,46 +340954,46 @@ │ │ │ │ ldr r1, [pc, #144] @ 395280 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #116] @ 395284 │ │ │ │ ldr r1, [pc, #116] @ 395288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #96] @ 39528c │ │ │ │ ldr r1, [pc, #96] @ 395290 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r0, ror pc │ │ │ │ - rsbeq r3, r4, ip, lsr r2 │ │ │ │ - rsbeq r0, lr, r8, asr #15 │ │ │ │ + rsbseq fp, r9, r0, lsl #31 │ │ │ │ + rsbeq r3, r4, ip, asr #4 │ │ │ │ + ldrdeq r0, [lr], #-120 @ 0xffffff88 @ │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ umulleq r4, r3, r4, r5 │ │ │ │ ldrdeq r5, [pc], r4 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #2] │ │ │ │ @@ -341020,15 +341020,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39532c │ │ │ │ - bl 9b22c0 │ │ │ │ + bl 9b22c8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ @@ -341070,28 +341070,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3952d4 │ │ │ │ - rsbseq fp, r9, r8, lsr #27 │ │ │ │ - rsbeq r2, r6, r4, ror #8 │ │ │ │ - rsbeq r2, r6, ip, asr #8 │ │ │ │ + ldrheq fp, [r9], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r2, r6, r4, ror r4 │ │ │ │ + rsbeq r2, r6, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 395474 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 395478 │ │ │ │ @@ -341099,69 +341099,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3952d4 │ │ │ │ - rsbseq fp, r9, r4, lsr sp │ │ │ │ - strdeq r2, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r2, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq fp, r9, r4, asr #26 │ │ │ │ + rsbeq r2, r6, r0, lsl #8 │ │ │ │ + rsbeq r2, r6, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 395518 │ │ │ │ ldr r2, [pc, #128] @ 39551c │ │ │ │ ldr r1, [pc, #128] @ 395520 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #96] @ 395524 │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r1, [r4, #753] @ 0x2f1 │ │ │ │ strh r2, [r0, #2] │ │ │ │ strb r3, [r4, #767] @ 0x2ff │ │ │ │ bl 394f68 │ │ │ │ ldr r0, [r4, #2896] @ 0xb50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3954f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r4, asr #25 │ │ │ │ - rsbeq r2, r6, r8, ror #6 │ │ │ │ - rsbeq r2, r6, r0, lsl #7 │ │ │ │ + ldrsbeq fp, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r6, r8, ror r3 │ │ │ │ + @ instruction: 0x00662390 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 395590 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341170,28 +341170,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3952d4 │ │ │ │ - rsbseq fp, r9, r8, lsl ip │ │ │ │ - rsbeq r8, r5, r8, ror #13 │ │ │ │ - strheq r2, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq fp, r9, r8, lsr #24 │ │ │ │ + strdeq r8, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r2, r6, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 395604 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 395608 │ │ │ │ @@ -341199,69 +341199,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3952d4 │ │ │ │ - rsbseq fp, r9, r4, lsr #23 │ │ │ │ - rsbeq r8, r5, r4, ror r6 │ │ │ │ - rsbeq r2, r6, r8, asr #4 │ │ │ │ + ldrheq fp, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, r5, r4, lsl #13 │ │ │ │ + rsbeq r2, r6, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3956a8 │ │ │ │ ldr r2, [pc, #128] @ 3956ac │ │ │ │ ldr r1, [pc, #128] @ 3956b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #96] @ 3956b4 │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strh r2, [r4, #106] @ 0x6a │ │ │ │ strb r3, [r4, #119] @ 0x77 │ │ │ │ bl 394f68 │ │ │ │ ldr r0, [r4, #2248] @ 0x8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395688 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r9, r4, lsr fp │ │ │ │ - ldrdeq r2, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r8, r5, r4, lsl #12 │ │ │ │ + rsbseq fp, r9, r4, asr #22 │ │ │ │ + rsbeq r2, r6, r8, ror #3 │ │ │ │ + rsbeq r8, r5, r4, lsl r6 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #596] @ 395924 │ │ │ │ ldr r2, [pc, #596] @ 395928 │ │ │ │ @@ -341308,33 +341308,33 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #1 │ │ │ │ beq 3957e8 │ │ │ │ ldr r5, [r4, #2144] @ 0x860 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3957ac │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ ldr r0, [pc, #388] @ 395938 │ │ │ │ ldr r2, [pc, #388] @ 39593c │ │ │ │ ldr r1, [pc, #388] @ 395940 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 39994c │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 395704 │ │ │ │ tst r3, #2 │ │ │ │ bne 3958bc │ │ │ │ tst r3, #4 │ │ │ │ @@ -341374,66 +341374,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 395950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395718 │ │ │ │ ldr r0, [pc, #144] @ 395954 │ │ │ │ ldr r2, [pc, #144] @ 395958 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ 39595c │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 39994c │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 395704 │ │ │ │ ldr r0, [pc, #92] @ 395960 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 395718 │ │ │ │ mov r0, r4 │ │ │ │ bl 395114 │ │ │ │ b 395834 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r5, r1, r4, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r1, ip, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009153f4 │ │ │ │ - rsbseq fp, r9, r8, lsr #19 │ │ │ │ - rsbeq r2, r6, r8, ror r0 │ │ │ │ - @ instruction: 0x00662090 │ │ │ │ + ldrheq fp, [r9], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r2, r6, r8, lsl #1 │ │ │ │ + rsbeq r2, r6, r0, lsr #1 │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r1, [r6], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x0079b89c │ │ │ │ - rsbeq r1, r6, r0, ror #30 │ │ │ │ - rsbeq r1, r6, r8, ror pc │ │ │ │ + rsbeq r1, r6, r4, asr #31 │ │ │ │ + rsbseq fp, r9, ip, lsr #17 │ │ │ │ + rsbeq r1, r6, r0, ror pc │ │ │ │ rsbeq r1, r6, r8, lsl #31 │ │ │ │ + @ instruction: 0x00661f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #356] @ 395ae0 │ │ │ │ ldr ip, [pc, #356] @ 395ae4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -341506,40 +341506,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 395b04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3959cc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #52] @ 395b08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3959cc │ │ │ │ umullseq r5, r1, r8, r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r1, r0, ror r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r5, r1, r0, asr #2 │ │ │ │ addseq r5, r1, r0, lsl #2 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r6, ip, ror #27 │ │ │ │ - rsbeq r1, r6, r0, lsl #28 │ │ │ │ + strdeq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r1, r6, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #456] @ 395cec │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #452] @ 395cf0 │ │ │ │ @@ -341547,15 +341547,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #1 │ │ │ │ ldr fp, [pc, #416] @ 395cf8 │ │ │ │ ldr sl, [pc, #416] @ 395cfc │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [pc, #408] @ 395d00 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -341652,24 +341652,24 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8df0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2e8df0 │ │ │ │ - rsbseq fp, r9, r4, lsr r6 │ │ │ │ - ldrdeq r1, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r8, r5, r0, lsl #2 │ │ │ │ - strdeq r3, [r5], #-12 @ │ │ │ │ - strdeq r4, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - strdeq r3, [r5], #-8 @ │ │ │ │ - rsbeq r1, r6, r0, lsr #26 │ │ │ │ - rsbeq r1, r6, r4, lsl sp │ │ │ │ - rsbeq r1, r6, r0, lsr #25 │ │ │ │ - @ instruction: 0x00661c94 │ │ │ │ + rsbseq fp, r9, r4, asr #12 │ │ │ │ + rsbeq r1, r6, r4, ror #25 │ │ │ │ + rsbeq r8, r5, r0, lsl r1 │ │ │ │ + rsbeq r3, r5, ip, lsl #2 │ │ │ │ + rsbeq r4, r5, r0, lsl #20 │ │ │ │ + rsbeq r3, r5, r8, lsl #2 │ │ │ │ + rsbeq r1, r6, r0, lsr sp │ │ │ │ + rsbeq r1, r6, r4, lsr #26 │ │ │ │ + strheq r1, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r1, r6, r4, lsr #25 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ tst r3, #1 │ │ │ │ bne 395d3c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #14] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -341716,15 +341716,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #308] @ 395f10 │ │ │ │ ldr r1, [pc, #308] @ 395f14 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #288] @ 395f18 │ │ │ │ mov r9, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ ldr r8, [pc, #276] @ 395f1c │ │ │ │ ldr r7, [pc, #276] @ 395f20 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -341733,54 +341733,54 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #260] @ 395f24 │ │ │ │ add r2, r6, #776 @ 0x308 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r9, [r6, #765] @ 0x2fd │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #236] @ 395f28 │ │ │ │ ldr r1, [pc, #236] @ 395f2c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1824 @ 0x720 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #220] @ 395f30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r6, #2896 @ 0xb50 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 324530 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #144] @ 395f34 │ │ │ │ ldr r1, [pc, #144] @ 395f38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324258 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #100] @ 395f3c │ │ │ │ ldr r1, [pc, #100] @ 395f40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324258 │ │ │ │ @@ -341788,27 +341788,27 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x0079b398 │ │ │ │ - rsbeq r1, r6, r4, lsr sl │ │ │ │ - rsbeq r1, r6, r8, asr #20 │ │ │ │ - rsbeq r1, r6, r4, lsl fp │ │ │ │ - rsbeq r2, r4, ip, lsr #12 │ │ │ │ - strheq pc, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r1, [r6], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, r6, ip, ror #21 │ │ │ │ - rsbeq r1, r6, ip, asr #21 │ │ │ │ + rsbseq fp, r9, r8, lsr #7 │ │ │ │ + rsbeq r1, r6, r4, asr #20 │ │ │ │ + rsbeq r1, r6, r8, asr sl │ │ │ │ + rsbeq r1, r6, r4, lsr #22 │ │ │ │ + rsbeq r2, r4, ip, lsr r6 │ │ │ │ + rsbeq pc, sp, r8, asr #23 │ │ │ │ + rsbeq r1, r6, r4, lsl #22 │ │ │ │ + strdeq r1, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r1, [r6], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - @ instruction: 0x00661a90 │ │ │ │ + rsbeq r1, r6, r0, lsr #21 │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ - rsbeq r1, r6, r0, ror sl │ │ │ │ + rsbeq r1, r6, r0, lsl #21 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #460] @ 396128 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -341817,15 +341817,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #444] @ 39612c │ │ │ │ ldr r1, [pc, #444] @ 396130 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr sl, [pc, #424] @ 396134 │ │ │ │ ldr r3, [pc, #424] @ 396138 │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ @@ -341834,88 +341834,88 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add r6, r0, #104 @ 0x68 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r0, #2272 @ 0x8e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #364] @ 39613c │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, #2448 @ 0x990 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r0, [pc, #332] @ 396140 │ │ │ │ ldr r1, [pc, #332] @ 396144 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r7, #128 @ 0x80 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #304] @ 396148 │ │ │ │ ldr r1, [pc, #304] @ 39614c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #300] @ 396150 │ │ │ │ ldr r7, [pc, #300] @ 396154 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1072 @ 0x430 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #280] @ 396158 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #244] @ 39615c │ │ │ │ add r6, r6, #2144 @ 0x860 │ │ │ │ add r1, r6, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ bl 3243c8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r6, #4 │ │ │ │ mov r2, #2 │ │ │ │ bl 324530 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #164] @ 396160 │ │ │ │ ldr r1, [pc, #164] @ 396164 │ │ │ │ mov r6, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324258 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #116] @ 396168 │ │ │ │ ldr r1, [pc, #116] @ 39616c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324258 │ │ │ │ @@ -341923,31 +341923,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq fp, r9, r4, lsl #4 │ │ │ │ - rsbeq r1, r6, r0, lsr #17 │ │ │ │ - rsbeq r7, r5, r8, asr #25 │ │ │ │ + rsbseq fp, r9, r4, lsl r2 │ │ │ │ + strheq r1, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r7, [r5], #-200 @ 0xffffff38 @ │ │ │ │ addeq r3, r3, r4, lsr r8 │ │ │ │ - rsbeq r1, r6, r4, asr #19 │ │ │ │ - @ instruction: 0x00661998 │ │ │ │ + ldrdeq r1, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r6, r8, lsr #19 │ │ │ │ + rsbeq r1, r6, r0, lsr r9 │ │ │ │ + rsbeq r1, r6, ip, lsl r9 │ │ │ │ rsbeq r1, r6, r0, lsr #18 │ │ │ │ - rsbeq r1, r6, ip, lsl #18 │ │ │ │ - rsbeq r1, r6, r0, lsl r9 │ │ │ │ - rsbeq r1, r6, r0, ror #17 │ │ │ │ - rsbeq r2, r4, r8, lsl #8 │ │ │ │ - @ instruction: 0x006df994 │ │ │ │ + strdeq r1, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r2, r4, r8, lsl r4 │ │ │ │ + rsbeq pc, sp, r4, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r1, r6, r8, lsl #18 │ │ │ │ - rsbeq r1, r6, r4, ror r8 │ │ │ │ + rsbeq r1, r6, r8, lsl r9 │ │ │ │ + rsbeq r1, r6, r4, lsl #17 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - rsbeq r1, r6, r4, asr r8 │ │ │ │ + rsbeq r1, r6, r4, ror #16 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 396294 │ │ │ │ ldr r1, [pc, #268] @ 396298 │ │ │ │ @@ -341999,39 +341999,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3962b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3961c0 │ │ │ │ ldr r0, [pc, #52] @ 3962b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3961c0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, ip, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r1, ip, ror #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r1, ip, asr #18 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r6, r8, lsr r6 │ │ │ │ - rsbeq r1, r6, r0, asr r6 │ │ │ │ + rsbeq r1, r6, r8, asr #12 │ │ │ │ + rsbeq r1, r6, r0, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #440] @ 39648c │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -342040,15 +342040,15 @@ │ │ │ │ ldr r1, [pc, #428] @ 396494 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #400] @ 396498 │ │ │ │ ldr r8, [pc, #400] @ 39649c │ │ │ │ ldr r7, [pc, #400] @ 3964a0 │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #304 @ 0x130 │ │ │ │ mov r1, r5 │ │ │ │ @@ -342061,30 +342061,30 @@ │ │ │ │ add sl, r0, #2928 @ 0xb70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ str fp, [sp, #12] │ │ │ │ add r3, r0, #752 @ 0x2f0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, sl │ │ │ │ add sl, r4, #776 @ 0x308 │ │ │ │ bl 339070 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33944c │ │ │ │ cmp r0, fp │ │ │ │ bne 3963c0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342096,30 +342096,30 @@ │ │ │ │ add r4, r4, #1824 @ 0x720 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33944c │ │ │ │ cmp r0, fp │ │ │ │ beq 3963a0 │ │ │ │ ldr r8, [pc, #176] @ 3964a8 │ │ │ │ ldr r7, [pc, #176] @ 3964ac │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #140] @ 3964b0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32453c │ │ │ │ mov r1, fp │ │ │ │ @@ -342127,38 +342127,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 3247c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #80] @ 3964b4 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32453c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3247c4 │ │ │ │ - rsbseq sl, r9, ip, lsl #29 │ │ │ │ - rsbeq r1, r6, r8, lsr #10 │ │ │ │ - rsbeq r1, r6, r0, asr #10 │ │ │ │ + @ instruction: 0x0079ae9c │ │ │ │ + rsbeq r1, r6, r8, lsr r5 │ │ │ │ + rsbeq r1, r6, r0, asr r5 │ │ │ │ @ instruction: 0x008334b0 │ │ │ │ - rsbeq r2, r5, ip, ror ip │ │ │ │ - @ instruction: 0x00652c90 │ │ │ │ - rsbeq r7, r5, r8, lsl #18 │ │ │ │ - rsbeq r2, r4, r8, lsr r0 │ │ │ │ - rsbeq pc, sp, r4, asr #11 │ │ │ │ - rsbeq r1, r6, r0, lsl r5 │ │ │ │ - rsbeq r1, r6, r4, ror #9 │ │ │ │ + rsbeq r2, r5, ip, lsl #25 │ │ │ │ + rsbeq r2, r5, r0, lsr #25 │ │ │ │ + rsbeq r7, r5, r8, lsl r9 │ │ │ │ + rsbeq r2, r4, r8, asr #32 │ │ │ │ + ldrdeq pc, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r1, r6, r0, lsr #10 │ │ │ │ + strdeq r1, [r6], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #728] @ 3967a8 │ │ │ │ ldr r2, [pc, #728] @ 3967ac │ │ │ │ add sl, pc, sl │ │ │ │ @@ -342167,25 +342167,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #688] @ 3967b4 │ │ │ │ ldr r1, [pc, #688] @ 3967b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r7, r0 │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 396750 │ │ │ │ ldrb r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 396708 │ │ │ │ @@ -342214,15 +342214,15 @@ │ │ │ │ add r9, sl, #80 @ 0x50 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ bl 33944c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3965e8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342238,15 +342238,15 @@ │ │ │ │ add sl, sl, #72 @ 0x48 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #428] @ 3967cc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 32453c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342257,25 +342257,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r7, r0, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ bl 33944c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3965c8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #316] @ 3967d0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32453c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342296,27 +342296,27 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ str r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r5, [r4, #2248] @ 0x8c8 │ │ │ │ b 3965c8 │ │ │ │ ldr r1, [pc, #200] @ 3967d8 │ │ │ │ mov ip, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 3967dc │ │ │ │ ldr r2, [pc, #188] @ 3967e0 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342326,45 +342326,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #80] @ 3967ec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9993e0 │ │ │ │ - @ instruction: 0x0079ac90 │ │ │ │ - ldrdeq lr, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq lr, r4, ip, ror lr │ │ │ │ - rsbeq r1, r6, ip, lsl #6 │ │ │ │ - rsbeq r7, r5, r8, lsr r7 │ │ │ │ - rsbeq r2, r5, r0, lsl sl │ │ │ │ + b 9993e8 │ │ │ │ + rsbseq sl, r9, r0, lsr #25 │ │ │ │ + rsbeq lr, r4, r8, ror #29 │ │ │ │ + rsbeq lr, r4, ip, lsl #29 │ │ │ │ + rsbeq r1, r6, ip, lsl r3 │ │ │ │ + rsbeq r7, r5, r8, asr #14 │ │ │ │ rsbeq r2, r5, r0, lsr #20 │ │ │ │ - ldrdeq pc, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r1, r4, r8, lsr lr │ │ │ │ - rsbeq r1, r6, r4, lsl r3 │ │ │ │ - strheq r1, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r5, r0, lsr sl │ │ │ │ + rsbeq pc, sp, r0, ror #7 │ │ │ │ + rsbeq r1, r4, r8, asr #28 │ │ │ │ + rsbeq r1, r6, r4, lsr #6 │ │ │ │ + rsbeq r1, r6, r4, asr #5 │ │ │ │ @ instruction: 0xffffebb0 │ │ │ │ - rsbeq r1, r6, r0, lsr #5 │ │ │ │ - rsbeq r1, r6, r0, asr r2 │ │ │ │ + strheq r1, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, r6, r0, ror #4 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ - rsbeq r1, r6, r4, lsr r2 │ │ │ │ - rsbeq r1, r6, r8, lsl r2 │ │ │ │ - rsbeq r1, r6, r0, asr #4 │ │ │ │ + rsbeq r1, r6, r4, asr #4 │ │ │ │ + rsbeq r1, r6, r8, lsr #4 │ │ │ │ + rsbeq r1, r6, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ 396b70 │ │ │ │ ldr r2, [pc, #872] @ 396b74 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342487,67 +342487,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 396b94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 396848 │ │ │ │ ldr r0, [pc, #372] @ 396b98 │ │ │ │ ldr r2, [pc, #372] @ 396b9c │ │ │ │ ldr r1, [pc, #372] @ 396ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ bl 399748 │ │ │ │ b 39689c │ │ │ │ ldr r0, [pc, #328] @ 396ba4 │ │ │ │ ldr r2, [pc, #328] @ 396ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #320] @ 396bac │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ bl 399748 │ │ │ │ b 39689c │ │ │ │ ldr r0, [pc, #280] @ 396bb0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 396848 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 396ae0 │ │ │ │ lsr r1, r6, #1 │ │ │ │ ldr r0, [r4, #2156] @ 0x86c │ │ │ │ and r1, r1, #1 │ │ │ │ strb r6, [r4, #3] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ tst r6, #1 │ │ │ │ bne 39689c │ │ │ │ mov r0, #7 │ │ │ │ bl 54586c │ │ │ │ b 39689c │ │ │ │ ldr r3, [pc, #204] @ 396bb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -342567,48 +342567,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 396bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 396ab8 │ │ │ │ ldr r0, [pc, #88] @ 396bbc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 396ab8 │ │ │ │ addseq r4, r1, ip, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009142f8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq sl, r9, r4, asr #16 │ │ │ │ + rsbseq sl, r9, r4, asr r8 │ │ │ │ addseq r4, r1, r8, ror #4 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r6, r8, lsl r0 │ │ │ │ - rsbseq sl, r9, r8, lsr r7 │ │ │ │ - rsbeq r0, r6, r4, lsl #28 │ │ │ │ - rsbeq r0, r6, ip, lsl lr │ │ │ │ - rsbseq sl, r9, r4, lsl #14 │ │ │ │ - rsbeq r0, r6, r8, asr #27 │ │ │ │ - rsbeq r0, r6, r0, ror #27 │ │ │ │ - strheq r0, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r1, r6, r8, lsr #32 │ │ │ │ + rsbseq sl, r9, r8, asr #14 │ │ │ │ + rsbeq r0, r6, r4, lsl lr │ │ │ │ + rsbeq r0, r6, ip, lsr #28 │ │ │ │ + rsbseq sl, r9, r4, lsl r7 │ │ │ │ + ldrdeq r0, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq r0, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, r6, ip, asr #31 │ │ │ │ andeq r3, r0, r8, lsl #24 │ │ │ │ - rsbeq r0, r6, r4, lsr #30 │ │ │ │ - rsbeq r0, r6, ip, lsr pc │ │ │ │ + rsbeq r0, r6, r4, lsr pc │ │ │ │ + rsbeq r0, r6, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1576] @ 397200 │ │ │ │ ldr r2, [pc, #1576] @ 397204 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342657,15 +342657,15 @@ │ │ │ │ bne 396edc │ │ │ │ ldr r0, [pc, #1416] @ 397218 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ and r4, r4, #1 │ │ │ │ orrs r4, r4, r3 │ │ │ │ bne 396d00 │ │ │ │ ldr r2, [pc, #1380] @ 39721c │ │ │ │ ldr r3, [pc, #1352] @ 397204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342718,15 +342718,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #1172] @ 397234 │ │ │ │ ldr r3, [pc, #1120] @ 397204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342754,22 +342754,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 397240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 396c18 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3970e4 │ │ │ │ ldrb r3, [r5, #15] │ │ │ │ ldr r2, [pc, #992] @ 397244 │ │ │ │ @@ -342803,22 +342803,22 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 396e90 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396d00 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396d00 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -342919,15 +342919,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #424] @ 39726c │ │ │ │ ldr r3, [pc, #316] @ 397204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342940,15 +342940,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #356] @ 39727c │ │ │ │ ldr r3, [pc, #232] @ 397204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342961,15 +342961,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #288] @ 39728c │ │ │ │ ldr r3, [pc, #148] @ 397204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342983,15 +342983,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #216] @ 39729c │ │ │ │ ldr r3, [pc, #60] @ 397204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342999,57 +342999,57 @@ │ │ │ │ moveq r1, #85 @ 0x55 │ │ │ │ beq 396dc0 │ │ │ │ b 396edc │ │ │ │ ldr r0, [pc, #176] @ 3972a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 396c18 │ │ │ │ addseq r3, r1, ip, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r1, ip, lsl pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r3, r1, r8, lsr #29 │ │ │ │ - rsbeq r0, r6, r0, lsl #29 │ │ │ │ + @ instruction: 0x00660e90 │ │ │ │ addseq r3, r1, ip, asr lr │ │ │ │ addseq r3, r1, ip, lsl #28 │ │ │ │ - rsbseq sl, r9, r8, ror #6 │ │ │ │ - rsbseq sl, r9, r8, ror #7 │ │ │ │ - strheq r0, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r0, r6, ip, asr #21 │ │ │ │ + rsbseq sl, r9, r8, ror r3 │ │ │ │ + ldrsheq sl, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r0, r6, r8, asr #21 │ │ │ │ + ldrdeq r0, [r6], #-172 @ 0xffffff54 @ │ │ │ │ addseq r3, r1, r4, ror sp │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r6, r0, lsl #25 │ │ │ │ + @ instruction: 0x00660c90 │ │ │ │ addseq r3, r1, r4, lsr #25 │ │ │ │ addseq r3, r1, r4, asr ip │ │ │ │ @ instruction: 0x00913bd4 │ │ │ │ addseq r3, r1, r4, lsl #23 │ │ │ │ addseq r3, r1, r0, asr #22 │ │ │ │ addseq r3, r1, ip, lsl #22 │ │ │ │ addseq r3, r1, r4, lsr #21 │ │ │ │ - rsbseq sl, r9, r4, asr #1 │ │ │ │ - @ instruction: 0x00660794 │ │ │ │ - rsbeq r0, r6, r8, lsr #15 │ │ │ │ + ldrsbeq sl, [r9], #-4 @ │ │ │ │ + rsbeq r0, r6, r4, lsr #15 │ │ │ │ + strheq r0, [r6], #-120 @ 0xffffff88 @ │ │ │ │ addseq r3, r1, r0, asr sl │ │ │ │ - rsbseq sl, r9, r0, ror r0 │ │ │ │ - rsbeq r0, r6, r0, asr #14 │ │ │ │ - rsbeq r0, r6, r4, asr r7 │ │ │ │ + rsbseq sl, r9, r0, lsl #1 │ │ │ │ + rsbeq r0, r6, r0, asr r7 │ │ │ │ + rsbeq r0, r6, r4, ror #14 │ │ │ │ @ instruction: 0x009139fc │ │ │ │ - rsbseq sl, r9, ip, lsl r0 │ │ │ │ - rsbeq r0, r6, ip, ror #13 │ │ │ │ - rsbeq r0, r6, r4, lsl #14 │ │ │ │ + rsbseq sl, r9, ip, lsr #32 │ │ │ │ + strdeq r0, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, r6, r4, lsl r7 │ │ │ │ addseq r3, r1, r8, lsr #19 │ │ │ │ - rsbseq r9, r9, r4, asr #31 │ │ │ │ - @ instruction: 0x00660694 │ │ │ │ - rsbeq r0, r6, ip, lsr #13 │ │ │ │ + ldrsbeq r9, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r0, r6, r4, lsr #13 │ │ │ │ + strheq r0, [r6], #-108 @ 0xffffff94 @ │ │ │ │ addseq r3, r1, r0, asr r9 │ │ │ │ - strdeq r0, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r6, ip, lsl #18 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #2164] @ 0x874 │ │ │ │ ldr lr, [r0, #2160] @ 0x870 │ │ │ │ and r3, r3, r1 │ │ │ │ and r2, r2, lr │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrb ip, [sp, #4] │ │ │ │ @@ -343088,20 +343088,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 39736c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r2, r3, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 39752c │ │ │ │ ldr r3, [pc, #420] @ 397530 │ │ │ │ @@ -343111,34 +343111,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 397534 │ │ │ │ ldr r4, [pc, #408] @ 397538 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r1, [pc, #384] @ 39753c │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #356] @ 397540 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 397544 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #320] @ 397548 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 397498 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343191,43 +343191,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 39755c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 397418 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 397560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 397418 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, ip, lsl #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r6, r0, lsl #9 │ │ │ │ - rsbseq r9, r9, ip, lsl #29 │ │ │ │ - @ instruction: 0x00660494 │ │ │ │ - rsbeq r0, r6, r4, asr #10 │ │ │ │ + @ instruction: 0x00660490 │ │ │ │ + @ instruction: 0x00799e9c │ │ │ │ + rsbeq r0, r6, r4, lsr #9 │ │ │ │ + rsbeq r0, r6, r4, asr r5 │ │ │ │ addseq r3, r1, r4, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009136b8 │ │ │ │ andeq r5, r0, r4, ror #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r0, [r6], #-100 @ 0xffffff9c @ │ │ │ │ rsbeq r0, r6, r4, ror #13 │ │ │ │ + strdeq r0, [r6], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397650 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343235,65 +343235,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397654 │ │ │ │ ldr r1, [pc, #196] @ 397658 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 39765c │ │ │ │ ldr r1, [pc, #176] @ 397660 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 397664 │ │ │ │ ldr r1, [pc, #144] @ 397668 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [pc, #112] @ 39766c │ │ │ │ ldr r2, [pc, #112] @ 397670 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 750270 │ │ │ │ + bl 750278 │ │ │ │ ldr r3, [pc, #76] @ 397674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r9, ip, asr #25 │ │ │ │ - rsbeq r0, r4, r4, lsr #29 │ │ │ │ - rsbeq lr, sp, ip, lsr #8 │ │ │ │ - rsbeq r0, r4, r4, lsr #29 │ │ │ │ - strheq r0, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, r6, r0, ror #4 │ │ │ │ - rsbeq r0, r6, r4, ror r2 │ │ │ │ + ldrsbeq r9, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r0, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq lr, sp, ip, lsr r4 │ │ │ │ + strheq r0, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r0, r4, ip, asr #29 │ │ │ │ + rsbeq r0, r6, r0, ror r2 │ │ │ │ + rsbeq r0, r6, r4, lsl #5 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ addeq r2, r3, r4, lsl #9 │ │ │ │ ldr r1, [pc, #8] @ 397688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2a5f80 │ │ │ │ @@ -343397,16 +343397,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r9, r9, ip, lsl fp │ │ │ │ - ldrheq r9, [r9], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r9, r9, ip, lsr #22 │ │ │ │ + rsbseq r9, r9, r0, asr #21 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -343425,15 +343425,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 397a54 │ │ │ │ ldr r3, [pc, #416] @ 397a58 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -343442,34 +343442,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 397a5c │ │ │ │ ldr r4, [pc, #404] @ 397a60 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r1, [pc, #380] @ 397a64 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #352] @ 397a68 │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 397a6c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #316] @ 397a70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3979c0 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343521,43 +343521,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 397a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 397944 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 397a88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 397944 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r0, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, r5, r4, asr pc @ │ │ │ │ - rsbseq r9, r9, r0, ror #18 │ │ │ │ - rsbeq pc, r5, r8, ror #30 │ │ │ │ - rsbeq r0, r6, r4 │ │ │ │ + rsbeq pc, r5, r4, ror #30 │ │ │ │ + rsbseq r9, r9, r0, ror r9 │ │ │ │ + rsbeq pc, r5, r8, ror pc @ │ │ │ │ + rsbeq r0, r6, r4, lsl r0 │ │ │ │ @ instruction: 0x009131f8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r3, r1, r0, r1 │ │ │ │ andeq r4, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r6, r4, ror #3 │ │ │ │ - strdeq r0, [r6], #-16 @ │ │ │ │ + strdeq r0, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, r6, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 397b38 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343565,25 +343565,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 397b3c │ │ │ │ ldr r1, [pc, #132] @ 397b40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #112] @ 397b44 │ │ │ │ ldr r1, [pc, #112] @ 397b48 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #80] @ 397b4c │ │ │ │ ldr r3, [pc, #80] @ 397b50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -343593,19 +343593,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r9, r4, lsr #15 │ │ │ │ - rsbeq r0, r4, ip, ror r9 │ │ │ │ - rsbeq sp, sp, r4, lsl #30 │ │ │ │ - rsbeq r0, r4, r8, ror r9 │ │ │ │ - @ instruction: 0x00640990 │ │ │ │ + ldrheq r9, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r0, r4, ip, lsl #19 │ │ │ │ + rsbeq sp, sp, r4, lsl pc │ │ │ │ + rsbeq r0, r4, r8, lsl #19 │ │ │ │ + rsbeq r0, r4, r0, lsr #19 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397c40 │ │ │ │ @@ -343615,65 +343615,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397c44 │ │ │ │ ldr r1, [pc, #196] @ 397c48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 397c4c │ │ │ │ ldr r1, [pc, #176] @ 397c50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 397c54 │ │ │ │ ldr r1, [pc, #144] @ 397c58 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [pc, #112] @ 397c5c │ │ │ │ ldr r2, [pc, #112] @ 397c60 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 750270 │ │ │ │ + bl 750278 │ │ │ │ ldr r3, [pc, #76] @ 397c64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r9, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - strheq r0, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sp, sp, ip, lsr lr │ │ │ │ - strheq r0, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r0, r4, ip, asr #17 │ │ │ │ - rsbeq pc, r5, r0, ror ip @ │ │ │ │ - rsbeq pc, r5, r4, lsl #25 │ │ │ │ + rsbseq r9, r9, ip, ror #13 │ │ │ │ + rsbeq r0, r4, r4, asr #17 │ │ │ │ + rsbeq sp, sp, ip, asr #28 │ │ │ │ + rsbeq r0, r4, r4, asr #17 │ │ │ │ + ldrdeq r0, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq pc, r5, r0, lsl #25 │ │ │ │ + @ instruction: 0x0065fc94 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ umulleq r1, r3, r4, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -343683,51 +343683,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r9, r4, asr #11 │ │ │ │ - rsbeq pc, r5, r8, lsr #23 │ │ │ │ - rsbeq pc, r5, r0, asr #23 │ │ │ │ + ldrsbeq r9, [r9], #-84 @ 0xffffffac @ │ │ │ │ + strheq pc, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq pc, [r5], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 397d28 │ │ │ │ ldr r2, [pc, #56] @ 397d2c │ │ │ │ ldr r1, [pc, #56] @ 397d30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7502f4 │ │ │ │ - rsbseq r9, r9, r4, asr r5 │ │ │ │ - rsbeq pc, r5, r8, lsr fp @ │ │ │ │ - rsbeq pc, r5, r0, asr fp @ │ │ │ │ + b 7502fc │ │ │ │ + rsbseq r9, r9, r4, ror #10 │ │ │ │ + rsbeq pc, r5, r8, asr #22 │ │ │ │ + rsbeq pc, r5, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 397e10 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 397e14 │ │ │ │ @@ -343736,15 +343736,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 397da4 │ │ │ │ @@ -343775,32 +343775,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r9, [r9], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq pc, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq pc, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r9, r9, r4, lsl #10 │ │ │ │ + rsbeq pc, r5, r0, ror #21 │ │ │ │ + rsbeq pc, r5, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397ea0 │ │ │ │ ldr r2, [pc, #108] @ 397ea4 │ │ │ │ ldr r1, [pc, #108] @ 397ea8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -343811,17 +343811,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r9, r0, lsl r4 │ │ │ │ - strdeq pc, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq pc, r5, ip, lsl #20 │ │ │ │ + rsbseq r9, r9, r0, lsr #8 │ │ │ │ + rsbeq pc, r5, r4, lsl #20 │ │ │ │ + rsbeq pc, r5, ip, lsl sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 397f2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343829,36 +343829,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 397f30 │ │ │ │ ldr r1, [pc, #88] @ 397f34 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #68] @ 397f38 │ │ │ │ ldr r1, [pc, #68] @ 397f3c │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324530 │ │ │ │ - rsbseq r9, r9, r4, lsl #7 │ │ │ │ - rsbeq pc, r5, r0, ror #18 │ │ │ │ - rsbeq pc, r5, r4, ror r9 @ │ │ │ │ - rsbeq r0, r4, ip, lsr r5 │ │ │ │ - rsbeq sp, sp, r8, asr #21 │ │ │ │ + @ instruction: 0x00799394 │ │ │ │ + rsbeq pc, r5, r0, ror r9 @ │ │ │ │ + rsbeq pc, r5, r4, lsl #19 │ │ │ │ + rsbeq r0, r4, ip, asr #10 │ │ │ │ + ldrdeq sp, [sp], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 3981a4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343873,15 +343873,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #532] @ 3981b8 │ │ │ │ ldr r3, [pc, #532] @ 3981bc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -343927,22 +343927,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3981d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -343982,67 +343982,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3981d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 397fe0 │ │ │ │ ldr r0, [pc, #96] @ 3981dc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 397fe0 │ │ │ │ ldr r0, [pc, #80] @ 3981e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 398094 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r9, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r9, r9, r0, lsl #6 │ │ │ │ addseq r2, r1, r8, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq pc, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq pc, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq pc, r5, r8, asr #17 │ │ │ │ + rsbeq pc, r5, r0, ror #17 │ │ │ │ addseq r2, r1, r0, ror fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, r1, ip, lsr #22 │ │ │ │ andeq r5, r0, r4, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r5, r0, asr #23 │ │ │ │ + ldrdeq pc, [r5], #-176 @ 0xffffff50 @ │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ - rsbeq pc, r5, ip, lsl fp @ │ │ │ │ - rsbeq pc, r5, r8, lsr fp @ │ │ │ │ - ldrdeq pc, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, r5, ip, lsr #22 │ │ │ │ + rsbeq pc, r5, r8, asr #22 │ │ │ │ + rsbeq pc, r5, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 3982b0 │ │ │ │ ldr r2, [pc, #180] @ 3982b4 │ │ │ │ ldr r1, [pc, #180] @ 3982b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 398244 │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -344071,17 +344071,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r9, r8, asr #32 │ │ │ │ - rsbeq pc, r5, r4, lsr #12 │ │ │ │ - rsbeq pc, r5, r8, asr #12 │ │ │ │ + rsbseq r9, r9, r8, asr r0 │ │ │ │ + rsbeq pc, r5, r4, lsr r6 @ │ │ │ │ + rsbeq pc, r5, r8, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 398568 │ │ │ │ ldr lr, [pc, #660] @ 39856c │ │ │ │ ldr ip, [pc, #660] @ 398570 │ │ │ │ @@ -344097,15 +344097,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #600] @ 39857c │ │ │ │ ldr r3, [pc, #600] @ 398580 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -344140,15 +344140,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 398588 │ │ │ │ ldr r3, [pc, #404] @ 398570 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -344186,15 +344186,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3984d0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ cmp r1, #0 │ │ │ │ ble 3983d0 │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -344230,45 +344230,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3985a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39833c │ │ │ │ ldr r0, [pc, #76] @ 3985a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39833c │ │ │ │ - rsbseq r8, r9, r0, ror pc │ │ │ │ + rsbseq r8, r9, r0, lsl #31 │ │ │ │ addseq r2, r1, r4, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, r5, r8, lsr r5 @ │ │ │ │ - rsbeq pc, r5, r0, asr r5 @ │ │ │ │ + rsbeq pc, r5, r8, asr #10 │ │ │ │ + rsbeq pc, r5, r0, ror #10 │ │ │ │ @ instruction: 0x009127f0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsbeq r8, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r8, r9, r8, ror #29 │ │ │ │ addseq r2, r1, ip, lsr r7 │ │ │ │ addseq r2, r1, r4, asr #13 │ │ │ │ addseq r2, r1, ip, ror #12 │ │ │ │ andeq r3, r0, r4, asr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0065f794 │ │ │ │ - rsbeq pc, r5, ip, lsr #15 │ │ │ │ + rsbeq pc, r5, r4, lsr #15 │ │ │ │ + strheq pc, [r5], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 399170 │ │ │ │ @@ -344404,15 +344404,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 398720 │ │ │ │ ldr r0, [pc, #2512] @ 3991a8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 398ac0 │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 3989b4 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 398bcc │ │ │ │ @@ -344569,28 +344569,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 3991d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 398698 │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 398bdc │ │ │ │ @@ -344829,15 +344829,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 398698 │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3982bc │ │ │ │ @@ -345019,59 +345019,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, r1, r8, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r1, r8, lsr r5 │ │ │ │ addseq r2, r1, ip, lsl r5 │ │ │ │ - ldrsbeq r8, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r9, ip, ror #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ andeq r1, r0, r0, lsl #28 │ │ │ │ addseq r2, r1, r4, lsl r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x009123d4 │ │ │ │ - @ instruction: 0x0065f698 │ │ │ │ + rsbeq pc, r5, r8, lsr #13 │ │ │ │ muleq r0, r8, r0 │ │ │ │ addseq r2, r1, r0, ror #6 │ │ │ │ - rsbeq pc, r5, r4, lsr #12 │ │ │ │ + rsbeq pc, r5, r4, lsr r6 @ │ │ │ │ andeq r4, r0, r4, ror #12 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ addseq r2, r1, r8, asr #5 │ │ │ │ addseq r2, r1, r8, asr r2 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ @ instruction: 0x009121f4 │ │ │ │ addseq r2, r1, r4, lsl #3 │ │ │ │ addseq r2, r1, r0, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0065f294 │ │ │ │ + rsbeq pc, r5, r4, lsr #5 │ │ │ │ addseq r2, r1, r8 │ │ │ │ @ instruction: 0x00911fb0 │ │ │ │ addseq r1, r1, r0, ror pc │ │ │ │ - rsbeq pc, r5, r4, lsr r2 @ │ │ │ │ + rsbeq pc, r5, r4, asr #4 │ │ │ │ @ instruction: 0x00911ed4 │ │ │ │ addseq r1, r1, r8, ror #28 │ │ │ │ @ instruction: 0x00911df4 │ │ │ │ @ instruction: 0x00911db4 │ │ │ │ addseq r1, r1, ip, ror #26 │ │ │ │ addseq r1, r1, r4, lsr #26 │ │ │ │ @ instruction: 0x00911cd0 │ │ │ │ - rsbeq lr, r5, ip, lsr #30 │ │ │ │ + rsbeq lr, r5, ip, lsr pc │ │ │ │ addseq r1, r1, ip, lsr ip │ │ │ │ addseq r1, r1, r4, ror #23 │ │ │ │ addseq r1, r1, r8, lsl #23 │ │ │ │ addseq r1, r1, r8, lsl #22 │ │ │ │ addseq r1, r1, ip, asr #21 │ │ │ │ addseq r1, r1, r4, lsl #21 │ │ │ │ addseq r1, r1, r8, asr #20 │ │ │ │ addseq r1, r1, ip, ror #19 │ │ │ │ - ldrsheq r8, [r9], #-0 @ │ │ │ │ - rsbeq lr, r5, ip, asr #23 │ │ │ │ - rsbeq r0, r5, r0, asr #21 │ │ │ │ + rsbseq r8, r9, r0, lsl #2 │ │ │ │ + ldrdeq lr, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r0, [r5], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 3995b8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -345087,15 +345087,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 3995cc │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -345186,15 +345186,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [pc, #428] @ 3995d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 39950c │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -345268,48 +345268,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3995e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 399434 │ │ │ │ ldr r0, [pc, #80] @ 3995e8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 399434 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r7, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r8, r9, r8 │ │ │ │ @ instruction: 0x009118b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq lr, r5, r4, asr #11 │ │ │ │ - ldrdeq lr, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq lr, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq lr, r5, ip, ror #11 │ │ │ │ addseq r1, r1, ip, ror #16 │ │ │ │ addseq r1, r1, ip, asr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0065e898 │ │ │ │ - rsbeq lr, r5, r4, asr #17 │ │ │ │ + rsbeq lr, r5, r8, lsr #17 │ │ │ │ + ldrdeq lr, [r5], #-132 @ 0xffffff7c @ │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345415,15 +345415,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ │ │ │ │ 0039979c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -345444,15 +345444,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ │ │ │ │ 00399808 : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -345480,15 +345480,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ │ │ │ │ 00399890 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -345514,15 +345514,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 3998f4 │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -345590,21 +345590,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3999bc │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3999bc │ │ │ │ ldr r3, [pc, #160] @ 399afc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39999c │ │ │ │ ldr r3, [pc, #144] @ 399b00 │ │ │ │ @@ -345620,39 +345620,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 399b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39999c │ │ │ │ ldr r0, [pc, #52] @ 399b0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39999c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009111b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r1, r1, r0, r1 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r1, r0, asr r1 │ │ │ │ andeq r2, r0, r0, lsl lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r5, ip, asr #7 │ │ │ │ - ldrdeq lr, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq lr, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, r5, r8, ror #7 │ │ │ │ │ │ │ │ 00399b10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 39a32c │ │ │ │ @@ -345670,15 +345670,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #1992] @ 39a340 │ │ │ │ ldr r3, [pc, #1992] @ 39a344 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345735,15 +345735,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 39a350 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 39a334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -345809,23 +345809,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 39a364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 399b90 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 399c38 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -345850,15 +345850,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 399e9c │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -345897,23 +345897,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 39a374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 399ccc │ │ │ │ mov r0, r6 │ │ │ │ bl 397f40 │ │ │ │ ldr r2, [pc, #1096] @ 39a378 │ │ │ │ ldr r3, [pc, #1024] @ 39a334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -346147,63 +346147,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 399e2c │ │ │ │ b 399e9c │ │ │ │ ldr r0, [pc, #196] @ 39a39c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 399b90 │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 39a09c │ │ │ │ ldr r0, [pc, #156] @ 39a3a0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 399ccc │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 39a09c │ │ │ │ - rsbseq r7, r9, ip, lsl r7 │ │ │ │ + rsbseq r7, r9, ip, lsr #14 │ │ │ │ addseq r0, r1, r0, ror #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, r5, r4, ror #25 │ │ │ │ - strdeq sp, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + strdeq sp, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r5, ip, lsl #26 │ │ │ │ umullseq r0, r1, ip, pc @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, r9, r0, lsl r6 │ │ │ │ - ldrsheq r7, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r7, r9, r0, lsr #12 │ │ │ │ + rsbseq r7, r9, r0, lsl #12 │ │ │ │ umullseq r0, r1, r0, lr │ │ │ │ - rsbseq r7, r9, r0, lsr #10 │ │ │ │ + rsbseq r7, r9, r0, lsr r5 │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r5, r0, lsl r1 │ │ │ │ + rsbeq lr, r5, r0, lsr #2 │ │ │ │ addseq r0, r1, r4, lsl #26 │ │ │ │ umullseq r0, r1, r4, ip │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ - rsbeq sp, r5, r0, ror sp │ │ │ │ + rsbeq sp, r5, r0, lsl #27 │ │ │ │ addseq r0, r1, r4, ror #23 │ │ │ │ addseq r0, r1, r4, ror #22 │ │ │ │ @ instruction: 0x00910afc │ │ │ │ addseq r0, r1, ip, ror #20 │ │ │ │ addseq r0, r1, r4, lsl #20 │ │ │ │ addseq r0, r1, r4, lsr #19 │ │ │ │ addseq r0, r1, r4, lsr r9 │ │ │ │ addseq r0, r1, r4, asr #17 │ │ │ │ addseq r0, r1, r4, ror #16 │ │ │ │ - rsbeq sp, r5, r8, lsl ip │ │ │ │ - rsbeq sp, r5, ip, lsr #19 │ │ │ │ + rsbeq sp, r5, r8, lsr #24 │ │ │ │ + strheq sp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 0039a3a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 39a4d4 │ │ │ │ @@ -346258,40 +346258,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 39a4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39a3f8 │ │ │ │ ldr r0, [pc, #56] @ 39a4f8 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39a3f8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r8, asr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r1, r8, lsr r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r1, r4, lsl r7 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r5, r4, ror #20 │ │ │ │ - rsbeq sp, r5, r8, lsl #21 │ │ │ │ + rsbeq sp, r5, r4, ror sl │ │ │ │ + @ instruction: 0x0065da98 │ │ │ │ │ │ │ │ 0039a4fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 39a648 │ │ │ │ @@ -346319,15 +346319,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #216] @ 39a664 │ │ │ │ ldr r3, [pc, #188] @ 39a64c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346354,42 +346354,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39a674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39a54c │ │ │ │ ldr r0, [pc, #64] @ 39a678 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39a54c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r0, lsl #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r1, r0, ror #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r6, r9, ip, ror #25 │ │ │ │ - rsbeq sp, r3, ip, asr #29 │ │ │ │ - rsbeq fp, sp, r0, asr r4 │ │ │ │ + ldrsheq r6, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq sp, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq fp, sp, r0, ror #8 │ │ │ │ addseq r0, r1, r8, lsl #11 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r5, r0, asr r9 │ │ │ │ - rsbeq sp, r5, r4, ror #18 │ │ │ │ + rsbeq sp, r5, r0, ror #18 │ │ │ │ + rsbeq sp, r5, r4, ror r9 │ │ │ │ │ │ │ │ 0039a67c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 39afd4 │ │ │ │ @@ -346407,15 +346407,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #2308] @ 39afe8 │ │ │ │ ldr r3, [pc, #2308] @ 39afec │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346473,15 +346473,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39a9c0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 39a82c │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -346491,15 +346491,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 39aff8 │ │ │ │ ldr r3, [pc, #1948] @ 39afdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346547,22 +346547,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 39b00c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39a6fc │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 39a8a4 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -346779,15 +346779,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r2, [pc, #888] @ 39b02c │ │ │ │ ldr r3, [pc, #804] @ 39afdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346969,66 +346969,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 39a7d0 │ │ │ │ b 39a9c0 │ │ │ │ ldr r0, [pc, #176] @ 39b048 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39a6fc │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 39ae2c │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 39ae2c │ │ │ │ - ldrheq r6, [r9], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r6, r9, r0, asr #23 │ │ │ │ addseq r0, r1, r4, ror r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, r5, r8, ror r1 │ │ │ │ - @ instruction: 0x0065d190 │ │ │ │ + rsbeq sp, r5, r8, lsl #3 │ │ │ │ + rsbeq sp, r5, r0, lsr #3 │ │ │ │ addseq r0, r1, r0, lsr r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ addseq r0, r1, r0, ror r3 │ │ │ │ @ instruction: 0x009102d8 │ │ │ │ - @ instruction: 0x00796996 │ │ │ │ + rsbseq r6, r9, r6, lsr #19 │ │ │ │ andeq r2, r0, r4, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0065d698 │ │ │ │ + rsbeq sp, r5, r8, lsr #13 │ │ │ │ addseq r0, r1, r0, ror r1 │ │ │ │ ldrsheq r0, [r1], ip │ │ │ │ umullseq r0, r1, r0, r0 │ │ │ │ addseq r0, r1, r4, lsr #32 │ │ │ │ addseq pc, r0, r4, lsr #31 │ │ │ │ addseq pc, r0, r8, lsr pc @ │ │ │ │ @ instruction: 0x0090fed0 │ │ │ │ addseq pc, r0, r0, ror #28 │ │ │ │ addseq pc, r0, r8, ror #27 │ │ │ │ addseq pc, r0, ip, ror sp @ │ │ │ │ @ instruction: 0x0090fcd4 │ │ │ │ addseq pc, r0, r8, ror #24 │ │ │ │ addseq pc, r0, ip, lsl #24 │ │ │ │ addseq pc, r0, r4, lsr #23 │ │ │ │ - rsbeq sp, r5, r4, asr #32 │ │ │ │ + rsbeq sp, r5, r4, asr r0 │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39b070 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq lr, r2, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 39b17c │ │ │ │ ldr r2, [pc, #240] @ 39b180 │ │ │ │ @@ -347036,35 +347036,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #208] @ 39b188 │ │ │ │ ldr r1, [pc, #208] @ 39b18c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 39b190 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #172] @ 39b194 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 39b198 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #148] @ 39b19c │ │ │ │ ldr lr, [pc, #148] @ 39b1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 39b1a4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -347088,19 +347088,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00796390 │ │ │ │ - @ instruction: 0x0063d398 │ │ │ │ - rsbeq sl, sp, r4, lsr #18 │ │ │ │ - rsbeq ip, r4, r8, lsr #14 │ │ │ │ - rsbeq ip, r4, r4, asr #14 │ │ │ │ + rsbseq r6, r9, r0, lsr #7 │ │ │ │ + rsbeq sp, r3, r8, lsr #7 │ │ │ │ + rsbeq sl, sp, r4, lsr r9 │ │ │ │ + rsbeq ip, r4, r8, lsr r7 │ │ │ │ + rsbeq ip, r4, r4, asr r7 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq r0, pc, r8, lsr fp @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq lr, r2, r4, lsr #23 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -347118,42 +347118,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e67d4 │ │ │ │ - rsbseq r6, r9, r0, asr r2 │ │ │ │ - strheq ip, [r5], #-240 @ 0xffffff10 @ │ │ │ │ - ldrdeq ip, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + b 6e67dc │ │ │ │ + rsbseq r6, r9, r0, ror #4 │ │ │ │ + rsbeq ip, r5, r0, asr #31 │ │ │ │ + rsbeq ip, r5, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 39b2ec │ │ │ │ ldr r2, [pc, #172] @ 39b2f0 │ │ │ │ ldr r1, [pc, #172] @ 39b2f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39b2dc │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -347180,17 +347180,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ce4 │ │ │ │ - rsbseq r6, r9, r0, ror #3 │ │ │ │ - rsbeq ip, r5, r4, asr #30 │ │ │ │ - rsbeq ip, r5, r4, ror #30 │ │ │ │ + ldrsheq r6, [r9], #-16 @ │ │ │ │ + rsbeq ip, r5, r4, asr pc │ │ │ │ + rsbeq ip, r5, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39b3a0 │ │ │ │ ldr r2, [pc, #144] @ 39b3a4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -347198,15 +347198,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 39b3a8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 39b35c │ │ │ │ b 39b388 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -347225,44 +347225,44 @@ │ │ │ │ b 24980c │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 24a85c │ │ │ │ - rsbseq r6, r9, r4, lsl r1 │ │ │ │ - rsbeq ip, r5, r0, ror lr │ │ │ │ - @ instruction: 0x0065ce90 │ │ │ │ + rsbseq r6, r9, r4, lsr #2 │ │ │ │ + rsbeq ip, r5, r0, lsl #29 │ │ │ │ + rsbeq ip, r5, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 39b464 │ │ │ │ ldr r6, [pc, #160] @ 39b468 │ │ │ │ ldr r5, [pc, #160] @ 39b46c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 39b444 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -347274,44 +347274,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, r9, r8, asr r0 │ │ │ │ - rsbeq ip, r5, r0, asr #27 │ │ │ │ - ldrdeq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r6, r9, r8, rrx │ │ │ │ + ldrdeq ip, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq ip, r5, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 39b520 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #136] @ 39b524 │ │ │ │ ldr r1, [pc, #136] @ 39b528 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #112] @ 39b52c │ │ │ │ ldr r1, [pc, #112] @ 39b530 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b500 │ │ │ │ @@ -347321,47 +347321,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00795f98 │ │ │ │ - strdeq ip, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq ip, r5, r4, lsl sp │ │ │ │ - rsbeq ip, r4, r8, lsr #6 │ │ │ │ - rsbeq ip, r4, r4, asr #6 │ │ │ │ + rsbseq r5, r9, r8, lsr #31 │ │ │ │ + rsbeq ip, r5, r4, lsl #26 │ │ │ │ + rsbeq ip, r5, r4, lsr #26 │ │ │ │ + rsbeq ip, r4, r8, lsr r3 │ │ │ │ + rsbeq ip, r4, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 39b5f8 │ │ │ │ ldr r6, [pc, #172] @ 39b5fc │ │ │ │ ldr r5, [pc, #172] @ 39b600 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ tst r7, #4 │ │ │ │ beq 39b5d8 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 39b5d8 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -347375,73 +347375,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsbeq r5, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq ip, r5, r4, lsr ip │ │ │ │ - rsbeq ip, r5, r0, asr ip │ │ │ │ + rsbseq r5, r9, r0, ror #29 │ │ │ │ + rsbeq ip, r5, r4, asr #24 │ │ │ │ + rsbeq ip, r5, r0, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 39b6d0 │ │ │ │ ldr r9, [pc, #180] @ 39b6d4 │ │ │ │ ldr r6, [pc, #180] @ 39b6d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #132] @ 39b6dc │ │ │ │ ldr r1, [pc, #132] @ 39b6e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39b6b0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e6060 │ │ │ │ + bl 6e6068 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e6060 │ │ │ │ + bl 6e6068 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e6be4 │ │ │ │ - rsbseq r5, r9, r0, lsl #28 │ │ │ │ - rsbeq ip, r5, r8, ror #22 │ │ │ │ - rsbeq ip, r5, r4, lsl #23 │ │ │ │ - @ instruction: 0x0064c194 │ │ │ │ - strheq ip, [r4], #-16 @ │ │ │ │ + b 6e6bec │ │ │ │ + rsbseq r5, r9, r0, lsl lr │ │ │ │ + rsbeq ip, r5, r8, ror fp │ │ │ │ + @ instruction: 0x0065cb94 │ │ │ │ + rsbeq ip, r4, r4, lsr #3 │ │ │ │ + rsbeq ip, r4, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 39b870 │ │ │ │ ldr r3, [pc, #372] @ 39b874 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347453,56 +347453,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 39b7cc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b7b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea020 │ │ │ │ + bl 6ea028 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 39b81c │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -347514,15 +347514,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 24980c │ │ │ │ mov r6, #8 │ │ │ │ b 39b79c │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ ldr r2, [pc, #84] @ 39b884 │ │ │ │ ldr r3, [pc, #64] @ 39b874 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -347535,17 +347535,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, r8, lsl r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, r9, r0, lsl sp │ │ │ │ - rsbeq ip, r5, r8, ror #20 │ │ │ │ - rsbeq ip, r5, r0, lsr #21 │ │ │ │ + rsbseq r5, r9, r0, lsr #26 │ │ │ │ + rsbeq ip, r5, r8, ror sl │ │ │ │ + strheq ip, [r5], #-160 @ 0xffffff60 @ │ │ │ │ addseq pc, r0, r4, ror #5 │ │ │ │ │ │ │ │ 0039b888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -347592,26 +347592,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 39ba48 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea020 │ │ │ │ + bl 6ea028 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39b92c │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 39b98c │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e4074 │ │ │ │ + bl 6e407c │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 39b968 │ │ │ │ ldr r3, [pc, #512] @ 39bb94 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -347639,17 +347639,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e64a0 │ │ │ │ + bl 6e64a8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 39b9a8 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -347661,19 +347661,19 @@ │ │ │ │ beq 39b9e8 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 39ba98 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4dd4 │ │ │ │ + bl 6e4ddc │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 39b9e8 │ │ │ │ @@ -347710,51 +347710,51 @@ │ │ │ │ beq 39bb4c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39bbb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39b9a8 │ │ │ │ ldr r2, [pc, #100] @ 39bbb8 │ │ │ │ ldr r3, [pc, #52] @ 39bb8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39bb84 │ │ │ │ ldr r0, [pc, #68] @ 39bbbc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, ip, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r0, ip, asr r2 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r0, r4, ror #2 │ │ │ │ - rsbseq r5, r9, r0, lsr sl │ │ │ │ - rsbeq fp, r4, ip, ror #27 │ │ │ │ - rsbeq fp, r4, r8, lsl #28 │ │ │ │ + rsbseq r5, r9, r0, asr #20 │ │ │ │ + strdeq fp, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, r4, r8, lsl lr │ │ │ │ andeq r4, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r5, ip, lsl #13 │ │ │ │ + @ instruction: 0x0065c69c │ │ │ │ addseq lr, r0, r0, asr #31 │ │ │ │ - rsbeq ip, r5, ip, lsl #13 │ │ │ │ + @ instruction: 0x0065c69c │ │ │ │ │ │ │ │ 0039bbc0 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39bbec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -347832,16 +347832,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x0090eed8 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r5, r9, r0, lsr #15 │ │ │ │ - @ instruction: 0x0065c598 │ │ │ │ + ldrheq r5, [r9], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, r5, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 39bf38 │ │ │ │ ldr r3, [pc, #532] @ 39bf3c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347854,39 +347854,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #460] @ 39bf4c │ │ │ │ ldr r1, [pc, #460] @ 39bf50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39bdf0 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -347929,27 +347929,27 @@ │ │ │ │ bne 39be54 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 39bf14 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6c60 │ │ │ │ + bl 6e6c68 │ │ │ │ ldr r2, [pc, #196] @ 39bf58 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fb4 │ │ │ │ + bl 6e5fbc │ │ │ │ ldr r2, [pc, #180] @ 39bf5c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e5fb4 │ │ │ │ + bl 6e5fbc │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 39bf60 │ │ │ │ ldr r3, [pc, #112] @ 39bf3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -347961,40 +347961,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 39bec0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39bf64 │ │ │ │ ldr r1, [pc, #72] @ 39bf68 │ │ │ │ ldr r0, [pc, #72] @ 39bf6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 39bf70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ @ instruction: 0x0090edf0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, r9, r8, ror #13 │ │ │ │ - rsbeq ip, r5, r0, asr #8 │ │ │ │ - rsbeq ip, r5, r0, ror #8 │ │ │ │ - rsbeq fp, r4, ip, ror #20 │ │ │ │ - rsbeq fp, r4, r8, lsl #21 │ │ │ │ - rsbeq lr, pc, r0, lsr #4 │ │ │ │ + ldrsheq r5, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq ip, r5, r0, asr r4 │ │ │ │ + rsbeq ip, r5, r0, ror r4 │ │ │ │ + rsbeq fp, r4, ip, ror sl │ │ │ │ + @ instruction: 0x0064ba98 │ │ │ │ + rsbeq lr, pc, r0, lsr r2 @ │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ addseq lr, r0, ip, asr #24 │ │ │ │ - rsbseq r5, r9, r4, lsl #10 │ │ │ │ - rsbeq ip, r5, ip, lsl r3 │ │ │ │ - rsbeq ip, r5, r0, lsr r3 │ │ │ │ + rsbseq r5, r9, r4, lsl r5 │ │ │ │ + rsbeq ip, r5, ip, lsr #6 │ │ │ │ + rsbeq ip, r5, r0, asr #6 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0039bf74 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -348073,33 +348073,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq lr, r0, r0, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq sp, [pc], #-252 @ │ │ │ │ + rsbeq lr, pc, ip │ │ │ │ addseq lr, r0, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 39c104 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq sp, r2, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 39c4b4 │ │ │ │ mov r6, r2 │ │ │ │ @@ -348116,27 +348116,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #856] @ 39c4c8 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 39c4cc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 39c4d0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -348215,15 +348215,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 39c4f0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r3, [pc, #504] @ 39c4f4 │ │ │ │ ldr r2, [pc, #504] @ 39c4f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -348266,15 +348266,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 39c4f0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 9766c0 │ │ │ │ + bl 9766c8 │ │ │ │ ldr r2, [pc, #320] @ 39c508 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -348328,40 +348328,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 39b888 │ │ │ │ b 39c1fc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, r9, ip, lsl #7 │ │ │ │ + @ instruction: 0x0079539c │ │ │ │ addseq lr, r0, r8, ror #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq ip, r5, r0, asr r0 │ │ │ │ - rsbeq ip, r5, r8, asr #2 │ │ │ │ - rsbeq ip, r5, ip, lsr r0 │ │ │ │ + rsbeq ip, r5, r0, rrx │ │ │ │ + rsbeq ip, r5, r8, asr r1 │ │ │ │ + rsbeq ip, r5, ip, asr #32 │ │ │ │ addseq lr, r0, ip, lsl #19 │ │ │ │ - rsbseq r5, r9, r8, lsl #6 │ │ │ │ - rsbseq r5, r9, r0, ror #5 │ │ │ │ + rsbseq r5, r9, r8, lsl r3 │ │ │ │ + ldrsheq r5, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ addseq lr, r0, r0, lsl r9 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r5, r9, r0, asr #3 │ │ │ │ - strheq fp, [r5], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsbeq r5, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r5, r9, ip, lsr r1 │ │ │ │ + ldrsbeq r5, [r9], #-16 @ │ │ │ │ + rsbeq fp, r5, r4, asr #31 │ │ │ │ + rsbseq r5, r9, ip, ror #3 │ │ │ │ + rsbseq r5, r9, ip, asr #2 │ │ │ │ andeq r4, r0, r4, asr #7 │ │ │ │ - rsbeq fp, r5, r8, lsl #30 │ │ │ │ - ldrsbeq r5, [r9], #-0 @ │ │ │ │ + rsbeq fp, r5, r8, lsl pc │ │ │ │ + rsbseq r5, r9, r0, ror #1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - rsbseq r5, r9, r4, ror r0 │ │ │ │ - rsbseq r5, r9, r0, asr r0 │ │ │ │ + rsbseq r5, r9, r4, lsl #1 │ │ │ │ + rsbseq r5, r9, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39c5e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -348369,31 +348369,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39c5e8 │ │ │ │ ldr r1, [pc, #160] @ 39c5ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #140] @ 39c5f0 │ │ │ │ ldr r1, [pc, #140] @ 39c5f4 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #108] @ 39c5f8 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r0, [pc, #88] @ 39c5fc │ │ │ │ ldr r1, [pc, #88] @ 39c600 │ │ │ │ ldr r2, [pc, #88] @ 39c604 │ │ │ │ ldr r3, [pc, #88] @ 39c608 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -348404,19 +348404,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r8, lsl #31 │ │ │ │ - rsbeq fp, r3, ip, ror #29 │ │ │ │ - rsbeq r9, sp, r4, ror r4 │ │ │ │ - rsbeq fp, r5, r4, lsr #24 │ │ │ │ - rsbeq fp, r5, r4, asr #24 │ │ │ │ + @ instruction: 0x00794f98 │ │ │ │ + strdeq fp, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, sp, r4, lsl #9 │ │ │ │ + rsbeq fp, r5, r4, lsr ip │ │ │ │ + rsbeq fp, r5, r4, asr ip │ │ │ │ addeq pc, lr, r4, lsr r7 @ │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -348428,25 +348428,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #32] @ 39c670 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - @ instruction: 0x00794e94 │ │ │ │ - rsbeq fp, r3, r0, lsl #28 │ │ │ │ - rsbeq r9, sp, ip, lsl #7 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq r4, r9, r4, lsr #29 │ │ │ │ + rsbeq fp, r3, r0, lsl lr │ │ │ │ + @ instruction: 0x006d939c │ │ │ │ addeq pc, lr, r0, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 39c6cc │ │ │ │ ldr r2, [pc, #64] @ 39c6d0 │ │ │ │ @@ -348454,25 +348454,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #32] @ 39c6d8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq r4, r9, ip, lsr #28 │ │ │ │ - @ instruction: 0x0063bd98 │ │ │ │ - rsbeq r9, sp, r4, lsr #6 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq r4, r9, ip, lsr lr │ │ │ │ + rsbeq fp, r3, r8, lsr #27 │ │ │ │ + rsbeq r9, sp, r4, lsr r3 │ │ │ │ addeq pc, lr, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 39c78c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -348487,15 +348487,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 39b888 │ │ │ │ ldr r2, [pc, #80] @ 39c7a0 │ │ │ │ ldr r3, [pc, #64] @ 39c794 │ │ │ │ @@ -348510,84 +348510,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r8, asr #27 │ │ │ │ + ldrsbeq r4, [r9], #-216 @ 0xffffff28 @ │ │ │ │ addseq lr, r0, ip, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, ip, ror sl │ │ │ │ - @ instruction: 0x0065ba9c │ │ │ │ + rsbeq fp, r5, ip, lsl #21 │ │ │ │ + rsbeq fp, r5, ip, lsr #21 │ │ │ │ addseq lr, r0, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 39c7ec │ │ │ │ ldr r2, [pc, #48] @ 39c7f0 │ │ │ │ ldr r1, [pc, #48] @ 39c7f4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a6110 │ │ │ │ - ldrsheq r4, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq fp, r5, ip, asr #19 │ │ │ │ - ldrdeq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r4, r9, r8, lsl #26 │ │ │ │ + ldrdeq fp, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq fp, r5, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39c85c │ │ │ │ ldr r2, [pc, #76] @ 39c860 │ │ │ │ ldr r1, [pc, #76] @ 39c864 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 39c850 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a601c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a60a8 │ │ │ │ - rsbseq r4, r9, r4, lsr #25 │ │ │ │ - rsbeq fp, r5, r4, ror r9 │ │ │ │ - rsbeq fp, r5, r8, ror sl │ │ │ │ + ldrheq r4, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq fp, r5, r4, lsl #19 │ │ │ │ + rsbeq fp, r5, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 39c8fc │ │ │ │ ldr r2, [pc, #124] @ 39c900 │ │ │ │ ldr r1, [pc, #124] @ 39c904 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a5f80 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -348602,17 +348602,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a6178 │ │ │ │ - rsbseq r4, r9, r4, lsr ip │ │ │ │ - rsbeq fp, r5, r8, lsl #18 │ │ │ │ - rsbeq fp, r5, ip, lsl #20 │ │ │ │ + rsbseq r4, r9, r4, asr #24 │ │ │ │ + rsbeq fp, r5, r8, lsl r9 │ │ │ │ + rsbeq fp, r5, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 39ca8c │ │ │ │ ldr r2, [pc, #364] @ 39ca90 │ │ │ │ ldr r3, [pc, #364] @ 39ca94 │ │ │ │ @@ -348627,26 +348627,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #308] @ 39caa0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 39caa4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #272] @ 39caa8 │ │ │ │ ldr r1, [pc, #272] @ 39caac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -348702,20 +348702,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00794b90 │ │ │ │ + rsbseq r4, r9, r0, lsr #23 │ │ │ │ addseq lr, r0, ip, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, r4, asr r8 │ │ │ │ - rsbeq fp, r5, ip, asr #18 │ │ │ │ - rsbeq fp, r5, r8, asr #16 │ │ │ │ + rsbeq fp, r5, r4, ror #16 │ │ │ │ + rsbeq fp, r5, ip, asr r9 │ │ │ │ + rsbeq fp, r5, r8, asr r8 │ │ │ │ umullseq lr, r0, r4, r1 │ │ │ │ addeq sp, r2, ip, ror r3 │ │ │ │ addseq lr, r1, r0, lsl #6 │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq lr, r0, r8, asr #1 │ │ │ │ @@ -348729,15 +348729,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 39cbac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 39cbb0 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 39cb60 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -348772,20 +348772,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r4, [r9], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq fp, r5, r8, lsr #13 │ │ │ │ - strheq fp, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r4, r9, r8, ror #19 │ │ │ │ + strheq fp, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq fp, r5, r4, asr #15 │ │ │ │ addseq lr, r0, ip │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq fp, r5, r4, lsl #15 │ │ │ │ + @ instruction: 0x0065b794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 39cd4c │ │ │ │ ldr r1, [pc, #376] @ 39cd50 │ │ │ │ ldr r2, [pc, #376] @ 39cd54 │ │ │ │ @@ -348800,24 +348800,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #320] @ 39cd60 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #288] @ 39cd64 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348878,23 +348878,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 39cd78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 39cc68 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r4, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, r9, ip, ror #17 │ │ │ │ addseq sp, r0, r8, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, r0, lsr #11 │ │ │ │ - @ instruction: 0x0065b694 │ │ │ │ - rsbeq fp, r5, ip, lsl #11 │ │ │ │ + strheq fp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq fp, r5, r4, lsr #13 │ │ │ │ + @ instruction: 0x0065b59c │ │ │ │ ldrdeq sp, [r2], r0 │ │ │ │ addseq lr, r1, r4, asr #32 │ │ │ │ - rsbseq r4, r9, r4, asr #16 │ │ │ │ + rsbseq r4, r9, r4, asr r8 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, ip, lsl lr │ │ │ │ addseq sp, r1, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -348912,24 +348912,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #320] @ 39cf20 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #288] @ 39cf24 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348990,23 +348990,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 39cf38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 39ce2c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, ip, lsl r7 │ │ │ │ + rsbseq r4, r9, ip, lsr #14 │ │ │ │ addseq sp, r0, r8, ror sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, r0, ror #7 │ │ │ │ - ldrdeq fp, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq fp, r5, ip, asr #7 │ │ │ │ + strdeq fp, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, r5, r4, ror #9 │ │ │ │ + ldrdeq fp, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ addeq ip, r2, r0, lsl pc │ │ │ │ addseq sp, r1, r4, lsl #29 │ │ │ │ - rsbseq r4, r9, r0, lsl #13 │ │ │ │ + @ instruction: 0x00794690 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, r8, asr ip │ │ │ │ addseq sp, r1, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -349024,24 +349024,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #452] @ 39d164 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #420] @ 39d168 │ │ │ │ ldr r1, [pc, #420] @ 39d16c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 39d170 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -349135,30 +349135,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r0, ror #10 │ │ │ │ + rsbseq r4, r9, r0, ror r5 │ │ │ │ @ instruction: 0x0090dbb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, r0, lsr #4 │ │ │ │ - rsbeq fp, r5, r4, lsl r3 │ │ │ │ - rsbeq fp, r5, r8, lsl r2 │ │ │ │ + rsbeq fp, r5, r0, lsr r2 │ │ │ │ + rsbeq fp, r5, r4, lsr #6 │ │ │ │ + rsbeq fp, r5, r8, lsr #4 │ │ │ │ addeq ip, r2, r0, asr sp │ │ │ │ @ instruction: 0x0091dcd8 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ addseq sp, r0, r4, lsl #20 │ │ │ │ ldr r0, [pc, #4] @ 39d190 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ ldrdeq ip, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39d25c │ │ │ │ ldr r2, [pc, #176] @ 39d260 │ │ │ │ @@ -349166,33 +349166,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 39d268 │ │ │ │ ldr r1, [pc, #144] @ 39d26c │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 39d270 │ │ │ │ ldr r1, [pc, #112] @ 39d274 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #88] @ 39d278 │ │ │ │ ldr r2, [pc, #88] @ 39d27c │ │ │ │ ldr r3, [pc, #88] @ 39d280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -349202,19 +349202,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, r8, lsr #7 │ │ │ │ - ldrdeq sl, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq sl, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq fp, r3, r8, asr r2 │ │ │ │ - rsbeq r8, sp, r4, ror #15 │ │ │ │ + ldrheq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sl, r5, r8, ror #31 │ │ │ │ + rsbeq fp, r5, r8 │ │ │ │ + rsbeq fp, r3, r8, ror #4 │ │ │ │ + strdeq r8, [sp], #-116 @ 0xffffff8c @ │ │ │ │ addeq ip, r2, r8, asr ip │ │ │ │ addeq lr, lr, r8, ror fp │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -349226,15 +349226,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 39d2f0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -349242,22 +349242,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ae010 │ │ │ │ + bl 9ae018 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 249758 │ │ │ │ - ldrheq r4, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sl, r5, r8, ror #29 │ │ │ │ - rsbeq fp, r5, r4, ror #1 │ │ │ │ + rsbseq r4, r9, ip, asr #5 │ │ │ │ + strdeq sl, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq fp, [r5], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 39d454 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349272,15 +349272,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -349328,45 +349328,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a5c8 │ │ │ │ b 39d3ec │ │ │ │ ldr r0, [pc, #36] @ 39d470 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a5c8 │ │ │ │ b 39d3ec │ │ │ │ - rsbseq r4, r9, r8, lsr #4 │ │ │ │ + rsbseq r4, r9, r8, lsr r2 │ │ │ │ addseq sp, r0, ip, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, r5, r8, lsr lr │ │ │ │ - rsbeq fp, r5, r4, lsr r0 │ │ │ │ + rsbeq sl, r5, r8, asr #28 │ │ │ │ + rsbeq fp, r5, r4, asr #32 │ │ │ │ addseq sp, r0, r0, lsr #14 │ │ │ │ - rsbeq sl, r5, r8, lsr #31 │ │ │ │ - rsbeq sl, r5, r8, ror #30 │ │ │ │ + strheq sl, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sl, r5, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 39d4c4 │ │ │ │ ldr r2, [pc, #56] @ 39d4c8 │ │ │ │ ldr r1, [pc, #56] @ 39d4cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #24] @ 39d4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 39bf74 │ │ │ │ - rsbseq r4, r9, ip, asr #1 │ │ │ │ - strdeq sl, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sl, r5, r8, lsl sp │ │ │ │ + ldrsbeq r4, [r9], #-12 @ │ │ │ │ + rsbeq sl, r5, r8, lsl #26 │ │ │ │ + rsbeq sl, r5, r8, lsr #26 │ │ │ │ @ instruction: 0x009efad8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39d5d8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -349382,15 +349382,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -349425,19 +349425,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r0, ror r0 │ │ │ │ + rsbseq r4, r9, r0, lsl #1 │ │ │ │ addseq sp, r0, r4, lsl r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, r5, r0, lsl #25 │ │ │ │ - rsbeq sl, r5, r0, lsr #25 │ │ │ │ + @ instruction: 0x0065ac90 │ │ │ │ + strheq sl, [r5], #-192 @ 0xffffff40 @ │ │ │ │ addseq sp, r0, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 39d720 │ │ │ │ @@ -349502,25 +349502,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r7 │ │ │ │ bl 39bc14 │ │ │ │ b 39d694 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sp, r0, r4, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r0, r8, ror r4 │ │ │ │ - rsbseq r3, r9, r4, ror lr │ │ │ │ - @ instruction: 0x0065aa9c │ │ │ │ - strheq sl, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r3, r9, r4, lsl #29 │ │ │ │ + rsbeq sl, r5, ip, lsr #21 │ │ │ │ + rsbeq sl, r5, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 39dc38 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -349537,26 +349537,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #1192] @ 39dc4c │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a85c │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -349640,15 +349640,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 39bbc0 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 39db1c │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -349717,15 +349717,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r8 │ │ │ │ bl 39bc14 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 39db08 │ │ │ │ add r5, r5, #1 │ │ │ │ b 39d9a4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ @@ -349735,15 +349735,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 249758 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 39dc84 │ │ │ │ ldr r3, [pc, #368] @ 39dc40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349767,27 +349767,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 39d978 │ │ │ │ ldr r1, [pc, #356] @ 39dc88 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ae010 │ │ │ │ + bl 9ae018 │ │ │ │ b 39dac4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 39dc8c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 998874 │ │ │ │ + bl 99887c │ │ │ │ b 39dac4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a85c │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -349804,97 +349804,97 @@ │ │ │ │ ldr r1, [pc, #228] @ 39dc94 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 39dac4 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 39dc98 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 39dc9c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 39dab4 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 39dca0 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 39dca4 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ b 39dab4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r3, r9, ip, lsl #28 │ │ │ │ + rsbseq r3, r9, ip, lsl lr │ │ │ │ @ instruction: 0x0090d3b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, r5, ip, lsl sl │ │ │ │ - rsbeq sl, r5, ip, lsl #24 │ │ │ │ - rsbeq sl, r5, r0, lsl sl │ │ │ │ + rsbeq sl, r5, ip, lsr #20 │ │ │ │ + rsbeq sl, r5, ip, lsl ip │ │ │ │ + rsbeq sl, r5, r0, lsr #20 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq r3, r9, r4, asr #24 │ │ │ │ - rsbeq sl, r5, r0, ror r8 │ │ │ │ - @ instruction: 0x0065a890 │ │ │ │ - ldrsheq r3, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r3, r9, r4, asr ip │ │ │ │ + rsbeq sl, r5, r0, lsl #17 │ │ │ │ + rsbeq sl, r5, r0, lsr #17 │ │ │ │ + rsbseq r3, r9, r4, lsl #24 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - rsbeq sl, r5, ip, lsr r7 │ │ │ │ - rsbeq sl, r5, r8, ror #14 │ │ │ │ - rsbeq r0, r4, r4, ror #30 │ │ │ │ - rsbeq sl, r5, r0, ror r9 │ │ │ │ + rsbeq sl, r5, ip, asr #14 │ │ │ │ + rsbeq sl, r5, r8, ror r7 │ │ │ │ + rsbeq r0, r4, r4, ror pc │ │ │ │ + rsbeq sl, r5, r0, lsl #19 │ │ │ │ addseq sp, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - rsbeq sl, r5, r0, asr #17 │ │ │ │ - rsbeq sl, r5, ip, ror r8 │ │ │ │ - rsbeq sl, r5, r8, asr r8 │ │ │ │ - rsbeq r0, r4, r8, lsr lr │ │ │ │ - rsbeq sl, r5, ip, lsl r8 │ │ │ │ - rsbeq sl, r5, ip, lsr r8 │ │ │ │ - strdeq sl, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq sl, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, r5, ip, lsl #17 │ │ │ │ + rsbeq sl, r5, r8, ror #16 │ │ │ │ + rsbeq r0, r4, r8, asr #28 │ │ │ │ + rsbeq sl, r5, ip, lsr #16 │ │ │ │ + rsbeq sl, r5, ip, asr #16 │ │ │ │ + rsbeq sl, r5, r4, lsl #16 │ │ │ │ ldr r0, [pc, #4] @ 39dcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r2, r4, lsl r2 │ │ │ │ ldr r0, [pc, #4] @ 39dcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r2, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 39dd4c │ │ │ │ ldr r2, [pc, #108] @ 39dd50 │ │ │ │ ldr r1, [pc, #108] @ 39dd54 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #80] @ 39dd58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r2, [pc, #68] @ 39dd5c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -349902,17 +349902,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r3, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sl, r3, r8, asr #14 │ │ │ │ - rsbeq r7, sp, ip, asr #25 │ │ │ │ + rsbseq r3, r9, r8, ror #17 │ │ │ │ + rsbeq sl, r3, r8, asr r7 │ │ │ │ + ldrdeq r7, [sp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ ldrdeq ip, [r2], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #412] @ 39df14 │ │ │ │ @@ -349993,47 +349993,47 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39df34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39ddd8 │ │ │ │ ldr r0, [pc, #64] @ 39df38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39ddd8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r0, r8, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r0, ip, asr sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r0, r4, lsr sp │ │ │ │ andeq r1, r0, r4, lsr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0065a598 │ │ │ │ - strheq sl, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sl, r5, r8, lsr #11 │ │ │ │ + rsbeq sl, r5, r4, asr #11 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ ldm r0, {r0, r1, r2, ip} │ │ │ │ and r2, r2, ip │ │ │ │ orr r2, r2, r0 │ │ │ │ tst r2, r1 │ │ │ │ ldr r0, [r3, #952] @ 0x3b8 │ │ │ │ @@ -350043,16 +350043,16 @@ │ │ │ │ ldr r2, [r3, #936] @ 0x3a8 │ │ │ │ and r1, r1, ip │ │ │ │ ldr r3, [r3, #940] @ 0x3ac │ │ │ │ orr r1, r1, r2 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 39df84 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #484] @ 39e184 │ │ │ │ ldr r1, [pc, #484] @ 39e188 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350153,45 +350153,45 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39e1ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39dffc │ │ │ │ ldr r0, [pc, #60] @ 39e1b0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39dffc │ │ │ │ addseq ip, r0, r4, ror fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r0, r0, asr fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0090caf4 │ │ │ │ umullseq ip, r0, r8, sl │ │ │ │ addseq ip, r0, r4, ror #20 │ │ │ │ andeq r4, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r5, r0, ror r3 │ │ │ │ - rsbeq sl, r5, ip, lsl #7 │ │ │ │ + rsbeq sl, r5, r0, lsl #7 │ │ │ │ + @ instruction: 0x0065a39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #356] @ 39e330 │ │ │ │ ldr ip, [pc, #356] @ 39e334 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -350262,71 +350262,71 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 39e350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39e248 │ │ │ │ ldr r0, [pc, #52] @ 39e354 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39e248 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r8, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0090c8d8 │ │ │ │ addseq ip, r0, r4, asr #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r5, r8, lsl r2 │ │ │ │ - rsbeq sl, r5, r0, asr #4 │ │ │ │ + rsbeq sl, r5, r8, lsr #4 │ │ │ │ + rsbeq sl, r5, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 39e3c4 │ │ │ │ ldr r2, [pc, #84] @ 39e3c8 │ │ │ │ ldr r1, [pc, #84] @ 39e3cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #52] @ 39e3d0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, r9, ip, asr #4 │ │ │ │ - rsbeq sl, r5, r0, lsl r2 │ │ │ │ - rsbeq sl, r5, r0, lsr r2 │ │ │ │ + rsbseq r3, r9, ip, asr r2 │ │ │ │ + rsbeq sl, r5, r0, lsr #4 │ │ │ │ + rsbeq sl, r5, r0, asr #4 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 39e4ec │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -350335,46 +350335,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #240] @ 39e4f0 │ │ │ │ ldr r1, [pc, #240] @ 39e4f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #220] @ 39e4f8 │ │ │ │ ldr r1, [pc, #220] @ 39e4fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr r8, [pc, #208] @ 39e500 │ │ │ │ ldr r7, [pc, #208] @ 39e504 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r2, #1 │ │ │ │ bl 324530 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #112] @ 39e508 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 324380 │ │ │ │ ldr r2, [pc, #100] @ 39e50c │ │ │ │ ldr r3, [pc, #100] @ 39e510 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ @@ -350384,66 +350384,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 339070 │ │ │ │ - ldrsbeq r3, [r9], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x0065a190 │ │ │ │ - rsbeq sl, r5, ip, lsr #3 │ │ │ │ - rsbeq sl, r4, ip, ror fp │ │ │ │ - @ instruction: 0x0064ab90 │ │ │ │ - rsbeq sl, r3, r4 │ │ │ │ - @ instruction: 0x006d7590 │ │ │ │ + rsbseq r3, r9, r4, ror #3 │ │ │ │ + rsbeq sl, r5, r0, lsr #3 │ │ │ │ + strheq sl, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, r4, ip, lsl #23 │ │ │ │ + rsbeq sl, r4, r0, lsr #23 │ │ │ │ + rsbeq sl, r3, r4, lsl r0 │ │ │ │ + rsbeq r7, sp, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq fp, r2, ip, lsr sl │ │ │ │ - rsbeq sl, r5, ip, lsl #2 │ │ │ │ + rsbeq sl, r5, ip, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 39e520 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq fp, r2, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #80] @ 39e598 │ │ │ │ ldr r2, [pc, #80] @ 39e59c │ │ │ │ ldr r1, [pc, #80] @ 39e5a0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e578 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, r9, r8, lsr #1 │ │ │ │ - strheq sl, [r5], #-8 @ │ │ │ │ - ldrdeq sl, [r5], #-8 @ │ │ │ │ + ldrheq r3, [r9], #-8 @ │ │ │ │ + rsbeq sl, r5, r8, asr #1 │ │ │ │ + rsbeq sl, r5, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 39e680 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -350451,35 +350451,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 39e684 │ │ │ │ ldr r1, [pc, #180] @ 39e688 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #160] @ 39e68c │ │ │ │ ldr r1, [pc, #160] @ 39e690 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #128] @ 39e694 │ │ │ │ ldr r1, [pc, #128] @ 39e698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #96] @ 39e69c │ │ │ │ ldr r2, [pc, #96] @ 39e6a0 │ │ │ │ ldr r3, [pc, #96] @ 39e6a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -350491,56 +350491,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r9, r8, lsr r0 │ │ │ │ - rsbeq r9, r3, r4, ror #28 │ │ │ │ - rsbeq r7, sp, ip, ror #7 │ │ │ │ - rsbeq lr, r4, r0, lsr r0 │ │ │ │ - rsbeq lr, r4, r8 │ │ │ │ + rsbseq r3, r9, r8, asr #32 │ │ │ │ + rsbeq r9, r3, r4, ror lr │ │ │ │ + strdeq r7, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, r4, r0, asr #32 │ │ │ │ + rsbeq lr, r4, r8, lsl r0 │ │ │ │ addeq fp, r2, ip, lsl sl │ │ │ │ addeq sp, lr, r8, lsr #17 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #80] @ 39e71c │ │ │ │ ldr r2, [pc, #80] @ 39e720 │ │ │ │ ldr r1, [pc, #80] @ 39e724 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e6fc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r2, r9, r4, lsr #30 │ │ │ │ - rsbeq r9, r5, r4, lsr pc │ │ │ │ - rsbeq r9, r5, r4, asr pc │ │ │ │ + rsbseq r2, r9, r4, lsr pc │ │ │ │ + rsbeq r9, r5, r4, asr #30 │ │ │ │ + rsbeq r9, r5, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #168] @ 39e7e8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #164] @ 39e7ec │ │ │ │ @@ -350548,15 +350548,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ bl 39e6a8 │ │ │ │ ldrb ip, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #128] @ 0x80 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ str ip, [sp, #24] │ │ │ │ ldrb ip, [r4, #119] @ 0x77 │ │ │ │ @@ -350581,46 +350581,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r2, r9, ip, lsr #29 │ │ │ │ - strheq r9, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - ldrdeq r9, [r5], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r9, r5, ip, lsl #29 │ │ │ │ + ldrheq r2, [r9], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, r5, r4, asr #29 │ │ │ │ + rsbeq r9, r5, r4, ror #29 │ │ │ │ + @ instruction: 0x00659e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39e85c │ │ │ │ ldr r2, [pc, #76] @ 39e860 │ │ │ │ ldr r1, [pc, #76] @ 39e864 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r2, r9, r0, ror #27 │ │ │ │ - rsbeq r9, r5, ip, ror #27 │ │ │ │ - rsbeq r9, r5, ip, lsl #28 │ │ │ │ + ldrsheq r2, [r9], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq r9, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r9, r5, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 39e8f0 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350629,15 +350629,15 @@ │ │ │ │ ldr r2, [pc, #100] @ 39e8f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ beq 39e8c8 │ │ │ │ ldr r2, [pc, #56] @ 39e8fc │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -350647,17 +350647,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r2, r9, r4, ror sp │ │ │ │ - @ instruction: 0x00659d90 │ │ │ │ - rsbeq r9, r5, r0, ror sp │ │ │ │ + rsbseq r2, r9, r4, lsl #27 │ │ │ │ + rsbeq r9, r5, r0, lsr #27 │ │ │ │ + rsbeq r9, r5, r0, lsl #27 │ │ │ │ addseq lr, lr, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 39e9b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -350666,25 +350666,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 39e9b4 │ │ │ │ ldr r1, [pc, #136] @ 39e9b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #116] @ 39e9bc │ │ │ │ ldr r1, [pc, #116] @ 39e9c0 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrh r2, [r4, #132] @ 0x84 │ │ │ │ add r1, r4, #144 @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ bl 3a5140 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ cmn r2, #1 │ │ │ │ beq 39e998 │ │ │ │ @@ -350694,20 +350694,20 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5140 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74d738 │ │ │ │ - ldrsbeq r2, [r9], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r9, r5, r0, ror #25 │ │ │ │ - strdeq r9, [r5], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r6, r4, r0, ror sl │ │ │ │ - rsbeq r6, r4, r4, lsl sl │ │ │ │ + b 74d740 │ │ │ │ + rsbseq r2, r9, ip, ror #25 │ │ │ │ + strdeq r9, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, r5, ip, lsl #26 │ │ │ │ + rsbeq r6, r4, r0, lsl #21 │ │ │ │ + rsbeq r6, r4, r4, lsr #20 │ │ │ │ │ │ │ │ 0039e9c4 : │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, r1 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -350740,37 +350740,37 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #212] @ 39eb24 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39eaec │ │ │ │ ldr r1, [pc, #188] @ 39eb28 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #176] @ 39eb2c │ │ │ │ mov r2, #1232 @ 0x4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #156] @ 39eb30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8fc │ │ │ │ + bl 74b904 │ │ │ │ ldr r1, [pc, #144] @ 39eb34 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8d4 │ │ │ │ + bl 74b8dc │ │ │ │ ldr r3, [pc, #128] @ 39eb38 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a5548 │ │ │ │ @@ -350781,33 +350781,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #72] @ 39eb3c │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #60] @ 39eb40 │ │ │ │ ldr r2, [pc, #60] @ 39eb44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r2, #222 @ 0xde │ │ │ │ b 39ea8c │ │ │ │ - rsbseq r2, r9, r4, asr #23 │ │ │ │ - strdeq r9, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r6, sp, r4, lsl #31 │ │ │ │ + ldrsbeq r2, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r3, r8, lsl #20 │ │ │ │ + @ instruction: 0x006d6f94 │ │ │ │ addseq ip, r0, r8, asr #1 │ │ │ │ - rsbeq r6, r4, r4, lsl #18 │ │ │ │ - rsbeq r9, r5, r8, lsl ip │ │ │ │ - rsbeq r9, r5, ip, lsl #24 │ │ │ │ - rsbeq r6, r7, ip, ror #31 │ │ │ │ + rsbeq r6, r4, r4, lsl r9 │ │ │ │ + rsbeq r9, r5, r8, lsr #24 │ │ │ │ + rsbeq r9, r5, ip, lsl ip │ │ │ │ + strdeq r6, [r7], #-252 @ 0xffffff04 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r6, r4, ip, ror r8 │ │ │ │ - @ instruction: 0x00659b90 │ │ │ │ + rsbeq r6, r4, ip, lsl #17 │ │ │ │ + rsbeq r9, r5, r0, lsr #23 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0039eb48 : │ │ │ │ ldr r3, [pc, #96] @ 39ebb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldr ip, [r2, #128] @ 0x80 │ │ │ │ @@ -350843,15 +350843,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #119] @ 0x77 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39ebec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq fp, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ 39ec80 │ │ │ │ ldr r2, [pc, #120] @ 39ec84 │ │ │ │ @@ -350859,41 +350859,41 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #88] @ 39ec8c │ │ │ │ ldr r1, [pc, #88] @ 39ec90 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #56] @ 39ec94 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74df04 │ │ │ │ + bl 74df0c │ │ │ │ ldr r1, [pc, #40] @ 39ec98 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74de74 │ │ │ │ - rsbseq r2, r9, r0, ror #20 │ │ │ │ - rsbeq r9, r5, r4, asr fp │ │ │ │ - rsbeq r9, r5, r0, ror #22 │ │ │ │ - strdeq r9, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r6, sp, r0, lsl #27 │ │ │ │ + b 74de7c │ │ │ │ + rsbseq r2, r9, r0, ror sl │ │ │ │ + rsbeq r9, r5, r4, ror #22 │ │ │ │ + rsbeq r9, r5, r0, ror fp │ │ │ │ + rsbeq r9, r3, r4, lsl #16 │ │ │ │ + @ instruction: 0x006d6d90 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb r3, [r0, #106] @ 0x6a │ │ │ │ ldrb r4, [r0, #105] @ 0x69 │ │ │ │ bics r4, r4, r3 │ │ │ │ beq 39ed6c │ │ │ │ @@ -350987,15 +350987,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #124] @ 0x7c │ │ │ │ moveq r1, #1 │ │ │ │ bne 39ee58 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r2, [pc, #248] @ 39ef2c │ │ │ │ ldr r3, [pc, #228] @ 39ef1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351028,44 +351028,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39ef3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39edf4 │ │ │ │ ldr r0, [pc, #64] @ 39ef40 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39edf4 │ │ │ │ addseq fp, r0, r4, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, r0, asr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r8, lsl sp │ │ │ │ addseq fp, r0, r0, ror #25 │ │ │ │ andeq r2, r0, r0, lsr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0065989c │ │ │ │ - rsbeq r9, r5, r0, asr #17 │ │ │ │ + rsbeq r9, r5, ip, lsr #17 │ │ │ │ + ldrdeq r9, [r5], #-128 @ 0xffffff80 @ │ │ │ │ ldrb r3, [r0, #114] @ 0x72 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39ef88 │ │ │ │ ldrb r3, [r0, #115] @ 0x73 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39ef9c │ │ │ │ ldrb r3, [r0, #121] @ 0x79 │ │ │ │ @@ -351234,26 +351234,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 39f3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f004 │ │ │ │ ldrb lr, [r4, #107] @ 0x6b │ │ │ │ cmp lr, #0 │ │ │ │ beq 39f044 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ and r0, r3, #7 │ │ │ │ asr r1, lr, r0 │ │ │ │ @@ -351335,33 +351335,33 @@ │ │ │ │ beq 39f124 │ │ │ │ b 39f310 │ │ │ │ ldr r0, [pc, #84] @ 39f3e0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f004 │ │ │ │ addseq fp, r0, r0, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, ip, lsr fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r8, asr #21 │ │ │ │ - ldrsbeq r2, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r2, [r9], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, r9, r0, ror #11 │ │ │ │ + rsbseq r2, r9, r4, asr #11 │ │ │ │ addseq fp, r0, r0, lsl sl │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r5, ip, asr #11 │ │ │ │ + ldrdeq r9, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ addseq fp, r0, r8, ror r8 │ │ │ │ addseq fp, r0, r8, lsr #16 │ │ │ │ @ instruction: 0x0090b7f4 │ │ │ │ @ instruction: 0x0090b7b0 │ │ │ │ - rsbeq r9, r5, ip, lsr #9 │ │ │ │ + strheq r9, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #128] @ 0x80 │ │ │ │ @@ -351448,43 +351448,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f454 │ │ │ │ ldr r0, [pc, #60] @ 39f5cc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f454 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r8, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, r8, ror #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, ip, ror #12 │ │ │ │ andeq r1, r0, r0, ror #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r9, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r9, r5, ip, lsl #6 │ │ │ │ + rsbeq r9, r5, r0, lsl #6 │ │ │ │ + rsbeq r9, r5, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 39f7a4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -351573,72 +351573,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39f7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f648 │ │ │ │ ldr r0, [pc, #64] @ 39f7c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f648 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, r4, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, ip, lsl #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r4, asr #9 │ │ │ │ andeq r3, r0, r8, asr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r5, r4, asr r1 │ │ │ │ - rsbeq r9, r5, r8, ror r1 │ │ │ │ + rsbeq r9, r5, r4, ror #2 │ │ │ │ + rsbeq r9, r5, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 39f82c │ │ │ │ ldr r2, [pc, #72] @ 39f830 │ │ │ │ ldr r1, [pc, #72] @ 39f834 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #119] @ 0x77 │ │ │ │ strb r3, [r0, #121] @ 0x79 │ │ │ │ mov r4, r0 │ │ │ │ bl 39e9c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39ed98 │ │ │ │ - rsbseq r1, r9, r8, lsl #29 │ │ │ │ - rsbeq r8, r5, r8, lsl lr │ │ │ │ - rsbeq r8, r5, r8, lsr lr │ │ │ │ + @ instruction: 0x00791e98 │ │ │ │ + rsbeq r8, r5, r8, lsr #28 │ │ │ │ + rsbeq r8, r5, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #248] @ 39f948 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -351647,51 +351647,51 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r6, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ ldr sl, [pc, #204] @ 39f954 │ │ │ │ mov r8, #2 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #180] @ 39f958 │ │ │ │ ldr r1, [pc, #180] @ 39f95c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #160] @ 39f960 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #116] @ 39f964 │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add r1, r4, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ bl 324530 │ │ │ │ ldr r1, [pc, #68] @ 39f968 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -351699,22 +351699,22 @@ │ │ │ │ bl 324380 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r1, r9, r0, lsr #28 │ │ │ │ - rsbeq r8, r5, r8, lsr #27 │ │ │ │ - rsbeq r8, r5, r8, asr #27 │ │ │ │ + rsbseq r1, r9, r0, lsr lr │ │ │ │ + strheq r8, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq r8, [r5], #-216 @ 0xffffff28 @ │ │ │ │ addeq sl, r2, ip, asr #16 │ │ │ │ - rsbeq r8, r5, r4, asr #29 │ │ │ │ - ldrdeq r8, [r5], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq fp, ip, r0, asr r4 │ │ │ │ - rsbeq r8, r5, r0, ror #28 │ │ │ │ + ldrdeq r8, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, r5, r0, ror #29 │ │ │ │ + rsbeq fp, ip, r0, ror #8 │ │ │ │ + rsbeq r8, r5, r0, ror lr │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ │ │ │ │ 0039f96c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -351806,41 +351806,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39fb50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f9e8 │ │ │ │ ldr r0, [pc, #60] @ 39fb54 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 39f9e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq fp, r0, r0, r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, ip, ror #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r4, lsr #2 │ │ │ │ addseq sp, lr, r8, lsr #13 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r5, r4, lsr lr │ │ │ │ - rsbeq r8, r5, ip, asr #28 │ │ │ │ + rsbeq r8, r5, r4, asr #28 │ │ │ │ + rsbeq r8, r5, ip, asr lr │ │ │ │ │ │ │ │ 0039fb58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 39ec9c │ │ │ │ @@ -351872,15 +351872,15 @@ │ │ │ │ ldr r1, [pc, #332] @ 39fd1c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 3247c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351895,15 +351895,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 39fd28 │ │ │ │ add r3, r4, #28 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #224] @ 39fd2c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r5, r7, #28 │ │ │ │ str r0, [r3, #4] │ │ │ │ @@ -351912,15 +351912,15 @@ │ │ │ │ bl 39ea04 │ │ │ │ ldr r2, [pc, #192] @ 39fd34 │ │ │ │ ldr r1, [pc, #192] @ 39fd38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 3247c4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351935,51 +351935,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #92] @ 39fd48 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r8, r5, r4, asr #23 │ │ │ │ - rsbseq r1, r9, r4, lsr #21 │ │ │ │ - rsbeq r8, r3, r0, ror #16 │ │ │ │ - rsbeq r5, sp, ip, ror #27 │ │ │ │ - rsbseq r1, r9, r0, asr sl │ │ │ │ - ldrdeq r8, [r5], #-156 @ 0xffffff64 @ │ │ │ │ - strdeq r8, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r8, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq r1, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r8, r3, r0, ror r8 │ │ │ │ + strdeq r5, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r1, r9, r0, ror #20 │ │ │ │ + rsbeq r8, r5, ip, ror #19 │ │ │ │ + rsbeq r8, r5, ip, lsl #20 │ │ │ │ addseq sp, lr, ip, lsl #9 │ │ │ │ - rsbeq r8, r5, r8, lsl fp │ │ │ │ - rsbeq r8, r3, r0, asr #15 │ │ │ │ - rsbeq r5, sp, ip, asr #26 │ │ │ │ - rsbseq r1, r9, ip, lsr #19 │ │ │ │ - rsbeq r8, r5, r0, asr #18 │ │ │ │ - rsbeq r8, r5, r0, ror #18 │ │ │ │ + rsbeq r8, r5, r8, lsr #22 │ │ │ │ + ldrdeq r8, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r5, sp, ip, asr sp │ │ │ │ + ldrheq r1, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r8, r5, r0, asr r9 │ │ │ │ + rsbeq r8, r5, r0, ror r9 │ │ │ │ @ instruction: 0x009ed3f0 │ │ │ │ │ │ │ │ 0039fd4c : │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39fd6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq sl, r2, r4, lsl #8 │ │ │ │ lsr r3, r2, #5 │ │ │ │ and r2, r2, #31 │ │ │ │ lsl r3, r3, #21 │ │ │ │ subs r1, r2, #16 │ │ │ │ lsr r3, r3, #21 │ │ │ │ beq 39fdd4 │ │ │ │ @@ -352097,15 +352097,15 @@ │ │ │ │ add r0, r0, r2, lsl #5 │ │ │ │ ldr r0, [r0, #1996] @ 0x7cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ and r4, r3, #-2147483648 @ 0x80000000 │ │ │ │ sbc ip, r1, r2 │ │ │ │ adds lr, r0, ip │ │ │ │ @@ -352158,24 +352158,24 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #968 @ 0x3c8 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r1, [r5] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r1, r8, r1, lsl #3 │ │ │ │ add r1, r1, #968 @ 0x3c8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr ip, [r5] │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r5] │ │ │ │ ldr lr, [r4, #24]! │ │ │ │ cmp lr, #0 │ │ │ │ bne 3a0020 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352189,17 +352189,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3a00d4 │ │ │ │ ldr r0, [pc, #24] @ 3a00d8 │ │ │ │ ldr r2, [pc, #24] @ 3a00dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsheq r1, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, r5, r0, asr #17 │ │ │ │ + rsbseq r1, r9, r0, lsl #12 │ │ │ │ ldrdeq r8, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r8, r5, r0, ror #17 │ │ │ │ andeq r0, r0, r1, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3a0188 │ │ │ │ ldr r2, [pc, #144] @ 3a018c │ │ │ │ @@ -352207,27 +352207,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 3a0194 │ │ │ │ ldr r1, [pc, #112] @ 3a0198 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #88] @ 3a019c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r2, [pc, #76] @ 3a01a0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -352235,17 +352235,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r1, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r8, r3, r8, lsr #6 │ │ │ │ - strheq r5, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r1, r9, r4, asr #11 │ │ │ │ + rsbeq r8, r3, r8, lsr r3 │ │ │ │ + rsbeq r5, sp, r4, asr #17 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ addeq ip, lr, r4, lsl #5 │ │ │ │ muleq r0, r4, r6 │ │ │ │ addeq sl, r2, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -352261,25 +352261,25 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #0 │ │ │ │ and r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r5, r0 │ │ │ │ str r0, [r4, #24] │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r1, [r4, #28] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #372] @ 3a03a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -352356,15 +352356,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov sl, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ cmp r7, #4 │ │ │ │ str sl, [r6, #16] │ │ │ │ str r4, [r6, #20] │ │ │ │ ldrne r3, [r5, #252] @ 0xfc │ │ │ │ addne r6, r6, #32 │ │ │ │ bne 3a033c │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352398,25 +352398,25 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #768] @ 3a0708 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #748] @ 3a070c │ │ │ │ ldr r1, [pc, #748] @ 3a0710 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, r0, #12288 @ 0x3000 │ │ │ │ ldr r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3a0664 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ @@ -352494,15 +352494,15 @@ │ │ │ │ ldr r1, [pc, #424] @ 3a0728 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #420] @ 3a072c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3a068c │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ bl 2489d8 │ │ │ │ str r9, [r5, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ @@ -352555,15 +352555,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #200] @ 3a0744 │ │ │ │ ldr r2, [pc, #200] @ 3a0748 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #184] @ 3a074c │ │ │ │ ldr r3, [pc, #104] @ 3a0700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -352583,34 +352583,34 @@ │ │ │ │ add r1, r1, #296 @ 0x128 │ │ │ │ bl 39ffe8 │ │ │ │ b 3a04d0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ subeq r0, r0, r2, lsl #8 │ │ │ │ andvs r0, r0, r0 │ │ │ │ - ldrsbeq r1, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, r9, ip, ror #5 │ │ │ │ addseq sl, r0, r4, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x00648b90 │ │ │ │ - rsbeq r8, r5, r0, lsr #11 │ │ │ │ - strheq r8, [r5], #-84 @ 0xffffffac @ │ │ │ │ + strheq r8, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, r4, r0, lsr #23 │ │ │ │ + strheq r8, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, r5, r4, asr #11 │ │ │ │ subeq r0, r0, r0, lsl #4 │ │ │ │ addseq fp, r1, ip, lsr #19 │ │ │ │ addeq r9, r2, r0, asr #25 │ │ │ │ eorseq r7, pc, r0, lsl #20 │ │ │ │ - @ instruction: 0x00658490 │ │ │ │ - rsbeq r8, r5, r0, lsl #8 │ │ │ │ + rsbeq r8, r5, r0, lsr #9 │ │ │ │ + rsbeq r8, r5, r0, lsl r4 │ │ │ │ andeq r0, r0, r1, lsr r6 │ │ │ │ addseq sl, r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ @ instruction: 0x0091b7fc │ │ │ │ addeq r9, r2, ip, lsl #22 │ │ │ │ - rsbeq r8, r5, r8, ror r3 │ │ │ │ - rsbeq r8, r5, r0, lsl #6 │ │ │ │ + rsbeq r8, r5, r8, lsl #7 │ │ │ │ + rsbeq r8, r5, r0, lsl r3 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ addseq sl, r0, r0, lsl #9 │ │ │ │ umulleq r9, r2, r0, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -352622,48 +352622,48 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, #262144 @ 0x40000 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r0, r9, r0, asr #30 │ │ │ │ - rsbeq r8, r5, r4, ror #4 │ │ │ │ - rsbeq r8, r5, r8, lsr r2 │ │ │ │ + rsbseq r0, r9, r0, asr pc │ │ │ │ + rsbeq r8, r5, r4, ror r2 │ │ │ │ + rsbeq r8, r5, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3a0ae4 │ │ │ │ ldr r2, [pc, #748] @ 3a0ae8 │ │ │ │ ldr r1, [pc, #748] @ 3a0aec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r0, #12288 @ 0x3000 │ │ │ │ str r3, [r0, #1980] @ 0x7bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -352765,21 +352765,21 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [r6] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ - bl 996b08 │ │ │ │ + bl 996b10 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ - bl 996b08 │ │ │ │ + bl 996b10 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r3, r8 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ bhi 3a09b4 │ │ │ │ add r5, r4, #12352 @ 0x3040 │ │ │ │ add r6, r4, #12480 @ 0x30c0 │ │ │ │ @@ -352816,15 +352816,15 @@ │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ and r6, r6, sl │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a08cc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b 3a0a2c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a0ac0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [r3, #4] │ │ │ │ @@ -352834,17 +352834,17 @@ │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #16] │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a08cc │ │ │ │ - ldrheq r0, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - strheq r8, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq r8, [r5], #-16 @ │ │ │ │ + rsbseq r0, r9, r4, asr #29 │ │ │ │ + rsbeq r8, r5, r8, asr #3 │ │ │ │ + rsbeq r8, r5, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r3 │ │ │ │ add r3, r0, r2, lsl #5 │ │ │ │ mov r4, r0 │ │ │ │ @@ -352883,15 +352883,15 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ and r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ movgt sl, r2 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r4, r0, lsl #5 │ │ │ │ bne 3a0b88 │ │ │ │ cmp r9, #0 │ │ │ │ str sl, [r7, #24] │ │ │ │ @@ -352914,15 +352914,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r7, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r9, #32] │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0c04 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r2, [r9, #28] │ │ │ │ @@ -352935,15 +352935,15 @@ │ │ │ │ add r4, r4, r8, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, r2, lsl #2] │ │ │ │ b 3a0b64 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3a0cd8 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3a0cbc │ │ │ │ @@ -352990,15 +352990,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r9, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0d34 │ │ │ │ cmp sl, r5 │ │ │ │ mvn r3, r9 │ │ │ │ @@ -353154,18 +353154,18 @@ │ │ │ │ b 3a0db8 │ │ │ │ ldr r1, [pc, #24] @ 3a0fec │ │ │ │ ldr r0, [pc, #24] @ 3a0ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ bl 24ac64 │ │ │ │ - ldrsbeq r0, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r7, r5, ip, asr #20 │ │ │ │ + rsbseq r0, r9, ip, ror #13 │ │ │ │ + rsbeq r7, r5, ip, asr sl │ │ │ │ tst r2, #15 │ │ │ │ sub r2, r2, #320 @ 0x140 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ @@ -353300,27 +353300,27 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ add r7, r5, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r9 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r9 │ │ │ │ b 3a1254 │ │ │ │ ldr r3, [r3, #1996] @ 0x7cc │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r9 │ │ │ │ movgt r4, r0 │ │ │ │ movgt r9, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r5, r0, lsl #5 │ │ │ │ bne 3a123c │ │ │ │ cmn r4, #1 │ │ │ │ str r9, [r6, #16] │ │ │ │ @@ -353340,15 +353340,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3a13fc │ │ │ │ ldr r0, [pc, #324] @ 3a1400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a0db8 │ │ │ │ ldr sl, [r5, #1988] @ 0x7c4 │ │ │ │ add r2, r4, #63 @ 0x3f │ │ │ │ add r3, r5, r2, lsl #5 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ @@ -353416,16 +353416,16 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ and r1, r4, #31 │ │ │ │ ldr r3, [r0, ip, lsl #2] │ │ │ │ mov lr, #1 │ │ │ │ bic r3, r3, lr, lsl r1 │ │ │ │ str r3, [r0, ip, lsl #2] │ │ │ │ b 3a12f4 │ │ │ │ - ldrsheq r0, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r7, r5, ip, ror r7 │ │ │ │ + rsbseq r0, r9, r8, lsl #8 │ │ │ │ + rsbeq r7, r5, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ands r5, r2, #15 │ │ │ │ mov r1, #0 │ │ │ │ bne 3a149c │ │ │ │ @@ -353516,15 +353516,15 @@ │ │ │ │ b 3a14a0 │ │ │ │ ldr r5, [r0, #940] @ 0x3ac │ │ │ │ b 3a14a0 │ │ │ │ sub r0, r2, #112 @ 0x70 │ │ │ │ orrs r0, r0, r3 │ │ │ │ bne 3a1610 │ │ │ │ ldr r3, [pc, #216] @ 3a1668 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1610 │ │ │ │ ldr r3, [r3, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3a1610 │ │ │ │ @@ -353954,15 +353954,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ beq 3a1db0 │ │ │ │ ldr r1, [pc, #352] @ 3a1db8 │ │ │ │ ldr r0, [pc, #352] @ 3a1dbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ add r5, r5, r4, lsl #5 │ │ │ │ str r6, [r5, #2012] @ 0x7dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -354039,16 +354039,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ b 3a1c68 │ │ │ │ - rsbseq pc, r8, r8, asr sl @ │ │ │ │ - rsbeq r6, r5, r8, lsl #28 │ │ │ │ + rsbseq pc, r8, r8, ror #20 │ │ │ │ + rsbeq r6, r5, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ and r3, r2, #4080 @ 0xff0 │ │ │ │ subs r1, r3, #128 @ 0x80 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -354080,15 +354080,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt sl, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1e3c │ │ │ │ cmp sl, #0 │ │ │ │ str r5, [r8, #44] @ 0x2c │ │ │ │ @@ -354119,15 +354119,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, sl │ │ │ │ movgt sl, r3 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1ed8 │ │ │ │ str sl, [r8, #44] @ 0x2c │ │ │ │ sub sl, r9, r7 │ │ │ │ @@ -354142,15 +354142,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ movgt r8, r3 │ │ │ │ movgt fp, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [sl, #16] │ │ │ │ - bl 997408 │ │ │ │ + bl 997410 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1f34 │ │ │ │ cmn fp, #1 │ │ │ │ str r8, [sl, #28] │ │ │ │ @@ -354180,15 +354180,15 @@ │ │ │ │ sub r9, r9, r7 │ │ │ │ add r4, r4, r9, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ beq 3a201c │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ bcs 3a20b8 │ │ │ │ and r2, r2, #4064 @ 0xfe0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ @@ -354230,25 +354230,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ popne {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ b 3a201c │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ands r6, r2, #15 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ @@ -354354,15 +354354,15 @@ │ │ │ │ sub r1, r1, #64 @ 0x40 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a22a0 │ │ │ │ sub r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a2194 │ │ │ │ ldr r1, [pc, #408] @ 3a2440 │ │ │ │ - bl 9d82c0 │ │ │ │ + bl 9d82d0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r1, [r0, r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a2194 │ │ │ │ ldr r1, [r1, #712] @ 0x2c8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 3a2194 │ │ │ │ @@ -354409,20 +354409,20 @@ │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a2334 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a233c │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3a233c │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3a233c │ │ │ │ sub r1, r1, #128 @ 0x80 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a22a0 │ │ │ │ sub r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a2194 │ │ │ │ @@ -354449,27 +354449,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a2450 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3a07e0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ addseq fp, r0, ip, lsl lr │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq pc, r8, r8, lsr #5 │ │ │ │ - rsbeq r6, r3, r4, lsr #32 │ │ │ │ - strheq r3, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq pc, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, r3, r4, lsr r0 │ │ │ │ + rsbeq r3, sp, r0, asr #11 │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [ip, #76] @ 0x4c │ │ │ │ lsr ip, r2, #12 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp lr, ip │ │ │ │ mov r1, #0 │ │ │ │ @@ -354490,15 +354490,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3a24c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r8, r2, ip, lsr #2 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -354519,15 +354519,15 @@ │ │ │ │ beq 3a250c │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mvn r3, #0 │ │ │ │ b 3a2520 │ │ │ │ mov r3, #0 │ │ │ │ b 3a2520 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -354563,15 +354563,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 3a24cc │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 3a24cc │ │ │ │ - rsbseq pc, r8, r4, asr #3 │ │ │ │ + ldrsbeq pc, [r8], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 3a2618 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -354593,27 +354593,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a2690 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #40] @ 3a2694 │ │ │ │ ldr r1, [pc, #40] @ 3a2698 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq pc, r8, ip, ror #1 │ │ │ │ - rsbeq r5, r3, r4, ror #27 │ │ │ │ - rsbeq r3, sp, r0, ror r3 │ │ │ │ + b 74c0d8 │ │ │ │ + ldrsheq pc, [r8], #-12 @ │ │ │ │ + strdeq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, sp, r0, lsl #7 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ addeq sl, lr, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 3a2790 │ │ │ │ @@ -354626,15 +354626,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a2750 │ │ │ │ ldr r2, [pc, #160] @ 3a279c │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -354644,15 +354644,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -354660,28 +354660,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 3a27a0 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, r0, lsl #1 │ │ │ │ - ldrdeq r6, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r6, r5, r4, ror #9 │ │ │ │ + @ instruction: 0x0078f090 │ │ │ │ + rsbeq r6, r5, r0, ror #9 │ │ │ │ + strdeq r6, [r5], #-68 @ 0xffffffbc @ │ │ │ │ strdeq r7, [r2], r0 │ │ │ │ - rsbeq r6, r5, r4, ror #8 │ │ │ │ + rsbeq r6, r5, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 3a2878 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -354689,59 +354689,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a287c │ │ │ │ ldr r1, [pc, #172] @ 3a2880 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #152] @ 3a2884 │ │ │ │ ldr r1, [pc, #152] @ 3a2888 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 3a288c │ │ │ │ ldr r7, [pc, #140] @ 3a2890 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #112] @ 3a2894 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 324380 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 338f70 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 339070 │ │ │ │ - rsbseq lr, r8, ip, ror pc │ │ │ │ - rsbeq r6, r5, r4, asr #7 │ │ │ │ + rsbseq lr, r8, ip, lsl #31 │ │ │ │ ldrdeq r6, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r5, r3, r4, asr #24 │ │ │ │ - ldrdeq r3, [sp], #-16 @ │ │ │ │ - @ instruction: 0x00646798 │ │ │ │ - rsbeq r6, r4, ip, lsr #15 │ │ │ │ + rsbeq r6, r5, r4, ror #7 │ │ │ │ + rsbeq r5, r3, r4, asr ip │ │ │ │ + rsbeq r3, sp, r0, ror #3 │ │ │ │ + rsbeq r6, r4, r8, lsr #15 │ │ │ │ + strheq r6, [r4], #-124 @ 0xffffff84 @ │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 003a2898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354799,22 +354799,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3a2a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a28f8 │ │ │ │ ldr r2, [pc, #96] @ 3a2a1c │ │ │ │ ldr r3, [pc, #64] @ 3a2a00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -354822,28 +354822,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a29f0 │ │ │ │ ldr r0, [pc, #64] @ 3a2a20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r0, lsr r8 │ │ │ │ addseq r8, r0, r0, asr #4 │ │ │ │ addseq r8, r0, ip, asr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, r0, r4, lsl r2 │ │ │ │ andeq r4, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r5, ip, ror #4 │ │ │ │ + rsbeq r6, r5, ip, ror r2 │ │ │ │ addseq r8, r0, r8, asr r1 │ │ │ │ - rsbeq r6, r5, ip, ror #4 │ │ │ │ + rsbeq r6, r5, ip, ror r2 │ │ │ │ │ │ │ │ 003a2a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 3a2b68 │ │ │ │ @@ -354904,41 +354904,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a2b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a2a84 │ │ │ │ ldr r0, [pc, #60] @ 3a2b94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a2a84 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r0], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, lr, ip, lsl #13 │ │ │ │ ldrheq r8, [r0], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, lr, r4, asr r6 │ │ │ │ addseq r8, r0, r8, ror r0 │ │ │ │ andeq r2, r0, r4, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r5, r0, lsr r1 │ │ │ │ - rsbeq r6, r5, r4, asr r1 │ │ │ │ + rsbeq r6, r5, r0, asr #2 │ │ │ │ + rsbeq r6, r5, r4, ror #2 │ │ │ │ │ │ │ │ 003a2b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3a2ccc │ │ │ │ @@ -354993,68 +354993,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a2cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2bf0 │ │ │ │ ldr r0, [pc, #60] @ 3a2cf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2bf0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r7, r0, r4, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r0, r4, asr #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, lr, r0, lsl #10 │ │ │ │ addseq r7, r0, ip, lsl pc │ │ │ │ andeq r3, r0, r0, lsr ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r5, r8, lsr r0 │ │ │ │ - rsbeq r6, r5, ip, asr r0 │ │ │ │ + rsbeq r6, r5, r8, asr #32 │ │ │ │ + rsbeq r6, r5, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3a2d24 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r7, r2, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3a2da8 │ │ │ │ ldr r2, [pc, #104] @ 3a2dac │ │ │ │ ldr r1, [pc, #104] @ 3a2db0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #76] @ 3a2db4 │ │ │ │ ldr lr, [pc, #76] @ 3a2db8 │ │ │ │ ldr ip, [pc, #76] @ 3a2dbc │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355064,19 +355064,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3a2dc0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq lr, r8, r8, lsr sl │ │ │ │ - rsbeq r5, r3, r4, ror #13 │ │ │ │ - rsbeq r2, sp, r0, ror ip │ │ │ │ - ldrdeq r5, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq lr, r8, r8, asr #20 │ │ │ │ + strdeq r5, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r2, sp, r0, lsl #25 │ │ │ │ + rsbeq r5, r5, r8, ror #31 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq r9, lr, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -355090,49 +355090,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r1, [pc, #228] @ 3a2f08 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 3a2eb0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 750378 │ │ │ │ + bl 750380 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 3a2f0c │ │ │ │ @@ -355142,46 +355142,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq lr, r8, r0, lsr #19 │ │ │ │ - rsbeq r7, r4, r0, lsl #8 │ │ │ │ - rsbeq r7, r4, r4, lsl r4 │ │ │ │ - rsbeq r5, r5, r0, lsr #30 │ │ │ │ - rsbseq lr, r8, r0, asr #17 │ │ │ │ - rsbeq r5, r5, ip, lsr #29 │ │ │ │ - @ instruction: 0x00655e90 │ │ │ │ + ldrheq lr, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r7, r4, r0, lsl r4 │ │ │ │ + rsbeq r7, r4, r4, lsr #8 │ │ │ │ + rsbeq r5, r5, r0, lsr pc │ │ │ │ + ldrsbeq lr, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + strheq r5, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r5, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #92] @ 3a2f98 │ │ │ │ ldr r2, [pc, #92] @ 3a2f9c │ │ │ │ ldr r1, [pc, #92] @ 3a2fa0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a2f78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -355189,17 +355189,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, r8, r0, asr #16 │ │ │ │ - @ instruction: 0x0064729c │ │ │ │ - strheq r7, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq lr, r8, r0, asr r8 │ │ │ │ + rsbeq r7, r4, ip, lsr #5 │ │ │ │ + rsbeq r7, r4, r4, asr #5 │ │ │ │ │ │ │ │ 003a2fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 3a3074 │ │ │ │ @@ -355209,15 +355209,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 3a3078 │ │ │ │ ldr r1, [pc, #164] @ 3a307c │ │ │ │ ldr r3, [pc, #164] @ 3a3080 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a3054 │ │ │ │ ldr r8, [pc, #140] @ 3a3084 │ │ │ │ ldr r7, [pc, #140] @ 3a3088 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -355227,15 +355227,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a3054 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3a3008 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -355246,47 +355246,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r8, r4, asr #15 │ │ │ │ - rsbeq r5, r3, ip, asr r4 │ │ │ │ - rsbeq r6, r5, ip, lsr #1 │ │ │ │ + ldrsbeq lr, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, r3, ip, ror #8 │ │ │ │ + strheq r6, [r5], #-12 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - strdeq r7, [r4], #-16 @ │ │ │ │ - rsbeq r7, r4, r8, lsl #4 │ │ │ │ + rsbeq r7, r4, r0, lsl #4 │ │ │ │ + rsbeq r7, r4, r8, lsl r2 │ │ │ │ │ │ │ │ 003a308c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3a30ec │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r5, r5, ip, lsl #25 │ │ │ │ + @ instruction: 0x00655c9c │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3a3144 │ │ │ │ ldr r1, [pc, #136] @ 3a3190 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -355319,15 +355319,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 3a3144 │ │ │ │ b 3a3140 │ │ │ │ - ldrsbeq lr, [r8], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq lr, r8, r8, ror #13 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -355344,15 +355344,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3a31f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r7, r2, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3a32d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -355361,25 +355361,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a32d4 │ │ │ │ ldr r1, [pc, #172] @ 3a32d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #152] @ 3a32dc │ │ │ │ ldr r1, [pc, #152] @ 3a32e0 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #120] @ 3a32e4 │ │ │ │ ldr r1, [pc, #120] @ 3a32e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3a32ec │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3a32f0 │ │ │ │ @@ -355399,24 +355399,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r8, ip, asr #11 │ │ │ │ - rsbeq r5, r3, ip, lsl #4 │ │ │ │ - @ instruction: 0x006d2794 │ │ │ │ - strdeq r1, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, r3, r4, lsr #28 │ │ │ │ + ldrsbeq lr, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r5, r3, ip, lsl r2 │ │ │ │ + rsbeq r2, sp, r4, lsr #15 │ │ │ │ + rsbeq r1, r4, ip, lsl #20 │ │ │ │ + rsbeq sl, r3, r4, lsr lr │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq r7, r2, r8, lsl #9 │ │ │ │ - strdeq r5, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r5, r5, ip, lsl #22 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 3a337c │ │ │ │ mov r1, #1 │ │ │ │ @@ -355516,19 +355516,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3a3434 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3a3428 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 3a37f4 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -355545,15 +355545,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 3a3804 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -355598,79 +355598,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #544] @ 3a3818 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #504] @ 3a381c │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #456] @ 3a3820 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #408] @ 3a3824 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #356] @ 3a3828 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -355701,15 +355701,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3a3830 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [pc, #160] @ 3a3834 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -355728,30 +355728,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r8, ip, lsl #6 │ │ │ │ + rsbseq lr, r8, ip, lsl r3 │ │ │ │ addseq r7, r0, ip, lsr #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, r5, ip, lsr #17 │ │ │ │ - strheq r5, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + strheq r5, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, r5, r8, asr #17 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq r7, r2, r0, ror #2 │ │ │ │ - rsbeq r5, r5, r8, lsl #16 │ │ │ │ - rsbeq r5, r5, r4, ror #15 │ │ │ │ - rsbeq r5, r5, r8, asr #15 │ │ │ │ - rsbeq r5, r5, r8, lsr #15 │ │ │ │ - rsbeq r5, r5, r0, lsl #15 │ │ │ │ - rsbeq r5, r5, r8, asr r7 │ │ │ │ - rsbeq r4, r3, r0, asr #25 │ │ │ │ - rsbeq r2, sp, ip, asr #4 │ │ │ │ + rsbeq r5, r5, r8, lsl r8 │ │ │ │ + strdeq r5, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r5, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r5, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00655790 │ │ │ │ + rsbeq r5, r5, r8, ror #14 │ │ │ │ + ldrdeq r4, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r2, sp, ip, asr r2 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r7, r0, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -355765,25 +355765,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2fa4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3a393c │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #308] @ 3a39c8 │ │ │ │ ldr r2, [pc, #308] @ 3a39cc │ │ │ │ ldr r1, [pc, #308] @ 3a39d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a399c │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a3980 │ │ │ │ @@ -355843,19 +355843,19 @@ │ │ │ │ beq 3a393c │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 3a3940 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3a3920 │ │ │ │ - rsbseq sp, r8, r8, asr #30 │ │ │ │ - rsbeq r6, r4, r4, asr #18 │ │ │ │ - rsbeq r6, r4, r8, asr r9 │ │ │ │ + rsbseq sp, r8, r8, asr pc │ │ │ │ + rsbeq r6, r4, r4, asr r9 │ │ │ │ + rsbeq r6, r4, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 3a3bec │ │ │ │ ldr r4, [pc, #512] @ 3a3bf0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -355866,49 +355866,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #460] @ 3a3bf8 │ │ │ │ ldr r1, [pc, #460] @ 3a3bfc │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #436] @ 3a3c00 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 3a3c04 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #416] @ 3a3c08 │ │ │ │ ldr r1, [pc, #416] @ 3a3c0c │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 3a3c10 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #384] @ 3a3c14 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3a3bd4 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -355982,50 +355982,50 @@ │ │ │ │ b 3a3b50 │ │ │ │ ldr r0, [pc, #60] @ 3a3c18 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsheq sp, [r8], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r4, r3, r8, lsr sl │ │ │ │ - rsbeq r1, sp, r0, asr #31 │ │ │ │ - strheq r6, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r5, r5, r0, lsl r3 │ │ │ │ - rsbeq r5, r5, r4, lsr r6 │ │ │ │ + rsbseq sp, r8, r4, lsl #28 │ │ │ │ + rsbeq r4, r3, r8, asr #20 │ │ │ │ + ldrdeq r1, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r6, r4, r8, asr #15 │ │ │ │ + rsbeq r5, r5, r0, lsr #6 │ │ │ │ + rsbeq r5, r5, r4, asr #12 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r1, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sl, r3, r0, lsl #12 │ │ │ │ - rsbeq r5, r5, ip, lsr r3 │ │ │ │ - rsbeq r5, r5, r4, lsr r3 │ │ │ │ - rsbeq r5, r5, r4, asr r2 │ │ │ │ + rsbeq r1, r4, r8, ror #3 │ │ │ │ + rsbeq sl, r3, r0, lsl r6 │ │ │ │ + rsbeq r5, r5, ip, asr #6 │ │ │ │ + rsbeq r5, r5, r4, asr #6 │ │ │ │ + rsbeq r5, r5, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2fa4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3ca4 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #104] @ 3a3cc4 │ │ │ │ ldr r2, [pc, #104] @ 3a3cc8 │ │ │ │ ldr r1, [pc, #104] @ 3a3ccc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3ca4 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -356036,40 +356036,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r0, lsl #23 │ │ │ │ - rsbeq r6, r4, ip, ror r5 │ │ │ │ - @ instruction: 0x00646594 │ │ │ │ + @ instruction: 0x0078db90 │ │ │ │ + rsbeq r6, r4, ip, lsl #11 │ │ │ │ + rsbeq r6, r4, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2fa4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3d64 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #120] @ 3a3d84 │ │ │ │ ldr r2, [pc, #120] @ 3a3d88 │ │ │ │ ldr r1, [pc, #120] @ 3a3d8c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3d64 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -356084,17 +356084,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq sp, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r6, r4, ip, asr #9 │ │ │ │ - rsbeq r6, r4, r4, ror #9 │ │ │ │ + rsbseq sp, r8, r0, ror #21 │ │ │ │ + ldrdeq r6, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r6, [r4], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -356117,25 +356117,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2fa4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3e60 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #108] @ 3a3e80 │ │ │ │ ldr r2, [pc, #108] @ 3a3e84 │ │ │ │ ldr r1, [pc, #108] @ 3a3e88 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3e60 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -356147,17 +356147,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r8, asr #19 │ │ │ │ - rsbeq r6, r4, r4, asr #7 │ │ │ │ - ldrdeq r6, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq sp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r6, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r6, r4, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -356168,25 +356168,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2fa4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3f20 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #136] @ 3a3f68 │ │ │ │ ldr r2, [pc, #136] @ 3a3f6c │ │ │ │ ldr r1, [pc, #136] @ 3a3f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3f20 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -356205,17 +356205,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq sp, [r8], #-140 @ 0xffffff74 @ │ │ │ │ - strdeq r6, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r6, r4, ip, lsl #6 │ │ │ │ + rsbseq sp, r8, ip, lsl #18 │ │ │ │ + rsbeq r6, r4, r8, lsl #6 │ │ │ │ + rsbeq r6, r4, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -356238,25 +356238,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2fa4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3a4064 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #180] @ 3a40ac │ │ │ │ ldr r2, [pc, #180] @ 3a40b0 │ │ │ │ ldr r1, [pc, #180] @ 3a40b4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3a4058 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a4084 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -356286,17 +356286,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq sp, r8, r4, ror #15 │ │ │ │ - rsbeq r6, r4, r0, ror #3 │ │ │ │ - strdeq r6, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq sp, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r6, [r4], #-16 @ │ │ │ │ + rsbeq r6, r4, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #372] @ 3a4244 │ │ │ │ ldr r3, [pc, #372] @ 3a4248 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -356372,41 +356372,41 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a4268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a4114 │ │ │ │ ldr r0, [pc, #60] @ 3a426c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a4114 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r4, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r0, r4, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, r0, r0, ror #19 │ │ │ │ addseq r6, r0, r4, lsr #19 │ │ │ │ andeq r2, r0, r8, lsl sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r5, r0, asr ip │ │ │ │ - rsbeq r4, r5, r4, ror ip │ │ │ │ + rsbeq r4, r5, r0, ror #24 │ │ │ │ + rsbeq r4, r5, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #280] @ 3a43a0 │ │ │ │ ands r4, r2, #1 │ │ │ │ ldr r2, [pc, #276] @ 3a43a4 │ │ │ │ @@ -356459,40 +356459,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a43c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a42c8 │ │ │ │ ldr r0, [pc, #56] @ 3a43c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a42c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r0, r8, ror #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, r0, r4, asr #16 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r5, r8, asr fp │ │ │ │ - rsbeq r4, r5, r8, ror fp │ │ │ │ + rsbeq r4, r5, r8, ror #22 │ │ │ │ + rsbeq r4, r5, r8, lsl #23 │ │ │ │ │ │ │ │ 003a43c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -356507,63 +356507,63 @@ │ │ │ │ ldr r2, [pc, #84] @ 3a4458 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r4 │ │ │ │ bl 441b2c │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, r5, ip, lsr #22 │ │ │ │ + rsbeq r4, r5, ip, lsr fp │ │ │ │ addeq r6, r2, ip, ror #8 │ │ │ │ ldr r0, [pc, #4] @ 3a4468 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r6, r2, r8, ror r4 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3a453c │ │ │ │ ldr r2, [pc, #172] @ 3a4540 │ │ │ │ ldr r1, [pc, #172] @ 3a4544 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #140] @ 3a4548 │ │ │ │ ldr r1, [pc, #140] @ 3a454c │ │ │ │ add r5, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #108] @ 3a4550 │ │ │ │ ldr r1, [pc, #108] @ 3a4554 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #100] @ 3a4558 │ │ │ │ mov ip, #3 │ │ │ │ ldr r3, [pc, #96] @ 3a455c │ │ │ │ @@ -356580,19 +356580,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r8, lsl r4 │ │ │ │ - rsbeq r0, r4, r4, lsr #15 │ │ │ │ - rsbeq r9, r3, ip, asr #23 │ │ │ │ - rsbeq r3, r3, r4, ror pc │ │ │ │ - rsbeq r1, sp, r0, lsl #10 │ │ │ │ + rsbseq sp, r8, r8, lsr #8 │ │ │ │ + strheq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r9, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r3, r3, r4, lsl #31 │ │ │ │ + rsbeq r1, sp, r0, lsl r5 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ streq r8, [r4], #134 @ 0x86 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ ldrdeq r6, [r2], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -356605,24 +356605,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7502f4 │ │ │ │ - rsbseq sp, r8, ip, lsr #6 │ │ │ │ - ldrdeq r4, [r5], #-148 @ 0xffffff6c @ │ │ │ │ - strheq r4, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + b 7502fc │ │ │ │ + rsbseq sp, r8, ip, lsr r3 │ │ │ │ + rsbeq r4, r5, r4, ror #19 │ │ │ │ + rsbeq r4, r5, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 3a465c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -356630,41 +356630,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 3a4660 │ │ │ │ ldr r1, [pc, #108] @ 3a4664 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #88] @ 3a4668 │ │ │ │ ldr r1, [pc, #88] @ 3a466c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 324530 │ │ │ │ ldr r1, [pc, #40] @ 3a4670 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324380 │ │ │ │ - ldrsbeq sp, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r3, r0, asr #28 │ │ │ │ - rsbeq r1, sp, r8, asr #7 │ │ │ │ - rsbeq r4, r5, r8, lsr r9 │ │ │ │ - rsbeq r4, r5, r0, asr r9 │ │ │ │ + rsbseq sp, r8, r0, ror #5 │ │ │ │ + rsbeq r3, r3, r0, asr lr │ │ │ │ + ldrdeq r1, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r5, r8, asr #18 │ │ │ │ + rsbeq r4, r5, r0, ror #18 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #584] @ 3a48d4 │ │ │ │ ldr r6, [pc, #584] @ 3a48d8 │ │ │ │ @@ -356683,26 +356683,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #516] @ 3a48e8 │ │ │ │ ldr r1, [pc, #516] @ 3a48ec │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r6, [sp] │ │ │ │ ldr r7, [pc, #496] @ 3a48f0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr fp, [r4, #100] @ 0x64 │ │ │ │ mov r3, #7 │ │ │ │ add r1, sp, #18 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #18] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ @@ -356712,30 +356712,30 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strh r2, [sp, #18] │ │ │ │ add r0, fp, #6 │ │ │ │ mov r2, #2 │ │ │ │ bl 24980c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [fp, #61] @ 0x3d │ │ │ │ - bl 7194d8 │ │ │ │ + bl 7194e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 441b2c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3a4bfc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a4850 │ │ │ │ ldr r0, [pc, #372] @ 3a48f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 750534 │ │ │ │ + bl 75053c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 39fb80 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r6, #1748] @ 0x6d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a4de0 │ │ │ │ @@ -356743,20 +356743,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a53d8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #296] @ 3a48fc │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [pc, #280] @ 3a4900 │ │ │ │ mov r1, r4 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r9 │ │ │ │ bl 3a5548 │ │ │ │ mov r1, #0 │ │ │ │ @@ -356770,15 +356770,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a53d8 │ │ │ │ ldr r1, [pc, #224] @ 3a4908 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5548 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a4894 │ │ │ │ ldr r2, [pc, #180] @ 3a490c │ │ │ │ @@ -356811,107 +356811,107 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a54a8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r4, lsl #9 │ │ │ │ - rsbseq sp, r8, r0, lsl r2 │ │ │ │ + rsbseq sp, r8, r0, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r3, r8, lsl #27 │ │ │ │ - rsbeq r1, sp, r4, lsl r3 │ │ │ │ - rsbeq r4, r5, r8, ror #16 │ │ │ │ - rsbeq r4, r5, r0, lsl #17 │ │ │ │ + @ instruction: 0x00633d98 │ │ │ │ + rsbeq r1, sp, r4, lsr #6 │ │ │ │ + rsbeq r4, r5, r8, ror r8 │ │ │ │ + @ instruction: 0x00654890 │ │ │ │ addseq r6, r0, r8, lsl r4 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - strheq r4, [r5], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x00640b9c │ │ │ │ + rsbeq r4, r5, r4, asr #15 │ │ │ │ + rsbeq r0, r4, ip, lsr #23 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r2, r4, ip, lsl #5 │ │ │ │ - rsbeq r4, r5, ip, lsr r7 │ │ │ │ + @ instruction: 0x0064229c │ │ │ │ + rsbeq r4, r5, ip, asr #14 │ │ │ │ @ instruction: 0x009062bc │ │ │ │ addseq r6, r0, r8, ror r2 │ │ │ │ - rsbeq sp, r4, r0, ror #1 │ │ │ │ + strdeq sp, [r4], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3a4954 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r6, r2, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a49c8 │ │ │ │ ldr r2, [pc, #88] @ 3a49cc │ │ │ │ ldr r1, [pc, #88] @ 3a49d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #60] @ 3a49d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, r8, ror pc │ │ │ │ - strheq r3, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r1, sp, r4, asr #32 │ │ │ │ - ldrdeq r4, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq ip, r8, r8, lsl #31 │ │ │ │ + rsbeq r3, r3, r8, asr #21 │ │ │ │ + rsbeq r1, sp, r4, asr r0 │ │ │ │ + rsbeq r4, r5, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a4a40 │ │ │ │ ldr r2, [pc, #80] @ 3a4a44 │ │ │ │ ldr r1, [pc, #80] @ 3a4a48 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #68] @ 3a4a4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #52] @ 3a4a50 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq ip, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r3, r3, r0, lsr sl │ │ │ │ - rsbeq r4, r5, r0, lsl #13 │ │ │ │ + rsbseq ip, r8, ip, lsl #30 │ │ │ │ + rsbeq r3, r3, r0, asr #20 │ │ │ │ + @ instruction: 0x00654690 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #252] @ 3a4b68 │ │ │ │ @@ -356928,15 +356928,15 @@ │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, sp, #12 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a85c │ │ │ │ mov r0, r6 │ │ │ │ @@ -356975,51 +356975,51 @@ │ │ │ │ mvn r3, #0 │ │ │ │ rsb r1, r0, #40 @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 24a7cc <__snprintf_chk@plt> │ │ │ │ b 3a4af4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq ip, r8, r4, lsl #29 │ │ │ │ + @ instruction: 0x0078ce94 │ │ │ │ umullseq r6, r0, r4, r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r4, r8, lsr #18 │ │ │ │ - rsbeq r0, r4, ip, asr #17 │ │ │ │ - rsbeq r5, pc, ip, ror #10 │ │ │ │ + rsbeq r0, r4, r8, lsr r9 │ │ │ │ + ldrdeq r0, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r5, pc, ip, ror r5 @ │ │ │ │ addseq r6, r0, r0, lsl r0 │ │ │ │ - rsbeq r4, r5, r0, lsr r4 │ │ │ │ + rsbeq r4, r5, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3a4bec │ │ │ │ ldr r2, [pc, #76] @ 3a4bf0 │ │ │ │ ldr r1, [pc, #76] @ 3a4bf4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #48] @ 3a4bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, r8, asr #26 │ │ │ │ - rsbeq r3, r3, r8, lsl #17 │ │ │ │ - rsbeq r0, sp, r4, lsl lr │ │ │ │ - strheq r0, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, r8, r8, asr sp │ │ │ │ + @ instruction: 0x00633898 │ │ │ │ + rsbeq r0, sp, r4, lsr #28 │ │ │ │ + rsbeq r0, r4, r4, asr #11 │ │ │ │ │ │ │ │ 003a4bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #400] @ 3a4da4 │ │ │ │ @@ -357035,67 +357035,67 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3a4ca0 │ │ │ │ ldr r4, [pc, #356] @ 3a4dac │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a034 │ │ │ │ + bl 74a03c │ │ │ │ ldr r3, [pc, #340] @ 3a4db0 │ │ │ │ ldr r2, [pc, #340] @ 3a4db4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str r0, [r7] │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #272] @ 3a4db8 │ │ │ │ ldr sl, [pc, #272] @ 3a4dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [pc, #256] @ 3a4dc0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74a034 │ │ │ │ + bl 74a03c │ │ │ │ ldr r2, [pc, #236] @ 3a4dc4 │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #17 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r9, #0 │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ str r0, [r7] │ │ │ │ beq 3a4c84 │ │ │ │ ldr r2, [pc, #192] @ 3a4dc8 │ │ │ │ ldr r1, [pc, #192] @ 3a4dcc │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #164] @ 3a4dd0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339528 │ │ │ │ ldr r0, [r7] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -357111,38 +357111,38 @@ │ │ │ │ ldr r1, [pc, #112] @ 3a4ddc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @ instruction: 0x009e84d0 │ │ │ │ @ instruction: 0x00905ef0 │ │ │ │ - rsbeq r0, r4, r0, lsr r5 │ │ │ │ - @ instruction: 0x0078cc94 │ │ │ │ - rsbeq r0, r4, r0, asr r7 │ │ │ │ - rsbeq r4, r5, r8, lsl r3 │ │ │ │ - rsbeq r0, r4, r8, asr #9 │ │ │ │ - rsbseq ip, r8, r4, lsr ip │ │ │ │ - rsbeq r0, r4, r0, ror #13 │ │ │ │ - rsbeq r4, r4, ip, lsl #5 │ │ │ │ - @ instruction: 0x00644298 │ │ │ │ + rsbeq r0, r4, r0, asr #10 │ │ │ │ + rsbseq ip, r8, r4, lsr #25 │ │ │ │ + rsbeq r0, r4, r0, ror #14 │ │ │ │ + rsbeq r4, r5, r8, lsr #6 │ │ │ │ + ldrdeq r0, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq ip, r8, r4, asr #24 │ │ │ │ + strdeq r0, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x0064429c │ │ │ │ + rsbeq r4, r4, r8, lsr #5 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r4, r5, r8, lsr r2 │ │ │ │ - rsbseq ip, r8, r4, lsl #23 │ │ │ │ - rsbeq r4, r5, ip, lsl #4 │ │ │ │ + rsbeq r4, r5, r8, asr #4 │ │ │ │ + @ instruction: 0x0078cb94 │ │ │ │ + rsbeq r4, r5, ip, lsl r2 │ │ │ │ │ │ │ │ 003a4de0 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -357168,17 +357168,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bl 24b8c8 │ │ │ │ - ldrheq ip, [r8], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r4, r5, r0, asr #2 │ │ │ │ - @ instruction: 0x00654190 │ │ │ │ + rsbseq ip, r8, r8, asr #21 │ │ │ │ + rsbeq r4, r5, r0, asr r1 │ │ │ │ + rsbeq r4, r5, r0, lsr #3 │ │ │ │ │ │ │ │ 003a4e60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -357190,24 +357190,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #212] @ 3a4f68 │ │ │ │ add r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #184] @ 3a4f6c │ │ │ │ ldr r1, [pc, #184] @ 3a4f70 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #160] @ 3a4f74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ bne 3a4f44 │ │ │ │ cmp r4, #15 │ │ │ │ bhi 3a4f20 │ │ │ │ @@ -357237,26 +357237,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a4f88 │ │ │ │ ldr r0, [pc, #60] @ 3a4f8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #100 @ 0x64 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq ip, r8, r8, ror #20 │ │ │ │ - rsbeq r3, r3, r0, lsr #11 │ │ │ │ - rsbeq r0, sp, ip, lsr #22 │ │ │ │ - rsbeq r0, r4, r0, lsl #10 │ │ │ │ - strheq r0, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq ip, r8, r8, ror sl │ │ │ │ + strheq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r0, sp, ip, lsr fp │ │ │ │ + rsbeq r0, r4, r0, lsl r5 │ │ │ │ + rsbeq r0, r4, r8, asr #5 │ │ │ │ addseq r8, lr, r4, lsl r2 │ │ │ │ @ instruction: 0x009e81d0 │ │ │ │ - rsbseq ip, r8, r4, asr #19 │ │ │ │ - rsbeq r4, r5, ip, asr #32 │ │ │ │ - @ instruction: 0x0065409c │ │ │ │ - rsbeq r4, r5, r0, lsr r0 │ │ │ │ - @ instruction: 0x00654098 │ │ │ │ + ldrsbeq ip, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r4, r5, ip, asr r0 │ │ │ │ + rsbeq r4, r5, ip, lsr #1 │ │ │ │ + rsbeq r4, r5, r0, asr #32 │ │ │ │ + rsbeq r4, r5, r8, lsr #1 │ │ │ │ │ │ │ │ 003a4f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -357271,23 +357271,23 @@ │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3247c4 │ │ │ │ - rsbseq ip, r8, r0, lsr r9 │ │ │ │ - rsbeq r3, r3, ip, ror #8 │ │ │ │ - strdeq r0, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq ip, r8, r0, asr #18 │ │ │ │ + rsbeq r3, r3, ip, ror r4 │ │ │ │ + rsbeq r0, sp, r4, lsl #20 │ │ │ │ │ │ │ │ 003a5004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357327,20 +357327,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3a50cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq ip, r8, r4, ror r8 │ │ │ │ - strdeq r3, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r3, r5, r0, lsr #31 │ │ │ │ - rsbseq ip, r8, r0, asr r8 │ │ │ │ - ldrdeq r3, [r5], #-232 @ 0xffffff18 @ │ │ │ │ - @ instruction: 0x00653f94 │ │ │ │ + rsbseq ip, r8, r4, lsl #17 │ │ │ │ + rsbeq r3, r5, ip, lsl #30 │ │ │ │ + strheq r3, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq ip, r8, r0, ror #16 │ │ │ │ + rsbeq r3, r5, r8, ror #29 │ │ │ │ + rsbeq r3, r5, r4, lsr #31 │ │ │ │ │ │ │ │ 003a50d0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a5100 │ │ │ │ cmp r1, #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ @@ -357360,17 +357360,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a513c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsbeq ip, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, r5, ip, asr lr │ │ │ │ - rsbeq r3, r5, r4, ror #30 │ │ │ │ + rsbseq ip, r8, r4, ror #15 │ │ │ │ + rsbeq r3, r5, ip, ror #28 │ │ │ │ + rsbeq r3, r5, r4, ror pc │ │ │ │ │ │ │ │ 003a5140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -357379,15 +357379,15 @@ │ │ │ │ bne 3a519c │ │ │ │ ldr r1, [pc, #216] @ 3a5240 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -357398,29 +357398,29 @@ │ │ │ │ ldr r2, [pc, #152] @ 3a5248 │ │ │ │ ldr r1, [pc, #152] @ 3a524c │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #124] @ 3a5250 │ │ │ │ ldr r1, [pc, #124] @ 3a5254 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a5230 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -357430,19 +357430,19 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r3, r5 │ │ │ │ ble 3a517c │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ b 3a5210 │ │ │ │ addseq r7, lr, ip, ror pc │ │ │ │ - rsbseq ip, r8, ip, asr #14 │ │ │ │ - rsbeq r3, r3, r0, lsl #5 │ │ │ │ - rsbeq r0, sp, ip, lsl #16 │ │ │ │ - rsbeq r0, r4, r4, ror #3 │ │ │ │ - @ instruction: 0x0063ff9c │ │ │ │ + rsbseq ip, r8, ip, asr r7 │ │ │ │ + @ instruction: 0x00633290 │ │ │ │ + rsbeq r0, sp, ip, lsl r8 │ │ │ │ + strdeq r0, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, r3, ip, lsr #31 │ │ │ │ │ │ │ │ 003a5258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -357467,181 +357467,181 @@ │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a5370 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ ldr r3, [pc, #220] @ 3a53b8 │ │ │ │ ldr r2, [pc, #220] @ 3a53bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #216] @ 3a53c0 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #180] @ 3a53c4 │ │ │ │ ldr r1, [pc, #180] @ 3a53c8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 702b58 │ │ │ │ + bl 702b60 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ b 3a532c │ │ │ │ cmp r0, r6 │ │ │ │ bgt 3a52c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702a58 │ │ │ │ + bl 702a60 │ │ │ │ b 3a52d4 │ │ │ │ mvn r0, #18 │ │ │ │ b 3a533c │ │ │ │ ldr r3, [pc, #52] @ 3a53cc │ │ │ │ ldr r1, [pc, #52] @ 3a53d0 │ │ │ │ ldr r0, [pc, #52] @ 3a53d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r7, lr, r0, asr lr │ │ │ │ - rsbseq ip, r8, r4, lsl r6 │ │ │ │ - rsbeq r3, r3, r4, asr #2 │ │ │ │ - ldrdeq r0, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r4, r4, lsr #1 │ │ │ │ - rsbeq pc, r3, r4, ror #28 │ │ │ │ - rsbseq ip, r8, r4, asr r5 │ │ │ │ - ldrdeq r3, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - strheq r3, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq ip, r8, r4, lsr #12 │ │ │ │ + rsbeq r3, r3, r4, asr r1 │ │ │ │ + rsbeq r0, sp, r0, ror #13 │ │ │ │ + strheq r0, [r4], #-4 @ │ │ │ │ + rsbeq pc, r3, r4, ror lr @ │ │ │ │ + rsbseq ip, r8, r4, ror #10 │ │ │ │ + rsbeq r3, r5, ip, ror #23 │ │ │ │ + rsbeq r3, r5, r8, asr #25 │ │ │ │ │ │ │ │ 003a53d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr ip, [pc, #60] @ 3a5434 │ │ │ │ ldr r2, [pc, #60] @ 3a5438 │ │ │ │ ldr r1, [pc, #60] @ 3a543c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq ip, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - strheq pc, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq pc, r3, ip, asr pc @ │ │ │ │ + rsbseq ip, r8, r4, lsl #10 │ │ │ │ + rsbeq pc, r3, r8, asr #31 │ │ │ │ + rsbeq pc, r3, ip, ror #30 │ │ │ │ │ │ │ │ 003a5440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d4ac │ │ │ │ + bl 74d4b4 │ │ │ │ ldr ip, [pc, #60] @ 3a549c │ │ │ │ ldr r2, [pc, #60] @ 3a54a0 │ │ │ │ ldr r1, [pc, #60] @ 3a54a4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, ip, lsl #9 │ │ │ │ - rsbeq pc, r3, r0, asr pc @ │ │ │ │ - strdeq pc, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x0078c49c │ │ │ │ + rsbeq pc, r3, r0, ror #30 │ │ │ │ + rsbeq pc, r3, r4, lsl #30 │ │ │ │ │ │ │ │ 003a54a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr ip, [pc, #100] @ 3a5534 │ │ │ │ ldr r2, [pc, #100] @ 3a5538 │ │ │ │ ldr r1, [pc, #100] @ 3a553c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #72] @ 3a5540 │ │ │ │ ldr r3, [pc, #72] @ 3a5544 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, ip, lsl r4 │ │ │ │ - ldrdeq pc, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq pc, r3, ip, ror lr @ │ │ │ │ + rsbseq ip, r8, ip, lsr #8 │ │ │ │ + rsbeq pc, r3, ip, ror #29 │ │ │ │ + rsbeq pc, r3, ip, lsl #29 │ │ │ │ addseq r5, r0, ip, lsl r6 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ │ │ │ │ 003a5548 : │ │ │ │ - b 74d8d8 │ │ │ │ + b 74d8e0 │ │ │ │ │ │ │ │ 003a554c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3a55c8 │ │ │ │ @@ -357650,36 +357650,36 @@ │ │ │ │ ldr r1, [pc, #96] @ 3a55d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #64] @ 3a55d4 │ │ │ │ ldr r1, [pc, #64] @ 3a55d8 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, r8, ip, lsl #7 │ │ │ │ - strheq r2, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, sp, r8, asr #8 │ │ │ │ - rsbeq pc, r3, r4, lsr #28 │ │ │ │ - ldrdeq pc, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x0078c39c │ │ │ │ + rsbeq r2, r3, ip, asr #29 │ │ │ │ + rsbeq r0, sp, r8, asr r4 │ │ │ │ + rsbeq pc, r3, r4, lsr lr @ │ │ │ │ + rsbeq pc, r3, ip, ror #23 │ │ │ │ │ │ │ │ 003a55dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #340] @ 3a5748 │ │ │ │ @@ -357702,96 +357702,96 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r1, [pc, #280] @ 3a5758 │ │ │ │ ldr r0, [pc, #280] @ 3a575c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #232] @ 3a5760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr ip, [pc, #224] @ 3a5764 │ │ │ │ ldr r2, [pc, #224] @ 3a5768 │ │ │ │ ldr r1, [pc, #224] @ 3a576c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #196] @ 3a5770 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74d8d8 │ │ │ │ + bl 74d8e0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #140] @ 3a5774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d444 │ │ │ │ + bl 74d44c │ │ │ │ ldr ip, [pc, #132] @ 3a5778 │ │ │ │ ldr r2, [pc, #132] @ 3a577c │ │ │ │ ldr r1, [pc, #132] @ 3a5780 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3a569c │ │ │ │ ldr r1, [pc, #108] @ 3a5784 │ │ │ │ ldr r0, [pc, #108] @ 3a5788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 3a5650 │ │ │ │ ldr r1, [pc, #88] @ 3a578c │ │ │ │ ldr r0, [pc, #88] @ 3a5790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 3a5650 │ │ │ │ addseq r5, r0, r0, lsr #10 │ │ │ │ andeq r3, r0, r0, asr #28 │ │ │ │ andeq r2, r0, r8, lsl r0 │ │ │ │ - rsbseq ip, r8, ip, asr #5 │ │ │ │ - ldrheq ip, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r5, ip, ror #20 │ │ │ │ - rsbeq r3, r5, r8, lsl sl │ │ │ │ - rsbseq ip, r8, r8, ror #4 │ │ │ │ - rsbeq pc, r3, r0, lsr sp @ │ │ │ │ - rsbeq pc, r3, ip, asr #25 │ │ │ │ + ldrsbeq ip, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq ip, r8, r0, asr #5 │ │ │ │ + rsbeq r3, r5, ip, ror sl │ │ │ │ + rsbeq r3, r5, r8, lsr #20 │ │ │ │ + rsbseq ip, r8, r8, ror r2 │ │ │ │ + rsbeq pc, r3, r0, asr #26 │ │ │ │ + ldrdeq pc, [r3], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r8, r4, r8, ror r0 │ │ │ │ - ldrsheq ip, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq pc, r3, r0, asr #25 │ │ │ │ - rsbeq pc, r3, ip, asr ip @ │ │ │ │ - ldrsbeq ip, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r3, r5, r8, ror r9 │ │ │ │ - ldrheq ip, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r3, r5, r0, asr #18 │ │ │ │ + rsbeq r8, r4, r8, lsl #1 │ │ │ │ + rsbseq ip, r8, r8, lsl #4 │ │ │ │ + ldrdeq pc, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq pc, r3, ip, ror #24 │ │ │ │ + rsbseq ip, r8, r8, ror #3 │ │ │ │ + rsbeq r3, r5, r8, lsl #19 │ │ │ │ + rsbseq ip, r8, ip, asr #3 │ │ │ │ + rsbeq r3, r5, r0, asr r9 │ │ │ │ │ │ │ │ 003a5794 : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a57c0 │ │ │ │ ldr r3, [pc, #156] @ 3a5840 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357811,38 +357811,38 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a584c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #72] @ 3a5850 │ │ │ │ ldr r1, [pc, #72] @ 3a5854 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r4, asr #18 │ │ │ │ - rsbseq ip, r8, r8, lsl r1 │ │ │ │ - rsbeq r2, r3, r8, asr #24 │ │ │ │ - ldrdeq r0, [sp], #-20 @ 0xffffffec @ │ │ │ │ - strheq pc, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq pc, r3, r8, ror #18 │ │ │ │ + rsbseq ip, r8, r8, lsr #2 │ │ │ │ + rsbeq r2, r3, r8, asr ip │ │ │ │ + rsbeq r0, sp, r4, ror #3 │ │ │ │ + rsbeq pc, r3, r0, asr #23 │ │ │ │ + rsbeq pc, r3, r8, ror r9 @ │ │ │ │ │ │ │ │ 003a5858 : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a5884 │ │ │ │ ldr r3, [pc, #156] @ 3a5904 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357862,72 +357862,72 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5910 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #72] @ 3a5914 │ │ │ │ ldr r1, [pc, #72] @ 3a5918 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r0, lsl #17 │ │ │ │ - rsbseq ip, r8, r4, asr r0 │ │ │ │ - rsbeq r2, r3, r4, lsl #23 │ │ │ │ - rsbeq r0, sp, r0, lsl r1 │ │ │ │ - rsbeq pc, r3, ip, ror #21 │ │ │ │ - rsbeq pc, r3, r4, lsr #17 │ │ │ │ + rsbseq ip, r8, r4, rrx │ │ │ │ + @ instruction: 0x00632b94 │ │ │ │ + rsbeq r0, sp, r0, lsr #2 │ │ │ │ + strdeq pc, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + strheq pc, [r3], #-132 @ 0xffffff7c @ │ │ │ │ ldr r0, [pc, #4] @ 3a5928 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ strdeq r5, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a5998 │ │ │ │ ldr r2, [pc, #84] @ 3a599c │ │ │ │ ldr r1, [pc, #84] @ 3a59a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #56] @ 3a59a4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, ip, asr r0 │ │ │ │ - rsbeq r2, r3, r4, ror #21 │ │ │ │ - rsbeq r0, sp, r0, ror r0 │ │ │ │ + rsbseq ip, r8, ip, rrx │ │ │ │ + strdeq r2, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r0, sp, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r5, [pc, #2776] @ 3a6498 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -357946,36 +357946,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #2708] @ 3a64ac │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #2672] @ 3a64b0 │ │ │ │ ldr r1, [pc, #2672] @ 3a64b4 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 3a554c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r9, sp, #60 @ 0x3c │ │ │ │ cmp r3, r5 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -358012,51 +358012,51 @@ │ │ │ │ ldr r1, [pc, #2508] @ 3a64cc │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #2480] @ 3a64d0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b58 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2440] @ 3a64d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5b84 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2400] @ 3a64d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #2384] @ 3a64dc │ │ │ │ mov r2, fp │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337c1c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ ldr r3, [pc, #2352] @ 3a64e0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r8 │ │ │ │ bl 3a5548 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ str r8, [r3, r5, lsl #2] │ │ │ │ @@ -358088,15 +358088,15 @@ │ │ │ │ bls 3a6368 │ │ │ │ cmp r5, #3 │ │ │ │ bne 3a5aa4 │ │ │ │ ldr r0, [pc, #2220] @ 3a64e8 │ │ │ │ sub r1, r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5e18 │ │ │ │ ldr r3, [pc, #2192] @ 3a64ec │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ @@ -358128,51 +358128,51 @@ │ │ │ │ ldr r1, [pc, #2092] @ 3a64fc │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #2064] @ 3a6500 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5d28 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2024] @ 3a6504 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5d54 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1984] @ 3a6508 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #1968] @ 3a650c │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337c1c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ ldr r3, [pc, #1888] @ 3a64e0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r9 │ │ │ │ bl 3a5548 │ │ │ │ add r3, r6, #116 @ 0x74 │ │ │ │ str r9, [r3, r5, lsl #2] │ │ │ │ @@ -358204,15 +358204,15 @@ │ │ │ │ bls 3a62e4 │ │ │ │ cmp r5, #4 │ │ │ │ bne 3a5c78 │ │ │ │ ldr r0, [pc, #1796] @ 3a6510 │ │ │ │ sub r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 9993e0 │ │ │ │ + bl 9993e8 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3a6474 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6018 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358231,53 +358231,53 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3a5eb4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1660] @ 3a6524 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5ee0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1620] @ 3a6528 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d5c60 │ │ │ │ + bl 7d5c68 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d5c60 │ │ │ │ + bl 7d5c68 │ │ │ │ ldr r1, [pc, #1568] @ 3a652c │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ ldr r3, [pc, #1468] @ 3a64e0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ bl 3a5548 │ │ │ │ mov r1, r9 │ │ │ │ @@ -358323,35 +358323,35 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1324] @ 3a653c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a6020 │ │ │ │ ldr r3, [pc, #1216] @ 3a64e0 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r9, [pc, #1304] @ 3a6540 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ bl 3a53d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5548 │ │ │ │ str r5, [r6, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358373,54 +358373,54 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a6118 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1140] @ 3a6554 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6118 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1100] @ 3a6558 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6144 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1060] @ 3a655c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #1044] @ 3a6560 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 758074 │ │ │ │ + bl 75807c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5548 │ │ │ │ str r5, [r6, #140] @ 0x8c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358465,28 +358465,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ ldr r1, [pc, #848] @ 3a6570 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 8b9c48 │ │ │ │ + bl 8b9c50 │ │ │ │ mov r8, r0 │ │ │ │ b 3a5cbc │ │ │ │ ldr r8, [pc, #812] @ 3a6568 │ │ │ │ b 3a5be0 │ │ │ │ ldr r0, [pc, #816] @ 3a6574 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a50 │ │ │ │ ldr r1, [pc, #804] @ 3a6578 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 8b9c48 │ │ │ │ + bl 8b9c50 │ │ │ │ mov fp, r0 │ │ │ │ b 3a5aec │ │ │ │ ldr r3, [pc, #780] @ 3a657c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5de4 │ │ │ │ @@ -358503,22 +358503,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3a6580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a5de4 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5e18 │ │ │ │ ldr r3, [pc, #656] @ 3a6584 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358536,22 +358536,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3a6588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a5c14 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5c48 │ │ │ │ ldr r5, [pc, #496] @ 3a6568 │ │ │ │ b 3a5f60 │ │ │ │ ldr r5, [pc, #488] @ 3a6568 │ │ │ │ b 3a6188 │ │ │ │ @@ -358574,134 +358574,134 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3a6590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a61bc │ │ │ │ ldr r0, [pc, #388] @ 3a6594 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a5de4 │ │ │ │ ldr r0, [pc, #364] @ 3a6598 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a5c14 │ │ │ │ ldr r0, [pc, #340] @ 3a659c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a61bc │ │ │ │ ldr r0, [pc, #320] @ 3a65a0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a6020 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #296] @ 3a65a4 │ │ │ │ ldr r1, [pc, #296] @ 3a65a8 │ │ │ │ ldr r0, [pc, #296] @ 3a65ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r8, ror #31 │ │ │ │ + ldrsheq fp, [r8], #-248 @ 0xffffff08 @ │ │ │ │ addseq r5, r0, r0, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r5, r0, ror #13 │ │ │ │ - rsbeq r3, r5, r0, lsl #14 │ │ │ │ + strdeq r3, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r3, r5, r0, lsl r7 │ │ │ │ addseq r5, r0, r0, lsl #2 │ │ │ │ - rsbeq pc, r3, r4, ror r9 @ │ │ │ │ - rsbeq pc, r3, r8, lsl r9 @ │ │ │ │ - rsbseq fp, r8, ip, lsl pc │ │ │ │ - rsbeq r4, r4, r8, ror #17 │ │ │ │ + rsbeq pc, r3, r4, lsl #19 │ │ │ │ + rsbeq pc, r3, r8, lsr #18 │ │ │ │ + rsbseq fp, r8, ip, lsr #30 │ │ │ │ + strdeq r4, [r4], #-136 @ 0xffffff78 @ │ │ │ │ andeq r3, r0, r8, lsl #30 │ │ │ │ - rsbeq r3, r5, r8, asr r6 │ │ │ │ - rsbeq r2, r3, r0, lsr r9 │ │ │ │ - strheq pc, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, sp, ip, ror #6 │ │ │ │ - rsbeq pc, r3, r8, lsr #16 │ │ │ │ - rsbeq r0, r5, r0, asr #25 │ │ │ │ - strdeq sl, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r3, r5, r8, ror #12 │ │ │ │ + rsbeq r2, r3, r0, asr #18 │ │ │ │ + rsbeq pc, ip, ip, asr #29 │ │ │ │ + rsbeq r9, sp, ip, ror r3 │ │ │ │ + rsbeq pc, r3, r8, lsr r8 @ │ │ │ │ + ldrdeq r0, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, sp, r4, lsl #30 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strheq r3, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq fp, r8, ip, asr #26 │ │ │ │ - rsbeq r4, r4, r4, ror sp │ │ │ │ - rsbeq r3, r5, ip, asr #10 │ │ │ │ - rsbeq r2, r3, r0, ror #14 │ │ │ │ - rsbeq pc, ip, ip, ror #25 │ │ │ │ - @ instruction: 0x006d919c │ │ │ │ - rsbeq pc, r3, r8, asr r6 @ │ │ │ │ - strdeq r0, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sl, sp, r4, lsr #26 │ │ │ │ - strheq r3, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - strheq r2, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq fp, r8, r4, asr #22 │ │ │ │ - rsbeq r2, r3, r4, asr #11 │ │ │ │ - rsbeq pc, ip, ip, asr #22 │ │ │ │ - rsbeq pc, r3, ip, asr #9 │ │ │ │ - rsbeq r0, r5, r4, ror #18 │ │ │ │ - rsbeq r2, r4, r0, lsl #26 │ │ │ │ + rsbeq r3, r5, r8, asr #9 │ │ │ │ + rsbseq fp, r8, ip, asr sp │ │ │ │ + rsbeq r4, r4, r4, lsl #27 │ │ │ │ + rsbeq r3, r5, ip, asr r5 │ │ │ │ + rsbeq r2, r3, r0, ror r7 │ │ │ │ + strdeq pc, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r9, sp, ip, lsr #3 │ │ │ │ + rsbeq pc, r3, r8, ror #12 │ │ │ │ + rsbeq r0, r5, r0, lsl #22 │ │ │ │ + rsbeq sl, sp, r4, lsr sp │ │ │ │ + rsbeq r3, r5, r0, asr #7 │ │ │ │ + rsbeq r2, r4, ip, asr #27 │ │ │ │ + rsbseq fp, r8, r4, asr fp │ │ │ │ + ldrdeq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq pc, ip, ip, asr fp @ │ │ │ │ + ldrdeq pc, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r0, r5, r4, ror r9 │ │ │ │ + rsbeq r2, r4, r0, lsl sp │ │ │ │ andeq r1, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r5, r0, lsr #5 │ │ │ │ - rsbeq r7, r4, ip, lsl ip │ │ │ │ - rsbeq r0, r5, r4, ror #11 │ │ │ │ - rsbseq fp, r8, ip, lsl #18 │ │ │ │ - rsbeq r2, r3, ip, lsl #7 │ │ │ │ - rsbeq pc, ip, r4, lsl r9 @ │ │ │ │ - @ instruction: 0x0063f294 │ │ │ │ - rsbeq r0, r5, r8, lsl #11 │ │ │ │ - rsbeq r0, r5, r0, lsl #14 │ │ │ │ - rsbeq r0, r5, r0, lsr #10 │ │ │ │ + strheq r3, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r7, r4, ip, lsr #24 │ │ │ │ + strdeq r0, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq fp, r8, ip, lsl r9 │ │ │ │ + @ instruction: 0x0063239c │ │ │ │ + rsbeq pc, ip, r4, lsr #18 │ │ │ │ + rsbeq pc, r3, r4, lsr #5 │ │ │ │ + @ instruction: 0x00650598 │ │ │ │ + rsbeq r0, r5, r0, lsl r7 │ │ │ │ + rsbeq r0, r5, r0, lsr r5 │ │ │ │ addseq r4, r0, r0, asr r9 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r2, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r9, lr, r0, asr #13 │ │ │ │ - ldrdeq r2, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, lr, ip, lsl #13 │ │ │ │ + rsbeq r2, r5, r8, ror #31 │ │ │ │ + ldrdeq r9, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r5, ip, ror #29 │ │ │ │ + @ instruction: 0x006e969c │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq r2, r5, r0, lsr pc │ │ │ │ + rsbeq r2, r5, r0, asr #30 │ │ │ │ andeq r4, r0, ip, asr fp │ │ │ │ - rsbeq r2, r5, r8, ror #27 │ │ │ │ + strdeq r2, [r5], #-216 @ 0xffffff28 @ │ │ │ │ andeq r5, r0, ip, lsl #1 │ │ │ │ + rsbeq r2, r5, r4, lsr pc │ │ │ │ + rsbeq r2, r5, r4, asr #28 │ │ │ │ + rsbeq r2, r5, r8, ror #26 │ │ │ │ rsbeq r2, r5, r4, lsr #30 │ │ │ │ - rsbeq r2, r5, r4, lsr lr │ │ │ │ - rsbeq r2, r5, r8, asr sp │ │ │ │ - rsbeq r2, r5, r4, lsl pc │ │ │ │ - rsbeq r2, r5, r8, lsl #29 │ │ │ │ - rsbseq fp, r8, r8, lsr #10 │ │ │ │ - strdeq r2, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, r5, ip, lsl #28 │ │ │ │ + @ instruction: 0x00652e98 │ │ │ │ + rsbseq fp, r8, r8, lsr r5 │ │ │ │ + rsbeq r2, r5, r8, lsl #28 │ │ │ │ + rsbeq r2, r5, ip, lsl lr │ │ │ │ ldr r0, [pc, #4] @ 3a65bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ umulleq r4, r2, r0, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #320] @ 3a6718 │ │ │ │ ldr r2, [pc, #320] @ 3a671c │ │ │ │ @@ -358719,25 +358719,25 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r6, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #256] @ 3a672c │ │ │ │ ldr r1, [pc, #256] @ 3a6730 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r4, #152 @ 0x98 │ │ │ │ ldrh r2, [r4, #144] @ 0x90 │ │ │ │ bl 3a5140 │ │ │ │ add r3, r4, #320 @ 0x140 │ │ │ │ strh r8, [r3] │ │ │ │ ldrb r3, [r4, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ @@ -358745,32 +358745,32 @@ │ │ │ │ add r3, r5, r3 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb r2, [r4, #322] @ 0x142 │ │ │ │ ldrb r2, [r3, #52] @ 0x34 │ │ │ │ ldrb r3, [r3, #84] @ 0x54 │ │ │ │ strb r2, [r4, #323] @ 0x143 │ │ │ │ strb r3, [r4, #324] @ 0x144 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #160] @ 3a6734 │ │ │ │ ldr r1, [pc, #160] @ 3a6738 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, r8 │ │ │ │ beq 3a66d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #100] @ 3a673c │ │ │ │ ldr r3, [pc, #68] @ 3a6720 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -358781,23 +358781,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, lsr #8 │ │ │ │ + rsbseq fp, r8, r4, lsr r4 │ │ │ │ addseq r4, r0, r0, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00652d98 │ │ │ │ - rsbeq r2, r5, r0, lsl #27 │ │ │ │ - rsbeq lr, r3, ip, lsl #27 │ │ │ │ - rsbeq lr, r3, r0, lsr sp │ │ │ │ - rsbeq r2, r5, r4, lsr sl │ │ │ │ - rsbeq r2, r5, r8, asr #20 │ │ │ │ + rsbeq r2, r5, r8, lsr #27 │ │ │ │ + @ instruction: 0x00652d90 │ │ │ │ + @ instruction: 0x0063ed9c │ │ │ │ + rsbeq lr, r3, r0, asr #26 │ │ │ │ + rsbeq r2, r5, r4, asr #20 │ │ │ │ + rsbeq r2, r5, r8, asr sl │ │ │ │ addseq r4, r0, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #372] @ 3a68cc │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -358806,15 +358806,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #356] @ 3a68d0 │ │ │ │ ldr r1, [pc, #356] @ 3a68d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #336] @ 3a68d8 │ │ │ │ ldr r1, [pc, #336] @ 3a68dc │ │ │ │ add r4, r4, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -358824,36 +358824,36 @@ │ │ │ │ ldr r8, [pc, #316] @ 3a68ec │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #288] @ 3a68f0 │ │ │ │ ldr r6, [pc, #288] @ 3a68f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #268] @ 3a68f8 │ │ │ │ ldr r1, [pc, #268] @ 3a68fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74df04 │ │ │ │ + bl 74df0c │ │ │ │ ldr r1, [pc, #240] @ 3a6900 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r1, [pc, #224] @ 3a6904 │ │ │ │ ldr r2, [pc, #224] @ 3a6908 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ ldr r5, [pc, #208] @ 3a690c │ │ │ │ @@ -358890,19 +358890,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq fp, r8, ip, lsr #5 │ │ │ │ - rsbeq r1, r3, r8, asr #25 │ │ │ │ - rsbeq pc, ip, r0, asr r2 @ │ │ │ │ - rsbeq r2, r5, r0, asr #18 │ │ │ │ + ldrheq fp, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq r1, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq pc, ip, r0, ror #4 │ │ │ │ rsbeq r2, r5, r0, asr r9 │ │ │ │ + rsbeq r2, r5, r0, ror #18 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ andeq r0, r0, r8, lsr fp │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ addeq r4, r2, r8, asr r2 │ │ │ │ @@ -358992,40 +358992,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a6ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a69a4 │ │ │ │ ldr r0, [pc, #56] @ 3a6ac8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a69a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009041d4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r0, r4, asr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r0, r8, ror #2 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r5, r4, lsr r9 │ │ │ │ - rsbeq r2, r5, r8, asr r9 │ │ │ │ + rsbeq r2, r5, r4, asr #18 │ │ │ │ + rsbeq r2, r5, r8, ror #18 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6aec │ │ │ │ mov r0, #14 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359039,17 +359039,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6b28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r2, r5, r8, lsl #18 │ │ │ │ + rsbseq sl, r8, ip, lsl #30 │ │ │ │ rsbeq r2, r5, r8, lsl r9 │ │ │ │ + rsbeq r2, r5, r8, lsr #18 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6b4c │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359063,17 +359063,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6b88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078ae9c │ │ │ │ - rsbeq r2, r5, r8, lsr #17 │ │ │ │ - rsbeq r2, r5, r4, asr #17 │ │ │ │ + rsbseq sl, r8, ip, lsr #29 │ │ │ │ + strheq r2, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r2, [r5], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #388] @ 3a6d28 │ │ │ │ ldr ip, [pc, #388] @ 3a6d2c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359130,15 +359130,15 @@ │ │ │ │ ldr r0, [pc, #200] @ 3a6d40 │ │ │ │ ldrb r3, [r4, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r2, [r4, #323] @ 0x143 │ │ │ │ ldrb r1, [r4, #322] @ 0x142 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 999340 │ │ │ │ + b 999348 │ │ │ │ ldr r3, [pc, #172] @ 3a6d44 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6be4 │ │ │ │ ldr r3, [pc, #156] @ 3a6d48 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -359153,60 +359153,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a6d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a6be4 │ │ │ │ ldr r0, [pc, #64] @ 3a6d54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a6be4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r0, r0, asr pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r0, r4, lsl pc │ │ │ │ addseq r3, r0, r0, asr #29 │ │ │ │ - rsbeq r2, r5, r8, lsr #16 │ │ │ │ + rsbeq r2, r5, r8, lsr r8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r5, ip, lsr r7 │ │ │ │ - rsbeq r2, r5, ip, asr r7 │ │ │ │ + rsbeq r2, r5, ip, asr #14 │ │ │ │ + rsbeq r2, r5, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ ldrb r2, [r0, #323] @ 0x143 │ │ │ │ ldrb r1, [r0, #322] @ 0x142 │ │ │ │ ldr r0, [pc, #32] @ 3a6d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r2, r5, r8, lsr #14 │ │ │ │ + rsbeq r2, r5, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #140] @ 3a6e44 │ │ │ │ ldr r5, [pc, #140] @ 3a6e48 │ │ │ │ ldr r2, [pc, #140] @ 3a6e4c │ │ │ │ @@ -359216,23 +359216,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r7, #1 │ │ │ │ bne 3a6e3c │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #64] @ 3a6e50 │ │ │ │ ldrb r2, [r0, #322] @ 0x142 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ moveq r0, #496 @ 0x1f0 │ │ │ │ movne r0, #368 @ 0x170 │ │ │ │ add r0, r0, r3 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -359240,147 +359240,147 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, #0 │ │ │ │ b 3a6e0c │ │ │ │ - rsbeq r2, r5, r8, ror #11 │ │ │ │ - rsbseq sl, r8, r0, asr #24 │ │ │ │ - rsbeq r2, r5, r4, asr #11 │ │ │ │ + strdeq r2, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq sl, r8, r0, asr ip │ │ │ │ + ldrdeq r2, [r5], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3a6eb4 │ │ │ │ ldr r2, [pc, #72] @ 3a6eb8 │ │ │ │ ldr r1, [pc, #72] @ 3a6ebc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0078ab90 │ │ │ │ - rsbeq r2, r5, r4, lsl r5 │ │ │ │ - rsbeq r2, r5, ip, lsr #10 │ │ │ │ + rsbseq sl, r8, r0, lsr #23 │ │ │ │ + rsbeq r2, r5, r4, lsr #10 │ │ │ │ + rsbeq r2, r5, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a6f28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3a6f2c │ │ │ │ ldr r1, [pc, #76] @ 3a6f30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #0 │ │ │ │ ldrbeq r0, [r0, #322] @ 0x142 │ │ │ │ andeq r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, r0, lsr #22 │ │ │ │ - rsbeq r2, r5, r4, lsr #9 │ │ │ │ - strheq r2, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sl, r8, r0, lsr fp │ │ │ │ + strheq r2, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r2, r5, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a6fa0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 3a6fa4 │ │ │ │ ldr r1, [pc, #80] @ 3a6fa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ ands r3, r3, r2, lsl r4 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, ip, lsr #21 │ │ │ │ - rsbeq r2, r5, r0, lsr r4 │ │ │ │ - rsbeq r2, r5, r8, asr #8 │ │ │ │ + ldrheq sl, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, r5, r0, asr #8 │ │ │ │ + rsbeq r2, r5, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 3a7010 │ │ │ │ ldr r2, [pc, #76] @ 3a7014 │ │ │ │ ldr r1, [pc, #76] @ 3a7018 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ and r3, r3, #3 │ │ │ │ add r4, r4, r3, lsl #1 │ │ │ │ ldrh r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, r8, lsr sl │ │ │ │ - strheq r2, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r2, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq sl, r8, r8, asr #20 │ │ │ │ + rsbeq r2, r5, r8, asr #7 │ │ │ │ + rsbeq r2, r5, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ 3a70a4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 3a70a8 │ │ │ │ ldr r1, [pc, #108] @ 3a70ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a7088 │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #3 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -359392,34 +359392,34 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a70b0 │ │ │ │ ldr r0, [pc, #32] @ 3a70b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #208 @ 0xd0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, asr #19 │ │ │ │ - rsbeq r2, r5, r8, asr #6 │ │ │ │ - rsbeq r2, r5, r0, ror #6 │ │ │ │ - rsbeq r2, r5, r4, lsl #7 │ │ │ │ - rsbeq r2, r5, r0, lsr #7 │ │ │ │ + ldrsbeq sl, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r2, r5, r8, asr r3 │ │ │ │ + rsbeq r2, r5, r0, ror r3 │ │ │ │ + @ instruction: 0x00652394 │ │ │ │ + strheq r2, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #116] @ 3a7144 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #112] @ 3a7148 │ │ │ │ ldr r1, [pc, #112] @ 3a714c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a7128 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ tst r3, #32 │ │ │ │ moveq r0, #1008 @ 0x3f0 │ │ │ │ movne r0, #880 @ 0x370 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -359432,50 +359432,50 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a7150 │ │ │ │ ldr r0, [pc, #32] @ 3a7154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #224 @ 0xe0 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, lsr #18 │ │ │ │ - rsbeq r2, r5, ip, lsr #5 │ │ │ │ - rsbeq r2, r5, r4, asr #5 │ │ │ │ - rsbeq r2, r5, r4, ror #5 │ │ │ │ - rsbeq r2, r5, r0, lsl #6 │ │ │ │ + rsbseq sl, r8, r8, lsr r9 │ │ │ │ + strheq r2, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq r2, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + strdeq r2, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r5, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a71c8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #84] @ 3a71cc │ │ │ │ ldr r1, [pc, #84] @ 3a71d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #1 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldrb r0, [r0, #323] @ 0x143 │ │ │ │ asr r0, r0, r4 │ │ │ │ and r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, r8, lsl #17 │ │ │ │ - rsbeq r2, r5, ip, lsl #4 │ │ │ │ - rsbeq r2, r5, r4, lsr #4 │ │ │ │ + @ instruction: 0x0078a898 │ │ │ │ + rsbeq r2, r5, ip, lsl r2 │ │ │ │ + rsbeq r2, r5, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ 3a7260 │ │ │ │ ldr r1, [pc, #116] @ 3a7264 │ │ │ │ ldr r2, [pc, #116] @ 3a7268 │ │ │ │ @@ -359483,52 +359483,52 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #80] @ 3a726c │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r2, [r5], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq sl, r8, ip, lsl #16 │ │ │ │ - rsbeq r2, r5, ip, lsl #3 │ │ │ │ + rsbeq r2, r5, r4, asr #3 │ │ │ │ + rsbseq sl, r8, ip, lsl r8 │ │ │ │ + @ instruction: 0x0065219c │ │ │ │ addeq r3, r2, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ 3a7304 │ │ │ │ ldr r2, [pc, #124] @ 3a7308 │ │ │ │ ldr r1, [pc, #124] @ 3a730c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ ands r3, r3, #3 │ │ │ │ bne 3a72e0 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ tst r3, #8 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #7 │ │ │ │ @@ -359544,31 +359544,31 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, r4, ror r7 │ │ │ │ - strdeq r2, [r5], #-4 @ │ │ │ │ - rsbeq r2, r5, ip, lsl #2 │ │ │ │ + rsbseq sl, r8, r4, lsl #15 │ │ │ │ + rsbeq r2, r5, r4, lsl #2 │ │ │ │ + rsbeq r2, r5, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #112] @ 3a7398 │ │ │ │ ldr r2, [pc, #112] @ 3a739c │ │ │ │ ldr r1, [pc, #112] @ 3a73a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ add r3, r0, #320 @ 0x140 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r0, #146] @ 0x92 │ │ │ │ and r3, r3, #31 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ @@ -359581,32 +359581,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq sl, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r2, r5, r8, asr r0 │ │ │ │ - rsbeq r2, r5, r0, ror r0 │ │ │ │ + rsbseq sl, r8, r4, ror #13 │ │ │ │ + rsbeq r2, r5, r8, rrx │ │ │ │ + rsbeq r2, r5, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 3a7438 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3a743c │ │ │ │ ldr r1, [pc, #120] @ 3a7440 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r1, r4, #1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ asr r1, r3, r1 │ │ │ │ ands r2, r1, #3 │ │ │ │ moveq r0, #1016 @ 0x3f8 │ │ │ │ beq 3a741c │ │ │ │ @@ -359621,45 +359621,45 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sl, r8, ip, lsr r6 │ │ │ │ - rsbeq r1, r5, r0, asr #31 │ │ │ │ - ldrdeq r1, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sl, r8, ip, asr #12 │ │ │ │ + ldrdeq r1, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r5, r8, ror #31 │ │ │ │ ldr r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ 3a74b4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #416 @ 0x1a0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r3, r2, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 3a7610 │ │ │ │ ldr ip, [pc, #320] @ 3a7614 │ │ │ │ @@ -359723,40 +359723,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a7538 │ │ │ │ ldr r0, [pc, #56] @ 3a7634 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a7538 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, asr #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r0, ip, lsr #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009035d4 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r5, r8, lsl pc │ │ │ │ - rsbeq r1, r5, r8, lsr pc │ │ │ │ + rsbeq r1, r5, r8, lsr #30 │ │ │ │ + rsbeq r1, r5, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #328] @ 3a7798 │ │ │ │ ldr r1, [pc, #328] @ 3a779c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359809,23 +359809,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a77b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a768c │ │ │ │ ldr r2, [pc, #100] @ 3a77bc │ │ │ │ ldr r3, [pc, #64] @ 3a779c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359835,27 +359835,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3a77c0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r0, r4, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r0, r0, lsl #9 │ │ │ │ andeq r3, r0, r4, lsr #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r5, r8, lsl lr │ │ │ │ + rsbeq r1, r5, r8, lsr #28 │ │ │ │ @ instruction: 0x009033bc │ │ │ │ - rsbeq r1, r5, ip, lsl lr │ │ │ │ + rsbeq r1, r5, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3a78b0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #208] @ 3a78b4 │ │ │ │ @@ -359863,25 +359863,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 3a78bc │ │ │ │ ldr r1, [pc, #176] @ 3a78c0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #144] @ 3a78c4 │ │ │ │ ldr r2, [pc, #144] @ 3a78c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ @@ -359892,34 +359892,34 @@ │ │ │ │ ldrh ip, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ strh ip, [r3, #110] @ 0x6e │ │ │ │ strh r0, [r3, #114] @ 0x72 │ │ │ │ strb r2, [r3, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #84] @ 3a78d4 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ strb r2, [r5, #66] @ 0x42 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r8, ip, asr #6 │ │ │ │ - rsbeq r0, r3, r0, asr #24 │ │ │ │ - rsbeq lr, ip, ip, asr #3 │ │ │ │ - rsbeq sp, r3, r4, lsr r4 │ │ │ │ - rsbeq r6, r3, r8, asr r8 │ │ │ │ + rsbseq sl, r8, ip, asr r3 │ │ │ │ + rsbeq r0, r3, r0, asr ip │ │ │ │ + ldrdeq lr, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, r3, r4, asr #8 │ │ │ │ + rsbeq r6, r3, r8, ror #16 │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r1, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ addeq r3, r2, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359936,38 +359936,38 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ bl 24980c │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 707498 │ │ │ │ + bl 7074a0 │ │ │ │ ldr r2, [pc, #96] @ 3a7990 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e964 │ │ │ │ + bl 70e96c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #65] @ 0x41 │ │ │ │ lsr r1, r1, #7 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ ldr r2, [pc, #56] @ 3a7994 │ │ │ │ ldr r3, [pc, #44] @ 3a798c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a7984 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b840 │ │ │ │ + b 70b848 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x009031b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359985,38 +359985,38 @@ │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r4, #2672 @ 0xa70 │ │ │ │ bl 24980c │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 707498 │ │ │ │ + bl 7074a0 │ │ │ │ ldr r2, [pc, #96] @ 3a7a54 │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e964 │ │ │ │ + bl 70e96c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #210] @ 0xd2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ ldr r2, [pc, #56] @ 3a7a58 │ │ │ │ ldr r3, [pc, #44] @ 3a7a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a7a48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70b840 │ │ │ │ + b 70b848 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r4, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ ldrsheq r3, [r0], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360051,15 +360051,15 @@ │ │ │ │ ldr r2, [pc, #708] @ 3a7da0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r9, [pc, #680] @ 3a7da4 │ │ │ │ ldr r3, [pc, #680] @ 3a7da8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -360201,48 +360201,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3a7dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a7b14 │ │ │ │ ldr r0, [pc, #84] @ 3a7dcc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a7b14 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r8, rrx │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sl, r8, r8, rrx │ │ │ │ - strdeq r1, [r5], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, r5, r8, ror #21 │ │ │ │ + rsbseq sl, r8, r8, ror r0 │ │ │ │ + rsbeq r1, r5, r4, lsl #22 │ │ │ │ + strdeq r1, [r5], #-168 @ 0xffffff58 @ │ │ │ │ addseq r3, r0, r8, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, r0, ip, ror #30 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ addseq r2, r0, r4, asr lr │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r5, r0, lsl #17 │ │ │ │ - rsbeq r1, r5, r4, lsr #17 │ │ │ │ + @ instruction: 0x00651890 │ │ │ │ + strheq r1, [r5], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -360329,43 +360329,43 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a7ea8 │ │ │ │ ldr r0, [pc, #56] @ 3a7fb8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a7ea8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r0, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r0, r0, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, r0, r4, ror #24 │ │ │ │ andeq r4, r0, ip, ror #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r1, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, r5, r4, lsl #14 │ │ │ │ + rsbeq r1, r5, ip, ror #13 │ │ │ │ + rsbeq r1, r5, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #388] @ 3a8158 │ │ │ │ ldr r3, [pc, #388] @ 3a815c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -360383,40 +360383,40 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r2, [pc, #312] @ 3a816c │ │ │ │ ldr r1, [pc, #312] @ 3a8170 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8140 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3a80cc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #228] @ 3a8174 │ │ │ │ ldr r3, [pc, #200] @ 3a815c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360435,69 +360435,69 @@ │ │ │ │ add r5, r4, #408 @ 0x198 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ ldr r2, [pc, #112] @ 3a8178 │ │ │ │ ldr r1, [pc, #112] @ 3a817c │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 3a5858 │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ b 3a8088 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 3a8180 │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #300 @ 0x12c │ │ │ │ mov r1, r8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addseq r2, r0, r0, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r9, r8, r8, asr #22 │ │ │ │ - rsbeq r1, r5, ip, asr #11 │ │ │ │ - rsbeq r1, r5, ip, lsr #13 │ │ │ │ - @ instruction: 0x00651090 │ │ │ │ - rsbeq r1, r5, r8, lsr #1 │ │ │ │ + rsbseq r9, r8, r8, asr fp │ │ │ │ + ldrdeq r1, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r1, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r1, r5, r0, lsr #1 │ │ │ │ + strheq r1, [r5], #-8 @ │ │ │ │ addseq r2, r0, r4, lsl #21 │ │ │ │ - strheq sp, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sp, r3, r4, asr r2 │ │ │ │ - rsbeq r1, r5, r4, ror r5 │ │ │ │ + rsbeq sp, r3, r0, asr #5 │ │ │ │ + rsbeq sp, r3, r4, ror #4 │ │ │ │ + rsbeq r1, r5, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #144] @ 3a823c │ │ │ │ ldr r2, [pc, #144] @ 3a8240 │ │ │ │ ldr r1, [pc, #144] @ 3a8244 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ and r1, r5, #3 │ │ │ │ subs r1, r1, #3 │ │ │ │ movne r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ bl 319d9c │ │ │ │ ldr r3, [r7, #116] @ 0x74 │ │ │ │ @@ -360518,17 +360518,17 @@ │ │ │ │ bcc 3a81fc │ │ │ │ lsr r1, r5, #4 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r8, #132] @ 0x84 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 312bdc │ │ │ │ - rsbseq r9, r8, r4, lsl #19 │ │ │ │ - rsbeq r0, r5, r0, lsl pc │ │ │ │ - rsbeq r0, r5, r8, lsr #30 │ │ │ │ + @ instruction: 0x00789994 │ │ │ │ + rsbeq r0, r5, r0, lsr #30 │ │ │ │ + rsbeq r0, r5, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldr r2, [pc, #576] @ 3a84a4 │ │ │ │ ldr r3, [pc, #576] @ 3a84a8 │ │ │ │ @@ -360620,15 +360620,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3a8364 │ │ │ │ ldr r0, [pc, #244] @ 3a84c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a8364 │ │ │ │ and r6, r6, #254 @ 0xfe │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsl r2, r6, #2 │ │ │ │ mov r3, #0 │ │ │ │ bl 31db00 │ │ │ │ b 3a8364 │ │ │ │ @@ -360650,49 +360650,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a84d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a82f0 │ │ │ │ ldr r0, [pc, #92] @ 3a84d4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a82f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ and r6, r6, #31 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a8184 │ │ │ │ mov r5, #226 @ 0xe2 │ │ │ │ b 3a8364 │ │ │ │ @ instruction: 0x009028b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r0, r0, lsr #17 │ │ │ │ addseq r2, r0, r4, ror r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, r8, ip, lsl #16 │ │ │ │ + rsbseq r9, r8, ip, lsl r8 │ │ │ │ bicseq r5, sp, ip, ror r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r1, r5, r4, asr r3 │ │ │ │ + rsbeq r1, r5, r4, ror #6 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r5, r4, ror #4 │ │ │ │ - rsbeq r1, r5, r4, lsl #5 │ │ │ │ + rsbeq r1, r5, r4, ror r2 │ │ │ │ + @ instruction: 0x00651294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3a85e8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -360706,15 +360706,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ @@ -360753,19 +360753,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a85e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3a7998 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, asr #12 │ │ │ │ + rsbseq r9, r8, r4, asr r6 │ │ │ │ addseq r2, r0, r0, lsl r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r1, [r5], #-0 @ │ │ │ │ rsbeq r1, r5, r0, asr #1 │ │ │ │ + ldrdeq r1, [r5], #-0 @ │ │ │ │ addseq r2, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a866c │ │ │ │ ldr r2, [pc, #84] @ 3a8670 │ │ │ │ @@ -360773,30 +360773,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #52] @ 3a8678 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #520 @ 0x208 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r8, r8, lsl r5 │ │ │ │ - rsbeq r0, r5, r0, lsr #31 │ │ │ │ - rsbeq r1, r5, r4, lsl #1 │ │ │ │ + rsbseq r9, r8, r8, lsr #10 │ │ │ │ + strheq r0, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00651094 │ │ │ │ umulleq r2, r2, ip, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a86e8 │ │ │ │ ldr r2, [pc, #84] @ 3a86ec │ │ │ │ @@ -360804,30 +360804,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #52] @ 3a86f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0078949c │ │ │ │ - rsbeq r0, r5, r4, lsr #30 │ │ │ │ - rsbeq r1, r5, r8 │ │ │ │ + rsbseq r9, r8, ip, lsr #9 │ │ │ │ + rsbeq r0, r5, r4, lsr pc │ │ │ │ + rsbeq r1, r5, r8, lsl r0 │ │ │ │ addeq r2, r2, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 3a8778 │ │ │ │ ldr r2, [pc, #104] @ 3a877c │ │ │ │ @@ -360835,37 +360835,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #72] @ 3a8784 │ │ │ │ ldr r1, [pc, #72] @ 3a8788 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #40] @ 3a878c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74df04 │ │ │ │ - rsbseq r9, r8, ip, lsl r4 │ │ │ │ - rsbeq pc, r2, r4, lsl sp @ │ │ │ │ - rsbeq sp, ip, r0, lsr #5 │ │ │ │ - rsbeq r0, r5, ip, lsl #19 │ │ │ │ - rsbeq r0, r5, r4, lsr #19 │ │ │ │ + b 74df0c │ │ │ │ + rsbseq r9, r8, ip, lsr #8 │ │ │ │ + rsbeq pc, r2, r4, lsr #26 │ │ │ │ + strheq sp, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x0065099c │ │ │ │ + strheq r0, [r5], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a8840 │ │ │ │ ldr r2, [pc, #152] @ 3a8844 │ │ │ │ @@ -360873,49 +360873,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #120] @ 3a884c │ │ │ │ ldr r1, [pc, #120] @ 3a8850 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #88] @ 3a8854 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, r4, lsl #7 │ │ │ │ - rsbeq pc, r2, ip, ror ip @ │ │ │ │ - rsbeq sp, ip, r8, lsl #4 │ │ │ │ - strdeq r0, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00789394 │ │ │ │ + rsbeq pc, r2, ip, lsl #25 │ │ │ │ + rsbeq sp, ip, r8, lsl r2 │ │ │ │ rsbeq r0, r5, r4, lsl #18 │ │ │ │ + rsbeq r0, r5, r4, lsl r9 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3a890c │ │ │ │ ldr r2, [pc, #156] @ 3a8910 │ │ │ │ @@ -360923,30 +360923,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #124] @ 3a8918 │ │ │ │ ldr r1, [pc, #124] @ 3a891c │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #92] @ 3a8920 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -360954,19 +360954,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r9, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - strheq pc, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sp, ip, r0, asr #2 │ │ │ │ - rsbeq r0, r5, ip, lsr #16 │ │ │ │ + rsbseq r9, r8, ip, asr #5 │ │ │ │ + rsbeq pc, r2, r4, asr #23 │ │ │ │ + rsbeq sp, ip, r0, asr r1 │ │ │ │ rsbeq r0, r5, ip, lsr r8 │ │ │ │ + rsbeq r0, r5, ip, asr #16 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a8a0c │ │ │ │ ldr r2, [pc, #208] @ 3a8a10 │ │ │ │ @@ -360974,25 +360974,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 3a8a18 │ │ │ │ ldr r1, [pc, #176] @ 3a8a1c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 3a8a20 │ │ │ │ ldr r3, [pc, #144] @ 3a8a24 │ │ │ │ ldr r1, [pc, #144] @ 3a8a28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a8a2c │ │ │ │ @@ -361000,15 +361000,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8a30 │ │ │ │ mov r3, #16 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #100] @ 3a8a34 │ │ │ │ ldr r2, [pc, #100] @ 3a8a38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361018,51 +361018,51 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r9, [r8], #-16 @ │ │ │ │ - rsbeq pc, r2, r8, ror #21 │ │ │ │ - rsbeq sp, ip, r4, ror r0 │ │ │ │ - ldrdeq ip, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r5, r3, r0, lsl #14 │ │ │ │ + rsbseq r9, r8, r0, lsl #4 │ │ │ │ + strdeq pc, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, ip, r4, lsl #1 │ │ │ │ + rsbeq ip, r3, r8, ror #5 │ │ │ │ + rsbeq r5, r3, r0, lsl r7 │ │ │ │ andeq r1, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ eorshi r1, r1, #-2147483647 @ 0x80000001 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r2, r2, ip, lsl #2 │ │ │ │ - rsbeq r0, r5, r0, lsl #27 │ │ │ │ + @ instruction: 0x00650d90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a8b24 │ │ │ │ ldr r2, [pc, #208] @ 3a8b28 │ │ │ │ ldr r1, [pc, #208] @ 3a8b2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 3a8b30 │ │ │ │ ldr r1, [pc, #176] @ 3a8b34 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 3a8b38 │ │ │ │ ldr r3, [pc, #144] @ 3a8b3c │ │ │ │ ldr r1, [pc, #144] @ 3a8b40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a8b44 │ │ │ │ @@ -361070,15 +361070,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8b48 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #100] @ 3a8b4c │ │ │ │ ldr r2, [pc, #100] @ 3a8b50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361088,41 +361088,41 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r9, [r8], #-8 @ │ │ │ │ - ldrdeq pc, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq ip, ip, ip, asr pc │ │ │ │ - rsbeq ip, r3, r0, asr #3 │ │ │ │ - rsbeq r5, r3, r8, ror #11 │ │ │ │ + rsbseq r9, r8, r8, ror #1 │ │ │ │ + rsbeq pc, r2, r0, ror #19 │ │ │ │ + rsbeq ip, ip, ip, ror #30 │ │ │ │ + ldrdeq ip, [r3], #-16 @ │ │ │ │ + strdeq r5, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ streq r1, [r6], r6, lsl #2 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ strdeq r1, [r2], r4 │ │ │ │ - rsbeq r0, r5, r8, ror #24 │ │ │ │ + rsbeq r0, r5, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3a8cc0 │ │ │ │ ldr r2, [pc, #340] @ 3a8cc4 │ │ │ │ ldr r1, [pc, #340] @ 3a8cc8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a85c │ │ │ │ mvn r1, #31 │ │ │ │ @@ -361191,17 +361191,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r8, r4, asr #31 │ │ │ │ - rsbeq r0, r5, r4, asr #20 │ │ │ │ - rsbeq r0, r5, r8, lsr #22 │ │ │ │ + ldrsbeq r8, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r0, r5, r4, asr sl │ │ │ │ + rsbeq r0, r5, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8d80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361209,52 +361209,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8d84 │ │ │ │ ldr r1, [pc, #140] @ 3a8d88 │ │ │ │ ldr r3, [pc, #140] @ 3a8d8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #124] @ 3a8d90 │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8d94 │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr ip, [pc, #88] @ 3a8d98 │ │ │ │ ldr r1, [pc, #88] @ 3a8d9c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r8, r0, asr lr │ │ │ │ - rsbeq r0, r5, ip, asr #17 │ │ │ │ - rsbeq r0, r5, r0, ror #20 │ │ │ │ + rsbseq r8, r8, r0, ror #28 │ │ │ │ + ldrdeq r0, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r5, r0, ror sl │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq r0, r5, r4, asr sl │ │ │ │ - rsbeq r0, r5, r8, asr #20 │ │ │ │ - rsbeq r0, r5, ip, lsr sl │ │ │ │ - @ instruction: 0x00650898 │ │ │ │ + rsbeq r0, r5, r4, ror #20 │ │ │ │ + rsbeq r0, r5, r8, asr sl │ │ │ │ + rsbeq r0, r5, ip, asr #20 │ │ │ │ + rsbeq r0, r5, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8e54 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361262,52 +361262,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8e58 │ │ │ │ ldr r1, [pc, #140] @ 3a8e5c │ │ │ │ ldr r3, [pc, #140] @ 3a8e60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #124] @ 3a8e64 │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8e68 │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr ip, [pc, #88] @ 3a8e6c │ │ │ │ ldr r1, [pc, #88] @ 3a8e70 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r8, ip, ror sp │ │ │ │ - strdeq r0, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r0, r5, ip, lsl #19 │ │ │ │ + rsbseq r8, r8, ip, lsl #27 │ │ │ │ + rsbeq r0, r5, r8, lsl #16 │ │ │ │ + @ instruction: 0x0065099c │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq r0, r5, r0, lsl #19 │ │ │ │ @ instruction: 0x00650990 │ │ │ │ - rsbeq r0, r5, r8, lsl #19 │ │ │ │ - rsbeq r0, r5, r4, asr #15 │ │ │ │ + rsbeq r0, r5, r0, lsr #19 │ │ │ │ + @ instruction: 0x00650998 │ │ │ │ + ldrdeq r0, [r5], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a9034 │ │ │ │ mov r8, r3 │ │ │ │ @@ -361325,15 +361325,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a9040 │ │ │ │ ldr r2, [pc, #376] @ 3a9044 │ │ │ │ ldr r3, [pc, #376] @ 3a9048 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #360] @ 3a904c │ │ │ │ ldr r3, [pc, #360] @ 3a9050 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361372,15 +361372,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a9030 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e844 │ │ │ │ + b 70e84c │ │ │ │ ldr r3, [pc, #188] @ 3a905c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8efc │ │ │ │ ldr r3, [pc, #172] @ 3a9060 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361395,46 +361395,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a9068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a8efc │ │ │ │ ldr r0, [pc, #80] @ 3a906c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a8efc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r0, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00788c90 │ │ │ │ - @ instruction: 0x00650890 │ │ │ │ - strdeq r0, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r8, r8, r0, lsr #25 │ │ │ │ + rsbeq r0, r5, r0, lsr #17 │ │ │ │ + rsbeq r0, r5, ip, lsl #14 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r0, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00901bf4 │ │ │ │ @ instruction: 0x00901bb0 │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r5, r4, lsr #15 │ │ │ │ - rsbeq r0, r5, r8, asr #15 │ │ │ │ + strheq r0, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r0, [r5], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 3a917c │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -361448,15 +361448,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #220] @ 3a9190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361494,19 +361494,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, lsr #21 │ │ │ │ + ldrheq r8, [r8], #-172 @ 0xffffff54 @ │ │ │ │ addseq r1, r0, r8, ror sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r5, r8, lsl r5 │ │ │ │ - rsbeq r0, r5, ip, lsr #13 │ │ │ │ + rsbeq r0, r5, r8, lsr #10 │ │ │ │ + strheq r0, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #264] @ 3a92b8 │ │ │ │ @@ -361522,15 +361522,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #240] @ 3a92cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #4 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361573,19 +361573,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r4, lsl #19 │ │ │ │ + @ instruction: 0x00788994 │ │ │ │ addseq r1, r0, r0, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r0, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r0, r5, r4, lsl #11 │ │ │ │ + rsbeq r0, r5, r0, lsl #8 │ │ │ │ + @ instruction: 0x00650594 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ @ instruction: 0x009018b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #304] @ 3a941c │ │ │ │ @@ -361595,98 +361595,98 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 3a9420 │ │ │ │ ldr r1, [pc, #288] @ 3a9424 │ │ │ │ ldr r3, [pc, #288] @ 3a9428 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #272] @ 3a942c │ │ │ │ mov r3, #696 @ 0x2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 3a9430 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #256] @ 3a9434 │ │ │ │ add r2, r5, #2384 @ 0x950 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r0, [pc, #232] @ 3a9438 │ │ │ │ ldr r1, [pc, #232] @ 3a943c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #3088 @ 0xc10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #220] @ 3a9440 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r1, [pc, #208] @ 3a9444 │ │ │ │ add r2, r5, #10560 @ 0x2940 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #24 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r1, [pc, #180] @ 3a9448 │ │ │ │ add r2, r5, #12736 @ 0x31c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r0, [pc, #152] @ 3a944c │ │ │ │ ldr r1, [pc, #152] @ 3a9450 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #17664 @ 0x4500 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #140] @ 3a9454 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #248 @ 0xf8 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr ip, [pc, #124] @ 3a9458 │ │ │ │ ldr r1, [pc, #124] @ 3a945c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #20224 @ 0x4f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1744 @ 0x6d0 │ │ │ │ add r2, r2, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r8, asr #16 │ │ │ │ - rsbeq r0, r5, r4, asr #5 │ │ │ │ - rsbeq r0, r5, r8, asr r4 │ │ │ │ + rsbseq r8, r8, r8, asr r8 │ │ │ │ + ldrdeq r0, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r5, r8, ror #8 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - strdeq r0, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r0, r5, r0, lsl #10 │ │ │ │ - ldrdeq r0, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq sp, r4, ip, asr #18 │ │ │ │ - rsbeq sp, r4, r0, lsr #5 │ │ │ │ + rsbeq r0, r5, ip, lsl #10 │ │ │ │ + rsbeq r0, r5, r0, lsl r5 │ │ │ │ + rsbeq r0, r5, ip, ror #9 │ │ │ │ + rsbeq sp, r4, ip, asr r9 │ │ │ │ + strheq sp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - rsbeq r0, r5, r0, lsr #9 │ │ │ │ - rsbeq r0, r5, r0, lsr #9 │ │ │ │ + strheq r0, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq r0, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x0063dd98 │ │ │ │ rsbeq sp, r3, r8, lsl #27 │ │ │ │ - rsbeq sp, r3, r8, ror sp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsbeq lr, r3, r4, lsr #32 │ │ │ │ - rsbeq lr, r3, r0, lsr #32 │ │ │ │ + rsbeq lr, r3, r4, lsr r0 │ │ │ │ + rsbeq lr, r3, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a9620 │ │ │ │ mov r8, r3 │ │ │ │ @@ -361704,15 +361704,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a962c │ │ │ │ ldr r2, [pc, #376] @ 3a9630 │ │ │ │ ldr r3, [pc, #376] @ 3a9634 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #360] @ 3a9638 │ │ │ │ ldr r3, [pc, #360] @ 3a963c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361751,15 +361751,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a961c │ │ │ │ lsr r1, r5, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70e844 │ │ │ │ + b 70e84c │ │ │ │ ldr r3, [pc, #188] @ 3a9648 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a94e8 │ │ │ │ ldr r3, [pc, #172] @ 3a964c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361774,46 +361774,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a9654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a94e8 │ │ │ │ ldr r0, [pc, #80] @ 3a9658 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a94e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r0, r4, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r8, r4, lsr #13 │ │ │ │ - rsbeq r0, r5, r4, lsr #5 │ │ │ │ - rsbeq r0, r5, r0, lsl r1 │ │ │ │ + ldrheq r8, [r8], #-100 @ 0xffffff9c @ │ │ │ │ + strheq r0, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r5, r0, lsr #2 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r4, asr #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r0, r8, lsl #12 │ │ │ │ addseq r1, r0, r4, asr #11 │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r0, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq r0, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, r5, r8, asr #3 │ │ │ │ + rsbeq r0, r5, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #456] @ 3a983c │ │ │ │ ldr r1, [pc, #456] @ 3a9840 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -361829,15 +361829,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #420] @ 3a984c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r7, #2 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #18 │ │ │ │ strh r3, [sp, #18] │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ mov r9, #0 │ │ │ │ @@ -361849,28 +361849,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 3a9854 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #2672 @ 0xa70 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ bl 378da4 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ add r1, r4, #2480 @ 0x9b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 3a43c8 │ │ │ │ ldr r2, [pc, #248] @ 3a9858 │ │ │ │ @@ -361879,28 +361879,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #668 @ 0x29c │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #204] @ 3a985c │ │ │ │ bl 441b2c │ │ │ │ add r4, r4, #1904 @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 70e844 │ │ │ │ + bl 70e84c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f2958 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -361926,21 +361926,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r0, asr #9 │ │ │ │ + ldrsbeq r8, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ umullseq r1, r0, r0, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, r4, r8, lsr pc @ │ │ │ │ - rsbeq pc, r4, ip, lsl pc @ │ │ │ │ - rsbeq lr, r2, r0, asr #26 │ │ │ │ - rsbeq ip, ip, ip, asr #5 │ │ │ │ + rsbeq pc, r4, r8, asr #30 │ │ │ │ + rsbeq pc, r4, ip, lsr #30 │ │ │ │ + rsbeq lr, r2, r0, asr sp │ │ │ │ + ldrdeq ip, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ addeq r1, r2, r8, ror r3 │ │ │ │ @ instruction: 0xffffe698 │ │ │ │ addseq r1, r0, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362050,63 +362050,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a9aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a990c │ │ │ │ ldr r0, [pc, #80] @ 3a9aac │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a995c │ │ │ │ ldr r0, [pc, #64] @ 3a9ab0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3a990c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umullseq r1, r0, r4, r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r0, r4, lsl #5 │ │ │ │ addseq r1, r0, r8, asr r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, r8, ip, ror #3 │ │ │ │ + ldrsheq r8, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r4, r0, lsl #25 │ │ │ │ - rsbeq pc, r4, r8, asr #25 │ │ │ │ - rsbeq pc, r4, ip, lsl #25 │ │ │ │ + @ instruction: 0x0064fc90 │ │ │ │ + ldrdeq pc, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x0064fc9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3a9bdc │ │ │ │ ldr r2, [pc, #272] @ 3a9be0 │ │ │ │ ldr r1, [pc, #272] @ 3a9be4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a85c │ │ │ │ mov ip, #316 @ 0x13c │ │ │ │ @@ -362158,17 +362158,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r8, r4, rrx │ │ │ │ - rsbeq pc, r4, r4, ror #21 │ │ │ │ - rsbeq pc, r4, r8, asr #23 │ │ │ │ + rsbseq r8, r8, r4, ror r0 │ │ │ │ + strdeq pc, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq pc, [r4], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #1696] @ 3aa2a0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -362180,44 +362180,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1664] @ 3aa2b0 │ │ │ │ mov fp, r0 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #1652] @ 3aa2b4 │ │ │ │ ldr r7, [pc, #1652] @ 3aa2b8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #140 @ 0x8c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r9, sl, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754524 │ │ │ │ - bl 74d998 │ │ │ │ + bl 75452c │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #1576] @ 3aa2bc │ │ │ │ ldr r1, [pc, #1576] @ 3aa2c0 │ │ │ │ add ip, r6, #148 @ 0x94 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #1552] @ 3aa2c4 │ │ │ │ add r1, sl, #1776 @ 0x6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 3243c8 │ │ │ │ @@ -362232,15 +362232,15 @@ │ │ │ │ bl 324258 │ │ │ │ ldr r1, [pc, #1500] @ 3aa2d0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 75031c │ │ │ │ + bl 750324 │ │ │ │ mov r0, fp │ │ │ │ bl 441a98 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 441b2c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ @@ -362260,20 +362260,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a53d8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #1368] @ 3aa2d8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [pc, #1348] @ 3aa2dc │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [ip, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -362293,38 +362293,38 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, sl, #2384 @ 0x950 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #1244] @ 3aa2e0 │ │ │ │ mov r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #1208] @ 3aa2e4 │ │ │ │ ldr r3, [pc, #1208] @ 3aa2e8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a9e80 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -362335,15 +362335,15 @@ │ │ │ │ ldr r1, [pc, #1124] @ 3aa2f0 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r2, [sl, #2961] @ 0xb91 │ │ │ │ mov r1, #0 │ │ │ │ bl 3a4f90 │ │ │ │ mov r3, #0 │ │ │ │ b 3a9ebc │ │ │ │ add r3, r3, #1 │ │ │ │ sub r2, r3, #4 │ │ │ │ @@ -362366,86 +362366,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8 │ │ │ │ str sl, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #984] @ 3aa300 │ │ │ │ ldr r3, [pc, #956] @ 3aa2e8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r9, #156 @ 0x9c │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9e60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, sl │ │ │ │ str sl, [sp] │ │ │ │ add sl, r3, #3088 @ 0xc10 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #884] @ 3aa304 │ │ │ │ add r2, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #812] @ 3aa2e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9e60 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r4, [pc, #760] @ 3aa308 │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ bl 3245dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ bl 3245dc │ │ │ │ add r6, r8, #10560 @ 0x2940 │ │ │ │ mov r4, #0 │ │ │ │ @@ -362454,45 +362454,45 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #644] @ 3aa310 │ │ │ │ add r2, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #592] @ 3aa314 │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #536] @ 3aa2e8 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9e60 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #2 │ │ │ │ add r6, r6, #2208 @ 0x8a0 │ │ │ │ mov r4, #1 │ │ │ │ bne 3aa05c │ │ │ │ @@ -362501,134 +362501,134 @@ │ │ │ │ add r4, ip, #14976 @ 0x3a80 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ add r2, r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr sl, [sp, #28] │ │ │ │ ldr r3, [pc, #372] @ 3aa2e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9e60 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #17664 @ 0x4500 │ │ │ │ add r4, r4, #248 @ 0xf8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #5 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #244] @ 3aa2e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9e60 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #20224 @ 0x4f00 │ │ │ │ add r4, r4, #240 @ 0xf0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #6 │ │ │ │ - bl 74ba04 │ │ │ │ + bl 74ba0c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #108] @ 3aa2e8 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 74d7b0 │ │ │ │ - rsbseq r7, r8, r4, lsr pc │ │ │ │ - rsbeq pc, r4, ip, lsr #19 │ │ │ │ - rsbeq pc, r4, r0, asr #22 │ │ │ │ + b 74d7b8 │ │ │ │ + rsbseq r7, r8, r4, asr #30 │ │ │ │ + strheq pc, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, r4, r0, asr fp @ │ │ │ │ @ instruction: 0x00900efc │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - strdeq lr, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq fp, ip, r0, lsl #27 │ │ │ │ - strheq r4, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r1, r6, r0, ror #11 │ │ │ │ - rsbeq lr, r4, r8, asr pc │ │ │ │ + rsbeq lr, r2, r4, lsl #16 │ │ │ │ + @ instruction: 0x006cbd90 │ │ │ │ + rsbeq r4, r3, r0, asr #7 │ │ │ │ + strdeq r1, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, r4, r8, ror #30 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ - rsbeq pc, r4, r0, ror #22 │ │ │ │ + rsbeq pc, r4, r0, ror fp @ │ │ │ │ @ instruction: 0xffffd748 │ │ │ │ - rsbeq pc, r4, r8, lsl #4 │ │ │ │ - strdeq fp, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r4, r8, lsl r2 @ │ │ │ │ + rsbeq fp, r3, r0, lsl #12 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq pc, r4, r4, asr #20 │ │ │ │ - rsbeq pc, r4, ip, asr r2 @ │ │ │ │ + rsbeq pc, r4, r4, asr sl @ │ │ │ │ + rsbeq pc, r4, ip, ror #4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq fp, r3, ip, lsr #10 │ │ │ │ - ldrdeq fp, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r7, r8, r4, asr #24 │ │ │ │ - rsbeq lr, r2, r0, asr #10 │ │ │ │ - rsbeq fp, ip, r4, asr #21 │ │ │ │ - rsbeq pc, r4, r0, ror #2 │ │ │ │ - rsbeq r8, fp, r8, ror #15 │ │ │ │ - rsbeq ip, r4, r0, lsr #16 │ │ │ │ - rsbeq fp, ip, r0, ror #18 │ │ │ │ - rsbeq r8, fp, ip, ror #13 │ │ │ │ - rsbeq lr, r4, r4, asr #31 │ │ │ │ + rsbeq fp, r3, ip, lsr r5 │ │ │ │ + rsbeq fp, r3, r0, ror #9 │ │ │ │ + rsbseq r7, r8, r4, asr ip │ │ │ │ + rsbeq lr, r2, r0, asr r5 │ │ │ │ + ldrdeq fp, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r4, r0, ror r1 @ │ │ │ │ + strdeq r8, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq ip, r4, r0, lsr r8 │ │ │ │ + rsbeq fp, ip, r0, ror r9 │ │ │ │ + strdeq r8, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq lr, [r4], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 003aa318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -362641,15 +362641,15 @@ │ │ │ │ ldr r1, [pc, #508] @ 3aa548 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #488] @ 3aa54c │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r7, [pc, #476] @ 3aa550 │ │ │ │ tst r3, #4 │ │ │ │ ldrb ip, [r2, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ and r2, r3, #7 │ │ │ │ @@ -362699,15 +362699,15 @@ │ │ │ │ strh r1, [r2, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r3, [r0, #1780] @ 0x6f4 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, ip, lsl #2] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [pc, #260] @ 3aa558 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3aa4f4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -362747,36 +362747,36 @@ │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ b 3aa4a0 │ │ │ │ ldr r0, [pc, #96] @ 3aa55c │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r6 │ │ │ │ add r0, r0, #1776 @ 0x6f0 │ │ │ │ ldrh r3, [r0, #8] │ │ │ │ lsl r1, r2, #16 │ │ │ │ cmp r5, #0 │ │ │ │ lsr r1, r1, #16 │ │ │ │ orrne r3, r3, r1 │ │ │ │ strhne r3, [r0, #8] │ │ │ │ biceq r3, r3, r2 │ │ │ │ strheq r3, [r0, #8] │ │ │ │ b 3aa460 │ │ │ │ - rsbseq r7, r8, ip, ror #15 │ │ │ │ - rsbeq pc, r4, r8, ror r2 @ │ │ │ │ - rsbeq pc, r4, r8, lsl #8 │ │ │ │ + ldrsheq r7, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq pc, r4, r8, lsl #5 │ │ │ │ + rsbeq pc, r4, r8, lsl r4 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ umullseq r0, r0, ip, r7 @ │ │ │ │ - @ instruction: 0x00787797 │ │ │ │ + rsbseq r7, r8, r7, lsr #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq pc, r4, r8, asr r3 @ │ │ │ │ + rsbeq pc, r4, r8, ror #6 │ │ │ │ b 3aa318 │ │ │ │ │ │ │ │ 003aa564 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa568 : │ │ │ │ bx lr │ │ │ │ @@ -362790,18 +362790,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3aa5a0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 9986d8 │ │ │ │ - rsbeq pc, r4, r0, lsr #7 │ │ │ │ - rsbseq r7, r8, r8, asr r6 │ │ │ │ - rsbeq pc, r4, r8, ror r3 @ │ │ │ │ + b 9986e0 │ │ │ │ + strheq pc, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r7, r8, r8, ror #12 │ │ │ │ + rsbeq pc, r4, r8, lsl #7 │ │ │ │ │ │ │ │ 003aa5a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa604 │ │ │ │ @@ -362811,26 +362811,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, r8, r4, lsl r6 │ │ │ │ - rsbeq pc, r4, r8, asr r3 @ │ │ │ │ - rsbeq pc, r4, r0, lsr r3 @ │ │ │ │ + rsbseq r7, r8, r4, lsr #12 │ │ │ │ + rsbeq pc, r4, r8, ror #6 │ │ │ │ + rsbeq pc, r4, r0, asr #6 │ │ │ │ │ │ │ │ 003aa610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa670 │ │ │ │ @@ -362840,58 +362840,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, r8, r8, lsr #11 │ │ │ │ - rsbeq pc, r4, ip, ror #5 │ │ │ │ - rsbeq pc, r4, r4, asr #5 │ │ │ │ + ldrheq r7, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + strdeq pc, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq pc, [r4], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 003aa67c : │ │ │ │ ldr r3, [pc, #36] @ 3aa6a8 │ │ │ │ ldr ip, [pc, #36] @ 3aa6ac │ │ │ │ ldr r1, [pc, #36] @ 3aa6b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 9986d8 │ │ │ │ - rsbseq r7, r8, r4, asr r5 │ │ │ │ - @ instruction: 0x0064f290 │ │ │ │ - rsbeq pc, r4, ip, ror #4 │ │ │ │ + b 9986e0 │ │ │ │ + rsbseq r7, r8, r4, ror #10 │ │ │ │ + rsbeq pc, r4, r0, lsr #5 │ │ │ │ + rsbeq pc, r4, ip, ror r2 @ │ │ │ │ │ │ │ │ 003aa6b4 : │ │ │ │ ldr r3, [pc, #36] @ 3aa6e0 │ │ │ │ ldr ip, [pc, #36] @ 3aa6e4 │ │ │ │ ldr r1, [pc, #36] @ 3aa6e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 9986d8 │ │ │ │ - rsbseq r7, r8, ip, lsl r5 │ │ │ │ - rsbeq pc, r4, r8, asr r2 @ │ │ │ │ - rsbeq pc, r4, r4, lsr r2 @ │ │ │ │ + b 9986e0 │ │ │ │ + rsbseq r7, r8, ip, lsr #10 │ │ │ │ + rsbeq pc, r4, r8, ror #4 │ │ │ │ + rsbeq pc, r4, r4, asr #4 │ │ │ │ │ │ │ │ 003aa6ec : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa6f4 : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -362903,15 +362903,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa708 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aa71c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ umulleq r0, r2, r4, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -363004,27 +363004,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ b 3aa7ac │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa7ac │ │ │ │ ldr r5, [pc, #24] @ 3aa8e0 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa7ac │ │ │ │ addseq r0, r0, r8, lsr #7 │ │ │ │ - @ instruction: 0x00787490 │ │ │ │ - rsbseq r7, r8, sp, lsl #9 │ │ │ │ + rsbseq r7, r8, r0, lsr #9 │ │ │ │ + @ instruction: 0x0078749d │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq pc, r4, r4, asr #1 │ │ │ │ + ldrdeq pc, [r4], #-4 @ │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 3aaa2c │ │ │ │ ldr r3, [pc, #304] @ 3aaa30 │ │ │ │ @@ -363034,15 +363034,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -363066,56 +363066,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 3aaa3c │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 9902b0 │ │ │ │ + bl 9902b8 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 990c5c │ │ │ │ + bl 990c64 │ │ │ │ ldr r2, [pc, #124] @ 3aaa40 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 991a48 │ │ │ │ + bl 991a50 │ │ │ │ ldr r2, [pc, #100] @ 3aaa44 │ │ │ │ ldr r3, [pc, #100] @ 3aaa48 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43feb0 │ │ │ │ - rsbeq pc, r4, ip, asr #32 │ │ │ │ - ldrsbeq r7, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq pc, r4, r4, lsr r0 @ │ │ │ │ + rsbeq pc, r4, ip, asr r0 @ │ │ │ │ + rsbseq r7, r8, r4, ror #7 │ │ │ │ + rsbeq pc, r4, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x008203b8 │ │ │ │ - rsbeq lr, r4, r4, ror pc │ │ │ │ + rsbeq lr, r4, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3aab10 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363123,25 +363123,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3aab14 │ │ │ │ ldr r1, [pc, #156] @ 3aab18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #136] @ 3aab1c │ │ │ │ ldr r1, [pc, #136] @ 3aab20 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #104] @ 3aab24 │ │ │ │ ldr r3, [pc, #104] @ 3aab28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 3aab2c │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -363157,19 +363157,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r8, r4, ror r2 │ │ │ │ - strheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sl, ip, r4, asr #30 │ │ │ │ - rsbeq sl, r3, ip, lsr #3 │ │ │ │ - ldrdeq r3, [r3], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r7, r8, r4, lsl #5 │ │ │ │ + rsbeq sp, r2, ip, asr #19 │ │ │ │ + rsbeq sl, ip, r4, asr pc │ │ │ │ + strheq sl, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r3, r3, r4, ror #11 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363242,23 +363242,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 3aaf74 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d7430 │ │ │ │ + bl 9d7438 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 990dc0 │ │ │ │ + bl 990dc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 3aaf78 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9907a4 │ │ │ │ + b 9907ac │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363302,16 +363302,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438e94 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 3aaf30 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d7430 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d7438 │ │ │ │ + bl 9d8144 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363336,23 +363336,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #408] @ 3aaf80 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -363423,32 +363423,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 440408 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d7468 │ │ │ │ + bl 9d7470 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 440408 │ │ │ │ addeq pc, pc, ip, lsr #31 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq lr, r4, r0, lsl #26 │ │ │ │ + rsbeq lr, r4, r0, lsl sp │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - ldrsheq r6, [r8], #-242 @ 0xffffff0e @ │ │ │ │ + rsbseq r7, r8, r2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -363492,51 +363492,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3aaff8 │ │ │ │ addeq pc, pc, r4, ror #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - rsbeq lr, r4, ip, lsr #18 │ │ │ │ + rsbeq lr, r4, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 3ab0d0 │ │ │ │ ldr r2, [pc, #84] @ 3ab0d4 │ │ │ │ ldr r1, [pc, #84] @ 3ab0d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #52] @ 3ab0dc │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 759c50 │ │ │ │ - rsbseq r6, r8, r4, asr ip │ │ │ │ - strheq lr, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq lr, r4, r8, asr #17 │ │ │ │ - rsbeq lr, r4, r0, lsl #18 │ │ │ │ + b 759c58 │ │ │ │ + rsbseq r6, r8, r4, ror #24 │ │ │ │ + rsbeq lr, r4, ip, asr #17 │ │ │ │ + ldrdeq lr, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r4, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 3ab1ac │ │ │ │ ldr r3, [pc, #180] @ 3ab1b0 │ │ │ │ ldr r1, [pc, #180] @ 3ab1b4 │ │ │ │ @@ -363544,15 +363544,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #144] @ 3ab1b8 │ │ │ │ ldr r3, [pc, #144] @ 3ab1bc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -363564,33 +363564,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 3ab1c0 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 990dc0 │ │ │ │ + bl 990dc8 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 991ee0 │ │ │ │ + bl 991ee8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990d64 │ │ │ │ + bl 990d6c │ │ │ │ mov r0, r6 │ │ │ │ - bl 990308 │ │ │ │ + bl 990310 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4389b4 │ │ │ │ - rsbeq lr, r4, r4, asr #16 │ │ │ │ - ldrsbeq r6, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq lr, r4, r0, asr #16 │ │ │ │ + rsbeq lr, r4, r4, asr r8 │ │ │ │ + rsbseq r6, r8, r4, ror #23 │ │ │ │ + rsbeq lr, r4, r0, asr r8 │ │ │ │ addeq pc, pc, ip, ror #19 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363636,15 +363636,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ab334 │ │ │ │ ldr r1, [pc, #272] @ 3ab390 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ab2a8 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3ab298 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -363655,19 +363655,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3ab398 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3ab39c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d7468 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d7470 │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 3ab214 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 537a34 │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -363682,38 +363682,38 @@ │ │ │ │ bl 440408 │ │ │ │ bl 537ad8 │ │ │ │ b 3ab214 │ │ │ │ ldr r1, [pc, #100] @ 3ab3a0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3ab3a4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9907a4 │ │ │ │ + bl 9907ac │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438e94 │ │ │ │ b 3ab32c │ │ │ │ addeq pc, pc, r8, lsr r9 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq lr, r4, ip, lsr r7 │ │ │ │ rsbeq lr, r4, ip, asr #14 │ │ │ │ + rsbeq lr, r4, ip, asr r7 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq lr, r4, r4, asr #13 │ │ │ │ - rsbeq lr, r4, ip, lsl #13 │ │ │ │ + ldrdeq lr, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + @ instruction: 0x0064e69c │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq lr, r4, r4, lsl #12 │ │ │ │ + rsbeq lr, r4, r4, lsl r6 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 3ab5e8 │ │ │ │ @@ -363754,15 +363754,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -363772,15 +363772,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 3ab4f4 │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363829,40 +363829,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3ab478 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 440408 │ │ │ │ ldr r0, [pc, #48] @ 3ab5f0 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ab434 │ │ │ │ ldr r0, [pc, #28] @ 3ab5f4 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ab560 │ │ │ │ addeq pc, pc, ip, asr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strdeq lr, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq lr, r4, r0, ror #7 │ │ │ │ + rsbeq lr, r4, r8, lsl #8 │ │ │ │ + strdeq lr, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mvn ip, #0 │ │ │ │ lsl r3, r3, #3 │ │ │ │ rsb r1, r3, #32 │ │ │ │ @@ -363892,15 +363892,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ lsr r0, r0, r2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ab690 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq pc, r1, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #948 @ 0x3b4 │ │ │ │ @@ -363978,30 +363978,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, #0 │ │ │ │ bic r0, r0, #15 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 71b678 │ │ │ │ + bl 71b680 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 248f48 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 248f48 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ - bl 71b6f0 │ │ │ │ + bl 71b6f8 │ │ │ │ ldr r2, [pc, #72] @ 3ab874 │ │ │ │ ldr r3, [pc, #64] @ 3ab870 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364029,27 +364029,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #456] @ 3aba84 │ │ │ │ ldr r1, [pc, #456] @ 3aba88 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5794 │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ add sl, r4, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -364061,139 +364061,139 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #344] @ 3aba94 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #312] @ 3aba98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #440 @ 0x1b8 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #272] @ 3aba9c │ │ │ │ add r1, r4, #608 @ 0x260 │ │ │ │ mov ip, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #220] @ 3abaa0 │ │ │ │ add r2, r5, #244 @ 0xf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #776 @ 0x308 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r2, #-16777216 @ 0xff000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, r8, r8, ror #8 │ │ │ │ - rsbeq r9, r3, ip, lsl fp │ │ │ │ - rsbeq r9, r3, r0, asr #21 │ │ │ │ - rsbeq lr, r4, r4, lsr #2 │ │ │ │ - rsbeq lr, r4, r8, lsr r1 │ │ │ │ + rsbseq r6, r8, r8, ror r4 │ │ │ │ + rsbeq r9, r3, ip, lsr #22 │ │ │ │ + ldrdeq r9, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, r4, r4, lsr r1 │ │ │ │ + rsbeq lr, r4, r8, asr #2 │ │ │ │ addeq pc, r1, r0, lsl #10 │ │ │ │ - strdeq lr, [r4], #-8 @ │ │ │ │ - rsbeq lr, r4, r0, ror #1 │ │ │ │ - ldrdeq lr, [r4], #-4 @ │ │ │ │ - strheq lr, [r4], #-12 @ │ │ │ │ - @ instruction: 0x0064e09c │ │ │ │ + rsbeq lr, r4, r8, lsl #2 │ │ │ │ + strdeq lr, [r4], #-0 @ │ │ │ │ + rsbeq lr, r4, r4, ror #1 │ │ │ │ + rsbeq lr, r4, ip, asr #1 │ │ │ │ + rsbeq lr, r4, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3abb18 │ │ │ │ ldr r2, [pc, #92] @ 3abb1c │ │ │ │ ldr r1, [pc, #92] @ 3abb20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #60] @ 3abb24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, r8, r0, asr #4 │ │ │ │ - rsbeq ip, r2, r8, ror #18 │ │ │ │ - strdeq r9, [ip], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r6, r8, r0, asr r2 │ │ │ │ + rsbeq ip, r2, r8, ror r9 │ │ │ │ + rsbeq r9, ip, r4, lsl #30 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -364206,29 +364206,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ bl 3a4e60 │ │ │ │ orrs r5, r5, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7502f4 │ │ │ │ - rsbseq r6, r8, r8, lsr #3 │ │ │ │ - strdeq r9, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r9, r3, r0, ror #16 │ │ │ │ + b 7502fc │ │ │ │ + ldrheq r6, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r9, r3, ip, lsl #16 │ │ │ │ + rsbeq r9, r3, r0, ror r8 │ │ │ │ ldr r0, [pc, #4] @ 3abbb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq pc, r1, r8, lsl #7 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -364263,15 +364263,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e3b4 │ │ │ │ + bl 70e3bc │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -364310,15 +364310,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98d7d8 │ │ │ │ + bl 98d7e0 │ │ │ │ b 3abce0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 3ac058 │ │ │ │ ldr r2, [pc, #804] @ 3ac05c │ │ │ │ @@ -364326,15 +364326,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #772] @ 3ac064 │ │ │ │ ldr ip, [pc, #772] @ 3ac068 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -364347,28 +364347,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #696] @ 3ac06c │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -364395,15 +364395,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 3abeb8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98d66c │ │ │ │ + bl 98d674 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ac034 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 3abfe0 │ │ │ │ ldr r2, [pc, #500] @ 3ac080 │ │ │ │ @@ -364503,15 +364503,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 3ac090 │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ b 3abe18 │ │ │ │ ldr r3, [pc, #88] @ 3ac094 │ │ │ │ @@ -364519,32 +364519,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 3ac09c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 3ac0a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r8, r8, ror #31 │ │ │ │ - rsbeq sp, r4, r0, asr #26 │ │ │ │ - rsbeq sp, r4, r4, asr sp │ │ │ │ + ldrsheq r5, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, r4, r0, asr sp │ │ │ │ + rsbeq sp, r4, r4, ror #26 │ │ │ │ addeq pc, r1, r8, asr #3 │ │ │ │ - rsbeq sp, r4, r0, asr #26 │ │ │ │ - rsbeq sp, r4, r4, lsl #26 │ │ │ │ - rsbseq sl, r0, ip, lsl #26 │ │ │ │ - rsbeq sp, r4, r4, lsr ip │ │ │ │ - rsbeq ip, r6, r0, asr #3 │ │ │ │ - rsbeq sp, r4, ip, ror ip │ │ │ │ + rsbeq sp, r4, r0, asr sp │ │ │ │ + rsbeq sp, r4, r4, lsl sp │ │ │ │ + rsbseq sl, r0, ip, lsl sp │ │ │ │ + rsbeq sp, r4, r4, asr #24 │ │ │ │ + ldrdeq ip, [r6], #-16 @ │ │ │ │ + rsbeq sp, r4, ip, lsl #25 │ │ │ │ bge fee56b34 <__bss_end__@@Base+0xfe0a41c4> │ │ │ │ addeq pc, r1, r0, lsr #1 │ │ │ │ - rsbeq sp, r4, r0, asr #23 │ │ │ │ + ldrdeq sp, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq sp, [r4], #-168 @ 0xffffff58 @ │ │ │ │ rsbeq sp, r4, r8, asr #21 │ │ │ │ - strheq sp, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r5, r8, r4, ror #25 │ │ │ │ - rsbeq sp, r4, r8, lsr sl │ │ │ │ - rsbeq r6, pc, r4, asr fp @ │ │ │ │ + ldrsheq r5, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r4, r8, asr #20 │ │ │ │ + rsbeq r6, pc, r4, ror #22 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 3ac180 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -364553,25 +364553,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3ac184 │ │ │ │ ldr r1, [pc, #180] @ 3ac188 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #160] @ 3ac18c │ │ │ │ ldr r1, [pc, #160] @ 3ac190 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #128] @ 3ac194 │ │ │ │ ldr r3, [pc, #128] @ 3ac198 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3ac19c │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -364585,31 +364585,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 3ac1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r1, [pc, #60] @ 3ac1a8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq r5, r8, r8, ror #24 │ │ │ │ - rsbeq ip, r2, r4, ror #6 │ │ │ │ - rsbeq r9, ip, ip, ror #17 │ │ │ │ - rsbeq r8, r3, r4, asr fp │ │ │ │ - rsbeq r1, r3, ip, ror pc │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq r5, r8, r8, ror ip │ │ │ │ + rsbeq ip, r2, r4, ror r3 │ │ │ │ + strdeq r9, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r8, r3, r4, ror #22 │ │ │ │ + rsbeq r1, r3, ip, lsl #31 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq sp, r4, ip, lsr #19 │ │ │ │ + strheq sp, [r4], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r1, lr, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -364618,28 +364618,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3ac21c │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98d7d8 │ │ │ │ + bl 98d7e0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e184 │ │ │ │ + bl 70e18c │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -364726,15 +364726,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 3ac3fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 3abbb4 │ │ │ │ b 3ac3bc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 248ce4 │ │ │ │ @@ -364742,25 +364742,25 @@ │ │ │ │ beq 3ac3e4 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac3a8 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98d538 │ │ │ │ + bl 98d540 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3ac3a8 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248ce4 │ │ │ │ - rsbseq r5, r8, r4, lsr #19 │ │ │ │ - strdeq sp, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sp, r4, r0, lsl r7 │ │ │ │ + ldrheq r5, [r8], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sp, r4, ip, lsl #14 │ │ │ │ + rsbeq sp, r4, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -364839,15 +364839,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 3ac5f4 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3ac590 │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -364874,22 +364874,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e3b4 │ │ │ │ + bl 70e3bc │ │ │ │ b 3ac588 │ │ │ │ - rsbseq r5, r8, r0, ror #15 │ │ │ │ - rsbeq sp, r4, r4, lsr r5 │ │ │ │ - rsbeq sp, r4, r8, asr #10 │ │ │ │ + ldrsheq r5, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, r4, r4, asr #10 │ │ │ │ + rsbeq sp, r4, r8, asr r5 │ │ │ │ ldr r0, [pc, #4] @ 3ac604 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ ldrdeq lr, [r1], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 3ac768 │ │ │ │ ldr r2, [pc, #328] @ 3ac76c │ │ │ │ @@ -364897,15 +364897,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3ac770 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 3ac6fc │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -364928,39 +364928,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr ip, [pc, #176] @ 3ac778 │ │ │ │ ldr r2, [pc, #176] @ 3ac77c │ │ │ │ ldr r1, [pc, #176] @ 3ac780 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 339070 │ │ │ │ ldr ip, [pc, #128] @ 3ac784 │ │ │ │ ldr r1, [pc, #128] @ 3ac788 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -364969,54 +364969,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 3ac790 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3ac720 │ │ │ │ - rsbseq r5, r8, r0, asr #14 │ │ │ │ - rsbeq sp, r4, r8, ror #9 │ │ │ │ - strdeq sp, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r5, r8, r0, asr r7 │ │ │ │ + strdeq sp, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r4, ip, lsl #10 │ │ │ │ addeq lr, r1, r8, lsr r9 │ │ │ │ - rsbseq r5, r8, r0, lsr #13 │ │ │ │ - rsbeq ip, r3, r4, asr #17 │ │ │ │ - ldrdeq ip, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sp, r4, r8, asr r4 │ │ │ │ - rsbeq sp, r4, r4, asr #8 │ │ │ │ - rsbeq sp, r4, ip, lsr r4 │ │ │ │ - rsbeq sp, r4, r0, lsl #8 │ │ │ │ + ldrheq r5, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq ip, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq ip, r3, r8, ror #17 │ │ │ │ + rsbeq sp, r4, r8, ror #8 │ │ │ │ + rsbeq sp, r4, r4, asr r4 │ │ │ │ + rsbeq sp, r4, ip, asr #8 │ │ │ │ + rsbeq sp, r4, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3ac7f4 │ │ │ │ ldr r2, [pc, #72] @ 3ac7f8 │ │ │ │ ldr r1, [pc, #72] @ 3ac7fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #40] @ 3ac800 │ │ │ │ ldr r1, [pc, #40] @ 3ac804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c0d0 │ │ │ │ - ldrheq r5, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq fp, r2, r8, ror ip │ │ │ │ - rsbeq r9, ip, r4, lsl #4 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq r5, r8, ip, asr #11 │ │ │ │ + rsbeq fp, r2, r8, lsl #25 │ │ │ │ + rsbeq r9, ip, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r0, lr, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 3ac8c4 │ │ │ │ @@ -365027,15 +365027,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3ac8c8 │ │ │ │ ldr r2, [pc, #148] @ 3ac8cc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 3ac8d0 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #128] @ 3ac8d4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac884 │ │ │ │ mov r0, #0 │ │ │ │ @@ -365049,29 +365049,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 3ac8d8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r8, ip, asr #10 │ │ │ │ - rsbeq sp, r4, r0, lsl #6 │ │ │ │ - ldrdeq sp, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r5, r8, ip, asr r5 │ │ │ │ + rsbeq sp, r4, r0, lsl r3 │ │ │ │ + rsbeq sp, r4, r8, ror #5 │ │ │ │ addeq lr, pc, r4, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r4, r0, lsl r3 │ │ │ │ + rsbeq sp, r4, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3ac9a8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365080,15 +365080,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3ac9ac │ │ │ │ ldr r2, [pc, #164] @ 3ac9b0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 3ac9b4 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #144] @ 3ac9b8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac958 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -365106,29 +365106,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3ac9bc │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r8, r8, ror r4 │ │ │ │ - rsbeq sp, r4, ip, lsr #4 │ │ │ │ - rsbeq sp, r4, r4, lsl #4 │ │ │ │ + rsbseq r5, r8, r8, lsl #9 │ │ │ │ + rsbeq sp, r4, ip, lsr r2 │ │ │ │ + rsbeq sp, r4, r4, lsl r2 │ │ │ │ strdeq lr, [pc], r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r4, ip, ror #4 │ │ │ │ + rsbeq sp, r4, ip, ror r2 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365170,21 +365170,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 545dc4 │ │ │ │ pop {r4, lr} │ │ │ │ b 545808 │ │ │ │ ldr r0, [pc, #28] @ 3aca9c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3aca4c │ │ │ │ addeq lr, pc, ip, lsr #2 │ │ │ │ @ instruction: 0x009e06f4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ umullseq r0, lr, r4, r6 │ │ │ │ - rsbeq sp, r4, ip, lsr #3 │ │ │ │ + strheq sp, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 003acaa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -365193,31 +365193,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3acb00 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, r4, r0, asr #1 │ │ │ │ + ldrdeq r1, [r4], #-0 @ │ │ │ │ addeq lr, r1, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 9b23a4 │ │ │ │ + b 9b23ac │ │ │ │ ldr r0, [pc, #4] @ 3acb1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq lr, r1, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #256] @ 3acc38 │ │ │ │ ldr r2, [pc, #256] @ 3acc3c │ │ │ │ @@ -365225,48 +365225,48 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #224] @ 3acc44 │ │ │ │ ldr r1, [pc, #224] @ 3acc48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #192] @ 3acc4c │ │ │ │ ldr r1, [pc, #192] @ 3acc50 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #160] @ 3acc54 │ │ │ │ ldr ip, [pc, #160] @ 3acc58 │ │ │ │ ldr r1, [pc, #160] @ 3acc5c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r2, [pc, #120] @ 3acc60 │ │ │ │ ldr r3, [pc, #120] @ 3acc64 │ │ │ │ ldr r0, [pc, #120] @ 3acc68 │ │ │ │ ldr r1, [pc, #120] @ 3acc6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -365281,21 +365281,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r8, ip, lsr #5 │ │ │ │ - rsbeq fp, r2, ip, ror #17 │ │ │ │ - rsbeq r8, ip, r8, ror lr │ │ │ │ - rsbeq fp, r2, ip, ror #17 │ │ │ │ - rsbeq fp, r2, r4, lsl #18 │ │ │ │ - strheq sp, [r4], #-8 @ │ │ │ │ - rsbeq sp, r4, ip, asr #1 │ │ │ │ + ldrheq r5, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq fp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r8, ip, r8, lsl #29 │ │ │ │ + strdeq fp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, r2, r4, lsl r9 │ │ │ │ + rsbeq sp, r4, r8, asr #1 │ │ │ │ + ldrdeq sp, [r4], #-12 @ │ │ │ │ @ instruction: 0x0081e4b4 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ addeq r0, lr, r8, asr r7 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -365308,60 +365308,60 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3accb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ umulleq sp, pc, ip, lr @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrdeq ip, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r4, r0, ror #31 │ │ │ │ ldr r3, [pc, #48] @ 3accec │ │ │ │ ldr r2, [pc, #48] @ 3accf0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3accf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ addeq sp, pc, r8, asr lr @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq ip, r4, r8, lsr #31 │ │ │ │ + strheq ip, [r4], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ subs ip, r0, ip │ │ │ │ ldr r0, [r5, #12] │ │ │ │ sbc r5, r1, r0 │ │ │ │ umull r6, r0, ip, lr │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r5, lr │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea5f578 <__bss_end__@@Base+0xfdcacc08> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -365377,36 +365377,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r5, [r6, #8] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #640 @ 0x280 │ │ │ │ ldrd r2, [r3] │ │ │ │ ldr fp, [pc, #648] @ 3ad060 │ │ │ │ add fp, pc, fp │ │ │ │ subs ip, r0, r5 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ sbc lr, r1, r0 │ │ │ │ umull r8, r0, ip, r7 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, r7 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #580 @ 0x244 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r4 │ │ │ │ @@ -365431,21 +365431,21 @@ │ │ │ │ ldr r3, [pc, #496] @ 3ad06c │ │ │ │ mov r4, #0 │ │ │ │ umull r6, r0, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ adds r0, r5, r0 │ │ │ │ adc r1, r3, r8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs r3, ip, r1 │ │ │ │ @@ -365468,15 +365468,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r8, [sp, #28] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc r1, r9, #0 │ │ │ │ add r2, r8, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ ldr r3, [pc, #308] @ 3ad064 │ │ │ │ sub r2, r8, r2 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3ace4c │ │ │ │ adds r8, r4, #1 │ │ │ │ @@ -365509,41 +365509,41 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ad080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3ace74 │ │ │ │ ldr r0, [pc, #100] @ 3ad084 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3ace74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -365555,16 +365555,16 @@ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ blcc fea5f874 <__bss_end__@@Base+0xfdcacf04> │ │ │ │ addeq sp, pc, r8, lsr ip @ │ │ │ │ andeq r3, r0, r0, lsr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r4, ip, lsr #25 │ │ │ │ - ldrdeq ip, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + strheq ip, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq ip, r4, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365583,23 +365583,23 @@ │ │ │ │ beq 3ad0e8 │ │ │ │ ldrb r3, [r5, #925] @ 0x39d │ │ │ │ and r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq 3ad100 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r0, ip │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad0c8 │ │ │ │ mov r2, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r0, ip │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365616,17 +365616,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [r4, #16] │ │ │ │ ldrb r1, [r5, #928] @ 0x3a0 │ │ │ │ mov r0, ip │ │ │ │ tst r1, #32 │ │ │ │ bne 3ad178 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b1e58 │ │ │ │ + b 9b1e60 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365636,61 +365636,61 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3ad1e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r4, #1008] @ 0x3f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ad20c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248ce4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, r8, r4, asr #24 │ │ │ │ - @ instruction: 0x0064ca98 │ │ │ │ - strheq ip, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r4, r8, r4, asr ip │ │ │ │ + rsbeq ip, r4, r8, lsr #21 │ │ │ │ + rsbeq ip, r4, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #200] @ 3ad328 │ │ │ │ ldr r2, [pc, #200] @ 3ad32c │ │ │ │ ldr r1, [pc, #200] @ 3ad330 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #120] @ 0x78 │ │ │ │ ldrne r3, [r0, #124] @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -365714,54 +365714,54 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r1, r1, #0 │ │ │ │ add r2, r4, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ sub r0, r4, r2 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, r8, r8, lsl #23 │ │ │ │ - rsbeq ip, r4, r0, ror #19 │ │ │ │ - strdeq ip, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x00784b98 │ │ │ │ + strdeq ip, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq ip, r4, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #1016] @ 3ad744 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7544d4 │ │ │ │ + bl 7544dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad6fc │ │ │ │ ldr r0, [pc, #984] @ 3ad748 │ │ │ │ ldr r2, [pc, #984] @ 3ad74c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add fp, r4, #936 @ 0x3a8 │ │ │ │ add sl, r4, #940 @ 0x3ac │ │ │ │ mov r9, r1 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -365770,15 +365770,15 @@ │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ad238 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r1, [pc, #872] @ 3ad750 │ │ │ │ ldr r8, [pc, #872] @ 3ad754 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 249488 │ │ │ │ @@ -365988,42 +365988,42 @@ │ │ │ │ b 3ad644 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad6cc │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad66c │ │ │ │ - rsbeq ip, r4, ip, lsl r9 │ │ │ │ - rsbseq r4, r8, ip, ror sl │ │ │ │ - ldrdeq ip, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r0, r3, ip, lsl r6 │ │ │ │ - rsbeq ip, r4, r4, lsl #19 │ │ │ │ - rsbeq ip, r4, r8, asr r9 │ │ │ │ - rsbeq ip, r4, r4, asr r9 │ │ │ │ - rsbeq ip, r4, r0, asr r9 │ │ │ │ - rsbeq ip, r4, r4, lsr r9 │ │ │ │ - rsbeq ip, r4, ip, lsl r9 │ │ │ │ - rsbeq ip, r4, r4, lsl #18 │ │ │ │ - rsbeq ip, r4, r8, ror #17 │ │ │ │ - ldrdeq ip, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - strheq ip, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - @ instruction: 0x0064c89c │ │ │ │ - rsbeq ip, r4, r0, lsl #17 │ │ │ │ - rsbeq ip, r4, r8, ror #16 │ │ │ │ - rsbeq ip, r4, ip, asr #16 │ │ │ │ - rsbeq ip, r4, r0, lsr r8 │ │ │ │ - rsbeq ip, r4, r4, lsl r8 │ │ │ │ - strdeq ip, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq ip, [r4], #-124 @ 0xffffff84 @ │ │ │ │ - ldrdeq ip, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq ip, r4, r4, lsl r7 │ │ │ │ - rsbeq ip, r4, r4, lsl #15 │ │ │ │ - rsbeq ip, r4, r8, ror r6 │ │ │ │ - rsbeq ip, r4, ip, lsl #15 │ │ │ │ - rsbeq ip, r4, r4, lsr #12 │ │ │ │ + rsbeq ip, r4, ip, lsr #18 │ │ │ │ + rsbseq r4, r8, ip, lsl #21 │ │ │ │ + rsbeq ip, r4, r0, ror #17 │ │ │ │ + rsbeq r0, r3, ip, lsr #12 │ │ │ │ + @ instruction: 0x0064c994 │ │ │ │ + rsbeq ip, r4, r8, ror #18 │ │ │ │ + rsbeq ip, r4, r4, ror #18 │ │ │ │ + rsbeq ip, r4, r0, ror #18 │ │ │ │ + rsbeq ip, r4, r4, asr #18 │ │ │ │ + rsbeq ip, r4, ip, lsr #18 │ │ │ │ + rsbeq ip, r4, r4, lsl r9 │ │ │ │ + strdeq ip, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq ip, r4, r0, ror #17 │ │ │ │ + rsbeq ip, r4, r4, asr #17 │ │ │ │ + rsbeq ip, r4, ip, lsr #17 │ │ │ │ + @ instruction: 0x0064c890 │ │ │ │ + rsbeq ip, r4, r8, ror r8 │ │ │ │ + rsbeq ip, r4, ip, asr r8 │ │ │ │ + rsbeq ip, r4, r0, asr #16 │ │ │ │ + rsbeq ip, r4, r4, lsr #16 │ │ │ │ + rsbeq ip, r4, r8, lsl #16 │ │ │ │ + rsbeq ip, r4, ip, ror #15 │ │ │ │ + rsbeq ip, r4, r4, ror #15 │ │ │ │ + rsbeq ip, r4, r4, lsr #14 │ │ │ │ + @ instruction: 0x0064c794 │ │ │ │ + rsbeq ip, r4, r8, lsl #13 │ │ │ │ + @ instruction: 0x0064c79c │ │ │ │ + rsbeq ip, r4, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #332] @ 3ad918 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366031,41 +366031,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #316] @ 3ad91c │ │ │ │ ldr r1, [pc, #316] @ 3ad920 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r8, [pc, #296] @ 3ad924 │ │ │ │ ldr r2, [pc, #296] @ 3ad928 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #256] @ 3ad92c │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #16 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, #1 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 339070 │ │ │ │ add r1, r4, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ mov r7, #0 │ │ │ │ bl 338f70 │ │ │ │ @@ -366077,52 +366077,52 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r9, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [pc, #116] @ 3ad934 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ ldr r2, [pc, #84] @ 3ad938 │ │ │ │ ldr r1, [pc, #84] @ 3ad93c │ │ │ │ str r9, [r4, #1008] @ 0x3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #56] @ 3ad940 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 324380 │ │ │ │ - rsbseq r4, r8, r0, lsr #12 │ │ │ │ - strheq fp, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r4, r8, r0, lsr r6 │ │ │ │ rsbeq fp, r3, r8, asr #15 │ │ │ │ - rsbeq ip, r4, ip, ror #8 │ │ │ │ - rsbeq ip, r4, r8, asr #8 │ │ │ │ + ldrdeq fp, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq ip, r4, ip, ror r4 │ │ │ │ + rsbeq ip, r4, r8, asr r4 │ │ │ │ addeq sp, r1, r0, asr #16 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbeq sl, r2, ip, asr #22 │ │ │ │ - ldrdeq r8, [ip], #-4 @ │ │ │ │ + rsbeq sl, r2, ip, asr fp │ │ │ │ + rsbeq r8, ip, r4, ror #1 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #440] @ 3adb14 │ │ │ │ ldr lr, [pc, #440] @ 3adb18 │ │ │ │ @@ -366139,25 +366139,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r4, r1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ bne 3ada74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr ip, [pc, #376] @ 3adb24 │ │ │ │ ldr r2, [pc, #376] @ 3adb28 │ │ │ │ ldr r1, [pc, #376] @ 3adb2c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #128] @ 0x80 │ │ │ │ ldrne r3, [r0, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -366216,59 +366216,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3adb44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ad99c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3adb48 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ad99c │ │ │ │ @ instruction: 0x008fd1b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq sp, pc, r8, r1 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r4, r8, ip, lsr r4 │ │ │ │ - @ instruction: 0x0064c294 │ │ │ │ - rsbeq ip, r4, ip, lsr #5 │ │ │ │ + rsbseq r4, r8, ip, asr #8 │ │ │ │ + rsbeq ip, r4, r4, lsr #5 │ │ │ │ + strheq ip, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ addeq sp, pc, r8, lsl #2 │ │ │ │ ldrdeq sp, [pc], r0 │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq ip, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq ip, r4, ip, lsl #8 │ │ │ │ + rsbeq ip, r4, r0, lsl #8 │ │ │ │ + rsbeq ip, r4, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3adbf4 │ │ │ │ ldr r2, [pc, #144] @ 3adbf8 │ │ │ │ ldr r1, [pc, #144] @ 3adbfc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16711680 @ 0xff0000 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, r0, #1024 @ 0x400 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ strb r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -366278,27 +366278,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #936 @ 0x3a8 │ │ │ │ strd r8, [ip] │ │ │ │ ldr r2, [pc, #60] @ 3adc00 │ │ │ │ strh r5, [r3] │ │ │ │ bl 3ad944 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #980 @ 0x3d4 │ │ │ │ strh r5, [r3] │ │ │ │ ldr r0, [r4, #1008] @ 0x3f0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ - b 9b1e58 │ │ │ │ - rsbseq r4, r8, r4, lsl #5 │ │ │ │ - ldrdeq ip, [r4], #-4 @ │ │ │ │ - rsbeq ip, r4, ip, ror #1 │ │ │ │ + b 9b1e60 │ │ │ │ + @ instruction: 0x00784294 │ │ │ │ + rsbeq ip, r4, r4, ror #1 │ │ │ │ + strdeq ip, [r4], #-12 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #944 @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366310,17 +366310,17 @@ │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3adc50 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r1, r0, #976 @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r1, #16] │ │ │ │ @@ -366330,17 +366330,17 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3adca0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #460] @ 3ade8c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -366349,15 +366349,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ cmp r5, #2 │ │ │ │ ldrb r2, [r0, #1028] @ 0x404 │ │ │ │ asr r3, r2, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ sub r1, r3, r6 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -366381,15 +366381,15 @@ │ │ │ │ cmp r0, r1 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ beq 3add70 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldrb r2, [r4, #1028] @ 0x404 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3adda4 │ │ │ │ mov r3, #1 │ │ │ │ bic r2, r2, r3, lsl r5 │ │ │ │ strb r2, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -366454,18 +366454,18 @@ │ │ │ │ b 3addec │ │ │ │ cmp r3, #0 │ │ │ │ bne 3add78 │ │ │ │ b 3ade54 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3add78 │ │ │ │ b 3ade30 │ │ │ │ - rsbseq r4, r8, r0, lsr #2 │ │ │ │ - rsbeq fp, r4, r8, lsl #31 │ │ │ │ - rsbeq fp, r4, r0, ror pc │ │ │ │ - @ instruction: 0x00784090 │ │ │ │ + rsbseq r4, r8, r0, lsr r1 │ │ │ │ + @ instruction: 0x0064bf98 │ │ │ │ + rsbeq fp, r4, r0, lsl #31 │ │ │ │ + rsbseq r4, r8, r0, lsr #1 │ │ │ │ │ │ │ │ 003ade9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366476,15 +366476,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ ldr r9, [pc, #832] @ 3ae22c │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r4, #956] @ 0x3bc │ │ │ │ mov r7, r0 │ │ │ │ sbcs r3, r1, r3 │ │ │ │ @@ -366536,15 +366536,15 @@ │ │ │ │ and r1, r1, #253 @ 0xfd │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ ands r1, r1, r3 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ beq 3adfcc │ │ │ │ mov r1, #1 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r3, [pc, #608] @ 3ae238 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae144 │ │ │ │ ldr r2, [pc, #592] @ 3ae23c │ │ │ │ ldr r3, [pc, #568] @ 3ae228 │ │ │ │ @@ -366628,15 +366628,15 @@ │ │ │ │ beq 3adfe4 │ │ │ │ b 3adfd0 │ │ │ │ ldrb r4, [r4, #928] @ 0x3a0 │ │ │ │ orr r6, r4, #128 @ 0x80 │ │ │ │ b 3adfd0 │ │ │ │ ldr r0, [pc, #260] @ 3ae240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3adf9c │ │ │ │ ldr r3, [pc, #248] @ 3ae244 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3adfe4 │ │ │ │ ldr r3, [pc, #212] @ 3ae234 │ │ │ │ @@ -366657,58 +366657,58 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ae250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3adfe4 │ │ │ │ ldr r0, [pc, #108] @ 3ae254 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3adfe4 │ │ │ │ ldr r3, [pc, #84] @ 3ae258 │ │ │ │ ldr r1, [pc, #84] @ 3ae25c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r8, asr ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, pc, ip, lsr #24 │ │ │ │ - @ instruction: 0x00783e91 │ │ │ │ + rsbseq r3, r8, r1, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, pc, r8, lsr #22 │ │ │ │ - rsbeq fp, r4, r0, lsl #28 │ │ │ │ + rsbeq fp, r4, r0, lsl lr │ │ │ │ andeq r3, r0, r4, asr lr │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ addeq ip, r1, ip, ror #29 │ │ │ │ - rsbeq fp, r4, r4, lsr #27 │ │ │ │ - rsbeq fp, r4, r4, asr #27 │ │ │ │ - rsbseq r3, r8, r8, ror #23 │ │ │ │ - rsbeq fp, r4, r8, asr sp │ │ │ │ + strheq fp, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq fp, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsheq r3, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq fp, r4, r8, ror #26 │ │ │ │ │ │ │ │ 003ae260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366720,25 +366720,25 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #1564] @ 3ae8cc │ │ │ │ ldr r2, [pc, #1564] @ 3ae8d0 │ │ │ │ ldr r1, [pc, #1564] @ 3ae8d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r7, [pc, #1536] @ 3ae8d8 │ │ │ │ ldr r3, [pc, #1536] @ 3ae8dc │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ @@ -366786,15 +366786,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae5c0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldrb r2, [r4, #922] @ 0x39a │ │ │ │ ldrb r3, [r4, #920] @ 0x398 │ │ │ │ and r8, r8, r2 │ │ │ │ bic r3, r3, r2 │ │ │ │ orr r3, r3, r8 │ │ │ │ strb r3, [r4, #920] @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ @@ -366823,15 +366823,15 @@ │ │ │ │ add r3, r4, #940 @ 0x3ac │ │ │ │ orr r2, r2, r8, lsl #8 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1184] @ 3ae8f0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #1136] @ 3ae8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366889,15 +366889,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3ad944 │ │ │ │ strb r8, [r4, #924] @ 0x39c │ │ │ │ b 3ae498 │ │ │ │ mov r0, #1 │ │ │ │ strb r8, [r4, #925] @ 0x39d │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #932] @ 3ae8fc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #872] @ 3ae8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366931,24 +366931,24 @@ │ │ │ │ andne r8, r8, #127 @ 0x7f │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ orrne r1, r1, r8 │ │ │ │ strb r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #936 @ 0x3a8 │ │ │ │ bl 3ad088 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #736] @ 3ae904 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #668] @ 3ae8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366965,15 +366965,15 @@ │ │ │ │ b 3ae498 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #640] @ 3ae908 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #568] @ 3ae8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367004,15 +367004,15 @@ │ │ │ │ b 3ae5c0 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #492] @ 3ae910 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 3ae8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367045,39 +367045,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3ae920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ae2f0 │ │ │ │ ldr r2, [pc, #308] @ 3ae924 │ │ │ │ ldr r3, [pc, #212] @ 3ae8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae5c0 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r2, [pc, #260] @ 3ae928 │ │ │ │ ldr r3, [pc, #160] @ 3ae8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367092,42 +367092,42 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3ae80c │ │ │ │ b 3ae5c0 │ │ │ │ ldr r0, [pc, #188] @ 3ae930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ae330 │ │ │ │ ldr r0, [pc, #176] @ 3ae934 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ae2f0 │ │ │ │ ldr r3, [pc, #144] @ 3ae938 │ │ │ │ ldr r1, [pc, #144] @ 3ae93c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ str r0, [sp] │ │ │ │ bl 2489f0 │ │ │ │ umulleq ip, pc, r4, r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r8, r8, lsr fp │ │ │ │ - rsbeq fp, r4, ip, lsl #19 │ │ │ │ - rsbeq fp, r4, r0, lsr #19 │ │ │ │ + rsbseq r3, r8, r8, asr #22 │ │ │ │ + @ instruction: 0x0064b99c │ │ │ │ + strheq fp, [r4], #-144 @ 0xffffff70 @ │ │ │ │ addeq ip, pc, ip, lsr r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r3, r8, sl, asr #21 │ │ │ │ + ldrsbeq r3, [r8], #-170 @ 0xffffff56 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ umulleq ip, pc, r4, r7 @ │ │ │ │ addeq ip, pc, r4, lsl r7 @ │ │ │ │ addeq ip, pc, r0, asr #13 │ │ │ │ addeq ip, pc, r4, ror r6 @ │ │ │ │ addeq ip, pc, ip, lsl #12 │ │ │ │ @ instruction: 0x008fc5b8 │ │ │ │ @@ -367135,40 +367135,40 @@ │ │ │ │ addeq ip, pc, ip, ror #9 │ │ │ │ addeq ip, pc, r8, lsl #9 │ │ │ │ addeq ip, pc, ip, lsr r4 @ │ │ │ │ addeq ip, pc, ip, ror #7 │ │ │ │ andeq r2, r0, r0, asr #17 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ addeq ip, r1, r0, ror #17 │ │ │ │ - strdeq fp, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq fp, r4, r8, lsl #16 │ │ │ │ addeq ip, pc, r4, lsr #6 │ │ │ │ strdeq ip, [pc], r0 │ │ │ │ addeq ip, pc, r8, asr #5 │ │ │ │ - rsbeq fp, r4, r8, asr #15 │ │ │ │ - rsbeq fp, r4, r8, lsl #15 │ │ │ │ - rsbseq r3, r8, r4, asr #10 │ │ │ │ - strheq fp, [r4], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq fp, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x0064b798 │ │ │ │ + rsbseq r3, r8, r4, asr r5 │ │ │ │ + rsbeq fp, r4, r4, asr #13 │ │ │ │ │ │ │ │ 003ae940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #144] @ 3ae9ec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 249194 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7579c4 │ │ │ │ + bl 7579cc │ │ │ │ ldr r1, [pc, #128] @ 3ae9f0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754e68 │ │ │ │ + bl 754e70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97f520 │ │ │ │ + bl 97f528 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ae998 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 248888 │ │ │ │ mov r1, #0 │ │ │ │ @@ -367181,39 +367181,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8ffb58 │ │ │ │ + b 8ffb60 │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bdd30 │ │ │ │ + bl 8bdd38 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8ffb58 │ │ │ │ - rsbeq r1, sp, ip, lsr #9 │ │ │ │ + b 8ffb60 │ │ │ │ + strheq r1, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3aea34 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r1, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #304] @ 3aeb80 │ │ │ │ ldr ip, [pc, #304] @ 3aeb84 │ │ │ │ @@ -367266,97 +367266,97 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3aeba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3aea84 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [pc, #60] @ 3aeba4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3aea84 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r4, asr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, pc, r4, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, pc, r8, lsl #1 │ │ │ │ andeq r2, r0, r8, lsr #25 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r4, r0, ror r5 │ │ │ │ - @ instruction: 0x0064b59c │ │ │ │ + rsbeq fp, r4, r0, lsl #11 │ │ │ │ + rsbeq fp, r4, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3aec5c │ │ │ │ ldr r2, [pc, #156] @ 3aec60 │ │ │ │ ldr r1, [pc, #156] @ 3aec64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #124] @ 3aec68 │ │ │ │ ldr r1, [pc, #124] @ 3aec6c │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #92] @ 3aec70 │ │ │ │ ldr ip, [pc, #92] @ 3aec74 │ │ │ │ mov r3, #65280 @ 0xff00 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ strh ip, [r5, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r8, ip, lsr #5 │ │ │ │ - rsbeq r6, r3, r4, ror r0 │ │ │ │ - @ instruction: 0x0062f49c │ │ │ │ - rsbeq r9, r2, r0, asr #16 │ │ │ │ - rsbeq r6, ip, ip, asr #27 │ │ │ │ + ldrheq r3, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, r3, r4, lsl #1 │ │ │ │ + rsbeq pc, r2, ip, lsr #9 │ │ │ │ + rsbeq r9, r2, r0, asr r8 │ │ │ │ + ldrdeq r6, [ip], #-220 @ 0xffffff24 @ │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ andeq r1, r0, fp, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -367366,33 +367366,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r3, [pc, #544] @ 3aeee0 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [pc, #540] @ 3aeee4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ umull r8, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #492 @ 0x1ec │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #468 @ 0x1d4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r3, [pc, #480] @ 3aeee8 │ │ │ │ ldr r8, [pc, #480] @ 3aeeec │ │ │ │ ldr ip, [pc, #480] @ 3aeef0 │ │ │ │ sub r2, r6, #56 @ 0x38 │ │ │ │ umull lr, r9, r0, r3 │ │ │ │ mov r0, r4 │ │ │ │ umlal r9, r0, sl, r3 │ │ │ │ @@ -367478,35 +367478,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3aef08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3aedd0 │ │ │ │ ldr r0, [pc, #92] @ 3aef0c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3aedd0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ cdp 8, 6, cr2, cr11, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq fp, pc, ip, ror lr @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x003ffffc │ │ │ │ @@ -367515,41 +367515,41 @@ │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq fp, pc, ip, lsr sp @ │ │ │ │ andeq r4, r0, r8, lsl #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r4, r0, lsr #5 │ │ │ │ - rsbeq fp, r4, ip, asr #5 │ │ │ │ + strheq fp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq fp, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3aefb8 │ │ │ │ ldr r2, [pc, #144] @ 3aefbc │ │ │ │ ldr r1, [pc, #144] @ 3aefc0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #112] @ 3aefc4 │ │ │ │ ldr r1, [pc, #112] @ 3aefc8 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #80] @ 3aefcc │ │ │ │ ldr r2, [pc, #80] @ 3aefd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #16 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ @@ -367559,19 +367559,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r8, r4, asr #30 │ │ │ │ - rsbeq r5, r3, ip, lsl #26 │ │ │ │ - rsbeq pc, r2, r4, lsr r1 @ │ │ │ │ - ldrdeq r9, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r6, ip, r8, ror #20 │ │ │ │ + rsbseq r2, r8, r4, asr pc │ │ │ │ + rsbeq r5, r3, ip, lsl sp │ │ │ │ + rsbeq pc, r2, r4, asr #2 │ │ │ │ + rsbeq r9, r2, ip, ror #9 │ │ │ │ + rsbeq r6, ip, r8, ror sl │ │ │ │ strdeq ip, [r1], ip @ │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3af078 │ │ │ │ @@ -367580,25 +367580,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #108] @ 3af084 │ │ │ │ ldr r1, [pc, #108] @ 3af088 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #76] @ 3af08c │ │ │ │ ldr r3, [pc, #76] @ 3af090 │ │ │ │ ldr r1, [pc, #76] @ 3af094 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ @@ -367606,20 +367606,20 @@ │ │ │ │ strh r2, [r5, #110] @ 0x6e │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq r2, r8, r0, lsl #29 │ │ │ │ - rsbeq r5, r3, r8, asr #24 │ │ │ │ - rsbeq pc, r2, r0, ror r0 @ │ │ │ │ - rsbeq r9, r2, r8, lsl r4 │ │ │ │ - rsbeq r6, ip, r4, lsr #19 │ │ │ │ + b 74c0d8 │ │ │ │ + @ instruction: 0x00782e90 │ │ │ │ + rsbeq r5, r3, r8, asr ip │ │ │ │ + rsbeq pc, r2, r0, lsl #1 │ │ │ │ + rsbeq r9, r2, r8, lsr #8 │ │ │ │ + strheq r6, [ip], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ addeq ip, r1, ip, lsr #2 │ │ │ │ addeq lr, sp, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -367639,47 +367639,47 @@ │ │ │ │ lsl r4, r2, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #3008 @ 0xbc0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r0, [pc, #104] @ 3af16c │ │ │ │ ldr r2, [pc, #104] @ 3af170 │ │ │ │ ldr r1, [pc, #104] @ 3af174 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #72] @ 3af178 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ add r5, r5, #768 @ 0x300 │ │ │ │ add r0, r7, #1808 @ 0x710 │ │ │ │ mov r2, r4 │ │ │ │ asr r3, r4, #31 │ │ │ │ add r0, r0, #8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248ce4 │ │ │ │ - strdeq fp, [r4], #-8 @ │ │ │ │ - rsbeq r7, r4, ip, ror #11 │ │ │ │ - rsbseq r2, r8, ip, ror #26 │ │ │ │ - rsbeq r9, r2, ip, lsl r3 │ │ │ │ - rsbeq r6, ip, r8, lsr #17 │ │ │ │ - rsbeq r3, fp, r8, asr #12 │ │ │ │ + rsbeq fp, r4, r8, lsl #2 │ │ │ │ + strdeq r7, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r2, r8, ip, ror sp │ │ │ │ + rsbeq r9, r2, ip, lsr #6 │ │ │ │ + strheq r6, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, fp, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3af268 │ │ │ │ ldr r7, [pc, #212] @ 3af26c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367688,66 +367688,66 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #172] @ 3af274 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #140] @ 3af278 │ │ │ │ ldr r3, [pc, #140] @ 3af27c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #132] @ 3af280 │ │ │ │ add r2, r4, #13824 @ 0x3600 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #108] @ 3af284 │ │ │ │ ldr r1, [pc, #108] @ 3af288 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #32256 @ 0x7e00 │ │ │ │ mov r3, #1008 @ 0x3f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ add r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #16 │ │ │ │ bl 3af098 │ │ │ │ add r1, r4, #29184 @ 0x7200 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3af098 │ │ │ │ - rsbseq r2, r8, r0, ror #25 │ │ │ │ - rsbeq r7, r4, r0, lsl #10 │ │ │ │ - rsbeq fp, r4, r8 │ │ │ │ - strdeq sl, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq fp, fp, r4, lsr #22 │ │ │ │ + ldrsheq r2, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r4, r0, lsl r5 │ │ │ │ + rsbeq fp, r4, r8, lsl r0 │ │ │ │ + rsbeq fp, r4, r0 │ │ │ │ + rsbeq fp, fp, r4, lsr fp │ │ │ │ andeq r3, r0, r8, lsl #2 │ │ │ │ - rsbeq r9, r4, r0, ror #15 │ │ │ │ - strheq sl, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r2, r4, ip, asr #19 │ │ │ │ + strdeq r9, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sl, r4, r8, asr #31 │ │ │ │ + ldrdeq r2, [r4], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #256] @ 3af3a4 │ │ │ │ ldr r7, [pc, #256] @ 3af3a8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -367756,79 +367756,79 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ ldr r2, [pc, #176] @ 3af3b0 │ │ │ │ ldr r1, [pc, #176] @ 3af3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [pc, #152] @ 3af3b8 │ │ │ │ ldr r2, [pc, #152] @ 3af3bc │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r0, [pc, #124] @ 3af3c0 │ │ │ │ ldr r1, [pc, #124] @ 3af3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #6720 @ 0x1a40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #112] @ 3af3c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r1, [pc, #96] @ 3af3cc │ │ │ │ add r2, r5, #12032 @ 0x2f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1776 @ 0x6f0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r2, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq sl, r4, r8, lsl #30 │ │ │ │ - rsbeq r7, r4, r0, ror #7 │ │ │ │ - rsbeq r9, r2, r4, lsr r1 │ │ │ │ - rsbeq r6, ip, r0, asr #13 │ │ │ │ - rsbeq sl, r4, r8, asr #29 │ │ │ │ - strheq sl, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r2, r8, r0, ror #23 │ │ │ │ + rsbeq sl, r4, r8, lsl pc │ │ │ │ + strdeq r7, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r9, r2, r4, asr #2 │ │ │ │ + ldrdeq r6, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq sl, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq sl, r4, r4, asr #29 │ │ │ │ + rsbeq r7, r4, r4, lsr #7 │ │ │ │ @ instruction: 0x00647394 │ │ │ │ - rsbeq r7, r4, r4, lsl #7 │ │ │ │ andeq r1, r0, r0, lsr #9 │ │ │ │ - ldrdeq sl, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sl, r3, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #324] @ 3af52c │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367840,64 +367840,64 @@ │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #272] @ 3af538 │ │ │ │ ldr r8, [pc, #272] @ 3af53c │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str fp, [sp] │ │ │ │ ldr r9, [pc, #244] @ 3af540 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #224] @ 3af544 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r3, [pc, #212] @ 3af548 │ │ │ │ add r2, r7, #6720 @ 0x1a40 │ │ │ │ ldr r1, [r9, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #196] @ 3af54c │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ mov r0, r5 │ │ │ │ bl 38e1c4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #148] @ 3af550 │ │ │ │ ldr r3, [pc, #148] @ 3af554 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3af50c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 338cb0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -367908,24 +367908,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r2, r8, r8, lsl #21 │ │ │ │ - rsbeq r9, r3, r4, lsr #23 │ │ │ │ - @ instruction: 0x00639b90 │ │ │ │ - rsbeq r9, r2, ip │ │ │ │ - @ instruction: 0x006c6594 │ │ │ │ + @ instruction: 0x00782a98 │ │ │ │ + strheq r9, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r3, r0, lsr #23 │ │ │ │ + rsbeq r9, r2, ip, lsl r0 │ │ │ │ + rsbeq r6, ip, r4, lsr #11 │ │ │ │ addeq fp, pc, r8, asr #13 │ │ │ │ - rsbeq r8, sl, r4, lsl #13 │ │ │ │ + @ instruction: 0x006a8694 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq r7, r4, r4, asr r2 │ │ │ │ - rsbeq r9, r4, ip, asr #23 │ │ │ │ + rsbeq r7, r4, r4, ror #4 │ │ │ │ + ldrdeq r9, [r4], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ 3af6a8 │ │ │ │ ldr r6, [pc, #312] @ 3af6ac │ │ │ │ @@ -367935,95 +367935,95 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #272] @ 3af6b4 │ │ │ │ add r2, r4, #88 @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [pc, #236] @ 3af6b8 │ │ │ │ ldr r1, [pc, #236] @ 3af6bc │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #960 @ 0x3c0 │ │ │ │ mov r6, r0 │ │ │ │ add r2, r0, #13824 @ 0x3600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r1, [pc, #204] @ 3af6c0 │ │ │ │ add r2, r7, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #180] @ 3af6c4 │ │ │ │ ldr r1, [pc, #180] @ 3af6c8 │ │ │ │ add r8, r6, #14784 @ 0x39c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #148] @ 3af6cc │ │ │ │ ldr r1, [pc, #148] @ 3af6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #124] @ 3af6d4 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r1, [pc, #108] @ 3af6d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ add r1, r6, #15680 @ 0x3d40 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 3af098 │ │ │ │ add r1, r6, #18688 @ 0x4900 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3af098 │ │ │ │ - rsbseq r2, r8, r4, lsl #18 │ │ │ │ - rsbeq r7, r4, r4, lsr #2 │ │ │ │ - rsbeq sl, r4, ip, lsr #24 │ │ │ │ - rsbeq sl, r4, r8, asr #24 │ │ │ │ - rsbeq r8, r4, r8, ror #31 │ │ │ │ - rsbeq fp, fp, ip, lsr r7 │ │ │ │ - ldrdeq sl, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - strdeq sl, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq sl, r4, r0, ror #23 │ │ │ │ - strdeq r8, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r6, ip, r0, lsl #7 │ │ │ │ - rsbeq ip, ip, r4, lsr r7 │ │ │ │ - rsbeq sl, r3, ip, lsr #21 │ │ │ │ + rsbseq r2, r8, r4, lsl r9 │ │ │ │ + rsbeq r7, r4, r4, lsr r1 │ │ │ │ + rsbeq sl, r4, ip, lsr ip │ │ │ │ + rsbeq sl, r4, r8, asr ip │ │ │ │ + strdeq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, fp, ip, asr #14 │ │ │ │ + rsbeq sl, r4, r8, ror #31 │ │ │ │ + rsbeq sl, r4, r4, lsl #24 │ │ │ │ + strdeq sl, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, r2, r4, lsl #28 │ │ │ │ + @ instruction: 0x006c6390 │ │ │ │ + rsbeq ip, ip, r4, asr #14 │ │ │ │ + strheq sl, [r3], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #920] @ 3afa8c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368033,46 +368033,46 @@ │ │ │ │ ldr r1, [pc, #904] @ 3afa94 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #876] @ 3afa98 │ │ │ │ ldr r7, [pc, #876] @ 3afa9c │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r4, r0, #6720 @ 0x1a40 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #824] @ 3afaa0 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [pc, #808] @ 3afaa4 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sl, #1744 @ 0x6d0 │ │ │ │ add sl, r6, #84 @ 0x54 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af7cc │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -368087,134 +368087,134 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ bl 3390f4 │ │ │ │ add r4, r9, #1808 @ 0x710 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ str r9, [sp, #20] │ │ │ │ add r9, r9, #12032 @ 0x2f00 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #608] @ 3afab0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #572] @ 3afab4 │ │ │ │ mov r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #536] @ 3afab8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #500] @ 3afabc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #464] @ 3afac0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [pc, #392] @ 3afaa4 │ │ │ │ mov r2, r5 │ │ │ │ str sl, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3af7a8 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, #77824 @ 0x13000 │ │ │ │ mov r3, #0 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov fp, #0 │ │ │ │ add r5, r6, #104 @ 0x68 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b210 │ │ │ │ strd sl, [sp] │ │ │ │ ldr r2, [pc, #260] @ 3afac4 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr sl, [pc, #256] @ 3afac8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r0 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b210 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3390f4 │ │ │ │ @@ -368225,57 +368225,57 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp] │ │ │ │ asr r2, r2, #31 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ - bl 707d84 │ │ │ │ + bl 707d8c │ │ │ │ ldr r2, [r5], #8 │ │ │ │ mov r0, r8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ cmp r6, r5 │ │ │ │ bne 3af9dc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r2, #73728 @ 0x12000 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r2 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r2, r8, r0, lsl #15 │ │ │ │ - @ instruction: 0x00646f94 │ │ │ │ - rsbeq sl, r4, r8, lsr #21 │ │ │ │ - rsbeq r8, r2, r8, lsl #26 │ │ │ │ - @ instruction: 0x006c6294 │ │ │ │ - rsbeq r9, r4, r0, lsr #18 │ │ │ │ + @ instruction: 0x00782790 │ │ │ │ + rsbeq r6, r4, r4, lsr #31 │ │ │ │ + strheq sl, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r8, r2, r8, lsl sp │ │ │ │ + rsbeq r6, ip, r4, lsr #5 │ │ │ │ + rsbeq r9, r4, r0, lsr r9 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r9, r3, r0, asr #15 │ │ │ │ - ldrdeq r9, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, r3, r8, asr #11 │ │ │ │ - rsbeq r2, fp, r4, lsr #28 │ │ │ │ + ldrdeq r9, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r9, r3, r4, ror #15 │ │ │ │ + ldrdeq r0, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, fp, r4, lsr lr │ │ │ │ + rsbeq sl, r3, r8, lsl #17 │ │ │ │ rsbeq sl, r3, r8, ror r8 │ │ │ │ - rsbeq sl, r3, r8, ror #16 │ │ │ │ - rsbeq sl, r3, ip, asr #16 │ │ │ │ - rsbeq sl, r4, r0, asr r8 │ │ │ │ - rsbeq sl, r4, r4, asr r8 │ │ │ │ + rsbeq sl, r3, ip, asr r8 │ │ │ │ + rsbeq sl, r4, r0, ror #16 │ │ │ │ + rsbeq sl, r4, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1004] @ 3afed0 │ │ │ │ ldr r8, [pc, #1004] @ 3afed4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368285,37 +368285,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #960] @ 3afedc │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ ldr r8, [pc, #948] @ 3afee0 │ │ │ │ ldr r9, [pc, #948] @ 3afee4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, r6, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #88 @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ add fp, r0, #13824 @ 0x3600 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 3af6dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afba0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ @@ -368326,33 +368326,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #808] @ 3afee8 │ │ │ │ add ip, r7, #1744 @ 0x6d0 │ │ │ │ add lr, r6, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [pc, #792] @ 3afeec │ │ │ │ str r2, [sp, #20] │ │ │ │ str lr, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afb84 │ │ │ │ add r4, r6, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [pc, #728] @ 3afef0 │ │ │ │ ldr fp, [pc, #728] @ 3afef4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368360,71 +368360,71 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 3390f4 │ │ │ │ add fp, r7, #1808 @ 0x710 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r6, r7, #1984 @ 0x7c0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #624] @ 3afef8 │ │ │ │ add r3, r7, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba58 │ │ │ │ + bl 74ba60 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r3, [pc, #564] @ 3afeec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afb84 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3390f4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r6 │ │ │ │ bl 32458c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368432,15 +368432,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, r7, #12032 @ 0x2f00 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 32458c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368456,43 +368456,43 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, r9, #14784 @ 0x39c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #284] @ 3afeec │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afb84 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, #393216 @ 0x60000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldr r1, [r3, #3248] @ 0xcb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 437620 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r6 │ │ │ │ @@ -368525,25 +368525,25 @@ │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3af3d0 │ │ │ │ b 3afb84 │ │ │ │ - @ instruction: 0x00782390 │ │ │ │ - rsbeq r6, r4, ip, lsr #23 │ │ │ │ - strheq sl, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq sl, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r8, r2, r8, lsl #18 │ │ │ │ - @ instruction: 0x006c5e94 │ │ │ │ - rsbeq r9, r4, r4, asr #9 │ │ │ │ + rsbseq r2, r8, r0, lsr #7 │ │ │ │ + strheq r6, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sl, r4, r8, asr #13 │ │ │ │ + rsbeq sl, r4, r4, ror #13 │ │ │ │ + rsbeq r8, r2, r8, lsl r9 │ │ │ │ + rsbeq r5, ip, r4, lsr #29 │ │ │ │ + ldrdeq r9, [r4], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - @ instruction: 0x00639398 │ │ │ │ - rsbeq r9, r3, ip, ror r3 │ │ │ │ - rsbeq sl, r4, r8, lsr #11 │ │ │ │ + rsbeq r9, r3, r8, lsr #7 │ │ │ │ + rsbeq r9, r3, ip, lsl #7 │ │ │ │ + strheq sl, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr sl, [pc, #1516] @ 3b0500 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r4, [pc, #1512] @ 3b0504 │ │ │ │ @@ -368556,40 +368556,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str ip, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #1464] @ 3b0510 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ ldr r6, [pc, #1452] @ 3b0514 │ │ │ │ ldr r7, [pc, #1452] @ 3b0518 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add fp, sl, #36 @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add r9, r0, #13824 @ 0x3600 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3af6dc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3affe8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ @@ -368599,28 +368599,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1324] @ 3b051c │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b9ac │ │ │ │ + bl 74b9b4 │ │ │ │ ldr r0, [pc, #1308] @ 3b0520 │ │ │ │ ldr lr, [pc, #1308] @ 3b0524 │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, sl, #68 @ 0x44 │ │ │ │ mov r1, lr │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, lr │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r3, [pc, #1260] @ 3b0528 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r0 │ │ │ │ bl 339528 │ │ │ │ @@ -368632,25 +368632,25 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r3, #19 │ │ │ │ add r0, ip, #12032 @ 0x2f00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32458c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -368712,61 +368712,61 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, #86016 @ 0x15000 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ add r3, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r3, #1536] @ 0x600 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b03e4 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #32256 @ 0x7e00 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr lr, [pc, #796] @ 3b0534 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, lr │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ add lr, ip, #1744 @ 0x6d0 │ │ │ │ ldr r3, [pc, #772] @ 3b0538 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ str lr, [sp, #32] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3affcc │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32458c │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368781,136 +368781,136 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ ldr r3, [pc, #608] @ 3b053c │ │ │ │ ldr r1, [pc, #608] @ 3b0540 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r3, #4288 @ 0x10c0 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #576] @ 3b0544 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r3, [pc, #572] @ 3b0548 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r1, [pc, #568] @ 3b054c │ │ │ │ ldr ip, [ip, r3] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 758448 │ │ │ │ + bl 758450 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #512] @ 3b0550 │ │ │ │ ldrb r2, [r3, #1537] @ 0x601 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74b8d4 │ │ │ │ + bl 74b8dc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #444] @ 3b0538 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3affcc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32458c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338cb0 │ │ │ │ mov r1, #0 │ │ │ │ b 3b04dc │ │ │ │ add r0, r5, #32256 @ 0x7e00 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - bl 75409c │ │ │ │ + bl 7540a4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #344] @ 3b0554 │ │ │ │ add r5, r0, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 3b0558 │ │ │ │ add r3, r3, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74ba58 │ │ │ │ + bl 74ba60 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #244] @ 3b055c │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #200] @ 3b0538 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d7b0 │ │ │ │ + bl 74d7b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3affcc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 32458c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368919,51 +368919,51 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3390f4 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e5c8 │ │ │ │ + bl 70e5d0 │ │ │ │ b 3affcc │ │ │ │ - rsbseq r1, r8, ip, asr pc │ │ │ │ - rsbeq r6, r4, r8, ror r7 │ │ │ │ + rsbseq r1, r8, ip, ror #30 │ │ │ │ + rsbeq r6, r4, r8, lsl #15 │ │ │ │ addeq sl, pc, r4, ror #23 │ │ │ │ - rsbeq sl, r4, r0, lsl #5 │ │ │ │ - rsbeq sl, r4, r8, ror #4 │ │ │ │ - rsbeq r8, r2, ip, asr #9 │ │ │ │ - rsbeq r5, ip, r8, asr sl │ │ │ │ - strdeq r8, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x00638f94 │ │ │ │ - rsbeq r8, r3, r8, lsr #31 │ │ │ │ + @ instruction: 0x0064a290 │ │ │ │ + rsbeq sl, r4, r8, ror r2 │ │ │ │ + ldrdeq r8, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r5, ip, r8, ror #20 │ │ │ │ + rsbeq r8, r2, r8, lsl #10 │ │ │ │ + rsbeq r8, r3, r4, lsr #31 │ │ │ │ + strheq r8, [r3], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ ldrdeq sl, [r1], ip │ │ │ │ - rsbeq r6, r3, r0, ror fp │ │ │ │ - rsbeq r8, r4, r0, ror lr │ │ │ │ + rsbeq r6, r3, r0, lsl #23 │ │ │ │ + rsbeq r8, r4, r0, lsl #29 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r9, r4, ip, ror #30 │ │ │ │ - rsbeq sl, r4, ip, asr #25 │ │ │ │ + rsbeq r9, r4, ip, ror pc │ │ │ │ + ldrdeq sl, [r4], #-204 @ 0xffffff34 @ │ │ │ │ muleq r0, r8, r9 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - ldrdeq r1, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r9, r4, r0, lsl #30 │ │ │ │ - ldrdeq sl, [r4], #-16 @ │ │ │ │ - strdeq r9, [r4], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, r4, ip, lsl ip │ │ │ │ + rsbeq r1, r4, ip, ror #17 │ │ │ │ + rsbeq r9, r4, r0, lsl pc │ │ │ │ + rsbeq sl, r4, r0, ror #3 │ │ │ │ + rsbeq r9, r4, r4, lsl #28 │ │ │ │ + rsbeq r8, r4, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b058c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq sl, r1, ip, ror #26 │ │ │ │ cmp r2, #1 │ │ │ │ beq 3b05ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369086,15 +369086,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b07dc │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #216] @ 3b0878 │ │ │ │ ldr r3, [pc, #200] @ 3b086c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -369103,15 +369103,15 @@ │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ ldr r3, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r3, [pc, #152] @ 3b087c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0790 │ │ │ │ ldr r3, [pc, #136] @ 3b0880 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -369126,81 +369126,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b0888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0790 │ │ │ │ ldr r0, [pc, #48] @ 3b088c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0790 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008fa3bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq sl, pc, ip, r3 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, pc, r4, ror r3 @ │ │ │ │ andeq r3, r0, ip, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r4, ip, lsr #20 │ │ │ │ - rsbeq r9, r4, r4, asr #20 │ │ │ │ + rsbeq r9, r4, ip, lsr sl │ │ │ │ + rsbeq r9, r4, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3b0934 │ │ │ │ ldr r2, [pc, #140] @ 3b0938 │ │ │ │ ldr r1, [pc, #140] @ 3b093c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 3b0940 │ │ │ │ ldr r1, [pc, #112] @ 3b0944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #92] @ 3b0948 │ │ │ │ ldr r1, [pc, #92] @ 3b094c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r1, r8, ip, ror r6 │ │ │ │ - rsbeq r7, r2, ip, ror fp │ │ │ │ - rsbeq r5, ip, r8, lsl #2 │ │ │ │ + rsbseq r1, r8, ip, lsl #13 │ │ │ │ + rsbeq r7, r2, ip, lsl #23 │ │ │ │ + rsbeq r5, ip, r8, lsl r1 │ │ │ │ andeq r1, r0, r8, lsl #9 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ strdeq sl, [r1], r4 │ │ │ │ @ instruction: 0x008dcfb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -369212,34 +369212,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b0a2c │ │ │ │ ldr r1, [pc, #176] @ 3b0a30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #156] @ 3b0a34 │ │ │ │ ldr r1, [pc, #156] @ 3b0a38 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #124] @ 3b0a3c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 750270 │ │ │ │ + bl 750278 │ │ │ │ ldr r2, [pc, #92] @ 3b0a40 │ │ │ │ ldr r3, [pc, #92] @ 3b0a44 │ │ │ │ ldr r1, [pc, #92] @ 3b0a48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -369251,19 +369251,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r8, r4, asr #11 │ │ │ │ - ldrdeq r7, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r7, r2, r8, ror #21 │ │ │ │ - rsbeq r9, r4, ip, lsr #5 │ │ │ │ - rsbeq r9, r4, r4, asr #5 │ │ │ │ + ldrsbeq r1, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, r2, r4, ror #21 │ │ │ │ + strdeq r7, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + strheq r9, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrdeq r9, [r4], #-36 @ 0xffffffdc @ │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ ldr r3, [pc, #136] @ 3b0adc │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369288,25 +369288,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b0ae4 │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq sl, pc, r0, asr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strdeq r9, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, r4, ip, lsl #16 │ │ │ │ ldr r3, [pc, #136] @ 3b0b78 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b0b24 │ │ │ │ ldr r2, [pc, #124] @ 3b0b7c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -369327,25 +369327,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b0b80 │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq sl, pc, r4, lsr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x00649794 │ │ │ │ + rsbeq r9, r4, r4, lsr #15 │ │ │ │ cmp r2, #4 │ │ │ │ beq 3b0ba4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369363,18 +369363,18 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add r3, pc, #44 @ 0x2c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #2120] @ 0x848 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -369402,15 +369402,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1088 @ 0x440 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r7, [pc, #1856] @ 3b13d0 │ │ │ │ add r8, r4, #920 @ 0x398 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r3, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #32 │ │ │ │ bne 3b0d0c │ │ │ │ @@ -369583,24 +369583,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3b13f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0d9c │ │ │ │ ldr r1, [r4, #2156] @ 0x86c │ │ │ │ ldr r2, [r4, #2160] @ 0x870 │ │ │ │ cmp r1, r2 │ │ │ │ ble 3b0ed8 │ │ │ │ bic r3, r3, #8 │ │ │ │ ldrb r2, [r0, #925] @ 0x39d │ │ │ │ @@ -369644,15 +369644,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [sp, #40] @ 0x28 │ │ │ │ bl 3b143c │ │ │ │ b 3b0ccc │ │ │ │ ldr r0, [pc, #940] @ 3b13f4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0d9c │ │ │ │ mov r0, r8 │ │ │ │ bl 393570 │ │ │ │ b 3b0fb8 │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ mov r1, r6 │ │ │ │ @@ -369723,33 +369723,33 @@ │ │ │ │ beq 3b12d4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ 3b1408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0d74 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b143c │ │ │ │ b 3b0ccc │ │ │ │ ldr r0, [pc, #576] @ 3b140c │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ b 3b0e1c │ │ │ │ ldr r3, [pc, #556] @ 3b1410 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0fcc │ │ │ │ @@ -369767,22 +369767,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3b1414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0fcc │ │ │ │ ldr r3, [pc, #436] @ 3b1418 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0e8c │ │ │ │ ldr r3, [pc, #360] @ 3b13e0 │ │ │ │ @@ -369797,27 +369797,27 @@ │ │ │ │ beq 3b1390 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3b141c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0e8c │ │ │ │ ldr r0, [pc, #324] @ 3b1420 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0d74 │ │ │ │ ldr r3, [pc, #308] @ 3b1424 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b10ac │ │ │ │ ldr r3, [pc, #220] @ 3b13e0 │ │ │ │ @@ -369833,77 +369833,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3b1428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b10ac │ │ │ │ ldr r0, [pc, #192] @ 3b142c │ │ │ │ sub r2, sl, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b1108 │ │ │ │ ldr r0, [pc, #172] @ 3b1430 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0fcc │ │ │ │ ldr r0, [pc, #156] @ 3b1434 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b0e8c │ │ │ │ ldr r0, [pc, #140] @ 3b1438 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b10ac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, r8, ip, ror #5 │ │ │ │ + ldrsheq r1, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ addeq r9, pc, r4, asr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, r4, r0, ror #31 │ │ │ │ - strdeq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq r8, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r9, r4, r8 │ │ │ │ addeq r9, pc, r4, lsl #29 │ │ │ │ addeq r9, pc, r0, asr #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, r1, r0, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r2, r0, r8, lsr #26 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r4, r8, lsl #9 │ │ │ │ - rsbeq r9, r4, ip, ror #7 │ │ │ │ + @ instruction: 0x00649498 │ │ │ │ + strdeq r9, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ addeq sl, r1, r4, asr #4 │ │ │ │ addeq sl, r1, ip, lsr #4 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ @ instruction: 0x000026b8 │ │ │ │ - rsbeq r9, r4, r4, lsl r2 │ │ │ │ - rsbeq r9, r4, ip, lsl r3 │ │ │ │ + rsbeq r9, r4, r4, lsr #4 │ │ │ │ + rsbeq r9, r4, ip, lsr #6 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ - rsbeq r9, r4, ip, asr #1 │ │ │ │ + ldrdeq r9, [r4], #-12 @ │ │ │ │ andeq r4, r0, ip, lsr #18 │ │ │ │ - rsbeq r9, r4, r0, lsr #1 │ │ │ │ - rsbeq r9, r4, r4, lsl #2 │ │ │ │ + strheq r9, [r4], #-0 @ │ │ │ │ + rsbeq r9, r4, r4, lsl r1 │ │ │ │ andeq r2, r0, ip, lsr #27 │ │ │ │ - rsbeq r9, r4, r4, lsl #2 │ │ │ │ - rsbeq r9, r4, ip, asr r1 │ │ │ │ - rsbeq r8, r4, r4, asr #31 │ │ │ │ - strdeq r8, [r4], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, r4, ip, ror #1 │ │ │ │ + rsbeq r9, r4, r4, lsl r1 │ │ │ │ + rsbeq r9, r4, ip, ror #2 │ │ │ │ + ldrdeq r8, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r9, r4, ip │ │ │ │ + strdeq r9, [r4], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #516] @ 3b1658 │ │ │ │ ldr ip, [pc, #516] @ 3b165c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -369978,29 +369978,29 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3b1678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b14b8 │ │ │ │ ldr r0, [pc, #196] @ 3b167c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b14b8 │ │ │ │ ldr r3, [pc, #180] @ 3b1680 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1494 │ │ │ │ ldr r3, [pc, #144] @ 3b1670 │ │ │ │ @@ -370016,42 +370016,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b1684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b1494 │ │ │ │ ldr r0, [pc, #64] @ 3b1688 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b1494 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r0, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, pc, ip, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, pc, r4, lsr #12 │ │ │ │ andeq r2, r0, ip, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r4, ip, lsr #31 │ │ │ │ - rsbeq r8, r4, r8, asr #31 │ │ │ │ + strheq r8, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r8, [r4], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, ip, asr #11 │ │ │ │ - ldrdeq r8, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, r4, ip, ror #29 │ │ │ │ + rsbeq r8, r4, r4, ror #29 │ │ │ │ + strdeq r8, [r4], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #168] @ 3b174c │ │ │ │ ldr ip, [pc, #168] @ 3b1750 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370104,46 +370104,46 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r4, [r6, #1040] @ 0x410 │ │ │ │ mov r5, #0 │ │ │ │ ldr r8, [r6, #1044] @ 0x414 │ │ │ │ mov r2, r0 │ │ │ │ umull r9, r0, r2, r4 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #104 @ 0x68 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr lr, [pc, #72] @ 3b1818 │ │ │ │ ldr r5, [pc, #72] @ 3b181c │ │ │ │ lsl r3, r8, #24 │ │ │ │ orr r3, r3, r4, lsr #8 │ │ │ │ lsl r2, r4, #24 │ │ │ │ subs ip, r0, r1 │ │ │ │ mul r1, lr, ip │ │ │ │ ldr r0, [r7, #12] │ │ │ │ sbc r6, r6, r0 │ │ │ │ umull r0, lr, ip, r5 │ │ │ │ mla r1, r5, r6, r1 │ │ │ │ add r1, r1, lr │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea64018 <__bss_end__@@Base+0xfdcb16a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370161,18 +370161,18 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r2, #2120] @ 0x848 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ lsr r1, r3, #24 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb r1, [r4] │ │ │ │ lsr r1, r3, #16 │ │ │ │ @@ -370193,31 +370193,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr ip, [r5, #1040] @ 0x410 │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #68 @ 0x44 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov lr, r0 │ │ │ │ umull r6, r0, lr, ip │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea64140 <__bss_end__@@Base+0xfdcb17d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370231,27 +370231,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r1, [r3, #2156] @ 0x86c │ │ │ │ str r1, [r3, #2160] @ 0x870 │ │ │ │ str r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 393408 │ │ │ │ - ldrsbeq r0, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, r4, ip, lsr ip │ │ │ │ - rsbeq r8, r4, r0, ror #24 │ │ │ │ + rsbseq r0, r8, r0, ror #11 │ │ │ │ + rsbeq r8, r4, ip, asr #24 │ │ │ │ + rsbeq r8, r4, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #280] @ 3b1adc │ │ │ │ ldr r7, [pc, #280] @ 3b1ae0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370260,86 +370260,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #240] @ 3b1ae8 │ │ │ │ ldr r1, [pc, #240] @ 3b1aec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #200] @ 3b1af0 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #188] @ 3b1af4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #172] @ 3b1af8 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #264 @ 0x108 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 339070 │ │ │ │ ldr r2, [pc, #124] @ 3b1afc │ │ │ │ ldr r1, [pc, #124] @ 3b1b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr ip, [pc, #100] @ 3b1b04 │ │ │ │ ldr r2, [pc, #100] @ 3b1b08 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r0, r8, r8, ror #10 │ │ │ │ - strdeq r8, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r4, r4, asr #23 │ │ │ │ - rsbeq r7, r3, r0, lsr #11 │ │ │ │ - strheq r7, [r3], #-84 @ 0xffffffac @ │ │ │ │ - @ instruction: 0x00648b9c │ │ │ │ + rsbseq r0, r8, r8, ror r5 │ │ │ │ + rsbeq r8, r4, ip, lsl #24 │ │ │ │ + ldrdeq r8, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + strheq r7, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r7, r3, r4, asr #11 │ │ │ │ + rsbeq r8, r4, ip, lsr #23 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ umulleq r9, r1, r4, r8 │ │ │ │ - strheq r6, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r3, ip, r0, asr #30 │ │ │ │ - rsbeq r8, r4, r4, lsr fp │ │ │ │ - rsbeq r5, r4, ip, lsr #7 │ │ │ │ + rsbeq r6, r2, r4, asr #19 │ │ │ │ + rsbeq r3, ip, r0, asr pc │ │ │ │ + rsbeq r8, r4, r4, asr #22 │ │ │ │ + strheq r5, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b1b78 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #80] @ 3b1b7c │ │ │ │ @@ -370350,26 +370350,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae260 │ │ │ │ - rsbseq r0, r8, r0, lsl #8 │ │ │ │ - rsbeq r8, r4, r8, lsr #2 │ │ │ │ - rsbeq r8, r4, r0, lsl r1 │ │ │ │ + rsbseq r0, r8, r0, lsl r4 │ │ │ │ + rsbeq r8, r4, r8, lsr r1 │ │ │ │ + rsbeq r8, r4, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b1be8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b1bec │ │ │ │ @@ -370379,25 +370379,25 @@ │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3ade9c │ │ │ │ - rsbseq r0, r8, r8, lsl #7 │ │ │ │ - strheq r8, [r4], #-8 @ │ │ │ │ - @ instruction: 0x00648098 │ │ │ │ + @ instruction: 0x00780398 │ │ │ │ + rsbeq r8, r4, r8, asr #1 │ │ │ │ + rsbeq r8, r4, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 3b1c6c │ │ │ │ ldr r2, [pc, #96] @ 3b1c70 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370405,34 +370405,34 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #60] @ 3b1c78 │ │ │ │ ldr r1, [pc, #60] @ 3b1c7c │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #2 │ │ │ │ bl 32458c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7502f4 │ │ │ │ - rsbseq r0, r8, r0, lsr #6 │ │ │ │ - rsbeq r8, r4, ip, lsr #32 │ │ │ │ - rsbeq r8, r4, r4, asr #32 │ │ │ │ - strdeq r6, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, ip, ip, ror sp │ │ │ │ + b 7502fc │ │ │ │ + rsbseq r0, r8, r0, lsr r3 │ │ │ │ + rsbeq r8, r4, ip, lsr r0 │ │ │ │ + rsbeq r8, r4, r4, asr r0 │ │ │ │ + rsbeq r6, r2, r4, lsl #16 │ │ │ │ + rsbeq r3, ip, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #184] @ 3b1d50 │ │ │ │ ldr r7, [pc, #184] @ 3b1d54 │ │ │ │ ldr r6, [pc, #184] @ 3b1d58 │ │ │ │ @@ -370443,23 +370443,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1d04 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #60 @ 0x3c │ │ │ │ @@ -370477,17 +370477,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x00780290 │ │ │ │ - rsbeq r7, r4, r4, lsr #31 │ │ │ │ - strheq r7, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r0, r8, r0, lsr #5 │ │ │ │ + strheq r7, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r7, r4, ip, asr #31 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #420] @ 3b1f1c │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -370503,15 +370503,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #380] @ 3b1f2c │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #364] @ 3b1f30 │ │ │ │ ldr r9, [pc, #364] @ 3b1f34 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -370521,42 +370521,42 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a85c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r7 │ │ │ │ bl 33944c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b1ed4 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 338fdc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 544168 │ │ │ │ mov r0, r8 │ │ │ │ - bl 988cdc │ │ │ │ + bl 988ce4 │ │ │ │ ldr r3, [pc, #192] @ 3b1f38 │ │ │ │ ldr r8, [pc, #192] @ 3b1f3c │ │ │ │ mov r2, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r3, [r6, #2120] @ 0x848 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ @@ -370565,15 +370565,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ ldr r1, [pc, #136] @ 3b1f44 │ │ │ │ add r3, r6, #2144 @ 0x860 │ │ │ │ str r4, [r6, #2152] @ 0x868 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ strd r8, [r3] │ │ │ │ @@ -370592,21 +370592,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrheq r0, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r8, r4, asr #3 │ │ │ │ addeq r8, pc, r4, lsl #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r8, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r8, r4, r8, lsl r8 │ │ │ │ - rsbeq r7, r3, r8, asr #3 │ │ │ │ - ldrdeq r7, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, r4, r4, lsl #16 │ │ │ │ + rsbeq r8, r4, r8, lsr #16 │ │ │ │ + ldrdeq r7, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, r3, ip, ror #3 │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ addeq r8, pc, r8, lsr ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -370679,47 +370679,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b20e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b1fb4 │ │ │ │ ldr r0, [pc, #56] @ 3b20ec │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b1fb4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, ip, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq r8, pc, r4, fp @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, pc, r8, asr fp @ │ │ │ │ andeq r4, r0, r0, asr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r4, ip, lsr r6 │ │ │ │ - rsbeq r8, r4, r0, ror #12 │ │ │ │ + rsbeq r8, r4, ip, asr #12 │ │ │ │ + rsbeq r8, r4, r0, ror r6 │ │ │ │ ldr r0, [pc, #4] @ 3b20fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r9, r1, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b21b4 │ │ │ │ ldr r2, [pc, #156] @ 3b21b8 │ │ │ │ @@ -370727,30 +370727,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #124] @ 3b21c0 │ │ │ │ ldr r1, [pc, #124] @ 3b21c4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #92] @ 3b21c8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #76] @ 3b21cc │ │ │ │ ldr r2, [pc, #76] @ 3b21d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -370758,19 +370758,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r7, ip, ror lr @ │ │ │ │ - rsbeq r6, r2, ip, lsl #6 │ │ │ │ - @ instruction: 0x006c3898 │ │ │ │ - strdeq fp, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq fp, r2, r0, asr #8 │ │ │ │ + rsbseq pc, r7, ip, lsl #29 │ │ │ │ + rsbeq r6, r2, ip, lsl r3 │ │ │ │ + rsbeq r3, ip, r8, lsr #17 │ │ │ │ + rsbeq fp, r3, r0, lsl #30 │ │ │ │ + rsbseq fp, r2, r0, asr r4 │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ umulleq r9, r1, r8, r2 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -370781,25 +370781,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b22b0 │ │ │ │ ldr r1, [pc, #176] @ 3b22b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #156] @ 3b22b8 │ │ │ │ ldr r1, [pc, #156] @ 3b22bc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r7, r0 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 338f70 │ │ │ │ @@ -370814,27 +370814,27 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 339070 │ │ │ │ - ldrheq pc, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x00636d98 │ │ │ │ + rsbseq pc, r7, r0, asr #27 │ │ │ │ rsbeq r6, r3, r8, lsr #27 │ │ │ │ - rsbeq r8, r4, r8, lsl r5 │ │ │ │ - rsbeq r7, r4, r8, lsr #31 │ │ │ │ + strheq r6, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r8, r4, r8, lsr #10 │ │ │ │ + strheq r7, [r4], #-248 @ 0xffffff08 @ │ │ │ │ umulleq r9, r1, ip, r1 │ │ │ │ - rsbeq pc, r3, r8, lsl #19 │ │ │ │ + @ instruction: 0x0063f998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #360] @ 3b2448 │ │ │ │ ldr r1, [pc, #360] @ 3b244c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -370908,39 +370908,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b2328 │ │ │ │ ldr r0, [pc, #52] @ 3b246c │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b2328 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, lsr r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, pc, r0, lsl r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, pc, r4, asr #15 │ │ │ │ andeq r4, r0, r4, asr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r4, r8, lsr r3 │ │ │ │ - rsbeq r8, r4, ip, asr r3 │ │ │ │ + rsbeq r8, r4, r8, asr #6 │ │ │ │ + rsbeq r8, r4, ip, ror #6 │ │ │ │ │ │ │ │ 003b2470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1308] @ 3b29a4 │ │ │ │ @@ -370992,15 +370992,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ bne 3b2604 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ orr r2, r3, #2 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3b258c │ │ │ │ cmp r4, #1 │ │ │ │ strb r2, [r8, #968] @ 0x3c8 │ │ │ │ beq 3b2664 │ │ │ │ cmp r4, #9 │ │ │ │ @@ -371040,15 +371040,15 @@ │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ moveq r1, #1 │ │ │ │ beq 3b254c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #948] @ 3b29c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r8, #968] @ 0x3c8 │ │ │ │ b 3b24ec │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b28c8 │ │ │ │ ldr r2, [pc, #916] @ 3b29c8 │ │ │ │ ldr r3, [pc, #880] @ 3b29a8 │ │ │ │ @@ -371059,15 +371059,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #924] @ 0x39c │ │ │ │ moveq r1, #1 │ │ │ │ bne 3b2604 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b27d0 │ │ │ │ ldr r2, [pc, #852] @ 3b29cc │ │ │ │ ldr r3, [pc, #812] @ 3b29a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -371096,22 +371096,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 3b29d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b24c8 │ │ │ │ ldr r2, [pc, #700] @ 3b29dc │ │ │ │ ldr r3, [pc, #644] @ 3b29a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -371119,15 +371119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b2604 │ │ │ │ ldr r0, [pc, #668] @ 3b29e0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [pc, #648] @ 3b29e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2520 │ │ │ │ ldr r3, [pc, #580] @ 3b29b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -371142,22 +371142,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b29e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b2520 │ │ │ │ ldr r3, [pc, #524] @ 3b29e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2670 │ │ │ │ ldr r3, [pc, #456] @ 3b29b4 │ │ │ │ @@ -371173,22 +371173,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b29ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b2670 │ │ │ │ ldr r3, [pc, #412] @ 3b29f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b25d8 │ │ │ │ ldr r3, [pc, #332] @ 3b29b4 │ │ │ │ @@ -371204,22 +371204,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b29f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b25d8 │ │ │ │ ldr r3, [pc, #288] @ 3b29f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b262c │ │ │ │ ldr r3, [pc, #208] @ 3b29b4 │ │ │ │ @@ -371235,74 +371235,74 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b29f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b262c │ │ │ │ ldr r0, [pc, #176] @ 3b29fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b24c8 │ │ │ │ ldr r0, [pc, #164] @ 3b2a00 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b2520 │ │ │ │ ldr r0, [pc, #148] @ 3b2a04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b25d8 │ │ │ │ ldr r0, [pc, #132] @ 3b2a08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b2670 │ │ │ │ ldr r0, [pc, #116] @ 3b2a0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b262c │ │ │ │ addeq r8, pc, ip, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, pc, ip, ror #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq r8, pc, ip, ror #11 │ │ │ │ addeq r8, pc, r0, lsl #11 │ │ │ │ addeq r8, pc, r4, lsr r5 @ │ │ │ │ - rsbeq r8, r4, ip, lsl #4 │ │ │ │ + rsbeq r8, r4, ip, lsl r2 │ │ │ │ addeq r8, pc, r0, ror #9 │ │ │ │ umulleq r8, pc, ip, r4 @ │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r8, [r4], #-4 @ │ │ │ │ + rsbeq r8, r4, r4, asr #1 │ │ │ │ strdeq r8, [pc], r4 │ │ │ │ - ldrdeq r8, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, r4, r4, ror #3 │ │ │ │ andeq r1, r0, r0, lsr #5 │ │ │ │ - rsbeq r8, r4, r8, ror #1 │ │ │ │ - rsbeq r8, r4, ip, rrx │ │ │ │ + strdeq r8, [r4], #-8 @ │ │ │ │ + rsbeq r8, r4, ip, ror r0 │ │ │ │ andeq r4, r0, r0, ror r2 │ │ │ │ - rsbeq r7, r4, ip, lsl #31 │ │ │ │ - rsbeq r7, r4, r0, lsl pc │ │ │ │ - rsbeq r7, r4, ip, lsr #29 │ │ │ │ - rsbeq r7, r4, ip, lsl #31 │ │ │ │ - rsbeq r7, r4, r0, lsl pc │ │ │ │ - rsbeq r7, r4, r4, ror #30 │ │ │ │ - rsbeq r7, r4, r8, ror #29 │ │ │ │ + @ instruction: 0x00647f9c │ │ │ │ + rsbeq r7, r4, r0, lsr #30 │ │ │ │ + strheq r7, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + @ instruction: 0x00647f9c │ │ │ │ + rsbeq r7, r4, r0, lsr #30 │ │ │ │ + rsbeq r7, r4, r4, ror pc │ │ │ │ + strdeq r7, [r4], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ 3b2a90 │ │ │ │ ldr r6, [pc, #104] @ 3b2a94 │ │ │ │ ldr r5, [pc, #104] @ 3b2a98 │ │ │ │ @@ -371312,55 +371312,55 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #9 │ │ │ │ bl 3b2470 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b2470 │ │ │ │ - rsbseq pc, r7, r0, ror r5 @ │ │ │ │ - rsbeq r7, r4, r8, lsl #26 │ │ │ │ - @ instruction: 0x00647798 │ │ │ │ + rsbseq pc, r7, r0, lsl #11 │ │ │ │ + rsbeq r7, r4, r8, lsl sp │ │ │ │ + rsbeq r7, r4, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3b2aec │ │ │ │ ldr r2, [pc, #56] @ 3b2af0 │ │ │ │ ldr r1, [pc, #56] @ 3b2af4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3b2470 │ │ │ │ - rsbseq pc, r7, r4, ror #9 │ │ │ │ - rsbeq r7, r4, r8, ror ip │ │ │ │ - rsbeq r7, r4, r8, lsl #14 │ │ │ │ + ldrsheq pc, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, r4, r8, lsl #25 │ │ │ │ + rsbeq r7, r4, r8, lsl r7 │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #3 │ │ │ │ beq 3b2b58 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3b2b44 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -371426,18 +371426,18 @@ │ │ │ │ add r0, r0, ip, lsl #3 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq pc, r7, r4, lsr r4 @ │ │ │ │ + rsbseq pc, r7, r4, asr #8 │ │ │ │ ldr r0, [pc, #4] @ 3b2c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r8, r1, ip, lsl #17 │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -371458,15 +371458,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ cmp r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ b 3b2c94 │ │ │ │ @@ -371479,37 +371479,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 3b2d48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #80] @ 3b2d4c │ │ │ │ ldr r1, [pc, #80] @ 3b2d50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #60] @ 3b2d54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, r7, r8, lsl #6 │ │ │ │ - rsbeq r5, r2, r4, asr r7 │ │ │ │ - ldrdeq r2, [ip], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq pc, r7, r8, lsl r3 @ │ │ │ │ + rsbeq r5, r2, r4, ror #14 │ │ │ │ + rsbeq r2, ip, ip, ror #25 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ umulleq r8, r1, ip, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371520,25 +371520,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b2e48 │ │ │ │ ldr r1, [pc, #196] @ 3b2e4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #176] @ 3b2e50 │ │ │ │ ldr r1, [pc, #176] @ 3b2e54 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #144] @ 3b2e58 │ │ │ │ ldr lr, [pc, #144] @ 3b2e5c │ │ │ │ mov ip, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #920 @ 0x398 │ │ │ │ @@ -371558,29 +371558,29 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 339070 │ │ │ │ - rsbseq pc, r7, r4, ror r2 @ │ │ │ │ - rsbeq r6, r3, r4, lsl r2 │ │ │ │ + rsbseq pc, r7, r4, lsl #5 │ │ │ │ rsbeq r6, r3, r4, lsr #4 │ │ │ │ - strheq r7, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r3, r4, r0, lsr r9 │ │ │ │ + rsbeq r6, r3, r4, lsr r2 │ │ │ │ + rsbeq r7, r4, ip, asr #23 │ │ │ │ + rsbeq r3, r4, r0, asr #18 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ umulleq r8, r1, ip, r6 │ │ │ │ - ldrdeq r3, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r3, r4, r4, ror #17 │ │ │ │ ldr r3, [pc, #68] @ 3b2eb4 │ │ │ │ ldr r2, [pc, #68] @ 3b2eb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371591,19 +371591,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3b2ebc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r0, [pc, #28] @ 3b2ec0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ addeq r7, pc, r4, lsr #25 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq pc, r7, r4, asr #2 │ │ │ │ - ldrdeq r7, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq pc, r7, r4, asr r1 @ │ │ │ │ + rsbeq r7, r4, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 3b2f4c │ │ │ │ ldr r2, [pc, #112] @ 3b2f50 │ │ │ │ ldr r1, [pc, #112] @ 3b2f54 │ │ │ │ @@ -371611,37 +371611,37 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #76] @ 3b2f58 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2f5c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #1176] @ 0x498 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, r7, r4, lsl #2 │ │ │ │ - rsbeq r7, r4, r0, ror sl │ │ │ │ - rsbeq r3, r4, r4, ror #15 │ │ │ │ - @ instruction: 0x00647a98 │ │ │ │ + rsbseq pc, r7, r4, lsl r1 @ │ │ │ │ + rsbeq r7, r4, r0, lsl #21 │ │ │ │ + strdeq r3, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r7, r4, r8, lsr #21 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3b2fe4 │ │ │ │ ldr r2, [pc, #108] @ 3b2fe8 │ │ │ │ @@ -371649,15 +371649,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r0, #5248 @ 0x1480 │ │ │ │ add r3, r0, #924 @ 0x39c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a85c │ │ │ │ @@ -371668,17 +371668,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, r7, r8, rrx │ │ │ │ - ldrdeq r7, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r3, r4, r8, asr #14 │ │ │ │ + rsbseq pc, r7, r8, ror r0 @ │ │ │ │ + rsbeq r7, r4, r4, ror #19 │ │ │ │ + rsbeq r3, r4, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371691,15 +371691,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldr lr, [pc, #96] @ 3b30b0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, lr] │ │ │ │ @@ -371710,15 +371710,15 @@ │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -371759,20 +371759,20 @@ │ │ │ │ b 3b2ff0 │ │ │ │ ldr r1, [pc, #32] @ 3b3160 │ │ │ │ ldr r0, [pc, #32] @ 3b3164 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b30e8 │ │ │ │ addeq r7, pc, r8, asr #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq lr, r7, r4, lsr #29 │ │ │ │ - rsbeq r7, r4, r8, lsr r8 │ │ │ │ + ldrheq lr, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r7, r4, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371785,15 +371785,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [pc, #100] @ 3b322c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, ip] │ │ │ │ @@ -371804,15 +371804,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371975,15 +371975,15 @@ │ │ │ │ ldr r3, [pc, #304] @ 3b35cc │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r6, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - b 9ac9d0 │ │ │ │ + b 9ac9d8 │ │ │ │ and r3, r8, #49152 @ 0xc000 │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ bne 3b3304 │ │ │ │ add r3, r7, r4 │ │ │ │ orr r8, r8, #1024 @ 0x400 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ str r8, [r3, #928] @ 0x3a0 │ │ │ │ @@ -372160,15 +372160,15 @@ │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r4, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9ac9d0 │ │ │ │ + b 9ac9d8 │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [r4, #134] @ 0x86 │ │ │ │ bl 3b2ff0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2c30 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b35d0 │ │ │ │ @@ -372249,15 +372249,15 @@ │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bic r3, r3, #1024 @ 0x400 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #2048 @ 0x800 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ cmp r3, #768 @ 0x300 │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b3a5c │ │ │ │ @@ -372298,15 +372298,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #400] @ 3b3b5c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -372315,15 +372315,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r4, #128 @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2af8 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3b3770 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #134] @ 0x86 │ │ │ │ @@ -372364,15 +372364,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #136] @ 3b3b5c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, r5 │ │ │ │ @@ -372399,20 +372399,20 @@ │ │ │ │ mov r6, #1 │ │ │ │ b 3b3a98 │ │ │ │ addeq r7, pc, r4, ror #8 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - rsbeq r7, r4, r4, lsr #2 │ │ │ │ + rsbeq r7, r4, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - rsbeq r7, r4, ip, rrx │ │ │ │ + rsbeq r7, r4, ip, ror r0 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r6, r4, ip, lsr pc │ │ │ │ - rsbeq r6, r4, r8, lsl #31 │ │ │ │ + rsbeq r6, r4, ip, asr #30 │ │ │ │ + @ instruction: 0x00646f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #5248 @ 0x1480 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r5, r5, #24 │ │ │ │ @@ -372472,15 +372472,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3b3684 │ │ │ │ │ │ │ │ 003b3c64 : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1176] @ 0x498 │ │ │ │ - b 9ac9d0 │ │ │ │ + b 9ac9d8 │ │ │ │ │ │ │ │ 003b3c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -372515,21 +372515,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3b3d28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3b3d2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r0, lsl r3 │ │ │ │ - rsbeq r6, r4, r4, ror #26 │ │ │ │ - ldrdeq sl, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, r7, r0, lsr #6 │ │ │ │ + rsbeq r6, r4, r4, ror sp │ │ │ │ + rsbeq sl, lr, r8, ror #15 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - rsbseq lr, r7, ip, ror #5 │ │ │ │ - rsbeq r6, r4, r0, asr #26 │ │ │ │ - rsbseq lr, r0, r8, lsr #22 │ │ │ │ + ldrsheq lr, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, r4, r0, asr sp │ │ │ │ + rsbseq lr, r0, r8, lsr fp │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ bx lr │ │ │ │ ldr r1, [sp] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r1] │ │ │ │ strb r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -372561,18 +372561,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b3dd8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ umulleq r7, r1, r4, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b3e90 │ │ │ │ ldr r2, [pc, #156] @ 3b3e94 │ │ │ │ @@ -372580,50 +372580,50 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #124] @ 3b3e9c │ │ │ │ ldr r1, [pc, #124] @ 3b3ea0 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #92] @ 3b3ea4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 750270 │ │ │ │ + bl 750278 │ │ │ │ ldr r3, [pc, #60] @ 3b3ea8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r7, r0, ror #4 │ │ │ │ - rsbeq r4, r2, ip, asr #12 │ │ │ │ - rsbeq r4, r2, r4, ror #12 │ │ │ │ - rsbeq r5, r4, r4, lsr #28 │ │ │ │ - rsbeq r5, r4, ip, lsr lr │ │ │ │ + rsbseq lr, r7, r0, ror r2 │ │ │ │ + rsbeq r4, r2, ip, asr r6 │ │ │ │ + rsbeq r4, r2, r4, ror r6 │ │ │ │ + rsbeq r5, r4, r4, lsr lr │ │ │ │ + rsbeq r5, r4, ip, asr #28 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3b3f54 │ │ │ │ @@ -372632,45 +372632,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #112] @ 3b3f60 │ │ │ │ ldr r1, [pc, #112] @ 3b3f64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #92] @ 3b3f68 │ │ │ │ ldr r1, [pc, #92] @ 3b3f6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0077e194 │ │ │ │ - rsbeq r4, r2, ip, asr r5 │ │ │ │ - rsbeq r1, ip, r8, ror #21 │ │ │ │ + rsbseq lr, r7, r4, lsr #3 │ │ │ │ + rsbeq r4, r2, ip, ror #10 │ │ │ │ + strdeq r1, [ip], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ addeq r7, r1, r8, asr #14 │ │ │ │ umulleq sl, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -372700,26 +372700,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [pc, #48] @ 3b401c │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #32] @ 3b4020 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r1, [r1] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b3fac │ │ │ │ addeq r6, pc, ip, lsl #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strdeq r6, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r6, r4, r0, lsl fp │ │ │ │ + rsbeq r6, r4, r0, lsl #22 │ │ │ │ + rsbeq r6, r4, r0, lsr #22 │ │ │ │ ldr r3, [pc, #188] @ 3b40e8 │ │ │ │ cmp r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b4068 │ │ │ │ ldr r1, [pc, #176] @ 3b40ec │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372728,15 +372728,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #144] @ 3b40f0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ ldrb r2, [r1] │ │ │ │ mov r4, r0 │ │ │ │ @@ -372746,32 +372746,32 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ add r3, r5, r0 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strbtgt r3, [r5], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ addeq r6, pc, r8, ror #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, ip, ror #21 │ │ │ │ + strdeq r6, [r4], #-172 @ 0xffffff54 @ │ │ │ │ ldr r0, [pc, #188] @ 3b41b8 │ │ │ │ cmp r2, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b413c │ │ │ │ ldr r3, [pc, #172] @ 3b41bc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -372781,15 +372781,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #140] @ 3b41c0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [ip] │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r3] │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ beq 3b418c │ │ │ │ @@ -372801,30 +372801,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b41c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 3b4158 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b4158 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b4158 │ │ │ │ mov r0, #6 │ │ │ │ b 545c70 │ │ │ │ addeq r6, pc, r8, lsl sl @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r8, asr #20 │ │ │ │ - rsbeq r6, r4, r8, lsr #20 │ │ │ │ + rsbeq r6, r4, r8, asr sl │ │ │ │ + rsbeq r6, r4, r8, lsr sl │ │ │ │ ldr r3, [pc, #68] @ 3b4214 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b420c │ │ │ │ ldr r1, [pc, #56] @ 3b4218 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372833,20 +372833,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #24] @ 3b421c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov r0, #7 │ │ │ │ b 54586c │ │ │ │ addeq r6, pc, r4, asr #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrdeq r6, [r4], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, r4, r4, ror #19 │ │ │ │ ldr r3, [pc, #88] @ 3b4280 │ │ │ │ subs r1, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b4250 │ │ │ │ ldrb r3, [r0, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372862,18 +372862,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3b4288 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ addeq r6, pc, ip, ror #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x00646990 │ │ │ │ + rsbeq r6, r4, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1280] @ 3b47a8 │ │ │ │ ldr r3, [pc, #1280] @ 3b47ac │ │ │ │ @@ -372959,15 +372959,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b439c │ │ │ │ ldr r0, [pc, #964] @ 3b47c0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b439c │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r1], #3 │ │ │ │ add r0, r8, #1 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ bl 24980c │ │ │ │ add r1, r4, #2400 @ 0x960 │ │ │ │ @@ -373009,33 +373009,33 @@ │ │ │ │ beq 3b4780 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3b47cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b439c │ │ │ │ cmp r6, #4 │ │ │ │ beq 3b45e0 │ │ │ │ ldr r3, [pc, #704] @ 3b47b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b439c │ │ │ │ ldr r0, [pc, #708] @ 3b47d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b439c │ │ │ │ ldr r2, [pc, #692] @ 3b47d4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4330 │ │ │ │ ldr r2, [pc, #644] @ 3b47b8 │ │ │ │ @@ -373058,34 +373058,34 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3b47d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b4330 │ │ │ │ ldr r0, [pc, #516] @ 3b47dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b435c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ ldrb r6, [r5, #2] │ │ │ │ add r4, r4, #2240 @ 0x8c0 │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldr r3, [pc, #444] @ 3b47b4 │ │ │ │ lsl r5, r6, #8 │ │ │ │ @@ -373123,37 +373123,37 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 3b47e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b4444 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 393408 │ │ │ │ b 3b439c │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #280] @ 3b47e8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b4330 │ │ │ │ ldr r3, [pc, #244] @ 3b47ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4614 │ │ │ │ ldr r3, [pc, #172] @ 3b47b8 │ │ │ │ @@ -373169,60 +373169,60 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3b47f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b4614 │ │ │ │ ldr r0, [pc, #128] @ 3b47f4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b4444 │ │ │ │ ldr r0, [pc, #112] @ 3b47f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b439c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 3b47fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b4614 │ │ │ │ addeq r6, pc, r8, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, pc, ip, lsr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq r6, pc, r0, ror r7 @ │ │ │ │ - rsbeq r6, r4, r0, asr #16 │ │ │ │ + rsbeq r6, r4, r0, asr r8 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00646794 │ │ │ │ - ldrdeq r6, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, r4, r4, lsr #15 │ │ │ │ + rsbeq r6, r4, r0, ror #15 │ │ │ │ andeq r1, r0, ip, asr #9 │ │ │ │ - rsbeq r6, r4, r4, asr #15 │ │ │ │ - rsbeq r6, r4, r8, lsl #17 │ │ │ │ + ldrdeq r6, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + @ instruction: 0x00646898 │ │ │ │ andeq r3, r0, r4, asr #8 │ │ │ │ - rsbeq r6, r4, r4, ror #15 │ │ │ │ - rsbeq r6, r4, ip, lsl r7 │ │ │ │ + strdeq r6, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r6, r4, ip, lsr #14 │ │ │ │ andeq r1, r0, r8, asr r1 │ │ │ │ - rsbeq r6, r4, r8, lsr #11 │ │ │ │ - rsbeq r6, r4, r0, asr r7 │ │ │ │ - rsbeq r6, r4, r8, lsr #10 │ │ │ │ - strheq r6, [r4], #-84 @ 0xffffffac @ │ │ │ │ + strheq r6, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r4, r0, ror #14 │ │ │ │ + rsbeq r6, r4, r8, lsr r5 │ │ │ │ + rsbeq r6, r4, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #176] @ 3b48c8 │ │ │ │ cmp r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373237,23 +373237,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #128] @ 3b48d0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r1, #2428] @ 0x97c │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ mov r3, #4 │ │ │ │ add r0, r5, r0 │ │ │ │ lsr r2, r0, #24 │ │ │ │ strb r0, [r4, #3] │ │ │ │ strb r2, [r4] │ │ │ │ lsr r2, r0, #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ @@ -373267,15 +373267,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea670c8 <__bss_end__@@Base+0xfdcb4758> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r6, [pc], ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r0, lsr #13 │ │ │ │ + strheq r6, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ ldr r0, [pc, #212] @ 3b49b0 │ │ │ │ cmp r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b494c │ │ │ │ ldr r2, [pc, #196] @ 3b49b4 │ │ │ │ ldrb r1, [r1] │ │ │ │ @@ -373310,63 +373310,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #68] @ 3b49bc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r3, [pc, #48] @ 3b49b8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #20] @ 3b49c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ addeq r6, pc, r8, lsr r2 @ │ │ │ │ - rsbseq sp, r7, r4, ror #14 │ │ │ │ + rsbseq sp, r7, r4, ror r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r8, lsr #11 │ │ │ │ - strheq r6, [r4], #-84 @ 0xffffffac @ │ │ │ │ + strheq r6, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r4, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3b4a34 │ │ │ │ ldr r2, [pc, #88] @ 3b4a38 │ │ │ │ ldr r1, [pc, #88] @ 3b4a3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r0, #2236] @ 0x8bc │ │ │ │ strb r3, [r0, #2235] @ 0x8bb │ │ │ │ str r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r7, ip, ror r6 │ │ │ │ - rsbeq r6, r4, r0, lsr #11 │ │ │ │ - rsbeq r5, r4, r8, asr r8 │ │ │ │ + rsbseq sp, r7, ip, lsl #13 │ │ │ │ + strheq r6, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r5, r4, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #240] @ 3b4b48 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -373374,75 +373374,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3b4b4c │ │ │ │ ldr r1, [pc, #224] @ 3b4b50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #204] @ 3b4b54 │ │ │ │ ldr r2, [pc, #204] @ 3b4b58 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ ldr r8, [pc, #180] @ 3b4b5c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #160] @ 3b4b60 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #156] @ 3b4b64 │ │ │ │ ldr r2, [pc, #156] @ 3b4b68 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7580a0 │ │ │ │ + bl 7580a8 │ │ │ │ ldr r1, [pc, #124] @ 3b4b6c │ │ │ │ add r2, r5, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #108] @ 3b4b70 │ │ │ │ - bl 757dd4 │ │ │ │ + bl 757ddc │ │ │ │ ldr r2, [pc, #104] @ 3b4b74 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, #8192 @ 0x2000 │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 339070 │ │ │ │ - rsbseq sp, r7, r4, lsl #12 │ │ │ │ - rsbeq r4, r3, ip, lsr #10 │ │ │ │ + rsbseq sp, r7, r4, lsl r6 │ │ │ │ rsbeq r4, r3, ip, lsr r5 │ │ │ │ - rsbeq r5, r4, r0, asr #15 │ │ │ │ - strdeq r6, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r3, ip, asr #10 │ │ │ │ + ldrdeq r5, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r6, r4, r4, lsl #10 │ │ │ │ addeq r6, pc, r0, ror r0 @ │ │ │ │ andeq r4, r0, r8, lsl #31 │ │ │ │ - rsbeq sp, r3, r4, lsr #2 │ │ │ │ - rsbeq r5, r4, r0, lsl #14 │ │ │ │ - strheq r6, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sp, r3, r4, lsr r1 │ │ │ │ + rsbeq r5, r4, r0, lsl r7 │ │ │ │ + rsbeq r6, r4, ip, asr #9 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r6, r1, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b4be4 │ │ │ │ @@ -373455,26 +373455,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae260 │ │ │ │ - rsbseq sp, r7, r4, asr #9 │ │ │ │ - strheq r5, [r4], #-12 @ │ │ │ │ - rsbeq r5, r4, r4, lsr #1 │ │ │ │ + ldrsbeq sp, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r5, r4, ip, asr #1 │ │ │ │ + strheq r5, [r4], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b4c54 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b4c58 │ │ │ │ @@ -373484,25 +373484,25 @@ │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3ade9c │ │ │ │ - rsbseq sp, r7, ip, asr #8 │ │ │ │ - rsbeq r5, r4, ip, asr #32 │ │ │ │ - rsbeq r5, r4, ip, lsr #32 │ │ │ │ + rsbseq sp, r7, ip, asr r4 │ │ │ │ + rsbeq r5, r4, ip, asr r0 │ │ │ │ + rsbeq r5, r4, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ 3b4cf8 │ │ │ │ ldr r2, [pc, #128] @ 3b4cfc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -373510,44 +373510,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #92] @ 3b4d04 │ │ │ │ ldr r1, [pc, #92] @ 3b4d08 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #68] @ 3b4d0c │ │ │ │ ldr r1, [pc, #68] @ 3b4d10 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #2 │ │ │ │ bl 32458c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7502f4 │ │ │ │ - rsbseq sp, r7, r4, ror #7 │ │ │ │ - rsbeq r6, r4, r0, lsl #6 │ │ │ │ - rsbeq r6, r4, ip, lsl r3 │ │ │ │ - @ instruction: 0x00644f9c │ │ │ │ - strheq r4, [r4], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r2, r8, ror #14 │ │ │ │ - strdeq r0, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + b 7502fc │ │ │ │ + ldrsheq sp, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r6, r4, r0, lsl r3 │ │ │ │ + rsbeq r6, r4, ip, lsr #6 │ │ │ │ + rsbeq r4, r4, ip, lsr #31 │ │ │ │ + rsbeq r4, r4, r4, asr #31 │ │ │ │ + rsbeq r3, r2, r8, ror r7 │ │ │ │ + rsbeq r0, ip, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3b4df0 │ │ │ │ ldr r7, [pc, #196] @ 3b4df4 │ │ │ │ ldr r6, [pc, #196] @ 3b4df8 │ │ │ │ @@ -373558,23 +373558,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4d98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #72 @ 0x48 │ │ │ │ @@ -373595,17 +373595,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq sp, r7, ip, lsr #6 │ │ │ │ - rsbeq r4, r4, r0, lsl pc │ │ │ │ - rsbeq r4, r4, r8, lsr #30 │ │ │ │ + rsbseq sp, r7, ip, lsr r3 │ │ │ │ + rsbeq r4, r4, r0, lsr #30 │ │ │ │ + rsbeq r4, r4, r8, lsr pc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r5, [pc, #496] @ 3b5008 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373622,15 +373622,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #456] @ 3b5018 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr sl, [pc, #436] @ 3b501c │ │ │ │ ldr r9, [pc, #436] @ 3b5020 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -373640,15 +373640,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a85c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r6 │ │ │ │ bl 33944c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b4efc │ │ │ │ ldr r2, [pc, #356] @ 3b5024 │ │ │ │ ldr r3, [pc, #332] @ 3b5010 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -373667,89 +373667,89 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 338fdc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 544168 │ │ │ │ mov r0, r8 │ │ │ │ - bl 988cdc │ │ │ │ + bl 988ce4 │ │ │ │ ldr r3, [pc, #204] @ 3b5028 │ │ │ │ add r3, r0, r3 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [pc, #188] @ 3b502c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ ldr r3, [pc, #172] @ 3b5030 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ mov r0, #1 │ │ │ │ str r5, [r4, #2432] @ 0x980 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #148] @ 3b5030 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ str r3, [r4, #2444] @ 0x98c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ str r2, [r4, #2440] @ 0x988 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ ldrb r3, [r4, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4eb8 │ │ │ │ ldr r1, [pc, #104] @ 3b5034 │ │ │ │ ldr r2, [pc, #104] @ 3b5038 │ │ │ │ add r5, r4, #2240 @ 0x8c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ - bl 74a000 │ │ │ │ + bl 74a008 │ │ │ │ ldr r1, [pc, #72] @ 3b503c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3938c4 │ │ │ │ b 3b4eb8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r7, r0, asr #4 │ │ │ │ + rsbseq sp, r7, r0, asr r2 │ │ │ │ addeq r5, pc, r8, ror #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r5, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r6, r4, ip, lsr r1 │ │ │ │ - rsbeq r4, r3, r4, lsr #2 │ │ │ │ - rsbeq r4, r3, r8, lsr r1 │ │ │ │ + rsbeq r5, r4, r4, lsl #8 │ │ │ │ + rsbeq r6, r4, ip, asr #2 │ │ │ │ + rsbeq r4, r3, r4, lsr r1 │ │ │ │ + rsbeq r4, r3, r8, asr #2 │ │ │ │ addeq r5, pc, r4, asr ip @ │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r5, r4, r4, lsl #12 │ │ │ │ - rsbeq r1, r4, r4, ror lr │ │ │ │ + rsbeq r5, r4, r4, lsl r6 │ │ │ │ + rsbeq r1, r4, r4, lsl #29 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #320] @ 3b5198 │ │ │ │ ldr r1, [pc, #320] @ 3b519c │ │ │ │ @@ -373793,15 +373793,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3b5194 │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r3, [pc, #152] @ 3b51ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5090 │ │ │ │ ldr r3, [pc, #136] @ 3b51b0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373816,37 +373816,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b51b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5090 │ │ │ │ ldr r0, [pc, #48] @ 3b51bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5090 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008f5abc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq r5, pc, ip, sl @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, pc, r0, asr #20 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r4, r0, asr #28 │ │ │ │ - rsbeq r5, r4, r0, ror #28 │ │ │ │ + rsbeq r5, r4, r0, asr lr │ │ │ │ + rsbeq r5, r4, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #284] @ 3b52f4 │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -373910,24 +373910,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ 3b52fc │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #24] @ 3b5300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r2, [r4, #2408] @ 0x968 │ │ │ │ b 3b524c │ │ │ │ addeq r5, pc, ip, lsr r9 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r5, r4, r8, lsr sp │ │ │ │ - rsbeq r5, r4, r8, asr sp │ │ │ │ + rsbeq r5, r4, r8, asr #26 │ │ │ │ + rsbeq r5, r4, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b5504 │ │ │ │ mov r5, r1 │ │ │ │ @@ -374010,15 +374010,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b5430 │ │ │ │ ldr r0, [pc, #200] @ 3b5528 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #180] @ 3b552c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b53b4 │ │ │ │ ldr r2, [pc, #132] @ 3b5510 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -374034,42 +374034,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b5534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b53b4 │ │ │ │ ldr r0, [pc, #64] @ 3b5538 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b53b4 │ │ │ │ strdeq r5, [pc], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r5, [pc], ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq r5, pc, ip, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, pc, r4, asr #14 │ │ │ │ addeq r5, pc, r8, lsl #14 │ │ │ │ ldrdeq r5, [pc], r8 │ │ │ │ - rsbeq r5, r4, ip, lsl #24 │ │ │ │ + rsbeq r5, r4, ip, lsl ip │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r5, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, r4, ip, ror #23 │ │ │ │ + rsbeq r5, r4, ip, asr #23 │ │ │ │ + strdeq r5, [r4], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #2235] @ 0x8bb │ │ │ │ ldr r2, [pc, #440] @ 3b5710 │ │ │ │ ands r5, r3, #16 │ │ │ │ @@ -374165,40 +374165,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b5738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b55f0 │ │ │ │ ldr r0, [pc, #56] @ 3b573c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b55f0 │ │ │ │ @ instruction: 0x008f55b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, pc, r8, lsr #11 │ │ │ │ addeq r5, pc, ip, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r5, [pc], r8 │ │ │ │ @ instruction: 0x008f54bc │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r4, ip, lsr #20 │ │ │ │ - rsbeq r5, r4, ip, asr #20 │ │ │ │ + rsbeq r5, r4, ip, lsr sl │ │ │ │ + rsbeq r5, r4, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #3828] @ 3b664c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374213,15 +374213,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r7, [pc, #3768] @ 3b6660 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r6, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r6 │ │ │ │ beq 3b5938 │ │ │ │ and r3, r6, #24 │ │ │ │ @@ -374275,24 +374275,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #3544] @ 3b6674 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3524] @ 3b6678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b5aac │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3b5938 │ │ │ │ @@ -374360,22 +374360,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3208] @ 3b6688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5938 │ │ │ │ ldr r3, [pc, #3156] @ 3b6664 │ │ │ │ orr r6, r6, #8 │ │ │ │ strb r6, [r0, #920] @ 0x398 │ │ │ │ strb r6, [r4, #1036] @ 0x40c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -374399,24 +374399,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr ip, [pc, #3072] @ 3b668c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3052] @ 3b6690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5938 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b5938 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ ldrb r3, [r4, #1177] @ 0x499 │ │ │ │ cmp r6, r3 │ │ │ │ bne 3b5938 │ │ │ │ @@ -374501,26 +374501,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2648] @ 3b669c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b58bc │ │ │ │ ldr r3, [pc, #2632] @ 3b66a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b57ec │ │ │ │ @@ -374538,22 +374538,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2524] @ 3b66a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b57ec │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5ab4 │ │ │ │ ldr r3, [pc, #2436] @ 3b6668 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldrh r3, [r1] │ │ │ │ @@ -374572,24 +374572,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #2408] @ 3b66a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b66ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b58bc │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b5ff8 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -374667,22 +374667,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 3b66b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5b0c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5de8 │ │ │ │ ldr r3, [pc, #2008] @ 3b66bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374700,22 +374700,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1904] @ 3b66c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5de8 │ │ │ │ ldr r2, [pc, #1888] @ 3b66c4 │ │ │ │ ldr r3, [pc, #1772] @ 3b6654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374725,15 +374725,15 @@ │ │ │ │ bne 3b63d8 │ │ │ │ ldr r1, [pc, #1856] @ 3b66c8 │ │ │ │ ldr r0, [pc, #1856] @ 3b66cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #1836] @ 3b66d0 │ │ │ │ ldr r3, [pc, #1708] @ 3b6654 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -374742,15 +374742,15 @@ │ │ │ │ ldr r0, [pc, #1804] @ 3b66d4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b5f90 │ │ │ │ ldr r0, [pc, #1792] @ 3b66d8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b57ec │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b64d0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5938 │ │ │ │ ldr r2, [pc, #1640] @ 3b6668 │ │ │ │ @@ -374771,24 +374771,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #1664] @ 3b66dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b66e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b58bc │ │ │ │ ldr r3, [pc, #1628] @ 3b66e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5ad0 │ │ │ │ @@ -374806,22 +374806,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 3b66e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5ad0 │ │ │ │ add r0, r4, #1168 @ 0x490 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ strb r6, [r4, #1178] @ 0x49a │ │ │ │ add r0, r0, #11 │ │ │ │ bl 24a85c │ │ │ │ @@ -374847,24 +374847,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #1376] @ 3b66ec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b66f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b58e0 │ │ │ │ ldr r3, [pc, #1200] @ 3b6668 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ b 3b6130 │ │ │ │ ldr r3, [pc, #1328] @ 3b66f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -374889,22 +374889,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b66fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5d8c │ │ │ │ ldr r1, [pc, #1196] @ 3b6700 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b5e00 │ │ │ │ ldr r1, [pc, #1028] @ 3b666c │ │ │ │ @@ -374921,24 +374921,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1080] @ 3b6704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5e00 │ │ │ │ ldr r3, [pc, #1064] @ 3b6708 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5e40 │ │ │ │ @@ -374955,22 +374955,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3b670c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5e40 │ │ │ │ ldr r2, [pc, #944] @ 3b6710 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5e24 │ │ │ │ @@ -374987,22 +374987,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3b6714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5e24 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #644] @ 3b6668 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375020,51 +375020,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [pc, #728] @ 3b6718 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3b671c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5de8 │ │ │ │ ldr r1, [pc, #692] @ 3b6720 │ │ │ │ ldr r0, [pc, #692] @ 3b6724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b58bc │ │ │ │ ldr r0, [pc, #672] @ 3b6728 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b58bc │ │ │ │ ldr r1, [pc, #652] @ 3b672c │ │ │ │ ldr r0, [pc, #652] @ 3b6730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b58e0 │ │ │ │ ldr r1, [pc, #632] @ 3b6734 │ │ │ │ ldr r0, [pc, #632] @ 3b6738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b58bc │ │ │ │ ldr r3, [pc, #484] @ 3b66bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b5ef0 │ │ │ │ @@ -375087,155 +375087,155 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b6740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b591c │ │ │ │ ldr r0, [pc, #472] @ 3b6744 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5ad0 │ │ │ │ ldr r1, [pc, #456] @ 3b6748 │ │ │ │ ldr r0, [pc, #456] @ 3b674c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b58bc │ │ │ │ ldr r0, [pc, #436] @ 3b6750 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5e40 │ │ │ │ ldr r0, [pc, #416] @ 3b6754 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5e24 │ │ │ │ ldr r0, [pc, #396] @ 3b6758 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5de8 │ │ │ │ ldr r1, [pc, #376] @ 3b675c │ │ │ │ ldr r0, [pc, #376] @ 3b6760 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5de8 │ │ │ │ ldr r0, [pc, #356] @ 3b6764 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5d8c │ │ │ │ ldr r0, [pc, #340] @ 3b6768 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5e00 │ │ │ │ ldr r0, [pc, #320] @ 3b676c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b591c │ │ │ │ ldr r0, [pc, #304] @ 3b6770 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b5b0c │ │ │ │ - rsbseq ip, r7, r4, lsl #18 │ │ │ │ + rsbseq ip, r7, r4, lsl r9 │ │ │ │ addeq r5, pc, r8, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, r4, ip, asr #9 │ │ │ │ - rsbeq r4, r4, r4, ror #9 │ │ │ │ + ldrdeq r4, [r4], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r4, [r4], #-68 @ 0xffffffbc @ │ │ │ │ addeq r5, pc, r0, ror r3 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, asr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r4, r0, ror #20 │ │ │ │ - rsbeq r5, r4, r4, asr #17 │ │ │ │ + rsbeq r5, r4, r0, ror sl │ │ │ │ + ldrdeq r5, [r4], #-132 @ 0xffffff7c @ │ │ │ │ addeq r5, r1, ip, ror #26 │ │ │ │ ldrdeq r5, [pc], r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, r4, r8, ror #15 │ │ │ │ - rsbeq r5, r4, r4, lsl r7 │ │ │ │ - ldrdeq r5, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq ip, r7, r4, ror #9 │ │ │ │ - andeq r2, r0, r4, lsr #21 │ │ │ │ + strdeq r5, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r5, r4, r4, lsr #14 │ │ │ │ rsbeq r5, r4, r4, ror #13 │ │ │ │ + ldrsheq ip, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + andeq r2, r0, r4, lsr #21 │ │ │ │ + strdeq r5, [r4], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ - @ instruction: 0x0064559c │ │ │ │ - @ instruction: 0x00645798 │ │ │ │ - rsbeq r5, r4, r0, lsr #8 │ │ │ │ + rsbeq r5, r4, ip, lsr #11 │ │ │ │ + rsbeq r5, r4, r8, lsr #15 │ │ │ │ + rsbeq r5, r4, r0, lsr r4 │ │ │ │ addeq r5, r1, r0, asr #17 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq r5, r4, ip, lsl #11 │ │ │ │ + @ instruction: 0x0064559c │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r5, r4, r8, ror #14 │ │ │ │ + rsbeq r5, r4, r8, ror r7 │ │ │ │ @ instruction: 0x008f4bb0 │ │ │ │ - rsbeq r5, r4, r8, lsl r2 │ │ │ │ - rsbeq r5, r4, r8, lsr r2 │ │ │ │ + rsbeq r5, r4, r8, lsr #4 │ │ │ │ + rsbeq r5, r4, r8, asr #4 │ │ │ │ addeq r4, pc, r0, ror fp @ │ │ │ │ - rsbeq r5, r4, r0, ror #4 │ │ │ │ - ldrdeq r5, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r5, r4, ip, asr r3 │ │ │ │ - rsbeq r5, r4, r4, lsl #2 │ │ │ │ + rsbeq r5, r4, r0, ror r2 │ │ │ │ + rsbeq r5, r4, ip, ror #5 │ │ │ │ + rsbeq r5, r4, ip, ror #6 │ │ │ │ + rsbeq r5, r4, r4, lsl r1 │ │ │ │ andeq r2, r0, r0, lsr #10 │ │ │ │ - strheq r5, [r4], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r5, r4, ip, ror r4 │ │ │ │ - ldrdeq r4, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r5, r4, r4, asr #13 │ │ │ │ + rsbeq r5, r4, ip, lsl #9 │ │ │ │ + rsbeq r4, r4, r4, ror #31 │ │ │ │ andeq r2, r0, r8, lsl #10 │ │ │ │ addeq r5, r1, r8, asr r4 │ │ │ │ - strdeq r5, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r5, r4, r4, lsl #8 │ │ │ │ andeq r4, r0, ip, asr #28 │ │ │ │ - rsbeq r5, r4, r4, asr #5 │ │ │ │ + ldrdeq r5, [r4], #-36 @ 0xffffffdc @ │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ - @ instruction: 0x00645098 │ │ │ │ + rsbeq r5, r4, r8, lsr #1 │ │ │ │ @ instruction: 0x000041b4 │ │ │ │ - rsbeq r5, r4, r8, lsr r1 │ │ │ │ - rsbeq r5, r4, r0, asr r2 │ │ │ │ - rsbeq r4, r4, r0, lsr #26 │ │ │ │ - @ instruction: 0x00644e90 │ │ │ │ - rsbeq r4, r4, r4, asr sp │ │ │ │ - rsbeq r4, r4, ip, ror #29 │ │ │ │ - rsbeq r5, r4, r8, ror #2 │ │ │ │ - rsbeq r4, r4, r0, lsr #26 │ │ │ │ + rsbeq r5, r4, r8, asr #2 │ │ │ │ + rsbeq r5, r4, r0, ror #4 │ │ │ │ + rsbeq r4, r4, r0, lsr sp │ │ │ │ + rsbeq r4, r4, r0, lsr #29 │ │ │ │ + rsbeq r4, r4, r4, ror #26 │ │ │ │ strdeq r4, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r4, r4, r4, lsl #26 │ │ │ │ + rsbeq r5, r4, r8, ror r1 │ │ │ │ + rsbeq r4, r4, r0, lsr sp │ │ │ │ + rsbeq r4, r4, ip, lsl #30 │ │ │ │ + rsbeq r4, r4, r4, lsl sp │ │ │ │ andeq r2, r0, r4, lsr r1 │ │ │ │ - ldrdeq r5, [r4], #-20 @ 0xffffffec @ │ │ │ │ - @ instruction: 0x00645294 │ │ │ │ - rsbeq r4, r4, r8, asr pc │ │ │ │ - rsbeq r4, r4, r0, asr #24 │ │ │ │ - rsbeq r4, r4, r4, lsl #29 │ │ │ │ - @ instruction: 0x00644f98 │ │ │ │ - rsbeq r5, r4, ip, lsr #2 │ │ │ │ - rsbeq r5, r4, ip, lsr #1 │ │ │ │ - ldrdeq r4, [r4], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, r4, r8, rrx │ │ │ │ - strheq r4, [r4], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, r4, r4, asr #2 │ │ │ │ - rsbeq r4, r4, ip, asr lr │ │ │ │ + rsbeq r5, r4, r4, ror #3 │ │ │ │ + rsbeq r5, r4, r4, lsr #5 │ │ │ │ + rsbeq r4, r4, r8, ror #30 │ │ │ │ + rsbeq r4, r4, r0, asr ip │ │ │ │ + @ instruction: 0x00644e94 │ │ │ │ + rsbeq r4, r4, r8, lsr #31 │ │ │ │ + rsbeq r5, r4, ip, lsr r1 │ │ │ │ + strheq r5, [r4], #-12 @ │ │ │ │ + rsbeq r4, r4, ip, ror #23 │ │ │ │ + rsbeq r5, r4, r8, ror r0 │ │ │ │ + rsbeq r4, r4, ip, asr #31 │ │ │ │ + rsbeq r5, r4, r4, asr r1 │ │ │ │ + rsbeq r4, r4, ip, ror #28 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 3b67c0 │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3b67ac │ │ │ │ @@ -375261,49 +375261,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b6810 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r5, r1, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3b6878 │ │ │ │ ldr r2, [pc, #76] @ 3b687c │ │ │ │ ldr r1, [pc, #76] @ 3b6880 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r7, r4, lsr #21 │ │ │ │ - rsbeq r5, r4, r4, asr #2 │ │ │ │ - rsbeq r5, r4, r8, asr r1 │ │ │ │ + ldrheq fp, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r5, r4, r4, asr r1 │ │ │ │ + rsbeq r5, r4, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 3b69cc │ │ │ │ @@ -375324,15 +375324,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3b68e4 │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98d538 │ │ │ │ + bl 98d540 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 3b68e0 │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 248ce4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -375342,15 +375342,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 707498 │ │ │ │ + bl 7074a0 │ │ │ │ cmp r6, #0 │ │ │ │ ble 3b69bc │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -375367,37 +375367,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e3b4 │ │ │ │ + bl 70e3bc │ │ │ │ cmp r6, r9 │ │ │ │ bne 3b695c │ │ │ │ - bl 70b840 │ │ │ │ + bl 70b848 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 3b68d8 │ │ │ │ - bl 70b840 │ │ │ │ + bl 70b848 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3b6908 │ │ │ │ ldr r3, [pc, #28] @ 3b69f0 │ │ │ │ ldr r1, [pc, #28] @ 3b69f4 │ │ │ │ ldr r0, [pc, #28] @ 3b69f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b69fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, lsl #18 │ │ │ │ - @ instruction: 0x00644f9c │ │ │ │ - rsbeq r4, r4, r4, asr #31 │ │ │ │ + rsbseq fp, r7, r0, lsl r9 │ │ │ │ + rsbeq r4, r4, ip, lsr #31 │ │ │ │ + ldrdeq r4, [r4], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 3b6a94 │ │ │ │ cmp r2, #12 │ │ │ │ beq 3b6a48 │ │ │ │ @@ -375427,15 +375427,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98d5bc │ │ │ │ + b 98d5c4 │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -375477,17 +375477,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6b60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b6b64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077b798 │ │ │ │ - rsbeq r4, r4, r4, lsr lr │ │ │ │ - rsbeq r4, r4, ip, ror lr │ │ │ │ + rsbseq fp, r7, r8, lsr #15 │ │ │ │ + rsbeq r4, r4, r4, asr #28 │ │ │ │ + rsbeq r4, r4, ip, lsl #29 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 3b6c84 │ │ │ │ @@ -375506,15 +375506,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8acd38 │ │ │ │ + bl 8acd40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b6bec │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b6c30 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b6bc0 │ │ │ │ @@ -375527,20 +375527,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 3b6c94 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 3b6c98 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3b6c44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ad104 │ │ │ │ + bl 8ad10c │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 3b6c9c │ │ │ │ ldr r3, [pc, #56] @ 3b6c88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -375554,17 +375554,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq r3, pc, r0, pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, r4, r4, ror #27 │ │ │ │ - rsbseq fp, r7, ip, asr #13 │ │ │ │ - rsbeq r4, r4, r8, ror #26 │ │ │ │ + strdeq r4, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + ldrsbeq fp, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, r4, r8, ror sp │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ addeq r3, pc, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3b6d8c │ │ │ │ @@ -375574,25 +375574,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b6d90 │ │ │ │ ldr r1, [pc, #196] @ 3b6d94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 3b6d98 │ │ │ │ ldr r1, [pc, #176] @ 3b6d9c │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #144] @ 3b6da0 │ │ │ │ ldr r2, [pc, #144] @ 3b6da4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 3b6da8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -375603,40 +375603,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 3b6db4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r7, r0, lsr #12 │ │ │ │ - rsbeq r1, r2, r8, ror #14 │ │ │ │ - strdeq lr, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sp, r2, r8, asr pc │ │ │ │ - rsbeq r7, r2, r0, lsl #7 │ │ │ │ + rsbseq fp, r7, r0, lsr r6 │ │ │ │ + rsbeq r1, r2, r8, ror r7 │ │ │ │ + rsbeq lr, fp, r0, lsl #26 │ │ │ │ + rsbeq sp, r2, r8, ror #30 │ │ │ │ + @ instruction: 0x00627390 │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, r4, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r0, ip │ │ │ │ - @ instruction: 0x00644c98 │ │ │ │ + rsbeq r4, r4, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6e0c │ │ │ │ @@ -375644,22 +375644,22 @@ │ │ │ │ bne 3b6dec │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 3b6e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 24b908 │ │ │ │ - rsbeq r4, r4, r0, asr #24 │ │ │ │ + rsbeq r4, r4, r0, asr ip │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b6e38 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -375674,17 +375674,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6e74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r4, lsl #9 │ │ │ │ - rsbeq r4, r4, r4, lsr #22 │ │ │ │ - strdeq r4, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x0077b494 │ │ │ │ + rsbeq r4, r4, r4, lsr fp │ │ │ │ + rsbeq r4, r4, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3b6f30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375692,50 +375692,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3b6f34 │ │ │ │ ldr r1, [pc, #144] @ 3b6f38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #124] @ 3b6f3c │ │ │ │ ldr r1, [pc, #124] @ 3b6f40 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #92] @ 3b6f44 │ │ │ │ ldr r1, [pc, #92] @ 3b6f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #68] @ 3b6f4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r7, r8, asr #8 │ │ │ │ - @ instruction: 0x00621590 │ │ │ │ - rsbeq lr, fp, r8, lsl fp │ │ │ │ - rsbeq sp, r2, r0, lsl #27 │ │ │ │ - rsbeq r7, r2, r8, lsr #3 │ │ │ │ + rsbseq fp, r7, r8, asr r4 │ │ │ │ + rsbeq r1, r2, r0, lsr #11 │ │ │ │ + rsbeq lr, fp, r8, lsr #22 │ │ │ │ + @ instruction: 0x0062dd90 │ │ │ │ + strheq r7, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ addeq r7, sp, r4, lsl r5 │ │ │ │ addeq r4, r1, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375746,51 +375746,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3b7010 │ │ │ │ ldr r1, [pc, #148] @ 3b7014 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #128] @ 3b7018 │ │ │ │ ldr r1, [pc, #128] @ 3b701c │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #96] @ 3b7020 │ │ │ │ ldr r3, [pc, #96] @ 3b7024 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #68] @ 3b7028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r7, r0, ror r3 │ │ │ │ - strheq r1, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, fp, r0, asr #20 │ │ │ │ - rsbeq sp, r2, r8, lsr #25 │ │ │ │ - ldrdeq r7, [r2], #-0 @ │ │ │ │ + rsbseq fp, r7, r0, lsl #7 │ │ │ │ + rsbeq r1, r2, r8, asr #9 │ │ │ │ + rsbeq lr, fp, r0, asr sl │ │ │ │ + strheq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r7, r2, r0, ror #1 │ │ │ │ addeq r7, sp, r0, asr #8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ addeq r4, r1, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375810,15 +375810,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -375831,15 +375831,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745b24 │ │ │ │ + bl 745b2c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 3b715c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b7150 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -375860,46 +375860,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 745b58 │ │ │ │ + bl 745b60 │ │ │ │ b 3b70f8 │ │ │ │ ldr ip, [pc, #96] @ 3b71c4 │ │ │ │ ldr r1, [pc, #96] @ 3b71c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3b710c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 3b71cc │ │ │ │ ldr r0, [pc, #60] @ 3b71d0 │ │ │ │ ldr r2, [pc, #60] @ 3b71d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq r3, pc, ip, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq fp, r7, ip, ror r2 │ │ │ │ - rsbeq r6, r2, ip, ror #31 │ │ │ │ - rsbeq sp, r2, r8, asr #23 │ │ │ │ + rsbseq fp, r7, ip, lsl #5 │ │ │ │ + strdeq r6, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq sp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ addeq r3, pc, r0, ror #20 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ addeq r3, pc, r0, lsl #20 │ │ │ │ - rsbeq r4, r4, ip, lsr r9 │ │ │ │ - rsbeq r4, r4, r4, lsl r8 │ │ │ │ - rsbeq r4, r4, r8, ror #15 │ │ │ │ - rsbeq r4, r4, r8, ror #17 │ │ │ │ + rsbeq r4, r4, ip, asr #18 │ │ │ │ + rsbeq r4, r4, r4, lsr #16 │ │ │ │ + strdeq r4, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r4, [r4], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 3b72b8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -375910,15 +375910,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 3b7298 │ │ │ │ mov r5, r0 │ │ │ │ b 3b7248 │ │ │ │ @@ -375932,15 +375932,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 439da8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b723c │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98d7d8 │ │ │ │ + bl 98d7e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b723c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 439d30 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -375949,17 +375949,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq fp, [r7], #-12 @ │ │ │ │ - rsbeq r4, r4, r0, ror r7 │ │ │ │ - strheq r4, [r4], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq fp, r7, ip, ror #1 │ │ │ │ + rsbeq r4, r4, r0, lsl #15 │ │ │ │ + rsbeq r4, r4, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 3b73a8 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 3b73ac │ │ │ │ @@ -375969,24 +375969,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98d7d8 │ │ │ │ + bl 98d7e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b734c │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 3b736c │ │ │ │ @@ -376009,17 +376009,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43a064 │ │ │ │ - ldrsheq sl, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r4, r4, r8, lsl #13 │ │ │ │ - rsbeq r4, r4, ip, asr #15 │ │ │ │ + rsbseq fp, r7, r4 │ │ │ │ + @ instruction: 0x00644698 │ │ │ │ + ldrdeq r4, [r4], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 3b74c0 │ │ │ │ ldr r7, [pc, #244] @ 3b74c4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -376028,15 +376028,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #204] @ 3b74cc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -376049,15 +376049,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b74a8 │ │ │ │ ldr r3, [pc, #144] @ 3b74d0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745b70 │ │ │ │ + bl 745b78 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b747c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376066,35 +376066,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 3b74d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 999340 │ │ │ │ + b 999348 │ │ │ │ ldr r0, [pc, #64] @ 3b74d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 999340 │ │ │ │ + b 999348 │ │ │ │ ldr r0, [pc, #44] @ 3b74dc │ │ │ │ ldr r2, [pc, #44] @ 3b74e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, lsl #30 │ │ │ │ - @ instruction: 0x0064459c │ │ │ │ - rsbeq r4, r4, r0, ror #13 │ │ │ │ + rsbseq sl, r7, r8, lsl pc │ │ │ │ + rsbeq r4, r4, ip, lsr #11 │ │ │ │ + strdeq r4, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ addeq r3, pc, r8, lsl r7 @ │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - rsbeq r4, r4, r8, lsl #13 │ │ │ │ - rsbeq r4, r4, ip, lsr r6 │ │ │ │ + @ instruction: 0x00644698 │ │ │ │ rsbeq r4, r4, ip, asr #12 │ │ │ │ + rsbeq r4, r4, ip, asr r6 │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3b75f4 │ │ │ │ ldr r2, [pc, #248] @ 3b75f8 │ │ │ │ @@ -376103,15 +376103,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #212] @ 3b7600 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b75d4 │ │ │ │ mov r7, r0 │ │ │ │ bl 43b3d0 │ │ │ │ @@ -376127,15 +376127,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3b7604 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b758c │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 745b30 │ │ │ │ + bl 745b38 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -376156,17 +376156,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsbeq sl, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq sp, r2, r4, lsr r7 │ │ │ │ - rsbeq r6, r2, ip, asr fp │ │ │ │ + rsbseq sl, r7, r8, ror #27 │ │ │ │ + rsbeq sp, r2, r4, asr #14 │ │ │ │ + rsbeq r6, r2, ip, ror #22 │ │ │ │ addeq r3, pc, ip, ror #11 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -376181,15 +376181,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 3b7760 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -376209,25 +376209,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 745b34 │ │ │ │ + bl 745b3c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b7704 │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 745b58 │ │ │ │ + bl 745b60 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 745b68 │ │ │ │ + bl 745b70 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -376235,30 +376235,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3b7768 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ mvn r0, #21 │ │ │ │ b 3b7704 │ │ │ │ ldr r0, [pc, #40] @ 3b776c │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, ip, lsr #25 │ │ │ │ - rsbeq r4, r4, r0, asr #6 │ │ │ │ - rsbeq r4, r4, r0, lsl #9 │ │ │ │ + ldrheq sl, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r4, r4, r0, asr r3 │ │ │ │ + @ instruction: 0x00644490 │ │ │ │ addeq r3, pc, ip, lsr #9 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - rsbeq r4, r4, r8, lsr #7 │ │ │ │ - rsbeq r4, r4, r8, ror #7 │ │ │ │ + strheq r4, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + strdeq r4, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3b7900 │ │ │ │ ldr r2, [pc, #376] @ 3b7904 │ │ │ │ ldr r1, [pc, #376] @ 3b7908 │ │ │ │ @@ -376266,20 +376266,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 57317c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70eb54 │ │ │ │ + bl 70eb5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7814 │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b789c │ │ │ │ ldr r1, [pc, #300] @ 3b790c │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -376288,15 +376288,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 3b7910 │ │ │ │ ldr r1, [pc, #284] @ 3b7914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e22c │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7828 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376327,45 +376327,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 439fa8 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248ce4 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 7080f4 │ │ │ │ + bl 7080fc │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a508 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b78e0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70d91c │ │ │ │ + bl 70d924 │ │ │ │ bl 249758 │ │ │ │ b 3b77d8 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249080 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3b7918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 3b78d0 │ │ │ │ - rsbseq sl, r7, ip, asr #22 │ │ │ │ - rsbeq r4, r4, r4, ror #3 │ │ │ │ - rsbeq r4, r4, r8, lsr #6 │ │ │ │ - ldrsheq sl, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r0, r2, r0, asr #24 │ │ │ │ - rsbeq lr, fp, ip, asr #3 │ │ │ │ - rsbeq r4, r4, r8, asr #4 │ │ │ │ + rsbseq sl, r7, ip, asr fp │ │ │ │ + strdeq r4, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, r4, r8, lsr r3 │ │ │ │ + rsbseq sl, r7, r8, lsl #22 │ │ │ │ + rsbeq r0, r2, r0, asr ip │ │ │ │ + ldrdeq lr, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, r4, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 3b7ea4 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -376405,15 +376405,15 @@ │ │ │ │ bcs 3b7bbc │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98d518 │ │ │ │ + bl 98d520 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 248de0 │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -376470,15 +376470,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 3b7ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #992] @ 3b7ec8 │ │ │ │ ldr r3, [pc, #956] @ 3b7ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376501,15 +376501,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e184 │ │ │ │ + bl 70e18c │ │ │ │ b 3b7a08 │ │ │ │ ldr r2, [pc, #868] @ 3b7ecc │ │ │ │ ldr r3, [pc, #828] @ 3b7ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -376525,26 +376525,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9986d8 │ │ │ │ + b 9986e0 │ │ │ │ ldr r1, [pc, #792] @ 3b7edc │ │ │ │ ldr r3, [pc, #792] @ 3b7ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 3b7ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 3b7ee8 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #764] @ 3b7eec │ │ │ │ ldr r3, [pc, #692] @ 3b7ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376565,15 +376565,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 3b7ef8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 3b7efc │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r0, fp │ │ │ │ bl 249758 │ │ │ │ b 3b7a08 │ │ │ │ ldr r3, [pc, #656] @ 3b7f00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -376591,15 +376591,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3b7f0c │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 3b7d3c │ │ │ │ bl 43a038 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -376608,30 +376608,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b702c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b7e48 │ │ │ │ mov r0, r8 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 3b79fc │ │ │ │ ldr r3, [pc, #508] @ 3b7f10 │ │ │ │ ldr r2, [pc, #508] @ 3b7f14 │ │ │ │ ldr r1, [pc, #508] @ 3b7f18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98d5ac │ │ │ │ + bl 98d5b4 │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3b7e80 │ │ │ │ ldr r3, [pc, #444] @ 3b7f1c │ │ │ │ ldr r2, [pc, #444] @ 3b7f20 │ │ │ │ @@ -376639,23 +376639,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [pc, #412] @ 3b7f28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9ae010 │ │ │ │ + bl 9ae018 │ │ │ │ b 3b79fc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a988 <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b7e04 │ │ │ │ mov r2, #2 │ │ │ │ @@ -376668,15 +376668,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7079f8 │ │ │ │ + bl 707a00 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3b7a08 │ │ │ │ bl 24932c <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 3b7f30 │ │ │ │ ldr r3, [pc, #288] @ 3b7f34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376685,15 +376685,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 3b7f3c │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 99877c │ │ │ │ + bl 998784 │ │ │ │ mov r0, fp │ │ │ │ bl 249758 │ │ │ │ b 3b7a08 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 439da8 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -376701,15 +376701,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 3b7f40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 745b68 │ │ │ │ + bl 745b70 │ │ │ │ b 3b79fc │ │ │ │ ldr r3, [pc, #188] @ 3b7f44 │ │ │ │ ldr r1, [pc, #188] @ 3b7f48 │ │ │ │ ldr r0, [pc, #188] @ 3b7f4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -376717,52 +376717,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ ldrdeq r3, [pc], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, pc, ip, lsr #3 │ │ │ │ addeq r3, pc, r4, lsl #2 │ │ │ │ addeq r3, pc, r8, lsr #1 │ │ │ │ - rsbeq r4, r4, ip, lsr #1 │ │ │ │ - rsbseq sl, r7, r8, lsl r8 │ │ │ │ - rsbeq r3, r4, r8, lsr #29 │ │ │ │ + strheq r4, [r4], #-12 @ │ │ │ │ + rsbseq sl, r7, r8, lsr #16 │ │ │ │ + strheq r3, [r4], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ addeq r3, pc, ip, lsr #32 │ │ │ │ addeq r2, pc, ip, lsr #31 │ │ │ │ - rsbseq sl, r7, r8, asr #14 │ │ │ │ - @ instruction: 0x0064409c │ │ │ │ - rsbeq r3, r4, r4, ror #27 │ │ │ │ - rsbeq r4, r4, r8, lsr r0 │ │ │ │ - rsbseq sl, r7, r8, lsl #14 │ │ │ │ - @ instruction: 0x00643d9c │ │ │ │ + rsbseq sl, r7, r8, asr r7 │ │ │ │ + rsbeq r4, r4, ip, lsr #1 │ │ │ │ + strdeq r3, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r4, r4, r8, asr #32 │ │ │ │ + rsbseq sl, r7, r8, lsl r7 │ │ │ │ + rsbeq r3, r4, ip, lsr #27 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addeq r2, pc, r4, lsr #30 │ │ │ │ - rsbeq r3, r4, ip, asr #30 │ │ │ │ - @ instruction: 0x0077a694 │ │ │ │ - rsbeq r3, r4, r8, lsr #26 │ │ │ │ + rsbeq r3, r4, ip, asr pc │ │ │ │ + rsbseq sl, r7, r4, lsr #13 │ │ │ │ + rsbeq r3, r4, r8, lsr sp │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, r4, asr r7 │ │ │ │ - rsbseq sl, r7, r0, asr #12 │ │ │ │ - @ instruction: 0x0062cf98 │ │ │ │ - strheq r6, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq sl, r7, r0, asr #11 │ │ │ │ - rsbeq ip, r2, r0, lsr #30 │ │ │ │ - rsbeq r6, r2, r8, asr #6 │ │ │ │ - rsbseq sl, r7, r4, ror r5 │ │ │ │ - ldrdeq ip, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - strdeq r6, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq sl, r7, r0, asr r6 │ │ │ │ + rsbeq ip, r2, r8, lsr #31 │ │ │ │ + rsbeq r6, r2, ip, asr #7 │ │ │ │ + ldrsbeq sl, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r2, r0, lsr pc │ │ │ │ + rsbeq r6, r2, r8, asr r3 │ │ │ │ + rsbseq sl, r7, r4, lsl #11 │ │ │ │ + rsbeq ip, r2, r4, ror #29 │ │ │ │ + rsbeq r6, r2, ip, lsl #6 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - rsbeq r3, r4, r8, lsl lr │ │ │ │ - rsbeq r3, r4, r4, lsr #27 │ │ │ │ - ldrheq sl, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r3, r4, r4, asr fp │ │ │ │ + rsbeq r3, r4, r8, lsr #28 │ │ │ │ + strheq r3, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, r7, ip, asr #9 │ │ │ │ + rsbeq r3, r4, r4, ror #22 │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - rsbseq sl, r7, ip, asr #8 │ │ │ │ - rsbeq r3, r4, ip, ror #21 │ │ │ │ - rsbeq r3, r4, ip, ror #23 │ │ │ │ + rsbseq sl, r7, ip, asr r4 │ │ │ │ + strdeq r3, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq r3, [r4], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 3b8078 │ │ │ │ ldr r3, [pc, #268] @ 3b807c │ │ │ │ @@ -376805,44 +376805,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8ad104 │ │ │ │ + bl 8ad10c │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 3b791c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7fc4 │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ b 3b7fc4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3b8084 │ │ │ │ ldr r1, [pc, #40] @ 3b8088 │ │ │ │ ldr r0, [pc, #40] @ 3b808c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3b8090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq r2, pc, r8, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, pc, r8, asr #22 │ │ │ │ - rsbseq sl, r7, r8, ror r2 │ │ │ │ - rsbeq r3, r4, r4, lsl r9 │ │ │ │ - ldrdeq r3, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq sl, r7, r8, lsl #5 │ │ │ │ + rsbeq r3, r4, r4, lsr #18 │ │ │ │ + rsbeq r3, r4, r4, ror #23 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 3b80b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -376860,15 +376860,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b8128 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -376881,17 +376881,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r4, lsl #4 │ │ │ │ - rsbeq ip, r2, r0, ror #22 │ │ │ │ - rsbeq r5, r2, r8, lsl #31 │ │ │ │ + rsbseq sl, r7, r4, lsl r2 │ │ │ │ + rsbeq ip, r2, r0, ror fp │ │ │ │ + @ instruction: 0x00625f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1492] @ 3b8740 │ │ │ │ ldr ip, [pc, #1492] @ 3b8744 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376918,15 +376918,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b8200 │ │ │ │ tst r3, #2 │ │ │ │ @@ -376944,15 +376944,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 43feb0 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -376976,15 +376976,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1192] @ 3b8770 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 5730f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b83dc │ │ │ │ ldr r5, [pc, #1168] @ 3b8774 │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -376993,34 +376993,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1152] @ 3b8778 │ │ │ │ ldr r1, [pc, #1152] @ 3b877c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e1c0 │ │ │ │ ldr r2, [pc, #1116] @ 3b8780 │ │ │ │ ldr r1, [pc, #1116] @ 3b8784 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 43feb0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #1064] @ 3b8788 │ │ │ │ ldr r3, [pc, #992] @ 3b8744 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377045,23 +377045,23 @@ │ │ │ │ ldr ip, [pc, #968] @ 3b878c │ │ │ │ ldr r2, [pc, #968] @ 3b8790 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 3b8358 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ad47c │ │ │ │ + bl 8ad484 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b871c │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b6ab0 │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -377085,15 +377085,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3b85a8 │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b84a0 │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -377105,15 +377105,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 248b88 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 3b8284 │ │ │ │ @@ -377125,27 +377125,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r3, r5 │ │ │ │ bl 43ac84 │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3b86d4 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 3b8284 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 43b024 │ │ │ │ @@ -377159,18 +377159,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b6b68 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b85b4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 3b847c │ │ │ │ mov r0, r5 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 3b83dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3b8674 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -377195,59 +377195,59 @@ │ │ │ │ bl 3b6b68 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b85d4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ b 3b847c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 3b87b4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 3b87b8 │ │ │ │ ldr r1, [pc, #356] @ 3b87bc │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 3b87c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3b847c │ │ │ │ ldr r3, [pc, #328] @ 3b87c4 │ │ │ │ ldr r2, [pc, #328] @ 3b87c8 │ │ │ │ ldr r1, [pc, #328] @ 3b87cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 3b87d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3b847c │ │ │ │ ldr r3, [pc, #296] @ 3b87d4 │ │ │ │ ldr ip, [pc, #296] @ 3b87d8 │ │ │ │ ldr r1, [pc, #296] @ 3b87dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3b83dc │ │ │ │ ldr r1, [pc, #260] @ 3b87e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998098 │ │ │ │ + bl 9980a0 │ │ │ │ b 3b83dc │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b847c │ │ │ │ ldr r3, [pc, #232] @ 3b87e4 │ │ │ │ ldr r1, [pc, #232] @ 3b87e8 │ │ │ │ ldr r0, [pc, #232] @ 3b87ec │ │ │ │ @@ -377267,58 +377267,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq r2, pc, r8, lsr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, pc, r4, lsl #19 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq sl, r7, r4, lsr #2 │ │ │ │ - rsbeq r3, r4, r0, asr #15 │ │ │ │ - strdeq r3, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq sl, r7, r4, lsr r1 │ │ │ │ + ldrdeq r3, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r3, r4, r8, lsl #18 │ │ │ │ addeq r3, r1, r4, ror #11 │ │ │ │ - rsbeq r3, r4, r4, lsl #21 │ │ │ │ - rsbseq sl, r7, ip, lsr #32 │ │ │ │ - rsbeq r3, r4, r4, ror #21 │ │ │ │ - rsbeq r3, r4, r8, asr #13 │ │ │ │ + @ instruction: 0x00643a94 │ │ │ │ + rsbseq sl, r7, ip, lsr r0 │ │ │ │ + strdeq r3, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r3, [r4], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - ldrsheq r9, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r0, r2, ip, lsr r1 │ │ │ │ - rsbeq sp, fp, r4, asr #13 │ │ │ │ - rsbeq ip, r2, r0, lsr #18 │ │ │ │ - rsbeq r5, r2, r8, asr #26 │ │ │ │ + rsbseq sl, r7, r4 │ │ │ │ + rsbeq r0, r2, ip, asr #2 │ │ │ │ + ldrdeq sp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, r2, r0, lsr r9 │ │ │ │ + rsbeq r5, r2, r8, asr sp │ │ │ │ @ instruction: 0x008f27b4 │ │ │ │ - strheq r3, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, r4, ip, asr #17 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - rsbseq r9, r7, r8, ror lr │ │ │ │ - rsbeq r3, r4, r0, lsl #17 │ │ │ │ - rsbeq r3, r4, ip, lsl #10 │ │ │ │ + rsbseq r9, r7, r8, lsl #29 │ │ │ │ + @ instruction: 0x00643890 │ │ │ │ + rsbeq r3, r4, ip, lsl r5 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq r9, r7, r4, ror #27 │ │ │ │ - rsbeq ip, r2, ip, asr #14 │ │ │ │ - rsbeq r5, r2, r4, ror fp │ │ │ │ - rsbeq r3, r4, r0, ror r6 │ │ │ │ - rsbseq r9, r7, r4, lsl #25 │ │ │ │ - rsbeq r3, r4, ip, lsl r3 │ │ │ │ - andeq r0, r0, r3, lsl #5 │ │ │ │ - rsbseq r9, r7, r4, asr ip │ │ │ │ + ldrsheq r9, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, r2, ip, asr r7 │ │ │ │ + rsbeq r5, r2, r4, lsl #23 │ │ │ │ rsbeq r3, r4, r0, lsl #13 │ │ │ │ - rsbeq r3, r4, r8, ror #5 │ │ │ │ + @ instruction: 0x00779c94 │ │ │ │ + rsbeq r3, r4, ip, lsr #6 │ │ │ │ + andeq r0, r0, r3, lsl #5 │ │ │ │ + rsbseq r9, r7, r4, ror #24 │ │ │ │ + @ instruction: 0x00643690 │ │ │ │ + strdeq r3, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r9, r7, r4, lsr #24 │ │ │ │ - rsbeq r3, r4, r0, lsl #13 │ │ │ │ - rsbeq r3, r4, r4, asr #5 │ │ │ │ - rsbeq r3, r4, r8, lsl #13 │ │ │ │ - ldrsbeq r9, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r3, r4, r4, ror r2 │ │ │ │ - rsbeq r3, r4, r4, lsl r6 │ │ │ │ + rsbseq r9, r7, r4, lsr ip │ │ │ │ + @ instruction: 0x00643690 │ │ │ │ + ldrdeq r3, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00643698 │ │ │ │ + rsbseq r9, r7, r8, ror #23 │ │ │ │ + rsbeq r3, r4, r4, lsl #5 │ │ │ │ + rsbeq r3, r4, r4, lsr #12 │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - ldrheq r9, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r3, r4, r0, asr r2 │ │ │ │ - rsbeq r3, r4, r0, lsl #11 │ │ │ │ + rsbseq r9, r7, r0, asr #23 │ │ │ │ + rsbeq r3, r4, r0, ror #4 │ │ │ │ + @ instruction: 0x00643590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 3b88b0 │ │ │ │ ldr r6, [pc, #152] @ 3b88b4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -377328,45 +377328,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8870 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b8154 │ │ │ │ ldr ip, [pc, #68] @ 3b88bc │ │ │ │ ldr r2, [pc, #68] @ 3b88c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r7, r0, asr #21 │ │ │ │ - rsbeq r3, r4, r0, asr r1 │ │ │ │ - @ instruction: 0x00643294 │ │ │ │ - rsbeq r3, r4, ip, asr r5 │ │ │ │ + ldrsbeq r9, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r3, r4, r0, ror #2 │ │ │ │ + rsbeq r3, r4, r4, lsr #5 │ │ │ │ + rsbeq r3, r4, ip, ror #10 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 3b89c4 │ │ │ │ ldr r6, [pc, #232] @ 3b89c8 │ │ │ │ @@ -377377,67 +377377,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8984 │ │ │ │ bl 5579f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b893c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b8154 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 7581dc │ │ │ │ + bl 7581e4 │ │ │ │ ldr ip, [pc, #132] @ 3b89d0 │ │ │ │ ldr r2, [pc, #132] @ 3b89d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 3b89d8 │ │ │ │ ldr r2, [pc, #76] @ 3b89dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsheq r9, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r3, r4, ip, lsl #1 │ │ │ │ - rsbeq r3, r4, ip, asr #3 │ │ │ │ - @ instruction: 0x0062c194 │ │ │ │ + rsbseq r9, r7, ip, lsl #20 │ │ │ │ + @ instruction: 0x0064309c │ │ │ │ + ldrdeq r3, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq ip, r2, r4, lsr #3 │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r3, r4, r8, ror #8 │ │ │ │ + rsbeq r3, r4, r8, ror r4 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3b8ad4 │ │ │ │ ldr r2, [pc, #220] @ 3b8ad8 │ │ │ │ @@ -377445,15 +377445,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ bl 3b74e4 │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -377471,15 +377471,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3b8ae4 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b8a40 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -377492,19 +377492,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r9, [r7], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r2, r4, ip, ror #30 │ │ │ │ - strheq r3, [r4], #-12 @ │ │ │ │ - ldrdeq ip, [r2], #-20 @ 0xffffffec @ │ │ │ │ - strdeq r5, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r9, r7, ip, ror #17 │ │ │ │ + rsbeq r2, r4, ip, ror pc │ │ │ │ + rsbeq r3, r4, ip, asr #1 │ │ │ │ + rsbeq ip, r2, r4, ror #3 │ │ │ │ + rsbeq r5, r2, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 3b8d50 │ │ │ │ mov sl, r3 │ │ │ │ @@ -377522,15 +377522,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r9, [pc, #524] @ 3b8d64 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a038 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -377578,15 +377578,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 3b8d74 │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 3b8d14 │ │ │ │ @@ -377603,29 +377603,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 3b702c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8c58 │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 3b8bc8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8cd4 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 3b8d78 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745b30 │ │ │ │ + bl 745b38 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 3b8ca0 │ │ │ │ b 3b8bc8 │ │ │ │ ldr r2, [pc, #148] @ 3b8d7c │ │ │ │ ldr r3, [pc, #104] @ 3b8d54 │ │ │ │ @@ -377648,37 +377648,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 43b1f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8bc8 │ │ │ │ ldr r0, [pc, #72] @ 3b8d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999340 │ │ │ │ + bl 999348 │ │ │ │ b 3b8c94 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r2, pc, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r9, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r2, r4, r8, lsl #31 │ │ │ │ - rsbeq r2, r4, r4, asr #28 │ │ │ │ + rsbseq r9, r7, ip, asr #15 │ │ │ │ + @ instruction: 0x00642f98 │ │ │ │ + rsbeq r2, r4, r4, asr lr │ │ │ │ addeq r1, pc, r0, asr #31 │ │ │ │ andeq r3, r0, r4, asr r7 │ │ │ │ addeq r1, pc, r4, asr #30 │ │ │ │ - rsbeq ip, r2, ip, lsr #32 │ │ │ │ - rsbeq r5, r2, r0, asr r4 │ │ │ │ + rsbeq ip, r2, ip, lsr r0 │ │ │ │ + rsbeq r5, r2, r0, ror #8 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ addeq r1, pc, ip, lsr #28 │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffe684 │ │ │ │ @ instruction: 0xffffe8d4 │ │ │ │ - ldrdeq r3, [r4], #-0 @ │ │ │ │ + rsbeq r3, r4, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 3b8da0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753ea0 │ │ │ │ + b 753ea8 │ │ │ │ addeq r2, r1, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 3b92dc │ │ │ │ @@ -377723,15 +377723,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8ad104 │ │ │ │ + bl 8ad10c │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 3b8fd8 │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -377763,15 +377763,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 248de0 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98d518 │ │ │ │ + bl 98d520 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3b90c0 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8e18 │ │ │ │ @@ -377793,15 +377793,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 3b8fa4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98d5ac │ │ │ │ + bl 98d5b4 │ │ │ │ bl 249758 │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 3b8f84 │ │ │ │ ldr r2, [pc, #836] @ 3b92f0 │ │ │ │ @@ -377876,15 +377876,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 3b8f4c │ │ │ │ ldr r1, [pc, #572] @ 3b9304 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae010 │ │ │ │ + bl 9ae018 │ │ │ │ b 3b8f20 │ │ │ │ ldr r2, [pc, #548] @ 3b9308 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8ee8 │ │ │ │ ldr r2, [pc, #532] @ 3b930c │ │ │ │ @@ -377902,23 +377902,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 3b9314 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8ee8 │ │ │ │ ldr r2, [pc, #424] @ 3b9318 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8ff8 │ │ │ │ @@ -377937,23 +377937,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b931c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b8ff8 │ │ │ │ ldr r3, [pc, #296] @ 3b9320 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3b9070 │ │ │ │ ldr r3, [pc, #256] @ 3b930c │ │ │ │ @@ -377968,42 +377968,42 @@ │ │ │ │ beq 3b92a4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3b9324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b9070 │ │ │ │ ldr r0, [pc, #184] @ 3b9328 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8ee8 │ │ │ │ ldr r0, [pc, #156] @ 3b932c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b8ff8 │ │ │ │ ldr r0, [pc, #132] @ 3b9330 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b9070 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3b9334 │ │ │ │ ldr r1, [pc, #112] @ 3b9338 │ │ │ │ ldr r0, [pc, #112] @ 3b933c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378013,32 +378013,32 @@ │ │ │ │ addeq r1, pc, r4, asr sp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r1, pc, r0, asr #26 │ │ │ │ strdeq r1, [pc], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r1, pc, r8, ror #22 │ │ │ │ addeq r1, pc, r4, lsl fp @ │ │ │ │ - ldrsbeq r9, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r2, r4, r0, asr #27 │ │ │ │ - rsbeq r8, sp, r4, ror r1 │ │ │ │ + rsbseq r9, r7, r0, ror #9 │ │ │ │ + ldrdeq r2, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r8, sp, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r4, r8, ror lr │ │ │ │ + rsbeq r2, r4, r8, lsl #29 │ │ │ │ andeq r5, r0, r0, ror r4 │ │ │ │ - strdeq r2, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r4, r4, lsl #26 │ │ │ │ andeq r3, r0, r0, ror #9 │ │ │ │ - rsbeq r2, r4, r0, lsr #24 │ │ │ │ - rsbeq r2, r4, r4, asr #27 │ │ │ │ - rsbeq r2, r4, ip, asr #25 │ │ │ │ - rsbeq r2, r4, r4, lsl #24 │ │ │ │ - rsbseq r9, r7, r8, lsr #5 │ │ │ │ - @ instruction: 0x00642b98 │ │ │ │ - rsbeq r2, r4, r0, ror r9 │ │ │ │ + rsbeq r2, r4, r0, lsr ip │ │ │ │ + ldrdeq r2, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r2, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r2, r4, r4, lsl ip │ │ │ │ + ldrheq r9, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r2, r4, r8, lsr #23 │ │ │ │ + rsbeq r2, r4, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 3b9428 │ │ │ │ mov r8, r1 │ │ │ │ @@ -378055,30 +378055,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8acd38 │ │ │ │ + bl 8acd40 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b93c0 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b93d0 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b9394 │ │ │ │ cmn r0, #4 │ │ │ │ beq 3b9394 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae14 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b93e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ad104 │ │ │ │ + bl 8ad10c │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 3b9430 │ │ │ │ ldr r3, [pc, #60] @ 3b942c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378106,41 +378106,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr ip, [pc, #96] @ 3b94d8 │ │ │ │ ldr r1, [pc, #96] @ 3b94dc │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r7, r0, lsr #2 │ │ │ │ - ldrdeq lr, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq ip, fp, r0, ror #10 │ │ │ │ + rsbseq r9, r7, r0, lsr r1 │ │ │ │ + rsbeq lr, r1, r4, ror #31 │ │ │ │ + rsbeq ip, fp, r0, ror r5 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ umulleq r5, sp, r8, r2 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b9504 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378157,17 +378157,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b9540 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r0, asr r0 │ │ │ │ - rsbeq r2, r4, r0, asr #18 │ │ │ │ - rsbeq r2, r4, ip, lsr #10 │ │ │ │ + rsbseq r9, r7, r0, rrx │ │ │ │ + rsbeq r2, r4, r0, asr r9 │ │ │ │ + rsbeq r2, r4, ip, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 3b96f8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378179,15 +378179,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3b96d4 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98d7d8 │ │ │ │ + bl 98d7e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b95e0 │ │ │ │ ldr r2, [pc, #352] @ 3b9704 │ │ │ │ ldr r3, [pc, #340] @ 3b96fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378208,29 +378208,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b9640 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r2, [pc, #252] @ 3b970c │ │ │ │ ldr r3, [pc, #232] @ 3b96fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b96d0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldr r3, [pc, #200] @ 3b9710 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b95f4 │ │ │ │ ldr r3, [pc, #184] @ 3b9714 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -378245,27 +378245,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b971c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b95f4 │ │ │ │ ldr r0, [pc, #92] @ 3b9720 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b95f4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3b9724 │ │ │ │ ldr r1, [pc, #72] @ 3b9728 │ │ │ │ ldr r0, [pc, #72] @ 3b972c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378278,19 +378278,19 @@ │ │ │ │ addeq r1, pc, r0, lsr #11 │ │ │ │ addeq r1, pc, r0, ror r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r1, pc, r4, lsl #10 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r2, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, r4, ip, lsr #20 │ │ │ │ - @ instruction: 0x00778e90 │ │ │ │ - rsbeq r2, r4, r0, lsl #15 │ │ │ │ - rsbeq r2, r4, ip, lsr #19 │ │ │ │ + rsbeq r2, r4, r4, lsl #20 │ │ │ │ + rsbeq r2, r4, ip, lsr sl │ │ │ │ + rsbseq r8, r7, r0, lsr #29 │ │ │ │ + @ instruction: 0x00642790 │ │ │ │ + strheq r2, [r4], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 3b9b6c │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 3b9b70 │ │ │ │ @@ -378306,39 +378306,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 3b9b7c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #1000] @ 3b9b80 │ │ │ │ ldr r1, [pc, #1000] @ 3b9b84 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 3b9b88 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 24a85c │ │ │ │ mov r0, fp │ │ │ │ - bl 8ad4e0 │ │ │ │ + bl 8ad4e8 │ │ │ │ cmp r0, r5 │ │ │ │ beq 3b993c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b9340 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -378384,27 +378384,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 3b9b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3b98f8 │ │ │ │ ldr r3, [pc, #716] @ 3b9ba0 │ │ │ │ ldr ip, [pc, #716] @ 3b9ba4 │ │ │ │ ldr r1, [pc, #716] @ 3b9ba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 3b9bac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ ldr r2, [pc, #688] @ 3b9bb0 │ │ │ │ ldr r3, [pc, #624] @ 3b9b74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378422,53 +378422,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 3b9bb8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 3b9bbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3b98f8 │ │ │ │ ldr r3, [pc, #596] @ 3b9bc0 │ │ │ │ ldr ip, [pc, #596] @ 3b9bc4 │ │ │ │ ldr r1, [pc, #596] @ 3b9bc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 3b9bcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9986d8 │ │ │ │ + bl 9986e0 │ │ │ │ b 3b98f8 │ │ │ │ ldr r2, [pc, #564] @ 3b9bd0 │ │ │ │ ldr r1, [pc, #564] @ 3b9bd4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8ada2c │ │ │ │ + bl 8ada34 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 3b9bd8 │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7079f8 │ │ │ │ + bl 707a00 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 339070 │ │ │ │ b 3b98f8 │ │ │ │ ldr r2, [pc, #460] @ 3b9bdc │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -378488,27 +378488,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b9be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b983c │ │ │ │ ldr r3, [pc, #328] @ 3b9bec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9888 │ │ │ │ ldr r3, [pc, #296] @ 3b9be0 │ │ │ │ @@ -378524,80 +378524,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3b9bf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b9888 │ │ │ │ ldr r0, [pc, #196] @ 3b9bf4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b983c │ │ │ │ ldr r0, [pc, #172] @ 3b9bf8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b9888 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r7, r4, lsr #28 │ │ │ │ + rsbseq r8, r7, r4, lsr lr │ │ │ │ @ instruction: 0x008f13bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r2, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - strheq r2, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - strdeq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq pc, r2, r8, lsl #16 │ │ │ │ + rsbeq r2, r4, r0, ror #19 │ │ │ │ + rsbeq r2, r4, r0, asr #19 │ │ │ │ + rsbeq pc, r2, r4, lsl #16 │ │ │ │ + rsbeq pc, r2, r8, lsl r8 @ │ │ │ │ addeq r1, pc, r0, ror #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, r7, r4, asr #25 │ │ │ │ - rsbeq r2, r4, ip, lsr #21 │ │ │ │ - strheq r2, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsbeq r8, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + strheq r2, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, r4, r0, asr #11 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - @ instruction: 0x00778c98 │ │ │ │ - rsbeq r2, r4, r4, ror r9 │ │ │ │ - rsbeq r2, r4, r0, lsl #11 │ │ │ │ + rsbseq r8, r7, r8, lsr #25 │ │ │ │ + rsbeq r2, r4, r4, lsl #19 │ │ │ │ + @ instruction: 0x00642590 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ addeq r1, pc, r4, lsl r2 @ │ │ │ │ - rsbeq r2, r4, r0, lsr #16 │ │ │ │ - rsbeq r2, r4, r8, lsl r5 │ │ │ │ + rsbeq r2, r4, r0, lsr r8 │ │ │ │ + rsbeq r2, r4, r8, lsr #10 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - ldrsheq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r2, r4, r8, lsl r9 │ │ │ │ - rsbeq r2, r4, r8, ror #9 │ │ │ │ + rsbseq r8, r7, ip, lsl #24 │ │ │ │ + rsbeq r2, r4, r8, lsr #18 │ │ │ │ + strdeq r2, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rsbeq r2, r4, ip, lsr #19 │ │ │ │ + strheq r2, [r4], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r4, lsl #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r4, ip, lsl r7 │ │ │ │ + rsbeq r2, r4, ip, lsr #14 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r2, r4, ip, lsr #15 │ │ │ │ - rsbeq r2, r4, ip, asr #13 │ │ │ │ - rsbeq r2, r4, r0, asr #15 │ │ │ │ + strheq r2, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + ldrdeq r2, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq r2, [r4], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 3ba05c │ │ │ │ ldr r1, [pc, #1096] @ 3ba060 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378667,22 +378667,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3ba080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 3b9d90 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -378704,15 +378704,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ba01c │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98d5bc │ │ │ │ + b 98d5c4 │ │ │ │ ldr r1, [pc, #696] @ 3ba088 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b9e60 │ │ │ │ ldr r1, [pc, #660] @ 3ba078 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -378727,23 +378727,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 3ba08c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 3b9fa4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9c70 │ │ │ │ b 3b9e6c │ │ │ │ @@ -378768,23 +378768,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3ba094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b9c70 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9c70 │ │ │ │ ldr r3, [pc, #408] @ 3ba098 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378803,48 +378803,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ba09c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b9c70 │ │ │ │ ldr r3, [pc, #292] @ 3ba0a0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9e6c │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 3ba0a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b9e44 │ │ │ │ ldr r3, [pc, #252] @ 3ba0a8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9e50 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 3ba0ac │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3b9d50 │ │ │ │ ldr r2, [pc, #204] @ 3ba0b0 │ │ │ │ ldr r3, [pc, #120] @ 3ba060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378853,15 +378853,15 @@ │ │ │ │ bne 3ba01c │ │ │ │ ldr r0, [pc, #172] @ 3ba0b4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 3ba0b8 │ │ │ │ ldr r3, [pc, #52] @ 3ba060 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378869,40 +378869,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ba01c │ │ │ │ ldr r0, [pc, #112] @ 3ba0bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ addeq r0, pc, r0, lsl #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, pc, r0, ror #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umulleq r0, pc, ip, lr @ │ │ │ │ - rsbseq r8, r7, r4, asr #16 │ │ │ │ + rsbseq r8, r7, r4, asr r8 │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r2, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r4, r0, ror #13 │ │ │ │ addeq r0, pc, ip, ror sp @ │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - rsbeq r2, r4, r4, ror #10 │ │ │ │ + rsbeq r2, r4, r4, ror r5 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbeq r2, r4, r0, ror r6 │ │ │ │ + rsbeq r2, r4, r0, lsl #13 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - rsbeq r2, r4, r4, asr #10 │ │ │ │ - rsbseq r8, r7, lr, lsl #11 │ │ │ │ - rsbeq r2, r4, ip, asr #8 │ │ │ │ - rsbseq r8, r7, r8, ror r5 │ │ │ │ - @ instruction: 0x0064249c │ │ │ │ + rsbeq r2, r4, r4, asr r5 │ │ │ │ + @ instruction: 0x0077859e │ │ │ │ + rsbeq r2, r4, ip, asr r4 │ │ │ │ + rsbseq r8, r7, r8, lsl #11 │ │ │ │ + rsbeq r2, r4, ip, lsr #9 │ │ │ │ addeq r0, pc, r0, lsr fp @ │ │ │ │ - rsbeq r2, r4, r4, lsr #11 │ │ │ │ + strheq r2, [r4], #-84 @ 0xffffffac @ │ │ │ │ addeq r0, pc, ip, ror #21 │ │ │ │ - strheq r2, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, r4, r8, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 3ba1b0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -378910,41 +378910,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3ba1b4 │ │ │ │ ldr r1, [pc, #200] @ 3ba1b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #180] @ 3ba1bc │ │ │ │ ldr r1, [pc, #180] @ 3ba1c0 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #140] @ 3ba1c4 │ │ │ │ ldr r3, [pc, #140] @ 3ba1c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 339070 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 338f70 │ │ │ │ mov r3, r4 │ │ │ │ @@ -378955,21 +378955,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x00778498 │ │ │ │ - rsbeq lr, r2, ip, lsr #29 │ │ │ │ + rsbseq r8, r7, r8, lsr #9 │ │ │ │ strheq lr, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r2, r4, r0, lsr #32 │ │ │ │ - rsbeq r2, r4, r0, asr #32 │ │ │ │ + rsbeq lr, r2, ip, asr #29 │ │ │ │ + rsbeq r2, r4, r0, lsr r0 │ │ │ │ + rsbeq r2, r4, r0, asr r0 │ │ │ │ addeq r1, r1, r0, lsl #16 │ │ │ │ - rsbeq r1, r4, r4, ror #22 │ │ │ │ + rsbeq r1, r4, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 3ba4b8 │ │ │ │ ldr r1, [pc, #724] @ 3ba4bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -379035,23 +379035,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 3ba4dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 3ba46c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba230 │ │ │ │ b 3ba33c │ │ │ │ @@ -379076,23 +379076,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ba4e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ba230 │ │ │ │ ldr r3, [pc, #292] @ 3ba4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba33c │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -379118,67 +379118,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ba4f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ba230 │ │ │ │ ldr r0, [pc, #144] @ 3ba4f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ba314 │ │ │ │ ldr r3, [pc, #132] @ 3ba4f8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba320 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 3ba4fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ba230 │ │ │ │ ldr r0, [pc, #92] @ 3ba500 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ba230 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r0, pc, r0, lsr r9 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, pc, r0, lsl r9 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r0, [pc], r8 │ │ │ │ - rsbseq r8, r7, r6, asr #5 │ │ │ │ + ldrsbeq r8, [r7], #-38 @ 0xffffffda @ │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r2, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r4, r0, lsl #6 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbeq r2, r4, r0, lsr #3 │ │ │ │ - rsbseq r8, r7, r7, lsl #3 │ │ │ │ + strheq r2, [r4], #-16 @ │ │ │ │ + @ instruction: 0x00778197 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r2, r4, r0, lsr #4 │ │ │ │ - ldrdeq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r8, r7, r4, ror #1 │ │ │ │ rsbeq r2, r4, r0, lsr r2 │ │ │ │ - rsbeq r2, r4, r8, lsl #2 │ │ │ │ + rsbeq r2, r4, ip, ror #3 │ │ │ │ + ldrsheq r8, [r7], #-4 @ │ │ │ │ + rsbeq r2, r4, r0, asr #4 │ │ │ │ + rsbeq r2, r4, r8, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3ba510 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ umulleq r1, r1, r4, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3ba5a0 │ │ │ │ ldr r2, [pc, #116] @ 3ba5a4 │ │ │ │ @@ -379186,40 +379186,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #84] @ 3ba5ac │ │ │ │ ldr r1, [pc, #84] @ 3ba5b0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3acaa0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43feb0 │ │ │ │ - ldrsheq r8, [r7], #-8 @ │ │ │ │ - ldrdeq r2, [r4], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, r4, r8, ror #3 │ │ │ │ - ldrdeq sp, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq fp, fp, r0, ror #8 │ │ │ │ + rsbseq r8, r7, r8, lsl #2 │ │ │ │ + rsbeq r2, r4, r4, ror #3 │ │ │ │ + strdeq r2, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, r1, r4, ror #29 │ │ │ │ + rsbeq fp, fp, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 3ba694 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379227,31 +379227,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3ba698 │ │ │ │ ldr r1, [pc, #184] @ 3ba69c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #164] @ 3ba6a0 │ │ │ │ ldr r1, [pc, #164] @ 3ba6a4 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #132] @ 3ba6a8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [pc, #112] @ 3ba6ac │ │ │ │ ldr r1, [pc, #112] @ 3ba6b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 3ba6b4 │ │ │ │ @@ -379268,26 +379268,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r7, r0, rrx │ │ │ │ - rsbeq sp, r1, r4, asr lr │ │ │ │ - ldrdeq fp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq sl, r2, ip, lsr r6 │ │ │ │ - rsbeq r3, r2, r4, ror #20 │ │ │ │ + rsbseq r8, r7, r0, ror r0 │ │ │ │ + rsbeq sp, r1, r4, ror #28 │ │ │ │ + rsbeq fp, fp, ip, ror #7 │ │ │ │ + rsbeq sl, r2, ip, asr #12 │ │ │ │ + rsbeq r3, r2, r4, ror sl │ │ │ │ addeq r4, sp, r4, asr r1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r1, r1, ip, lsr r3 │ │ │ │ ldr r0, [pc, #4] @ 3ba6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r1, r1, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -379360,25 +379360,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #124] @ 3ba88c │ │ │ │ ldr r1, [pc, #124] @ 3ba890 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #92] @ 3ba894 │ │ │ │ ldr r1, [pc, #92] @ 3ba898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ba89c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -379391,19 +379391,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r7, r7, r8, lsl #29 │ │ │ │ - rsbeq r5, r3, r8, lsl #5 │ │ │ │ - @ instruction: 0x0063529c │ │ │ │ - rsbeq sp, r1, r0, lsr #24 │ │ │ │ - rsbeq fp, fp, ip, lsr #3 │ │ │ │ + @ instruction: 0x00777e98 │ │ │ │ + @ instruction: 0x00635298 │ │ │ │ + rsbeq r5, r3, ip, lsr #5 │ │ │ │ + rsbeq sp, r1, r0, lsr ip │ │ │ │ + strheq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -379415,50 +379415,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3ba95c │ │ │ │ ldr r1, [pc, #140] @ 3ba960 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9a0 │ │ │ │ ldr r2, [pc, #104] @ 3ba964 │ │ │ │ ldr r1, [pc, #104] @ 3ba968 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #84] @ 3ba96c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ba970 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9adec8 │ │ │ │ + bl 9aded0 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r7, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r1, r4, r4, ror #28 │ │ │ │ - rsbeq r1, r4, r0, ror lr │ │ │ │ - rsbeq r5, r3, r0, lsl #3 │ │ │ │ - rsbeq r7, r3, ip, lsl #6 │ │ │ │ - rsbeq r1, r4, ip, lsr lr │ │ │ │ + rsbseq r7, r7, r8, asr #27 │ │ │ │ + rsbeq r1, r4, r4, ror lr │ │ │ │ + rsbeq r1, r4, r0, lsl #29 │ │ │ │ + @ instruction: 0x00635190 │ │ │ │ + rsbeq r7, r3, ip, lsl r3 │ │ │ │ + rsbeq r1, r4, ip, asr #28 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 3bab14 │ │ │ │ mov r6, r1 │ │ │ │ @@ -379475,27 +379475,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 3bab24 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #332] @ 3bab28 │ │ │ │ ldr r1, [pc, #332] @ 3bab2c │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 3bab30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #296] @ 3bab34 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3baa78 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -379540,45 +379540,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3bab48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3baa18 │ │ │ │ ldr r0, [pc, #76] @ 3bab4c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3baa18 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r7, r4, ror #25 │ │ │ │ + ldrsheq r7, [r7], #-196 @ 0xffffff3c @ │ │ │ │ addeq r0, pc, r4, ror r1 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + @ instruction: 0x00641d90 │ │ │ │ rsbeq r1, r4, r0, lsl #27 │ │ │ │ - rsbeq r1, r4, r0, ror sp │ │ │ │ - rsbeq sp, r1, ip, asr #20 │ │ │ │ - ldrdeq sl, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, r1, ip, asr sl │ │ │ │ + rsbeq sl, fp, r8, ror #31 │ │ │ │ addeq r0, pc, r0, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r0, [pc], ip │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, r4, ror ip │ │ │ │ - rsbeq r1, r4, ip, lsl #25 │ │ │ │ + rsbeq r1, r4, r4, lsl #25 │ │ │ │ + @ instruction: 0x00641c9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 3bad10 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379593,15 +379593,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 3bad20 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #368] @ 3bad24 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 3bac14 │ │ │ │ ldr r2, [pc, #348] @ 3bad28 │ │ │ │ @@ -379609,15 +379609,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #316] @ 3bad30 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -379660,52 +379660,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3bad44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3bac0c │ │ │ │ ldr r0, [pc, #88] @ 3bad48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3bac0c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r7, ip, lsl #22 │ │ │ │ + rsbseq r7, r7, ip, lsl fp │ │ │ │ umulleq pc, lr, r8, pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00641b98 │ │ │ │ rsbeq r1, r4, r8, lsr #23 │ │ │ │ + strheq r1, [r4], #-184 @ 0xffffff48 @ │ │ │ │ addeq pc, lr, r4, ror #30 │ │ │ │ - rsbeq sp, r1, r0, ror #16 │ │ │ │ - rsbeq sl, fp, r0, ror #27 │ │ │ │ + rsbeq sp, r1, r0, ror r8 │ │ │ │ + strdeq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r1, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r1, r4, r8, ror #21 │ │ │ │ + rsbeq r1, r4, ip, ror #21 │ │ │ │ + strdeq r1, [r4], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 3bb2ac │ │ │ │ ldr lr, [pc, #1352] @ 3bb2b0 │ │ │ │ ldr ip, [pc, #1352] @ 3bb2b4 │ │ │ │ @@ -379721,15 +379721,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #1292] @ 3bb2c0 │ │ │ │ ldr r6, [pc, #1292] @ 3bb2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3bb0bc │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -379741,15 +379741,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #1232] @ 3bb2d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb190 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 3bb2d8 │ │ │ │ @@ -379781,15 +379781,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #1072] @ 3bb2d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bae10 │ │ │ │ ldr r3, [pc, #1072] @ 3bb2e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379810,15 +379810,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #988] @ 3bb2f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 3bb2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bafe4 │ │ │ │ ldr r3, [pc, #972] @ 3bb2fc │ │ │ │ @@ -379829,15 +379829,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #880] @ 3bb2d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bae10 │ │ │ │ ldr r3, [pc, #880] @ 3bb2e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379858,39 +379858,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #816] @ 3bb308 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3bb30c │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bae10 │ │ │ │ ldr r3, [pc, #780] @ 3bb310 │ │ │ │ ldr r2, [pc, #780] @ 3bb314 │ │ │ │ ldr r1, [pc, #780] @ 3bb318 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #668] @ 3bb2d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bae10 │ │ │ │ ldr r3, [pc, #668] @ 3bb2e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379911,15 +379911,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #624] @ 3bb31c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3bb320 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bafe4 │ │ │ │ ldr ip, [pc, #608] @ 3bb324 │ │ │ │ @@ -379928,15 +379928,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #484] @ 3bb2d4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb104 │ │ │ │ mvn r0, #0 │ │ │ │ b 3bae14 │ │ │ │ @@ -379959,25 +379959,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #452] @ 3bb330 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3bb334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bb0fc │ │ │ │ ldr r3, [pc, #336] @ 3bb2e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bae10 │ │ │ │ ldr r3, [pc, #320] @ 3bb2ec │ │ │ │ @@ -379994,109 +379994,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [pc, #320] @ 3bb338 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bb33c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bae10 │ │ │ │ ldr r2, [pc, #284] @ 3bb340 │ │ │ │ ldr r0, [pc, #284] @ 3bb344 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bb0fc │ │ │ │ ldr r2, [pc, #264] @ 3bb348 │ │ │ │ ldr r0, [pc, #264] @ 3bb34c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bae10 │ │ │ │ ldr r2, [pc, #244] @ 3bb350 │ │ │ │ ldr r0, [pc, #244] @ 3bb354 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bae10 │ │ │ │ ldr r2, [pc, #224] @ 3bb358 │ │ │ │ ldr r0, [pc, #224] @ 3bb35c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bae10 │ │ │ │ ldr r2, [pc, #204] @ 3bb360 │ │ │ │ ldr r0, [pc, #204] @ 3bb364 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bae10 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r7, ip, lsl #18 │ │ │ │ + rsbseq r7, r7, ip, lsl r9 │ │ │ │ addeq pc, lr, r4, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, r4, r4, lsr #19 │ │ │ │ strheq r1, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq r7, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r1, r4, r4, asr #19 │ │ │ │ + rsbseq r7, r7, r8, asr #17 │ │ │ │ addeq pc, lr, ip, asr sp @ │ │ │ │ - @ instruction: 0x00777898 │ │ │ │ - rsbeq sp, r1, ip, asr #12 │ │ │ │ - ldrdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r7, r7, r8, lsr #17 │ │ │ │ + rsbeq sp, r1, ip, asr r6 │ │ │ │ + rsbeq sl, fp, r8, ror #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ - ldrsheq r7, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq sp, r1, ip, lsr #11 │ │ │ │ - rsbeq sl, fp, r8, lsr fp │ │ │ │ + rsbseq r7, r7, r8, lsl #16 │ │ │ │ + strheq sp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sl, fp, r8, asr #22 │ │ │ │ andeq r2, r0, r8, lsr fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, r0, asr #18 │ │ │ │ - ldrdeq r1, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r7, r7, r0, asr #14 │ │ │ │ - strdeq sp, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq sl, fp, r0, ror sl │ │ │ │ - rsbeq r1, r4, r8, asr #16 │ │ │ │ - rsbeq r1, r4, r8, lsl r8 │ │ │ │ - rsbseq r7, r7, ip, ror #12 │ │ │ │ - rsbeq sp, r1, ip, lsl r4 │ │ │ │ - @ instruction: 0x006ba99c │ │ │ │ - @ instruction: 0x0064179c │ │ │ │ - rsbeq r1, r4, r4, asr #14 │ │ │ │ - rsbseq r7, r7, ip, lsr #11 │ │ │ │ - rsbeq sp, r1, r0, ror #6 │ │ │ │ - rsbeq sl, fp, ip, ror #17 │ │ │ │ - rsbeq r1, r4, r0, lsl #14 │ │ │ │ - rsbeq r1, r4, r4, ror r6 │ │ │ │ - rsbeq r1, r4, r8, ror #12 │ │ │ │ - rsbeq r1, r4, r8, ror #11 │ │ │ │ - rsbeq r1, r4, r8, asr #12 │ │ │ │ - rsbeq r1, r4, r4, lsl #12 │ │ │ │ - rsbeq r1, r4, r0, lsr #12 │ │ │ │ - rsbeq r1, r4, r8, ror #11 │ │ │ │ + rsbeq r1, r4, r0, asr r9 │ │ │ │ + rsbeq r1, r4, r8, ror #17 │ │ │ │ + rsbseq r7, r7, r0, asr r7 │ │ │ │ + rsbeq sp, r1, r0, lsl #10 │ │ │ │ + rsbeq sl, fp, r0, lsl #21 │ │ │ │ + rsbeq r1, r4, r8, asr r8 │ │ │ │ + rsbeq r1, r4, r8, lsr #16 │ │ │ │ + rsbseq r7, r7, ip, ror r6 │ │ │ │ + rsbeq sp, r1, ip, lsr #8 │ │ │ │ + rsbeq sl, fp, ip, lsr #19 │ │ │ │ + rsbeq r1, r4, ip, lsr #15 │ │ │ │ + rsbeq r1, r4, r4, asr r7 │ │ │ │ + ldrheq r7, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, r1, r0, ror r3 │ │ │ │ + strdeq sl, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r1, r4, r0, lsl r7 │ │ │ │ + rsbeq r1, r4, r4, lsl #13 │ │ │ │ + rsbeq r1, r4, r8, ror r6 │ │ │ │ strdeq r1, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r1, r4, ip, asr #11 │ │ │ │ + rsbeq r1, r4, r8, asr r6 │ │ │ │ + rsbeq r1, r4, r4, lsl r6 │ │ │ │ + rsbeq r1, r4, r0, lsr r6 │ │ │ │ + strdeq r1, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r1, r4, r8, lsl #12 │ │ │ │ + ldrdeq r1, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + strheq r1, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r1, r4, r0, asr #11 │ │ │ │ + rsbeq r1, r4, r0, asr #11 │ │ │ │ rsbeq r1, r4, r4, lsr #11 │ │ │ │ - strheq r1, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - strheq r1, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x00641594 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -380223,24 +380223,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 3bb8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bb44c │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 3bb658 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 3bb8d0 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -380265,24 +380265,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3bb8ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb444 │ │ │ │ ldr r3, [pc, #656] @ 3bb8f0 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -380322,15 +380322,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ b 3bb514 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -380420,42 +380420,42 @@ │ │ │ │ b 3bb5bc │ │ │ │ ldr r0, [pc, #120] @ 3bb8fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bb44c │ │ │ │ ldr r0, [pc, #92] @ 3bb900 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb444 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r0, ror r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, lr, r0, lsr r7 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, lr, r0, asr #13 │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, r4, asr r3 │ │ │ │ + rsbeq r1, r4, r4, ror #6 │ │ │ │ andeq r3, r0, r0, lsr #3 │ │ │ │ - rsbeq r1, r4, r0, lsr r2 │ │ │ │ - rsbseq r7, r7, ip, asr #32 │ │ │ │ + rsbeq r1, r4, r0, asr #4 │ │ │ │ + rsbseq r7, r7, ip, asr r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - rsbeq r1, r4, r8, lsr #1 │ │ │ │ - rsbeq r1, r4, r8, lsl r0 │ │ │ │ + strheq r1, [r4], #-8 @ │ │ │ │ + rsbeq r1, r4, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 3bbf84 │ │ │ │ ldr r1, [pc, #1640] @ 3bbf88 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380563,23 +380563,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3bbfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r7, #0 │ │ │ │ beq 3bb98c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbb8c │ │ │ │ @@ -380601,23 +380601,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3bbfb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bbc6c │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 3bb998 │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -380630,15 +380630,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ tst sl, #4 │ │ │ │ beq 3bb998 │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -380665,15 +380665,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7502f4 │ │ │ │ + b 7502fc │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 3bbfb8 │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -380854,44 +380854,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 5ae184 │ │ │ │ b 3bbc08 │ │ │ │ ldr r0, [pc, #116] @ 3bbfcc │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bbaf4 │ │ │ │ ldr r0, [pc, #100] @ 3bbfd0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bbb8c │ │ │ │ strdeq pc, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq pc, [lr], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, lr, r4, ror r1 @ │ │ │ │ addeq pc, lr, r4, asr #1 │ │ │ │ andeq r2, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r4, ip, ror #28 │ │ │ │ + rsbeq r0, r4, ip, ror lr │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ - rsbeq r0, r4, r8, lsr lr │ │ │ │ + rsbeq r0, r4, r8, asr #28 │ │ │ │ addeq lr, lr, ip, ror #29 │ │ │ │ - rsbseq r6, r7, r8, ror #20 │ │ │ │ + rsbseq r6, r7, r8, ror sl │ │ │ │ addeq lr, lr, r0, ror #27 │ │ │ │ addeq lr, lr, ip, lsr sp │ │ │ │ addeq lr, lr, r0, lsr #25 │ │ │ │ addeq lr, lr, ip, lsl #24 │ │ │ │ - rsbeq r0, r4, r8, lsr sl │ │ │ │ - @ instruction: 0x00640a94 │ │ │ │ + rsbeq r0, r4, r8, asr #20 │ │ │ │ + rsbeq r0, r4, r4, lsr #21 │ │ │ │ │ │ │ │ 003bbfd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -381009,15 +381009,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -381080,15 +381080,15 @@ │ │ │ │ bne 3bc1bc │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3bc1bc │ │ │ │ b 3bc0d0 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r6, r7, r4, lsr #10 │ │ │ │ + rsbseq r6, r7, r4, lsr r5 │ │ │ │ │ │ │ │ 003bc2d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -381097,39 +381097,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3bc338 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r4, r8, asr #14 │ │ │ │ + rsbeq r0, r4, r8, asr r7 │ │ │ │ addeq pc, r0, r0, lsr r7 @ │ │ │ │ ldr r0, [pc, #4] @ 3bc348 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq pc, r0, ip, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 5ada24 │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7505fc │ │ │ │ + b 750604 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 3bc448 │ │ │ │ @@ -381140,15 +381140,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bc2d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -381160,32 +381160,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 5ad144 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bbfd4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 3bc454 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5ad7e0 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 5ad958 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5ad0d4 │ │ │ │ - rsbseq r6, r7, ip, lsl #7 │ │ │ │ - rsbeq r9, fp, r4, lsl r6 │ │ │ │ - rsbeq ip, r1, ip, lsl #1 │ │ │ │ + @ instruction: 0x0077639c │ │ │ │ + rsbeq r9, fp, r4, lsr #12 │ │ │ │ + @ instruction: 0x0061c09c │ │ │ │ addeq pc, pc, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3bc544 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -381194,25 +381194,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3bc548 │ │ │ │ ldr r1, [pc, #196] @ 3bc54c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 3bc550 │ │ │ │ ldr r1, [pc, #176] @ 3bc554 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #144] @ 3bc558 │ │ │ │ ldr r1, [pc, #144] @ 3bc55c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3bc560 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -381226,35 +381226,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r6, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - strheq fp, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r9, fp, r8, lsr r5 │ │ │ │ - rsbeq r8, r2, r0, lsr #15 │ │ │ │ - rsbeq r1, r2, r8, asr #23 │ │ │ │ + rsbseq r6, r7, ip, asr #5 │ │ │ │ + rsbeq fp, r1, r0, asr #31 │ │ │ │ + rsbeq r9, fp, r8, asr #10 │ │ │ │ + strheq r8, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r1, [r2], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ addeq pc, r0, r8, asr #11 │ │ │ │ - rsbeq r0, r4, r8, lsr #11 │ │ │ │ + strheq r0, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ addeq r2, sp, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3bc5f8 │ │ │ │ @@ -381264,15 +381264,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #76] @ 3bc604 │ │ │ │ ldr r2, [pc, #76] @ 3bc608 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -381283,19 +381283,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, r7, r0, lsr #3 │ │ │ │ - rsbeq r8, r2, r8, lsr #13 │ │ │ │ - ldrdeq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r0, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r9, r3, ip, asr #31 │ │ │ │ + ldrheq r6, [r7], #-16 @ │ │ │ │ + strheq r8, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r1, r2, r0, ror #21 │ │ │ │ + rsbeq r0, r4, r4, lsl #10 │ │ │ │ + ldrdeq r9, [r3], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 3bc708 │ │ │ │ ldr r3, [pc, #228] @ 3bc70c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -381331,15 +381331,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 3bc660 │ │ │ │ ldr r2, [pc, #92] @ 3bc728 │ │ │ │ ldr r3, [pc, #60] @ 3bc70c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381354,18 +381354,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [lr], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq pc, pc, r8, r8 @ │ │ │ │ - rsbeq r1, r2, r4, lsl sl │ │ │ │ + rsbeq r1, r2, r4, lsr #20 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq r8, r2, r4, lsr r8 │ │ │ │ + rsbeq r8, r2, r4, asr #16 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ addeq lr, lr, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3bc7d4 │ │ │ │ @@ -381374,24 +381374,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #112] @ 3bc7e0 │ │ │ │ ldr r1, [pc, #112] @ 3bc7e4 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #84] @ 3bc7e8 │ │ │ │ ldr r2, [pc, #84] @ 3bc7ec │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -381402,21 +381402,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r6, [r7], #-4 @ │ │ │ │ - strdeq r8, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r1, r2, r8, lsl r9 │ │ │ │ - rsbeq fp, r1, r0, asr #25 │ │ │ │ - rsbeq r9, fp, r8, asr #4 │ │ │ │ - rsbeq r0, r4, r4, lsl r3 │ │ │ │ - rsbeq r9, r3, ip, ror #27 │ │ │ │ + rsbseq r6, r7, r4, asr #1 │ │ │ │ + rsbeq r8, r2, r0, lsl #10 │ │ │ │ + rsbeq r1, r2, r8, lsr #18 │ │ │ │ + ldrdeq fp, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, fp, r8, asr r2 │ │ │ │ + rsbeq r0, r4, r4, lsr #6 │ │ │ │ + strdeq r9, [r3], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 3bc868 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381425,31 +381425,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 3bc86c │ │ │ │ ldr r1, [pc, #80] @ 3bc870 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 3bc874 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 5876d8 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 248ce4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 436678 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5ada24 │ │ │ │ - ldrsheq r5, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r0, r4, r0, lsr #5 │ │ │ │ - rsbeq r9, r3, r8, asr lr │ │ │ │ + rsbseq r6, r7, r8 │ │ │ │ + strheq r0, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r3, r8, ror #28 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -381580,15 +381580,15 @@ │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24b98c │ │ │ │ addeq lr, lr, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ ldrdeq lr, [lr], r4 │ │ │ │ - ldrheq r5, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, r7, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -381608,30 +381608,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 3bcc28 │ │ │ │ ldr r1, [pc, #300] @ 3bcc2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #280] @ 3bcc30 │ │ │ │ ldr r1, [pc, #280] @ 3bcc34 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 3bcc38 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a40 │ │ │ │ + bl 754a48 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 3bcb6c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -381644,15 +381644,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 3bcc3c │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 3bcc40 │ │ │ │ ldr r2, [pc, #148] @ 3bcc44 │ │ │ │ ldr r3, [pc, #148] @ 3bcc48 │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 3bcc4c │ │ │ │ @@ -381678,22 +381678,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 24ba10 │ │ │ │ - rsbseq r5, r7, r8, lsl sp │ │ │ │ - rsbeq fp, r1, r8, lsr r9 │ │ │ │ - rsbeq r8, fp, r0, asr #29 │ │ │ │ - rsbeq r8, r2, r8, lsr #2 │ │ │ │ - rsbeq r1, r2, r0, asr r5 │ │ │ │ + rsbseq r5, r7, r8, lsr #26 │ │ │ │ + rsbeq fp, r1, r8, asr #18 │ │ │ │ + ldrdeq r8, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r2, r8, lsr r1 │ │ │ │ + rsbeq r1, r2, r0, ror #10 │ │ │ │ addeq pc, pc, r0, asr #7 │ │ │ │ addeq r2, sp, r8, ror #3 │ │ │ │ - rsbeq pc, r3, r0, ror pc @ │ │ │ │ + rsbeq pc, r3, r0, lsl #31 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -381703,15 +381703,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r9, [pc, #932] @ 3bd038 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 3bccb4 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -381726,15 +381726,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r7, [pc, #844] @ 3bd03c │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcd0c │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -381786,15 +381786,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bcff4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3bce18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 998c44 │ │ │ │ + bl 998c4c │ │ │ │ ldr r2, [pc, #612] @ 3bd044 │ │ │ │ ldr r3, [pc, #592] @ 3bd034 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -381821,15 +381821,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #464] @ 3bd050 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -381838,15 +381838,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #400] @ 3bd054 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -381857,15 +381857,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -381873,15 +381873,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 24a85c │ │ │ │ mov r0, r4 │ │ │ │ bl 3bc950 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 3bd058 │ │ │ │ @@ -381911,15 +381911,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 3bd068 │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 5873ec │ │ │ │ b 3bcdd8 │ │ │ │ @@ -381943,23 +381943,23 @@ │ │ │ │ bl 24ba10 │ │ │ │ addeq sp, lr, ip, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, pc, r8, asr r2 @ │ │ │ │ addeq pc, pc, r0, lsl #4 │ │ │ │ addeq pc, pc, r4, asr #2 │ │ │ │ addeq sp, lr, r4, lsr sp │ │ │ │ - rsbeq pc, r3, r0, lsl sp @ │ │ │ │ + rsbeq pc, r3, r0, lsr #26 │ │ │ │ ldrdeq lr, [r0], r0 │ │ │ │ - ldrdeq pc, [r3], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x0063fc94 │ │ │ │ + rsbeq pc, r3, r0, ror #25 │ │ │ │ + rsbeq pc, r3, r4, lsr #25 │ │ │ │ addeq lr, pc, r0, lsr #31 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq pc, r3, r8, lsr #22 │ │ │ │ - rsbeq r9, r3, r0, ror #13 │ │ │ │ - rsbseq r5, r7, r8, asr #16 │ │ │ │ + rsbeq pc, r3, r8, lsr fp @ │ │ │ │ + strdeq r9, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, r7, r8, asr r8 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381988,44 +381988,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382033,92 +382033,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r2, [pc, #72] @ 3bd338 │ │ │ │ ldr r3, [pc, #64] @ 3bd334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -382187,29 +382187,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3bd6c8 │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382251,76 +382251,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382332,30 +382332,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382412,76 +382412,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382493,30 +382493,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382712,23 +382712,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 3bdb78 │ │ │ │ bl 24b948 │ │ │ │ addeq sp, lr, r8, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, lr, r4, asr #2 │ │ │ │ ldrdeq sp, [lr], r0 │ │ │ │ - ldrheq r4, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x00774c9b │ │ │ │ + rsbseq r4, r7, r4, asr #25 │ │ │ │ + rsbseq r4, r7, fp, lsr #25 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq pc, r3, ip, lsr r0 @ │ │ │ │ - rsbseq r4, r7, ip, ror #24 │ │ │ │ - rsbeq lr, r3, r0, lsr #31 │ │ │ │ - rsbeq lr, r3, r0, lsl #31 │ │ │ │ + rsbeq pc, r3, ip, asr #32 │ │ │ │ + rsbseq r4, r7, ip, ror ip │ │ │ │ + strheq lr, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x0063ef90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382776,29 +382776,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -382823,15 +382823,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -382839,44 +382839,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3be110 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3be128 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -382946,29 +382946,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 5b0394 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -382990,15 +382990,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -383063,19 +383063,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addeq ip, lr, r0, lsl #29 │ │ │ │ addeq ip, lr, r8, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00774a9d │ │ │ │ - rsbeq lr, r3, ip, asr #30 │ │ │ │ + rsbseq r4, r7, sp, lsr #21 │ │ │ │ + rsbeq lr, r3, ip, asr pc │ │ │ │ addeq ip, lr, r8, lsl ip │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - @ instruction: 0x0063ec94 │ │ │ │ + rsbeq lr, r3, r4, lsr #25 │ │ │ │ ldrdeq ip, [lr], r8 │ │ │ │ umulleq ip, lr, r4, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 3be710 │ │ │ │ @@ -383152,15 +383152,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -383168,15 +383168,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -383191,57 +383191,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 3be6e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -383250,29 +383250,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3bc878 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -383406,20 +383406,20 @@ │ │ │ │ b 3be5f0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r8, lsl r9 │ │ │ │ addeq ip, lr, r4, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrdeq ip, [lr], r4 │ │ │ │ - rsbseq r4, r7, r0, lsl #5 │ │ │ │ + @ instruction: 0x00774290 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, r4, ror r5 │ │ │ │ + rsbeq lr, r3, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 3be98c │ │ │ │ ldr r3, [pc, #568] @ 3be990 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383483,15 +383483,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -383499,38 +383499,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r2, [pc, #160] @ 3be9a0 │ │ │ │ ldr r3, [pc, #140] @ 3be990 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383568,15 +383568,15 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, lr, ip, lsr #7 │ │ │ │ addeq ip, lr, r8, asr #6 │ │ │ │ addeq ip, lr, r4, lsl r3 │ │ │ │ addeq ip, lr, r4, lsl r2 │ │ │ │ ldrdeq ip, [lr], r0 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, r0, asr r3 │ │ │ │ + rsbeq lr, r3, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3bee68 │ │ │ │ mov r4, r1 │ │ │ │ @@ -383773,29 +383773,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 24a85c │ │ │ │ b 3beb04 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -383835,29 +383835,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ b 3beb04 │ │ │ │ ldr r3, [pc, #92] @ 3bee7c │ │ │ │ ldr r0, [pc, #108] @ 3bee90 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -383873,23 +383873,23 @@ │ │ │ │ bl 3bc878 │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 3bea24 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24b948 │ │ │ │ addeq ip, lr, r0, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00773d91 │ │ │ │ + rsbseq r3, r7, r1, lsr #27 │ │ │ │ addeq ip, lr, r8, lsr #2 │ │ │ │ addeq ip, lr, r0 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, r8, lsl #3 │ │ │ │ + @ instruction: 0x0063e198 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq lr, r3, ip, lsr #32 │ │ │ │ + rsbeq lr, r3, ip, lsr r0 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq sp, r3, ip, lsl pc │ │ │ │ + rsbeq sp, r3, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3bf350 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -384189,37 +384189,37 @@ │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bl 24b98c │ │ │ │ bl 24ac64 │ │ │ │ addeq fp, lr, r0, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq fp, lr, ip, asr #24 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r3, r7, ip, asr r8 │ │ │ │ + rsbseq r3, r7, ip, ror #16 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r3, r7, r9, lsr #16 │ │ │ │ + rsbseq r3, r7, r9, lsr r8 │ │ │ │ addeq fp, lr, r0, ror fp │ │ │ │ addeq fp, lr, r0, lsr fp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq sp, r3, r4, asr lr │ │ │ │ + rsbeq sp, r3, r4, ror #28 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq r3, r7, r5, ror #14 │ │ │ │ + rsbseq r3, r7, r5, ror r7 │ │ │ │ @ instruction: 0x008ebab0 │ │ │ │ addeq fp, lr, ip, ror sl │ │ │ │ addeq fp, lr, r0, lsr #20 │ │ │ │ - rsbeq sp, r3, r0, lsl #26 │ │ │ │ + rsbeq sp, r3, r0, lsl sp │ │ │ │ addeq fp, lr, r4, ror #19 │ │ │ │ - rsbeq sp, r3, r0, lsl #25 │ │ │ │ + @ instruction: 0x0063dc90 │ │ │ │ addeq fp, lr, r8, lsl #19 │ │ │ │ addeq fp, lr, r0, asr r9 │ │ │ │ addeq fp, lr, r0, asr #17 │ │ │ │ addeq fp, lr, r8, ror r8 │ │ │ │ addeq fp, lr, ip, lsl r8 │ │ │ │ - ldrsbeq r3, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x0063d790 │ │ │ │ - rsbeq sp, r3, r0, asr #15 │ │ │ │ + rsbseq r3, r7, r0, ror #9 │ │ │ │ + rsbeq sp, r3, r0, lsr #15 │ │ │ │ + ldrdeq sp, [r3], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3bf6ec │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -384420,26 +384420,26 @@ │ │ │ │ bl 24ac64 │ │ │ │ bl 24b9d0 │ │ │ │ bl 24b948 │ │ │ │ addeq fp, lr, r4, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq fp, lr, r0, lsr #14 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq r3, r7, r4, ror r3 │ │ │ │ - rsbseq r3, r7, sp, asr #6 │ │ │ │ + rsbseq r3, r7, r4, lsl #7 │ │ │ │ + rsbseq r3, r7, sp, asr r3 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq sp, r3, r4, lsr sl │ │ │ │ + rsbeq sp, r3, r4, asr #20 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ addeq fp, lr, ip, lsr r6 │ │ │ │ - ldrheq r3, [r7], #-35 @ 0xffffffdd @ │ │ │ │ - rsbeq sp, r3, r0, asr #19 │ │ │ │ - ldrdeq sp, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r3, r7, r3, asr #5 │ │ │ │ + ldrdeq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r3, ip, ror #17 │ │ │ │ ldr r0, [pc, #4] @ 3bf72c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq ip, r0, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3bf880 │ │ │ │ ldr lr, [pc, #312] @ 3bf884 │ │ │ │ @@ -384499,42 +384499,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3bf8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bf788 │ │ │ │ ldr r0, [pc, #60] @ 3bf8a4 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bf788 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq fp, lr, ip, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq fp, lr, ip, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq fp, lr, r4, ror r3 │ │ │ │ andeq r4, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0063db94 │ │ │ │ - rsbeq sp, r3, r4, asr #23 │ │ │ │ + rsbeq sp, r3, r4, lsr #23 │ │ │ │ + ldrdeq sp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3bfbb0 │ │ │ │ ldr r1, [pc, #752] @ 3bfbb4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -384686,26 +384686,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3bfbe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bf908 │ │ │ │ ldr r2, [pc, #132] @ 3bfbe4 │ │ │ │ ldr r3, [pc, #80] @ 3bfbb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -384719,56 +384719,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3c399c │ │ │ │ ldr r0, [pc, #76] @ 3bfbe8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3bf908 │ │ │ │ addeq fp, lr, r4, asr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq fp, lr, r0, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008eb1b8 │ │ │ │ addeq fp, lr, r4, ror r1 │ │ │ │ addeq fp, lr, ip, ror #1 │ │ │ │ strheq fp, [lr], r8 │ │ │ │ addeq fp, lr, ip, ror r0 │ │ │ │ andeq r1, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r3, r8, lsl r9 │ │ │ │ + rsbeq sp, r3, r8, lsr #18 │ │ │ │ @ instruction: 0x008eafb4 │ │ │ │ - rsbeq sp, r3, r4, lsl r9 │ │ │ │ + rsbeq sp, r3, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3bfcec │ │ │ │ ldr r2, [pc, #232] @ 3bfcf0 │ │ │ │ ldr r1, [pc, #232] @ 3bfcf4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #200] @ 3bfcf8 │ │ │ │ ldr r1, [pc, #200] @ 3bfcfc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r1, [pc, #168] @ 3bfd00 │ │ │ │ ldr r2, [pc, #168] @ 3bfd04 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bfd08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -384779,43 +384779,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74de74 │ │ │ │ + bl 74de7c │ │ │ │ ldr r3, [pc, #112] @ 3bfd14 │ │ │ │ ldr r1, [pc, #112] @ 3bfd18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r7, r4, lsr sp │ │ │ │ - rsbeq r8, r1, r0, lsr #16 │ │ │ │ - rsbeq r5, fp, ip, lsr #27 │ │ │ │ - rsbeq r5, r2, r0, lsl r0 │ │ │ │ - rsbeq lr, r1, r8, lsr r4 │ │ │ │ + rsbseq r2, r7, r4, asr #26 │ │ │ │ + rsbeq r8, r1, r0, lsr r8 │ │ │ │ + strheq r5, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r5, r2, r0, lsr #32 │ │ │ │ + rsbeq lr, r1, r8, asr #8 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq sp, r3, ip, lsl #17 │ │ │ │ + @ instruction: 0x0063d89c │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq fp, r0, r4, asr #29 │ │ │ │ @ instruction: 0x008cf9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -384832,30 +384832,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384876,30 +384876,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384922,15 +384922,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3c009c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -384967,26 +384967,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ ldr r3, [pc, #276] @ 3c00a8 │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 43feb0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -385008,22 +385008,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #104] @ 3c00bc │ │ │ │ ldr r3, [pc, #60] @ 3c0094 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -385032,24 +385032,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3c00c0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c3b64 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r2, r7, ip, lsr #21 │ │ │ │ + ldrheq r2, [r7], #-172 @ 0xffffff54 @ │ │ │ │ addeq sl, lr, ip, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, r3, ip, lsr r6 │ │ │ │ - rsbeq sp, r3, r8, asr #12 │ │ │ │ - ldrdeq sp, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, r3, ip, asr #12 │ │ │ │ + rsbeq sp, r3, r8, asr r6 │ │ │ │ + rsbeq sp, r3, r0, ror #11 │ │ │ │ addeq fp, r0, r8, lsl #24 │ │ │ │ - rsbeq sp, r3, ip, lsl #11 │ │ │ │ - rsbeq r8, r1, r0, lsr r4 │ │ │ │ - strheq r5, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0063d59c │ │ │ │ + rsbeq r8, r1, r0, asr #8 │ │ │ │ + rsbeq r5, fp, ip, asr #19 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ addeq sl, lr, r0, asr #21 │ │ │ │ addeq ip, pc, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385060,22 +385060,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3c375c │ │ │ │ - rsbseq r2, r7, r0, ror #16 │ │ │ │ - rsbeq sp, r3, r4, lsl r4 │ │ │ │ + rsbseq r2, r7, r0, ror r8 │ │ │ │ rsbeq sp, r3, r4, lsr #8 │ │ │ │ + rsbeq sp, r3, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3c01cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385083,25 +385083,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3c01d0 │ │ │ │ ldr r1, [pc, #136] @ 3c01d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #116] @ 3c01d8 │ │ │ │ ldr r1, [pc, #116] @ 3c01dc │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #84] @ 3c01e0 │ │ │ │ ldr r2, [pc, #84] @ 3c01e4 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -385112,55 +385112,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r7, ip, lsl #16 │ │ │ │ - strheq sp, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq sp, r3, r4, asr #7 │ │ │ │ - rsbeq r8, r1, ip, asr #5 │ │ │ │ - rsbeq r5, fp, r8, asr r8 │ │ │ │ - rsbeq ip, r3, ip, lsl r9 │ │ │ │ - strdeq r6, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r2, r7, ip, lsl r8 │ │ │ │ + rsbeq sp, r3, r8, asr #7 │ │ │ │ + ldrdeq sp, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq r8, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r5, fp, r8, ror #16 │ │ │ │ + rsbeq ip, r3, ip, lsr #18 │ │ │ │ + rsbeq r6, r3, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3c0264 │ │ │ │ ldr r2, [pc, #100] @ 3c0268 │ │ │ │ ldr r1, [pc, #100] @ 3c026c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 7505fc │ │ │ │ + bl 750604 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c0254 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5ada24 │ │ │ │ - rsbseq r2, r7, ip, lsr r7 │ │ │ │ - strdeq sp, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r2, r7, ip, asr #14 │ │ │ │ rsbeq sp, r3, r0, lsl #6 │ │ │ │ + rsbeq sp, r3, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3c09d0 │ │ │ │ ldr r1, [pc, #1864] @ 3c09d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385280,25 +385280,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3c09f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c02cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c3a58 │ │ │ │ mov r1, #0 │ │ │ │ b 3c036c │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -385310,15 +385310,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3c036c │ │ │ │ ldr r0, [pc, #1304] @ 3c09f4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c02cc │ │ │ │ ldr r3, [pc, #1284] @ 3c09f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c04c8 │ │ │ │ ldr r3, [pc, #1248] @ 3c09e8 │ │ │ │ @@ -385334,24 +385334,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3c09fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c04c8 │ │ │ │ ldr r3, [pc, #1152] @ 3c09f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0320 │ │ │ │ @@ -385368,24 +385368,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3c0a00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3c032c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385401,23 +385401,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3c0a04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c032c │ │ │ │ ldr r3, [pc, #888] @ 3c09f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c08c8 │ │ │ │ @@ -385435,23 +385435,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3c0a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3c03dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385471,24 +385471,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c0a0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -385510,24 +385510,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3c0a10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -385549,23 +385549,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3c0a14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c03f4 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3c0714 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -385580,84 +385580,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3c07b0 │ │ │ │ ldr r0, [pc, #264] @ 3c0a18 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c04c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3c0a1c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c032c │ │ │ │ ldr r0, [pc, #212] @ 3c0a20 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c05f4 │ │ │ │ ldr r0, [pc, #188] @ 3c0a24 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c0790 │ │ │ │ ldr r0, [pc, #164] @ 3c0a28 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c06fc │ │ │ │ ldr r0, [pc, #140] @ 3c0a2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c03f4 │ │ │ │ ldr r0, [pc, #116] @ 3c0a30 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c082c │ │ │ │ addeq sl, lr, ip, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, lr, ip, ror #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, lr, r0, lsr #15 │ │ │ │ andeq r4, r0, r8, asr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r3, r4, lsr #1 │ │ │ │ - @ instruction: 0x0063d098 │ │ │ │ + strheq sp, [r3], #-4 @ │ │ │ │ + rsbeq sp, r3, r8, lsr #1 │ │ │ │ andeq r1, r0, ip, lsl r5 │ │ │ │ - rsbeq sp, r3, r4, asr #32 │ │ │ │ - strheq ip, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq ip, r3, ip, lsr pc │ │ │ │ - strheq ip, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, r3, r0, lsr #28 │ │ │ │ - rsbeq ip, r3, r4, lsl #27 │ │ │ │ + rsbeq sp, r3, r4, asr r0 │ │ │ │ + rsbeq ip, r3, ip, asr #31 │ │ │ │ + rsbeq ip, r3, ip, asr #30 │ │ │ │ + rsbeq ip, r3, r4, asr #29 │ │ │ │ + rsbeq ip, r3, r0, lsr lr │ │ │ │ + @ instruction: 0x0063cd94 │ │ │ │ + strdeq ip, [r3], #-204 @ 0xffffff34 @ │ │ │ │ rsbeq ip, r3, ip, ror #25 │ │ │ │ - ldrdeq ip, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - strheq ip, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq ip, r3, r0, lsr #25 │ │ │ │ - rsbeq ip, r3, r4, lsl #25 │ │ │ │ - rsbeq ip, r3, r8, ror #24 │ │ │ │ - rsbeq ip, r3, r4, asr #24 │ │ │ │ - rsbeq ip, r3, r0, lsr ip │ │ │ │ + rsbeq ip, r3, r4, asr #25 │ │ │ │ + strheq ip, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x0063cc94 │ │ │ │ + rsbeq ip, r3, r8, ror ip │ │ │ │ + rsbeq ip, r3, r4, asr ip │ │ │ │ + rsbeq ip, r3, r0, asr #24 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -385706,15 +385706,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3c0b74 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7502f4 │ │ │ │ + bl 7502fc │ │ │ │ ldr r2, [pc, #472] @ 3c0cf8 │ │ │ │ ldr r3, [pc, #456] @ 3c0cec │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -385757,23 +385757,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3c0d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c0b08 │ │ │ │ ldr r2, [pc, #236] @ 3c0cfc │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -385801,50 +385801,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c0d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c0c30 │ │ │ │ ldr r0, [pc, #92] @ 3c0d18 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c0b08 │ │ │ │ ldr r0, [pc, #68] @ 3c0d1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c0c30 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq sl, lr, r4, r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addeq sl, lr, r0, rrx │ │ │ │ strdeq r9, [lr], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r3, r0, ror #20 │ │ │ │ + rsbeq ip, r3, r0, ror sl │ │ │ │ @ instruction: 0x000049b8 │ │ │ │ - rsbeq ip, r3, r8, ror r9 │ │ │ │ - rsbeq ip, r3, ip, asr #19 │ │ │ │ - rsbeq ip, r3, ip, ror #18 │ │ │ │ + rsbeq ip, r3, r8, lsl #19 │ │ │ │ + ldrdeq ip, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq ip, r3, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3c0f10 │ │ │ │ ldr r1, [pc, #472] @ 3c0f14 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385946,43 +385946,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3c0f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c0d70 │ │ │ │ ldr r0, [pc, #68] @ 3c0f44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c0d70 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [lr], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008e9dbc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ ldrdeq r9, [lr], r0 │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r3, r4, asr #15 │ │ │ │ ldrdeq ip, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq ip, r3, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3c106c │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -386046,20 +386046,20 @@ │ │ │ │ b 3c0fe4 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3c0fe4 │ │ │ │ ldr r0, [pc, #20] @ 3c1078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c1044 │ │ │ │ @ instruction: 0x008e9bb0 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq ip, r3, r8, lsl #13 │ │ │ │ + @ instruction: 0x0063c698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -387050,15 +387050,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3c213c │ │ │ │ mov r0, r4 │ │ │ │ bl 3c0a48 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -387084,15 +387084,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -387104,15 +387104,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c2148 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -387123,15 +387123,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3c2130 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c1354 │ │ │ │ b 3c2024 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -387464,25 +387464,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3c28b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c23f0 │ │ │ │ ldr r2, [pc, #484] @ 3c28b4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -387503,27 +387503,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c28b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c2534 │ │ │ │ ldr r3, [pc, #340] @ 3c28bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c2494 │ │ │ │ ldr r3, [pc, #300] @ 3c28a8 │ │ │ │ @@ -387539,24 +387539,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3c28c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c2494 │ │ │ │ ldr r3, [pc, #204] @ 3c28bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c2604 │ │ │ │ @@ -387566,57 +387566,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3c2788 │ │ │ │ b 3c2604 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3c28c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c23f0 │ │ │ │ ldr r0, [pc, #136] @ 3c28c8 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c2534 │ │ │ │ ldr r0, [pc, #108] @ 3c28cc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c2494 │ │ │ │ addeq r8, lr, r8, ror r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r0, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r0, r7, r8, asr #15 │ │ │ │ addeq r8, lr, r0, asr r9 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ strdeq r8, [lr], r4 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ addeq r8, lr, ip, ror #15 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, asr #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r3, r4, asr r0 │ │ │ │ + rsbeq fp, r3, r4, rrx │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - rsbeq fp, r3, r0, rrx │ │ │ │ + rsbeq fp, r3, r0, ror r0 │ │ │ │ andeq r5, r0, r4, ror r4 │ │ │ │ - rsbeq sl, r3, r0, lsl #31 │ │ │ │ - rsbeq sl, r3, r4, lsl pc │ │ │ │ - strheq sl, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq sl, r3, ip, lsr #30 │ │ │ │ + @ instruction: 0x0063af90 │ │ │ │ + rsbeq sl, r3, r4, lsr #30 │ │ │ │ + rsbeq sl, r3, ip, asr #31 │ │ │ │ + rsbeq sl, r3, ip, lsr pc │ │ │ │ │ │ │ │ 003c28d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -388487,19 +388487,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3c2e70 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, r4, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r7, r4, asr r0 │ │ │ │ + rsbseq r0, r7, r4, rrx │ │ │ │ strdeq r8, [lr], ip │ │ │ │ - @ instruction: 0x0076fd90 │ │ │ │ + rsbseq pc, r6, r0, lsr #27 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbseq pc, r6, r8, ror r7 @ │ │ │ │ + rsbseq pc, r6, r8, lsl #15 │ │ │ │ │ │ │ │ 003c3694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388694,15 +388694,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c3970 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c38e0 │ │ │ │ - rsbseq pc, r6, r5, lsr #2 │ │ │ │ + rsbseq pc, r6, r5, lsr r1 @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c399c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -388812,15 +388812,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c3b38 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c3aa8 │ │ │ │ - rsbseq lr, r6, r4, ror #30 │ │ │ │ + rsbseq lr, r6, r4, ror pc │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c3b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -388836,21 +388836,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 5ad144 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -389038,15 +389038,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ addeq r7, r0, ip, ror pc │ │ │ │ - ldrsheq pc, [r6], #-0 @ │ │ │ │ + rsbseq pc, r6, r0, lsl #2 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3c3f80 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -389080,15 +389080,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ addeq r7, r2, r0, lsl pc │ │ │ │ - @ instruction: 0x0076f090 │ │ │ │ + rsbseq pc, r6, r0, lsr #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -389121,15 +389121,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ ldr r9, [pc, #160] @ 3c40d4 │ │ │ │ ldr r8, [pc, #160] @ 3c40d8 │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -389140,15 +389140,15 @@ │ │ │ │ bl 24a85c │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 753e7c │ │ │ │ + bl 753e84 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3c404c │ │ │ │ ldr r2, [pc, #84] @ 3c40dc │ │ │ │ ldr r3, [pc, #68] @ 3c40d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389164,15 +389164,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r6, lr, ip, lsl #22 │ │ │ │ addeq r7, r0, r8, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, r3, r0, asr #16 │ │ │ │ + rsbeq r9, r3, r0, asr r8 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addeq r6, lr, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389221,19 +389221,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -389265,22 +389265,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #24] @ 3c428c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ b 3c4200 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3c43e4 │ │ │ │ @@ -389290,45 +389290,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #280] @ 3c43f0 │ │ │ │ ldr r1, [pc, #280] @ 3c43f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #248] @ 3c43f8 │ │ │ │ ldr r1, [pc, #248] @ 3c43fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #216] @ 3c4400 │ │ │ │ ldr r1, [pc, #216] @ 3c4404 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #184] @ 3c4408 │ │ │ │ ldr r2, [pc, #184] @ 3c440c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3c4410 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389359,31 +389359,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74c0d0 │ │ │ │ - rsbseq lr, r6, r4, asr fp │ │ │ │ - rsbeq r4, r1, r4, ror r1 │ │ │ │ - rsbeq r1, fp, r0, lsl #14 │ │ │ │ - rsbeq r4, r1, r8, ror r1 │ │ │ │ - @ instruction: 0x00614190 │ │ │ │ - rsbeq r0, r2, r4, asr #18 │ │ │ │ - rsbeq r9, r1, ip, ror #26 │ │ │ │ + b 74c0d8 │ │ │ │ + rsbseq lr, r6, r4, ror #22 │ │ │ │ + rsbeq r4, r1, r4, lsl #3 │ │ │ │ + rsbeq r1, fp, r0, lsl r7 │ │ │ │ + rsbeq r4, r1, r8, lsl #3 │ │ │ │ + rsbeq r4, r1, r0, lsr #3 │ │ │ │ + rsbeq r0, r2, r4, asr r9 │ │ │ │ + rsbeq r9, r1, ip, ror sp │ │ │ │ + rsbeq r9, r3, r8, ror #10 │ │ │ │ rsbeq r9, r3, r8, asr r5 │ │ │ │ - rsbeq r9, r3, r8, asr #10 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r9, r3, r4, lsr #10 │ │ │ │ + rsbeq r9, r3, r4, lsr r5 │ │ │ │ addeq fp, ip, r4, lsr #14 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - strdeq r9, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, r3, r0, lsl #10 │ │ │ │ addeq r7, r0, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -389550,15 +389550,15 @@ │ │ │ │ b 3c464c │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3c469c │ │ │ │ - rsbseq lr, r6, r4, ror #14 │ │ │ │ + rsbseq lr, r6, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -389571,23 +389571,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #24] @ 3c4754 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389691,28 +389691,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3c4bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #728] @ 3c4bf4 │ │ │ │ ldr r1, [pc, #728] @ 3c4bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3c4bfc │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #688] @ 3c4c00 │ │ │ │ ldr r3, [pc, #688] @ 3c4c04 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -389733,32 +389733,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e08c │ │ │ │ + bl 70e094 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e08c │ │ │ │ + bl 70e094 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3c49dc │ │ │ │ ldr r2, [pc, #504] @ 3c4c08 │ │ │ │ ldr r3, [pc, #504] @ 3c4c0c │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389767,15 +389767,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 43feb0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -389784,34 +389784,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 43feb0 │ │ │ │ ldr r6, [pc, #404] @ 3c4c10 │ │ │ │ mov r0, r4 │ │ │ │ bl 5ad144 │ │ │ │ mov r0, sl │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3c4c14 │ │ │ │ ldr r1, [pc, #384] @ 3c4c18 │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3c7fbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4c1c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -389827,39 +389827,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [pc, #224] @ 3c4c28 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [pc, #180] @ 3c4c2c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3c4c24 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ ldr r2, [pc, #148] @ 3c4c30 │ │ │ │ ldr r3, [pc, #72] @ 3c4be8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -389871,29 +389871,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r6, ip, lsr r5 │ │ │ │ + rsbseq lr, r6, ip, asr #10 │ │ │ │ addeq r6, lr, r0, lsr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r1, r4, lsr fp │ │ │ │ - strheq r1, [fp], #-12 @ │ │ │ │ + rsbeq r3, r1, r4, asr #22 │ │ │ │ + rsbeq r1, fp, ip, asr #1 │ │ │ │ + rsbeq r8, r3, r8, ror pc │ │ │ │ rsbeq r8, r3, r8, ror #30 │ │ │ │ - rsbeq r8, r3, r8, asr pc │ │ │ │ addeq r7, r0, r4, lsr r3 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - rsbeq r8, r3, r0, ror #30 │ │ │ │ + rsbeq r8, r3, r0, ror pc │ │ │ │ addeq r7, r0, r8, asr #4 │ │ │ │ - strheq r8, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq lr, r6, r0, lsl #7 │ │ │ │ - rsbeq r0, r2, ip, lsr #3 │ │ │ │ - ldrdeq r9, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r8, r3, r0, asr #29 │ │ │ │ + @ instruction: 0x0076e390 │ │ │ │ + strheq r0, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r9, r1, r4, ror #11 │ │ │ │ strdeq r7, [pc], ip │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addeq r5, lr, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -390225,24 +390225,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3c51dc │ │ │ │ ldr r1, [pc, #132] @ 3c51e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #112] @ 3c51e4 │ │ │ │ ldr r1, [pc, #112] @ 3c51e8 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #84] @ 3c51ec │ │ │ │ ldr r2, [pc, #84] @ 3c51f0 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -390253,21 +390253,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r6, r4, asr #25 │ │ │ │ - rsbeq r8, r3, ip, lsr #14 │ │ │ │ - rsbeq r8, r3, r8, lsl r7 │ │ │ │ - strheq r3, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r0, fp, r4, asr #16 │ │ │ │ - rsbeq r7, r3, r0, lsl r9 │ │ │ │ - rsbeq r1, r3, r8, ror #7 │ │ │ │ + ldrsbeq sp, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r3, ip, lsr r7 │ │ │ │ + rsbeq r8, r3, r8, lsr #14 │ │ │ │ + rsbeq r3, r1, ip, asr #5 │ │ │ │ + rsbeq r0, fp, r4, asr r8 │ │ │ │ + rsbeq r7, r3, r0, lsr #18 │ │ │ │ + strdeq r1, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3c52c4 │ │ │ │ mov r5, r1 │ │ │ │ @@ -390278,15 +390278,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f514 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -390312,62 +390312,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 5ad958 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5ae0a4 │ │ │ │ - rsbseq sp, r6, ip, ror #23 │ │ │ │ - rsbeq r8, r3, ip, asr #12 │ │ │ │ + ldrsheq sp, [r6], #-188 @ 0xffffff44 @ │ │ │ │ rsbeq r8, r3, ip, asr r6 │ │ │ │ + rsbeq r8, r3, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3c5378 │ │ │ │ ldr r2, [pc, #144] @ 3c537c │ │ │ │ ldr r1, [pc, #144] @ 3c5380 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c5330 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c534c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r6 │ │ │ │ bl 248ce4 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c5368 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5ada24 │ │ │ │ - rsbseq sp, r6, ip, lsl fp │ │ │ │ + rsbseq sp, r6, ip, lsr #22 │ │ │ │ + @ instruction: 0x0063859c │ │ │ │ rsbeq r8, r3, ip, lsl #11 │ │ │ │ - rsbeq r8, r3, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3c550c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3c5510 │ │ │ │ @@ -390376,15 +390376,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -390439,36 +390439,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3c54b4 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3c5404 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sp, r6, r4, ror #20 │ │ │ │ - @ instruction: 0x0061f894 │ │ │ │ - strheq r8, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sp, r6, r4, ror sl │ │ │ │ + rsbeq pc, r1, r4, lsr #17 │ │ │ │ + rsbeq r8, r1, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3c5678 │ │ │ │ ldr ip, [pc, #328] @ 3c567c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -390532,41 +390532,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c5698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c5568 │ │ │ │ ldr r0, [pc, #56] @ 3c569c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c5568 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r5, lr, r4, ror #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, lr, r4, asr #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, lr, r0, lsl #11 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r3, r4, lsl #5 │ │ │ │ - ldrdeq r8, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x00638294 │ │ │ │ + rsbeq r8, r3, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 5ad988 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -390753,16 +390753,16 @@ │ │ │ │ b 3c58c4 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3c58c4 │ │ │ │ - ldrsheq sp, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - ldrheq sp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, r6, r8, lsl #10 │ │ │ │ + rsbseq sp, r6, r4, asr #9 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3c5384 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -390793,35 +390793,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 24a85c │ │ │ │ @@ -390879,18 +390879,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sp, r6, r4, ror #7 │ │ │ │ + ldrsheq sp, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r7, r3, r8, ror #28 │ │ │ │ rsbeq r7, r3, r8, asr lr │ │ │ │ - rsbeq r7, r3, r8, asr #28 │ │ │ │ - @ instruction: 0x0077549c │ │ │ │ + rsbseq r5, r7, ip, lsr #9 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3c6314 │ │ │ │ @@ -390915,15 +390915,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -390977,15 +390977,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -390994,23 +390994,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r1, [pc, #1468] @ 3c6334 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3c6338 │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -391111,15 +391111,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -391129,15 +391129,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3c5fac │ │ │ │ cmp r3, r2 │ │ │ │ @@ -391175,15 +391175,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -391194,15 +391194,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c60fc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -391232,15 +391232,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3c61c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -391251,15 +391251,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -391268,15 +391268,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -391356,27 +391356,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3c8344 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3c60fc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r6, r4, lsr r2 │ │ │ │ + rsbseq sp, r6, r4, asr #4 │ │ │ │ addeq r4, lr, r0, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, r1, r8, lsr #32 │ │ │ │ - rsbeq r8, r1, ip, asr #8 │ │ │ │ - rsbseq sp, r6, ip, lsl #3 │ │ │ │ + rsbeq pc, r1, r8, lsr r0 @ │ │ │ │ + rsbeq r8, r1, ip, asr r4 │ │ │ │ + @ instruction: 0x0076d19c │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - @ instruction: 0x0061ef9c │ │ │ │ - strdeq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq lr, r1, ip, lsr #31 │ │ │ │ + rsbeq r8, r1, r8, lsl #6 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq ip, r6, r0, lsl #26 │ │ │ │ - rsbeq lr, r1, r8, lsr #22 │ │ │ │ - rsbeq r7, r1, r0, asr pc │ │ │ │ + rsbseq ip, r6, r0, lsl sp │ │ │ │ + rsbeq lr, r1, r8, lsr fp │ │ │ │ + rsbeq r7, r1, r0, ror #30 │ │ │ │ strdeq r4, [lr], r8 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -391432,15 +391432,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3c6468 │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b22c0 │ │ │ │ + bl 9b22c8 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391476,15 +391476,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -391493,23 +391493,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 24a85c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3c7708 │ │ │ │ cmp r0, fp │ │ │ │ beq 3c6b28 │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b22c0 │ │ │ │ + bl 9b22c8 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3c6590 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3c6a20 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -391637,15 +391637,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -391653,42 +391653,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -391714,30 +391714,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -391771,30 +391771,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -391812,15 +391812,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3c6728 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ mov r7, r8 │ │ │ │ b 3c6574 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3c6fc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c65f4 │ │ │ │ @@ -391908,29 +391908,29 @@ │ │ │ │ b 3c6670 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ b 3c6ad4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 24983c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c6afc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, r4, ror r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq ip, r6, ip, lsr r9 │ │ │ │ - rsbeq lr, r1, ip, ror #14 │ │ │ │ - @ instruction: 0x00617b94 │ │ │ │ + rsbseq ip, r6, ip, asr #18 │ │ │ │ + rsbeq lr, r1, ip, ror r7 │ │ │ │ + rsbeq r7, r1, r4, lsr #23 │ │ │ │ addeq r4, lr, ip, ror r5 │ │ │ │ bge ff2b9c04 <__bss_end__@@Base+0xfe507294> │ │ │ │ bge ff2b9c00 <__bss_end__@@Base+0xfe507290> │ │ │ │ bge ff2b9c08 <__bss_end__@@Base+0xfe507298> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -392042,42 +392042,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c6d64 │ │ │ │ ldr r0, [pc, #60] @ 3c6e30 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c6d64 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r8, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r8, lsl lr │ │ │ │ strdeq r3, [lr], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, ror #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r3, r0, lsr #2 │ │ │ │ - rsbeq r7, r3, r0, ror #2 │ │ │ │ + rsbeq r7, r3, r0, lsr r1 │ │ │ │ + rsbeq r7, r3, r0, ror r1 │ │ │ │ │ │ │ │ 003c6e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3c6f9c │ │ │ │ @@ -392144,42 +392144,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6fbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c6eb8 │ │ │ │ ldr r0, [pc, #60] @ 3c6fc0 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c6eb8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r4, asr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, ip, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r3, lr, r4, asr ip │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r3, ip, lsr #32 │ │ │ │ - rsbeq r7, r3, r0, ror r0 │ │ │ │ + rsbeq r7, r3, ip, lsr r0 │ │ │ │ + rsbeq r7, r3, r0, lsl #1 │ │ │ │ │ │ │ │ 003c6fc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -392256,22 +392256,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c7204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7008 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c7140 │ │ │ │ mov r0, #0 │ │ │ │ b 3c700c │ │ │ │ ldr r3, [pc, #192] @ 3c7208 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -392290,47 +392290,47 @@ │ │ │ │ beq 3c71cc │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c720c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7138 │ │ │ │ ldr r0, [pc, #80] @ 3c7210 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7008 │ │ │ │ ldr r0, [pc, #64] @ 3c7214 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7138 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r0, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r0, lsr #22 │ │ │ │ addeq r3, lr, r0, lsl #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r8, lsl #31 │ │ │ │ + @ instruction: 0x00636f98 │ │ │ │ andeq r5, r0, r8, ror r4 │ │ │ │ - @ instruction: 0x00636e90 │ │ │ │ - rsbeq r6, r3, r4, lsr #30 │ │ │ │ - rsbeq r6, r3, r8, lsr #29 │ │ │ │ + rsbeq r6, r3, r0, lsr #29 │ │ │ │ + rsbeq r6, r3, r4, lsr pc │ │ │ │ + strheq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 003c7218 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -392470,15 +392470,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -392488,15 +392488,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3c76e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c73bc │ │ │ │ ldr r3, [pc, #568] @ 3c76ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7374 │ │ │ │ ldr r3, [pc, #536] @ 3c76e0 │ │ │ │ @@ -392516,15 +392516,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -392533,15 +392533,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3c76f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7374 │ │ │ │ ldr r3, [pc, #396] @ 3c76f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c732c │ │ │ │ ldr r3, [pc, #356] @ 3c76e0 │ │ │ │ @@ -392558,15 +392558,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392575,30 +392575,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c76f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c732c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3c76fc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c732c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3c7700 │ │ │ │ @@ -392607,48 +392607,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c73bc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3c7704 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7374 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [lr], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, ip, ror r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x00779494 │ │ │ │ umulleq r3, lr, r4, r7 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r0, ror ip │ │ │ │ + rsbeq r6, r3, r0, lsl #25 │ │ │ │ andeq r1, r0, ip, ror #12 │ │ │ │ - rsbeq r6, r3, r0, lsl sp │ │ │ │ + rsbeq r6, r3, r0, lsr #26 │ │ │ │ andeq r4, r0, r8, asr #20 │ │ │ │ - strheq r6, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r6, r3, r0, ror #23 │ │ │ │ - strdeq r6, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r6, r3, r0, lsr ip │ │ │ │ + rsbeq r6, r3, ip, asr #23 │ │ │ │ + strdeq r6, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r6, r3, r4, lsl #22 │ │ │ │ + rsbeq r6, r3, r0, asr #24 │ │ │ │ │ │ │ │ 003c7708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3c78e4 │ │ │ │ @@ -392712,22 +392712,22 @@ │ │ │ │ beq 3c78cc │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3c7904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c77ac │ │ │ │ ldr r2, [pc, #192] @ 3c7908 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c77ac │ │ │ │ ldr r2, [pc, #160] @ 3c78fc │ │ │ │ @@ -392742,47 +392742,47 @@ │ │ │ │ beq 3c78b8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c790c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c77ac │ │ │ │ ldr r0, [pc, #80] @ 3c7910 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c77ac │ │ │ │ ldr r0, [pc, #64] @ 3c7914 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c77ac │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [lr], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r3, [lr], ip │ │ │ │ @ instruction: 0x008e33b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r6, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, r3, r8, asr #23 │ │ │ │ andeq r3, r0, r4, lsr pc │ │ │ │ - rsbeq r6, r3, ip, lsl #21 │ │ │ │ - ldrdeq r6, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r6, r3, r8, ror fp │ │ │ │ + @ instruction: 0x00636a9c │ │ │ │ + rsbeq r6, r3, r8, ror #21 │ │ │ │ + rsbeq r6, r3, r8, lsl #23 │ │ │ │ │ │ │ │ 003c7918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3c7a90 │ │ │ │ @@ -392856,41 +392856,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c7ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c79f4 │ │ │ │ ldr r0, [pc, #60] @ 3c7abc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c79f4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ ldrdeq r3, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r8, asr #3 │ │ │ │ umulleq r3, lr, ip, r1 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r8, lsr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r4, lsr sl │ │ │ │ - rsbeq r6, r3, r0, lsl #21 │ │ │ │ + rsbeq r6, r3, r4, asr #20 │ │ │ │ + @ instruction: 0x00636a90 │ │ │ │ │ │ │ │ 003c7ac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -392915,33 +392915,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c7b84 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #220] @ 3c7c20 │ │ │ │ ldr r3, [pc, #204] @ 3c7c14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7c0c │ │ │ │ ldr r2, [pc, #188] @ 3c7c24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b2270 │ │ │ │ + b 9b2278 │ │ │ │ ldr r3, [pc, #156] @ 3c7c28 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7b34 │ │ │ │ ldr r3, [pc, #140] @ 3c7c2c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -392956,38 +392956,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c7c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7b34 │ │ │ │ ldr r0, [pc, #52] @ 3c7c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7b34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, r8, lsr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r2, [lr], r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r4, ror #18 │ │ │ │ - @ instruction: 0x0063699c │ │ │ │ + rsbeq r6, r3, r4, ror r9 │ │ │ │ + rsbeq r6, r3, ip, lsr #19 │ │ │ │ │ │ │ │ 003c7c3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3c7e04 │ │ │ │ @@ -393072,48 +393072,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c7e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7cf0 │ │ │ │ ldr r0, [pc, #72] @ 3c7e28 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7cf0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e2ebc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, lr, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r2, lr, ip, lsl lr │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, ip, lsl #16 │ │ │ │ - rsbeq r6, r3, ip, asr #16 │ │ │ │ + rsbeq r6, r3, ip, lsl r8 │ │ │ │ + rsbeq r6, r3, ip, asr r8 │ │ │ │ │ │ │ │ 003c7e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -393174,48 +393174,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3c7fb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3c7e9c │ │ │ │ ldr r2, [pc, #88] @ 3c7fb4 │ │ │ │ ldr r3, [pc, #52] @ 3c7f94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7f8c │ │ │ │ ldr r0, [pc, #56] @ 3c7fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r2, lr, r4, asr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq r2, lr, r4, ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r2, lr, r0, ror ip │ │ │ │ andeq r4, r0, ip, ror r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r8, lsr r7 │ │ │ │ + rsbeq r6, r3, r8, asr #14 │ │ │ │ @ instruction: 0x008e2bb8 │ │ │ │ - rsbeq r6, r3, r0, asr r7 │ │ │ │ + rsbeq r6, r3, r0, ror #14 │ │ │ │ │ │ │ │ 003c7fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -393439,15 +393439,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00778590 │ │ │ │ + rsbseq r8, r7, r0, lsr #11 │ │ │ │ bge ff2bb348 <__bss_end__@@Base+0xfe5089d8> │ │ │ │ bge ff2bb350 <__bss_end__@@Base+0xfe5089e0> │ │ │ │ │ │ │ │ 003c8344 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -393489,15 +393489,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -393505,21 +393505,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -393534,15 +393534,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -393550,38 +393550,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d6ff0 │ │ │ │ + bl 9d6ff8 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -393656,15 +393656,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3c8764 │ │ │ │ ldr r3, [pc, #332] @ 3c87ec │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -393694,15 +393694,15 @@ │ │ │ │ bhi 3c87a0 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r2, [pc, #204] @ 3c87f4 │ │ │ │ ldr r3, [pc, #188] @ 3c87e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394089,20 +394089,20 @@ │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ bl 24ac64 │ │ │ │ strdeq r2, [lr], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, lr, ip, lsr #4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - ldrsheq r7, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, r3, r0, lsl sl │ │ │ │ - rsbeq r5, r3, ip, asr #20 │ │ │ │ - ldrsbeq r7, [r7], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r5, r3, r8, ror #19 │ │ │ │ + rsbseq r7, r7, r4, lsl #22 │ │ │ │ + rsbeq r5, r3, r0, lsr #20 │ │ │ │ + rsbeq r5, r3, ip, asr sl │ │ │ │ + rsbseq r7, r7, r0, ror #21 │ │ │ │ strdeq r5, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r5, r3, r8, lsl #20 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003c8d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -394197,17 +394197,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c8ee8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r0, lsr #18 │ │ │ │ - rsbeq r5, r3, ip, lsr r8 │ │ │ │ - rsbseq ip, r0, r8, ror #16 │ │ │ │ + rsbseq r7, r7, r0, lsr r9 │ │ │ │ + rsbeq r5, r3, ip, asr #16 │ │ │ │ + rsbseq ip, r0, r8, ror r8 │ │ │ │ │ │ │ │ 003c8eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3c9084 │ │ │ │ @@ -394285,15 +394285,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 24980c │ │ │ │ b 3c8f6c │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ b 3c8f6c │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 5a7298 │ │ │ │ @@ -394307,17 +394307,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq r1, lr, r0, lsl ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r1, lr, r0, lsr #23 │ │ │ │ - rsbseq r7, r7, ip, ror r7 │ │ │ │ - @ instruction: 0x00635698 │ │ │ │ - rsbseq ip, r0, r4, asr #13 │ │ │ │ + rsbseq r7, r7, ip, lsl #15 │ │ │ │ + rsbeq r5, r3, r8, lsr #13 │ │ │ │ + ldrsbeq ip, [r0], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 003c909c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -394344,15 +394344,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 24980c │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 99f07c │ │ │ │ + bl 99f084 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3c91c0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3c91c0 │ │ │ │ @@ -394365,15 +394365,15 @@ │ │ │ │ b 3c9180 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3c9110 │ │ │ │ ldr r2, [pc, #108] @ 3c91f4 │ │ │ │ ldr r3, [pc, #100] @ 3c91f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394390,15 +394390,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3c9180 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r8, asr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @@ -394427,15 +394427,15 @@ │ │ │ │ beq 3c9254 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3c92fc │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3c92b8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -394521,26 +394521,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bbaa8 │ │ │ │ + bl 9bbab0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3c92bc │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -394584,15 +394584,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 24980c │ │ │ │ b 3c94e0 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c945c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -394609,28 +394609,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3c93bc │ │ │ │ b 3c945c │ │ │ │ ldr r3, [pc, #108] @ 3c95c4 │ │ │ │ b 3c9388 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3c93bc │ │ │ │ b 3c945c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3c95c8 │ │ │ │ ldr r1, [pc, #60] @ 3c95cc │ │ │ │ @@ -394645,17 +394645,17 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2bc5bc <__bss_end__@@Base+0xfe509c4c> │ │ │ │ addeq r1, lr, r0, asr r8 │ │ │ │ bge ff2bc5cc <__bss_end__@@Base+0xfe509c5c> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff2bc5d0 <__bss_end__@@Base+0xfe509c60> │ │ │ │ - rsbseq r7, r7, r8, asr r2 │ │ │ │ - rsbeq r5, r3, r4, ror r1 │ │ │ │ - rsbseq ip, r0, r0, lsr #3 │ │ │ │ + rsbseq r7, r7, r8, ror #4 │ │ │ │ + rsbeq r5, r3, r4, lsl #3 │ │ │ │ + ldrheq ip, [r0], #-16 @ │ │ │ │ │ │ │ │ 003c95d4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -394669,17 +394669,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9628 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r0, ror #3 │ │ │ │ - strdeq r5, [r3], #-12 @ │ │ │ │ - rsbseq ip, r0, r8, lsr #2 │ │ │ │ + ldrsheq r7, [r7], #-16 @ │ │ │ │ + rsbeq r5, r3, ip, lsl #2 │ │ │ │ + rsbseq ip, r0, r8, lsr r1 │ │ │ │ │ │ │ │ 003c962c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394763,15 +394763,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3c9818 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c97cc │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3c97cc │ │ │ │ @@ -394843,24 +394843,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq r1, lr, r8, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r1, lr, r8, lsr #8 │ │ │ │ - rsbseq r7, r7, r0, lsr #1 │ │ │ │ - rsbseq r6, r7, ip, lsl #31 │ │ │ │ - rsbeq r4, r3, r0, lsr #29 │ │ │ │ + ldrheq r7, [r7], #-0 @ │ │ │ │ + @ instruction: 0x00776f9c │ │ │ │ + strheq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r6, r7, r0, ror #30 │ │ │ │ - rsbeq r4, r3, ip, ror lr │ │ │ │ - ldrdeq r4, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r6, r7, ip, lsr pc │ │ │ │ - rsbeq r4, r3, r4, asr lr │ │ │ │ - rsbseq fp, r0, r0, lsl #29 │ │ │ │ + rsbseq r6, r7, r0, ror pc │ │ │ │ + rsbeq r4, r3, ip, lsl #29 │ │ │ │ + rsbeq r4, r3, ip, ror #29 │ │ │ │ + rsbseq r6, r7, ip, asr #30 │ │ │ │ + rsbeq r4, r3, r4, ror #28 │ │ │ │ + @ instruction: 0x0070be90 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003c98fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -394888,17 +394888,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9984 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9988 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r4, lsl #29 │ │ │ │ - @ instruction: 0x00634d9c │ │ │ │ - rsbseq fp, r0, r8, asr #27 │ │ │ │ + @ instruction: 0x00776e94 │ │ │ │ + rsbeq r4, r3, ip, lsr #27 │ │ │ │ + ldrsbeq fp, [r0], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003c998c : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3c99d8 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -394948,17 +394948,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9a5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9a60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, ip, lsr #27 │ │ │ │ - rsbeq r4, r3, r4, asr #25 │ │ │ │ - ldrsheq fp, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq r6, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r4, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, r0, r0, lsl #26 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003c9a64 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c9a90 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -394978,17 +394978,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9acc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9ad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, ip, lsr sp │ │ │ │ - rsbeq r4, r3, r4, asr ip │ │ │ │ - rsbseq fp, r0, r0, lsl #25 │ │ │ │ + rsbseq r6, r7, ip, asr #26 │ │ │ │ + rsbeq r4, r3, r4, ror #24 │ │ │ │ + @ instruction: 0x0070bc90 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003c9ad4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003c9ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -395067,39 +395067,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3c9c3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3c9c40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r6, r7, r0, lsr ip │ │ │ │ - rsbeq r4, r3, ip, asr #22 │ │ │ │ - ldrdeq r4, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r6, r7, ip, lsl #24 │ │ │ │ - rsbeq r4, r3, r4, lsr #22 │ │ │ │ - strheq r4, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r6, r7, r0, asr #24 │ │ │ │ + rsbeq r4, r3, ip, asr fp │ │ │ │ + rsbeq r4, r3, r4, ror #23 │ │ │ │ + rsbseq r6, r7, ip, lsl ip │ │ │ │ + rsbeq r4, r3, r4, lsr fp │ │ │ │ + rsbeq r4, r3, r8, asr #23 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r6, r7, r8, ror #23 │ │ │ │ - rsbeq r4, r3, r0, lsl #22 │ │ │ │ - rsbeq r4, r3, ip, ror fp │ │ │ │ + ldrsheq r6, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, r3, r0, lsl fp │ │ │ │ + rsbeq r4, r3, ip, lsl #23 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003c9c44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -395134,15 +395134,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71adc0 │ │ │ │ + bl 71adc8 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c9dc4 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3c9da8 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -395177,15 +395177,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b3a0 │ │ │ │ + bl 71b3a8 │ │ │ │ mov r0, #0 │ │ │ │ b 3c9d68 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bl 24ba54 │ │ │ │ addeq r0, lr, r0, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, r4, lsr #27 │ │ │ │ @@ -395280,17 +395280,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3c9f60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - ldrheq r6, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r4, r3, r8, asr #15 │ │ │ │ - ldrsheq fp, [r0], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r6, r7, r0, asr #17 │ │ │ │ + ldrdeq r4, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq fp, r0, r4, lsl #16 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003c9f64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -395366,15 +395366,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ca2f8 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -395393,15 +395393,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bbaa8 │ │ │ │ + bl 9bbab0 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -395445,15 +395445,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3ca1e8 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bbaa8 │ │ │ │ + bl 9bbab0 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3ca118 │ │ │ │ bl 248ce4 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 24b210 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -395491,48 +395491,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ca310 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca178 │ │ │ │ ldr r0, [pc, #72] @ 3ca314 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca178 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, lsr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, r8, ror #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umulleq r0, lr, r4, r9 │ │ │ │ andeq r5, r0, r8, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r3, r0, lsl #10 │ │ │ │ - rsbeq r4, r3, r8, ror #10 │ │ │ │ + rsbeq r4, r3, r0, lsl r5 │ │ │ │ + rsbeq r4, r3, r8, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -395607,26 +395607,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ca584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca38c │ │ │ │ ldr r3, [pc, #216] @ 3ca578 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca3b8 │ │ │ │ @@ -395643,55 +395643,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ca588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca3b8 │ │ │ │ ldr r0, [pc, #96] @ 3ca58c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca3b8 │ │ │ │ ldr r0, [pc, #68] @ 3ca590 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca38c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, r0, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, lr, r4, asr r7 │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r3, ip, lsr #8 │ │ │ │ - rsbeq r4, r3, r0, lsr #7 │ │ │ │ - rsbeq r4, r3, r8, ror #7 │ │ │ │ - rsbeq r4, r3, r4, asr #7 │ │ │ │ + rsbeq r4, r3, ip, lsr r4 │ │ │ │ + strheq r4, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + strdeq r4, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r4, [r3], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ca858 │ │ │ │ mov r5, r3 │ │ │ │ @@ -395786,26 +395786,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ca660 │ │ │ │ b 3ca61c │ │ │ │ ldr r3, [pc, #240] @ 3ca86c │ │ │ │ @@ -395826,61 +395826,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ca87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca684 │ │ │ │ ldr r2, [pc, #100] @ 3ca86c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ca6e4 │ │ │ │ b 3ca614 │ │ │ │ ldr r0, [pc, #96] @ 3ca880 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca684 │ │ │ │ ldr r0, [pc, #68] @ 3ca884 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ca760 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, ip, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, lr, r8, lsl #9 │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r3, r0, ror #2 │ │ │ │ - rsbeq r4, r3, r4, asr #1 │ │ │ │ - strdeq r4, [r3], #-4 @ │ │ │ │ + rsbeq r4, r3, r0, ror r1 │ │ │ │ ldrdeq r4, [r3], #-4 @ │ │ │ │ + rsbeq r4, r3, r4, lsl #2 │ │ │ │ + rsbeq r4, r3, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3caec4 │ │ │ │ ldr r2, [pc, #1572] @ 3caec8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -395942,15 +395942,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3caee0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3cad18 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3caa90 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -396031,21 +396031,21 @@ │ │ │ │ beq 3caea0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3caef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca9e8 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -396068,21 +396068,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3caef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca924 │ │ │ │ ldr r2, [pc, #832] @ 3caefc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ca8e0 │ │ │ │ ldr r2, [pc, #776] @ 3caed8 │ │ │ │ @@ -396097,21 +396097,21 @@ │ │ │ │ beq 3cae3c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3caf00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca8e0 │ │ │ │ ldr r3, [pc, #720] @ 3caf04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caa4c │ │ │ │ @@ -396129,23 +396129,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3caf08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3caa4c │ │ │ │ ldr r3, [pc, #540] @ 3caed4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caa0c │ │ │ │ ldr r3, [pc, #524] @ 3caed8 │ │ │ │ @@ -396161,23 +396161,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3caf0c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3caa0c │ │ │ │ ldr r3, [pc, #472] @ 3caf10 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca924 │ │ │ │ ldr r3, [pc, #396] @ 3caed8 │ │ │ │ @@ -396193,21 +396193,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3caf14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca924 │ │ │ │ ldr r3, [pc, #360] @ 3caf18 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca9e8 │ │ │ │ ldr r3, [pc, #276] @ 3caed8 │ │ │ │ @@ -396222,95 +396222,95 @@ │ │ │ │ beq 3cae90 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3caf1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca9e8 │ │ │ │ ldr r0, [pc, #252] @ 3caf20 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3caa4c │ │ │ │ ldr r0, [pc, #224] @ 3caf24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca8e0 │ │ │ │ ldr r0, [pc, #208] @ 3caf28 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3caa0c │ │ │ │ ldr r0, [pc, #188] @ 3caf2c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3caa0c │ │ │ │ ldr r0, [pc, #168] @ 3caf30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca924 │ │ │ │ ldr r0, [pc, #156] @ 3caf34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca9e8 │ │ │ │ ldr r0, [pc, #144] @ 3caf38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca9e8 │ │ │ │ ldr r0, [pc, #132] @ 3caf3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ca924 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r4, ror r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, r0, asr r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r3, r0, lsr r1 │ │ │ │ + rsbeq r4, r3, r0, asr #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r0, lr, r0, asr #1 │ │ │ │ andeq r1, r0, r0, asr #24 │ │ │ │ - rsbeq r4, r3, r0, ror r0 │ │ │ │ + rsbeq r4, r3, r0, lsl #1 │ │ │ │ andeq r3, r0, r0, ror #27 │ │ │ │ - rsbeq r3, r3, r0, asr lr │ │ │ │ + rsbeq r3, r3, r0, ror #28 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r3, r3, ip, asr #26 │ │ │ │ + rsbeq r3, r3, ip, asr sp │ │ │ │ andeq r2, r0, r4, asr #29 │ │ │ │ - rsbeq r3, r3, r0, asr #31 │ │ │ │ - rsbeq r3, r3, r4, asr #27 │ │ │ │ + ldrdeq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r3, [r3], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, r8, ror #14 │ │ │ │ - rsbeq r3, r3, ip, asr #25 │ │ │ │ - andeq r4, r0, r8, asr #3 │ │ │ │ - rsbeq r3, r3, r4, ror #27 │ │ │ │ - rsbeq r3, r3, r0, asr #29 │ │ │ │ - rsbeq r3, r3, r8, ror fp │ │ │ │ ldrdeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r3, r3, r4, asr #25 │ │ │ │ - rsbeq r3, r3, r4, lsr #24 │ │ │ │ - rsbeq r3, r3, r0, lsr #27 │ │ │ │ - rsbeq r3, r3, r0, lsr #26 │ │ │ │ - rsbeq r3, r3, r4, lsl #23 │ │ │ │ + andeq r4, r0, r8, asr #3 │ │ │ │ + strdeq r3, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + ldrdeq r3, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r3, r3, r8, lsl #23 │ │ │ │ + rsbeq r3, r3, ip, ror #25 │ │ │ │ + ldrdeq r3, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, r3, r4, lsr ip │ │ │ │ + strheq r3, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r3, r3, r0, lsr sp │ │ │ │ + @ instruction: 0x00633b94 │ │ │ │ │ │ │ │ 003caf40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396359,17 +396359,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3cb00c │ │ │ │ ldr r0, [pc, #24] @ 3cb010 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r8, ror #18 │ │ │ │ - rsbeq r3, r3, r0, ror #26 │ │ │ │ - rsbseq sl, r0, ip, lsr r7 │ │ │ │ + rsbseq r5, r7, r8, ror r9 │ │ │ │ + rsbeq r3, r3, r0, ror sp │ │ │ │ + rsbseq sl, r0, ip, asr #14 │ │ │ │ │ │ │ │ 003cb014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -396438,17 +396438,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq pc, sp, r0, ror #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, sp, ip, ror sl @ │ │ │ │ - rsbseq r5, r7, r4, asr #16 │ │ │ │ - rsbeq r3, r3, ip, lsr ip │ │ │ │ - rsbseq sl, r0, r8, lsl r6 │ │ │ │ + rsbseq r5, r7, r4, asr r8 │ │ │ │ + rsbeq r3, r3, ip, asr #24 │ │ │ │ + rsbseq sl, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 003cb148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -396515,17 +396515,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq pc, sp, ip, lsr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, sp, ip, lsl r9 @ │ │ │ │ - rsbseq r5, r7, r8, lsl r7 │ │ │ │ - rsbeq r3, r3, r0, lsl fp │ │ │ │ - rsbseq sl, r0, ip, ror #9 │ │ │ │ + rsbseq r5, r7, r8, lsr #14 │ │ │ │ + rsbeq r3, r3, r0, lsr #22 │ │ │ │ + ldrsheq sl, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 003cb274 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb278 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb29c │ │ │ │ @@ -396545,17 +396545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, lsr #13 │ │ │ │ - @ instruction: 0x00633a9c │ │ │ │ - rsbseq sl, r0, r8, ror r4 │ │ │ │ + ldrheq r5, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r3, r3, ip, lsr #21 │ │ │ │ + rsbseq sl, r0, r8, lsl #9 │ │ │ │ │ │ │ │ 003cb2dc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb2fc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396571,17 +396571,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb338 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, asr #12 │ │ │ │ - rsbeq r3, r3, ip, lsr sl │ │ │ │ - rsbseq sl, r0, r8, lsl r4 │ │ │ │ + rsbseq r5, r7, r4, asr r6 │ │ │ │ + rsbeq r3, r3, ip, asr #20 │ │ │ │ + rsbseq sl, r0, r8, lsr #8 │ │ │ │ │ │ │ │ 003cb33c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb35c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396597,17 +396597,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb398 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, ror #11 │ │ │ │ - ldrdeq r3, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - ldrheq sl, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r5, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r3, r3, ip, ror #19 │ │ │ │ + rsbseq sl, r0, r8, asr #7 │ │ │ │ │ │ │ │ 003cb39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -396644,17 +396644,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb44c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r0, lsr r5 │ │ │ │ - rsbeq r3, r3, r8, lsr #18 │ │ │ │ - rsbseq sl, r0, r4, lsl #6 │ │ │ │ + rsbseq r5, r7, r0, asr #10 │ │ │ │ + rsbeq r3, r3, r8, lsr r9 │ │ │ │ + rsbseq sl, r0, r4, lsl r3 │ │ │ │ │ │ │ │ 003cb450 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb488 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -396676,17 +396676,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb4c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrheq r5, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq r3, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq sl, r0, ip, lsl #5 │ │ │ │ + rsbseq r5, r7, r8, asr #9 │ │ │ │ + rsbeq r3, r3, r0, asr #17 │ │ │ │ + @ instruction: 0x0070a29c │ │ │ │ │ │ │ │ 003cb4c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb4e8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396702,17 +396702,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb524 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r8, asr r4 │ │ │ │ - rsbeq r3, r3, r0, asr r8 │ │ │ │ - rsbseq sl, r0, ip, lsr #4 │ │ │ │ + rsbseq r5, r7, r8, ror #8 │ │ │ │ + rsbeq r3, r3, r0, ror #16 │ │ │ │ + rsbseq sl, r0, ip, lsr r2 │ │ │ │ │ │ │ │ 003cb528 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb548 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396728,17 +396728,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb584 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - strdeq r3, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq sl, r0, ip, asr #3 │ │ │ │ + rsbseq r5, r7, r8, lsl #8 │ │ │ │ + rsbeq r3, r3, r0, lsl #16 │ │ │ │ + ldrsbeq sl, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 003cb588 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb590 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -397032,23 +397032,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3cc5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb6e4 │ │ │ │ ldr r3, [pc, #2916] @ 3cc5b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb9b4 │ │ │ │ ldr r3, [pc, #2884] @ 3cc5ac │ │ │ │ @@ -397064,27 +397064,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3cc5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb9b4 │ │ │ │ ldr r0, [pc, #2804] @ 3cc5c0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb6e4 │ │ │ │ ldr r3, [pc, #2784] @ 3cc5c4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb978 │ │ │ │ ldr r3, [pc, #2740] @ 3cc5ac │ │ │ │ @@ -397100,21 +397100,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3cc5c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb978 │ │ │ │ ldr r3, [pc, #2672] @ 3cc5cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc1c4 │ │ │ │ ldr r3, [pc, #2620] @ 3cc5ac │ │ │ │ @@ -397130,21 +397130,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3cc5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 24980c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397176,25 +397176,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3cc5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb928 │ │ │ │ ldr r3, [pc, #2368] @ 3cc5dc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc30c │ │ │ │ ldr r3, [pc, #2300] @ 3cc5ac │ │ │ │ @@ -397210,21 +397210,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3cc5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 24980c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397256,25 +397256,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3cc5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb8b8 │ │ │ │ ldr r3, [pc, #2060] @ 3cc5e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb84c │ │ │ │ ldr r3, [pc, #1980] @ 3cc5ac │ │ │ │ @@ -397290,21 +397290,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3cc5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb84c │ │ │ │ ldr r3, [pc, #1948] @ 3cc5f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cc278 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -397339,25 +397339,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3cc5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb768 │ │ │ │ ldr r3, [pc, #1740] @ 3cc5f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb7f8 │ │ │ │ @@ -397374,21 +397374,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3cc5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb7f8 │ │ │ │ ldr r3, [pc, #1628] @ 3cc600 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb7ac │ │ │ │ ldr r3, [pc, #1524] @ 3cc5ac │ │ │ │ @@ -397404,21 +397404,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3cc604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb7ac │ │ │ │ ldr r3, [pc, #1516] @ 3cc608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb640 │ │ │ │ ldr r3, [pc, #1404] @ 3cc5ac │ │ │ │ @@ -397434,21 +397434,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3cc60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb640 │ │ │ │ ldr r3, [pc, #1304] @ 3cc5ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3cbbfc │ │ │ │ ldr r3, [pc, #1288] @ 3cc5b0 │ │ │ │ @@ -397460,25 +397460,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cc610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 24980c │ │ │ │ @@ -397499,25 +397499,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3cc614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 24980c │ │ │ │ @@ -397544,25 +397544,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3cc618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 24980c │ │ │ │ @@ -397582,21 +397582,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3cc61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 24980c │ │ │ │ cmp r7, #0 │ │ │ │ @@ -397610,93 +397610,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 24980c │ │ │ │ b 3cbd28 │ │ │ │ ldr r0, [pc, #756] @ 3cc620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb978 │ │ │ │ ldr r0, [pc, #744] @ 3cc624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb7f8 │ │ │ │ ldr r0, [pc, #732] @ 3cc628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb9b4 │ │ │ │ ldr r0, [pc, #720] @ 3cc62c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb928 │ │ │ │ ldr r0, [pc, #696] @ 3cc630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb640 │ │ │ │ ldr r0, [pc, #684] @ 3cc634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cbbcc │ │ │ │ ldr r0, [pc, #668] @ 3cc638 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cc1a0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3cc63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb84c │ │ │ │ ldr r0, [pc, #628] @ 3cc640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb7ac │ │ │ │ ldr r0, [pc, #616] @ 3cc644 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb768 │ │ │ │ ldr r0, [pc, #588] @ 3cc648 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc254 │ │ │ │ ldr r0, [pc, #564] @ 3cc64c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cb8b8 │ │ │ │ ldr r0, [pc, #540] @ 3cc650 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cc104 │ │ │ │ ldr r0, [pc, #516] @ 3cc654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cbd0c │ │ │ │ ldr r0, [pc, #500] @ 3cc658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc2dc │ │ │ │ ldr r3, [pc, #484] @ 3cc65c │ │ │ │ ldr r1, [pc, #484] @ 3cc660 │ │ │ │ ldr r0, [pc, #484] @ 3cc664 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3cc668 │ │ │ │ @@ -397765,120 +397765,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3cc6cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq pc, sp, ip, asr r5 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, r7, ip, asr r3 │ │ │ │ + rsbseq r5, r7, ip, ror #6 │ │ │ │ addeq pc, sp, ip, lsl r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, sp, r8, lsr #8 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r3, r0, lsl #16 │ │ │ │ + rsbeq r3, r3, r0, lsl r8 │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ - rsbeq r3, r3, r8, asr #10 │ │ │ │ - strheq r3, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, r3, r8, asr r5 │ │ │ │ + rsbeq r3, r3, r4, asr #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strdeq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r3, r3, r0, lsl #12 │ │ │ │ andeq r4, r0, r8, ror #19 │ │ │ │ - strdeq r3, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r3, r3, ip, lsl #10 │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ - rsbeq r2, r3, ip, lsr #24 │ │ │ │ + rsbeq r2, r3, ip, lsr ip │ │ │ │ andeq r1, r0, r8, ror #11 │ │ │ │ - rsbeq r3, r3, r4, lsl r1 │ │ │ │ - rsbeq r2, r3, ip, ror #21 │ │ │ │ + rsbeq r3, r3, r4, lsr #2 │ │ │ │ + strdeq r2, [r3], #-172 @ 0xffffff54 @ │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - ldrdeq r3, [r3], #-8 @ │ │ │ │ + rsbeq r3, r3, r8, ror #1 │ │ │ │ andeq r3, r0, r8, lsr #29 │ │ │ │ - rsbeq r2, r3, r0, lsr #19 │ │ │ │ + strheq r2, [r3], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r2, r3, ip, lsl #30 │ │ │ │ + rsbeq r2, r3, ip, lsl pc │ │ │ │ andeq r2, r0, r0, lsl #10 │ │ │ │ - rsbeq r2, r3, ip, ror pc │ │ │ │ + rsbeq r2, r3, ip, lsl #31 │ │ │ │ andeq r2, r0, r0, ror #5 │ │ │ │ - rsbeq r3, r3, r4, lsr r1 │ │ │ │ - strheq r2, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r2, r3, r0, lsr #14 │ │ │ │ - rsbeq r2, r3, ip, ror #12 │ │ │ │ - rsbeq r2, r3, r8, lsr #21 │ │ │ │ - rsbeq r2, r3, r4, asr lr │ │ │ │ - rsbeq r2, r3, r8, lsr #23 │ │ │ │ - rsbeq r2, r3, r4, lsl #26 │ │ │ │ - strheq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r3, ip, lsl #29 │ │ │ │ - rsbeq r2, r3, ip, ror sp │ │ │ │ - rsbeq r2, r3, r8, ror r5 │ │ │ │ - @ instruction: 0x00632b9c │ │ │ │ - rsbeq r2, r3, r0, lsl #24 │ │ │ │ - rsbeq r2, r3, r4, lsr r5 │ │ │ │ - rsbeq r2, r3, r8, lsl r5 │ │ │ │ - strdeq r2, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, r3, r0, ror #9 │ │ │ │ - rsbeq r2, r3, ip, lsl #20 │ │ │ │ - rsbeq r2, r3, r4, asr r9 │ │ │ │ - rsbseq r4, r7, r0, ror #9 │ │ │ │ - ldrdeq r2, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r2, r3, r8, lsl #20 │ │ │ │ + rsbeq r3, r3, r4, asr #2 │ │ │ │ + rsbeq r2, r3, ip, asr #15 │ │ │ │ + rsbeq r2, r3, r0, lsr r7 │ │ │ │ + rsbeq r2, r3, ip, ror r6 │ │ │ │ + strheq r2, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r3, r4, ror #28 │ │ │ │ + strheq r2, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r2, r3, r4, lsl sp │ │ │ │ + rsbeq r2, r3, r4, asr #11 │ │ │ │ + @ instruction: 0x00632e9c │ │ │ │ + rsbeq r2, r3, ip, lsl #27 │ │ │ │ + rsbeq r2, r3, r8, lsl #11 │ │ │ │ + rsbeq r2, r3, ip, lsr #23 │ │ │ │ + rsbeq r2, r3, r0, lsl ip │ │ │ │ + rsbeq r2, r3, r4, asr #10 │ │ │ │ + rsbeq r2, r3, r8, lsr #10 │ │ │ │ + rsbeq r2, r3, r8, lsl #10 │ │ │ │ + strdeq r2, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r2, r3, ip, lsl sl │ │ │ │ + rsbeq r2, r3, r4, ror #18 │ │ │ │ + ldrsheq r4, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r2, r3, r4, ror #17 │ │ │ │ + rsbeq r2, r3, r8, lsl sl │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - ldrheq r4, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - strheq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r2, r3, r0, ror #23 │ │ │ │ + rsbseq r4, r7, ip, asr #9 │ │ │ │ + rsbeq r2, r3, r0, asr #17 │ │ │ │ + strdeq r2, [r3], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - @ instruction: 0x00774498 │ │ │ │ - rsbeq r2, r3, ip, lsl #17 │ │ │ │ - rsbeq r2, r3, r0, asr #19 │ │ │ │ + rsbseq r4, r7, r8, lsr #9 │ │ │ │ + @ instruction: 0x0063289c │ │ │ │ + ldrdeq r2, [r3], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbseq r4, r7, r8, ror r4 │ │ │ │ - rsbeq r2, r3, ip, ror #16 │ │ │ │ - rsbseq r4, r7, r0, asr r4 │ │ │ │ - rsbeq r2, r3, r8, asr #16 │ │ │ │ - ldrdeq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r4, r7, ip, lsr #8 │ │ │ │ - rsbeq r2, r3, r0, lsr #16 │ │ │ │ - rsbeq r2, r3, r4, asr r9 │ │ │ │ + rsbseq r4, r7, r8, lsl #9 │ │ │ │ + rsbeq r2, r3, ip, ror r8 │ │ │ │ + rsbseq r4, r7, r0, ror #8 │ │ │ │ + rsbeq r2, r3, r8, asr r8 │ │ │ │ + rsbeq r2, r3, r0, ror #17 │ │ │ │ + rsbseq r4, r7, ip, lsr r4 │ │ │ │ + rsbeq r2, r3, r0, lsr r8 │ │ │ │ + rsbeq r2, r3, r4, ror #18 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq r4, r7, r8, lsl #8 │ │ │ │ - strdeq r2, [r3], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r2, r3, r4, lsl #17 │ │ │ │ + rsbseq r4, r7, r8, lsl r4 │ │ │ │ + rsbeq r2, r3, ip, lsl #16 │ │ │ │ + @ instruction: 0x00632894 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r4, r7, r4, ror #7 │ │ │ │ - ldrdeq r2, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r4, [r7], #-52 @ 0xffffffcc @ │ │ │ │ rsbeq r2, r3, r8, ror #15 │ │ │ │ + strdeq r2, [r3], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq r4, r7, ip, lsl #4 │ │ │ │ - rsbeq r2, r3, r4, lsl #12 │ │ │ │ - rsbeq r2, r3, r4, lsr r9 │ │ │ │ - rsbseq r4, r7, r8, ror #3 │ │ │ │ - ldrdeq r2, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, r3, r0, lsl r7 │ │ │ │ + rsbseq r4, r7, ip, lsl r2 │ │ │ │ + rsbeq r2, r3, r4, lsl r6 │ │ │ │ + rsbeq r2, r3, r4, asr #18 │ │ │ │ + ldrsheq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r2, r3, ip, ror #11 │ │ │ │ + rsbeq r2, r3, r0, lsr #14 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r4, r7, r4, asr #3 │ │ │ │ - strheq r2, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, r3, r0, asr #12 │ │ │ │ + ldrsbeq r4, [r7], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r2, r3, r8, asr #11 │ │ │ │ + rsbeq r2, r3, r0, asr r6 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq r4, r7, r0, lsr #3 │ │ │ │ - @ instruction: 0x00632598 │ │ │ │ + ldrheq r4, [r7], #-16 @ │ │ │ │ rsbeq r2, r3, r8, lsr #11 │ │ │ │ - rsbseq r4, r7, ip, ror r1 │ │ │ │ - rsbeq r2, r3, r4, ror r5 │ │ │ │ - rsbeq r2, r3, r8, lsr #13 │ │ │ │ - rsbseq r4, r7, r8, asr r1 │ │ │ │ - rsbeq r2, r3, ip, asr #10 │ │ │ │ + strheq r2, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r7, ip, lsl #3 │ │ │ │ + rsbeq r2, r3, r4, lsl #11 │ │ │ │ + strheq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r4, r7, r8, ror #2 │ │ │ │ rsbeq r2, r3, ip, asr r5 │ │ │ │ + rsbeq r2, r3, ip, ror #10 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbseq r4, r7, r4, lsr r1 │ │ │ │ - rsbeq r2, r3, r8, lsr #10 │ │ │ │ - rsbeq r2, r3, r8, asr r8 │ │ │ │ + rsbseq r4, r7, r4, asr #2 │ │ │ │ + rsbeq r2, r3, r8, lsr r5 │ │ │ │ + rsbeq r2, r3, r8, ror #16 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq r4, r7, r0, lsl r1 │ │ │ │ - rsbeq r2, r3, r4, lsl #10 │ │ │ │ - rsbeq r2, r3, r8, lsr r6 │ │ │ │ + rsbseq r4, r7, r0, lsr #2 │ │ │ │ + rsbeq r2, r3, r4, lsl r5 │ │ │ │ + rsbeq r2, r3, r8, asr #12 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3cc6d0 │ │ │ │ ldr r1, [pc, #-124] @ 3cc6d4 │ │ │ │ ldr r0, [pc, #-124] @ 3cc6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -397973,17 +397973,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc8dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r4, lsr #1 │ │ │ │ - @ instruction: 0x00632498 │ │ │ │ - rsbseq r8, r0, r4, ror lr │ │ │ │ + ldrheq r4, [r7], #-4 @ │ │ │ │ + rsbeq r2, r3, r8, lsr #9 │ │ │ │ + rsbseq r8, r0, r4, lsl #29 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003cc8e0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc914 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -398005,17 +398005,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc950 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, ip, lsr #32 │ │ │ │ - rsbeq r2, r3, r4, lsr #8 │ │ │ │ - rsbseq r8, r0, r0, lsl #28 │ │ │ │ + rsbseq r4, r7, ip, lsr r0 │ │ │ │ + rsbeq r2, r3, r4, lsr r4 │ │ │ │ + rsbseq r8, r0, r0, lsl lr │ │ │ │ │ │ │ │ 003cc954 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc980 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -398034,17 +398034,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc9bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r0, asr #31 │ │ │ │ - strheq r2, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x00708d90 │ │ │ │ + ldrsbeq r3, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, r3, r4, asr #7 │ │ │ │ + rsbseq r8, r0, r0, lsr #27 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003cc9c4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc9e4 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -398061,17 +398061,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cca24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, ip, asr pc │ │ │ │ - rsbeq r2, r3, r0, asr r3 │ │ │ │ - rsbseq r8, r0, ip, lsr #26 │ │ │ │ + rsbseq r3, r7, ip, ror #30 │ │ │ │ + rsbeq r2, r3, r0, ror #6 │ │ │ │ + rsbseq r8, r0, ip, lsr sp │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003cca28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cca38 │ │ │ │ mov r2, #10 │ │ │ │ b 24980c │ │ │ │ @@ -398084,17 +398084,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cca78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r8, lsl #30 │ │ │ │ - strdeq r2, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r8, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r7, r8, lsl pc │ │ │ │ + rsbeq r2, r3, ip, lsl #6 │ │ │ │ + rsbseq r8, r0, r8, ror #25 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003cca7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -398108,15 +398108,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3ccae4 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -398130,17 +398130,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccb24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ccb28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r8, asr lr │ │ │ │ - rsbeq r2, r3, ip, asr #4 │ │ │ │ - rsbseq r8, r0, r8, lsr #24 │ │ │ │ + rsbseq r3, r7, r8, ror #28 │ │ │ │ + rsbeq r2, r3, ip, asr r2 │ │ │ │ + rsbseq r8, r0, r8, lsr ip │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003ccb2c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccb40 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -398154,17 +398154,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccb7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ccb80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r0, lsl #28 │ │ │ │ - strdeq r2, [r3], #-20 @ 0xffffffec @ │ │ │ │ - ldrsbeq r8, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r3, r7, r0, lsl lr │ │ │ │ + rsbeq r2, r3, r4, lsl #4 │ │ │ │ + rsbseq r8, r0, r0, ror #23 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003ccb84 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccbac │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -398183,17 +398183,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccbe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00773d94 │ │ │ │ - rsbeq r2, r3, ip, lsl #3 │ │ │ │ - rsbseq r8, r0, r8, ror #22 │ │ │ │ + rsbseq r3, r7, r4, lsr #27 │ │ │ │ + @ instruction: 0x0063219c │ │ │ │ + rsbseq r8, r0, r8, ror fp │ │ │ │ │ │ │ │ 003ccbec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccc0c │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -398209,17 +398209,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccc48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ccc4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq r3, r7, r4, lsr sp │ │ │ │ - rsbeq r2, r3, r8, lsr #2 │ │ │ │ - rsbseq r8, r0, r4, lsl #22 │ │ │ │ + rsbseq r3, r7, r4, asr #26 │ │ │ │ + rsbeq r2, r3, r8, lsr r1 │ │ │ │ + rsbseq r8, r0, r4, lsl fp │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003ccc50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -398308,21 +398308,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3ccf50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r0, #0 │ │ │ │ b 3cccfc │ │ │ │ ldr r3, [pc, #356] @ 3ccf54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3cccf8 │ │ │ │ @@ -398340,88 +398340,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3ccf58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cccf8 │ │ │ │ ldr r3, [pc, #200] @ 3ccf4c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccee4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3ccf5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cccb0 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccd6c │ │ │ │ b 3ccde0 │ │ │ │ ldr r0, [pc, #116] @ 3ccf60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ccec8 │ │ │ │ ldr r0, [pc, #104] @ 3ccf64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cccf8 │ │ │ │ ldr r0, [pc, #72] @ 3ccf68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ccde0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, ip, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, sp, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, sp, r0, lsl lr │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r3, r0, r8, lsl #9 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r3, r0, ror r5 │ │ │ │ + rsbeq r2, r3, r0, lsl #11 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - rsbeq r2, r3, r4, asr r5 │ │ │ │ - strdeq r2, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r2, r3, ip, lsl r4 │ │ │ │ - rsbeq r2, r3, r0, asr r5 │ │ │ │ - rsbeq r2, r3, r0, ror r4 │ │ │ │ + rsbeq r2, r3, r4, ror #10 │ │ │ │ + rsbeq r2, r3, r4, lsl #8 │ │ │ │ + rsbeq r2, r3, ip, lsr #8 │ │ │ │ + rsbeq r2, r3, r0, ror #10 │ │ │ │ + rsbeq r2, r3, r0, lsl #9 │ │ │ │ │ │ │ │ 003ccf6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3cd5e8 │ │ │ │ @@ -398498,15 +398498,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3cd3e4 │ │ │ │ mov r5, #0 │ │ │ │ b 3cd0ec │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3cd464 │ │ │ │ @@ -398543,33 +398543,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3cd60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3cd4e4 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cd0c0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3cd270 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -398582,22 +398582,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99f030 │ │ │ │ + bl 99f038 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99f07c │ │ │ │ + bl 99f084 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -398607,40 +398607,40 @@ │ │ │ │ bhi 3cd59c │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ b 3cd0ec │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cd0c0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99f030 │ │ │ │ + bl 99f038 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99f07c │ │ │ │ + bl 99f084 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3cd238 │ │ │ │ @@ -398663,21 +398663,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3cd614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ccfc0 │ │ │ │ ldr r3, [pc, #680] @ 3cd618 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cd0fc │ │ │ │ ldr r3, [pc, #640] @ 3cd604 │ │ │ │ @@ -398693,49 +398693,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3cd61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd0fc │ │ │ │ cmp r6, #0 │ │ │ │ bne 3cd1bc │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cd0c0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99f030 │ │ │ │ + bl 99f038 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 99f07c │ │ │ │ + bl 99f084 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3cd250 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -398758,21 +398758,21 @@ │ │ │ │ beq 3cd5d4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3cd624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd000 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 24980c │ │ │ │ @@ -398795,73 +398795,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3cd62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd000 │ │ │ │ ldr r0, [pc, #176] @ 3cd630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ccfc0 │ │ │ │ ldr r0, [pc, #164] @ 3cd634 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd0fc │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 24980c │ │ │ │ b 3cd0ec │ │ │ │ ldr r0, [pc, #124] @ 3cd638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd000 │ │ │ │ ldr r0, [pc, #112] @ 3cd63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd000 │ │ │ │ ldr r0, [pc, #100] @ 3cd640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd000 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq sp, sp, r0, fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, sp, r0, ror fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, sp, r8, lsl #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r2, r3, r0, lsl #8 │ │ │ │ andeq r4, r0, r4, asr #3 │ │ │ │ - rsbeq r2, r3, ip, ror r1 │ │ │ │ + rsbeq r2, r3, ip, lsl #3 │ │ │ │ andeq r1, r0, r4, asr #27 │ │ │ │ - rsbeq r2, r3, r0, asr #6 │ │ │ │ + rsbeq r2, r3, r0, asr r3 │ │ │ │ andeq r1, r0, r8, ror r4 │ │ │ │ - rsbeq r2, r3, r0, lsl r1 │ │ │ │ + rsbeq r2, r3, r0, lsr #2 │ │ │ │ andeq r2, r0, r8, lsr #10 │ │ │ │ - rsbeq r2, r3, r8, lsr #2 │ │ │ │ - rsbeq r1, r3, ip, lsr #31 │ │ │ │ - rsbeq r2, r3, ip, asr #3 │ │ │ │ - rsbeq r2, r3, r4, lsr #2 │ │ │ │ - rsbeq r1, r3, r8, ror #31 │ │ │ │ - rsbeq r2, r3, ip, rrx │ │ │ │ + rsbeq r2, r3, r8, lsr r1 │ │ │ │ + strheq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r2, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, r3, r4, lsr r1 │ │ │ │ + strdeq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r2, r3, ip, ror r0 │ │ │ │ │ │ │ │ 003cd644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3cdc58 │ │ │ │ @@ -398909,15 +398909,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd7d4 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca888 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -398930,15 +398930,15 @@ │ │ │ │ bhi 3cd760 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd7bc │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bb738 │ │ │ │ + bl 9bb740 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cd9ac │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3cdc68 │ │ │ │ ldr r3, [pc, #1232] @ 3cdc5c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -398984,21 +398984,21 @@ │ │ │ │ beq 3cdac4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3cdc78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cda38 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3cdb54 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399021,21 +399021,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3cdc80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd9a4 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cda40 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cd880 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -399059,23 +399059,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3cdc88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd6bc │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cdb6c │ │ │ │ mov r0, #0 │ │ │ │ b 3cd780 │ │ │ │ ldr r3, [pc, #728] @ 3cdc8c │ │ │ │ @@ -399099,23 +399099,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cdc90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd77c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cdabc │ │ │ │ ldr r3, [pc, #588] @ 3cdc94 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399133,28 +399133,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3cdc98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r7, #16 │ │ │ │ b 3cd6c0 │ │ │ │ ldr r0, [pc, #464] @ 3cdc9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd860 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd9a4 │ │ │ │ ldr r3, [pc, #444] @ 3cdca0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399172,21 +399172,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3cdca4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd9a4 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cdad4 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cd918 │ │ │ │ b 3cd6bc │ │ │ │ @@ -399208,85 +399208,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3cdcac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd9a4 │ │ │ │ ldr r0, [pc, #196] @ 3cdcb0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd77c │ │ │ │ ldr r0, [pc, #176] @ 3cdcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd9a4 │ │ │ │ ldr r0, [pc, #164] @ 3cdcb8 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cdabc │ │ │ │ ldr r0, [pc, #148] @ 3cdcbc │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd6bc │ │ │ │ ldr r0, [pc, #132] @ 3cdcc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd9a4 │ │ │ │ ldr r0, [pc, #120] @ 3cdcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cd9a4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008dd4b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq sp, sp, r4, r4 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, sp, ip, lsl #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, ip, lsr pc │ │ │ │ + rsbeq r1, r3, ip, asr #30 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ - rsbeq r2, r3, r0, asr #1 │ │ │ │ + ldrdeq r2, [r3], #-0 @ │ │ │ │ andeq r3, r0, r4, asr #24 │ │ │ │ - rsbeq r1, r3, ip, lsr #31 │ │ │ │ + strheq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ andeq r5, r0, ip, ror #5 │ │ │ │ - rsbeq r2, r3, r8, rrx │ │ │ │ + rsbeq r2, r3, r8, ror r0 │ │ │ │ andeq r4, r0, r4, lsl #27 │ │ │ │ - rsbeq r1, r3, ip, ror #26 │ │ │ │ - rsbeq r1, r3, r8, lsl sp │ │ │ │ + rsbeq r1, r3, ip, ror sp │ │ │ │ + rsbeq r1, r3, r8, lsr #26 │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ - rsbeq r1, r3, ip, asr #26 │ │ │ │ + rsbeq r1, r3, ip, asr sp │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ - rsbeq r1, r3, r8, asr #28 │ │ │ │ - strdeq r1, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r1, r3, ip, ror #27 │ │ │ │ - rsbeq r1, r3, ip, asr #24 │ │ │ │ - rsbeq r1, r3, r0, asr sp │ │ │ │ - strheq r1, [r3], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r1, r3, r8, lsl lr │ │ │ │ + rsbeq r1, r3, r8, asr lr │ │ │ │ + rsbeq r1, r3, r8, lsl #30 │ │ │ │ + strdeq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r1, r3, ip, asr ip │ │ │ │ + rsbeq r1, r3, r0, ror #26 │ │ │ │ + rsbeq r1, r3, r4, asr #25 │ │ │ │ + rsbeq r1, r3, r8, lsr #28 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3cdce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq lr, r3, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3cde10 │ │ │ │ ldr r1, [pc, #276] @ 3cde14 │ │ │ │ @@ -399342,37 +399342,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3cde30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cdd34 │ │ │ │ ldr r0, [pc, #48] @ 3cde34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cdd34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r8, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq ip, [sp], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, sp, ip, asr #27 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, r8, lsr sp │ │ │ │ - rsbeq r1, r3, r0, ror #26 │ │ │ │ + rsbeq r1, r3, r8, asr #26 │ │ │ │ + rsbeq r1, r3, r0, ror sp │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db260 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db6ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399429,15 +399429,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #400] @ 3ce0d4 │ │ │ │ ldr r1, [pc, #400] @ 3ce0d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3ce0dc │ │ │ │ ldr fp, [pc, #388] @ 3ce0e0 │ │ │ │ @@ -399446,25 +399446,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3ce0e8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #356] @ 3ce0ec │ │ │ │ ldr r1, [pc, #356] @ 3ce0f0 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #324] @ 3ce0f4 │ │ │ │ ldr r1, [pc, #324] @ 3ce0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3ce0fc │ │ │ │ ldr r6, [pc, #316] @ 3ce100 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -399518,46 +399518,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3ce11c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r2, r7, r4, ror #24 │ │ │ │ - rsbeq sl, r0, r8, lsl #10 │ │ │ │ - @ instruction: 0x006a7a94 │ │ │ │ - rsbeq sl, r0, ip, lsl #10 │ │ │ │ - rsbeq sl, r0, r4, lsr #10 │ │ │ │ + rsbseq r2, r7, r4, ror ip │ │ │ │ + rsbeq sl, r0, r8, lsl r5 │ │ │ │ + rsbeq r7, sl, r4, lsr #21 │ │ │ │ + rsbeq sl, r0, ip, lsl r5 │ │ │ │ + rsbeq sl, r0, r4, lsr r5 │ │ │ │ @ instruction: 0x008dcbbc │ │ │ │ - rsbeq r1, r3, r8, asr ip │ │ │ │ + rsbeq r1, r3, r8, ror #24 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x00631c94 │ │ │ │ - strheq r6, [r1], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r0, [r1], #-12 @ │ │ │ │ + rsbeq r1, r3, r4, lsr #25 │ │ │ │ + rsbeq r6, r1, r4, asr #25 │ │ │ │ + rsbeq r0, r1, ip, ror #1 │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r4, lsl pc │ │ │ │ addseq pc, fp, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - @ instruction: 0x00631b9c │ │ │ │ + rsbeq r1, r3, ip, lsr #23 │ │ │ │ strdeq sp, [r3], r0 │ │ │ │ - rsbeq r1, r3, ip, lsl #23 │ │ │ │ - @ instruction: 0x00631b94 │ │ │ │ + @ instruction: 0x00631b9c │ │ │ │ + rsbeq r1, r3, r4, lsr #23 │ │ │ │ umulleq r2, ip, r0, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3ce2ac │ │ │ │ ldr r2, [pc, #372] @ 3ce2b0 │ │ │ │ @@ -399612,21 +399612,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3ce2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce170 │ │ │ │ ldr r3, [pc, #148] @ 3ce2d0 │ │ │ │ ldr r0, [pc, #148] @ 3ce2d4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -399647,30 +399647,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3ce2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce170 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [sp], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008dc9bc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, sp, r8, lsl #19 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, ip, lsl #20 │ │ │ │ + rsbeq r1, r3, ip, lsl sl │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r1, r3, r4, asr sl │ │ │ │ + rsbeq r1, r3, r4, ror #20 │ │ │ │ @ instruction: 0x008dc8b8 │ │ │ │ - ldrdeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r1, r3, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3ce554 │ │ │ │ @@ -399736,23 +399736,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3ce580 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce360 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ce360 │ │ │ │ ldr r2, [pc, #328] @ 3ce584 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399771,15 +399771,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3ce588 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce414 │ │ │ │ ldr r2, [pc, #224] @ 3ce58c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -399799,54 +399799,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce590 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce414 │ │ │ │ ldr r0, [pc, #120] @ 3ce594 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce360 │ │ │ │ ldr r0, [pc, #104] @ 3ce598 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce360 │ │ │ │ ldr r0, [pc, #88] @ 3ce59c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce360 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, lsl r8 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq ip, [sp], ip @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq ip, sp, r8, lsr #15 │ │ │ │ andeq r4, r0, ip, ror #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, ip, asr r9 │ │ │ │ + rsbeq r1, r3, ip, ror #18 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rsbeq r1, r3, ip, asr #16 │ │ │ │ + rsbeq r1, r3, ip, asr r8 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ - strdeq r1, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r1, r3, r8, lsr #18 │ │ │ │ - rsbeq r1, r3, ip, lsl #17 │ │ │ │ - rsbeq r1, r3, ip, ror #15 │ │ │ │ + rsbeq r1, r3, r4, lsl #18 │ │ │ │ + rsbeq r1, r3, r8, lsr r9 │ │ │ │ + @ instruction: 0x0063189c │ │ │ │ + strdeq r1, [r3], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3ce894 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3ce898 │ │ │ │ @@ -399912,23 +399912,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3ce8b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce610 │ │ │ │ ldr r3, [pc, #432] @ 3ce8a4 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -399952,22 +399952,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3ce8bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce618 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -399999,59 +399999,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce618 │ │ │ │ ldr r0, [pc, #116] @ 3ce8c8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce618 │ │ │ │ ldr r0, [pc, #92] @ 3ce8cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce610 │ │ │ │ ldr r0, [pc, #80] @ 3ce8d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce618 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r8, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, sp, r0, lsr r5 │ │ │ │ strdeq ip, [sp], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, r8, ror r8 │ │ │ │ + rsbeq r1, r3, r8, lsl #17 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq r1, r3, r0, lsl #14 │ │ │ │ + rsbeq r1, r3, r0, lsl r7 │ │ │ │ andeq r3, r0, ip, lsl r8 │ │ │ │ - @ instruction: 0x0063169c │ │ │ │ - rsbeq r1, r3, r0, ror #12 │ │ │ │ - rsbeq r1, r3, r4, lsr r7 │ │ │ │ - rsbeq r1, r3, r0, lsr #13 │ │ │ │ + rsbeq r1, r3, ip, lsr #13 │ │ │ │ + rsbeq r1, r3, r0, ror r6 │ │ │ │ + rsbeq r1, r3, r4, asr #14 │ │ │ │ + strheq r1, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3cec0c │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3cec10 │ │ │ │ @@ -400117,23 +400117,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3cec2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ce94c │ │ │ │ ldr r3, [pc, #500] @ 3cec1c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ceaa8 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -400183,22 +400183,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3cec38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cea34 │ │ │ │ ldr r3, [pc, #272] @ 3cec3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cea58 │ │ │ │ ldr r3, [pc, #228] @ 3cec24 │ │ │ │ @@ -400214,68 +400214,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3cec40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cea58 │ │ │ │ ldr r0, [pc, #156] @ 3cec44 │ │ │ │ ldr r1, [pc, #100] @ 3cec10 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3cec08 │ │ │ │ ldr r0, [pc, #124] @ 3cec48 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #108] @ 3cec4c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cea34 │ │ │ │ ldr r0, [pc, #88] @ 3cec50 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cea58 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r4, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, sp, r4, lsl #4 │ │ │ │ addeq ip, sp, r0, asr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r1, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, r3, r0, asr #13 │ │ │ │ strheq ip, [sp], r4 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ - rsbeq r1, r3, r4, asr #9 │ │ │ │ + ldrdeq r1, [r3], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ - rsbeq r1, r3, ip, lsr #9 │ │ │ │ + strheq r1, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ addeq fp, sp, ip, ror #30 │ │ │ │ - rsbeq r1, r3, r8, asr #10 │ │ │ │ - rsbeq r1, r3, r4, lsr r4 │ │ │ │ - @ instruction: 0x00631490 │ │ │ │ + rsbeq r1, r3, r8, asr r5 │ │ │ │ + rsbeq r1, r3, r4, asr #8 │ │ │ │ + rsbeq r1, r3, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3ced04 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -400283,25 +400283,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3ced08 │ │ │ │ ldr r1, [pc, #136] @ 3ced0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #116] @ 3ced10 │ │ │ │ ldr r1, [pc, #116] @ 3ced14 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #84] @ 3ced18 │ │ │ │ ldr r2, [pc, #84] @ 3ced1c │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -400312,21 +400312,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r7, r8, lsl pc │ │ │ │ - ldrdeq r1, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ - strdeq lr, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x00609794 │ │ │ │ - rsbeq r6, sl, r0, lsr #26 │ │ │ │ - rsbeq sp, r2, r4, ror #27 │ │ │ │ - strheq r7, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r1, r7, r8, lsr #30 │ │ │ │ + rsbeq r1, r3, r0, ror #9 │ │ │ │ + rsbeq pc, r1, r4 │ │ │ │ + rsbeq r9, r0, r4, lsr #15 │ │ │ │ + rsbeq r6, sl, r0, lsr sp │ │ │ │ + strdeq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r2, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3cedf0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -400337,15 +400337,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f514 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -400371,17 +400371,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3da434 │ │ │ │ - rsbseq r1, r7, ip, lsr lr │ │ │ │ - rsbeq lr, r1, r4, lsr #30 │ │ │ │ - strdeq r1, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r1, r7, ip, asr #28 │ │ │ │ + rsbeq lr, r1, r4, lsr pc │ │ │ │ + rsbeq r1, r3, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3cef68 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400395,15 +400395,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #288] @ 3cef7c │ │ │ │ ldr r3, [pc, #288] @ 3cef80 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -400452,40 +400452,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3cef94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cee74 │ │ │ │ ldr r0, [pc, #60] @ 3cef98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cee74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, r7, r0, ror sp │ │ │ │ + rsbseq r1, r7, r0, lsl #27 │ │ │ │ addeq fp, sp, ip, ror #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, r3, r4, lsl r3 │ │ │ │ - rsbeq lr, r1, ip, lsr lr │ │ │ │ + rsbeq r1, r3, r4, lsr #6 │ │ │ │ + rsbeq lr, r1, ip, asr #28 │ │ │ │ @ instruction: 0x008dbcb8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq fp, sp, r4, ror ip │ │ │ │ andeq r4, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, r8, lsl r2 │ │ │ │ - rsbeq r1, r3, r8, asr #4 │ │ │ │ + rsbeq r1, r3, r8, lsr #4 │ │ │ │ + rsbeq r1, r3, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3cf198 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400500,15 +400500,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r4, [pc, #428] @ 3cf1ac │ │ │ │ ldr r3, [pc, #428] @ 3cf1b0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -400530,15 +400530,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 5ada24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 43a02c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3cf0b0 │ │ │ │ ldr r2, [pc, #316] @ 3cf1c0 │ │ │ │ ldr r3, [pc, #280] @ 3cf1a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -400553,26 +400553,26 @@ │ │ │ │ b 4389b4 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 43b098 │ │ │ │ cmp r4, #5 │ │ │ │ bne 3cf0b4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 439ea4 │ │ │ │ b 3cf07c │ │ │ │ ldr r3, [pc, #176] @ 3cf1c4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -400592,43 +400592,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3cf1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf018 │ │ │ │ ldr r0, [pc, #72] @ 3cf1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf018 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r1, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r1, r7, r0, ror #23 │ │ │ │ addeq fp, sp, ip, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, r3, r4, ror r1 │ │ │ │ - @ instruction: 0x0061ec9c │ │ │ │ + rsbeq r1, r3, r4, lsl #3 │ │ │ │ + rsbeq lr, r1, ip, lsr #25 │ │ │ │ addeq fp, sp, r4, lsl fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r1, r7, ip, asr #22 │ │ │ │ - rsbeq r5, r1, r0, lsl #24 │ │ │ │ - rsbeq pc, r0, r4, lsr #32 │ │ │ │ + rsbseq r1, r7, ip, asr fp │ │ │ │ + rsbeq r5, r1, r0, lsl ip │ │ │ │ + rsbeq pc, r0, r4, lsr r0 @ │ │ │ │ umulleq fp, sp, r0, sl │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, ip, asr r0 │ │ │ │ - rsbeq r1, r3, r8, lsl #1 │ │ │ │ + rsbeq r1, r3, ip, rrx │ │ │ │ + @ instruction: 0x00631098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3cfc84 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400646,15 +400646,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #2644] @ 3cfc9c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3cf9ec │ │ │ │ @@ -400699,28 +400699,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3cfcac │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #2380] @ 3cfcb0 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -400730,15 +400730,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3cfcb4 │ │ │ │ @@ -400746,15 +400746,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ ldr r8, [pc, #2248] @ 3cfcb8 │ │ │ │ @@ -400768,15 +400768,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -400790,15 +400790,15 @@ │ │ │ │ blt 3cf75c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b024 │ │ │ │ cmp r5, #5 │ │ │ │ bne 3cf468 │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -400811,15 +400811,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 43865c │ │ │ │ @@ -400831,15 +400831,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 4417c4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cf700 │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3cfc5c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -400869,19 +400869,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3cfcdc │ │ │ │ @@ -401002,22 +401002,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cfcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf494 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3cf4f8 │ │ │ │ ldr r3, [pc, #1272] @ 3cfd00 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401039,22 +401039,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3cfd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf4f8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cfb48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3cf6a8 │ │ │ │ @@ -401096,22 +401096,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3cfd0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf6a8 │ │ │ │ ldr r3, [pc, #920] @ 3cfd08 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf6a8 │ │ │ │ @@ -401129,22 +401129,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3cfd10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf6a8 │ │ │ │ ldr r3, [pc, #800] @ 3cfd14 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf25c │ │ │ │ @@ -401165,21 +401165,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3cfd18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf264 │ │ │ │ ldr r3, [pc, #668] @ 3cfd1c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf614 │ │ │ │ @@ -401205,29 +401205,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cfd20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf614 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf6a8 │ │ │ │ ldr r3, [pc, #440] @ 3cfd08 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401251,117 +401251,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3cfd24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf894 │ │ │ │ ldr r0, [pc, #324] @ 3cfd28 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf894 │ │ │ │ ldr r0, [pc, #304] @ 3cfd2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf25c │ │ │ │ ldr r0, [pc, #292] @ 3cfd30 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf614 │ │ │ │ ldr r0, [pc, #268] @ 3cfd34 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf6a8 │ │ │ │ ldr r0, [pc, #252] @ 3cfd38 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf494 │ │ │ │ ldr r0, [pc, #236] @ 3cfd3c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3cf4f8 │ │ │ │ ldr r0, [pc, #220] @ 3cfd40 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536f24 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3cfd44 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536f24 │ │ │ │ ldr r0, [pc, #200] @ 3cfd48 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536f24 │ │ │ │ - @ instruction: 0x00771994 │ │ │ │ + rsbseq r1, r7, r4, lsr #19 │ │ │ │ addeq fp, sp, ip, lsl #18 │ │ │ │ addeq fp, sp, r8, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r3, ip, lsr #30 │ │ │ │ - rsbeq lr, r1, r4, asr sl │ │ │ │ + rsbeq r0, r3, ip, lsr pc │ │ │ │ + rsbeq lr, r1, r4, ror #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ addeq ip, r3, ip, lsl fp │ │ │ │ - strheq r0, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r0, r3, ip, ror pc │ │ │ │ - rsbeq r0, r3, ip, asr pc │ │ │ │ - rsbeq r0, r3, r8, lsl pc │ │ │ │ - rsbseq r1, r7, r8, lsl #15 │ │ │ │ - rsbeq r5, r1, ip, lsr r8 │ │ │ │ - rsbeq lr, r0, r0, ror ip │ │ │ │ - ldrsbeq r1, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r5, r1, r8, lsl #15 │ │ │ │ - strheq lr, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r1, r7, r8, ror #11 │ │ │ │ - @ instruction: 0x00608e90 │ │ │ │ - rsbeq r6, sl, ip, lsl r4 │ │ │ │ + rsbeq r0, r3, ip, asr #31 │ │ │ │ + rsbeq r0, r3, ip, lsl #31 │ │ │ │ + rsbeq r0, r3, ip, ror #30 │ │ │ │ + rsbeq r0, r3, r8, lsr #30 │ │ │ │ + @ instruction: 0x00771798 │ │ │ │ + rsbeq r5, r1, ip, asr #16 │ │ │ │ + rsbeq lr, r0, r0, lsl #25 │ │ │ │ + rsbseq r1, r7, r0, ror #13 │ │ │ │ + @ instruction: 0x00615798 │ │ │ │ + rsbeq lr, r0, r0, asr #23 │ │ │ │ + ldrsheq r1, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r8, r0, r0, lsr #29 │ │ │ │ + rsbeq r6, sl, ip, lsr #8 │ │ │ │ addeq ip, lr, r4, ror #22 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq fp, sp, r8, asr r4 │ │ │ │ - rsbseq r1, r7, r4, lsr #9 │ │ │ │ + ldrheq r1, [r7], #-68 @ 0xffffffbc @ │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r3, ip, lsl #22 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ - rsbeq r0, r3, r8, lsl fp │ │ │ │ + rsbeq r0, r3, r8, lsr #22 │ │ │ │ andeq r1, r0, ip, asr #25 │ │ │ │ - rsbeq r0, r3, r4, lsr #23 │ │ │ │ - rsbeq r0, r3, r0, lsr #22 │ │ │ │ + strheq r0, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, r3, r0, lsr fp │ │ │ │ @ instruction: 0x000015b4 │ │ │ │ - ldrdeq r0, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r0, r3, r0, ror #15 │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r0, r3, r0, lsr r9 │ │ │ │ - rsbeq r0, r3, r4, lsr r9 │ │ │ │ - rsbeq r0, r3, r0, ror #18 │ │ │ │ - rsbeq r0, r3, r4, lsl #13 │ │ │ │ - rsbeq r0, r3, r8, lsr #17 │ │ │ │ - rsbeq r0, r3, ip, lsl r9 │ │ │ │ - strdeq r0, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, r3, r8, lsl #15 │ │ │ │ - strheq r0, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - strdeq r0, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - strheq r0, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, r3, r0, asr #18 │ │ │ │ + rsbeq r0, r3, r4, asr #18 │ │ │ │ + rsbeq r0, r3, r0, ror r9 │ │ │ │ + @ instruction: 0x00630694 │ │ │ │ + strheq r0, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r0, r3, ip, lsr #18 │ │ │ │ + rsbeq r0, r3, r0, lsl #14 │ │ │ │ + @ instruction: 0x00630798 │ │ │ │ + rsbeq r0, r3, r4, asr #15 │ │ │ │ + rsbeq r0, r3, r8, lsl #14 │ │ │ │ + rsbeq r0, r3, ip, asr #15 │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -401655,41 +401655,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d0264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3d0164 │ │ │ │ ldr r0, [pc, #56] @ 3d0268 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3d0164 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, ror #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r8, asr #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, sp, r8, lsr #19 │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r4, lsr #10 │ │ │ │ - rsbeq r0, r3, r0, asr #10 │ │ │ │ + rsbeq r0, r3, r4, lsr r5 │ │ │ │ + rsbeq r0, r3, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3d039c │ │ │ │ ldr r1, [pc, #280] @ 3d03a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401741,41 +401741,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d03bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d02bc │ │ │ │ ldr r0, [pc, #56] @ 3d03c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d02bc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq sl, sp, r0, r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r0, ror r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, sp, r0, asr r8 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r8, lsr #8 │ │ │ │ - rsbeq r0, r3, r4, asr #8 │ │ │ │ + rsbeq r0, r3, r8, lsr r4 │ │ │ │ + rsbeq r0, r3, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3d0564 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3d0568 │ │ │ │ @@ -401852,44 +401852,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3d0584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0458 │ │ │ │ ldr r0, [pc, #64] @ 3d0588 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0458 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r0, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq sl, [sp], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008da6b4 │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r0, asr #5 │ │ │ │ - strdeq r0, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + ldrdeq r0, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r0, r3, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3d0704 │ │ │ │ ldr r2, [pc, #352] @ 3d0708 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401952,48 +401952,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d0724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d05dc │ │ │ │ ldr r0, [pc, #72] @ 3d0728 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d05dc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r0, ror r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r0, asr r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, sp, r0, lsr r5 │ │ │ │ andeq r4, r0, r0, lsl #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r0, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r0, r3, ip, lsr r2 │ │ │ │ + rsbeq r0, r3, ip, asr #3 │ │ │ │ + rsbeq r0, r3, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3d0a54 │ │ │ │ ldr r1, [pc, #784] @ 3d0a58 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -402054,21 +402054,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d0a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0790 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0790 │ │ │ │ ldr r3, [pc, #520] @ 3d0a78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -402087,21 +402087,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3d0a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0788 │ │ │ │ ldr r3, [pc, #408] @ 3d0a80 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d09e8 │ │ │ │ @@ -402118,22 +402118,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3d0a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d0780 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0780 │ │ │ │ ldr r3, [pc, #272] @ 3d0a88 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -402153,68 +402153,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d0a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0780 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d0780 │ │ │ │ b 3d0970 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3d0788 │ │ │ │ b 3d0868 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3d0790 │ │ │ │ b 3d07e4 │ │ │ │ ldr r0, [pc, #124] @ 3d0a90 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d095c │ │ │ │ ldr r0, [pc, #108] @ 3d0a94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0788 │ │ │ │ ldr r0, [pc, #96] @ 3d0a98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0790 │ │ │ │ ldr r0, [pc, #84] @ 3d0a9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0780 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [sp], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008da3b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, sp, ip, ror r3 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00630398 │ │ │ │ + rsbeq r0, r3, r8, lsr #7 │ │ │ │ andeq r3, r0, r4, lsr #18 │ │ │ │ - rsbeq r0, r3, r8, lsr #4 │ │ │ │ + rsbeq r0, r3, r8, lsr r2 │ │ │ │ andeq r2, r0, ip, asr ip │ │ │ │ - rsbeq r0, r3, r0, rrx │ │ │ │ + rsbeq r0, r3, r0, ror r0 │ │ │ │ andeq r3, r0, r8, lsl r3 │ │ │ │ - rsbeq r0, r3, ip, lsr r0 │ │ │ │ - ldrdeq pc, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r0, r3, r4, asr r1 │ │ │ │ - rsbeq r0, r3, r0, lsr r2 │ │ │ │ rsbeq r0, r3, ip, asr #32 │ │ │ │ + rsbeq pc, r2, r8, ror #31 │ │ │ │ + rsbeq r0, r3, r4, ror #2 │ │ │ │ + rsbeq r0, r3, r0, asr #4 │ │ │ │ + rsbeq r0, r3, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3d0bf8 │ │ │ │ ldr ip, [pc, #320] @ 3d0bfc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402277,40 +402277,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0afc │ │ │ │ ldr r0, [pc, #52] @ 3d0c1c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0afc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, ip, asr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r4, asr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r9, [sp], r4 │ │ │ │ @ instruction: 0x00004eb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r0, lsl #2 │ │ │ │ - rsbeq r0, r3, ip, lsl r1 │ │ │ │ + rsbeq r0, r3, r0, lsl r1 │ │ │ │ + rsbeq r0, r3, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3d0d70 │ │ │ │ ldr r3, [pc, #312] @ 3d0d74 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402371,40 +402371,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0c7c │ │ │ │ ldr r0, [pc, #52] @ 3d0d94 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0c7c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [sp], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008d9ebc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r8, ror lr │ │ │ │ andeq r4, r0, r0, asr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq pc, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - strdeq pc, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, r2, ip, ror #31 │ │ │ │ + rsbeq r0, r3, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3d0eec │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3d0ef0 │ │ │ │ @@ -402457,22 +402457,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0f0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0df0 │ │ │ │ ldr r2, [pc, #92] @ 3d0f10 │ │ │ │ ldr r3, [pc, #56] @ 3d0ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -402480,27 +402480,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d0ee8 │ │ │ │ ldr r0, [pc, #60] @ 3d0f14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, ip, asr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, ip, lsl sp │ │ │ │ andeq r3, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq pc, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, r2, r4, ror #29 │ │ │ │ addeq r9, sp, r0, ror #24 │ │ │ │ - ldrdeq pc, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, r2, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3d1060 │ │ │ │ ldr ip, [pc, #304] @ 3d1064 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402558,41 +402558,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d1080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0f6c │ │ │ │ ldr r0, [pc, #56] @ 3d1084 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d0f6c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r4, asr #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r0, lsr #23 │ │ │ │ andeq r2, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq pc, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq pc, r2, r8, lsl #28 │ │ │ │ + rsbeq pc, r2, r0, asr #27 │ │ │ │ + rsbeq pc, r2, r8, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3d11dc │ │ │ │ ldr r3, [pc, #312] @ 3d11e0 │ │ │ │ @@ -402653,41 +402653,41 @@ │ │ │ │ beq 3d11c0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d11fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d1108 │ │ │ │ ldr r0, [pc, #56] @ 3d1200 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d1108 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r8, ror #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r8, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r4, lsl #20 │ │ │ │ andeq r5, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r4, lsl #26 │ │ │ │ - rsbeq pc, r2, r4, asr #26 │ │ │ │ + rsbeq pc, r2, r4, lsl sp @ │ │ │ │ + rsbeq pc, r2, r4, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3d1260 │ │ │ │ @@ -402781,48 +402781,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d1418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d12e8 │ │ │ │ ldr r0, [pc, #72] @ 3d141c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d12e8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, ip, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r0, asr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r4, lsr #16 │ │ │ │ andeq r3, r0, r8, lsl r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0062fb98 │ │ │ │ - rsbeq pc, r2, r8, asr #23 │ │ │ │ + rsbeq pc, r2, r8, lsr #23 │ │ │ │ + ldrdeq pc, [r2], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3d1594 │ │ │ │ ldr r1, [pc, #344] @ 3d1598 │ │ │ │ @@ -402893,39 +402893,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d15b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d1480 │ │ │ │ ldr r0, [pc, #52] @ 3d15b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d1480 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [sp], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008d96b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, ip, ror r6 │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r4, ror sl @ │ │ │ │ - @ instruction: 0x0062fa98 │ │ │ │ + rsbeq pc, r2, r4, lsl #21 │ │ │ │ + rsbeq pc, r2, r8, lsr #21 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3d1420 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3d1668 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -402948,31 +402948,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3d1670 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r2, [pc, #44] @ 3d166c │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3d1674 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ addeq r9, sp, r0, asr #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq pc, r2, r8, lsl sl @ │ │ │ │ - rsbeq pc, r2, r0, lsl sl @ │ │ │ │ + rsbeq pc, r2, r8, lsr #20 │ │ │ │ + rsbeq pc, r2, r0, lsr #20 │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -403064,15 +403064,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ ldr r2, [pc, #588] @ 3d1a5c │ │ │ │ ldr r3, [pc, #572] @ 3d1a50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -403122,24 +403122,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3d1a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d17f8 │ │ │ │ ldr r2, [pc, #324] @ 3d1a68 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3d19c0 │ │ │ │ @@ -403154,26 +403154,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3d1a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -403198,39 +403198,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3d1894 │ │ │ │ ldr r0, [pc, #104] @ 3d1a78 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d199c │ │ │ │ ldr r0, [pc, #80] @ 3d1a7c │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d17f8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, ip, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r4, ror #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r4, lsl #6 │ │ │ │ muleq r0, r4, r9 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r0, ror #16 │ │ │ │ - rsbeq pc, r2, r4, asr r7 @ │ │ │ │ - rsbeq pc, r2, ip, lsl r7 @ │ │ │ │ - @ instruction: 0x0062f79c │ │ │ │ + rsbeq pc, r2, r0, ror r8 @ │ │ │ │ + rsbeq pc, r2, r4, ror #14 │ │ │ │ + rsbeq pc, r2, ip, lsr #14 │ │ │ │ + rsbeq pc, r2, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3d1c94 │ │ │ │ ldr ip, [pc, #508] @ 3d1c98 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403295,22 +403295,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3d1cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d1aec │ │ │ │ ldr r3, [pc, #220] @ 3d1ca8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1b34 │ │ │ │ ldr r3, [pc, #204] @ 3d1cac │ │ │ │ @@ -403326,66 +403326,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3d1cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d1b34 │ │ │ │ ldr r2, [pc, #112] @ 3d1cbc │ │ │ │ ldr r3, [pc, #72] @ 3d1c98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1c90 │ │ │ │ ldr r0, [pc, #80] @ 3d1cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #64] @ 3d1cc4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d1b34 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, ip, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r4, asr r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r0, lsr #32 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r0, ror r6 @ │ │ │ │ - strdeq pc, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r2, r0, lsl #13 │ │ │ │ + rsbeq pc, r2, r0, lsl #12 │ │ │ │ addeq r8, sp, r8, asr #29 │ │ │ │ - rsbeq pc, r2, r0, lsl r6 @ │ │ │ │ - strdeq pc, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq pc, r2, r0, lsr #12 │ │ │ │ + rsbeq pc, r2, r8, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3d1ef0 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403460,15 +403460,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1d90 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3d1d54 │ │ │ │ ldr r1, [pc, #248] @ 3d1f40 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -403483,59 +403483,59 @@ │ │ │ │ bne 3d1e48 │ │ │ │ b 3d1da8 │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1e48 │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3d1d3c │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3d1d30 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3d1d24 │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3d1d18 │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3d1d0c │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3d1d00 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3d1a80 │ │ │ │ b 3d1dc4 │ │ │ │ - ldrsheq lr, [r6], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq pc, r6, r4, ror #5 │ │ │ │ + rsbseq lr, r6, r0, lsl #30 │ │ │ │ + ldrsheq pc, [r6], #-36 @ 0xffffffdc @ │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - rsbseq pc, r6, r8, lsr #4 │ │ │ │ + rsbseq pc, r6, r8, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3d2304 │ │ │ │ ldr ip, [pc, #936] @ 3d2308 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403613,30 +403613,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3d2324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3d1fbc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2160 │ │ │ │ ldr r3, [pc, #564] @ 3d2328 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -403656,21 +403656,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d232c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d1cc8 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3d1fc4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403702,23 +403702,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d2334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d1f98 │ │ │ │ ldr r3, [pc, #268] @ 3d2338 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2180 │ │ │ │ ldr r3, [pc, #220] @ 3d231c │ │ │ │ @@ -403734,67 +403734,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d233c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2180 │ │ │ │ ldr r0, [pc, #156] @ 3d2340 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d1f98 │ │ │ │ ldr r0, [pc, #132] @ 3d2344 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d20d8 │ │ │ │ ldr r0, [pc, #96] @ 3d2348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2160 │ │ │ │ ldr r0, [pc, #84] @ 3d234c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2180 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008d8bb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, sp, r4, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, sp, r8, asr #22 │ │ │ │ andeq r4, r0, r8, lsl #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r4, lsl #5 │ │ │ │ + @ instruction: 0x0062f294 │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - rsbeq pc, r2, r8, lsr #6 │ │ │ │ + rsbeq pc, r2, r8, lsr r3 @ │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq pc, r2, ip, lsr #1 │ │ │ │ + strheq pc, [r2], #-12 @ │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbeq pc, r2, r4, asr r2 @ │ │ │ │ - rsbeq pc, r2, ip, rrx │ │ │ │ - rsbeq pc, r2, r0, lsr #2 │ │ │ │ - ldrdeq pc, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r2, ip, lsr #4 │ │ │ │ + rsbeq pc, r2, r4, ror #4 │ │ │ │ + rsbeq pc, r2, ip, ror r0 @ │ │ │ │ + rsbeq pc, r2, r0, lsr r1 @ │ │ │ │ + rsbeq pc, r2, r4, ror #3 │ │ │ │ + rsbeq pc, r2, ip, lsr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #772] @ 3d2670 │ │ │ │ mov sl, r3 │ │ │ │ @@ -403858,15 +403858,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #8] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ @@ -403876,15 +403876,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add sl, sl, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldrb r1, [fp, #8] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ lsl ip, r1, #1 │ │ │ │ ldrh r3, [fp, ip] │ │ │ │ subs r0, r9, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -403935,15 +403935,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3d2690 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -403960,29 +403960,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3d2694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ b 3d25b0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3d2698 │ │ │ │ ldr r1, [pc, #68] @ 3d269c │ │ │ │ ldr r0, [pc, #68] @ 3d26a0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -403995,19 +403995,19 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, sp, r8, ror r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, sp, r0, lsl r6 │ │ │ │ andeq r5, r0, r0, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r4, asr #32 │ │ │ │ - rsbeq lr, r2, r8, lsr pc │ │ │ │ - rsbseq lr, r6, r0, lsl #12 │ │ │ │ - rsbeq lr, r2, r8, lsr sl │ │ │ │ - rsbeq lr, r2, r8, ror #29 │ │ │ │ + rsbeq pc, r2, r4, asr r0 @ │ │ │ │ + rsbeq lr, r2, r8, asr #30 │ │ │ │ + rsbseq lr, r6, r0, lsl r6 │ │ │ │ + rsbeq lr, r2, r8, asr #20 │ │ │ │ + strdeq lr, [r2], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, r5, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3d298c │ │ │ │ ldr ip, [pc, #716] @ 3d2990 │ │ │ │ @@ -404085,23 +404085,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3d29b0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2758 │ │ │ │ ldr r0, [pc, #396] @ 3d29b4 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2758 │ │ │ │ ldr r0, [pc, #364] @ 3d29a8 │ │ │ │ @@ -404117,15 +404117,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3d29b8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d2808 │ │ │ │ ldr r0, [pc, #296] @ 3d29bc │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -404144,42 +404144,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d29c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2714 │ │ │ │ ldr r0, [pc, #176] @ 3d29c4 │ │ │ │ ldr r3, [pc, #120] @ 3d2990 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d2988 │ │ │ │ ldr r0, [pc, #144] @ 3d29c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #128] @ 3d29cc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2714 │ │ │ │ ldr r0, [pc, #112] @ 3d29d0 │ │ │ │ ldr r3, [pc, #44] @ 3d2990 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404195,24 +404195,24 @@ │ │ │ │ addeq r8, sp, r4, lsr r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r8, [sp], r8 @ │ │ │ │ @ instruction: 0x008d83b4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, r8, lsr #31 │ │ │ │ + strheq lr, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ - rsbeq lr, r2, ip, lsl #29 │ │ │ │ + @ instruction: 0x0062ee9c │ │ │ │ andeq r1, r0, r8, ror r6 │ │ │ │ - rsbeq lr, r2, ip, lsr #26 │ │ │ │ + rsbeq lr, r2, ip, lsr sp │ │ │ │ addeq r8, sp, r0, lsl #4 │ │ │ │ - rsbeq lr, r2, r0, lsr lr │ │ │ │ - rsbeq lr, r2, r8, asr sp │ │ │ │ + rsbeq lr, r2, r0, asr #28 │ │ │ │ + rsbeq lr, r2, r8, ror #26 │ │ │ │ @ instruction: 0x008d81b4 │ │ │ │ - rsbeq lr, r2, r8, ror lr │ │ │ │ + rsbeq lr, r2, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404315,21 +404315,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3d2d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2ae4 │ │ │ │ ldr r3, [pc, #348] @ 3d2d20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404348,23 +404348,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d2d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2ae4 │ │ │ │ ldr r3, [pc, #228] @ 3d2d28 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3d2a98 │ │ │ │ ldr r3, [pc, #188] @ 3d2d14 │ │ │ │ @@ -404380,56 +404380,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3d2d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2a98 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3d2bbc │ │ │ │ ldr r0, [pc, #108] @ 3d2d30 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2ae4 │ │ │ │ ldr r0, [pc, #92] @ 3d2d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2bac │ │ │ │ ldr r0, [pc, #80] @ 3d2d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2a98 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [sp], ip │ │ │ │ addeq r8, sp, r4, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, sp, r0, ror #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, sp, r4, ror r0 │ │ │ │ addeq r8, sp, r4, lsl r0 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, ip, lsl sp │ │ │ │ + rsbeq lr, r2, ip, lsr #26 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq lr, r2, r0, lsr sp │ │ │ │ + rsbeq lr, r2, r0, asr #26 │ │ │ │ andeq r1, r0, r4, asr r5 │ │ │ │ - rsbeq lr, r2, ip, lsl #23 │ │ │ │ - ldrdeq lr, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq lr, r2, r4, asr #24 │ │ │ │ @ instruction: 0x0062eb9c │ │ │ │ + rsbeq lr, r2, r8, ror #25 │ │ │ │ + rsbeq lr, r2, r4, asr ip │ │ │ │ + rsbeq lr, r2, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3d3abc │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3d3ac0 │ │ │ │ @@ -404590,22 +404590,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3d3adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e74 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3d2ec0 │ │ │ │ @@ -404652,23 +404652,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3d3ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e74 │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3ccbec │ │ │ │ strh r0, [fp] │ │ │ │ @@ -404694,22 +404694,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3d3aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e58 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d3600 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2f2c │ │ │ │ b 3d2dd4 │ │ │ │ @@ -404732,22 +404732,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3d3af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2dd4 │ │ │ │ mov r0, r6 │ │ │ │ bl 3cc8e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2e80 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -404776,21 +404776,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3d3afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e80 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2dd4 │ │ │ │ ldr r3, [pc, #2056] @ 3d3b00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404809,21 +404809,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3d3b04 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2dcc │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2dcc │ │ │ │ @@ -404852,15 +404852,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3d3b0c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d3358 │ │ │ │ ldr r3, [pc, #1792] @ 3d3b10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404879,22 +404879,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3d3b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2ed8 │ │ │ │ ldr r3, [pc, #1676] @ 3d3b18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2e48 │ │ │ │ ldr r3, [pc, #1588] @ 3d3ad4 │ │ │ │ @@ -404916,27 +404916,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3d3b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e48 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d37bc │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -405004,27 +405004,27 @@ │ │ │ │ beq 3d39d8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3d3b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2f24 │ │ │ │ ldr r0, [pc, #1192] @ 3d3b28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2dd4 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2f2c │ │ │ │ b 3d32f0 │ │ │ │ ldr r3, [pc, #1164] @ 3d3b2c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405043,21 +405043,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d3b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3040 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3d35ac │ │ │ │ ldr r3, [pc, #1036] @ 3d3b34 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -405076,31 +405076,31 @@ │ │ │ │ beq 3d3a88 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3d3b38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d357c │ │ │ │ ldr r0, [pc, #928] @ 3d3b3c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2ed8 │ │ │ │ ldr r0, [pc, #912] @ 3d3b40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e48 │ │ │ │ ldr r2, [pc, #896] @ 3d3b44 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3538 │ │ │ │ ldr r2, [pc, #764] @ 3d3ad4 │ │ │ │ @@ -405116,21 +405116,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3d3b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3538 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d3948 │ │ │ │ mov r3, #0 │ │ │ │ b 3d3598 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -405153,21 +405153,21 @@ │ │ │ │ beq 3d3aa8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3d3b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3594 │ │ │ │ ldr r2, [pc, #592] @ 3d3b20 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3940 │ │ │ │ ldr r2, [pc, #496] @ 3d3ad4 │ │ │ │ @@ -405182,21 +405182,21 @@ │ │ │ │ beq 3d3a78 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d3b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d357c │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d3588 │ │ │ │ ldr r3, [pc, #432] @ 3d3b00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405215,138 +405215,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d3b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d3598 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d3b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e58 │ │ │ │ ldr r0, [pc, #384] @ 3d3b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2f24 │ │ │ │ ldr r0, [pc, #368] @ 3d3b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3d2f44 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3d3b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e74 │ │ │ │ ldr r0, [pc, #336] @ 3d3b6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e74 │ │ │ │ ldr r0, [pc, #316] @ 3d3b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3040 │ │ │ │ ldr r0, [pc, #304] @ 3d3b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2dcc │ │ │ │ ldr r0, [pc, #284] @ 3d3b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3538 │ │ │ │ ldr r0, [pc, #272] @ 3d3b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d2e80 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3d3b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d357c │ │ │ │ ldr r0, [pc, #244] @ 3d3b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d357c │ │ │ │ ldr r0, [pc, #232] @ 3d3b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3594 │ │ │ │ ldr r0, [pc, #220] @ 3d3b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d3598 │ │ │ │ @ instruction: 0x008d7dbc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r7, sp, ip, ror sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, sp, r8, lsr sp │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, r4, asr fp │ │ │ │ + rsbeq lr, r2, r4, ror #22 │ │ │ │ andeq r1, r0, ip, ror #11 │ │ │ │ - ldrdeq lr, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r2, ip, ror #19 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - ldrdeq lr, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq lr, r2, r4, ror #17 │ │ │ │ andeq r1, r0, r4, ror #7 │ │ │ │ - rsbeq lr, r2, ip, asr #29 │ │ │ │ + ldrdeq lr, [r2], #-236 @ 0xffffff14 @ │ │ │ │ andeq r5, r0, r8, lsl r4 │ │ │ │ - ldrdeq lr, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq lr, r2, ip, ror #17 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbeq lr, r2, r8, ror ip │ │ │ │ + rsbeq lr, r2, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ - rsbeq lr, r2, r4, asr #18 │ │ │ │ + rsbeq lr, r2, r4, asr r9 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - rsbeq lr, r2, r8, asr r8 │ │ │ │ + rsbeq lr, r2, r8, ror #16 │ │ │ │ andeq r2, r0, ip, ror #26 │ │ │ │ - rsbeq lr, r2, ip, lsr #9 │ │ │ │ + strheq lr, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ - rsbeq lr, r2, r4, ror #17 │ │ │ │ - strheq lr, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq lr, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq lr, r2, ip, asr #21 │ │ │ │ andeq r1, r0, r8, asr r7 │ │ │ │ - rsbeq lr, r2, ip, lsl r5 │ │ │ │ + rsbeq lr, r2, ip, lsr #10 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ - rsbeq lr, r2, r0, lsr #14 │ │ │ │ - rsbeq lr, r2, r4, ror r5 │ │ │ │ - rsbeq lr, r2, r0, ror r2 │ │ │ │ + rsbeq lr, r2, r0, lsr r7 │ │ │ │ + rsbeq lr, r2, r4, lsl #11 │ │ │ │ + rsbeq lr, r2, r0, lsl #5 │ │ │ │ andeq r5, r0, r8, asr #7 │ │ │ │ - rsbeq lr, r2, r8, asr #11 │ │ │ │ + ldrdeq lr, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r5, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0062e798 │ │ │ │ - rsbeq lr, r2, ip, lsl r6 │ │ │ │ - rsbeq lr, r2, r8, lsl r6 │ │ │ │ - ldrdeq lr, [r2], #-4 @ │ │ │ │ - strheq lr, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq lr, r2, r8, lsr #15 │ │ │ │ + rsbeq lr, r2, ip, lsr #12 │ │ │ │ rsbeq lr, r2, r8, lsr #12 │ │ │ │ - rsbeq lr, r2, ip, ror r1 │ │ │ │ - strdeq lr, [r2], #-0 @ │ │ │ │ - rsbeq lr, r2, r0, asr r2 │ │ │ │ - rsbeq lr, r2, r0, ror #6 │ │ │ │ - strdeq lr, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq lr, r2, r8, lsl #3 │ │ │ │ - rsbeq lr, r2, r8, lsl r5 │ │ │ │ - rsbeq lr, r2, r4, ror r4 │ │ │ │ - rsbeq lr, r2, ip, ror r5 │ │ │ │ - rsbeq lr, r2, r0, lsl #12 │ │ │ │ + rsbeq lr, r2, r4, ror #1 │ │ │ │ + rsbeq lr, r2, r8, asr #11 │ │ │ │ + rsbeq lr, r2, r8, lsr r6 │ │ │ │ + rsbeq lr, r2, ip, lsl #3 │ │ │ │ + rsbeq lr, r2, r0, lsl #2 │ │ │ │ + rsbeq lr, r2, r0, ror #4 │ │ │ │ + rsbeq lr, r2, r0, ror r3 │ │ │ │ + rsbeq lr, r2, ip, lsl #8 │ │ │ │ + @ instruction: 0x0062e198 │ │ │ │ + rsbeq lr, r2, r8, lsr #10 │ │ │ │ + rsbeq lr, r2, r4, lsl #9 │ │ │ │ + rsbeq lr, r2, ip, lsl #11 │ │ │ │ + rsbeq lr, r2, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3d3eec │ │ │ │ ldr r3, [pc, #836] @ 3d3ef0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -405436,25 +405436,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3d3f10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405485,42 +405485,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d3f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3c04 │ │ │ │ ldr r0, [pc, #268] @ 3d3f1c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3c04 │ │ │ │ ldr r0, [pc, #232] @ 3d3f20 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3d3d4c │ │ │ │ ldr r3, [pc, #196] @ 3d3f24 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405539,46 +405539,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d3f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3c7c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3d3f2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d3c7c │ │ │ │ addeq r6, sp, ip, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, sp, ip, asr #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r6, sp, r0, lsl #30 │ │ │ │ umulleq r6, sp, r0, lr │ │ │ │ andeq r3, r0, r8, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, ip, lsr r4 │ │ │ │ + rsbeq lr, r2, ip, asr #8 │ │ │ │ andeq r4, r0, ip, lsr #21 │ │ │ │ - rsbeq lr, r2, r8, lsl r4 │ │ │ │ - rsbeq lr, r2, r8, asr #8 │ │ │ │ - rsbeq lr, r2, r4, lsl #7 │ │ │ │ + rsbeq lr, r2, r8, lsr #8 │ │ │ │ + rsbeq lr, r2, r8, asr r4 │ │ │ │ + @ instruction: 0x0062e394 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0x0062da98 │ │ │ │ - strheq sp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq sp, r2, r8, lsr #21 │ │ │ │ + rsbeq sp, r2, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3d4378 │ │ │ │ ldr r3, [pc, #1072] @ 3d437c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -405690,21 +405690,21 @@ │ │ │ │ beq 3d4330 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d4398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d405c │ │ │ │ ldr r3, [pc, #616] @ 3d439c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4034 │ │ │ │ ldr r3, [pc, #584] @ 3d4390 │ │ │ │ @@ -405721,21 +405721,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d43a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4034 │ │ │ │ ldr r3, [pc, #500] @ 3d43a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d40a0 │ │ │ │ ldr r3, [pc, #460] @ 3d4390 │ │ │ │ @@ -405751,21 +405751,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3d43a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d40a0 │ │ │ │ ldr r3, [pc, #388] @ 3d43ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4084 │ │ │ │ ldr r3, [pc, #340] @ 3d4390 │ │ │ │ @@ -405781,21 +405781,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3d43b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4084 │ │ │ │ ldr r3, [pc, #276] @ 3d43b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d400c │ │ │ │ ldr r3, [pc, #220] @ 3d4390 │ │ │ │ @@ -405812,69 +405812,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3d43b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d400c │ │ │ │ ldr r0, [pc, #148] @ 3d43bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4034 │ │ │ │ ldr r0, [pc, #136] @ 3d43c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d405c │ │ │ │ ldr r0, [pc, #124] @ 3d43c4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d400c │ │ │ │ ldr r0, [pc, #108] @ 3d43c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d40a0 │ │ │ │ ldr r0, [pc, #96] @ 3d43cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4084 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, asr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008d6bb4 │ │ │ │ addeq r6, sp, r0, ror fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x000013bc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, r8, lsl #3 │ │ │ │ + @ instruction: 0x0062e198 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, r2, r4, lsr #3 │ │ │ │ + strheq lr, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ - rsbeq lr, r2, r8, ror #4 │ │ │ │ + rsbeq lr, r2, r8, ror r2 │ │ │ │ andeq r3, r0, r8, ror #1 │ │ │ │ - rsbeq lr, r2, r8, ror #2 │ │ │ │ + rsbeq lr, r2, r8, ror r1 │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ - rsbeq lr, r2, ip, ror #3 │ │ │ │ - rsbeq lr, r2, ip, ror r0 │ │ │ │ - rsbeq sp, r2, r8, asr #31 │ │ │ │ - rsbeq lr, r2, r4, lsr #4 │ │ │ │ - rsbeq lr, r2, ip, ror #2 │ │ │ │ - ldrdeq lr, [r2], #-8 @ │ │ │ │ + strdeq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, r2, ip, lsl #1 │ │ │ │ + ldrdeq sp, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq lr, r2, r4, lsr r2 │ │ │ │ + rsbeq lr, r2, ip, ror r1 │ │ │ │ + rsbeq lr, r2, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3d44f4 │ │ │ │ ldr ip, [pc, #268] @ 3d44f8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -405925,39 +405925,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d4514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4424 │ │ │ │ ldr r0, [pc, #52] @ 3d4518 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4424 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, sp, ip, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r6, sp, r8, ror #13 │ │ │ │ @ instruction: 0x000052b0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq lr, [r2], #-12 @ │ │ │ │ - rsbeq lr, r2, ip, lsr r1 │ │ │ │ + rsbeq lr, r2, ip, lsl #2 │ │ │ │ + rsbeq lr, r2, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3d4670 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -406022,37 +406022,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d4690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d45d0 │ │ │ │ ldr r0, [pc, #48] @ 3d4694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d45d0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [sp], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, sp, r4, asr #11 │ │ │ │ addeq r6, sp, r4, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r2, ip, lsr #28 │ │ │ │ - rsbeq sp, r2, r4, ror #28 │ │ │ │ + rsbeq sp, r2, ip, lsr lr │ │ │ │ + rsbeq sp, r2, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3d4d34 │ │ │ │ ldr r3, [pc, #1668] @ 3d4d38 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -406158,19 +406158,19 @@ │ │ │ │ bne 3d4bbc │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3d47ac │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3d4a6c │ │ │ │ @@ -406202,23 +406202,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d4d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d471c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406249,22 +406249,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3d4d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47c8 │ │ │ │ ldr r0, [pc, #876] @ 3d4d60 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d48a0 │ │ │ │ ldr r0, [pc, #836] @ 3d4d4c │ │ │ │ @@ -406280,22 +406280,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3d4d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47c8 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3d4d68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4b14 │ │ │ │ @@ -406312,41 +406312,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3d4d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3d47d8 │ │ │ │ ldr r0, [pc, #620] @ 3d4d70 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3d4af0 │ │ │ │ ldr r0, [pc, #592] @ 3d4d74 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d471c │ │ │ │ ldr r3, [pc, #560] @ 3d4d78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406365,22 +406365,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3d4d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47b8 │ │ │ │ ldr r3, [pc, #444] @ 3d4d80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4844 │ │ │ │ ldr r3, [pc, #372] @ 3d4d4c │ │ │ │ @@ -406397,25 +406397,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d4d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4844 │ │ │ │ ldr r2, [pc, #312] @ 3d4d88 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d48a0 │ │ │ │ ldr r2, [pc, #232] @ 3d4d4c │ │ │ │ @@ -406433,77 +406433,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3d4d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47c8 │ │ │ │ ldr r0, [pc, #188] @ 3d4d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47c8 │ │ │ │ ldr r0, [pc, #176] @ 3d4d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47c8 │ │ │ │ ldr r0, [pc, #164] @ 3d4d98 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47b8 │ │ │ │ ldr r0, [pc, #148] @ 3d4d9c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4844 │ │ │ │ ldr r0, [pc, #124] @ 3d4da0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d47c8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r4, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, sp, r4, asr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r6, [sp], r0 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq sp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, r2, ip, asr #31 │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ - rsbeq ip, r2, r0, lsr sp │ │ │ │ + rsbeq ip, r2, r0, asr #26 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq ip, r2, r0, asr sp │ │ │ │ + rsbeq ip, r2, r0, ror #26 │ │ │ │ andeq r2, r0, r4, ror #28 │ │ │ │ - rsbeq sp, r2, r8, asr sp │ │ │ │ - @ instruction: 0x0062dd90 │ │ │ │ - rsbeq sp, r2, r0, lsr #28 │ │ │ │ + rsbeq sp, r2, r8, ror #26 │ │ │ │ + rsbeq sp, r2, r0, lsr #27 │ │ │ │ + rsbeq sp, r2, r0, lsr lr │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq sp, r2, ip, lsl #24 │ │ │ │ + rsbeq sp, r2, ip, lsl ip │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrdeq sp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r2, r0, ror #21 │ │ │ │ andeq r4, r0, r0, ror #10 │ │ │ │ - rsbeq sp, r2, r8, lsr #19 │ │ │ │ - @ instruction: 0x0062ca94 │ │ │ │ - rsbeq ip, r2, r8, lsl fp │ │ │ │ - rsbeq sp, r2, ip, lsl #22 │ │ │ │ - rsbeq sp, r2, r4, ror #20 │ │ │ │ - @ instruction: 0x0062d99c │ │ │ │ + strheq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq ip, r2, r4, lsr #21 │ │ │ │ + rsbeq ip, r2, r8, lsr #22 │ │ │ │ + rsbeq sp, r2, ip, lsl fp │ │ │ │ + rsbeq sp, r2, r4, ror sl │ │ │ │ + rsbeq sp, r2, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3d5648 │ │ │ │ ldr r3, [pc, #2184] @ 3d564c │ │ │ │ @@ -406640,19 +406640,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3d5518 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3d4ee4 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -406696,22 +406696,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3d5674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3d5110 │ │ │ │ @@ -406738,24 +406738,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3d567c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4eb4 │ │ │ │ ldr r0, [pc, #1236] @ 3d5680 │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -406778,27 +406778,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3d5684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4e20 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4e54 │ │ │ │ @@ -406822,22 +406822,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3d568c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4e54 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d53b0 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3d5690 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -406874,22 +406874,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3d5698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4f00 │ │ │ │ ldr r3, [pc, #740] @ 3d569c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d52e8 │ │ │ │ ldr r3, [pc, #672] @ 3d566c │ │ │ │ @@ -406906,23 +406906,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d56a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d52e8 │ │ │ │ ldr r2, [pc, #616] @ 3d56a4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d5064 │ │ │ │ ldr r2, [pc, #540] @ 3d566c │ │ │ │ @@ -406938,45 +406938,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d56a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4e3c │ │ │ │ ldr r0, [pc, #492] @ 3d56ac │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3d50ec │ │ │ │ ldr r0, [pc, #468] @ 3d56b0 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4e20 │ │ │ │ ldr r0, [pc, #440] @ 3d56b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4eb4 │ │ │ │ ldr r3, [pc, #408] @ 3d56b8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406997,39 +406997,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d56bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4fdc │ │ │ │ ldr r0, [pc, #272] @ 3d56c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4e3c │ │ │ │ ldr r0, [pc, #248] @ 3d56c4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4fdc │ │ │ │ ldr r2, [pc, #224] @ 3d56c8 │ │ │ │ ldr r3, [pc, #96] @ 3d564c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407037,62 +407037,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d5644 │ │ │ │ ldr r0, [pc, #192] @ 3d56cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #172] @ 3d56d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d52e8 │ │ │ │ ldr r0, [pc, #156] @ 3d56d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d4f00 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, r4, asr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, sp, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ @ instruction: 0x008d5cb8 │ │ │ │ addeq r5, sp, ip, lsl #24 │ │ │ │ addeq r5, sp, r0, lsl #23 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sp, r2, ip, asr #19 │ │ │ │ andeq r4, r0, ip, lsr #21 │ │ │ │ - rsbeq sp, r2, ip, ror r0 │ │ │ │ + rsbeq sp, r2, ip, lsl #1 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - rsbeq sp, r2, ip, asr r7 │ │ │ │ + rsbeq sp, r2, ip, ror #14 │ │ │ │ andeq r4, r0, r0, ror #10 │ │ │ │ - @ instruction: 0x0062d394 │ │ │ │ + rsbeq sp, r2, r4, lsr #7 │ │ │ │ addeq r5, sp, r0, lsl r8 │ │ │ │ andeq r2, r0, ip, ror lr │ │ │ │ - rsbeq sp, r2, r8, ror r7 │ │ │ │ + rsbeq sp, r2, r8, lsl #15 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq ip, r2, r8, lsr r5 │ │ │ │ + rsbeq ip, r2, r8, asr #10 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbeq sp, r2, ip, ror r5 │ │ │ │ - rsbeq sp, r2, r0, lsr #12 │ │ │ │ - rsbeq sp, r2, r4, lsl #10 │ │ │ │ - rsbeq ip, r2, r0, ror #26 │ │ │ │ + rsbeq sp, r2, ip, lsl #11 │ │ │ │ + rsbeq sp, r2, r0, lsr r6 │ │ │ │ + rsbeq sp, r2, r4, lsl r5 │ │ │ │ + rsbeq ip, r2, r0, ror sp │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r2, r0, ror r1 │ │ │ │ - strheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, r2, r0, lsr #3 │ │ │ │ + rsbeq sp, r2, r0, lsl #3 │ │ │ │ + rsbeq sp, r2, r4, asr #9 │ │ │ │ + strheq sp, [r2], #-16 @ │ │ │ │ addeq r5, sp, ip, lsr #10 │ │ │ │ - strheq sp, [r2], #-4 @ │ │ │ │ - rsbeq ip, r2, r8, ror r3 │ │ │ │ - rsbeq sp, r2, r8, lsl r5 │ │ │ │ + rsbeq sp, r2, r4, asr #1 │ │ │ │ + rsbeq ip, r2, r8, lsl #7 │ │ │ │ + rsbeq sp, r2, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3d5944 │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -407150,15 +407150,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3d5740 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d57c0 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d1088 │ │ │ │ b 3d57c0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 43a038 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407176,15 +407176,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3d26a8 │ │ │ │ b 3d5734 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d29d8 │ │ │ │ b 3d57ac │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -407225,40 +407225,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d5968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d579c │ │ │ │ ldr r0, [pc, #56] @ 3d596c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d579c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ addeq r5, sp, r4, lsl r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, sp, r4, lsl #8 │ │ │ │ addeq r5, sp, ip, asr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, ror #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r2, r8, asr r2 │ │ │ │ - rsbeq sp, r2, r0, asr #5 │ │ │ │ + rsbeq sp, r2, r8, ror #4 │ │ │ │ + ldrdeq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #472] @ 3d5b60 │ │ │ │ ldr ip, [pc, #472] @ 3d5b64 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -407307,42 +407307,42 @@ │ │ │ │ orr r2, r6, r8 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4da4 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d59ec │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d59f8 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a04 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a10 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5a10 │ │ │ │ ldr r3, [pc, #160] @ 3d5b74 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407360,39 +407360,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d5b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d59c4 │ │ │ │ ldr r0, [pc, #52] @ 3d5b84 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d59c4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, ip, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, sp, ip, ror #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r5, [sp], ip │ │ │ │ andeq r4, r0, r4, asr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r2, r8, lsr #2 │ │ │ │ - rsbeq sp, r2, ip, asr #2 │ │ │ │ + rsbeq sp, r2, r8, lsr r1 │ │ │ │ + rsbeq sp, r2, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #656] @ 3d5e30 │ │ │ │ ldr r2, [pc, #656] @ 3d5e34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407442,42 +407442,42 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3d4da4 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c08 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c14 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c20 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c2c │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5c2c │ │ │ │ ldr r3, [pc, #340] @ 3d5e44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407497,22 +407497,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3d5e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3d5d8c │ │ │ │ b 3d5be0 │ │ │ │ @@ -407536,46 +407536,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d5e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d5be0 │ │ │ │ ldr r0, [pc, #80] @ 3d5e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d5be0 │ │ │ │ ldr r0, [pc, #68] @ 3d5e60 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r5] │ │ │ │ b 3d5d6c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, r4, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r4, sp, r4, asr pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r4, sp, r0, ror #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r2, r8, ror #30 │ │ │ │ + rsbeq ip, r2, r8, ror pc │ │ │ │ @ instruction: 0x000029b8 │ │ │ │ - rsbeq ip, r2, ip, ror #30 │ │ │ │ - rsbeq ip, r2, r8, lsr #31 │ │ │ │ - rsbeq ip, r2, r0, lsl #30 │ │ │ │ + rsbeq ip, r2, ip, ror pc │ │ │ │ + strheq ip, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r2, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3d61d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3d61d4 │ │ │ │ @@ -407670,44 +407670,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3d61f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d5ed8 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d5f68 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d5f5c │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d5f50 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d5f44 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d5f38 │ │ │ │ ldr r3, [pc, #372] @ 3d61f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d60fc │ │ │ │ @@ -407724,21 +407724,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d61fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5f20 │ │ │ │ ldr r3, [pc, #252] @ 3d6200 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407756,63 +407756,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3d6204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d5f20 │ │ │ │ ldr r2, [pc, #140] @ 3d6208 │ │ │ │ ldr r3, [pc, #84] @ 3d61d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d61cc │ │ │ │ ldr r0, [pc, #108] @ 3d620c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #92] @ 3d6210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d60f0 │ │ │ │ ldr r0, [pc, #80] @ 3d6214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d5f20 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq r4, sp, r4, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r4, sp, r8, ror #24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r4, sp, r4, lsr ip │ │ │ │ addeq r4, sp, r4, lsr #23 │ │ │ │ @ instruction: 0x000038b4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r2, r0, ror lr │ │ │ │ + rsbeq ip, r2, r0, lsl #29 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbeq ip, r2, r8, lsl #26 │ │ │ │ + rsbeq ip, r2, r8, lsl sp │ │ │ │ @ instruction: 0x000029b8 │ │ │ │ - strdeq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq ip, r2, ip, lsl #24 │ │ │ │ umulleq r4, sp, r8, r9 │ │ │ │ - rsbeq ip, r2, ip, lsr sp │ │ │ │ - @ instruction: 0x0062cc90 │ │ │ │ - strdeq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq ip, r2, ip, asr #26 │ │ │ │ + rsbeq ip, r2, r0, lsr #25 │ │ │ │ + rsbeq ip, r2, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3d6584 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3d6588 │ │ │ │ @@ -407907,44 +407907,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3d65a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d628c │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d631c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d6310 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d6304 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d62f8 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d62ec │ │ │ │ ldr r3, [pc, #372] @ 3d65ac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d64b0 │ │ │ │ @@ -407961,21 +407961,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d65b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d62d4 │ │ │ │ ldr r3, [pc, #252] @ 3d65b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407993,63 +407993,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3d65b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d62d4 │ │ │ │ ldr r2, [pc, #140] @ 3d65bc │ │ │ │ ldr r3, [pc, #84] @ 3d6588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d6580 │ │ │ │ ldr r0, [pc, #108] @ 3d65c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #92] @ 3d65c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d64a4 │ │ │ │ ldr r0, [pc, #80] @ 3d65c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d62d4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, r0, ror #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008d48b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r4, sp, r0, lsl #17 │ │ │ │ strdeq r4, [sp], r0 │ │ │ │ andeq r3, r0, r8, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r2, ip, ror #23 │ │ │ │ + strdeq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, ip, asr #23 │ │ │ │ - rsbeq ip, r2, r4, lsl #21 │ │ │ │ + @ instruction: 0x0062ca94 │ │ │ │ @ instruction: 0x000029b8 │ │ │ │ - rsbeq ip, r2, r8, asr #16 │ │ │ │ + rsbeq ip, r2, r8, asr r8 │ │ │ │ addeq r4, sp, r4, ror #11 │ │ │ │ - strheq ip, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq ip, r2, ip, lsl #20 │ │ │ │ - rsbeq ip, r2, ip, lsr r8 │ │ │ │ + rsbeq ip, r2, r8, asr #21 │ │ │ │ + rsbeq ip, r2, ip, lsl sl │ │ │ │ + rsbeq ip, r2, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1352] @ 3d6b2c │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -408126,23 +408126,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3d6b50 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6808 │ │ │ │ add r4, r5, #131072 @ 0x20000 │ │ │ │ ldrb r3, [r4, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ @@ -408188,35 +408188,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d69c4 │ │ │ │ orr r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b 3d6620 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d6790 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d6784 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d6778 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d676c │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3d6760 │ │ │ │ mov r7, #0 │ │ │ │ mov r8, r7 │ │ │ │ tst r2, #1 │ │ │ │ beq 3d67f4 │ │ │ │ ldr r2, [pc, #696] @ 3d6b40 │ │ │ │ @@ -408249,24 +408249,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3d6b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6620 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3d66b0 │ │ │ │ ldr r2, [pc, #500] @ 3d6b40 │ │ │ │ lsl r8, r4, #16 │ │ │ │ @@ -408318,15 +408318,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3d6b6c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d672c │ │ │ │ ldr r2, [pc, #312] @ 3d6b70 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -408348,75 +408348,75 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3d6b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6960 │ │ │ │ ldr r0, [pc, #172] @ 3d6b78 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6620 │ │ │ │ ldr r0, [pc, #148] @ 3d6b7c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6808 │ │ │ │ ldr r0, [pc, #128] @ 3d6b80 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6960 │ │ │ │ ldr r0, [pc, #108] @ 3d6b84 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6808 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, r8, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r4, sp, r4, lsl r5 │ │ │ │ ldrdeq r4, [sp], ip │ │ │ │ - rsbseq sl, r6, ip, asr #11 │ │ │ │ + ldrsbeq sl, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r2, r8, lsr sl │ │ │ │ + rsbeq ip, r2, r8, asr #20 │ │ │ │ addeq r4, sp, ip, ror r3 │ │ │ │ - rsbseq sl, r6, r8, lsl #9 │ │ │ │ + @ instruction: 0x0076a498 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - strheq ip, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq ip, r2, ip, asr #15 │ │ │ │ addeq r5, r3, r4, asr #11 │ │ │ │ andeq r5, r0, ip, lsl #8 │ │ │ │ - rsbeq ip, r2, r8, lsr #12 │ │ │ │ + rsbeq ip, r2, r8, lsr r6 │ │ │ │ andeq r4, r0, ip, lsr #2 │ │ │ │ - rsbeq ip, r2, r0, asr #14 │ │ │ │ - rsbeq ip, r2, r4, asr r6 │ │ │ │ - strheq ip, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq ip, r2, ip, lsr r7 │ │ │ │ - @ instruction: 0x0062c69c │ │ │ │ + rsbeq ip, r2, r0, asr r7 │ │ │ │ + rsbeq ip, r2, r4, ror #12 │ │ │ │ + rsbeq ip, r2, r8, asr #11 │ │ │ │ + rsbeq ip, r2, ip, asr #14 │ │ │ │ + rsbeq ip, r2, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3236] @ 3d7844 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -408478,19 +408478,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3d7690 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3d6d84 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -408502,19 +408502,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3d773c │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6d84 │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ @@ -408585,30 +408585,30 @@ │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ add fp, sp, #96 @ 0x60 │ │ │ │ ldr r7, [r2, #936] @ 0x3a8 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [pc, #2496] @ 3d7850 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r9, [r2, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d727c │ │ │ │ @@ -408656,15 +408656,15 @@ │ │ │ │ stm sl, {r0, r1} │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, r9 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [sl, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -408672,15 +408672,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r0, [sl, #936] @ 0x3a8 │ │ │ │ bl 43a038 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #60] @ 0x3c │ │ │ │ beq 3d6fd4 │ │ │ │ @@ -408771,21 +408771,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1828] @ 3d786c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6ef0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6ee8 │ │ │ │ ldr r3, [pc, #1788] @ 3d7860 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -408805,21 +408805,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1696] @ 3d7870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6ee8 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ bl 3c8344 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d6f0c │ │ │ │ @@ -408845,21 +408845,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 3d7878 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6f0c │ │ │ │ ldr r3, [pc, #1528] @ 3d787c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408881,26 +408881,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1388] @ 3d7880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3d6ea4 │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d7334 │ │ │ │ tst r7, #1073741824 @ 0x40000000 │ │ │ │ bne 3d75fc │ │ │ │ @@ -409021,49 +409021,49 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3d7894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6dac │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6d70 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6d4c │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6d58 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldrb r3, [fp, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6d64 │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ ldrb r3, [fp, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6d70 │ │ │ │ b 3d7538 │ │ │ │ mov r2, #1 │ │ │ │ @@ -409099,15 +409099,15 @@ │ │ │ │ bl 3c8e40 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ b 3d7384 │ │ │ │ ldr r0, [pc, #592] @ 3d7898 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3d6ea4 │ │ │ │ mov r1, r7 │ │ │ │ bl 3c9f64 │ │ │ │ b 3d73bc │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -409139,32 +409139,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d78a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6c94 │ │ │ │ ldr r0, [pc, #384] @ 3d78a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6ee8 │ │ │ │ ldr r0, [pc, #372] @ 3d78a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6ef0 │ │ │ │ ldr r3, [pc, #344] @ 3d789c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6cf4 │ │ │ │ @@ -409181,46 +409181,46 @@ │ │ │ │ beq 3d7800 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d78ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6cf4 │ │ │ │ ldr r0, [pc, #232] @ 3d78b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6f0c │ │ │ │ ldr r0, [pc, #216] @ 3d78b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6c94 │ │ │ │ ldr r0, [pc, #192] @ 3d78b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6dac │ │ │ │ ldr r0, [pc, #180] @ 3d78bc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d6cf4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 3d78c0 │ │ │ │ ldr r1, [pc, #152] @ 3d78c4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #144] @ 3d78c8 │ │ │ │ @@ -409234,37 +409234,37 @@ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsr ip │ │ │ │ addeq r3, sp, r0, ror #26 │ │ │ │ andscs r0, r0, r0 │ │ │ │ andeq r2, r0, r0, lsl #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0062c29c │ │ │ │ - rsbeq ip, r2, r4, lsl r2 │ │ │ │ + rsbeq ip, r2, ip, lsr #5 │ │ │ │ + rsbeq ip, r2, r4, lsr #4 │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ - rsbeq ip, r2, r0, lsr #1 │ │ │ │ + strheq ip, [r2], #-0 @ │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - strheq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq fp, r2, r4, asr #31 │ │ │ │ andeq r3, r0, ip, rrx │ │ │ │ - rsbseq r9, r6, ip, ror r8 │ │ │ │ + rsbseq r9, r6, ip, lsl #17 │ │ │ │ bge ff2ca898 <__bss_end__@@Base+0xfe517f28> │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ - rsbeq fp, r2, r8, asr #26 │ │ │ │ - rsbeq fp, r2, r4, lsr #25 │ │ │ │ + rsbeq fp, r2, r8, asr sp │ │ │ │ + strheq fp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - strdeq sl, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq fp, r2, ip │ │ │ │ + rsbeq fp, r2, r8, lsr sp │ │ │ │ rsbeq fp, r2, r8, lsr #26 │ │ │ │ - rsbeq fp, r2, r8, lsl sp │ │ │ │ - rsbeq sl, r2, r8, asr pc │ │ │ │ - strheq fp, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x0062af90 │ │ │ │ - strheq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq sl, r2, r4, ror #30 │ │ │ │ - rsbseq r9, r6, r0, lsr r4 │ │ │ │ - rsbeq r9, r2, r4, ror #16 │ │ │ │ + rsbeq sl, r2, r8, ror #30 │ │ │ │ + rsbeq fp, r2, r8, asr #23 │ │ │ │ + rsbeq sl, r2, r0, lsr #31 │ │ │ │ + rsbeq fp, r2, r0, asr #21 │ │ │ │ + rsbeq sl, r2, r4, ror pc │ │ │ │ + rsbseq r9, r6, r0, asr #8 │ │ │ │ + rsbeq r9, r2, r4, ror r8 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3d79f0 │ │ │ │ ldr r4, [pc, #268] @ 3d79f4 │ │ │ │ @@ -409334,18 +409334,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ addeq r3, sp, r0, lsr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, sp, ip, asr #3 │ │ │ │ - ldrheq r9, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r9, r6, r0, lsl #5 │ │ │ │ - strheq r9, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq fp, r2, r0, asr #21 │ │ │ │ + rsbseq r9, r6, r4, asr #5 │ │ │ │ + @ instruction: 0x00769290 │ │ │ │ + rsbeq r9, r2, r8, asr #13 │ │ │ │ + ldrdeq fp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3d7b14 │ │ │ │ ldr r3, [pc, #236] @ 3d7b18 │ │ │ │ @@ -409407,16 +409407,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3d6b88 │ │ │ │ b 3d7a74 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r3, sp, ip, ror #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq r3, sp, r8, r0 │ │ │ │ - @ instruction: 0x0076919c │ │ │ │ - rsbseq r9, r6, ip, ror #2 │ │ │ │ + rsbseq r9, r6, ip, lsr #3 │ │ │ │ + rsbseq r9, r6, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3640] @ 0xe38 │ │ │ │ ldr ip, [pc, #4032] @ 3d8b00 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3d8b04 │ │ │ │ @@ -409462,26 +409462,26 @@ │ │ │ │ add r8, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [r8, #664] @ 0x298 │ │ │ │ bne 3d7d58 │ │ │ │ bl 3ccb2c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bb9b4 │ │ │ │ + bl 9bb9bc │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ bhi 3d8178 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r9, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a85c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -409827,15 +409827,15 @@ │ │ │ │ bhi 3d81b8 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bb80c │ │ │ │ + bl 9bb814 │ │ │ │ b 3d7c70 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 24980c │ │ │ │ b 3d7c70 │ │ │ │ @@ -409860,15 +409860,15 @@ │ │ │ │ mov r7, lr │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r0, [lr] │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r4, [sp, #236] @ 0xec │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -409876,15 +409876,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d8c9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -409984,29 +409984,29 @@ │ │ │ │ str r6, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ bne 3d8c18 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, #884] @ 0x374 │ │ │ │ ldrb r2, [r2, #600] @ 0x258 │ │ │ │ @@ -410120,43 +410120,43 @@ │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3d846c │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -410165,15 +410165,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ b 3d846c │ │ │ │ ldrb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #204] @ 0xcc │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -410182,43 +410182,43 @@ │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldrb r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3d846c │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #224] @ 0xe0 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -410227,15 +410227,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ b 3d846c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3d9328 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r6 │ │ │ │ @@ -410263,15 +410263,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [r2, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ @@ -410281,15 +410281,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #576] @ 0x240 │ │ │ │ sub r4, r4, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -410411,84 +410411,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3d8b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d83bc │ │ │ │ addeq r2, sp, r4, asr #31 │ │ │ │ addeq r2, sp, r0, asr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ bge ff2cbb20 <__bss_end__@@Base+0xfe5191b0> │ │ │ │ bge ff2cbb1c <__bss_end__@@Base+0xfe5191ac> │ │ │ │ strdeq r2, [sp], r8 │ │ │ │ - rsbseq r8, r6, r0, asr #28 │ │ │ │ - rsbseq r8, r6, r8, asr sp │ │ │ │ - rsbseq r8, r6, r4, lsr sp │ │ │ │ - rsbseq r8, r6, ip, lsr ip │ │ │ │ + rsbseq r8, r6, r0, asr lr │ │ │ │ + rsbseq r8, r6, r8, ror #26 │ │ │ │ + rsbseq r8, r6, r4, asr #26 │ │ │ │ + rsbseq r8, r6, ip, asr #24 │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r8, r6, r4, ror #12 │ │ │ │ - @ instruction: 0x00628a9c │ │ │ │ - rsbeq fp, r2, ip, asr #10 │ │ │ │ + rsbseq r8, r6, r4, ror r6 │ │ │ │ + rsbeq r8, r2, ip, lsr #21 │ │ │ │ + rsbeq fp, r2, ip, asr r5 │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ muleq r0, r4, sp │ │ │ │ - rsbeq fp, r2, ip, ror r0 │ │ │ │ - rsbseq r8, r6, r4, lsl r0 │ │ │ │ + rsbeq fp, r2, ip, lsl #1 │ │ │ │ + rsbseq r8, r6, r4, lsr #32 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, r2, r4, ror ip │ │ │ │ + rsbeq sl, r2, r4, lsl #25 │ │ │ │ andeq r1, r0, r0, asr #20 │ │ │ │ - rsbeq sl, r2, r4, lsr #29 │ │ │ │ + strheq sl, [r2], #-228 @ 0xffffff1c @ │ │ │ │ bge ff2cbb74 <__bss_end__@@Base+0xfe519204> │ │ │ │ andeq r3, r0, ip, lsr #23 │ │ │ │ - rsbeq sl, r2, r8, lsl #10 │ │ │ │ - rsbseq r7, r6, r8, asr #24 │ │ │ │ - rsbeq r8, r2, r4, lsl #1 │ │ │ │ - rsbeq sl, r2, r8, ror r9 │ │ │ │ - rsbeq sl, r2, r8, asr fp │ │ │ │ + rsbeq sl, r2, r8, lsl r5 │ │ │ │ + rsbseq r7, r6, r8, asr ip │ │ │ │ + @ instruction: 0x00628094 │ │ │ │ + rsbeq sl, r2, r8, lsl #19 │ │ │ │ + rsbeq sl, r2, r8, ror #22 │ │ │ │ andeq r5, r0, ip, lsr r4 │ │ │ │ - rsbeq sl, r2, r4, lsr r7 │ │ │ │ + rsbeq sl, r2, r4, asr #14 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sl, r2, r0, lsr #2 │ │ │ │ - rsbseq r7, r6, r0, lsl r7 │ │ │ │ + rsbeq sl, r2, r0, lsr r1 │ │ │ │ + rsbseq r7, r6, r0, lsr #14 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ - strheq r9, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r9, r2, r4, asr #31 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbeq sl, r2, ip, ror #6 │ │ │ │ - rsbeq sl, r2, r8, lsl #6 │ │ │ │ + rsbeq sl, r2, ip, ror r3 │ │ │ │ + rsbeq sl, r2, r8, lsl r3 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbseq r7, r6, r8, lsl #10 │ │ │ │ - strdeq sl, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r7, r6, r8, lsl r5 │ │ │ │ + rsbeq sl, r2, ip, lsl #10 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - ldrdeq sl, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sl, r2, ip, ror #7 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - rsbeq sl, r2, ip, lsr #9 │ │ │ │ + strheq sl, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ muleq r0, r4, r9 │ │ │ │ - strheq r7, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, r2, ip, lsr fp │ │ │ │ - rsbeq r9, r2, r0, asr #30 │ │ │ │ + rsbeq r7, r2, r0, asr #15 │ │ │ │ + rsbeq r9, r2, ip, asr #22 │ │ │ │ + rsbeq r9, r2, r0, asr pc │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - rsbeq r9, r2, r0, ror sl │ │ │ │ + rsbeq r9, r2, r0, lsl #21 │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbeq r9, r2, r4, lsr lr │ │ │ │ + rsbeq r9, r2, r4, asr #28 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d9708 │ │ │ │ @@ -410554,27 +410554,27 @@ │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-480] @ 3d8b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8288 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r5, r3 │ │ │ │ b 3d88ec │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -410618,19 +410618,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3d9b58 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r8, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -410649,19 +410649,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da1c4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7d14 │ │ │ │ ldr r3, [pc, #-860] @ 3d8b60 │ │ │ │ @@ -410684,22 +410684,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-972] @ 3d8b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7d14 │ │ │ │ ldr r1, [pc, #-984] @ 3d8b68 │ │ │ │ b 3d7ccc │ │ │ │ ldr r3, [pc, #-988] @ 3d8b6c │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -410717,22 +410717,22 @@ │ │ │ │ beq 3d99b8 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1092] @ 3d8b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7bcc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r2, #2072] @ 0x818 │ │ │ │ @@ -410788,15 +410788,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -410808,15 +410808,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -410846,38 +410846,38 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ bne 3d9b44 │ │ │ │ orr r6, r6, #131072 @ 0x20000 │ │ │ │ b 3d8010 │ │ │ │ ldr r0, [r8, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #744] @ 0x2e8 │ │ │ │ b 3d8164 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cd644 │ │ │ │ b 3d7e70 │ │ │ │ ldr r0, [r8, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #764] @ 0x2fc │ │ │ │ b 3d8158 │ │ │ │ ldr r0, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ b 3d814c │ │ │ │ ldr r0, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ b 3d8140 │ │ │ │ ldr r0, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ strb r5, [r8, #684] @ 0x2ac │ │ │ │ b 3d8134 │ │ │ │ mov r0, r6 │ │ │ │ bl 3cb588 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410934,22 +410934,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1944] @ 3d8b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8dc0 │ │ │ │ orrs r3, r6, r5 │ │ │ │ bne 3d82d0 │ │ │ │ ldr r3, [pc, #-1964] @ 3d8b84 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r5, [r3] │ │ │ │ @@ -410972,21 +410972,21 @@ │ │ │ │ str r6, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2084] @ 3d8b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8808 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cb450 │ │ │ │ ldrb r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -411060,21 +411060,21 @@ │ │ │ │ beq 3da128 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2428] @ 3d8b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7e10 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d8fe0 │ │ │ │ b 3d8ff8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -411124,21 +411124,21 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2672] @ 3d8b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7dd0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r4 │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ b 3d8314 │ │ │ │ ldr r3, [pc, #-2700] @ 3d8ba0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -411169,37 +411169,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2876] @ 3d8ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d82c8 │ │ │ │ ldr r0, [pc, #-2888] @ 3d8ba8 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8288 │ │ │ │ ldr r3, [pc, #-2916] @ 3d8bac │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8c04 │ │ │ │ @@ -411223,22 +411223,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3d8bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8c04 │ │ │ │ ldr r3, [pc, #-3060] @ 3d8bb8 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d809c │ │ │ │ @@ -411255,22 +411255,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3d8bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d809c │ │ │ │ ldr r3, [pc, #-3180] @ 3d8bc0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d811c │ │ │ │ @@ -411287,22 +411287,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3288] @ 3d8bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d811c │ │ │ │ ldr r1, [pc, #-3300] @ 3d8bc8 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d8054 │ │ │ │ @@ -411321,28 +411321,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3440] @ 3d8bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, sl, lsl #2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3d8054 │ │ │ │ @@ -411357,26 +411357,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da138 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #684] @ 0x2ac │ │ │ │ b 3d8e44 │ │ │ │ ldr r0, [pc, #-3568] @ 3d8bd0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7bcc │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d8ff8 │ │ │ │ ldr r3, [pc, #-3588] @ 3d8be0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -411395,15 +411395,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da2b4 │ │ │ │ ldr r0, [pc, #-3672] @ 3d8bd4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ b 3d8ff8 │ │ │ │ bl 3cb528 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3d9420 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -411427,21 +411427,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3820] @ 3d8bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7d10 │ │ │ │ tst fp, #262144 @ 0x40000 │ │ │ │ beq 3d9278 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d8ff8 │ │ │ │ @@ -411462,15 +411462,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da2b4 │ │ │ │ ldr r0, [pc, #-3924] @ 3d8be4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9a34 │ │ │ │ mov r0, r7 │ │ │ │ bl 3cc954 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d9190 │ │ │ │ b 3d8010 │ │ │ │ ldr r3, [pc, #-3960] @ 3d8be8 │ │ │ │ @@ -411493,24 +411493,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3da378 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8e04 │ │ │ │ ldr r2, [pc, #1936] @ 3da37c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d9d90 │ │ │ │ @@ -411533,24 +411533,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ str r5, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3da388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3d9d14 │ │ │ │ @@ -411577,15 +411577,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da2b0 │ │ │ │ ldr r0, [pc, #1676] @ 3da390 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r4, #2 │ │ │ │ b 3d9a34 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ beq 3d9c9c │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ beq 3d8ff8 │ │ │ │ @@ -411605,19 +411605,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da2b4 │ │ │ │ ldr r0, [pc, #1568] @ 3da394 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9a34 │ │ │ │ ldr r0, [pc, #1552] @ 3da398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8808 │ │ │ │ cmp r7, #1 │ │ │ │ beq 3da118 │ │ │ │ ands r3, fp, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #268] @ 0x10c │ │ │ │ beq 3d9294 │ │ │ │ mov r3, #2 │ │ │ │ @@ -411642,22 +411642,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #244] @ 0xf4 │ │ │ │ str r7, [sp, #248] @ 0xf8 │ │ │ │ str r7, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1400] @ 3da3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ @@ -411697,15 +411697,15 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ lsr r2, r5, #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ @@ -411719,15 +411719,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #1128] @ 3da3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d9238 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d8ff8 │ │ │ │ @@ -411748,15 +411748,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da2b4 │ │ │ │ ldr r0, [pc, #1020] @ 3da3ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9a34 │ │ │ │ ldr r0, [pc, #1004] @ 3da3b0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -411764,21 +411764,21 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsr r1, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d9238 │ │ │ │ ldr r0, [pc, #936] @ 3da3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7dd0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsr r3, fp, #19 │ │ │ │ @@ -411797,61 +411797,61 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #844] @ 3da3b8 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d82c8 │ │ │ │ ldr r0, [pc, #820] @ 3da3bc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d83bc │ │ │ │ ldr r0, [pc, #792] @ 3da3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8dc0 │ │ │ │ ldr r0, [pc, #780] @ 3da3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7d14 │ │ │ │ ldr r0, [pc, #768] @ 3da3c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d809c │ │ │ │ ldr r0, [pc, #752] @ 3da3cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8c04 │ │ │ │ ldr r0, [pc, #736] @ 3da3d0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d811c │ │ │ │ ldr r0, [pc, #720] @ 3da3d4 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, fp │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9940 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d9c9c │ │ │ │ b 3d9d28 │ │ │ │ ldr r0, [pc, #680] @ 3da3d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7e10 │ │ │ │ ldr r3, [pc, #668] @ 3da3dc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d9990 │ │ │ │ @@ -411869,24 +411869,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3da3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9990 │ │ │ │ ldr r3, [pc, #528] @ 3da3dc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8e80 │ │ │ │ @@ -411903,80 +411903,80 @@ │ │ │ │ beq 3da2f4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3da3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8e80 │ │ │ │ ldr r0, [pc, #404] @ 3da3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d7d10 │ │ │ │ ldr r0, [pc, #392] @ 3da3ec │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9c80 │ │ │ │ ldr r0, [pc, #364] @ 3da3f0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8e04 │ │ │ │ ldr r0, [pc, #340] @ 3da3f4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9e2c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3da3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9a34 │ │ │ │ ldr r0, [pc, #256] @ 3da3fc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d8e80 │ │ │ │ ldr r0, [pc, #232] @ 3da400 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3d9990 │ │ │ │ ldr r3, [pc, #208] @ 3da404 │ │ │ │ ldr r1, [pc, #208] @ 3da408 │ │ │ │ ldr r0, [pc, #208] @ 3da40c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 3da410 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -411989,56 +411989,56 @@ │ │ │ │ ldr r0, [pc, #184] @ 3da41c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 3da420 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #992 @ 0x3e0 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbeq r8, r2, r4, lsr fp │ │ │ │ + rsbeq r8, r2, r4, asr #22 │ │ │ │ @ instruction: 0x00002ab8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r0, lsl sl │ │ │ │ + rsbeq r9, r2, r0, lsr #20 │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbeq r9, r2, r8, ror #24 │ │ │ │ - strdeq r9, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00629d98 │ │ │ │ + rsbeq r9, r2, r8, ror ip │ │ │ │ + rsbeq r9, r2, r8, lsl #24 │ │ │ │ + rsbeq r9, r2, r8, lsr #27 │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ - rsbeq r9, r2, r8, lsr r9 │ │ │ │ + rsbeq r9, r2, r8, asr #18 │ │ │ │ andeq r2, r0, r8, asr r6 │ │ │ │ - rsbeq r9, r2, ip, lsl #17 │ │ │ │ - strheq r9, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r9, r2, r0, asr #17 │ │ │ │ - strdeq r9, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r9, r2, ip, lsr #20 │ │ │ │ - rsbeq r9, r2, r8, lsr #22 │ │ │ │ - rsbeq r9, r2, r8, asr #17 │ │ │ │ - rsbeq r9, r2, r0, ror sp │ │ │ │ - rsbeq r9, r2, r4, lsl #23 │ │ │ │ - rsbeq r9, r2, r8, lsl ip │ │ │ │ - rsbeq r9, r2, r0, lsr #25 │ │ │ │ - rsbeq r7, r2, ip, lsr #32 │ │ │ │ - rsbeq r9, r2, r4, lsr r5 │ │ │ │ + @ instruction: 0x0062989c │ │ │ │ + rsbeq r9, r2, ip, asr #19 │ │ │ │ + ldrdeq r9, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r9, r2, r0, lsl #12 │ │ │ │ + rsbeq r9, r2, ip, lsr sl │ │ │ │ + rsbeq r9, r2, r8, lsr fp │ │ │ │ + ldrdeq r9, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r9, r2, r0, lsl #27 │ │ │ │ + @ instruction: 0x00629b94 │ │ │ │ + rsbeq r9, r2, r8, lsr #24 │ │ │ │ + strheq r9, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r2, ip, lsr r0 │ │ │ │ + rsbeq r9, r2, r4, asr #10 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq r8, r2, r4, asr r5 │ │ │ │ - rsbeq r8, r2, ip, asr #9 │ │ │ │ - rsbeq r9, r2, r0, lsr r3 │ │ │ │ - rsbeq r9, r2, ip, lsl #9 │ │ │ │ - rsbeq r8, r2, r8, ror #9 │ │ │ │ - strdeq r9, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r9, r2, r4, lsl #23 │ │ │ │ - rsbeq r8, r2, r0, ror r4 │ │ │ │ - rsbeq r8, r2, r4, asr r4 │ │ │ │ - rsbseq r6, r6, r0, lsr #18 │ │ │ │ - rsbeq r6, r2, r8, asr sp │ │ │ │ - rsbeq r9, r2, r8, lsl #16 │ │ │ │ + rsbeq r8, r2, r4, ror #10 │ │ │ │ + ldrdeq r8, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, r2, r0, asr #6 │ │ │ │ + @ instruction: 0x0062949c │ │ │ │ + strdeq r8, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r9, r2, r8, lsl #10 │ │ │ │ + @ instruction: 0x00629b94 │ │ │ │ + rsbeq r8, r2, r0, lsl #9 │ │ │ │ + rsbeq r8, r2, r4, ror #8 │ │ │ │ + rsbseq r6, r6, r0, lsr r9 │ │ │ │ + rsbeq r6, r2, r8, ror #26 │ │ │ │ + rsbeq r9, r2, r8, lsl r8 │ │ │ │ andeq r0, r0, r7, lsl r5 │ │ │ │ - ldrsheq r6, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r6, r2, r0, lsr sp │ │ │ │ - strdeq r9, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r6, r6, r8, lsl #18 │ │ │ │ + rsbeq r6, r2, r0, asr #26 │ │ │ │ + rsbeq r9, r2, r0, lsl #16 │ │ │ │ andeq r0, r0, pc, asr #9 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3d7b28 │ │ │ │ │ │ │ │ 003da434 : │ │ │ │ @@ -412109,37 +412109,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3da5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da484 │ │ │ │ ldr r0, [pc, #48] @ 3da5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da484 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, r8, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, sp, r8, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, sp, r4, asr r6 │ │ │ │ andeq r4, r0, r4, ror #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r8, lsr r9 │ │ │ │ - rsbeq r9, r2, ip, asr #18 │ │ │ │ + rsbeq r9, r2, r8, asr #18 │ │ │ │ + rsbeq r9, r2, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3da6e8 │ │ │ │ ldr r3, [pc, #288] @ 3da6ec │ │ │ │ @@ -412195,40 +412195,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3da708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da608 │ │ │ │ ldr r0, [pc, #52] @ 3da70c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da608 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, ip, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, sp, r8, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, sp, r4, lsl #10 │ │ │ │ andeq r4, r0, r8, ror #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r4, lsl r8 │ │ │ │ - rsbeq r9, r2, r8, lsr r8 │ │ │ │ + rsbeq r9, r2, r4, lsr #16 │ │ │ │ + rsbeq r9, r2, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3daabc │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3daac0 │ │ │ │ @@ -412353,22 +412353,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3daae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da768 │ │ │ │ mov r0, r8 │ │ │ │ bl 3c8054 │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -412392,22 +412392,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3daae8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da848 │ │ │ │ ldr r1, [pc, #260] @ 3daaec │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3da7f8 │ │ │ │ ldr r1, [pc, #220] @ 3daad8 │ │ │ │ @@ -412424,63 +412424,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3daaf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da7f8 │ │ │ │ ldr r0, [pc, #124] @ 3daaf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da768 │ │ │ │ ldr r0, [pc, #108] @ 3daaf8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da7f8 │ │ │ │ ldr r0, [pc, #80] @ 3daafc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3da848 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, r8, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r0, [sp], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umulleq r0, sp, ip, r3 │ │ │ │ @ instruction: 0x008d02bc │ │ │ │ andeq r4, r0, r0, asr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r0, lsl #12 │ │ │ │ + rsbeq r9, r2, r0, lsl r6 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ - rsbeq r9, r2, r8, lsr r6 │ │ │ │ + rsbeq r9, r2, r8, asr #12 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r9, r2, r8, lsr #10 │ │ │ │ - strdeq r9, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r9, r2, r0, asr #10 │ │ │ │ - @ instruction: 0x0062959c │ │ │ │ + rsbeq r9, r2, r8, lsr r5 │ │ │ │ + rsbeq r9, r2, r0, lsl #10 │ │ │ │ + rsbeq r9, r2, r0, asr r5 │ │ │ │ + rsbeq r9, r2, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ @@ -412520,42 +412520,42 @@ │ │ │ │ bne 3dac24 │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4da4 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dab80 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dab8c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dab98 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3daba4 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3daba4 │ │ │ │ │ │ │ │ 003dac38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -412639,21 +412639,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3dae94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dacc0 │ │ │ │ ldr r1, [pc, #224] @ 3dae98 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #896 @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d1770 │ │ │ │ @@ -412678,46 +412678,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3daea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dacbc │ │ │ │ ldr r0, [pc, #80] @ 3daea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dacbc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3daea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dacc0 │ │ │ │ @ instruction: 0x008cfeb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq pc, ip, r4, lr @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, ip, ip, asr #28 │ │ │ │ - rsbseq r5, r6, ip, asr #30 │ │ │ │ + rsbseq r5, r6, ip, asr pc │ │ │ │ andeq r1, r0, r0, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r9, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r5, r6, r0, lsr #29 │ │ │ │ + rsbeq r9, r2, r4, ror #5 │ │ │ │ + ldrheq r5, [r6], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0x00001eb0 │ │ │ │ - rsbeq r9, r2, r8, lsl #5 │ │ │ │ - rsbeq r9, r2, r8, asr #5 │ │ │ │ - rsbeq r9, r2, r4, asr #4 │ │ │ │ + @ instruction: 0x00629298 │ │ │ │ + ldrdeq r9, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r9, r2, r4, asr r2 │ │ │ │ │ │ │ │ 003daeac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3daf38 │ │ │ │ @@ -412863,42 +412863,42 @@ │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3d4da4 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db094 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db0a0 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db0ac │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db0b8 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3db0b8 │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c7ac0 │ │ │ │ @@ -412925,42 +412925,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3db258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3dafb4 │ │ │ │ ldr r0, [pc, #60] @ 3db25c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3dafb4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq pc, ip, ip, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, ip, ip, ror fp @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, ip, r4, lsr #22 │ │ │ │ addeq pc, ip, r4, asr sl @ │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r2, r4, asr pc │ │ │ │ - rsbeq r8, r2, ip, ror pc │ │ │ │ + rsbeq r8, r2, r4, ror #30 │ │ │ │ + rsbeq r8, r2, ip, lsl #31 │ │ │ │ │ │ │ │ 003db260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1048] @ 3db690 │ │ │ │ @@ -413049,26 +413049,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3db6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db414 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db57c │ │ │ │ ldr r2, [pc, #676] @ 3db6c0 │ │ │ │ ldr r3, [pc, #628] @ 3db694 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -413106,23 +413106,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3db6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db310 │ │ │ │ ldr r3, [pc, #480] @ 3db6cc │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -413141,26 +413141,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3db6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db31c │ │ │ │ ldr r2, [pc, #336] @ 3db6d4 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db414 │ │ │ │ ldr r2, [pc, #284] @ 3db6b4 │ │ │ │ @@ -413177,83 +413177,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3db6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db414 │ │ │ │ ldr r0, [pc, #196] @ 3db6dc │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db31c │ │ │ │ ldr r0, [pc, #168] @ 3db6e0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db414 │ │ │ │ ldr r0, [pc, #136] @ 3db6e4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db310 │ │ │ │ ldr r0, [pc, #120] @ 3db6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db414 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq pc, ip, ip, r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r7, ip, lsl #8 │ │ │ │ + rsbseq r1, r7, ip, lsl r4 │ │ │ │ addeq pc, ip, ip, asr r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00830fbc │ │ │ │ strdeq pc, [ip], r0 │ │ │ │ addeq sl, r4, ip, asr #30 │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r2, r0, asr pc │ │ │ │ + rsbeq r8, r2, r0, ror #30 │ │ │ │ strdeq pc, [ip], r8 │ │ │ │ andeq r4, r0, r4, lsl r2 │ │ │ │ - strdeq r8, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r8, r2, r4, lsl #26 │ │ │ │ andeq r5, r0, r4, asr #7 │ │ │ │ - rsbeq r8, r2, r4, asr #26 │ │ │ │ + rsbeq r8, r2, r4, asr sp │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq r8, r2, r0, lsl lr │ │ │ │ - strdeq r8, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r8, r2, ip, asr #28 │ │ │ │ - rsbeq r8, r2, ip, ror #23 │ │ │ │ - rsbeq r8, r2, r4, asr #26 │ │ │ │ + rsbeq r8, r2, r0, lsr #28 │ │ │ │ + rsbeq r8, r2, r0, lsl #26 │ │ │ │ + rsbeq r8, r2, ip, asr lr │ │ │ │ + strdeq r8, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r8, r2, r4, asr sp │ │ │ │ │ │ │ │ 003db6ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3dba18 │ │ │ │ @@ -413320,27 +413320,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3dba3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db85c │ │ │ │ ldr r2, [pc, #480] @ 3dba2c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db928 │ │ │ │ mov r5, #0 │ │ │ │ @@ -413382,22 +413382,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3dba48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db78c │ │ │ │ ldr r2, [pc, #284] @ 3dba4c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db858 │ │ │ │ ldr r2, [pc, #240] @ 3dba34 │ │ │ │ @@ -413414,69 +413414,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3dba50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db858 │ │ │ │ ldr r0, [pc, #148] @ 3dba54 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db858 │ │ │ │ ldr r0, [pc, #120] @ 3dba58 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db85c │ │ │ │ ldr r0, [pc, #84] @ 3dba5c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3db78c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00770f9c │ │ │ │ + rsbseq r0, r7, ip, lsr #31 │ │ │ │ addeq pc, ip, ip, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq pc, [ip], r0 │ │ │ │ addeq sl, r4, r8, asr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strheq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00628d94 │ │ │ │ + rsbeq r8, r2, r4, lsr #27 │ │ │ │ @ instruction: 0x008cf2b0 │ │ │ │ andeq r4, r0, ip, ror sp │ │ │ │ - ldrdeq r8, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, r2, r0, ror #23 │ │ │ │ andeq r3, r0, r0, lsr #8 │ │ │ │ - strheq r8, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, r2, ip, lsl #26 │ │ │ │ - rsbeq r8, r2, ip, lsr ip │ │ │ │ - rsbeq r8, r2, ip, asr fp │ │ │ │ + rsbeq r8, r2, ip, asr #25 │ │ │ │ + rsbeq r8, r2, ip, lsl sp │ │ │ │ + rsbeq r8, r2, ip, asr #24 │ │ │ │ + rsbeq r8, r2, ip, ror #22 │ │ │ │ │ │ │ │ 003dba60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -413492,15 +413492,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #660] @ 3dbd3c │ │ │ │ ldr r3, [pc, #660] @ 3dbd40 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #656] @ 3dbd44 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #644] @ 3dbd48 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -413546,111 +413546,111 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #468] @ 3dbd58 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 2489d8 │ │ │ │ ldr r3, [pc, #248] @ 3dbd5c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 2489d8 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b1d7c │ │ │ │ + bl 9b1d84 │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3dbc90 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3c8d64 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3c8d64 │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3caf40 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 754a28 │ │ │ │ + bl 754a30 │ │ │ │ ldr r3, [pc, #112] @ 3dbd60 │ │ │ │ ldr r2, [pc, #112] @ 3dbd64 │ │ │ │ ldr r1, [pc, #112] @ 3dbd68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3c7fbc │ │ │ │ mov r0, r8 │ │ │ │ @@ -413663,81 +413663,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffffa020 │ │ │ │ @ instruction: 0xffff54fc │ │ │ │ @ instruction: 0xffff6d6c │ │ │ │ - rsbseq r4, r6, r4, ror #30 │ │ │ │ - rsbeq r8, r0, r4, asr #30 │ │ │ │ - rsbeq r2, r0, ip, ror #6 │ │ │ │ + rsbseq r4, r6, r4, ror pc │ │ │ │ + rsbeq r8, r0, r4, asr pc │ │ │ │ + rsbeq r2, r0, ip, ror r3 │ │ │ │ │ │ │ │ 003dbd6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbda0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbdbc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbdd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbdf4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ bl 248ce4 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3dbe6c │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 248ce4 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3dbe54 │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3c8e04 │ │ │ │ @@ -413870,38 +413870,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3dc2b4 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3dbfe4 │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3dc744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc33c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3dbfcc │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413909,19 +413909,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3dc744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc3c4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3dbfc0 │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413929,19 +413929,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3dc744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc44c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3dbfb4 │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413949,19 +413949,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3dc744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc55c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3dbfa8 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413969,19 +413969,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3dc744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc4d4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3dbf9c │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413989,36 +413989,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3dc744 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc5e4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3dbf90 │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 5ad958 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ ldr r2, [pc, #1196] @ 3dc748 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d6f1c │ │ │ │ + bl 9d6f24 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ b 3dc008 │ │ │ │ ldr r3, [pc, #1168] @ 3dc74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc074 │ │ │ │ ldr r3, [pc, #1152] @ 3dc750 │ │ │ │ @@ -414035,24 +414035,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3dc758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc074 │ │ │ │ ldr r3, [pc, #1032] @ 3dc74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc0c0 │ │ │ │ ldr r3, [pc, #1016] @ 3dc750 │ │ │ │ @@ -414069,24 +414069,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3dc75c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc0c0 │ │ │ │ ldr r3, [pc, #896] @ 3dc74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc110 │ │ │ │ ldr r3, [pc, #880] @ 3dc750 │ │ │ │ @@ -414103,24 +414103,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3dc760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc110 │ │ │ │ ldr r3, [pc, #760] @ 3dc74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc160 │ │ │ │ ldr r3, [pc, #744] @ 3dc750 │ │ │ │ @@ -414137,24 +414137,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3dc764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc160 │ │ │ │ ldr r3, [pc, #624] @ 3dc74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc200 │ │ │ │ ldr r3, [pc, #608] @ 3dc750 │ │ │ │ @@ -414171,24 +414171,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dc768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc200 │ │ │ │ ldr r3, [pc, #488] @ 3dc74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc1b0 │ │ │ │ ldr r3, [pc, #472] @ 3dc750 │ │ │ │ @@ -414205,24 +414205,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dc76c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc1b0 │ │ │ │ ldr r3, [pc, #352] @ 3dc74c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc250 │ │ │ │ ldr r3, [pc, #336] @ 3dc750 │ │ │ │ @@ -414239,111 +414239,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3dc770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc250 │ │ │ │ ldr r0, [pc, #256] @ 3dc774 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc074 │ │ │ │ ldr r0, [pc, #232] @ 3dc778 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc0c0 │ │ │ │ ldr r0, [pc, #208] @ 3dc77c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc250 │ │ │ │ ldr r0, [pc, #184] @ 3dc780 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc110 │ │ │ │ ldr r0, [pc, #160] @ 3dc784 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc200 │ │ │ │ ldr r0, [pc, #136] @ 3dc788 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc160 │ │ │ │ ldr r0, [pc, #112] @ 3dc78c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc1b0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [ip], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq lr, ip, r8, fp │ │ │ │ addeq lr, ip, r4, lsl #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r6, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r6, r2, r4, asr r3 │ │ │ │ - rsbeq r6, r2, ip, asr #5 │ │ │ │ - rsbeq r6, r2, r4, asr #4 │ │ │ │ - strheq r6, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r6, r2, r4, lsr r1 │ │ │ │ - rsbeq r6, r2, ip, lsr #1 │ │ │ │ - strdeq r6, [r2], #-8 @ │ │ │ │ - ldrdeq r6, [r2], #-12 @ │ │ │ │ - rsbeq r6, r2, r0, asr #1 │ │ │ │ - rsbeq r6, r2, r4, lsr #1 │ │ │ │ - rsbeq r6, r2, r8, lsl #1 │ │ │ │ - rsbeq r6, r2, ip, rrx │ │ │ │ - rsbeq r6, r2, r0, asr r0 │ │ │ │ + rsbeq r6, r2, ip, ror #7 │ │ │ │ + rsbeq r6, r2, r4, ror #6 │ │ │ │ + ldrdeq r6, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, r2, r4, asr r2 │ │ │ │ + rsbeq r6, r2, ip, asr #3 │ │ │ │ + rsbeq r6, r2, r4, asr #2 │ │ │ │ + strheq r6, [r2], #-12 @ │ │ │ │ + rsbeq r6, r2, r8, lsl #2 │ │ │ │ + rsbeq r6, r2, ip, ror #1 │ │ │ │ + ldrdeq r6, [r2], #-0 @ │ │ │ │ + strheq r6, [r2], #-4 @ │ │ │ │ + @ instruction: 0x00626098 │ │ │ │ + rsbeq r6, r2, ip, ror r0 │ │ │ │ + rsbeq r6, r2, r0, rrx │ │ │ │ │ │ │ │ 003dc790 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9ddc │ │ │ │ │ │ │ │ 003dc79c : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9948 │ │ │ │ ldr r0, [pc, #4] @ 3dc7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r3, r6, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3dc8e4 │ │ │ │ ldr r1, [pc, #276] @ 3dc8e8 │ │ │ │ @@ -414399,37 +414399,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dc904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc808 │ │ │ │ ldr r0, [pc, #48] @ 3dc908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc808 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, r4, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq lr, ip, r4, lsr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq lr, [ip], r8 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, r4, ror #4 │ │ │ │ - rsbeq r3, r2, ip, lsl #5 │ │ │ │ + rsbeq r3, r2, r4, ror r2 │ │ │ │ + @ instruction: 0x0062329c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3dca20 │ │ │ │ ldr r1, [pc, #252] @ 3dca24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414478,37 +414478,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dca40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc95c │ │ │ │ ldr r0, [pc, #48] @ 3dca44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dc95c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [ip], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq lr, [ip], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008ce1b0 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, r4, lsr r2 │ │ │ │ - rsbeq r3, r2, r0, ror #4 │ │ │ │ + rsbeq r3, r2, r4, asr #4 │ │ │ │ + rsbeq r3, r2, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5ad988 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -414559,35 +414559,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #236] @ 3dcc28 │ │ │ │ ldr r1, [pc, #236] @ 3dcc2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #204] @ 3dcc30 │ │ │ │ ldr r1, [pc, #204] @ 3dcc34 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #172] @ 3dcc38 │ │ │ │ ldr r3, [pc, #172] @ 3dcc3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3dcc40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414606,40 +414606,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c0d0 │ │ │ │ + bl 74c0d8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0077fb90 │ │ │ │ - subseq fp, pc, r4, lsl r9 @ │ │ │ │ - rsbeq r8, r9, r0, lsr #29 │ │ │ │ - subseq fp, pc, r4, lsl r9 @ │ │ │ │ - subseq fp, pc, ip, lsr #18 │ │ │ │ - ldrdeq r8, [r0], #-12 @ │ │ │ │ - rsbeq r1, r0, r0, lsl #10 │ │ │ │ + rsbseq pc, r7, r0, lsr #23 │ │ │ │ + subseq fp, pc, r4, lsr #18 │ │ │ │ + strheq r8, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + subseq fp, pc, r4, lsr #18 │ │ │ │ + subseq fp, pc, ip, lsr r9 @ │ │ │ │ + rsbeq r8, r0, ip, ror #1 │ │ │ │ + rsbeq r1, r0, r0, lsl r5 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r3, r6, r8, lsl r7 │ │ │ │ addeq r4, fp, r4, asr pc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - rsbeq r7, r2, r0, asr fp │ │ │ │ + rsbeq r7, r2, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3dcec8 │ │ │ │ @@ -414705,23 +414705,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3dcef4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dccd4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dccd4 │ │ │ │ ldr r2, [pc, #328] @ 3dcef8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -414740,15 +414740,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3dcefc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcd88 │ │ │ │ ldr r2, [pc, #224] @ 3dcf00 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -414768,54 +414768,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dcf04 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcd88 │ │ │ │ ldr r0, [pc, #120] @ 3dcf08 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dccd4 │ │ │ │ ldr r0, [pc, #104] @ 3dcf0c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dccd4 │ │ │ │ ldr r0, [pc, #88] @ 3dcf10 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dccd4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq sp, ip, ip, lr │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, ip, r8, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq sp, ip, r4, lsr lr │ │ │ │ andeq r4, r0, ip, ror #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r8, ror #31 │ │ │ │ + strdeq r2, [r2], #-248 @ 0xffffff08 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ - ldrdeq r2, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r2, r2, r8, ror #29 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ - rsbeq r2, r2, r0, lsl #31 │ │ │ │ - strheq r2, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r2, r2, r8, lsl pc │ │ │ │ - rsbeq r2, r2, r8, ror lr │ │ │ │ + @ instruction: 0x00622f90 │ │ │ │ + rsbeq r2, r2, r4, asr #31 │ │ │ │ + rsbeq r2, r2, r8, lsr #30 │ │ │ │ + rsbeq r2, r2, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3dd208 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3dd20c │ │ │ │ @@ -414881,23 +414881,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3dd228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dcf84 │ │ │ │ ldr r3, [pc, #432] @ 3dd218 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -414921,22 +414921,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3dd230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dcf8c │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -414968,59 +414968,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dd238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dcf8c │ │ │ │ ldr r0, [pc, #116] @ 3dd23c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dcf8c │ │ │ │ ldr r0, [pc, #92] @ 3dd240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dcf84 │ │ │ │ ldr r0, [pc, #80] @ 3dd244 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dcf8c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r4, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008cdbbc │ │ │ │ addeq sp, ip, r0, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r4, lsl #30 │ │ │ │ + rsbeq r2, r2, r4, lsl pc │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq r2, r2, ip, lsl #27 │ │ │ │ + @ instruction: 0x00622d9c │ │ │ │ andeq r3, r0, ip, lsl r8 │ │ │ │ - rsbeq r2, r2, r8, lsr #26 │ │ │ │ - rsbeq r2, r2, ip, ror #25 │ │ │ │ - rsbeq r2, r2, r0, asr #27 │ │ │ │ - rsbeq r2, r2, ip, lsr #26 │ │ │ │ + rsbeq r2, r2, r8, lsr sp │ │ │ │ + strdeq r2, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, r2, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3dd580 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3dd584 │ │ │ │ @@ -415086,23 +415086,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dd5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd2c0 │ │ │ │ ldr r3, [pc, #500] @ 3dd590 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd41c │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -415152,22 +415152,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3dd5ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd3a8 │ │ │ │ ldr r3, [pc, #272] @ 3dd5b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dd3cc │ │ │ │ ldr r3, [pc, #228] @ 3dd598 │ │ │ │ @@ -415183,68 +415183,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3dd5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd3cc │ │ │ │ ldr r0, [pc, #156] @ 3dd5b8 │ │ │ │ ldr r1, [pc, #100] @ 3dd584 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3dd57c │ │ │ │ ldr r0, [pc, #124] @ 3dd5bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #108] @ 3dd5c0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd3a8 │ │ │ │ ldr r0, [pc, #88] @ 3dd5c4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd3cc │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008cd8b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq sp, ip, r0, r8 │ │ │ │ addeq sp, ip, ip, asr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, ip, lsr sp │ │ │ │ + rsbeq r2, r2, ip, asr #26 │ │ │ │ addeq sp, ip, r0, asr #14 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ - rsbeq r2, r2, r0, asr fp │ │ │ │ + rsbeq r2, r2, r0, ror #22 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ - rsbeq r2, r2, r8, lsr fp │ │ │ │ + rsbeq r2, r2, r8, asr #22 │ │ │ │ strdeq sp, [ip], r8 │ │ │ │ - ldrdeq r2, [r2], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r2, r2, r0, asr #21 │ │ │ │ - rsbeq r2, r2, ip, lsl fp │ │ │ │ + rsbeq r2, r2, r4, ror #23 │ │ │ │ + ldrdeq r2, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r2, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3dd644 │ │ │ │ ldr r7, [pc, #100] @ 3dd648 │ │ │ │ ldr r6, [pc, #100] @ 3dd64c │ │ │ │ @@ -415254,31 +415254,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ bl 43b154 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 439ea4 │ │ │ │ - rsbseq pc, r7, r4, asr #1 │ │ │ │ - rsbeq r7, r0, r8, asr r6 │ │ │ │ - rsbeq r0, r0, r0, lsl #21 │ │ │ │ + ldrsbeq pc, [r7], #-4 @ │ │ │ │ + rsbeq r7, r0, r8, ror #12 │ │ │ │ + @ instruction: 0x00600a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3dd700 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -415286,25 +415286,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3dd704 │ │ │ │ ldr r1, [pc, #136] @ 3dd708 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r2, [pc, #116] @ 3dd70c │ │ │ │ ldr r1, [pc, #116] @ 3dd710 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #84] @ 3dd714 │ │ │ │ ldr r2, [pc, #84] @ 3dd718 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -415315,21 +415315,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r7, r0, asr #32 │ │ │ │ - ldrdeq r7, [r2], #-0 @ │ │ │ │ - rsbeq r0, r1, r0, asr #15 │ │ │ │ - @ instruction: 0x005fad98 │ │ │ │ - rsbeq r8, r9, r4, lsr #6 │ │ │ │ - rsbeq pc, r1, r8, ror #7 │ │ │ │ - rsbeq r8, r1, r0, asr #29 │ │ │ │ + rsbseq pc, r7, r0, asr r0 @ │ │ │ │ + rsbeq r7, r2, r0, ror #1 │ │ │ │ + ldrdeq r0, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + subseq sl, pc, r8, lsr #27 │ │ │ │ + rsbeq r8, r9, r4, lsr r3 │ │ │ │ + strdeq pc, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r8, [r1], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3dd858 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415343,15 +415343,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r5, [pc, #240] @ 3dd86c │ │ │ │ ldr r3, [pc, #240] @ 3dd870 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415388,40 +415388,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dd884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd794 │ │ │ │ ldr r0, [pc, #60] @ 3dd888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd794 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, ror pc │ │ │ │ + rsbseq lr, r7, r4, lsl #31 │ │ │ │ addeq sp, ip, ip, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r6, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r0, r1, r4, ror #13 │ │ │ │ + rsbeq r7, r2, r0 │ │ │ │ + strdeq r0, [r1], #-100 @ 0xffffff9c @ │ │ │ │ umulleq sp, ip, r8, r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, ip, r8, ror r3 │ │ │ │ andeq r4, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r8, lsr #18 │ │ │ │ - rsbeq r2, r2, r8, asr r9 │ │ │ │ + rsbeq r2, r2, r8, lsr r9 │ │ │ │ + rsbeq r2, r2, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3dd9f4 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415436,15 +415436,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r6, [pc, #280] @ 3dda08 │ │ │ │ ldr r3, [pc, #280] @ 3dda0c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415491,40 +415491,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dda20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd908 │ │ │ │ ldr r0, [pc, #60] @ 3dda24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dd908 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, lsl #28 │ │ │ │ + rsbseq lr, r7, r4, lsl lr │ │ │ │ addeq sp, ip, ip, asr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, r2, r0, lsl #29 │ │ │ │ - rsbeq r0, r1, r4, ror r5 │ │ │ │ + @ instruction: 0x00626e90 │ │ │ │ + rsbeq r0, r1, r4, lsl #11 │ │ │ │ addeq sp, ip, r4, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq sp, [ip], r8 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r0, lsl #16 │ │ │ │ - rsbeq r2, r2, ip, lsr #16 │ │ │ │ + rsbeq r2, r2, r0, lsl r8 │ │ │ │ + rsbeq r2, r2, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3ddc40 │ │ │ │ mov r4, r3 │ │ │ │ @@ -415542,15 +415542,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3ddc50 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r9, [pc, #444] @ 3ddc54 │ │ │ │ ldr r3, [pc, #444] @ 3ddc58 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -415633,46 +415633,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ddc70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ddab0 │ │ │ │ ldr r0, [pc, #76] @ 3ddc74 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ddab0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, ip, asr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq lr, r7, r0, asr #24 │ │ │ │ - rsbeq r0, r1, r0, asr #7 │ │ │ │ - ldrdeq r6, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq lr, r7, r0, asr ip │ │ │ │ + ldrdeq r0, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r6, r2, r0, ror #25 │ │ │ │ addeq sp, ip, ip, ror r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, ip, r0, lsl r0 │ │ │ │ @ instruction: 0x008ccfbc │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r2, r8, asr #22 │ │ │ │ - rsbeq r6, r2, ip, ror fp │ │ │ │ + rsbeq r6, r2, r8, asr fp │ │ │ │ + rsbeq r6, r2, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3de678 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -415692,15 +415692,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #2464] @ 3de690 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3de374 │ │ │ │ @@ -415723,28 +415723,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3de6a0 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ ldr r3, [pc, #2288] @ 3de6a4 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -415754,15 +415754,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3de6a8 │ │ │ │ @@ -415770,15 +415770,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43feb0 │ │ │ │ mov r0, fp │ │ │ │ @@ -415796,15 +415796,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -415817,15 +415817,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3de284 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b024 │ │ │ │ cmp r5, #10 │ │ │ │ bne 3ddec4 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -415843,15 +415843,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 4417c4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de158 │ │ │ │ - bl 998300 │ │ │ │ + bl 998308 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3de638 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de278 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -415901,18 +415901,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754a14 │ │ │ │ + bl 754a1c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -416040,22 +416040,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3de6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ddf18 │ │ │ │ mov r0, r6 │ │ │ │ bl 44d628 │ │ │ │ b 3ddf5c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -416082,22 +416082,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3de6f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ddef4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de53c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -416136,21 +416136,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3de6fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ddd04 │ │ │ │ ldr r3, [pc, #772] @ 3de700 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de084 │ │ │ │ @@ -416176,30 +416176,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3de704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3de084 │ │ │ │ ldr r3, [pc, #584] @ 3de708 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de100 │ │ │ │ @@ -416217,22 +416217,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3de70c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3de100 │ │ │ │ ldr r3, [pc, #452] @ 3de708 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de330 │ │ │ │ @@ -416249,53 +416249,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3de710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3de330 │ │ │ │ ldr r0, [pc, #332] @ 3de714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ddd04 │ │ │ │ ldr r0, [pc, #320] @ 3de718 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3de084 │ │ │ │ ldr r0, [pc, #300] @ 3de71c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3de100 │ │ │ │ ldr r0, [pc, #288] @ 3de720 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3ddf18 │ │ │ │ ldr r0, [pc, #272] @ 3de724 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3ddef4 │ │ │ │ ldr r0, [pc, #252] @ 3de728 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3de330 │ │ │ │ ldr r0, [pc, #236] @ 3de72c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536f24 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3de730 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -416305,72 +416305,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3de73c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 248f3c <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, lsl #20 │ │ │ │ + rsbseq lr, r7, r8, lsl sl │ │ │ │ addeq ip, ip, ip, ror #28 │ │ │ │ addeq ip, ip, r8, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, r2, r0, lsl #21 │ │ │ │ - rsbeq r0, r1, r4, ror r1 │ │ │ │ + @ instruction: 0x00626a90 │ │ │ │ + rsbeq r0, r1, r4, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r2, r6, r0, lsl #11 │ │ │ │ - rsbeq r6, r2, r0, lsr #21 │ │ │ │ - rsbeq r6, r2, r0, ror #20 │ │ │ │ - rsbeq r6, r2, r0, asr #20 │ │ │ │ - strdeq r6, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq lr, r7, r8, asr #16 │ │ │ │ - ldrdeq r6, [r0], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r0, r0, r4, lsl #4 │ │ │ │ - rsbeq r6, r2, r4, lsl #17 │ │ │ │ + strheq r6, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r6, r2, r0, ror sl │ │ │ │ + rsbeq r6, r2, r0, asr sl │ │ │ │ + rsbeq r6, r2, r4, lsl #20 │ │ │ │ + rsbseq lr, r7, r8, asr r8 │ │ │ │ + rsbeq r6, r0, ip, ror #27 │ │ │ │ + rsbeq r0, r0, r4, lsl r2 │ │ │ │ + @ instruction: 0x00626894 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - @ instruction: 0x0077e69c │ │ │ │ - subseq sl, pc, r0, lsr #8 │ │ │ │ - rsbeq r7, r9, ip, lsr #19 │ │ │ │ + rsbseq lr, r7, ip, lsr #13 │ │ │ │ + subseq sl, pc, r0, lsr r4 @ │ │ │ │ + strheq r7, [r9], #-156 @ 0xffffff64 @ │ │ │ │ addeq lr, sp, r8, asr r1 │ │ │ │ addeq ip, ip, r0, lsl #20 │ │ │ │ - rsbseq lr, r7, r0, ror r5 │ │ │ │ + rsbseq lr, r7, r0, lsl #11 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq ip, ip, r8, asr r9 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r4, lsr #2 │ │ │ │ + rsbeq r2, r2, r4, lsr r1 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ - rsbeq r1, r2, ip, asr #31 │ │ │ │ + ldrdeq r1, [r2], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0x000015b4 │ │ │ │ - rsbeq r1, r2, r4, asr lr │ │ │ │ + rsbeq r1, r2, r4, ror #28 │ │ │ │ muleq r0, r4, ip │ │ │ │ - strheq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r1, r2, r0, asr #31 │ │ │ │ andeq r1, r0, ip, asr #25 │ │ │ │ - ldrdeq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r1, r2, ip, asr #30 │ │ │ │ - strheq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - ldrdeq r1, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r1, r2, r8, asr pc │ │ │ │ - ldrdeq r1, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r1, r2, r8, lsl sp │ │ │ │ - rsbeq r1, r2, r8, lsl pc │ │ │ │ - ldrdeq r1, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r1, r2, ip, ror #27 │ │ │ │ - rsbseq lr, r7, r8, asr #32 │ │ │ │ - rsbeq r6, r2, r8, ror #1 │ │ │ │ - rsbeq r6, r2, r4, lsr #3 │ │ │ │ + rsbeq r1, r2, r0, ror #31 │ │ │ │ + rsbeq r1, r2, ip, asr pc │ │ │ │ + rsbeq r1, r2, r8, asr #25 │ │ │ │ + rsbeq r1, r2, ip, ror #29 │ │ │ │ + rsbeq r1, r2, r8, ror #30 │ │ │ │ + rsbeq r1, r2, r8, ror #27 │ │ │ │ + rsbeq r1, r2, r8, lsr #26 │ │ │ │ + rsbeq r1, r2, r8, lsr #30 │ │ │ │ + rsbeq r1, r2, r8, ror #27 │ │ │ │ + strdeq r1, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq lr, r7, r8, asr r0 │ │ │ │ + strdeq r6, [r2], #-8 @ │ │ │ │ + strheq r6, [r2], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 003de740 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e974c │ │ │ │ ldr r0, [pc, #4] @ 3de758 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 753e7c │ │ │ │ + b 753e84 │ │ │ │ addeq r1, r6, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #472] @ 3de94c │ │ │ │ mov r6, r1 │ │ │ │ @@ -416379,15 +416379,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ ldr r3, [pc, #436] @ 3de958 │ │ │ │ ldr r2, [pc, #436] @ 3de95c │ │ │ │ ldr r1, [pc, #436] @ 3de960 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -416399,28 +416399,28 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #396] @ 3de964 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707524 │ │ │ │ + bl 70752c │ │ │ │ mov r3, sl │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #348] @ 3de968 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7074d8 │ │ │ │ + bl 7074e0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43feb0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ @@ -416455,15 +416455,15 @@ │ │ │ │ bl 448204 │ │ │ │ ldr r3, [pc, #180] @ 3de96c │ │ │ │ ldr r1, [pc, #180] @ 3de970 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3de908 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -416488,26 +416488,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3de974 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536f24 │ │ │ │ ldr r0, [pc, #48] @ 3de978 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 536f24 │ │ │ │ - rsbseq lr, r7, r0, ror r2 │ │ │ │ - rsbeq r6, r2, r4, asr #2 │ │ │ │ - strheq r6, [r2], #-0 @ │ │ │ │ + rsbseq lr, r7, r0, lsl #5 │ │ │ │ + rsbeq r6, r2, r4, asr r1 │ │ │ │ + rsbeq r6, r2, r0, asr #1 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ addeq r1, r6, r8, asr ip │ │ │ │ - rsbeq r6, r2, ip, lsr #2 │ │ │ │ + rsbeq r6, r2, ip, lsr r1 │ │ │ │ addeq ip, ip, r0, asr #6 │ │ │ │ - ldrdeq r6, [r2], #-8 @ │ │ │ │ + rsbeq r6, r2, r8, ror #1 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - ldrdeq pc, [r0], #-12 @ │ │ │ │ - rsbeq r1, r2, r0, lsr sl │ │ │ │ - strdeq r1, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r0, ip, ror #1 │ │ │ │ + rsbeq r1, r2, r0, asr #20 │ │ │ │ + rsbeq r1, r2, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3df1f4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3df1f8 │ │ │ │ @@ -416755,23 +416755,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3df24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dea24 │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3deb48 │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -417040,45 +417040,45 @@ │ │ │ │ beq 3df1a4 │ │ │ │ b 3dea10 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3df264 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dea24 │ │ │ │ addeq ip, ip, ip, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ addeq ip, ip, ip, asr #2 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq sp, r7, ip, lsl #26 │ │ │ │ - rsbseq sp, r7, sl, lsr sp │ │ │ │ - rsbseq sp, r7, r0, lsl #27 │ │ │ │ + rsbseq sp, r7, ip, lsl sp │ │ │ │ + rsbseq sp, r7, sl, asr #26 │ │ │ │ + @ instruction: 0x0077dd90 │ │ │ │ addeq fp, ip, r4, asr #31 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq sp, r7, lr, lsl #26 │ │ │ │ - ldrsbeq sp, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq sp, r7, lr, lsl sp │ │ │ │ + rsbseq sp, r7, ip, ror #25 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r2, ip, asr fp │ │ │ │ - ldrsheq sp, [r7], #-130 @ 0xffffff7e @ │ │ │ │ + rsbeq r5, r2, ip, ror #22 │ │ │ │ + rsbseq sp, r7, r2, lsl #18 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - rsbeq r5, r2, r0, asr r7 │ │ │ │ + rsbeq r5, r2, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3df320 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3df324 │ │ │ │ @@ -417088,15 +417088,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r8, r0 │ │ │ │ bl 448204 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 448198 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -417117,17 +417117,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3dc790 │ │ │ │ - rsbseq sp, r7, r8, ror #14 │ │ │ │ - ldrsbeq lr, [pc], #-216 @ │ │ │ │ - strheq r5, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, r7, r8, ror r7 │ │ │ │ + subseq lr, pc, r8, ror #27 │ │ │ │ + rsbeq r5, r0, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3df4dc │ │ │ │ ldr ip, [pc, #408] @ 3df4e0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -417156,15 +417156,15 @@ │ │ │ │ bl 448204 │ │ │ │ ldr r3, [pc, #320] @ 3df4ec │ │ │ │ ldr r1, [pc, #320] @ 3df4f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756d1c │ │ │ │ + bl 756d24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3df40c │ │ │ │ ldr r2, [pc, #292] @ 3df4f4 │ │ │ │ ldr r3, [pc, #268] @ 3df4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -417214,41 +417214,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3df508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3df388 │ │ │ │ ldr r0, [pc, #60] @ 3df50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3df388 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [ip], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008cb7b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq lr, r0, r8, ror #11 │ │ │ │ + strdeq lr, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ addeq fp, ip, r4, asr #14 │ │ │ │ addeq fp, ip, r0, lsl #14 │ │ │ │ andeq r1, r0, r0, asr r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r5, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r5, r2, ip, ror #9 │ │ │ │ + rsbeq r5, r2, r0, asr #9 │ │ │ │ + strdeq r5, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3df61c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -417256,35 +417256,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3df620 │ │ │ │ ldr r1, [pc, #228] @ 3df624 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #208] @ 3df628 │ │ │ │ ldr r1, [pc, #208] @ 3df62c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r2, [pc, #176] @ 3df630 │ │ │ │ ldr r1, [pc, #176] @ 3df634 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754780 │ │ │ │ + bl 754788 │ │ │ │ ldr r3, [pc, #144] @ 3df638 │ │ │ │ ldr r2, [pc, #144] @ 3df63c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3df640 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -417308,86 +417308,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, r7, r8, asr #9 │ │ │ │ - ldrsheq r8, [pc], #-232 @ │ │ │ │ - rsbeq r6, r9, r0, lsl #9 │ │ │ │ - rsbeq r5, r0, ip, ror #13 │ │ │ │ - subseq lr, pc, r4, lsl fp @ │ │ │ │ - subseq r8, pc, ip, asr #29 │ │ │ │ - subseq r8, pc, r0, ror #29 │ │ │ │ + ldrsbeq sp, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq r8, pc, r8, lsl #30 │ │ │ │ + @ instruction: 0x00696490 │ │ │ │ + strdeq r5, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + subseq lr, pc, r4, lsr #22 │ │ │ │ + ldrsbeq r8, [pc], #-236 @ │ │ │ │ + ldrsheq r8, [pc], #-224 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r5, r2, r4, lsl r4 │ │ │ │ + rsbeq r5, r2, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3df6c0 │ │ │ │ ldr r2, [pc, #92] @ 3df6c4 │ │ │ │ ldr r1, [pc, #92] @ 3df6c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 44f06c │ │ │ │ mov r0, r5 │ │ │ │ bl 44b500 │ │ │ │ mov r0, r5 │ │ │ │ bl 43b154 │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 439ea4 │ │ │ │ - rsbseq sp, r7, r4, lsl #7 │ │ │ │ - rsbeq r5, r2, r8, asr r2 │ │ │ │ - rsbeq r5, r2, r4, asr #3 │ │ │ │ + @ instruction: 0x0077d394 │ │ │ │ + rsbeq r5, r2, r8, ror #4 │ │ │ │ + ldrdeq r5, [r2], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3df730 │ │ │ │ ldr r2, [pc, #76] @ 3df734 │ │ │ │ ldr r1, [pc, #76] @ 3df738 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov r5, r0 │ │ │ │ bl 448204 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 448198 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3de740 │ │ │ │ - rsbseq sp, r7, r8, lsl #6 │ │ │ │ - rsbeq r5, r0, r0, asr r5 │ │ │ │ - subseq lr, pc, r8, ror r9 @ │ │ │ │ + rsbseq sp, r7, r8, lsl r3 │ │ │ │ + rsbeq r5, r0, r0, ror #10 │ │ │ │ + subseq lr, pc, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3df7fc │ │ │ │ mov r9, r2 │ │ │ │ @@ -417398,15 +417398,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 754524 │ │ │ │ + bl 75452c │ │ │ │ mov sl, r0 │ │ │ │ bl 448204 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 448198 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -417428,17 +417428,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3dc79c │ │ │ │ - @ instruction: 0x0077d290 │ │ │ │ - subseq lr, pc, r0, lsl #18 │ │ │ │ - ldrdeq r5, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq sp, r7, r0, lsr #5 │ │ │ │ + subseq lr, pc, r0, lsl r9 @ │ │ │ │ + rsbeq r5, r0, r8, ror #9 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417748,41 +417748,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dfd60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfc60 │ │ │ │ ldr r0, [pc, #56] @ 3dfd64 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfc60 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, ip, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, ip, asr #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, ip, lsr #29 │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r8, lsr #20 │ │ │ │ - rsbeq r0, r2, r4, asr #20 │ │ │ │ + rsbeq r0, r2, r8, lsr sl │ │ │ │ + rsbeq r0, r2, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3dfe98 │ │ │ │ ldr r1, [pc, #280] @ 3dfe9c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -417834,41 +417834,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dfeb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfdb8 │ │ │ │ ldr r0, [pc, #56] @ 3dfebc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfdb8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq sl, ip, r4, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r4, ror sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r4, asr sp │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, ip, lsr #18 │ │ │ │ - rsbeq r0, r2, r8, asr #18 │ │ │ │ + rsbeq r0, r2, ip, lsr r9 │ │ │ │ + rsbeq r0, r2, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3e0038 │ │ │ │ ldr r2, [pc, #352] @ 3e003c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -417931,48 +417931,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e0058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dff10 │ │ │ │ ldr r0, [pc, #72] @ 3e005c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3dff10 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, ip, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, ip, lsl ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq sl, [ip], ip │ │ │ │ andeq r4, r0, r0, lsl #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r8, lsl #17 │ │ │ │ - rsbeq r0, r2, r8, lsl #18 │ │ │ │ + @ instruction: 0x00620898 │ │ │ │ + rsbeq r0, r2, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3e0388 │ │ │ │ ldr r1, [pc, #784] @ 3e038c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418033,21 +418033,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3e03a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e00c4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e00c4 │ │ │ │ ldr r3, [pc, #520] @ 3e03ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -418066,21 +418066,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3e03b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e00bc │ │ │ │ ldr r3, [pc, #408] @ 3e03b4 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e031c │ │ │ │ @@ -418097,22 +418097,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e03b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e00b4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e00b4 │ │ │ │ ldr r3, [pc, #272] @ 3e03bc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418132,68 +418132,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3e03c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e00b4 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e00b4 │ │ │ │ b 3e02a4 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3e00bc │ │ │ │ b 3e019c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3e00c4 │ │ │ │ b 3e0118 │ │ │ │ ldr r0, [pc, #124] @ 3e03c4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e0290 │ │ │ │ ldr r0, [pc, #108] @ 3e03c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e00bc │ │ │ │ ldr r0, [pc, #96] @ 3e03cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e00c4 │ │ │ │ ldr r0, [pc, #84] @ 3e03d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e00b4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq sl, ip, ip, sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, ip, ror sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r8, asr #20 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r4, ror #20 │ │ │ │ + rsbeq r0, r2, r4, ror sl │ │ │ │ andeq r3, r0, r4, lsr #18 │ │ │ │ - strdeq r0, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r0, r2, r4, lsl #18 │ │ │ │ andeq r2, r0, ip, asr ip │ │ │ │ - rsbeq r0, r2, ip, lsr #14 │ │ │ │ + rsbeq r0, r2, ip, lsr r7 │ │ │ │ andeq r3, r0, r8, lsl r3 │ │ │ │ - rsbeq r0, r2, r8, lsl #14 │ │ │ │ - rsbeq r0, r2, r4, lsr #13 │ │ │ │ - rsbeq r0, r2, r0, lsr #16 │ │ │ │ - strdeq r0, [r2], #-140 @ 0xffffff74 @ │ │ │ │ rsbeq r0, r2, r8, lsl r7 │ │ │ │ + strheq r0, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, r2, r0, lsr r8 │ │ │ │ + rsbeq r0, r2, ip, lsl #18 │ │ │ │ + rsbeq r0, r2, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3e0524 │ │ │ │ ldr lr, [pc, #312] @ 3e0528 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -418254,41 +418254,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e0548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e042c │ │ │ │ ldr r0, [pc, #56] @ 3e054c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e042c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r8, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r8, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ addeq sl, ip, r4, asr #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r2, r4, lsl r5 │ │ │ │ - rsbeq r4, r2, r0, lsr r5 │ │ │ │ + rsbeq r4, r2, r4, lsr #10 │ │ │ │ + rsbeq r4, r2, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3e06d0 │ │ │ │ @@ -418350,23 +418350,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e06f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e05c8 │ │ │ │ ldr r2, [pc, #100] @ 3e06f8 │ │ │ │ ldr r3, [pc, #64] @ 3e06d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -418375,28 +418375,28 @@ │ │ │ │ bne 3e06cc │ │ │ │ ldr r0, [pc, #68] @ 3e06fc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq sl, ip, r4, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r0, ror #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r4, asr #10 │ │ │ │ andeq r4, r0, r8, lsr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r2, r8, ror #7 │ │ │ │ + strdeq r4, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ addeq sl, ip, r0, lsl #9 │ │ │ │ - strdeq r4, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, r2, r0, lsl #8 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3e0730 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -418508,15 +418508,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e09c0 │ │ │ │ ldr r0, [pc, #272] @ 3e09e4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 44820c │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3e0818 │ │ │ │ @@ -418546,50 +418546,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3e09fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0840 │ │ │ │ ldr r0, [pc, #88] @ 3e0a00 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0840 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ bge fee8b478 <__bss_end__@@Base+0xfe0d8b08> │ │ │ │ addeq sl, ip, r4, asr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r4, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008ca2bc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq sl, ip, r4, ror #4 │ │ │ │ - rsbeq r4, r2, ip, lsl r2 │ │ │ │ - rsbseq ip, r7, ip, lsr r1 │ │ │ │ - rsbeq r4, r2, ip, asr #3 │ │ │ │ - rsbeq r2, ip, ip, lsl r5 │ │ │ │ + rsbeq r4, r2, ip, lsr #4 │ │ │ │ + rsbseq ip, r7, ip, asr #2 │ │ │ │ + ldrdeq r4, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, ip, ip, lsr #10 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r2, r8, asr pc │ │ │ │ - @ instruction: 0x00621f98 │ │ │ │ + rsbeq r1, r2, r8, ror #30 │ │ │ │ + rsbeq r1, r2, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3e0b50 │ │ │ │ @@ -418648,41 +418648,41 @@ │ │ │ │ beq 3e0b34 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e0b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0a84 │ │ │ │ ldr r0, [pc, #56] @ 3e0b74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0a84 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, ip, ror #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, ip, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r8, lsl #1 │ │ │ │ andeq r5, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00620390 │ │ │ │ - ldrdeq r0, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r2, r0, lsr #7 │ │ │ │ + rsbeq r0, r2, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -418790,48 +418790,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e0dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e0c94 │ │ │ │ ldr r0, [pc, #72] @ 3e0dc8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e0c94 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r0, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umulleq r9, ip, r4, lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, ip, r8, ror lr │ │ │ │ andeq r3, r0, r8, lsl r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, ip, ror #3 │ │ │ │ - rsbeq r0, r2, ip, lsl r2 │ │ │ │ + strdeq r0, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r0, r2, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3e0f40 │ │ │ │ ldr r1, [pc, #344] @ 3e0f44 │ │ │ │ @@ -418902,39 +418902,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e0f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e0e2c │ │ │ │ ldr r0, [pc, #52] @ 3e0f64 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e0e2c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, ip, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, ip, ip, lsl #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r9, [ip], r0 │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r8, asr #1 │ │ │ │ - rsbeq r0, r2, ip, ror #1 │ │ │ │ + ldrdeq r0, [r2], #-8 @ │ │ │ │ + strdeq r0, [r2], #-12 @ │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3e0dcc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -419005,40 +419005,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e1100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1038 │ │ │ │ ldr r0, [pc, #56] @ 3e1104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1038 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r8, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, ip, ip, asr fp │ │ │ │ addeq r9, ip, ip, asr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, r0, ror #20 │ │ │ │ - rsbeq r3, r2, r0, lsl #21 │ │ │ │ + rsbeq r3, r2, r0, ror sl │ │ │ │ + @ instruction: 0x00623a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3e128c │ │ │ │ ldr ip, [pc, #364] @ 3e1290 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419111,41 +419111,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e12ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1160 │ │ │ │ ldr r0, [pc, #60] @ 3e12b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1160 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [ip], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r9, [ip], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, ip, r0, ror r9 │ │ │ │ andeq r4, r0, r8, lsr r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, r4, lsl r9 │ │ │ │ - rsbeq r3, r2, r4, ror r9 │ │ │ │ + rsbeq r3, r2, r4, lsr #18 │ │ │ │ + rsbeq r3, r2, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3e1c6c │ │ │ │ ldr ip, [pc, #2464] @ 3e1c70 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419248,21 +419248,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3e1c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1310 │ │ │ │ ldr r3, [pc, #2044] @ 3e1c90 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3e134c │ │ │ │ ldr r3, [pc, #2012] @ 3e1c84 │ │ │ │ @@ -419277,21 +419277,21 @@ │ │ │ │ beq 3e1750 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3e1c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e134c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3e17e0 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -419408,32 +419408,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3e1ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1530 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3e1524 │ │ │ │ mov r8, #1 │ │ │ │ b 3e1538 │ │ │ │ ldr r0, [pc, #1404] @ 3e1cac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1310 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e1524 │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3e1538 │ │ │ │ @@ -419446,15 +419446,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1c20 │ │ │ │ ldr r0, [pc, #1336] @ 3e1cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1538 │ │ │ │ ldr r3, [pc, #1284] @ 3e1ca4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -419497,27 +419497,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3e1cbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3e1bf4 │ │ │ │ cmp fp, #2 │ │ │ │ beq 3e1b88 │ │ │ │ @@ -419569,23 +419569,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3e1cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -419625,15 +419625,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -419651,15 +419651,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3e1ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e161c │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1538 │ │ │ │ b 3e1798 │ │ │ │ @@ -419676,15 +419676,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e161c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -419700,15 +419700,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3e19e4 │ │ │ │ ldr r0, [pc, #348] @ 3e1cd4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1530 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e18a0 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -419725,29 +419725,29 @@ │ │ │ │ beq 3e1538 │ │ │ │ b 3e1798 │ │ │ │ ldr r0, [pc, #260] @ 3e1cd8 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3e1890 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3e18a0 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3e1720 │ │ │ │ b 3e18f8 │ │ │ │ ldr r0, [pc, #200] @ 3e1cdc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1994 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3e1ce0 │ │ │ │ ldr r1, [pc, #180] @ 3e1ce4 │ │ │ │ ldr r0, [pc, #180] @ 3e1ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3e1cec │ │ │ │ @@ -419768,42 +419768,42 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, ip, r0, lsr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, ip, r0, asr #15 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, ip, lsr r1 │ │ │ │ + rsbeq r2, r2, ip, asr #2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r2, r2, r4, lsr r1 │ │ │ │ - rsbseq fp, r7, r0, ror #9 │ │ │ │ - rsbseq fp, r7, r0, ror r4 │ │ │ │ - strdeq r3, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, r2, r4, asr #2 │ │ │ │ + ldrsheq fp, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq fp, r7, r0, lsl #9 │ │ │ │ + rsbeq r3, r2, ip, lsl #10 │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbeq r2, r2, r8, ror #14 │ │ │ │ - rsbeq r1, r2, ip, asr #29 │ │ │ │ + rsbeq r2, r2, r8, ror r7 │ │ │ │ + ldrdeq r1, [r2], #-236 @ 0xffffff14 @ │ │ │ │ @ instruction: 0x008c93bc │ │ │ │ - rsbeq r1, r2, r8, ror #29 │ │ │ │ + strdeq r1, [r2], #-232 @ 0xffffff18 @ │ │ │ │ @ instruction: 0x00002ab8 │ │ │ │ - rsbeq r1, r2, ip, lsl #28 │ │ │ │ + rsbeq r1, r2, ip, lsl lr │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ - ldrdeq r1, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r2, r0, ror #27 │ │ │ │ andeq r2, r0, r8, asr r6 │ │ │ │ - rsbeq r1, r2, r4, lsl sp │ │ │ │ - rsbeq r1, r2, r8, lsl #27 │ │ │ │ - strdeq r1, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r1, r2, r0, lsr #22 │ │ │ │ - rsbeq r1, r2, r4, lsl #23 │ │ │ │ - rsbseq sl, r7, r4, lsl lr │ │ │ │ - rsbeq r2, r2, r0, lsr #29 │ │ │ │ - rsbeq r3, r2, r4, lsr #32 │ │ │ │ + rsbeq r1, r2, r4, lsr #26 │ │ │ │ + @ instruction: 0x00621d98 │ │ │ │ + rsbeq r1, r2, r4, lsl #28 │ │ │ │ + rsbeq r1, r2, r0, lsr fp │ │ │ │ + @ instruction: 0x00621b94 │ │ │ │ + rsbseq sl, r7, r4, lsr #28 │ │ │ │ + strheq r2, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r3, r2, r4, lsr r0 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - ldrsheq sl, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r2, r2, r0, lsl #29 │ │ │ │ - rsbeq r3, r2, r4 │ │ │ │ + rsbseq sl, r7, r0, lsl #28 │ │ │ │ + @ instruction: 0x00622e90 │ │ │ │ + rsbeq r3, r2, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -419900,39 +419900,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e1ef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1e30 │ │ │ │ ldr r0, [pc, #52] @ 3e1efc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1e30 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r0, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, ip, ip, asr #26 │ │ │ │ addeq r8, ip, r0, lsr sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r4, ror #24 │ │ │ │ - rsbeq r2, r2, r4, lsl #25 │ │ │ │ + rsbeq r2, r2, r4, ror ip │ │ │ │ + @ instruction: 0x00622c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3e218c │ │ │ │ ldr r3, [pc, #628] @ 3e2190 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -419975,15 +419975,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e20c8 │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d5914 │ │ │ │ + bl 9d591c │ │ │ │ ldr r2, [pc, #456] @ 3e219c │ │ │ │ ldr r3, [pc, #440] @ 3e2190 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -420021,26 +420021,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3e21ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3e1f6c │ │ │ │ ldr r3, [pc, #224] @ 3e21b0 │ │ │ │ @@ -420061,54 +420061,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e21b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1fb8 │ │ │ │ ldr r0, [pc, #100] @ 3e21b8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e1fb8 │ │ │ │ ldr r0, [pc, #72] @ 3e21bc │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e20b0 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [ip], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r8, [ip], ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, ip, r0, asr #22 │ │ │ │ muleq r0, r4, r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r1, r0, asr #32 │ │ │ │ + rsbeq pc, r1, r0, asr r0 @ │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ - rsbeq pc, r1, ip, lsr #32 │ │ │ │ - rsbeq pc, r1, ip, ror r0 @ │ │ │ │ - strheq lr, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, r1, ip, lsr r0 @ │ │ │ │ + rsbeq pc, r1, ip, lsl #1 │ │ │ │ + rsbeq lr, r1, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -420163,15 +420163,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -420181,15 +420181,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719d40 │ │ │ │ + bl 719d48 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -420242,15 +420242,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -420268,30 +420268,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e24f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3e2404 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3e24f4 │ │ │ │ ldr r1, [pc, #68] @ 3e24f8 │ │ │ │ ldr r0, [pc, #68] @ 3e24fc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420304,19 +420304,19 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, ip, r0, lsl r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, ip, r0, asr #15 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r0, lsr #18 │ │ │ │ - rsbeq r2, r2, r4, lsl r8 │ │ │ │ - @ instruction: 0x0077a590 │ │ │ │ - rsbeq r2, r2, ip, lsl r6 │ │ │ │ - strheq r2, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, r2, r0, lsr r9 │ │ │ │ + rsbeq r2, r2, r4, lsr #16 │ │ │ │ + rsbseq sl, r7, r0, lsr #11 │ │ │ │ + rsbeq r2, r2, ip, lsr #12 │ │ │ │ + rsbeq r2, r2, r8, asr #15 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3e2718 │ │ │ │ ldr ip, [pc, #508] @ 3e271c │ │ │ │ @@ -420382,22 +420382,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3e2738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2570 │ │ │ │ ldr r3, [pc, #220] @ 3e272c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e25b8 │ │ │ │ ldr r3, [pc, #204] @ 3e2730 │ │ │ │ @@ -420413,79 +420413,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3e273c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e25b8 │ │ │ │ ldr r2, [pc, #112] @ 3e2740 │ │ │ │ ldr r3, [pc, #72] @ 3e271c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e2714 │ │ │ │ ldr r0, [pc, #80] @ 3e2744 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a0f54 │ │ │ │ + b 9a0f5c │ │ │ │ ldr r0, [pc, #64] @ 3e2748 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e25b8 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [ip], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r8, [ip], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umulleq r8, ip, ip, r5 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r1, ip, ror #23 │ │ │ │ - rsbeq lr, r1, ip, ror #22 │ │ │ │ + strdeq lr, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq lr, r1, ip, ror fp │ │ │ │ addeq r8, ip, r4, asr #8 │ │ │ │ - rsbeq lr, r1, ip, lsl #23 │ │ │ │ - rsbeq lr, r1, r4, ror fp │ │ │ │ + @ instruction: 0x0061eb9c │ │ │ │ + rsbeq lr, r1, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3e2790 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3e27b8 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2784 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b1e58 │ │ │ │ + bl 9b1e60 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3e0a04 │ │ │ │ cmp r4, sl │ │ │ │ bne 3e2790 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -420583,18 +420583,18 @@ │ │ │ │ bne 3e2900 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e28f0 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e28f0 │ │ │ │ - rsbseq sl, r7, r4, ror r2 │ │ │ │ - ldrheq sl, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, r7, r4, lsl #5 │ │ │ │ + rsbseq sl, r7, r8, asr #13 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq sl, r7, r0, asr #11 │ │ │ │ + ldrsbeq sl, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3e2d1c │ │ │ │ ldr ip, [pc, #936] @ 3e2d20 │ │ │ │ @@ -420673,30 +420673,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3e2d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e29d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2b78 │ │ │ │ ldr r3, [pc, #564] @ 3e2d40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -420716,21 +420716,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3e2d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e274c │ │ │ │ cmp r4, #0 │ │ │ │ bge 3e29dc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420762,23 +420762,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3e2d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e29b0 │ │ │ │ ldr r3, [pc, #268] @ 3e2d50 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2b98 │ │ │ │ ldr r3, [pc, #220] @ 3e2d34 │ │ │ │ @@ -420794,67 +420794,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3e2d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2b98 │ │ │ │ ldr r0, [pc, #156] @ 3e2d58 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e29b0 │ │ │ │ ldr r0, [pc, #132] @ 3e2d5c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2af0 │ │ │ │ ldr r0, [pc, #96] @ 3e2d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2b78 │ │ │ │ ldr r0, [pc, #84] @ 3e2d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2b98 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r0, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, ip, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, ip, r0, lsr r1 │ │ │ │ andeq r4, r0, r8, lsl #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r1, ip, ror #16 │ │ │ │ + rsbeq lr, r1, ip, ror r8 │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - rsbeq lr, r1, r0, lsl r9 │ │ │ │ + rsbeq lr, r1, r0, lsr #18 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - @ instruction: 0x0061e694 │ │ │ │ + rsbeq lr, r1, r4, lsr #13 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbeq lr, r1, ip, lsr r8 │ │ │ │ - rsbeq lr, r1, r4, asr r6 │ │ │ │ - rsbeq lr, r1, r8, lsl #14 │ │ │ │ - strheq lr, [r1], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq lr, r1, r4, lsl r8 │ │ │ │ + rsbeq lr, r1, ip, asr #16 │ │ │ │ + rsbeq lr, r1, r4, ror #12 │ │ │ │ + rsbeq lr, r1, r8, lsl r7 │ │ │ │ + rsbeq lr, r1, ip, asr #15 │ │ │ │ + rsbeq lr, r1, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3e3584 │ │ │ │ ldr r3, [pc, #2052] @ 3e3588 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420960,19 +420960,19 @@ │ │ │ │ b 3e2eb8 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3e327c │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b23a4 │ │ │ │ + bl 9b23ac │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b2270 │ │ │ │ + bl 9b2278 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3e2ef8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2eb8 │ │ │ │ ldr r3, [pc, #1596] @ 3e3598 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -420994,22 +420994,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3e35a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2eb8 │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3e3078 │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -421067,22 +421067,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3e35b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e2ffc │ │ │ │ ldr r1, [pc, #1196] @ 3e35b4 │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e2de4 │ │ │ │ @@ -421103,27 +421103,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3e35b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2de4 │ │ │ │ ldr r3, [pc, #1036] @ 3e35bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421142,22 +421142,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e35c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2f04 │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 4385a4 │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3e3304 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421195,24 +421195,24 @@ │ │ │ │ beq 3e33a0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3e35cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2f24 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e34cc │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3e35d0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -421230,35 +421230,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 440408 │ │ │ │ ldr r0, [pc, #628] @ 3e35d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e2ffc │ │ │ │ ldr r0, [pc, #608] @ 3e35d8 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2de4 │ │ │ │ ldr r0, [pc, #584] @ 3e35dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2f04 │ │ │ │ ldr r0, [pc, #568] @ 3e35e0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2f24 │ │ │ │ ldr r3, [pc, #504] @ 3e35bc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3040 │ │ │ │ ldr r3, [pc, #452] @ 3e359c │ │ │ │ @@ -421275,27 +421275,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3e35e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3040 │ │ │ │ ldr r0, [pc, #420] @ 3e35e8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e2eb8 │ │ │ │ ldr r3, [pc, #404] @ 3e35ec │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3244 │ │ │ │ ldr r3, [pc, #304] @ 3e359c │ │ │ │ @@ -421311,22 +421311,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e35f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3244 │ │ │ │ ldr r3, [pc, #288] @ 3e35f4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e330c │ │ │ │ ldr r3, [pc, #180] @ 3e359c │ │ │ │ @@ -421341,72 +421341,72 @@ │ │ │ │ beq 3e356c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3e35f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e330c │ │ │ │ ldr r0, [pc, #172] @ 3e35fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3040 │ │ │ │ ldr r0, [pc, #160] @ 3e3600 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3244 │ │ │ │ ldr r0, [pc, #144] @ 3e3604 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e330c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ umulleq r7, ip, r4, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r7, ip, r4, ror sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, ip, r8, lsr #25 │ │ │ │ andeq r4, r0, r0, ror #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0061f69c │ │ │ │ + rsbeq pc, r1, ip, lsr #13 │ │ │ │ addeq r7, ip, ip, asr #21 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ - rsbeq pc, r1, r8, lsr #19 │ │ │ │ + strheq pc, [r1], #-152 @ 0xffffff68 @ │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - rsbeq pc, r1, r0, lsl #16 │ │ │ │ + rsbeq pc, r1, r0, lsl r8 @ │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq pc, r1, r0, lsr #11 │ │ │ │ + strheq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ addeq r7, ip, r8, asr #17 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq pc, r1, r4, lsl r4 @ │ │ │ │ + rsbeq pc, r1, r4, lsr #8 │ │ │ │ addeq r7, ip, ip, ror #15 │ │ │ │ - rsbeq pc, r1, r0, lsl #15 │ │ │ │ - rsbeq pc, r1, r8, ror #12 │ │ │ │ - rsbeq pc, r1, ip, ror #8 │ │ │ │ - rsbeq pc, r1, r4, asr #7 │ │ │ │ - rsbeq pc, r1, ip, lsl #7 │ │ │ │ - rsbeq pc, r1, ip, ror r2 @ │ │ │ │ + @ instruction: 0x0061f790 │ │ │ │ + rsbeq pc, r1, r8, ror r6 @ │ │ │ │ + rsbeq pc, r1, ip, ror r4 @ │ │ │ │ + ldrdeq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x0061f39c │ │ │ │ + rsbeq pc, r1, ip, lsl #5 │ │ │ │ andeq r2, r0, ip, ror lr │ │ │ │ - rsbeq pc, r1, ip, asr r6 @ │ │ │ │ + rsbeq pc, r1, ip, ror #12 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq lr, r1, r4, lsr #8 │ │ │ │ - strheq pc, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - strdeq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq lr, r1, r8, lsr #8 │ │ │ │ + rsbeq lr, r1, r4, lsr r4 │ │ │ │ + rsbeq pc, r1, r4, asr #5 │ │ │ │ + rsbeq pc, r1, r0, lsl #12 │ │ │ │ + rsbeq lr, r1, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3e37e4 │ │ │ │ ldr r3, [pc, #452] @ 3e37e8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -421503,39 +421503,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e366c │ │ │ │ ldr r0, [pc, #52] @ 3e3808 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e366c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [ip], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r7, [ip], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, ip, ip, ror r4 │ │ │ │ andeq r4, r0, r8, ror #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0062159c │ │ │ │ - strheq r1, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, r2, ip, lsr #11 │ │ │ │ + rsbeq r1, r2, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3e394c │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421592,42 +421592,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3e3974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3874 │ │ │ │ ldr r0, [pc, #64] @ 3e3978 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3874 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r8, ror #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r7, [ip], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ umulleq r7, ip, r8, r2 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r5, r0, r0, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00621494 │ │ │ │ - strheq r1, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, r2, r4, lsr #9 │ │ │ │ + rsbeq r1, r2, ip, asr #9 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3e39ac │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421698,41 +421698,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e3b18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3a1c │ │ │ │ ldr r0, [pc, #60] @ 3e3b1c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3a1c │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r0, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r7, ip, r8, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ strdeq r7, [ip], r0 │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r2, ip, asr r3 │ │ │ │ - rsbeq r1, r2, r4, lsl #7 │ │ │ │ + rsbeq r1, r2, ip, ror #6 │ │ │ │ + @ instruction: 0x00621394 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3e3b50 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421803,39 +421803,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3bc4 │ │ │ │ ldr r0, [pc, #52] @ 3e3cb8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3bc4 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, ip, lsl #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, ip, ip, ror #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r6, ip, r8, asr #30 │ │ │ │ andeq r4, r0, r4, asr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq lr, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq pc, r1, r8, lsl r0 @ │ │ │ │ + rsbeq pc, r1, r4 │ │ │ │ + rsbeq pc, r1, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3e40ec │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -421939,22 +421939,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #644] @ 3e4118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3d9c │ │ │ │ add r2, r6, #65536 @ 0x10000 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsr r4, r4, #16 │ │ │ │ lsl r4, r4, #16 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -421978,23 +421978,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3e4120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3d10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3e4008 │ │ │ │ cmp r6, #0 │ │ │ │ addne r6, r6, #65536 @ 0x10000 │ │ │ │ lsl r3, r4, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -422030,22 +422030,22 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3e4128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3d9c │ │ │ │ ldr r2, [pc, #284] @ 3e412c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3e3f44 │ │ │ │ ldr r2, [pc, #236] @ 3e4110 │ │ │ │ @@ -422063,69 +422063,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f38 <__gettimeofday64@plt> │ │ │ │ - bl 98e338 │ │ │ │ + bl 98e340 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3e4130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3f44 │ │ │ │ ldr r0, [pc, #152] @ 3e4134 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3d10 │ │ │ │ ldr r0, [pc, #132] @ 3e4138 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3d9c │ │ │ │ ldr r0, [pc, #116] @ 3e413c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3d9c │ │ │ │ ldr r0, [pc, #100] @ 3e4140 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a0f54 │ │ │ │ + bl 9a0f5c │ │ │ │ b 3e3f44 │ │ │ │ bl 248f6c <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r8, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, ip, r4, lsr #28 │ │ │ │ addeq r6, ip, ip, ror #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, r7, r4, asr #25 │ │ │ │ + ldrsbeq r8, [r7], #-196 @ 0xffffff3c @ │ │ │ │ addeq r6, ip, ip, asr sp │ │ │ │ - rsbseq r8, r7, r8, asr #24 │ │ │ │ + rsbseq r8, r7, r8, asr ip │ │ │ │ andeq r1, r0, r0, asr #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r1, [r2], #-8 @ │ │ │ │ + rsbeq r1, r2, r8, lsl #2 │ │ │ │ andeq r4, r0, ip, asr #22 │ │ │ │ - rsbeq r0, r2, ip, ror #31 │ │ │ │ + strdeq r0, [r2], #-252 @ 0xffffff04 @ │ │ │ │ andeq r4, r0, r0, lsl #19 │ │ │ │ - @ instruction: 0x00620e9c │ │ │ │ + rsbeq r0, r2, ip, lsr #29 │ │ │ │ andeq r3, r0, r8, lsr #13 │ │ │ │ - rsbeq r0, r2, ip, lsl #31 │ │ │ │ - strheq r0, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, r2, ip, lsr #28 │ │ │ │ - rsbeq r0, r2, ip, lsl #30 │ │ │ │ - rsbeq r0, r2, r8, ror pc │ │ │ │ + @ instruction: 0x00620f9c │ │ │ │ + rsbeq r0, r2, ip, asr #29 │ │ │ │ + rsbeq r0, r2, ip, lsr lr │ │ │ │ + rsbeq r0, r2, ip, lsl pc │ │ │ │ + rsbeq r0, r2, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ sub ip, r1, #14336 @ 0x3800 │ │ │ │ subs r3, ip, #6 │ │ │ │ addmi r3, ip, #9 │ │ │ │ @@ -422289,15 +422289,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d813c │ │ │ │ + bl 9d8144 │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes